TWI833184B - 半導體裝置及其製造方法 - Google Patents

半導體裝置及其製造方法 Download PDF

Info

Publication number
TWI833184B
TWI833184B TW111111026A TW111111026A TWI833184B TW I833184 B TWI833184 B TW I833184B TW 111111026 A TW111111026 A TW 111111026A TW 111111026 A TW111111026 A TW 111111026A TW I833184 B TWI833184 B TW I833184B
Authority
TW
Taiwan
Prior art keywords
layer
metal
silicide layer
recess
silicon
Prior art date
Application number
TW111111026A
Other languages
English (en)
Other versions
TW202303967A (zh
Inventor
鄭文豪
朱玄之
陳彥羽
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202303967A publication Critical patent/TW202303967A/zh
Application granted granted Critical
Publication of TWI833184B publication Critical patent/TWI833184B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/5329Insulating materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/283Deposition of conductive or insulating materials for electrodes conducting electric current
    • H01L21/285Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation
    • H01L21/28506Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers
    • H01L21/28512Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising elements of Group IV of the Periodic Table
    • H01L21/28518Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising elements of Group IV of the Periodic Table the conductive layers comprising silicides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14609Pixel-elements with integrated switching, control, storage or amplification elements
    • H01L27/14612Pixel-elements with integrated switching, control, storage or amplification elements involving a transistor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/02425Conductive materials, e.g. metallic silicides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02436Intermediate layers between substrates and deposited layers
    • H01L21/02439Materials
    • H01L21/02488Insulating materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76843Barrier, adhesion or liner layers formed in openings in a dielectric
    • H01L21/76844Bottomless liners
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76853Barrier, adhesion or liner layers characterized by particular after-treatment steps
    • H01L21/76855After-treatment introducing at least one additional element into the layer
    • H01L21/76856After-treatment introducing at least one additional element into the layer by treatment in plasmas or gaseous environments, e.g. nitriding a refractory metal liner
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76853Barrier, adhesion or liner layers characterized by particular after-treatment steps
    • H01L21/76861Post-treatment or after-treatment not introducing additional chemical elements into the layer
    • H01L21/76864Thermal treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/528Geometry or layout of the interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53209Conductive materials based on metals, e.g. alloys, metal silicides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/535Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including internal interconnections, e.g. cross-under constructions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14636Interconnect structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14683Processes or apparatus peculiar to the manufacture or treatment of these devices or parts thereof
    • H01L27/14689MOS based technologies
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/401Multistep manufacturing processes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/45Ohmic electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02524Group 14 semiconducting materials
    • H01L21/02532Silicon, silicon germanium, germanium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/0262Reduction or decomposition of gaseous compounds, e.g. CVD

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Electromagnetism (AREA)
  • Ceramic Engineering (AREA)
  • Materials Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Geometry (AREA)
  • Plasma & Fusion (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

一種半導體裝置包括一裝置特徵。半導體裝置包括一第一矽化物層,第一矽化物層具有一第一金屬,其中第一矽化物層係嵌入於裝置特徵中。半導體裝置包括一第二矽化物層,第二矽化物層具有一第二金屬,其中設置於裝置特徵上面之第二矽化物層包含一第一部分,第一部分直接地連接第一矽化物層。第一金屬係與第二金屬不同。

Description

半導體裝置及其製造方法
本發明實施例係關於一種半導體裝置及其製造方法。
由於各種電子組件(例如電晶體、二極體、電阻器、電容器等)之積體密度不斷地改進,半導體工業歷經了快速的成長。在大多數情況下,這種積體密度的改進來自於最小特徵尺寸之反複的減小,其允許更多的組件整合至一給定的區域中。
本發明的一實施例係關於一種半導體裝置,包含:一裝置特徵;一第一矽化物層,具有一第一金屬,其中該第一矽化物層係嵌入於該裝置特徵中;以及一第二矽化物層,具有一第二金屬,其中設置於該裝置特徵上面之該第二矽化物層包含一第一部分,該第一部分直接地連接該第一矽化物層;其中該第一金屬係與該第二金屬不同。
本發明的一實施例係關於一種半導體裝置,包含:一電晶體,包含至少一端子,該至少一端子含有矽;一金屬插塞,電性地耦接至該至少一端 子;一第一矽化物層,設置於該金屬插塞與該至少一端子之間,且具有一第一金屬;以及一第二矽化物層,包含一第一部分,該第一部分設置於該金屬插塞與該至少一端子之間,且具有一第二金屬;其中該第一金屬係與該第二金屬不同。
本發明的一實施例係關於一種用於製造半導體裝置之方法,包含:形成一凹陷延伸通過一介電層以暴露一矽基裝置特徵之一部分;形成一第一矽化物層於該矽基裝置特徵之暴露的該部分之位置處,其中該第一矽化物層含有一第一金屬;形成一第二矽化物層於該第一矽化物層上方,其中該第二矽化物層含有一第二金屬,該第二金屬係與該第一金屬不同;以及形成一金屬插塞於該凹陷內。
100:方法
102:步驟
104:步驟
106:步驟
108:步驟
110:步驟
112:步驟
114:步驟
116:步驟
118:步驟
200:半導體裝置
202:裝置特徵
202A:部分
204:介電層
206:凹陷
208:鈦層
210:(第一)矽化物層
212:氮化鈦層
214:矽層
216:鎳層
218:(第二)矽化物層
220:障壁/膠接層
222:插塞
1100:方法
1102:步驟
1104:步驟
1106:步驟
1108:步驟
1110:步驟
1112:步驟
1114:步驟
1116:步驟
1118:步驟
1200:半導體裝置
1202:裝置特徵
1202A:部分
1204:介電層
1206:凹陷
1208:鈦層
1210:(第一)矽化物層
1212:氮化鈦層
1214:矽層
1216:鎳層
1218:(第二)矽化物層
1220:障壁/膠接層
1222:插塞
2100:影像感測器
2102:(半導體)基體
2104:光接收元件
2106:轉移閘端子
2108:浮動擴散區域
2110:源極區域
2112:閘極端子
2114:汲極區域
2120:堆疊
2130:插塞
2132:絕緣體膜
2150:絕緣體特徵
當結合附圖閱讀時,自以下詳細描述最佳瞭解本揭露之態樣。應注意,根據業界中之標準實踐,各種構件未按比例繪製。具體言之,為了清楚論述起見,可任意增大或減小各種構件之尺寸。
圖1係為依據一些實施例之用於製造一半導體裝置之方法之一範例的流程圖。
圖2、圖3、圖4、圖5、圖6、圖7、圖8、圖9、及圖10例示依據一些實施例藉由圖1之方法所製成、在各種製造階段之一範例的半導體裝置的剖面圖。
圖11係為依據一些實施例之用於製造一半導體裝置之方法之一範例的流程圖。
圖12、圖13、圖14、圖15、圖16、圖17、圖18、圖19、及圖20例示依據一些實施例藉由圖11之方法所製成、在各種製造階段之一範例的半導體裝置的剖面圖。
圖21例示依據一些實施例藉由圖1或圖11之方法所製成之一範例的影像感測器的剖面圖,影像感測器包括若干不同矽層之堆疊。
本申請案主張2021年7月8日申請、名稱為”半導體結構及其製造方法”之美國專利申請案序號63/219,673之優先權,該案揭露之全文特此以引用的方式併入。
本揭露內容提供用於實施所提供標的物之不同特徵之許多不同實施例或實例。下文描述組件及配置之特定實例以簡化本揭露。當然,此等僅為實例且不旨在限制。例如,在下列描述中之一第一構件形成於一第二構件上方或上可包含其中該第一構件及該第二構件經形成直接連接之實施例,且亦可包含其中額外構件可形成在該第一構件與該第二構件之間,使得該第一構件及該第二構件可不直接連接之實施例。另外,本揭露可在各種實例中重複元件符號及/或字母。此重複出於簡化及清楚之目的,且本身不指示所論述之各項實施例及/或組態之間之一關係。
此外,為便於描述,可在本揭露中使用諸如「在…下面」、「在…下方」、「下」、「在…上方」、「上」及類似者之空間相對術語來描述一個元件或構件與另一(些)元件或構件之關係,如圖中繪示。空間相對術語旨在涵蓋除在圖中描繪之定向以外之使用或操作中之裝置之不同定向。設備可以其它方 式定向(旋轉90度或按其它定向)且本揭露中使用之空間相對描述符同樣可相應地解釋。
通常,一影像感測器在一像素區域中包括主動影像感測元件,諸如光二極體及電晶體結構(例如轉移閘電晶體、重置電晶體)。這些電晶體結構以及用於在一外圍電路區域或用於外圍邏輯電路之控制及信號電路的裝置典型地係基於互補式金氧半導體(CMOS)技術來製造。因此為了減少製程成本及複雜度,主動影像感測元件亦已可使用相同的CMOS技術來製造。然而,這種方式會影響影像感測器的品質,例如,一金屬矽層典型地形成在那些CMOS電晶體(其有時候稱之為自對準金屬矽化物(矽化金屬))之各者的源極/汲極及/或閘極結構上。藉由在主動影像感測元件上形成這樣的金屬矽層,會引發不想要的洩漏(例如以產生暗電流的型式),其會不利地降低整個影像感測器的訊噪比。關於這方面,已提出一種基本上含有矽化鈦(TiSi2)之型式的金屬矽層來解決洩漏問題。即使洩漏電流顯著地降低,這種TiSi2層典型地會導致高接觸電阻(例如在約60μΩ.cm至約80μΩ.cm的範圍)。隨著電晶體的尺寸不斷地縮小,這種高連接電阻問題只會變得更加嚴重。
本揭示提出一半導體裝置之各種實施例,半導體裝置包括在一或多個裝置特徵之連接處形成之多個不同矽層之堆疊。於各種實施例中,堆疊包括含有一第一金屬之至少一下部矽層及含有不同之一第二金屬之一上部矽層。電性地耦接至一矽基裝置特徵(例如一源極/汲極區域、一閘極結構)之下部矽層可包括矽化鈦(TiSi2),且電性地耦接至一金屬基連接結構(例如一插塞)之上部矽層可包括矽化鎳(NiSi)。於此種配置中,總連接電阻可以顯著地減少(例如達約20%至80%),而不會遭受洩漏問題。再者,此種不同矽層之堆疊基配置可以各種方式靈活地製造,例如,下部矽層可以沿著矽基裝置特徵之一頂部表面來形成,並且在接觸下部矽層的同時,上部矽層可以形成為接觸金屬基接觸結構之 襯料層。於其它範例中,下部矽層可以沿著矽基裝置特徵之一頂部表面來形成,並且在接觸下部矽層的同時,上部矽層可以形成為接觸金屬基連接結構之平坦層。
圖1係為依據本揭示之各種態樣之一流程圖,例示用於製造一半導體裝置(例如一影像感測器)200之方法100。圖2、圖3、圖4、圖5、圖6、圖7、圖8、圖9、及圖10顯示依據圖1之方法100的實施例、在各種製造階段之半導體裝置200的示意的剖面圖。半導體裝置200可被包括在一微處理器、記憶體裝置、及/或其它積體電路(IC)內。需注意到圖1之方法並沒有產出一完整的半導體裝置200。一完整的半導體裝置200可使用互補式金氧半導體(CMOS)技術製程來製造。據此,需理解到可在圖1之方法100之前、期間、及之後提供額外的步驟,且一些其它的步驟在此僅是大略的描述。圖2至圖10亦簡化以更佳地理解本揭示,例如,雖然圖面例示半導體裝置200,需理解到IC可包括若干其它組件,舉例而言,諸如電晶體、電阻器、電容器、電感器、熔斷器等。
參考圖1及圖2,依據各種實施例,方法100在步驟102開始,於其中,提供一裝置特徵202。通常,裝置特徵202包括半導體裝置200之一主動特徵,其被配置成提供一確切裝置功能。此種裝置特徵被配置成基於施加在一耦接金屬插塞(結構)上之一(例如電壓)信號而傳導電力,其將在以下討論。
依據各種實施例,裝置特徵202包括一半導體材料,舉例而言,諸如矽(Si)、或其它的矽基(Si-based)。於一態樣中,裝置特徵可為一磊晶成長的Si結構或一植入Si井(well),其可以作用為一電晶體的源極/汲極區域(結構或端子)或一二極體的陰極/陽極(端子或結構)。磊晶成長的Si結構可形成為一三維結構,其具有一些部分從一半導體基體之主要表面突出。植入Si可形成為一結構,其從一半導體基體之主要表面凹陷。於另一態樣中,裝置特徵可為一多晶矽 (poly-Si)結構,其可以作用為一電晶體之閘極(結構或端子)。此種多晶矽結構(202)可被摻雜或未摻雜。
參考圖1及圖3,依據各種實施例,方法100繼續至步驟104,於其中,一介電層204係形成於裝置特徵202上方。介電層204可以形成一金屬間介電(IMD)或層間介電(ILD)層的一部分。此種IMD/ILD層有時候稱之為金屬化層,因為IMD/ILD層可以包括若干金屬結構(例如插塞、穿孔、互連結構等)嵌入於其中。如將於以下所討論,金屬結構之其中至少一者可以電性地耦接裝置特徵202至一或多個其它的裝置特徵。
介電層204可為一單層或一多層結構。於一些實施例中,介電層204具有隨著應用的技術而變化之厚度,例如約1000埃至約30000埃之厚度。於一些實施例中,介電層204係為氧化矽、碳摻雜氧化矽、具有介電常數(k值)小於約4.0之比較低的介電常數之介電材料、或其組合。於一些實施例中,介電層204係由一材料形成,所述材料包括低k介電材料、極低k介電材料、孔隙低k介電材料、及其組合。用語”低k”係意欲界定介電材料之介電常數為3.0或更小。用語”極低k(ELK)”意指介電常數為2.5或更小,且較佳地介於1.9與2.5之間。用語”孔隙低k”是指介電材料的介電常數為2.0或更小,且較佳地為1.5或更小。依據實施例,可採用廣泛各種的低k材料,例如,旋塗式(spin-on)無機介電質、旋塗式有機介電質、孔隙介電材料、有機聚合物、有機矽玻璃、FSG(SiOF系列材料)、HSQ(氫倍半矽氧烷(hydrogen silsesquioxane))系列材料、MSQ(甲基矽基氧烷(methyl silsesquioxane))系列材料、或孔隙有機系列材料。
於一些實施例中,介電層204係透過任何各種技術來沉積,諸如化學氣相沉積(CVD)、物理氣相沉積(PVD)、原子層沉積(ALD)、遠距電漿增強化學氣相沉積(RPECVD)、液體源霧化化學沉積(LSMCD)、塗布、旋轉塗布、或其它被採用來在一半導體基體上方形成一薄膜層之製程。
於實施例中,介電層204係為一含氮層、一含碳層、或一含碳與含氮層,用於在隨後的化學機械拋光(CMP)製程期間增加抗腐蝕性及/或增加電移電阻。於一實施例中,介電層204係為一含矽與含氮介電層。於另一實施例中,介電層204係為一含矽與含碳介電層。於又另一實施例中,介電層204係為一含矽、含氮與含碳介電層。於一實施例中,介電層204具有約等於或大於0.5之碳對矽之重量比。於另一實施例中,介電層204具有約等於或大於0.3之氮對矽之重量比。於又另一實施例中,介電層204具有約等於或大於0.5之碳對矽之重量比及約等於或大於0.3之氮對矽之重量比。
參考圖1及圖4,依據各種實施例,方法100繼續至步驟106,於其中,暴露裝置特徵202之至少一部分(202A)。於各種實施例中,暴露部分202A,藉此允許在圍繞暴露的部分202A之位置處形成所揭示之矽層的堆疊。如所示,部分202A藉由形成一凹陷(空穴)206延伸通過介電層204來暴露。凹陷206可藉由實行以下製程之至少一些者來形成:形成一可圖案化層(例如一硬遮罩層及/或一光阻層)於介電層204上方;形成一孔洞延伸通過界定凹陷206之位置的可圖案化層;以可圖案化層做為一遮罩蝕刻介電層204,直到暴露裝置特徵202;以及移除可圖案化層。
參考圖1及圖5,依據各種實施例,方法100繼續至步驟108,於其中,形成一鈦層208及形成一第一矽化物層210於凹陷206中。於各種實施例中,鈦層208及第一矽化物層210可(例如同時地)形成於一相同的反應腔室中(有時候稱之為原位形成(in-situ formation))。
特定言之,在形成凹陷206時,工件(例如部分製成的半導體裝置200)可轉換至一第一腔室以透過氬電漿移除在介電層204及裝置特徵202之表面上方形成的任何的原生氧化物。此種第一腔室可有時候稱之為預清潔腔室。接著,工件可轉換至一第二腔室(例如一化學氣相沉積(CVD)腔室)。於第二腔室 中,鈦層208可首先沉積為襯裹凹陷206之(例如共形)層,例如沿著凹陷206的側壁延伸並且覆蓋暴露的部分202A。鈦層208可使用電漿增強CVD工具來沉積,例如透過以下反應:TiCly+H2+Ar→TiClx+HCl+Ar。此種第二腔室可有時候稱之為Ti腔室。在形成鈦層208的同時,鈦層208在凹陷206之底部處的部分可透過熱處理與具有Si之暴露的部分202A起反應,因而形成第一矽化物層210。第一矽化物層210可透過以下反應來形成:TiClx+H2+Si→TiSi2+HCl。據此,第一矽化物層210可基本上由TiSi2組成。
如所示,在形成第一矽化物層210時,鈦層208沿著凹陷206之側壁延伸,而第一矽化物層210係設置於裝置特徵202之暴露的部分202A之位置處。於圖5例示的實施例中,第一矽化物層210可形成為具有一上部表面,其實質上與裝置特徵202的一上部表面之至少一部分共平面,例如第一矽化物層210的上部表面與裝置特徵202之上部表面之至少該部分共享一共同表面。此種共同表面可實質上平坦的或彎曲的。替代地說,第一矽化物層210可以約10埃至約500埃之一深度凹陷至裝置特徵202中。於一些實施例中,前述深度可在約100埃至約200埃的範圍。然而,需理解到,除了凹陷至裝置特徵202的部分之外,於一些其它的實施例中,第一矽化物層210可包括一些部分,其亦沿著凹陷206之側壁延伸。
在形成第一矽化物層210之後,工件可保留在第二腔室中以形成一可選擇的氮化鈦層212延伸於凹陷206之側壁,如圖5所示。氮化鈦層212可藉由流動氮基氣體至第二腔室來形成,例如,氮化鈦層212可透過下列反應來形成:Ti+NH3→TiN+H2。於一些實施例中,鈦層208及氮化鈦層212(如果形成的話)的厚度可在約10埃至約200埃的範圍。
參考圖1及圖6,依據各種實施例,方法100繼續至步驟110,於其中,一矽層214形成於凹陷206中。如所示,矽層214可形成為襯裹凹陷206的(例如共形)層。
於各種實施例中,為多晶矽或非晶矽之型式的矽層214係透過一CVD製程或一擴散製程來形成。矽層214的形成可於一第三腔室中實行,第三腔室不同於預清潔(第一)腔室及鈦(第二)腔室,例如,矽層214可基於以下反應:SiHx→Si+xH在約200℃至約300℃之一提高的的溫度下使用一CVD製程來形成。於另一範例中,矽層214可基於以下反應:SiH4→Si+2H2在約500℃至約650℃之一提高的的溫度下使用一擴散製程來形成。
參考圖1及圖7,依據各種實施例,方法100繼續至步驟112,於其中,一鎳層216形成於凹陷206中。如所示,鎳層216可形成為襯裹凹陷206之(例如共形)層。
於各種實施例中,鎳層216可於一第四腔室中形成,第四腔室不同於預清潔(第一)腔室、鈦(第二)腔室、及矽(第三)腔室。特定言之,在形成矽層214時,工件可轉換至第一腔室以透過一或多個化學蝕刻製程移除任何原生氧化物。接著,工件可轉換至第四腔室(例如化學氣相沉積(CVD)腔室或物理氣相沉積(PVD)腔室)以沉積鎳層216。此種第四腔室可有時候稱之為一Ni腔室。
參考圖1及圖8,依據各種實施例,方法100繼續至步驟114,於其中,一第二矽化物層218形成於凹陷206中。如所示,第二矽化物層218可形成為襯裹凹陷206之(例如共形)層。
於各種實施例中,第二矽化物層218可於相同的Ni(第四)腔室中透過一或多個退火製程來形成。特定言之,第二矽化物層218可藉由對工件在一或多個提高的溫度下進行退火來形成。如此,鎳層216可以與矽層214起反應,因而形成第二矽化物層218,例如,於Ni腔室中沉積鎳層216之後,工件於一相對 低的溫度(例如約250℃)於一相對長期間的時間(例如約60秒)進行第一次退火,致使鎳層216與矽層214起反應,因而形成NiSi2。未反應的鎳可從Ni腔室移除。接著,仍然於Ni腔室中,工件於一相對高的溫度(例如約450℃)於一相對短期間的時間(例如約25秒)進行退火,以將NiSi2轉變為NiSi。據此,第二矽化物層218基本上由NiSi組成。於一些實施例中,第二矽化物層218之厚度可在約10埃至約500埃的範圍。
在形成第二矽化物層218時,可以形成所揭示之矽層210及218的堆疊,其各者含有不同金屬。以此種堆疊配置,可以提供優於現有矽層之各種好處,例如,藉由形成在(或以其他方式連接)Si基裝置特徵202中含有鈦的第一矽化物層210,洩漏電流可以實質上被抑制。再者,藉由設置在(或以其他方式連接)第一矽化物層210上方含有鎳之第二矽化物層218,此種矽層210及218之堆疊的總體連接電阻可以被平均下來,因為NiSi一般具有比TiSi2低得多的電阻率(例如約14至20μΩ.cm而不是約60至80μΩ.cm)。如此,形成為電性地耦接裝置特徵202至一或多個其它的裝置特徵之一連接結構(例如下面將會討論之插塞)可以實質上低的洩漏來傳導電流,同時歷經相當有限的連接電阻。
參考圖1及圖9,依據各種實施例,方法100繼續至步驟116,於其中,一障壁/膠接層220形成於凹陷206中。如所示,障壁/膠接層220可形成為襯裹凹陷206之(例如共形)層。
於一些實施例中,障壁/膠接層220可以做為一障壁以保護覆蓋的組件(例如裝置特徵202、矽層210及218等)在一或多個之後的製程中不會被損壞。替代地或額外地,障壁/膠接層220可以做為一膠接層以確保之後形成的金屬結構緊密地與矽層218接觸。障壁/膠接層220可由氮化鈦來形成,但是需理解到障壁/膠接層220可以由任何各種其它材料(例如氮化鉭、氮化鉭矽、鈦鎢、氮化鈦矽、或其組合)來形成,同時維持在本揭示之範疇內。障壁/膠接層220可以透 過CVD製程來形成。障壁/膠接層220的形成可於一第五腔室中來實行。第五腔室不同於以上所述之腔室,例如,在形成第二矽化層218之後,工件可從第四(Ni)腔室轉換至第五腔室,於其中,障壁/膠接層220可基於以下反應:TiCly+NH3→TiN+HCl+N2在約540℃之一提高的的溫度下使用一CVD製程來形成。此種第五腔室可有時候稱之為TiN腔室。
參考圖1及圖10,依據各種實施例,方法100繼續至步驟118,於其中,一插塞222形成於凹陷206中(圖9)。如所示,插塞222可被形成以填充凹陷206(的剩餘部分)。
插塞222可被形成以允許裝置特徵202電性地耦接至一或多個其它的裝置特徵(例如一或多個其它源極/汲極端子、一或多個其它閘極端子、一或多個信號線、一或多個電力導軌等),例如,藉由在插塞222上施加(例如電壓)信號,裝置特徵202可以為電晶體傳導電力,又裝置特徵202屬於該電晶體,此種信號可以透過障壁/膠接層220施加至裝置特徵202及矽層218及210的堆疊。藉由插入於插塞222與裝置特徵202之間的第二矽化物層218,插塞與裝置特徵202之間的接觸電阻可以顯著地減少。
於各種實施例中,插塞222係由一金屬材料來形成,例如,諸如鎢。然而,需理解到插塞222可以由任何各種其它的金屬材料(例如銅、鉭、銦、錫、鋅、錳、鉻、鈦、鉑、鋁、或其組合)來形成,同時維持在本揭示之範疇內。於一些實施例中,插塞222係使用電化學電鍍(ECP)製程、物理氣相沉積(PVD)、化學氣相沉積(CVD)、電漿增強CVD(PECVD)、低壓CVD(LPCVD)、原子層沉積(ALD)、或其它沉積技術以沉積上述金屬材料至凹陷206中,而後為化學機器拋光(CMP)製程。
圖11係為依據本揭示之各種態樣之一流程圖,例示用於製造一半導體裝置(例如一影像感測器)1200之另一方法1100。圖12、圖13、圖14、圖15、 圖16、圖17、圖18、圖19、及圖20顯示依據圖11之方法1100的實施例、在各種製造階段之半導體裝置1200的示意的剖面圖。半導體裝置1200可被包括在一微處理器、記憶體裝置、及/或其它積體電路(IC)內。需注意到圖11之方法並沒有產出一完整的半導體裝置1200。一完整的半導體裝置1200可使用互補式金氧半導體(CMOS)技術製程來製造。據此,需理解到可在圖1之方法1100之前、期間、及之後提供額外的步驟,且一些其它的步驟在此僅是大略的描述。圖12至圖20亦簡化以更佳地理解本揭示,例如,雖然圖面例示半導體裝置1200,需理解到IC可包括若干其它組件,舉例而言,諸如電晶體、電阻器、電容器、電感器、熔斷器等。
參考圖11及圖12,依據各種實施例,方法1100在步驟1102開始,於其中,提供一裝置特徵1202。通常,裝置特徵1202包括半導體裝置1200之一主動特徵,其被配置成提供一確切裝置功能。此種裝置特徵被配置成基於施加在一耦接金屬插塞(結構)上之一(例如電壓)信號而傳導電力,其將在以下討論。
依據各種實施例,裝置特徵1202包括一半導體材料,舉例而言,諸如矽(Si)、或其它的矽基。於一態樣中,裝置特徵可為一磊晶成長的Si結構或一植入Si井,其可以作用為一電晶體的源極/汲極區域(結構或端子)或一二極體的陰極/陽極(端子或結構)。磊晶成長的Si結構可形成為一三維結構,其具有一些部分從一半導體基體之主要表面突出。植入Si可形成為一結構,其從一半導體基體之主要表面凹陷。於另一態樣中,裝置特徵可為一多晶矽(poly-Si)結構,其可以作用為一電晶體之閘極(結構或端子)。此種多晶矽結構(1202)可被摻雜或未摻雜。
參考圖11及圖13,依據各種實施例,方法1100繼續至步驟1104,於其中,一介電層1204係形成於裝置特徵1202上方。介電層1204可以形成一金屬間介電(IMD)或層間介電(ILD)層的一部分。此種IMD/ILD層有時候稱之為金屬化層,因為IMD/ILD層可以包括若干金屬結構(例如插塞、穿孔、互連結構等)嵌 入於其中。如將於以下所討論,金屬結構之其中至少一者可以電性地耦接裝置特徵1202至一或多個其它的裝置特徵。
介電層1204可為一單層或一多層結構。於一些實施例中,介電層1204具有隨著應用的技術而變化之厚度,例如約1000埃至約30000埃之厚度。於一些實施例中,介電層1204係為氧化矽、碳摻雜氧化矽、具有k值小於約4.0之比較低的介電常數(k值)之介電材料、或其組合。於一些實施例中,介電層1204係由一材料形成,所述材料包括低k介電材料、極低k介電材料、孔隙低k介電材料、及其組合。用語”低k”係意欲界定介電材料之介電常數為3.0或更小。用語”極低k(ELK)”意指介電常數為2.5或更小,且較佳地介於1.9與2.5之間。用語”孔隙低k”是指介電材料的介電常數為2.0或更小,且較佳地為1.5或更小。依據實施例,可採用廣泛各種的低k材料,例如,旋塗式無機介電質、旋塗式有機介電質、孔隙介電材料、有機聚合物、有機矽玻璃、FSG(SiOF系列材料)、HSQ(氫倍半矽氧烷(hydrogen silsesquioxane))系列材料、MSQ(甲基矽基氧烷(methyl silsesquioxane))系列材料、或孔隙有機系列材料。
於一些實施例中,介電層1204係透過任何各種技術來沉積,諸如化學氣相沉積(CVD)、物理氣相沉積(PVD)、原子層沉積(ALD)、遠距電漿增強化學氣相沉積(RPECVD)、液體源霧化化學沉積(LSMCD)、塗布、旋轉塗布、或其它被採用來在一半導體基體上方形成一薄膜層之製程。
於實施例中,介電層1204係為一含氮層、一含碳層、或一含碳與含氮層用於在隨後的化學機械拋光(CMP)製程期間增加抗腐蝕性及/或增加電移電阻。於一實施例中,介電層1204係為一含矽與含氮介電層。於另一實施例中,介電層1204係為一含矽與含碳介電層。於又另一實施例中,介電層1204係為一含矽、含氮與含碳介電層。於一實施例中,介電層1204具有約等於或大於0.5之碳對矽之重量比。於另一實施例中,介電層1204具有約等於或大於0.3之氮對矽 之重量比。於又另一實施例中,介電層1204具有約等於或大於0.5之碳對矽之重量比及約等於或大於0.3之氮對矽之重量比。
參考圖11及圖14,依據各種實施例,方法1100繼續至步驟1106,於其中,暴露裝置特徵1202之至少一部分(1202A)。於各種實施例中,暴露部分1202A,藉此允許在圍繞暴露的部分1202A之位置處形成所揭示之矽層的堆疊。如所示,部分1202A藉由形成一凹陷(空穴)1206延伸通過介電層1204來暴露。凹陷1206可藉由實行以下製程之至少一些者來形成:形成一可圖案化層(例如一硬遮罩層及/或一光阻層)於介電層1204上方;形成一孔洞延伸通過界定凹陷1206之位置的可圖案化層;以可圖案化層做為一遮罩蝕刻介電層1204,直到暴露裝置特徵1202;以及移除可圖案化層。
參考圖11及圖15,依據各種實施例,方法1100繼續至步驟1108,於其中,形成一鈦層1208及形成一第一矽化物層1210於凹陷206中。於各種實施例中,鈦層1208及第一矽化物層1210可(例如同時地)形成於一相同的反應腔室中(有時候稱之為原位形成)。
特定言之,在形成凹陷1206時,工件(例如部分製成的半導體裝置1200)可轉換至一第一腔室以透過氬電漿移除在介電層1204及裝置特徵1202之表面上方形成的任何的原生氧化物。此種第一腔室可有時候稱之為預清潔腔室。接著,工件可轉換至一第二腔室(例如一化學氣相沉積(CVD)腔室)。於第二腔室中,鈦層1208可首先沉積為襯裹凹陷1206之(例如共形)層,例如沿著凹陷1206的側壁延伸並且覆蓋暴露的部分1202A。鈦層1208可使用電漿增強CVD工具來沉積,例如透過以下反應:TiCly+H2+Ar→TiClx+HCl+Ar。此種第二腔室可有時候稱之為Ti腔室。在形成鈦層1208的同時,鈦層1208在凹陷1206之底部處的部分可透過熱處理與具有Si之暴露的部分1202A起反應,因而形成第一矽化物層 1210。第一矽化物層1210可透過以下反應來形成:TiClx+H2+Si→TiSi2+HCl。據此,第一矽化物層1210可基本上由TiSi2組成。
如所示,在形成第一矽化物層1210時,鈦層1208沿著凹陷1206之側壁延伸,而第一矽化物層1210係設置於裝置特徵1202之暴露的部分1202A之位置處。於圖15例示的實施例中,第一矽化物層1210可形成為具有一上部表面,其實質上與裝置特徵1202的一上部表面之至少一部分共平面,例如第一矽化物層1210的上部表面與裝置特徵1202之上部表面之至少該部分共享一共同表面。此種共同表面可實質上平坦的或彎曲的。替代地說,第一矽化物層1210可以約10埃至約500埃之一深度凹陷至裝置特徵1202中。於一些實施例中,前述深度可在約100埃至約200埃的範圍。然而,需理解到,除了凹陷至裝置特徵1202的部分之外,於一些其它的實施例中,第一矽化物層1210可包括一些部分,其亦沿著凹陷1206之側壁延伸。
在形成第一矽化物層1210之後,工件可保留在第二腔室中以形成一可選擇的氮化鈦層1212延伸於凹陷1206之側壁,如圖15所示。氮化鈦層1212可藉由流動氮基氣體至第二腔室來形成,例如,氮化鈦層1212可透過下列反應來形成:Ti+NH3→TiN+H2。於一些實施例中,鈦層1208及氮化鈦層1212(如果形成的話)的厚度可在約10埃至約200埃的範圍。
參考圖11及圖16,依據各種實施例,方法1100繼續至步驟1110,於其中,一圖案化的矽層1214形成於凹陷1206中。如所示,圖案化的矽層1214可形成為襯裹凹陷1206之一底部的(例如共形)層(亦即沿著凹陷1206之側壁之一相對小的底部部分延伸)。
於各種實施例中,為多晶矽或非晶矽之型式之圖案化的矽層1214係透過一CVD製程或一擴散製程、然後藉由一蝕刻製程來形成。圖案化的矽層1214的形成可於一第三腔室中實行,第三腔室不同於預清潔(第一)腔室及鈦(第 二)腔室,例如,一掩蓋(blanket)矽層可基於以下反應:SiHx→Si+xH在約200℃至約300℃之一提高的的溫度下使用一CVD製程來形成。於另一範例中,掩蓋矽層可基於以下反應:SiH4→Si+2H2在約500℃至約650℃之一提高的的溫度下使用一擴散製程來形成。透過上面任何製程,掩蓋矽層可形成為襯裹凹陷1206之層,亦即覆蓋凹陷1206之底部且沿著凹陷1206之側壁延伸。接著,掩蓋矽層沿著凹陷1206之側壁延伸的一些部分可藉由之後的蝕刻製程(或其它方式之圖案化)來移除,得到如圖16所示之圖案化的矽層1214。
參考圖11及圖17,依據各種實施例,方法1100繼續至步驟1112,於其中,一鎳層1216形成於凹陷1206中。如所示,鎳層1216可形成為襯裹凹陷1206之(例如共形)層。
於各種實施例中,鎳層1216可於一第四腔室中形成,第四腔室不同於預清潔(第一)腔室、鈦(第二)腔室、及矽(第三)腔室。特定言之,在形成圖案化的矽層1214時,工件可轉換至第一腔室以透過一或多個化學蝕刻製程移除任何原生氧化物。接著,工件可轉換至第四腔室(例如化學氣相沉積(CVD)腔室或物理氣相沉積(PVD)腔室)以沉積鎳層1216。此種第四腔室可有時候稱之為一Ni腔室。
參考圖11及圖18,依據各種實施例,方法1100繼續至步驟1114,於其中,一第二矽化物層1218形成於凹陷1206中。如所示,第二矽化物層1218可形成為在凹陷1206之底部處的(例如共形)層。
於各種實施例中,第二矽化物層1218可於相同的Ni(第四)腔室中透過一或多個退火製程來形成。特定言之,第二矽化物層1218可藉由對工件在一或多個提高的溫度下進行退火來形成。如此,鎳層1216可以與圖案化的矽層1214起反應,因而形成第二矽化物層1218,例如,於Ni腔室中沉積鎳層1216之後,工件於一相對低的溫度(例如約250℃)於一相對長期間的時間(例如約60秒) 進行第一次退火,致使鎳層1216與圖案化的矽層1214起反應,因而形成NiSi2。未反應的鎳可從Ni腔室移除。接著,仍然於Ni腔室中,工件於一相對高的溫度(例如約450℃)於一相對短期間的時間(例如約25秒)進行退火,以將NiSi2轉變為NiSi。據此,第二矽化物層1218基本上由NiSi組成。於一些實施例中,第二矽化物層1218之厚度可在約10埃至約500埃的範圍。
在形成第二矽化物層1218時,可以形成所揭示之矽層1210及1218的堆疊,其各者含有不同金屬。以此種堆疊配置,可以提供優於現有矽層之各種好處,例如,藉由形成在(或以其他方式連接)Si基裝置特徵1202中含有鈦的第一矽化物層1210,洩漏電流可以實質上被抑制。再者,藉由設置在(或以其他方式接觸)第一矽化物層1210上方含有鎳之第二矽化物層1218,此種矽層1210及1218之堆疊的總體連接電阻可以被平均下來,因為NiSi一般具有比TiSi2低得多的電阻率(例如約14至20μΩ.cm而不是約60至80μΩ.cm)。如此,形成為電性地耦接裝置特徵1202至一或多個其它的裝置特徵之一接觸結構(例如下面將會討論之插塞)可以實質上低的洩漏來傳導電流,同時歷經相當有限的連接電阻。
參考圖11及圖19,依據各種實施例,方法1100繼續至步驟1116,於其中,一障壁/膠接層1220形成於凹陷1206中。如所示,障壁/膠接層1220可形成為襯裹凹陷1206之(例如共形)層。
於一些實施例中,障壁/膠接層1220可以做為一障壁以保護覆蓋的組件(例如裝置特徵1202、矽層1210及1218等)在一或多個之後的製程中不會被損壞。替代地或額外地,障壁/膠接層1220可以做為一膠接層以確保之後形成的金屬結構緊密地與矽層1218接觸。障壁/膠接層1220可由氮化鈦來形成,但是需理解到障壁/膠接層1220可以由任何各種其它材料(例如氮化鉭、氮化鉭矽、鈦鎢、氮化鈦矽、或其組合)來形成,同時維持在本揭示之範疇內。障壁/膠接層1220可以透過CVD製程來形成。障壁/膠接層1220的形成可於一第五腔室中來實行。第 五腔室不同於以上所述之腔室,例如,在形成第二矽化層1218之後,工件可從第四(Ni)腔室轉換至第五腔室,於其中,障壁/膠接層1220可基於以下反應:TiCly+NH3→TiN+HCl+N2在約540℃之一提高的的溫度下使用一CVD製程來形成。此種第五腔室可有時候稱之為TiN腔室。
參考圖11及圖20,依據各種實施例,方法1100繼續至步驟1118,於其中,一插塞1222形成於凹陷1206中(圖19)。如所示,插塞1222可被形成以填充凹陷1206(的剩餘部分)。
插塞1222可被形成以允許裝置特徵1202電性地耦接至一或多個其它的裝置特徵(例如一或多個其它源極/汲極端子、一或多個其它閘極端子、一或多個信號線、一或多個電力導軌等),例如,藉由在插塞1222上施加(例如電壓)信號,裝置特徵1202可以為電晶體傳導電力,又裝置特徵1202屬於該電晶體,此種信號可以透過障壁/膠接層1220施加至裝置特徵1202及矽層1218及1210的堆疊。藉由插入於插塞1222與裝置特徵1202之間的第二矽化物層1218,插塞與裝置特徵1202之間的接觸電阻可以顯著地減少。
於各種實施例中,插塞1222係由一金屬材料來形成,例如,諸如鎢。然而,需理解到插塞1222可以由任何各種其它的金屬材料(例如銅、鉭、銦、錫、鋅、錳、鉻、鈦、鉑、鋁、或其組合)來形成,同時維持在本揭示之範疇內。於一些實施例中,插塞1222係使用電化學電鍍(ECP)製程、物理氣相沉積(PVD)、化學氣相沉積(CVD)、電漿增強CVD(PECVD)、低壓CVD(LPCVD)、原子層沉積(ALD)、或其它沉積技術以沉積上述金屬材料至凹陷1206中,而後為化學機器拋光(CMP)製程。
圖21例示一範例的影像感測器2100的剖面圖,影像感測器2100包括分別地透過若干揭示之矽層之堆疊(例如堆疊210及218、堆疊1210及1218)耦接至金屬插塞(例如222、1222)之若干裝置特徵(例如202、1202)。需理解到影像感 測器2100係用於例示目的而簡化,且因此影像感測器2100可以包括任何各種其它組件,同時維持在本揭示之範疇內。
如所示,影像感測器2100係形成在具有一像素區域及一周圍電路區域之一半導體基體2102上。通常,像素區域可包括若干主動影像感測元件,諸如光二極體及電晶體(例如轉移閘電晶體、重置電晶體),且周圍電路區域可包括若干電晶體及其它用於控制及信號電路之裝置。
在半導體基體2102上方,形成若干絕緣體特徵(例如淺溝槽絕緣(STI)結構)2150以界定不同區域。在各個界定區域內,可以形成及配置若干裝置/組件,例如,於像素區域中,影像感測器2100包括一光接收元件(例如一光二極體)2104由光入射至其上產生電子電洞對(EHPs)、一轉移閘端子2106、及一浮動擴散區域2108配置在光接收元件2104之一側。影像感測器2100在周圍電路區域包括各種半導體裝置例如用於從像素區域之輸出信號移除噪聲或用於將一類比信號轉變成一數位信號。然而於圖21所例示之範例中,為方便描述,周圍電路區域僅顯示單一電晶體,於周圍電路區域中顯示藉由一閘極端子2112及一源極/汲極區域2110及2114所構成之電晶體。
依據各種實施例,光接收元件2104、轉移閘端子2106、浮動擴散區域2108、閘極端子2112、及源極/汲極區域2110及2114之各者可為上述裝置特徵之實作。於基體2102上方,形成一絕緣體膜2132以電性地絕緣此等特徵。雖然絕緣體膜2132係顯示為一單層,需理解到絕緣體膜2132可以包括若干堆疊在彼此頂部之絕緣體或介電層,例如,絕緣體膜2132可以包括一或多個上面討論之ILD/IMD層。再者,絕緣體膜2132可以包括選擇性地罩覆周圍區域中之光接收元件2104的光阻保護氧化物(RPO)膜。又再者,絕緣體膜2132可以包括一蝕刻停止層,蝕刻停止層襯裹各個裝置特徵,具有配置用於形成接觸(例如一金屬插塞)的開口。
如上所討論,所揭示的方法(例如圖1及圖10)可以被使用於在橫跨一影像感測器之像素區域與周圍電路區域之各連接點處形成多個不同矽層之堆疊,同時不受現有影像感測器之問題的影響,例如於圖21中,轉移閘端子2106、浮動擴散區域2108、閘極端子2112、及源極/汲極區域2110及2114各係透過矽層的堆疊2120(例如物理地及電性地)耦接至一插塞2130。雖然堆疊2120顯示為嵌入各別的裝置特徵中,需理解到堆疊2120包括一第一矽化物層及一第二矽化物層,第一矽化物層嵌入一裝置特徵內,第二矽化物層設於此裝置特徵上面(類似於矽層210及218之堆疊或矽層1210及1218之堆疊)。
於本揭示之一態樣中,揭示一種半導體裝置。該半導體裝置包括一裝置特徵。該半導體裝置包括一第一矽化物層,該第一矽化物層具有一第一金屬,其中該第一矽化物層係嵌入於該裝置特徵中。該半導體裝置包括一第二矽化物層,該第二矽化物層具有一第二金屬,其中設置於該裝置特徵上面之該第二矽化物層包含一第一部分,該第一部分直接地接觸該第一矽化物層。該第一金屬係與該第二金屬不同。
於本揭示之另一態樣中,揭示一種半導體裝置。該半導體裝置包括一電晶體,該電晶體包含至少一端子,該至少一端子含有矽。該半導體裝置包括一金屬插塞,該金屬插塞電性地耦接至該至少一端子。該半導體裝置包括一第一矽化物層,該第一矽化物層設置於該金屬插塞與該至少一端子之間,且具有一第一金屬。該半導體裝置包括一第二矽化物層,該第二矽化物層包含一第一部分,該第一部分設置於該金屬插塞與該至少一端子之間,且具有一第二金屬。該第一金屬係與該第二金屬不同。
於本揭示之又另一態樣中,揭示一種用於製造半導體裝置之方法。該方法包括形成一凹陷延伸通過一介電層以暴露一矽基裝置特徵之一部分。該方法包括形成一第一矽化物層於該矽基裝置特徵之暴露的該部分之位置 處,其中該第一矽化物層含有一第一金屬。該方法包括形成一第二矽化物層於該第一矽化物層上方,其中該第二矽化物層含有一第二金屬,該第二金屬係與該第一金屬不同。該方法包括形成一金屬插塞於該凹陷內。
如本文所使用,用語”約(about)”及”大約(approximately)”通常意指所述之值加或減10%,例如,約0.5會包括0.45及0.55,約10會包括9至11,約1000會包括900至1100。
以上概述了數個實施方式的特徵,以便本領域具有通常知識者可較佳地瞭解本揭示內容的各方面。本領域具有通常知識者將瞭解,他們可能容易地使用本揭示內容,作為其它製程與結構之設計或修改的基礎,以實現與在此介紹的實施方式之相同的目的,及/或達到相同的優點。本領域具有通常知識者亦會瞭解,與這些均等的建構不脫離本揭示內容的精神與範圍,並且他們可能在不脫離本揭示內容的精神與範圍的情況下,進行各種改變、替換、與變更。
100:方法
102:步驟
104:步驟
106:步驟
108:步驟
110:步驟
112:步驟
114:步驟
116:步驟
118:步驟

Claims (10)

  1. 一種半導體裝置,包含:一裝置特徵;一第一矽化物層,具有一第一金屬,其中該第一矽化物層係嵌入於該裝置特徵中;一第二矽化物層,具有一第二金屬,其中設置於該裝置特徵上面之該第二矽化物層包含一第一部分,該第一部分直接地連接該第一矽化物層;其中該第一金屬係與該第二金屬不同;一介電層,設置於該裝置特徵上方且具有一凹陷,該凹陷延伸通過該介電層;以及一金屬層,至少包含該第一金屬且沿著該凹陷之內側壁延伸。
  2. 如請求項1所述之半導體裝置,其中該裝置特徵具有一第一上部表面且該第一矽化物層具有一第二上部表面,且其中該第一上部表面與該第二上部表面共享一共同表面。
  3. 如請求項1所述之半導體裝置,進一步包含:一金屬插塞,設置於該凹陷內,其中該金屬插塞係被配置成經由該第一矽化物層與該第二矽化物層之一組合而電性地耦接該裝置特徵至一互連結構。
  4. 如請求項1所述之半導體裝置,其中該第一矽化物層具有一第一電阻率且該第二矽化物層具有一第二電阻率,且其中該第二電阻率係小於該第一電阻率。
  5. 一種半導體裝置,包含:一電晶體,包含至少一端子,該至少一端子含有矽;一金屬插塞,電性地耦接至該至少一端子; 一第一矽化物層,設置於該金屬插塞與該至少一端子之間,且具有一第一金屬;一第二矽化物層,包含一第一部分,該第一部分設置於該金屬插塞與該至少一端子之間,且具有一第二金屬;其中該第一金屬係與該第二金屬不同;一介電層,設置於該端子上方且具有一凹陷,該凹陷延伸通過該介電層;以及一金屬層,至少包含該第一金屬且沿著該凹陷之內側壁延伸。
  6. 如請求項5所述之半導體裝置,其中直接接觸於該第一矽化物層之該第二矽化物層進一步包含一第二部分,該第二部分沿著該金屬插塞之側壁延伸。
  7. 如請求項5所述之半導體裝置,其中直接接觸於該第一矽化物層之該第二矽化物層具有分別地從該第一矽化物層之側壁向內凹陷之側壁。
  8. 一種用於製造半導體裝置之方法,包含:形成一凹陷延伸通過一介電層以暴露一矽基裝置特徵之一部分;沉積含一第一金屬之一金屬層襯裹該凹陷;形成一第一矽化物層於該矽基裝置特徵之暴露的該部分之位置處及含有該第一金屬之該金屬層沿著該凹陷之側壁延伸,其中該第一矽化物層含有該第一金屬;形成一第二矽化物層於該第一矽化物層上方,其中該第二矽化物層含有該第二金屬,該第二金屬係與該第一金屬不同;以及形成一金屬插塞於該凹陷內。
  9. 如請求項8所述之方法,其中於形成一第二矽化物層於該第一矽化物層上方之步驟中進一步包含: 沉積一矽層襯裹該凹陷;沉積含有該第二金屬之一金屬層襯裹該凹陷;以及退火該矽層及該金屬層以形成該第二矽化物層。
  10. 如請求項8所述之方法,其中於形成一第二矽化物層於該第一矽化物層上方之步驟中進一步包含:沉積一矽層襯裹該凹陷;蝕刻該矽層分別地沿著該凹陷之內側壁延伸之部分;沉積含有該第二金屬之一金屬層襯裹該凹陷;以及退火該矽層及該金屬層以形成該第二矽化物層。
TW111111026A 2021-07-08 2022-03-24 半導體裝置及其製造方法 TWI833184B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US202163219673P 2021-07-08 2021-07-08
US63/219,673 2021-07-08
US17/585,252 2022-01-26
US17/585,252 US20230010438A1 (en) 2021-07-08 2022-01-26 Semiconductor devices and methods of manufacturing thereof

Publications (2)

Publication Number Publication Date
TW202303967A TW202303967A (zh) 2023-01-16
TWI833184B true TWI833184B (zh) 2024-02-21

Family

ID=83760742

Family Applications (1)

Application Number Title Priority Date Filing Date
TW111111026A TWI833184B (zh) 2021-07-08 2022-03-24 半導體裝置及其製造方法

Country Status (3)

Country Link
US (1) US20230010438A1 (zh)
CN (1) CN115274720A (zh)
TW (1) TWI833184B (zh)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080088021A1 (en) * 2006-10-05 2008-04-17 Kabushiki Kaisha Toshiba Semiconductor device and manufacturing method of semiconductor device
TW201334073A (zh) * 2012-02-01 2013-08-16 United Microelectronics Corp 接觸結構及其製作方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080088021A1 (en) * 2006-10-05 2008-04-17 Kabushiki Kaisha Toshiba Semiconductor device and manufacturing method of semiconductor device
TW201334073A (zh) * 2012-02-01 2013-08-16 United Microelectronics Corp 接觸結構及其製作方法

Also Published As

Publication number Publication date
TW202303967A (zh) 2023-01-16
US20230010438A1 (en) 2023-01-12
CN115274720A (zh) 2022-11-01

Similar Documents

Publication Publication Date Title
US10504778B2 (en) Composite contact plug structure and method of making same
US6028359A (en) Integrated circuit having amorphous silicide layer in contacts and vias and method of manufacture therefor
US7524742B2 (en) Structure of metal interconnect and fabrication method thereof
US9385179B2 (en) Deep trench decoupling capacitor and methods of forming
CN100514596C (zh) 金属内连线的制作方法与结构
US7790611B2 (en) Method for FEOL and BEOL wiring
TW201712803A (zh) 形成金屬互連件的方法
TW200849471A (en) A void-free contact plug
TW201546951A (zh) 半導體結構及其形成方法
JP5141761B2 (ja) 半導体装置及びその製造方法
JP2011210744A (ja) 半導体装置及びその製造方法
US7419847B2 (en) Method for forming metal interconnection of semiconductor device
US6500675B2 (en) Manufacturing method of semiconductor device having capacitive element
JP2004095611A (ja) 半導体装置およびその製造方法
JP2014502783A (ja) 水素障壁で封止された強誘電性キャパシタ
TWI833184B (zh) 半導體裝置及其製造方法
JP2009200154A (ja) 半導体装置とその製造方法
KR100771549B1 (ko) 반도체 소자의 금속컨택 형성방법
CN104701248B (zh) 用于半导体器件的互连结构
KR101422387B1 (ko) 차세대 cmos 이미지센서 제조방법
KR101998959B1 (ko) 반도체 디바이스 및 그 제조 방법
JP4296769B2 (ja) 半導体装置及びその製造方法
TW469588B (en) Method for enhancing electromigration resistance of metal wire
KR20000027924A (ko) 반도체 소자의 금속 배선 형성 방법
JPH0629403A (ja) 半導体装置の配線層接続構造