TWI815726B - 半導體結構的製造方法 - Google Patents

半導體結構的製造方法 Download PDF

Info

Publication number
TWI815726B
TWI815726B TW111143214A TW111143214A TWI815726B TW I815726 B TWI815726 B TW I815726B TW 111143214 A TW111143214 A TW 111143214A TW 111143214 A TW111143214 A TW 111143214A TW I815726 B TWI815726 B TW I815726B
Authority
TW
Taiwan
Prior art keywords
layer
dielectric
sacrificial layer
substrate
opening
Prior art date
Application number
TW111143214A
Other languages
English (en)
Other versions
TW202420449A (zh
Inventor
李世平
車行遠
陳雅婷
黃彬傑
Original Assignee
力晶積成電子製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 力晶積成電子製造股份有限公司 filed Critical 力晶積成電子製造股份有限公司
Priority to TW111143214A priority Critical patent/TWI815726B/zh
Priority to CN202211502521.8A priority patent/CN118039501A/zh
Priority to US18/150,795 priority patent/US20240162082A1/en
Application granted granted Critical
Publication of TWI815726B publication Critical patent/TWI815726B/zh
Publication of TW202420449A publication Critical patent/TW202420449A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/07Structure, shape, material or disposition of the bonding areas after the connecting process
    • H01L24/08Structure, shape, material or disposition of the bonding areas after the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31105Etching inorganic layers
    • H01L21/31111Etching inorganic layers by chemical means
    • H01L21/31116Etching inorganic layers by chemical means by dry-etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31144Etching the insulating layers by chemical or physical means using masks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76898Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics formed through a semiconductor substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/481Internal lead connections, e.g. via connections, feedthrough structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76877Filling of holes, grooves or trenches, e.g. vias, with conductive material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/808Bonding techniques
    • H01L2224/80894Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces
    • H01L2224/80896Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces between electrically insulating surfaces, e.g. oxide or nitride layers

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Inorganic Chemistry (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Crystals, And After-Treatments Of Crystals (AREA)
  • Recrystallisation Techniques (AREA)

Abstract

一種半導體結構的製造方法,包括以下步驟。在第一基底中形成第一犧牲層與第二犧牲層。在第一基底上形成包括第一介電結構與第一著陸墊的第一元件層。在第二基底上形成包括第二介電結構與第二著陸墊的第二元件層。將第一介電結構接合於第二介電結構,第一犧牲層對準第一著陸墊,且第二犧牲層對準第二著陸墊。移除部分第一基底,而暴露出第一犧牲層與第二犧牲層。利用第一基底作為罩幕,進行回蝕刻製程,而形成暴露出第一著陸墊的第一開口與暴露出第二著陸墊的第二開口。在第一開口與第二開口中分別形成第一基底穿孔結構與第二基底穿孔結構。

Description

半導體結構的製造方法
本發明是有關於一種半導體製程,且特別是有關於一種半導體結構的製造方法。
在一些半導體製程中,會先利用兩個基底上的介電層進行接合,再形成基底穿孔(through-substrate via,TSV)結構。在進行上述接合製程時,常會產生重疊偏差。因此,目前的作法是加大位在基底上的著陸墊(landing pad)的尺寸,以確保後續形成的基底穿孔結構可順利地著陸於著陸墊上。然而,加大著陸墊的尺寸會增加晶片的尺寸以及降低元件設計的彈性。
本發明提供一種半導體結構的製造方法,其有利於縮小著陸墊的尺寸,進而可縮小晶片的尺寸以及提升元件設計的彈性。
本發明提出一種半導體結構的製造方法,包括以下步驟。提供第一基底。在第一基底中形成第一犧牲層與第二犧牲層。在第 一基底上形成第一元件層。第一元件層包括第一介電結構與第一著陸墊。第一著陸墊位在第一介電結構中。提供第二基底。在第二基底上形成第二元件層。第二元件層包括第二介電結構與第二著陸墊。第二著陸墊位在第二介電結構中。將第一介電結構接合於第二介電結構,其中第一犧牲層對準第一著陸墊,且第二犧牲層對準第二著陸墊。移除部分第一基底,而暴露出第一犧牲層與第二犧牲層。利用第一基底作為罩幕,對第一犧牲層與第一介電結構進行回蝕刻製程,而形成暴露出第一著陸墊的第一開口,且對第二犧牲層、第一介電結構與第二介電結構進行回蝕刻製程,而形成暴露出第二著陸墊的第二開口。在第一開口中形成第一基底穿孔結構,且在第二開口中形成第二基底穿孔結構。
依照本發明的一實施例所述,在上述半導體結構的製造方法中,第一介電結構可包括第一介電層與第一保護層。第一介電層位在第一基底、第一犧牲層與第二犧牲層上。第一著陸墊可位在第一介電層中。第一保護層位在第一介電層上。第二介電結構可包括第二介電層與第二保護層。第二介電層位在第二基底上。第二著陸墊可位在第二介電層中。第二保護層位在第二介電層上。
依照本發明的一實施例所述,在上述半導體結構的製造方法中,將第一介電結構接合於第二介電結構的方法可包括將第一保護層接合於第二保護層。
依照本發明的一實施例所述,在上述半導體結構的製造方法中,將第一介電結構接合於第二介電結構的方法例如是熔融 接合(fusion bonding)法。
依照本發明的一實施例所述,在上述半導體結構的製造方法中,在移除部分第一基底之後,第一犧牲層與第二犧牲層可分別貫穿第一基底。
依照本發明的一實施例所述,在上述半導體結構的製造方法中,部分第一基底的移除方法例如是機械研磨(mechanical grinding)法、濕式蝕刻法、化學機械研磨(chemical mechanical polishing,CMP)法或其組合。
依照本發明的一實施例所述,在上述半導體結構的製造方法中,回蝕刻製程例如是乾式蝕刻製程。
依照本發明的一實施例所述,在上述半導體結構的製造方法中,在形成第一開口與第二開口之後,部分第一犧牲層可留在第一開口的兩側,且部分第二犧牲層可留在第二開口的兩側。
依照本發明的一實施例所述,在上述半導體結構的製造方法中,第一犧牲層的剖面形狀與第二犧牲層的剖面形狀可為倒梯形、矩形或梯形。
依照本發明的一實施例所述,在上述半導體結構的製造方法中,更包括以下步驟。在形成第一基底穿孔結構與第二基底穿孔結構之前,可在第一開口的側壁與第二開口的側壁上形成襯介電層。
基於上述,在本發明所提出的半導體結構的製造方法中,在將第一介電結構接合於第二介電結構之後,第一犧牲層對準第 一著陸墊,且第二犧牲層對準第二著陸墊。此外,移除部分第一基底,而暴露出第一犧牲層與第二犧牲層。然後,利用第一基底作為罩幕,對第一犧牲層與第一介電結構進行回蝕刻製程,而形成暴露出第一著陸墊的第一開口,且對第二犧牲層、第一介電結構與第二介電結構進行回蝕刻製程,而形成暴露出第二著陸墊的第二開口。亦即,可利用自對準的方式來形成第一開口與第二開口。藉此,本發明所提出的半導體結構的製造方法可具有較佳的對準精度(alignment accuracy),而有利於縮小第一著陸墊的尺寸與第二著陸墊的尺寸,進而可縮小晶片的尺寸以及提升元件設計的彈性。此外,由於本發明所提出的半導體結構的製造方法是藉由自對準的方式來形成用以容納基底穿孔結構(如,第一基底穿孔結構與第二基底穿孔結構)的開口(如,第一開口與第二開口),因此可減少光罩數量,進而降低製造成本。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
10,20,30:半導體結構
100,200:基底
102a,102b:犧牲層
104,202:元件層
106,204:介電結構
108,206:著陸墊
110,208:介電層
112,210:保護層
114:襯介電材料層
114a:襯介電層
116:阻障材料層
116a,116b:阻障層
118:基底穿孔材料層
118a,118b:基底穿孔
120a,120b:基底穿孔結構
OP1,OP2,OP3,OP4:開口
P1,P2:部分
S1:表面
S2,S3:側壁
T1,T2,T3,T4,T5,T6:厚度
W1,W3:最小寬度
W2,W4:寬度
圖1A至圖1J為根據本發明的一些實施例的半導體結構的製造流程剖面圖。
圖2A至圖2B為根據本發明的另一些實施例的半導體結構的製造流程剖面圖。
圖3A至圖3B為根據本發明的另一些實施例的半導體結構的製造流程剖面圖。
下文列舉實施例並配合附圖來進行詳細地說明,但所提供的實施例並非用以限制本發明所涵蓋的範圍。為了方便理解,在下述說明中相同的構件將以相同的符號標示來說明。此外,附圖僅以說明為目的,並未依照原尺寸作圖。事實上,為論述清晰起見,可任意增大或減小各種特徵的尺寸。
圖1A至圖1J為根據本發明的一些實施例的半導體結構的製造流程剖面圖。
請參照圖1A,提供基底100。在一些實施例中,基底100可為半導體基底,如矽基底。此外,在圖中雖未示出,但在基底100上可具有摻雜區等所需的構件,於此省略其說明。
接著,在基底100中形成犧牲層102a與犧牲層102b。在一些實施例中,犧牲層102a的材料與犧牲層102b的材料例如是氧化矽等介電材料。在一些實施例中,犧牲層102a與犧牲層102b的形成方法可包括以下步驟,但本發明並不以此為限。首先,可藉由微影製程與蝕刻製程對基底100進行圖案化,而形成開口OP1與開口OP2。接著,可在基底上100形成犧牲材料層(未示出),且犧牲材料層填入開口OP1與開口OP2。在一些實施例中,犧牲材料層的形成方法例如是化學氣相沉積法。然後,可移除位在開口 OP1的外部與開口OP2的外部的犧牲材料層,而在開口OP1與開口OP2中分別形成犧牲層102a與犧牲層102b。
在本實施例中,犧牲層102a的剖面形狀與犧牲層102b的剖面形狀可為倒梯形,但本發明並不以此為限。在一些實施例中,可藉由控制用以形成開口OP1與開口OP2的蝕刻製程的參數來調整開口OP1的剖面形狀與開口OP2的剖面形狀,藉此可調整形成在開口OP1中的犧牲層102a的剖面形狀與形成在開口OP2中的犧牲層102b的剖面形狀。在另一些實施例中,犧牲層102a的剖面形狀與犧牲層102b的剖面形狀可為矩形(圖2A)或梯形(圖3A)。
請參照圖1B,在基底100上形成元件層104。元件層104包括介電結構106與著陸墊108。介電結構106位在基底100、犧牲層102a與犧牲層102b上。著陸墊108位在介電結構106中。在一些實施例中,著陸墊108的材料例如是銅或鋁等導電材料。在一些實施例中,可藉由前段製程(front end of line(FEOL)process)與後段製程(back end of line(BEOL)process)來形成元件層104。
在一些實施例中,介電結構106可包括介電層110與保護層112。介電層110位在基底100、犧牲層102a與犧牲層102b上。著陸墊108可位在介電層110中。在一些實施例中,介電層110可為多層結構。在一些實施例中,介電層110的材料例如是氧化矽。此外,在圖中雖未示出,但在介電層110中可具有所需的半導體元件(如,主動元件及/或被動元件),於此省略其說明。保護層112位在介電層110上。在一些實施例中,保護層112的材料例如 是氧化矽等介電材料。
請參照圖1C,提供基底200。在一些實施例中,基底200可為半導體基底,如矽基底。此外,在圖中雖未示出,但在基底200上可具有摻雜區等所需的構件,於此省略其說明。
接著,在基底200上形成元件層202。元件層202包括介電結構204與著陸墊206。介電結構204位在基底200上。著陸墊206位在介電結構204中。在一些實施例中,著陸墊206的材料例如是銅或鎢等導電材料。在一些實施例中,可藉由前段製程與後段製程來形成元件層202。
在一些實施例中,介電結構204可包括介電層208與保護層210。介電層208位在基底200上。著陸墊206可位在介電層208中。在一些實施例中,介電層208可為多層結構。在一些實施例中,介電層208的材料例如是氧化矽。此外,在圖中雖未示出,但在介電層208中可具有所需的半導體元件(如,主動元件及/或被動元件),於此省略其說明。保護層210位在介電層208上。在一些實施例中,保護層210的材料例如是氧化矽等介電材料。
請參照圖1D,將介電結構106接合於介電結構204,其中犧牲層102a對準著陸墊108,且犧牲層102b對準著陸墊206。亦即,犧牲層102a的垂直投影可落在著陸墊108上,且犧牲層102b的垂直投影可落在著陸墊206上。在一些實施例中,犧牲層102a的最小寬度W1可小於著陸墊108的寬度W2。在一些實施例中,犧牲層102b的最小寬度W3可小於著陸墊206的寬度W4。 在一些實施例中,將介電結構106接合於介電結構204的方法例如是熔融接合法。在一些實施例中,將介電結構106接合於介電結構204的方法可包括將保護層112接合於保護層210。舉例來說,可藉由熔融接合法將保護層112接合於保護層210。
在本實施例中,犧牲層102a的數量是以一個為例,犧牲層102b的數量是以一個為例,著陸墊108的數量是以一個為例,且著陸墊206的數量是以一個為例,但本發明並不以此為限。只要犧牲層102a的數量為至少一個,犧牲層102b的數量為至少一個,著陸墊108的數量為至少一個,且著陸墊206的數量為至少一個,即屬於本發明所涵蓋的範圍。在另一些實施例中,犧牲層102a的數量可為兩個以上。在另一些實施例中,犧牲層102b的數量可為兩個以上。在另一些實施例中,著陸墊108的數量可為兩個以上。在另一些實施例中,著陸墊206的數量可為兩個以上。此外,犧牲層102a的數量與犧牲層102b的數量可依據著陸墊108的數量與著陸墊206的數量來對應調整。
請參照圖1E,移除部分基底100,而暴露出犧牲層102a與犧牲層102b。在移除部分基底100之後,犧牲層102a與犧牲層102b可分別貫穿基底100。在一些實施例中,部分基底100的移除方法例如是機械研磨法、濕式蝕刻法、化學機械研磨法或其組合。舉例來說,可利用犧牲層102a與犧牲層102b作為終止層,對基底100進行機械研磨製程、濕式蝕刻製程、化學機械研磨製程或其組合,而移除部分基底100並暴露出犧牲層102a與犧牲層 102b。
請參照圖1F,利用基底100作為罩幕,對犧牲層102a與介電結構106進行回蝕刻製程,而形成暴露出著陸墊108的開口OP3,且對犧牲層102b、介電結構106與介電結構204進行回蝕刻製程,而形成暴露出著陸墊206的開口OP4。藉此,可利用自對準的方式來形成開口OP3與開口OP4。開口OP3與開口OP4可藉同一個回蝕刻製程來形成。在上述回蝕刻製程中,著陸墊108與著陸墊206可用以作為蝕刻終止層。在本實施例中,在形成開口OP3與開口OP4之後,部分犧牲層102a可留在開口OP3的兩側,且部分犧牲層102b可留在開口OP4的兩側,但本發明並不以此為限。在一些實施例中,留在開口OP3的兩側的部分犧牲層102a與留在開口OP4的兩側的部分犧牲層102b可具有隔離功能。在一些實施例中,上述回蝕刻製程例如是乾式蝕刻製程。
請參照圖1G,可共形地在基底100上且在開口OP3與開口OP4中形成襯介電材料層114。在一些實施例中,位在基底100的表面S1上的襯介電材料層114的厚度T1可大於位在開口OP3中的襯介電材料層114的厚度T2與位在開口OP4中的襯介電材料層114的厚度T3。在一些實施例中,襯介電材料層114的材料例如是的材料例如是氧化矽。在一些實施例中,襯介電材料層114的形成方法例如是化學氣相沉積法。
請參照圖1H,可移除位在開口OP3底部的部分襯介電材料層114與位在開口OP4底部的部分襯介電材料層114,而形成 襯介電層114a。藉此,可在開口OP3的側壁S2與開口OP4的側壁S3上形成襯介電層114a。襯介電層114a可暴露出部分著陸墊108與部分著陸墊206。在一些實施例中,襯介電層114a更可形成在基底100的表面S1上。在一些實施例中,位在基底100的表面S1上的襯介電層114a的厚度T4可大於位在開口OP3的側壁S2上的襯介電層114a的厚度T5與位在開口OP4的側壁S3上的襯介電層114a的厚度T6。在一些實施例中,襯介電層114a的材料例如是氧化矽。在一些實施例中,可藉由回蝕刻製程(如,乾式蝕刻製程)來移除位在開口OP3底部的部分襯介電材料層114與位在開口OP4底部的部分襯介電材料層114。
請參照圖1I,可共形地在開口OP3與開口OP4中形成阻障材料層116。在些實施例中,阻障材料層116可形成在襯介電層114a、部分著陸墊108與部分著陸墊206上。在一些實施例中,阻障材料層116的材料例如是鉭(Ta)、氮化鉭(TaN)或其組合。在一些實施例中,阻障材料層116的形成方法例如是物理氣相沉積法或化學氣相沉積法。
接著,可在阻障材料層116上形成基底穿孔材料層118。基底穿孔材料層118可填入開口OP3與開口OP4中。在一些實施例中,基底穿孔材料層118的材料例如是銅等導電材料。在一些實施例中,基底穿孔材料層118的形成方法例如是物理氣相沉積法、電鍍法或其組合。
請參照圖1J,可移除位在開口OP3的外部與開口OP4的 外部的部分基底穿孔材料層118與部分阻障材料層116,而形成基底穿孔118a、基底穿孔118b、阻障層116a與阻障層116b。藉此,可在開口OP3中形成基底穿孔結構120a,且可在開口OP4中形成基底穿孔結構120b。基底穿孔結構120a可電性連接於著陸墊108。基底穿孔結構120b可電性連接於著陸墊206。在一些實施例中,基底穿孔結構120a可包括基底穿孔118a與阻障層116a。基底穿孔118a位在開口OP3中。阻障層116a可位在基底穿孔118a與襯介電層114a之間以及基底穿孔118a與著陸墊108之間。在一些實施例中,基底穿孔結構120b可包括基底穿孔118b與阻障層116b。基底穿孔118b位在開口OP4中。阻障層116b可位在基底穿孔118b與襯介電層114a之間以及基底穿孔118b與著陸墊206之間。
在一些實施例中,襯介電層114a可位在基底穿孔結構120a與基底100之間、基底穿孔結構120a與介電結構106之間、基底穿孔結構120b與基底100之間、基底穿孔結構120b與介電結構106之間以及基底穿孔結構120b與介電結構204之間。
在本實施例中,基底穿孔結構120a的數量是以一個為例,且基底穿孔結構120b的數量是以一個為例,但本發明並不以此為限。只要基底穿孔結構120a的數量為至少一個,且基底穿孔結構120b的數量為至少一個,即屬於本發明所涵蓋的範圍。在另一些實施例中,基底穿孔結構120a的數量可為兩個以上。在另一些實施例中,基底穿孔結構120b的數量可為兩個以上。此外,基底穿孔結構120a的數量與基底穿孔結構120b的數量可依據著陸墊108 的數量與著陸墊206的數量來對應調整。
基於上述實施例可知,在半導體結構10的製造方法中,在將介電結構106接合於介電結構204之後,犧牲層102a對準著陸墊108,且犧牲層102b對準著陸墊206。此外,移除部分基底100,而暴露出犧牲層102a與犧牲層102b。然後,利用基底100作為罩幕,對犧牲層102a與介電結構106進行回蝕刻製程,而形成暴露出著陸墊108的開口OP3,且對犧牲層102b、介電結構106與介電結構204進行回蝕刻製程,而形成暴露出著陸墊206的開口OP4。亦即,可利用自對準的方式來形成開口OP3與開口OP4。藉此,半導體結構10的製造方法可具有較佳的對準精度,而有利於縮小著陸墊108的尺寸與著陸墊206的尺寸,進而可縮小晶片的尺寸以及提升元件設計的彈性。此外,由於半導體結構10的製造方法是藉由自對準的方式來形成用以容納基底穿孔結構(如,基底穿孔結構120a與基底穿孔結構120b)的開口(如,開口OP3與開口OP4),因此可減少光罩數量,進而降低製造成本。
圖2A至圖2B為根據本發明的另一些實施例的半導體結構的製造流程剖面圖。
請參照圖1A與圖2A,圖2A的結構與圖1A的結構的差異如下。在圖2A中,犧牲層102a的剖面形狀與犧牲層102b的剖面形狀可為矩形。在一些實施例中,可藉由控制用以形成開口OP1與開口OP2的蝕刻製程的參數來調整開口OP1的剖面形狀與開口OP2的剖面形狀,藉此可調整形成在開口OP1中的犧牲層102a的 剖面形狀與形成在開口OP2中的犧牲層102b的剖面形狀。此外,在圖1A的結構與圖2A的結構中,相同或相似的構件以相同的符號表示,且省略其說明。
接著,可進行如同圖1B至圖1J的步驟,而形成圖2B的半導體結構20。此外,由於圖2A中的犧牲層102a的剖面形狀與犧牲層102b的剖面形狀為可矩形,因此在進行如同圖1F中的用以形成開口OP3與開口OP4的回蝕刻製程時,犧牲層102a與犧牲層102b可被完全移除。
此外,在圖1J的半導體結構10與圖2B的半導體結構20中,相同或相似的構件以相同的符號表示,且省略其說明。
基於上述實施例可知,在半導體結構20的製造方法中,在將介電結構106接合於介電結構204之後,犧牲層102a對準著陸墊108,且犧牲層102b對準著陸墊206。此外,移除部分基底100,而暴露出犧牲層102a與犧牲層102b。然後,利用基底100作為罩幕,對犧牲層102a與介電結構106進行回蝕刻製程,而形成暴露出著陸墊108的開口OP3,且對犧牲層102b、介電結構106與介電結構204進行回蝕刻製程,而形成暴露出著陸墊206的開口OP4。亦即,可利用自對準的方式來形成開口OP3與開口OP4。藉此,半導體結構20的製造方法可具有較佳的對準精度,而有利於縮小著陸墊108的尺寸與著陸墊206的尺寸,進而可縮小晶片的尺寸以及提升元件設計的彈性。此外,由於半導體結構20的製造方法是藉由自對準的方式來形成用以容納基底穿孔結構(如,基 底穿孔結構120a與基底穿孔結構120b)的開口(如,開口OP3與開口OP4),因此可減少光罩數量,進而降低製造成本。
圖3A至圖3B為根據本發明的另一些實施例的半導體結構的製造流程剖面圖。
請參照圖1A與圖3A,圖3A的結構與圖1A的結構的差異如下。在圖3A中,犧牲層102a的剖面形狀與犧牲層102b的剖面形狀可為梯形。在一些實施例中,可藉由控制用以形成開口OP1與開口OP2的蝕刻製程的參數來調整開口OP1的剖面形狀與開口OP2的剖面形狀,藉此可調整形成在開口OP1中的犧牲層102a的剖面形狀與形成在開口OP2中的犧牲層102b的剖面形狀。此外,在圖1A的結構與圖3A的結構中,相同或相似的構件以相同的符號表示,且省略其說明。
接著,可進行如同圖1B至圖1J的步驟,而形成圖3B的半導體結構30。此外,由於圖3A中的犧牲層102a的剖面形狀與犧牲層102b的剖面形狀可為梯形,因此在進行如同圖1F中的用以形成開口OP3與開口OP4的回蝕刻製程時,犧牲層102a與犧牲層102b可被完全移除。此外,如圖3A與圖3B所示,由於犧牲層102a的剖面形狀與犧牲層102b的剖面形狀可為梯形,因此基底穿孔結構120a的位在基底100中的部分P1的剖面形狀可包括梯形,且基底穿孔結構120b的位在基底100中的部分P2的剖面形狀可包括梯形。
另外,在圖1J的半導體結構10與圖3B的半導體結構30 中,相同或相似的構件以相同的符號表示,且省略其說明。
基於上述實施例可知,在半導體結構30的製造方法中,在將介電結構106接合於介電結構204之後,犧牲層102a對準著陸墊108,且犧牲層102b對準著陸墊206。此外,移除部分基底100,而暴露出犧牲層102a與犧牲層102b。然後,利用基底100作為罩幕,對犧牲層102a與介電結構106進行回蝕刻製程,而形成暴露出著陸墊108的開口OP3,且對犧牲層102b、介電結構106與介電結構204進行回蝕刻製程,而形成暴露出著陸墊206的開口OP4。亦即,可利用自對準的方式來形成開口OP3與開口OP4。藉此,半導體結構30的製造方法可具有較佳的對準精度,而有利於縮小著陸墊108的尺寸與著陸墊206的尺寸,進而可縮小晶片的尺寸以及提升元件設計的彈性。此外,由於半導體結構30的製造方法是藉由自對準的方式來形成用以容納基底穿孔結構(如,基底穿孔結構120a與基底穿孔結構120b)的開口(如,開口OP3與開口OP4),因此可減少光罩數量,進而降低製造成本。
綜上所述,上述實施例的半導體結構的製造方法可具有較佳的對準精度,而有利於縮小著陸墊的尺寸,進而可縮小晶片的尺寸以及提升元件設計的彈性。此外,在上述實施例的半導體結構的製造方法中,可藉由自對準的方式來形成用以容納基底穿孔結構的開口,因此可減少光罩數量,進而降低製造成本。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精 神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
10:半導體結構
100,200:基底
102a,102b:犧牲層
104,202:元件層
106,204:介電結構
108,206:著陸墊
110,208:介電層
112,210:保護層
114a:襯介電層
116a,116b:阻障層
118a,118b:基底穿孔
120a,120b:基底穿孔結構
OP3,OP4:開口
S1:表面
S2,S3:側壁
T4,T5,T6:厚度

Claims (10)

  1. 一種半導體結構的製造方法,包括: 提供第一基底; 在所述第一基底中形成第一犧牲層與第二犧牲層; 在所述第一基底上形成第一元件層,其中所述第一元件層包括第一介電結構與第一著陸墊,且所述第一著陸墊位在所述第一介電結構中; 提供第二基底; 在所述第二基底上形成第二元件層,其中所述第二元件層包括第二介電結構與第二著陸墊,且所述第二著陸墊位在所述第二介電結構中; 將所述第一介電結構接合於所述第二介電結構,其中所述第一犧牲層對準所述第一著陸墊,且所述第二犧牲層對準所述第二著陸墊; 移除部分所述第一基底,而暴露出所述第一犧牲層與所述第二犧牲層; 利用所述第一基底作為罩幕,對所述第一犧牲層與所述第一介電結構進行回蝕刻製程,而形成暴露出所述第一著陸墊的第一開口,且對所述第二犧牲層、所述第一介電結構與所述第二介電結構進行所述回蝕刻製程,而形成暴露出所述第二著陸墊的第二開口;以及 在所述第一開口中形成第一基底穿孔結構,且在所述第二開口中形成第二基底穿孔結構。
  2. 如請求項1所述的半導體結構的製造方法,其中 所述第一介電結構包括: 第一介電層,位在所述第一基底、所述第一犧牲層與所述第二犧牲層上,其中所述第一著陸墊位在所述第一介電層中;以及 第一保護層,位在所述第一介電層上,且 所述第二介電結構包括: 第二介電層,位在所述第二基底上,其中所述第二著陸墊位在所述第二介電層中;以及 第二保護層,位在所述第二介電層上。
  3. 如請求項2所述的半導體結構的製造方法,其中將所述第一介電結構接合於所述第二介電結構的方法包括將所述第一保護層接合於所述第二保護層。
  4. 如請求項1所述的半導體結構的製造方法,其中將所述第一介電結構接合於所述第二介電結構的方法包括熔融接合法。
  5. 如請求項1所述的半導體結構的製造方法,其中在移除部分所述第一基底之後,所述第一犧牲層與所述第二犧牲層分別貫穿所述第一基底。
  6. 如請求項1所述的半導體結構的製造方法,其中部分所述第一基底的移除方法包括機械研磨法、濕式蝕刻法、化學機械研磨法或其組合。
  7. 如請求項1所述的半導體結構的製造方法,其中所述回蝕刻製程包括乾式蝕刻製程。
  8. 如請求項1所述的半導體結構的製造方法,其中在形成所述第一開口與所述第二開口之後,部分所述第一犧牲層留在所述第一開口的兩側,且部分所述第二犧牲層留在所述第二開口的兩側。
  9. 如請求項1所述的半導體結構的製造方法,其中所述第一犧牲層的剖面形狀與所述第二犧牲層的剖面形狀包括倒梯形、矩形或梯形。
  10. 如請求項1所述的半導體結構的製造方法,更包括: 在形成所述第一基底穿孔結構與所述第二基底穿孔結構之前,在所述第一開口的側壁與所述第二開口的側壁上形成襯介電層。
TW111143214A 2022-11-11 2022-11-11 半導體結構的製造方法 TWI815726B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
TW111143214A TWI815726B (zh) 2022-11-11 2022-11-11 半導體結構的製造方法
CN202211502521.8A CN118039501A (zh) 2022-11-11 2022-11-28 半导体结构的制造方法
US18/150,795 US20240162082A1 (en) 2022-11-11 2023-01-06 Manufacturing method of semiconductor structure

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW111143214A TWI815726B (zh) 2022-11-11 2022-11-11 半導體結構的製造方法

Publications (2)

Publication Number Publication Date
TWI815726B true TWI815726B (zh) 2023-09-11
TW202420449A TW202420449A (zh) 2024-05-16

Family

ID=88966165

Family Applications (1)

Application Number Title Priority Date Filing Date
TW111143214A TWI815726B (zh) 2022-11-11 2022-11-11 半導體結構的製造方法

Country Status (3)

Country Link
US (1) US20240162082A1 (zh)
CN (1) CN118039501A (zh)
TW (1) TWI815726B (zh)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9105628B1 (en) * 2012-03-29 2015-08-11 Valery Dubin Through substrate via (TSuV) structures and method of making the same
TW202013610A (zh) * 2018-06-13 2020-04-01 美商英帆薩斯邦德科技有限公司 直通矽穿孔上方的大型金屬襯墊

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9105628B1 (en) * 2012-03-29 2015-08-11 Valery Dubin Through substrate via (TSuV) structures and method of making the same
TW202013610A (zh) * 2018-06-13 2020-04-01 美商英帆薩斯邦德科技有限公司 直通矽穿孔上方的大型金屬襯墊

Also Published As

Publication number Publication date
US20240162082A1 (en) 2024-05-16
CN118039501A (zh) 2024-05-14

Similar Documents

Publication Publication Date Title
US9287172B2 (en) Interposer-on-glass package method
TWI450376B (zh) 具有對準標記的結構及堆疊裝置的製造方法
US20220208749A1 (en) Semiconductor devices and methods of manufacture thereof
US20080136038A1 (en) Integrated circuits with conductive features in through holes passing through other conductive features and through a semiconductor substrate
TWI731694B (zh) 半導體元件結構及其形成方法
US20090212438A1 (en) Integrated circuit device comprising conductive vias and method of making the same
TWI684244B (zh) 圖案化可變寬度金屬化線之方法
TWI691454B (zh) Mems與ic裝置之單石整合及其形成方法
TWI736018B (zh) 絕緣體上覆矽結構、半導體結構及其製造方法
TWI627708B (zh) 具有保留處理晶圓部之裝置層轉移
US7491640B2 (en) Method of manufacturing semiconductor device
JP2008218832A (ja) 半導体装置の製造方法、及び、半導体装置
JP5271562B2 (ja) 半導体装置および半導体装置の製造方法
US20160351495A1 (en) Process for manufacturing integrated electronic devices, in particular cmos devices using a borderless contact technique
TWI435395B (zh) 堆疊及對位複數積體電路的方法及系統、以及製造具有對位及堆疊裝置類型之積體電路的方法
CN113707641A (zh) 半导体器件及其制作方法
TW202230664A (zh) 具有非均勻臨界尺寸的導電特徵及其製備方法
TWI815726B (zh) 半導體結構的製造方法
CN113363202A (zh) 半导体结构及其形成方法
CN109216268B (zh) 制造半导体装置的方法
US7572694B2 (en) Method of manufacturing a semiconductor device
TWI716051B (zh) 半導體裝置的製備方法
TW202236383A (zh) 半導體裝置及其製造方法
TWI780985B (zh) 半導體結構及其製造方法
TW202125805A (zh) 記憶體裝置及其製造方法