TWI795827B - 包含記憶體導柱及包含氧化材料之虛設導柱之電子裝置,以及相關系統及方法 - Google Patents

包含記憶體導柱及包含氧化材料之虛設導柱之電子裝置,以及相關系統及方法 Download PDF

Info

Publication number
TWI795827B
TWI795827B TW110123952A TW110123952A TWI795827B TW I795827 B TWI795827 B TW I795827B TW 110123952 A TW110123952 A TW 110123952A TW 110123952 A TW110123952 A TW 110123952A TW I795827 B TWI795827 B TW I795827B
Authority
TW
Taiwan
Prior art keywords
dummy
stack
oxide material
electronic device
memory
Prior art date
Application number
TW110123952A
Other languages
English (en)
Other versions
TW202220180A (zh
Inventor
S M 尹什蒂雅克 侯賽因
湯姆 J 約翰
達溫 A 克朗皮特
安尼庫瑪 查杜魯
勞 普拉卡什 勞 莫克納
克里斯托福 J 拉森
白桂鉉
Original Assignee
美商美光科技公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商美光科技公司 filed Critical 美商美光科技公司
Publication of TW202220180A publication Critical patent/TW202220180A/zh
Application granted granted Critical
Publication of TWI795827B publication Critical patent/TWI795827B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/20Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • H10B41/23Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
    • H10B41/27Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76877Filling of holes, grooves or trenches, e.g. vias, with conductive material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76897Formation of self-aligned vias or contact plugs, i.e. involving a lithographically uncritical step
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/20EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • H10B43/23EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
    • H10B43/27EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Semiconductor Memories (AREA)

Abstract

一種電子裝置包含鄰近於一源極之下部及上部疊組。該等下部及上部疊組包含交錯之導電材料及介電材料之階層。該等下部及上部疊組中之記憶體導柱經組態以可操作地耦接至該源極。該等記憶體導柱包含該上部疊組中之接觸插塞、該等下部及上部疊組中之單元膜,以及該等下部及上部疊組中之填充材料。該上部疊組中之該等單元膜鄰近於該等接觸插塞且該上部疊組中之該等填充材料鄰近於該等接觸插塞。虛設導柱在該下部疊組及該上部疊組之一中心區中。該等虛設導柱包含該上部疊組中之一項氧化材料,該氧化材料接觸該等接觸插塞及該等填充材料。亦揭示額外電子裝置以及相關系統及方法。

Description

包含記憶體導柱及包含氧化材料之虛設導柱之電子裝置,以及相關系統及方法
本文中所揭示之實施例係關於電子裝置及電子裝置製造。更特定言之,本發明之實施例係關於包括記憶體導柱及虛設導柱之電子裝置,其中虛設導柱包括氧化材料,並且係關於相關系統及方法。
記憶體裝置為電子系統提供資料儲存。快閃記憶體裝置為各種記憶體裝置類型中之一種,並且在現代電腦及其他電子裝置中具有許多用途。習知快閃記憶體裝置包括具有以列及行配置之大量電荷儲存裝置(例如,記憶體單元,諸如非揮發性記憶體單元)的記憶體陣列。在NAND架構類型之快閃記憶體中,以行配置之記憶體單元串聯耦接,並且該行之第一記憶體單元耦接至資料線(例如,位元線)。在三維NAND (3D NAND)記憶體裝置中,一種類型之豎直記憶體裝置不僅為以水平陣列按列及行方式配置的記憶體單元,而且水平陣列之階層彼此堆疊(例如,豎直地堆疊)以提供記憶體單元之三維陣列。階層包括交錯之導電材料與絕緣(例如,介電)材料。導電材料充當用於記憶體單元之例如存取線(例如,字線)的控制閘極。
隨著記憶體密度增大,3D NAND記憶體裝置包括兩個疊組,其中每一疊組包括交錯之導電材料及介電材料之階層。豎直結構(例如,包括通道區之記憶體導柱)沿著記憶體單元之豎直串延伸。串之汲極端鄰近豎直結構(例如,記憶體導柱)之頂部及底部中之一者,而該串之源極端鄰近導柱之頂部及底部中之另一者。汲極端可操作地連接至位元線,而源極端可操作地連接至源極。串驅動器驅動存取線(例如,字線)電壓以寫入至豎直串之記憶體單元或自該等記憶體單元讀取。3D NAND記憶體裝置亦包括經組態以提供字線與裝置之其他導電結構之間的電連接以使得記憶體導柱之記憶體單元可經選擇以用於寫入、讀取及抹除操作的其他導電材料。
為了形成記憶體導柱,下部疊組之階層經圖案化以形成導柱開口,並且單元膜及填充材料形成在導柱開口中。單元膜包括通道材料及單元材料。上部疊組之階層形成在下部疊組之上,並且開口形成在上部疊組之中心區中。上部疊組之中心區中之開口隨後填充有氧化材料。具有中心區中之氧化材料的上部疊組之階層接著經圖案化以形成導柱開口,單元膜及填充材料形成在導柱開口中,並且接觸插塞形成在單元膜及填充材料之上,從而產生延伸穿過上部疊組及下部疊組之記憶體導柱。在氧化材料在中心區之導柱中的情況下,此等記憶體導柱充當所謂的「虛設導柱」。然而,中心區中之虛設導柱與鄰近記憶體導柱相比展現更寬的關鍵尺寸(CD),此造成中心區中之導柱扭轉及橢圓度,並且導致記憶體導柱之導柱-導柱橋接及短路。
揭示一種電子裝置,並且其包含鄰近於源極之下部疊組及上部疊組。下部疊組及上部疊組中之每一者包含交錯之導電材料及介電材料之階層。下部疊組中及上部疊組中之記憶體導柱經組態以可操作地耦接至源極。記憶體導柱包含上部疊組中之接觸插塞、下部疊組中及上部疊組中之單元膜,以及下部疊組中及上部疊組中之填充材料。上部疊組中之單元膜鄰近於接觸插塞且上部疊組中之填充材料鄰近於接觸插塞。虛設導柱在下部疊組及上部疊組之中心區中。虛設導柱包含上部疊組中之氧化材料,氧化材料接觸接觸插塞及填充材料。
揭示另一電子裝置,並且其包含電子裝置之疊組中的記憶體導柱及虛設導柱。記憶體導柱經組態以可操作地耦接至源極。虛設導柱在疊組之中心區中且包含虛設導柱之上部部分中之氧化材料。氧化材料包含在中心區中之鄰近虛設導柱之間延伸的實質上連續材料。
揭示又一電子裝置,並且其包含電子裝置之疊組中的記憶體導柱及虛設導柱。記憶體導柱經組態以可操作地耦接至源極。虛設導柱在疊組之中心區中且包含氧化材料、接觸插塞,以及虛設導柱之上部部分中之填充材料。虛設導柱展現與記憶體導柱之關鍵尺寸實質上相同的關鍵尺寸。
揭示一種形成電子裝置之方法。方法包含鄰近於源極形成包含在交錯之氮化物材料及介電材料之階層中之下部導柱的下部疊組。包含交錯之氮化物材料及介電材料之額外階層的上部疊組經形成為鄰近於下部疊組。導柱開口形成在上部疊組中且上部導柱形成在導柱開口中。上部導柱包含接觸插塞、單元膜以及填充材料。接觸插塞及填充材料之部分自上部疊組之中心區中之上部導柱去除以形成中心開口。氧化材料形成在上部疊組之中心區之中心開口中。階層及額外階層之氮化物材料替換為導電材料。
揭示一種包含輸入裝置、輸出裝置、處理器裝置以及至少一個記憶體裝置之系統。至少一個記憶體裝置可操作地耦接至處理器裝置且包含至少一個記憶體裝置之疊組中之記憶體導柱及虛設導柱。記憶體導柱包含可操作地耦接至源極之接觸插塞及單元膜。虛設導柱包含其上部部分中之氧化材料且氧化材料將虛設導柱之導電部分與源極隔離。
優先權主張
本申請案主張2020年7月23日申請之「包含記憶體導柱及包含氧化材料之虛設導柱之電子裝置,以及相關系統及方法(ELECTRONIC DEVICES COMPRISING MEMORY PILLARS AND DUMMY PILLARS INCLUDING AN OXIDE MATERIAL, AND RELATED SYSTEMS AND METHODS)」的美國專利申請案第16/937,303號之申請日的權益。
揭示包括多個疊組之電子裝置(例如,設備、微電子裝置、半導體裝置、記憶體裝置),其中導柱存在於電子裝置之上部疊組及下部疊組中。導柱包括記憶體導柱(例如,通道導柱)及虛設導柱,其中記憶體導柱在電子裝置之陣列區中且虛設導柱在陣列區之中心區中。記憶體導柱可操作地耦接(例如,電連接)至源極,並且虛設導柱包括將虛設導柱與源極電隔離之氧化材料。記憶體導柱形成在電子裝置之下部及上部疊組中,並且氧化材料在記憶體導柱形成之後形成在上部疊組之中心區中,從而在中心區虛設導柱中形成記憶體導柱。虛設導柱之氧化材料用於將電子裝置之一個子區塊(例如,記憶體子區塊)與電子裝置之另一(例如,鄰近)子區塊電隔離。虛設導柱之氧化材料形成在中心區中之中心開口(例如,狹縫)中且經組態為在中心區中之鄰近虛設導柱之間延伸的連續材料。藉由在形成記憶體導柱之後形成虛設導柱之氧化材料,根據本發明之實施例的電子裝置與習知電子裝置相比在陣列區中展現更低的導柱扭轉及橢圓度。不同於其中虛設導柱之關鍵尺寸(CD)大於記憶體導柱之CD的習知電子裝置,記憶體導柱及虛設導柱之CD實質上彼此相同。
以下描述提供具體細節,諸如材料類型、材料厚度及處理條件,以便提供對本文中所描述之實施例的透徹描述。然而,一般熟習此項技術者將理解,可在不採用此等具體細節的情況下實踐本文中所揭示之實施例。實際上,實施例可結合半導體行業中採用之習知製造技術而實踐。另外,本文中所提供之描述並不形成電子裝置之完整描述或用於製造電子裝置之完整程序流程,並且以下所描述之結構並不形成完整電子裝置。下文詳細地描述理解本文中所描述之實施例所必需的僅僅彼等程序動作及結構。用以形成完整電子裝置之額外動作可藉由習知技術來執行。
除非另有指示,否則本文中所描述之材料可藉由習知技術形成,包括但不限於:旋塗、毯覆式塗佈、化學氣相沈積(CVD)、原子層沈積(ALD)、電漿增強ALD、物理氣相沈積(PVD) (包括濺鍍、蒸發、離子化PVD及/或電漿增強CVD)或磊晶生長。替代地,材料可原位生長。取決於待形成之具體材料,可由一般熟習此項技術者選擇用於沈積或生長材料之技術。除非上下文另有指示,否則材料之去除可藉由任何合適的技術實現,包括但不限於:蝕刻(例如,乾式蝕刻、濕式蝕刻、氣相蝕刻)、離子銑削、研磨平坦化(例如,化學機械平坦化)或其他已知方法。
本文中呈現之圖式僅僅出於繪示之目的,並且並不意欲為任何特定材料、組件、結構、電子裝置或電子系統的實際視圖。預期圖式中所描繪之形狀因例如製造技術及/或公差所致的變化。因此,本文中所描述之實施例不應解釋為受限於如所繪示之特定形狀或區,但包括由於例如製造造成的形狀偏差。舉例而言,經繪示或經描述為盒狀的區可具有粗略及/或非線性特徵,並且經繪示或經描述為圓形的區可包括一些粗略及/或線性特徵。此外,所繪示之銳角可圓化,並且反之亦然。因此,諸圖中所繪示之區本質上為示意性的,並且其形狀並不意欲繪示區之精確形狀,並且並不限制本發明申請專利範圍之範圍。圖式未必按比例。另外,諸圖之間共同之元件可保持相同數字名稱。
如本文中所使用,除非上下文另有明確指示,否則術語之單數形式「一」及「該」意欲亦包括複數形式。
如本文中所使用,術語「及/或」包括相關聯所列項目中之一或多者中的任何及所有組合。
如本文中所使用,指特定參數之數值的術語「約」或「大致」包括該數值,並且一般熟習此項技術者應理解的自該數值的變化程度位於該特定參數之可接受公差內。舉例而言,參考一數值的「約」或「大致」可包括處於自該數值之90.0%至110.0%之範圍內的其他數值,諸如處於自該數值之95.0%至105.0%之範圍內、處於自該數值之97.5%至102.5%之範圍內、處於自該數值之99.0%至101.0%之範圍內、處於自該數值之99.5%至100.5%之範圍內,或處於自該數值之99.9%至100.1%之範圍內。
如本文中所使用,術語「陣列區」意謂且包括包括記憶體陣列之記憶體單元的電子裝置之區。電子裝置之陣列區包括主動電路。
如本文中所使用,為了易於描述,諸如「在…之下」、「在…下方」、「下部」、「底部」、「在…上方」、「上部」、「頂部」、「前方」、「後方」、「左方」、「右方」及類似者之空間相對術語可用於描述一個元件或特徵與其他元件或特徵的關係,如諸圖中所繪示。除非另外指定,否則除諸圖中所描繪之定向以外,空間相對術語意欲亦涵蓋材料之不同定向。舉例而言,若諸圖中之材料經反轉,則描述為「在」其他元件或特徵「下方」或「之下」或「下」或「底部」的元件接著將定向為「在」其他元件或特徵「上方」或「頂部」。因此,術語「在…下方」可涵蓋上方及下方兩個定向,此取決於使用術語之上下文,其對於一般熟習此項技術者而言將為顯而易見的。材料可以其他方式定向(例如,旋轉90度、反轉、翻轉),並且本文中所使用之空間相對描述詞相應地進行解譯。
如本文中所使用,術語「經組態」指至少一個結構及至少一個設備中之一或多者以預定方式促進該結構及該設備中之一或多者之操作的大小、形狀、材料組成及配置。
如本文中所使用,片語「耦接至」係指結構在操作上彼此連接,諸如藉由直接歐姆連接或藉由間接連接(例如,藉助於另一結構)電連接。
如本文中所使用,術語「疊組」意謂且包括交錯之氮化物材料及介電材料或交錯之導電材料及介電材料之多個(例如,兩個或更多個)階層。電子裝置之疊組相對於彼此豎直地安置。
如本文中所使用,術語「電子裝置」包括但不限於記憶體裝置以及可或可不併入有記憶體之半導體裝置,諸如邏輯裝置、處理器裝置或射頻(RF)裝置。此外,電子裝置可併入有記憶體外加其他功能,諸如包括處理器及記憶體之所謂的「系統單晶片」(SoC)或包括邏輯及記憶體之電子裝置。電子裝置包括交錯之導電材料及介電材料之階層。
如本文中所使用,術語「電子結構」意謂且包括電子裝置之前驅體結構,其具有交錯之氮化物材料及介電材料之階層。
如本文中所使用,術語「水平」或「橫向」意謂且包括平行於上面定位有所提及材料或結構之基板之主要表面的方向。各別材料或結構之寬度及長度可定義為水平面中之尺寸。參考諸圖,「水平」方向可垂直於所指示之「Z」軸且可平行於所指示之「X」軸及所指示之「Y」軸。
如本文中所使用,將元件參考為「在」另一元件「上」或「之上」意謂且包括元件在另一元件之頂部正上方、鄰近於(例如,側向地鄰近於、豎直地鄰近於)另一元件、在另一元件下面或與另一元件直接接觸。其亦包括元件間接地在另一元件的頂部上、鄰近於(例如,側向地鄰近於、豎直地鄰近於)另一元件、在另一元件下面或接近另一元件,其中其他元件存在於其間。相比之下,在元件被稱作「在」另一元件「正上方」或「直接鄰近於」另一元件時,不存在介入元件。
如本文中所使用,術語「可選擇性地去除」意謂且包括回應於諸如輻射曝露(例如,加熱)之處理條件相對於暴露於相同處理條件之另一材料展現較大去除速率的材料。相對於另一材料可選擇性地去除之材料在不實質上去除另一材料中之任一者的情況下實質上完全可去除。
如本文中所使用,術語「可選擇性地蝕刻」意謂且包括回應於暴露於給定蝕刻化學物質及/或處理條件相對於暴露於相同化學物質及/或處理條件之另一材料展現較大蝕刻速率的材料。舉例而言,材料可展現比另一材料之蝕刻速率大至少約五倍之蝕刻速率,諸如比另一材料之蝕刻速率大約十倍、約二十倍或約四十倍之蝕刻速率。可藉由一般熟習此項技術者選擇用於選擇性地蝕刻所要材料之蝕刻化學物質及蝕刻條件。
如本文中所使用,術語「實質上」參考給定參數、性質或條件,意味著且包括一般熟習此項技術者將在一定程度上理解給定參數、性質或條件符合一程度之差異(諸如在可接受的製造公差內)。藉助於實例,取決於實質上符合之特定參數、性質或條件,可至少90.0%符合、至少95.0%符合、至少99.0%符合或甚至至少99.9%符合參數、性質或條件。
如本文中所使用,術語「基板」意謂且包括上面形成有額外材料之材料(例如,基底材料)或構造。基板可為電子基板;半導體基板;支撐結構上之基底半導體層;電極;其上形成有一或多種材料、層、結構或區之電子基板;或其上形成有一或多種材料、層、結構或區之半導體基板。電子基板或半導體基板上之材料可包括但不限於半導體材料、絕緣材料、導電材料等。基板可為習知矽基板或包含一層半導體材料之其他塊體基板。如本文中所使用,術語「塊體基板」不僅意謂且包括矽晶圓,並且亦意謂且包括絕緣體上矽(「SOI」)基板,諸如藍寶石上矽(「SOS」)基板及玻璃上矽(「SOG」)基板,基底半導體基礎上之磊晶矽層,以及其他半導體或光學電子材料,諸如矽鍺、鍺、砷化鎵、氮化鎵及磷化銦。基板可經摻雜或未經摻雜。
如本文中所使用,術語「豎直」、「縱向」、「水平」及「橫向」參考結構之主平面,並且未必由地球之重力場界定。「水平」或「橫向」方向為實質上平行於結構之主平面的方向,而「豎直」或「縱向」方向為實質上垂直於結構之主平面的方向。結構之主平面係由與結構之其他表面相比具有相對較大面積的結構之表面界定。
各別材料或特徵(例如,結構)之高度可定義為豎直平面中之尺寸。
以下描述提供具體細節,諸如材料類型及處理條件,以便提供對所揭示之設備(例如,裝置、系統)及方法之實施例的透徹描述。然而,一般熟習此項技術者將理解,可在不採用此等具體細節的情況下實踐設備及方法之實施例。實際上,設備及方法之實施例可結合行業中採用之習知半導體製造技術而實踐。
本文中所描述之製造程序並不形成用於處理電子裝置(例如,微電子裝置、半導體裝置、記憶體裝置)或其結構(例如,系統)之完整程序流程。程序流程之剩餘部分為一般熟習此項技術者已知。因此,本文中僅描述理解本發明電子裝置及方法之實施例所必需的方法及結構。
除非上下文另有指示,否則本文中所描述之材料可藉由任何合適的技術形成,包括但不限於旋塗、毯覆式塗佈、化學氣相沈積(「CVD」)、原子層沈積(「ALD」)、電漿增強ALD、物理氣相沈積(「PVD」)(例如,濺鍍)或磊晶生長。取決於待形成之具體材料,可由一般熟習此項技術者選擇用於沈積或生長材料之技術。除非上下文另有指示,否則本文中所描述之材料之去除可藉由任何合適的技術實現,包括但不限於:蝕刻(例如,乾式蝕刻、濕式蝕刻、氣相蝕刻)、離子銑削、研磨平坦化或其他已知方法。
包括在鄰近於基板115(例如,基底材料)(例如,豎直地鄰近於該基板、在該基板上)之疊組110(共同地參考下部疊組110A及上部疊組110B)中的導柱105(共同地參考下部導柱105A、上部導柱105B以及虛設導柱105C)之電子裝置100展示於圖1及2中,其中圖2為沿著圖1之A-A線截取的自上而下視圖。電子裝置100亦包括階層120、導電材料125、介電材料130、源極135、填充材料140、導柱開口145、單元膜150、接觸插塞160、中心開口165,以及在中心開口165中之氧化材料170(展示於圖5中)。導柱105包括記憶體導柱105A/105B及虛設導柱105C。電子裝置100包括下部疊組110A及上部疊組110B,其中每一疊組110A、110B包括交錯之導電材料125及介電材料130之階層120。下部疊組110A及上部疊組110B彼此豎直地鄰近。雖然兩個疊組110A、110B繪示於圖1中,但電子裝置100可包括更大數目個疊組110A及110B。下部疊組110A及上部疊組110B可包括數目彼此相同的階層120或不同數目個階層120。雖然圖1之電子裝置100之下部疊組110A包括六個階層120,但可存在更多階層120或更少階層120。下部疊組110A及上部疊組110B可藉由下部疊組110A與上部疊組110B之間的疊組間區(未展示)彼此分離。雖然未繪示,但互補金屬氧化物半導體(CMOS)電路可例如存在於基板115下方。
導柱105在電子裝置100之階層120中之導柱開口145中。導柱開口145展示於圖1中,其含有單元膜150及填充材料140。下部疊組110A中之導柱105在本文中可被稱作下部導柱105A,並且上部疊組110B中之導柱105在本文中可被稱作上部導柱105B,而術語「導柱」105可用於共同地指下部導柱105A、上部導柱105B,以及虛設導柱105C。術語「記憶體導柱」可用於共同地指下部導柱105A及上部導柱105B。上部導柱105B接近接觸插塞160且下部導柱105A遠離接觸插塞160。導柱105自接觸插塞160之上部表面延伸至源極135之上部表面,該源極鄰近於基板115而存在。上部導柱105B延伸穿過上部疊組110B,並且下部導柱105A延伸穿過下部疊組110A且接觸源極135。下部導柱105A可視情況至少部分地延伸至源極135中,或可延伸穿過源極135且延伸至基板115中。雖然圖1及2繪示九個接觸插塞160及九個導柱105,但取決於電子裝置100之所要組態,可存在額外接觸插塞160及導柱105。
下部疊組110A中及上部疊組110B中之導柱105在階層120之側壁上包括通道材料及單元材料(圖1中共同地展示為單元膜150)及填充材料140。導柱105之單元膜150自上部疊組110B之上部表面延伸,穿過上部疊組110B,穿過下部疊組110A,並且延伸至下部疊組110A之下部表面。導柱105之填充材料140延伸穿過上部疊組110B之部分,穿過下部疊組110A,並且延伸至下部疊組110A之下部表面。通道材料可包括多晶矽或如此項技術中已知的其他通道材料。在一些實施例中,通道材料為多晶矽。單元材料可包括介電材料、導電材料等中之一或多者。單元材料可包括如此項技術中已知的氧化材料、儲存材料或隧道介電材料中之一或多者。僅藉助於實例,單元材料可包括氧化物-氮化物-氧化物(ONO)結構,該結構在通道材料與介電材料130之間或在通道材料與導電材料125之間具有隧道介電材料、電荷捕獲材料及電荷阻擋材料。電荷捕獲材料可位於介電材料與電荷阻擋材料正中間。在一些實施例中,隧道介電材料直接接觸通道材料及電荷捕獲材料。電荷阻擋材料可直接接觸且可定位成直接鄰近於電荷捕獲材料及介電材料130或導電材料125。
填充材料140可為介電材料,諸如氧化矽材料(例如,二氧化矽、磷矽酸鹽玻璃、硼矽酸鹽玻璃、硼磷矽玻璃、氟矽酸鹽玻璃或其組合)、金屬氧化物材料(例如,二氧化鈦、氧化鉿、二氧化鋯、氧化鉭、氧化鎂、氧化鉿鎂、氧化鋁或其組合)或其組合。在一些實施例中,填充材料140為氧化材料。填充材料140可實質上完全填充其中形成導柱105之導柱開口145。填充材料140之上部表面可與單元膜150之上部表面實質上共面。填充材料140分離導柱開口145中之單元膜150之相對部分。
上部疊組110B中之上部導柱105B亦包括接觸插塞160,該等接觸插塞定位在上部導柱105B之填充材料140及單元膜150之上。接觸插塞160由導電材料形成(例如,包括導電材料),該導電材料包括但不限於:金屬(例如,鎢、鈦、鎳、鉭、鈷、鉑、銠、釕、銥、鋁、銅、鉬、銀、金或其組合);金屬合金;含金屬材料(例如,金屬氮化物、金屬矽化物、金屬碳化物、金屬氧化物);包括氮化鈦(TiN)、氮化鉭(TaN)、氮化鎢(WN)、氮化鈦鋁(TiAlN)、氧化銥(IrO x)、氧化釕(RuO x)、其合金中之至少一者的材料;導電摻雜半導體材料(例如,導電摻雜矽、導電摻雜鍺、導電摻雜矽鍺等);多晶矽;展現導電性之其他材料;或其組合。在一些實施例中,接觸插塞160由多晶矽形成。導柱105及接觸插塞160以傾角形成(例如,展現相同傾角)。接觸插塞160之上部表面可與最上部階層120之上部表面實質上共面。接觸插塞160可為可操作地耦接(例如,電連接)至電子裝置100之其他導電材料,諸如電連接至上部疊組110B上方之接觸件(未展示)。
電子裝置100之導柱105包括:記憶體導柱105A/105B,其可操作地耦接(例如,電連接)至源極135;以及虛設導柱105C,其並未可操作地耦接(例如,電隔離)至源極135。虛設導柱105C定位在電子裝置100之中心區中且包括中心開口165中之氧化材料170。氧化材料170可為與階層120之介電材料130不同的材料,並且可為與階層120' (參見圖3)之氮化物材料175不同的材料,使得階層120'之氮化物材料175在後續處理動作期間相對於氧化材料170可選擇性地去除。僅藉助於實例,氧化材料170可為相較於用作階層120'之介電材料130的氧化材料之品質的更低品質之氧化材料。使用低品質氧化材料可使能夠實質上完全用氧化材料170填充中心開口165。在一些實施例中,中心開口165展現實質上U形截面,其中側壁由接觸插塞160及填充材料140之傾斜表面界定。中心開口165在電子裝置100之中心區中且含有氧化材料170。氧化材料170可實質上完全填充中心開口165,使得氧化材料170之上部表面與接觸插塞160之上部表面實質上共面。
虛設導柱105C中之氧化材料170之上部部分直接接觸接觸插塞160C,並且虛設導柱105C中之氧化材料170之下部部分直接接觸填充材料140C,其中單元膜150C定位在階層120與填充材料140C之間。氧化材料170直接接觸接觸插塞160C及填充材料140C,其中單元膜150C直接接觸填充材料140C。因此,氧化材料170將接觸插塞160C以及填充材料140C之上部部分分離成兩個部分。如圖2中最清晰地繪示,接觸插塞160C之兩個部分由氧化材料170分離,該氧化材料在鄰近虛設導柱105C之間在y方向上實質上連續地延伸。上部疊組110B中之填充材料140C之兩個部分亦由氧化材料170分離。因此,氧化材料170經組態為在鄰近虛設導柱105C之接觸插塞160C之兩個部分之間延伸的實質上連續(例如,未分段)材料。氧化材料170用於將虛設導柱105C之接觸插塞160C與源極135電隔離。虛設導柱105C亦向電子裝置100提供機械支撐。中心開口165中之氧化材料170亦可保護虛設導柱105C之填充材料140免於去除。由於氧化材料170直接鄰近於(例如,直接接觸)填充材料140及接觸插塞160C且覆蓋填充材料140及接觸插塞160C之經暴露表面,因此氧化材料170防止在後續程序動作期間虛設導柱105C之填充材料140之去除。
電子裝置100之導電材料125可由先前所論述之導電材料中之一者形成。在一些實施例中,導電材料125為鎢。導電材料125可在操作上耦接至導電結構,諸如耦接至接觸插塞160及源極135。導電材料125亦可提供對電子裝置100之其他導電組件之電存取,該等其他導電組件可包括但不限於資料線(例如,位元線、選擇線)、接觸件、互連件、路由結構、CMOS電路,或豎直地在上部疊組110B上方或豎直地在下部疊組110A下方的其他導電組件。僅藉助於實例,導電材料125可將源極135電連接至電子裝置100之其他導電組件。階層120之導電材料125可例如經組態為電子裝置100之存取線(例如,字線、閘極)。如下文所描述,導電材料125藉由所謂的「替換閘」程序形成為代替電子結構100'之氮化物材料175 (參見圖3)。
介電材料130可為電絕緣材料,包括但不限於氧化矽(例如,二氧化矽(SiO 2))、磷矽酸鹽玻璃、硼矽酸鹽玻璃、硼磷矽玻璃、氟矽酸鹽玻璃或其組合。在一些實施例中,介電材料130為二氧化矽。介電材料130可例如經組態以將電子裝置100之導電材料125彼此電隔離且將該等導電材料與電子裝置100之其他導電組件(例如,豎直地在上部疊組110B上方或豎直地在下部疊組110A下方的額外組件)電隔離。階層120之介電材料130定位在階層120之導電材料125之間。
電子裝置100亦包括鄰近於基板115 (例如,豎直鄰近於該基板、在該基板上)之源極135。源極135可由先前所論述之導電材料中之一者形成。在一些實施例中,源極135由摻雜多晶矽形成。在其他實施例中,源極135由矽化鎢形成。源極135可操作地耦接至導柱105A/105B但與虛設導柱105C隔離。導柱105A/105B之通道材料與源極135電接觸。
根據本發明之實施例的電子裝置100包括多個記憶體單元。階層120之導電材料125與記憶體導柱105A/105B之通道材料之間的相交點界定每一記憶體單元,並且導柱105A/105B包含記憶體單元串。電子裝置100可例如為包括多個記憶體平面之記憶體裝置,該等記憶體平面中之每一者可包括記憶體區塊。如圖1及2中所展示,電子裝置100包括九個導柱105,其具有八個記憶體導柱105A/105B及一個虛設導柱105C。導柱105配置在包括多個子區塊(例如,記憶體子區塊)之區塊(例如,記憶體區塊)中。然而,更多導柱105或更少導柱105可存在於區塊中且導柱105之其他組態預期在區塊中。圖1及2之電子裝置100包括在虛設導柱105C之每一側上有源之四個導柱105A/105B。含有氧化材料170之中心開口165形成彼此分離之兩個子區塊,其中每一子區塊含有四個導柱105A/105B。區塊之中心區中之虛設導柱105C使每一子區塊能夠單獨地受控制。根據本發明之實施例的電子裝置100可包括但不限於3D電子裝置,諸如3D NAND快閃記憶體裝置(例如,多疊組3D NAND快閃記憶體裝置)。然而,根據本發明之實施例的電子裝置100可用於具有多個疊組且其中需要鄰近子區塊之間的電隔離的其他記憶體裝置中。
因此,揭示一種電子裝置,並且其包含鄰近於源極之下部疊組及上部疊組。下部疊組及上部疊組中之每一者包含交錯之導電材料及介電材料之階層。下部疊組中及上部疊組中之記憶體導柱經組態以可操作地耦接至源極。記憶體導柱包含上部疊組中之接觸插塞、下部疊組中及上部疊組中之單元膜,以及下部疊組中及上部疊組中之填充材料。上部疊組中之單元膜鄰近於接觸插塞且上部疊組中之填充材料鄰近於接觸插塞。虛設導柱在下部疊組及上部疊組之中心區中。虛設導柱包含上部疊組中之氧化材料,氧化材料接觸接觸插塞及填充材料。
因此,揭示另一電子裝置,並且其包含電子裝置之疊組中的記憶體導柱及虛設導柱。記憶體導柱經組態以可操作地耦接至源極。虛設導柱在疊組之中心區中且包含虛設導柱之上部部分中之氧化材料。氧化材料包含在中心區中之鄰近虛設導柱之間延伸的實質上連續材料。
電子裝置100由其中氮化物材料175代替圖1及2之導電材料125存在的電子結構100'形成。為了形成圖1及2之電子裝置,源極135之導電材料經形成為鄰近於基板115 (例如,在該基板上),如圖3中所展示,其繪示在初始處理階段處的電子結構100'。源極135藉由習知技術經形成為豎直地鄰近於基板115。下部疊組110A之階層120'的交錯之氮化物材料175及介電材料130藉由習知技術經形成為鄰近於源極135 (例如,豎直鄰近於該源極、在該源極上)。氮化物材料175及介電材料130可例如藉由ALD或CVD形成。電子結構100'之氮化物材料175可例如為氮化矽。
在形成所要數目個階層120'之後,下部疊組110A'之交錯之氮化物材料175及介電材料130經圖案化以形成下部導柱開口145A,下部導柱105A之通道材料及單元材料形成至該等下部導柱開口中。下部導柱開口145A藉由習知微影技術選擇性地形成在下部疊組110A'之階層120'中且延伸穿過下部疊組110A'。下部導柱開口145A可視情況延伸至源極135中,或可視情況延伸穿過源極135且延伸至基板115中。下部導柱開口145A藉由去除階層120'之材料及視情況源極135及基板115之材料形成。可進行一或多個蝕刻程序以形成下部導柱開口145A。通道材料及單元材料共形地形成在氮化物材料175及介電材料130之側壁上,並且填充材料140形成在下部導柱開口145A之剩餘部分中。填充材料140實質上完全填充下部導柱開口145A,從而形成下部導柱105A。下部導柱105A實質上以傾角形成在下部疊組110A中。
如圖3中所展示,上部疊組110B'之階層120'之交錯之氮化物材料175及介電材料130經形成為鄰近於下部疊組110A',(例如,豎直地鄰近於該下部疊組、在該下部疊組上)。下部疊組110A'及上部疊組110B'可包括數目彼此相同的階層120'或不同數目個階層120'。如圖4中所展示,上部導柱開口145B藉由習知技術形成在上部疊組110B'中且延伸穿過上部疊組110B'。通道材料、單元材料、填充材料140以及接觸插塞160之導電材料形成在上部導柱開口145B中以形成上部導柱105B。上部導柱105B實質上以傾角形成在上部疊組110B'中且與下部疊組110A'之下部導柱105A實質上對準。通道材料及單元材料形成在上部導柱開口145B中,如上文關於下部導柱105A所描述,以在上部疊組110B'中形成單元膜150。通道材料及單元材料共形地形成在階層120'之側壁上,並且填充材料140形成在上部導柱開口145B之剩餘部分中。填充材料140及單元膜150之部分經去除,從而使上部導柱開口145B中之填充材料140及單元膜150之上部表面凹陷。接觸插塞160之導電材料形成在填充材料140及單元膜150之上。接觸插塞160之過量導電材料可藉由習知技術去除,使得接觸插塞160之上部表面與上部疊組110B之最上部階層120'實質上共面。在此處理階段,接觸插塞160及單元膜150電連接至源極135。
犧牲材料155藉由習知技術經形成為鄰近於電子結構100'之最上部階層120' (例如,豎直地鄰近於該最上部階層、在該最上部階層上)。犧牲材料155可為介電材料,諸如氧化物介電材料。犧牲材料155可以諸如自約75 nm至約125 nm之自約50 nm至約200 nm的厚度形成。犧牲材料155可充當遮罩以在後續程序動作期間保護底層材料以在接觸插塞160及填充材料140中形成中心開口165。
如圖5中所展示,中心開口165經形成且延伸穿過犧牲材料155,穿過接觸插塞160,並且延伸至上部導柱105B之填充材料140中。中心開口165在實質上平行於開口(例如,狹縫) (未展示)之方向(y方向)上延行,替換閘程序隨後藉由該中心開口進行。中心開口165形成在電子結構100'之中心區中之一或多個導柱105C中。中心開口165可在豎直方向(y方向)上至少部分地延伸至填充材料140中。僅藉助於實例,中心開口165可在三個階層120'與約五個階層120'之間延伸至上部疊組110B中。接觸插塞160C之部分可藉由第一蝕刻動作去除,並且填充材料140C之底層部分可藉由第二蝕刻動作去除以在上部疊組110B中形成中心開口165。中心開口165展現氧化材料170可隨後形成而不在其中形成空隙的形狀。中心開口165之所得形狀係藉由適當地選擇用於第一蝕刻動作及第二蝕刻動作中之蝕刻劑來判定。在進行第一蝕刻動作及第二蝕刻動作之後,中心開口165之側壁由接觸插塞160及填充材料140之剩餘部分界定。如圖5中所展示,中心開口165可展現U形截面,其中其側壁由接觸插塞160及填充材料140之剩餘部分界定。由接觸插塞160及填充材料140界定之側壁可傾斜以使氧化材料170能夠形成於其中而不在氧化材料170中形成空隙。在隨後進行之替換閘程序之後,空隙(若存在)可不合需要地變得填充有導電材料125。
氧化材料170可形成在中心開口165中,從而實質上完全填充中心開口165以形成圖1及2之電子裝置100。由於氧化材料170相較於用作階層120'之介電材料130的氧化材料之品質為低品質氧化材料,因此中心開口165可實質上完全填充有氧化材料170。過量氧化材料170可藉由習知技術去除,諸如藉由化學機械平坦化去除,使得中心開口165中之氧化材料170之上部表面與最上部階層120'之上部表面實質上共面。在一些實施例中,中心開口165展現U形截面,其中側壁由接觸插塞160及填充材料140之傾斜表面界定。然而,中心開口165可由接觸插塞160及填充材料140之實質上豎直的側壁界定,只要氧化材料170可經形成於其中而不在氧化材料170中形成空隙。氧化材料170可為與犧牲材料155不同的材料,從而使能夠在後續程序動作期間選擇性地去除犧牲材料155。中心開口165中氧化材料170之存在將中心區中之導柱105之組態改變為虛設導柱105C,此係因為氧化材料170將接觸插塞160及單元膜150與源極135之位於下方部分電隔離。然而,其他導柱105A/105B之接觸插塞160及單元膜150保持在操作上連接(例如,電連接)至源極135。氧化材料170之上部部分將接觸插塞160C分離成氧化材料170之相對表面上的兩個部分,並且氧化材料170之下部部分將填充材料140C分離成氧化材料170之相對表面上的兩個部分。氧化材料170直接接觸接觸插塞160C及填充材料140C之兩個部分。虛設導柱105C之氧化材料170存在於電子裝置100之中心區中且用於將電子裝置100之一個子區塊(例如,記憶體子區塊)與電子裝置之另一(例如,鄰近)子區塊電隔離。
額外處理動作可藉由習知技術進行以自電子結構100'形成電子裝置100。舉例而言,在去除犧牲材料155之後,替換閘程序藉由習知技術進行以形成圖1及2之電子裝置100。如圖1及2中所展示,在替換閘程序中,電子結構100'之階層120'之氮化物材料175替換為導電材料125以形成電子裝置100,該電子裝置含有導柱105A/105B、虛設導柱105C、疊組110A、110B、導電材料125、介電材料130、填充材料140、單元膜150、接觸插塞160、氧化材料170、源極135,以及基板115。階層120'之氮化物材料175相對於階層120'之介電材料130且相對於填充材料140可選擇性地蝕刻。使用習知蝕刻劑藉由階層120'中之狹縫(未展示)去除(例如,蝕刻)氮化物材料175。在去除氮化物材料175之後,導電材料125形成在介電材料130之間的空間(未展示)中。導電材料125係藉由習知技術形成。在替換閘程序之後,電子裝置100包括交錯之導電材料125及介電材料130之階層120,其中導電材料125在先前由階層120'之氮化物材料175佔據的位置中。氮化物材料175亦在替換閘程序期間相對於氧化材料170可選擇性地蝕刻。因此,氧化材料170在替換閘程序期間保持在中心開口165中,從而防止導電材料125形成在中心開口165中且維持電子裝置100之中心區中的虛設導柱105C。中心開口165中之氧化材料170亦保護虛設導柱105C之填充材料140免於去除。因此,虛設導柱105C展現與記憶體導柱105A/105B之關鍵尺寸(CD)實質上相同的CD。由於氧化材料170直接鄰近於(例如,直接接觸)填充材料140及接觸插塞160C且覆蓋填充材料140及接觸插塞160C之經暴露表面,因此氧化材料170防止去除虛設導柱105C之填充材料140。
相比之下,習知電子裝置中之填充材料之部分在製造程序之對應階段期間暴露且可在後續程序動作期間去除,從而導致其虛設導柱相較於記憶體導柱之CD更大的CD。習知電子裝置中之虛設導柱之較大CD導致習知電子裝置之虛設導柱及記憶體導柱的橋接及扭轉。如圖6及7中所展示,其為在與圖1及2類似的製造程序之階段處的習知電子裝置200之截面及自上而下視圖,氧化材料170並未在y方向上經組態為虛設導柱之上的實質上連續材料。確切地說,氧化材料170經分離(例如,分段)成若干部分。此外,氧化材料170不將接觸插塞160分離成若干部分。在習知電子裝置之製造程序中,在中心區中形成氧化材料之後,單元膜、填充材料及接觸插塞形成在上部疊組中,此導致氧化材料經分段。
雖然圖1至5繪示藉由替換閘程序自電子結構100'形成電子裝置100,但電子裝置100可替代地藉由所謂的「先閘」程序形成,其中電子結構100'包括具有交錯之導電材料125及介電材料130而非交錯之氮化物材料175及介電材料130之階層120。舉例而言,具有交錯之導電材料125及介電材料130之階層120存在於在展示於圖3中之初始處理階段處的電子結構100'中。如上文關於圖3至5所描述,上部導柱105B、接觸插塞160、犧牲材料155、中心開口165及氧化材料170隨後形成。
因此,揭示一種形成電子裝置之方法。方法包含鄰近於源極形成包含在交錯之氮化物材料及介電材料之階層中之下部導柱的下部疊組。包含交錯之氮化物材料及介電材料之額外階層的上部疊組經形成為鄰近於下部疊組。導柱開口形成在上部疊組中且上部導柱形成在導柱開口中。上部導柱包含接觸插塞、單元膜以及填充材料。接觸插塞及填充材料之部分自上部疊組之中心區中之上部導柱去除以形成中心開口。氧化材料形成在上部疊組之中心區之中心開口中,並且階層及額外階層之氮化物材料替換為導電材料。
亦進行額外處理動作以形成含有一或多個電子裝置100之記憶體陣列或系統。如圖8中示意性地展示,電子裝置100可存在於記憶體陣列800中。記憶體陣列800包括記憶體單元802及控制邏輯組件804。控制邏輯組件804可經組態以在操作上與記憶體單元802相互作用,以便讀取、寫入或再新記憶體單元802之記憶體陣列內的任何或所有記憶體單元。記憶體陣列800之記憶體單元802耦接至存取線,並且存取線耦接至記憶體單元802之字線(例如,導電材料125)。記憶體陣列800之記憶體單元串串聯耦接在源極135與資料線(例如,位元線)之間。記憶體單元802定位在字線與資料線之間。存取線可與例如電子裝置100之導電材料125電接觸,並且資料線可與電子裝置100之電極(例如,頂部電極)電接觸。資料線可直接上覆於記憶體單元802之列或行且接觸其頂部電極。存取線中之每一者可在第一方向上延伸且可連接記憶體單元802之列。資料線中之每一者可在至少實質上垂直於第一方向之第二方向上延伸且可連接記憶體單元802之行。施加至存取線及資料線之電壓可被控制,使得可在至少一個存取線與至少一個位元線之相交點處選擇性地施加電場,從而使記憶體單元802能夠選擇性地操作。藉由習知技術進行用以形成包括一或多個電子裝置100之記憶體陣列800的額外程序動作。
圖9為根據本文中所描述之一或多個實施例實施的系統900 (例如,電子系統)的方塊圖。系統900可包含例如電腦或電腦硬體組件、伺服器或其他網路連接硬體組件、蜂巢式電話、數位攝影機、個人數位助理(PDA)、攜帶型媒體(例如,音樂)播放器、諸如iPad®或SURFACE®平板電腦的具備Wi-Fi或蜂巢式功能之平板電腦、電子書、導航裝置等。系統900包括至少一個記憶體裝置902,其包括如先前所描述之一或多個電子裝置100。系統900可進一步包括至少一個處理器904,諸如微處理器,以控制系統900中之系統功能及請求的處理。系統900之處理器904及其他子組件可包括記憶體單元。處理器904可視情況包括如先前所描述之一或多個記憶體陣列800。
各種其他裝置可取決於系統900執行之功能而耦接至處理器904。舉例而言,輸入裝置906可耦接至處理器904以用於藉由使用者將資訊輸入至系統900中,該輸入裝置諸如滑鼠或其他指標裝置、按鈕、開關、鍵盤、觸控板、光筆、數位轉換器及觸控筆、觸控式螢幕、語音辨識系統、麥克風、控制面板或其組合。用於將資訊(例如,視覺或音訊輸出)輸出至使用者之輸出裝置908亦可耦接至處理器904。輸出裝置908可包括LCD顯示器、SED顯示器、CRT顯示器、DLP顯示器、電漿顯示器、OLED顯示器、LED顯示器、三維投影、音訊顯示器或其組合。輸出裝置908亦可包括印表機、音訊輸出插口、揚聲器等。在一些實施例中,輸入裝置906及輸出裝置908可包含可用於將資訊輸入至系統900及將視覺資訊輸出至使用者兩者的單個觸控式螢幕裝置。一或多個輸入裝置906及輸出裝置908可與記憶體裝置902及處理器904中的至少一者電通信。至少一個記憶體裝置902及處理器904亦可用於系統單晶片(SoC)中。
因此,揭示一種包含輸入裝置、輸出裝置、處理器裝置以及至少一個記憶體裝置之系統。至少一個記憶體裝置可操作地耦接至處理器裝置且包含至少一個記憶體裝置之疊組中之記憶體導柱及虛設導柱。記憶體導柱包含可操作地耦接至源極之接觸插塞及單元膜。虛設導柱包含其上部部分中之氧化材料且氧化材料將虛設導柱之導電部分與源極隔離。
本發明之額外非限制性實例實施例在下文進行闡述。
實施例1. 一種電子裝置,其包含:一下部疊組及一上部疊組,其鄰近於一源極,該下部疊組及該上部疊組中之每一者包含交錯之導電材料及介電材料之階層;記憶體導柱,其在該下部疊組中及在該上部疊組中,該等記憶體導柱經組態以可操作地耦接至該源極且包含:接觸插塞,其在該上部疊組中;單元膜,其在該下部疊組中及在該上部疊組中,該上部疊組中之該等單元膜鄰近於該等接觸插塞;及填充材料,其在該下部疊組中及在該上部疊組中,該上部疊組中之該等填充材料鄰近於該等接觸插塞;以及虛設導柱,其在該下部疊組及該上部疊組之一中心區中,該等虛設導柱包含在該上部疊組中之一項氧化材料且該氧化材料接觸該等接觸插塞及該等填充材料。
實施例2. 如實施例1之電子裝置,其中該等記憶體導柱延伸穿過該上部疊組及該下部疊組。
實施例3. 如實施例1或實施例2之電子裝置,其中該等記憶體導柱延伸穿過該上部疊組、該下部疊組且延伸至該源極中。
實施例4. 如實施例1至3中任一例之電子裝置,其中該等虛設導柱之該氧化材料部分地延伸穿過該上部疊組。
實施例5. 如實施例1至4中任一例之電子裝置,其中該等虛設導柱進一步包含額外接觸插塞、額外單元膜以及鄰近於該氧化材料之額外填充材料。
實施例6. 如實施例1至5中任一例之電子裝置,其中該等虛設導柱之該等額外接觸插塞及該等額外填充材料直接接觸該氧化材料。
實施例7. 如實施例1至6中任一例之電子裝置,其中該等額外填充材料之側壁傾斜。
實施例8. 如實施例1至7中任一例之電子裝置,其中該等額外填充材料之一上部表面與該等單元膜之一上部表面實質上共面。
實施例9. 如實施例1至8中任一例之電子裝置,其中該等虛設導柱之該氧化材料將該等額外接觸插塞分離成兩個部分。
實施例10. 如實施例1至9中任一例之電子裝置,其中該等虛設導柱之該氧化材料將該等額外填充材料分離成兩個部分。
實施例11. 如實施例1至10中任一例之電子裝置,其中該等階層包含交錯之鎢材料及氧化矽材料。
實施例12. 一種電子裝置,其包含:記憶體導柱,其在該電子裝置之疊組中,該等記憶體導柱經組態以可操作地耦接至一源極;以及虛設導柱,其在該等疊組之一中心區中,該等虛設導柱包含在該等虛設導柱之一上部部分中之一項氧化材料且該氧化材料包含在該中心區中之鄰近虛設導柱之間延伸的一實質上連續材料。
實施例13. 如實施例12之電子裝置,其中該等虛設導柱進一步包含接觸插塞及填充材料,該等接觸插塞及該等填充材料包含多個部分且每一部分在該氧化材料之一相對表面上。
實施例14. 如實施例12或實施例13之電子裝置,其中該氧化材料在該等虛設導柱之鄰近接觸插塞之間連續地延伸。
實施例15. 如實施例12至14中任一例之電子裝置,其中該等疊組包含鄰近於該源極之一下部疊組及一上部疊組,該下部疊組及該上部疊組中之每一者包含交錯之導電材料及介電材料之階層。
實施例16. 如實施例12至15中任一例之電子裝置,其中該氧化材料將該等虛設導柱與該源極電隔離。
實施例17. 如實施例12至16中任一例之電子裝置,其中該等虛設導柱之一關鍵尺寸與該等記憶體導柱之一關鍵尺寸實質上相同。
實施例18. 一種電子裝置,其包含:記憶體導柱,其在該電子裝置之疊組中,該等記憶體導柱經組態以可操作地耦接至一源極;以及虛設導柱,其在該等疊組之一中心區中,該等虛設導柱包含一項氧化材料、接觸插塞以及在該等虛設導柱之一上部部分中之填充材料,並且該等虛設導柱展現與該等記憶體導柱之一關鍵尺寸實質上相同的一關鍵尺寸。
實施例19. 一種系統,其包含:一輸入裝置;一輸出裝置;一處理器裝置,其可操作地耦接至該輸入裝置及該輸出裝置;以及至少一個記憶體裝置,其可操作地耦接至該處理器裝置,該至少一個記憶體裝置包含:記憶體導柱,其在該至少一個記憶體裝置之疊組中,該等記憶體導柱包含可操作地耦接至一源極之接觸插塞及單元膜;以及虛設導柱,其在該等疊組中,該等虛設導柱包含在其一上部部分中之一項氧化材料且該氧化材料將該等虛設導柱之導電部分與該源極隔離。
實施例20. 如實施例19之系統,其中該等虛設導柱之該氧化材料直接接觸該等虛設導柱之接觸插塞及填充材料。
實施例21. 如實施例20之系統,其中該氧化材料之一上部表面與該等接觸插塞之一上部表面實質上共面。
實施例22. 如實施例20之系統,其中該氧化材料之相對側直接接觸該等接觸插塞。
實施例23. 如實施例20之系統,其中該氧化材料將該等虛設導柱之該等接觸插塞分離成兩個部分。
實施例24. 如實施例19至23中任一例之系統,其中該等記憶體導柱之該等單元膜包含一通道材料及一或多項單元材料。
實施例25. 如實施例19至24中任一例之系統,其中該等疊組彼此豎直地鄰近。
實施例26. 如實施例19至25中任一例之系統,其中該氧化材料包含一低品質氧化材料。
實施例27. 一種形成一電子裝置之方法,其包含:鄰近於一源極形成包含在交錯之氮化物材料及介電材料之階層中之下部導柱的一下部疊組;鄰近於該下部疊組形成包含交錯之氮化物材料及介電材料之額外階層的一上部疊組;在該上部疊組中形成導柱開口;在該等導柱開口中形成上部導柱,該等上部導柱包含接觸插塞、單元膜以及填充材料;在該上部疊組之一中心區中自該等上部導柱去除該等接觸插塞及該等填充材料之一部分以形成中心開口;在該上部疊組之該中心區之該等中心開口中形成一項氧化材料;以及用導電材料替換該等階層及該等額外階層之該等氮化物材料。
實施例28. 如實施例27之方法,其中形成包含在交錯之氮化物材料及介電材料之階層中之下部導柱的一下部疊組包含在該下部疊組之該等階層中形成額外導柱開口以及在該等額外導柱開口中形成額外單元膜及額外填充材料。
實施例29. 如實施例27或實施例28之方法,其中在該導柱開口中形成上部導柱包含將該等上部導柱與該等下部導柱實質上對準。
實施例30. 如實施例27至29中任一例之方法,其中自該等上部導柱去除該等接觸插塞及該等填充材料之一部分以形成中心開口包含形成由該等接觸插塞及該等填充材料之實質上傾斜側壁界定的該等中心開口。
實施例31. 如實施例30之方法,其中形成由該等接觸插塞及該等填充材料之實質上傾斜側壁界定的該等中心開口包含將該等中心開口形成為展現一實質上U形截面。
實施例32. 如實施例27至31中任一例之方法,其中在該等中心開口中形成一項氧化材料包含用該氧化材料實質上完全填充該等中心開口。
實施例33. 如實施例27至32中任一例之方法,其中在該等中心開口中形成一項氧化材料包含在該中心區中形成虛設導柱。
實施例34. 如實施例33之方法,其中在該中心區中形成虛設導柱包含將該中心區中之該等接觸插塞與該源極電隔離。
實施例35. 如實施例27至34中任一例之方法,其中在該等中心開口中形成一項氧化材料包含在該等導柱開口中形成該等上部導柱之後在該等中心開口中形成該氧化材料。
實施例36. 如實施例27至35中任一例之方法,其中在該等中心開口中形成一項氧化材料包含將該氧化材料形成為該中心區中之鄰近虛設導柱之間的一連續材料。
實施例37. 如實施例27至36中任一例之方法,其中在該上部疊組之該中心區之該等中心開口中形成一項氧化材料包含形成部分地延伸至該上部疊組中之該氧化材料。
雖然已結合諸圖描述了某些說明性實施例,但一般熟習此項技術者將認識到且瞭解,本發明所涵蓋之實施例並不限於本文中明確展示且描述的彼等實施例。實際上,可在不脫離本發明所涵蓋之實施例之範圍(諸如下文中主張之彼等實施例,包括法定等效物)的情況下對本文所描述之實施例進行許多添加、刪除及修改。另外,來自一個所揭示實施例之特徵可與另一所揭示實施例之特徵組合,同時仍涵蓋在本發明之範圍內。
100:電子裝置 100':電子結構 105:導柱 105A:下部導柱 105B:上部導柱 105C:虛設導柱 110:疊組 110A:下部疊組 110A':下部疊組 110B:上部疊組 110B':上部疊組 115:基板 120:階層 120':階層 125:導電材料 130:介電材料 135:源極 140:填充材料 140C:填充材料 145:導柱開口 145A:下部導柱開口 145B:上部導柱開口 150:單元膜 155:犧牲材料 160:接觸插塞 160C:接觸插塞 165:中心開口 170:氧化材料 175:氮化物材料 200:習知電子裝置 800:記憶體陣列 802:記憶體單元 804:控制邏輯組件 900:電子系統 902:記憶體裝置 904:處理器 906:輸入裝置 908:輸出裝置
圖1為根據本發明之實施例的包括記憶體導柱及虛設導柱之電子裝置之截面視圖; 圖2為沿著A-A線截取的圖1之電子裝置之自上而下視圖; 圖3至5為根據本發明之實施例的在形成電子裝置之各個階段處的電子結構之截面視圖; 圖6為在與圖1之處理階段類似的處理階段處的包括記憶體導柱及虛設導柱之習知電子裝置之截面視圖; 圖7為沿著B-B線截取的圖6之習知電子裝置之自上而下視圖; 圖8為根據本發明之實施例的包括一或多個電子裝置之記憶體陣列之方塊圖;並且 圖9為根據本發明之實施例的包括電子裝置中之一或多者之系統的方塊圖。
100:電子裝置
105A:下部導柱
105B:上部導柱
105C:虛設導柱
110A:下部疊組
110B:上部疊組
115:基板
120:階層
125:導電材料
130:介電材料
135:源極
140:填充材料
140C:填充材料
145:導柱開口
150:單元膜
160:接觸插塞
160C:接觸插塞
170:氧化材料

Claims (37)

  1. 一種電子裝置,其包含:一下部疊組及一上部疊組,其鄰近於一源極,該下部疊組及該上部疊組中之每一者包含交錯之多個導電材料及多個介電材料之多個階層;多個記憶體導柱,其在該下部疊組中及在該上部疊組中,該等記憶體導柱經組態以可操作地耦接至該源極且包含:多個接觸插塞,其在該上部疊組中;多個單元膜,其在該下部疊組中及在該上部疊組中,該上部疊組中之該等單元膜鄰近於該等接觸插塞;及多個填充材料,其在該下部疊組中及在該上部疊組中,該上部疊組中之該等填充材料鄰近於該等接觸插塞;以及多個虛設導柱,其在該下部疊組及該上部疊組之一中心區中,該等虛設導柱包含在該上部疊組中之多個額外接觸插塞、多個額外單元膜、多個額外填充材料及在該上部疊組中之一氧化材料,該氧化材料延伸穿過該等額外接觸插塞且延伸至該等額外填充材料中。
  2. 如請求項1之電子裝置,其中該等記憶體導柱延伸穿過該上部疊組及該下部疊組。
  3. 如請求項1之電子裝置,其中該等記憶體導柱延伸穿過該上部疊組、該下部疊組且延伸至該源極中。
  4. 如請求項1之電子裝置,其中該等虛設導柱之該氧化材料部分地延伸穿過該上部疊組。
  5. 如請求項1之電子裝置,其中該氧化材料在該上部疊組之該中心區之一中心開口中且該中心開口由該等額外接觸插塞之側壁及該等額外填充材料之側壁所界定。
  6. 如請求項1之電子裝置,其中該等虛設導柱之該等額外接觸插塞及該等額外填充材料直接接觸該氧化材料。
  7. 如請求項1之電子裝置,其中該等額外填充材料之側壁傾斜。
  8. 如請求項1之電子裝置,其中該等額外填充材料之一上部表面與該等單元膜之一上部表面實質上共面。
  9. 如請求項1之電子裝置,其中該等虛設導柱之該氧化材料將該等額外接觸插塞分離成兩個部分。
  10. 如請求項1之電子裝置,其中該等虛設導柱之該氧化材料將該等額外填充材料分離成兩個部分。
  11. 如請求項1至10中任一項之電子裝置,其中該等階層包含交錯之鎢材料及氧化矽材料。
  12. 一種電子裝置,其包含:多個記憶體導柱,其在該電子裝置之多個疊組中,該等記憶體導柱經組態以可操作地耦接至一源極;以及多個虛設導柱,其在該等疊組之一中心區中,該等虛設導柱包含在該等虛設導柱之一上部部分中之一氧化材料且該氧化材料包含延伸穿過在該中心區中之多個鄰近虛設導柱之多個接觸插塞的一實質上連續材料。
  13. 如請求項12之電子裝置,其中該等虛設導柱進一步包含多個填充材料,該等接觸插塞及該等填充材料包含多個部分且每一部分在該氧化材料之一相對表面上。
  14. 如請求項13之電子裝置,其中該氧化材料在該等虛設導柱之該等接觸插塞之該多個部分之間連續地延伸。
  15. 如請求項12至14中任一項之電子裝置,其中該等疊組包含鄰近於該源極之一下部疊組及一上部疊組,該下部疊組及該上部疊組中之每一者包含交錯之導電材料及介電材料之階層。
  16. 如請求項12至14中任一項之電子裝置,其中該氧化材料將該等虛設導柱與該源極電隔離。
  17. 如請求項12至14中任一項之電子裝置,其中該等虛設導柱之一關鍵 尺寸與該等記憶體導柱之一關鍵尺寸實質上相同。
  18. 一種電子裝置,其包含:多個記憶體導柱,其在該電子裝置之多個疊組中,該等記憶體導柱經組態以可操作地耦接至一源極;以及多個虛設導柱,其在該等疊組之一中心區中,該等虛設導柱包含一氧化材料、多個接觸插塞以及在該等虛設導柱之一上部部分中之多個填充材料,該氧化材料安置於該等接觸插塞之多個相對部分之間,並且該等虛設導柱展現與該等記憶體導柱之一關鍵尺寸實質上相同的一關鍵尺寸。
  19. 一種系統,其包含:一輸入裝置;一輸出裝置;一處理器裝置,其可操作地耦接至該輸入裝置及該輸出裝置;以及至少一個記憶體裝置,其可操作地耦接至該處理器裝置,該至少一個記憶體裝置包含:多個記憶體導柱,其在該至少一個記憶體裝置之多個疊組中,該等記憶體導柱包含可操作地耦接至一源極之多個接觸插塞及多個單元膜;以及多個虛設導柱,其在該等疊組中,該等虛設導柱包含在其一上部部分中之一氧化材料及多個額外接觸插塞,該氧化材料延伸穿過該等額外接觸插塞之一部份,且該氧化材料將該等虛設導柱之多個導電部分與該源極隔離。
  20. 如請求項19之系統,其中該等虛設導柱之該氧化材料直接接觸該等虛設導柱之該等額外接觸插塞及多個填充材料。
  21. 如請求項20之系統,其中該氧化材料之一上部表面與該等接觸插塞之一上部表面實質上共面。
  22. 如請求項20之系統,其中該氧化材料之相對側直接接觸該等額外接觸插塞。
  23. 如請求項20之系統,其中該氧化材料將該等虛設導柱之該等額外接觸插塞分離成兩個部分。
  24. 如請求項19至23中任一項之系統,其中該等記憶體導柱之該等單元膜包含一通道材料及一或多項單元材料。
  25. 如請求項19至23中任一項之系統,其中該等疊組彼此豎直地鄰近。
  26. 如請求項19至23中任一項之系統,其中該氧化材料包含一低品質氧化材料。
  27. 一種形成一電子裝置之方法,其包含:鄰近於一源極形成包含在交錯之多個氮化物材料及多個介電材料之多 個階層中之下部導柱的一下部疊組;鄰近於該下部疊組形成包含交錯之多個氮化物材料及多個介電材料之多個額外階層的一上部疊組;在該上部疊組中形成多個導柱開口;在該等導柱開口中形成多個上部導柱,該等上部導柱包含多個接觸插塞、多個單元膜以及多個填充材料;在該上部疊組之一中心區中自該等上部導柱去除該等接觸插塞及該等填充材料之一部分以形成多個中心開口;在該上部疊組之該中心區之該等中心開口中形成一氧化材料;以及用導電材料替換該等階層及該等額外階層之該等氮化物材料。
  28. 如請求項27之方法,其中形成包含在交錯之氮化物材料及介電材料之階層中之多個下部導柱的一下部疊組包含在該下部疊組之該等階層中形成多個額外導柱開口以及在該等額外導柱開口中形成多個額外單元膜及多個額外填充材料。
  29. 如請求項27之方法,其中在該等導柱開口中形成多個上部導柱包含將該等上部導柱與該等下部導柱實質上對準。
  30. 如請求項27之方法,其中自該等上部導柱去除該等接觸插塞及該等填充材料之一部分以形成多個中心開口包含形成由該等接觸插塞及該等填充材料之實質上傾斜側壁界定的該等中心開口。
  31. 如請求項30之方法,其中形成由該等接觸插塞及該等填充材料之實質上傾斜側壁界定的該等中心開口包含將該等中心開口形成為展現一實質上U形截面。
  32. 如請求項27至31中任一項之方法,其中在該等中心開口中形成一氧化材料包含用該氧化材料實質上完全填充該等中心開口。
  33. 如請求項27至31中任一項之方法,其中在該等中心開口中形成一氧化材料包含在該中心區中形成虛設導柱。
  34. 如請求項27至31中任一項之方法,其中在該中心區中形成虛設導柱包含將該中心區中之該等接觸插塞與該源極電隔離。
  35. 如請求項27至31中任一項之方法,其中在該等中心開口中形成一氧化材料包含在該等導柱開口中形成該等上部導柱之後在該等中心開口中形成該氧化材料。
  36. 如請求項27至31中任一項之方法,其中在該等中心開口中形成一氧化材料包含將該氧化材料形成為該中心區中之鄰近虛設導柱之間的一連續材料。
  37. 如請求項27至31中任一項之方法,其中在該上部疊組之該中心區之該等中心開口中形成一氧化材料包含形成部分地延伸至該上部疊組中之該氧化材料。
TW110123952A 2020-07-23 2021-06-30 包含記憶體導柱及包含氧化材料之虛設導柱之電子裝置,以及相關系統及方法 TWI795827B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US16/937,303 US11482536B2 (en) 2020-07-23 2020-07-23 Electronic devices comprising memory pillars and dummy pillars including an oxide material, and related systems and methods
US16/937,303 2020-07-23

Publications (2)

Publication Number Publication Date
TW202220180A TW202220180A (zh) 2022-05-16
TWI795827B true TWI795827B (zh) 2023-03-11

Family

ID=79688674

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110123952A TWI795827B (zh) 2020-07-23 2021-06-30 包含記憶體導柱及包含氧化材料之虛設導柱之電子裝置,以及相關系統及方法

Country Status (4)

Country Link
US (2) US11482536B2 (zh)
CN (1) CN115968586A (zh)
TW (1) TWI795827B (zh)
WO (1) WO2022020141A1 (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11482536B2 (en) * 2020-07-23 2022-10-25 Micron Technology, Inc. Electronic devices comprising memory pillars and dummy pillars including an oxide material, and related systems and methods
TWI830427B (zh) * 2022-10-11 2024-01-21 旺宏電子股份有限公司 記憶體元件及其製造方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109427805A (zh) * 2017-08-31 2019-03-05 爱思开海力士有限公司 半导体器件及其制造方法
CN109427811A (zh) * 2017-08-30 2019-03-05 三星电子株式会社 垂直存储器件
CN110137179A (zh) * 2018-02-02 2019-08-16 三星电子株式会社 垂直型存储器装置
CN110600476A (zh) * 2018-06-12 2019-12-20 三星电子株式会社 半导体器件及制造该半导体器件的方法

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101698193B1 (ko) * 2009-09-15 2017-01-19 삼성전자주식회사 3차원 반도체 메모리 장치 및 그 제조 방법
KR20130095499A (ko) * 2012-02-20 2013-08-28 에스케이하이닉스 주식회사 비휘발성 메모리 장치, 그 동작 방법 및 그 제조 방법
KR102108879B1 (ko) 2013-03-14 2020-05-11 삼성전자주식회사 수직형 메모리 장치 및 그 제조 방법
KR20140117212A (ko) 2013-03-26 2014-10-07 에스케이하이닉스 주식회사 반도체 장치
US20160064409A1 (en) 2014-08-29 2016-03-03 Kabushiki Kaisha Toshiba Non-volatile semiconductor storage device
US9620519B2 (en) 2015-03-04 2017-04-11 Kabushiki Kaisha Toshiba Nonvolatile semiconductor memory device having word line hookup region with dummy word lines
CN107580728A (zh) 2015-03-26 2018-01-12 Neo半导体公司 3d双密度nand快闪存储器
KR20160137103A (ko) 2015-05-22 2016-11-30 에스케이하이닉스 주식회사 전자 장치 및 그 제조 방법
WO2017122302A1 (ja) 2016-01-13 2017-07-20 東芝メモリ株式会社 半導体記憶装置
US9917099B2 (en) 2016-03-09 2018-03-13 Toshiba Memory Corporation Semiconductor device having vertical channel between stacked electrode layers and insulating layers
KR102608180B1 (ko) 2016-06-01 2023-12-01 에스케이하이닉스 주식회사 반도체 장치의 제조 방법
KR102649162B1 (ko) 2017-02-27 2024-03-20 에스케이하이닉스 주식회사 반도체 장치 및 그 제조 방법
KR102561732B1 (ko) 2017-03-08 2023-07-31 양쯔 메모리 테크놀로지스 씨오., 엘티디. 3차원 메모리 장치의 쓰루 어레이 컨택 구조
CN106910746B (zh) 2017-03-08 2018-06-19 长江存储科技有限责任公司 一种3d nand存储器件及其制造方法、封装方法
CN107731846B (zh) 2017-08-31 2019-01-01 长江存储科技有限责任公司 提高沟道通孔均一性的三维存储器形成方法
KR102424993B1 (ko) 2017-09-11 2022-07-25 에스케이하이닉스 주식회사 반도체 장치의 제조방법
US11758716B2 (en) 2018-09-05 2023-09-12 Micron Technology, Inc. Electronic devices including vertical memory cells and related methods
KR20200033067A (ko) 2018-09-19 2020-03-27 에스케이하이닉스 주식회사 반도체 장치 및 그 제조방법
US11482536B2 (en) * 2020-07-23 2022-10-25 Micron Technology, Inc. Electronic devices comprising memory pillars and dummy pillars including an oxide material, and related systems and methods

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109427811A (zh) * 2017-08-30 2019-03-05 三星电子株式会社 垂直存储器件
CN109427805A (zh) * 2017-08-31 2019-03-05 爱思开海力士有限公司 半导体器件及其制造方法
CN110137179A (zh) * 2018-02-02 2019-08-16 三星电子株式会社 垂直型存储器装置
CN110600476A (zh) * 2018-06-12 2019-12-20 三星电子株式会社 半导体器件及制造该半导体器件的方法

Also Published As

Publication number Publication date
US11482536B2 (en) 2022-10-25
US20230017241A1 (en) 2023-01-19
WO2022020141A1 (en) 2022-01-27
US20220028881A1 (en) 2022-01-27
CN115968586A (zh) 2023-04-14
TW202220180A (zh) 2022-05-16

Similar Documents

Publication Publication Date Title
US11239248B2 (en) Microelectronic devices including stair step structures, and related electronic devices and methods
US20230017241A1 (en) Electronic devices comprising memory pillars and dummy pillars including an oxide material, and related systems and methods
US20220109002A1 (en) Electronic devices with recessed conductive structures and related methods and systems
US20220384242A1 (en) Apparatuses and memory devices including air gaps between conductive lines
US20220367500A1 (en) Microelectronic devices including support pillar structures, and related memory devices
US20240130132A1 (en) Electronic devices including pillars in array regions and non-array regions
WO2022076287A1 (en) Microelectronic devices with support pillars spaced along a slit region between pillar array blocks, and related methods and systems
CN115461866A (zh) 包括多个邻接的高介电常数介电材料的电子结构及相关电子装置、系统及方法
US20220336487A1 (en) Electronic devices comprising blocks with different memory cells, and related methods and systems
US20230045353A1 (en) Microelectronic devices including active contacts and support contacts, and related electronic systems and methods
US20220109001A1 (en) Microelectronic devices with slit structures inlcuding metal plugs and related methods and systems
CN114823686A (zh) 形成微电子装置的方法及相关微电子装置、存储器装置及电子系统
US20230033803A1 (en) Electronic devices comprising multilevel bitlines, and related methods and systems
US20240055350A1 (en) Electronic devices including stacks including conductive structures isolated by slot structures, and related systems and methods
US20220181344A1 (en) Electronic devices including capacitors, and related methods and systems
US20230032177A1 (en) Electronic devices comprising multilevel bitlines, and related methods and systems