TWI787815B - 非揮發性記憶體系統之自動計時感測架構 - Google Patents

非揮發性記憶體系統之自動計時感測架構 Download PDF

Info

Publication number
TWI787815B
TWI787815B TW110117189A TW110117189A TWI787815B TW I787815 B TWI787815 B TW I787815B TW 110117189 A TW110117189 A TW 110117189A TW 110117189 A TW110117189 A TW 110117189A TW I787815 B TWI787815 B TW I787815B
Authority
TW
Taiwan
Prior art keywords
sensing
output
sensing output
complement
read
Prior art date
Application number
TW110117189A
Other languages
English (en)
Other versions
TW202147305A (zh
Inventor
馬希米里耶諾 弗魯里歐
Original Assignee
美商超捷公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商超捷公司 filed Critical 美商超捷公司
Publication of TW202147305A publication Critical patent/TW202147305A/zh
Application granted granted Critical
Publication of TWI787815B publication Critical patent/TWI787815B/zh

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/06Sense amplifiers; Associated circuits, e.g. timing or triggering circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/26Sensing or reading circuits; Data output circuits
    • G11C16/28Sensing or reading circuits; Data output circuits using differential sensing or reference cells, e.g. dummy cells
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/06Sense amplifiers; Associated circuits, e.g. timing or triggering circuits
    • G11C7/062Differential amplifiers of non-latching type, e.g. comparators, long-tailed pairs
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/06Sense amplifiers; Associated circuits, e.g. timing or triggering circuits
    • G11C7/08Control thereof
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1015Read-write modes for single port memories, i.e. having either a random port or a serial port
    • G11C7/1045Read-write mode select circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1051Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/22Read-write [R-W] timing or clocking circuits; Read-write [R-W] control signal generators or management 
    • G11C7/222Clock generating, synchronizing or distributing circuits within memory device
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
    • H03K19/21EXCLUSIVE-OR circuits, i.e. giving output if input signal exists at only one input; COINCIDENCE circuits, i.e. giving output only if all input signals are identical

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Read Only Memory (AREA)
  • Medicines Containing Antibodies Or Antigens For Use As Internal Diagnostic Agents (AREA)

Abstract

揭露一種用於讀取非揮發性單元陣列中之被選單元的自動計時感測架構。當從被選單元已經獲得穩定的感測值時,感測電路產生信號,其中穩定的感測值表示儲存在被選單元中的數值。信號表示感測操作的結束,導致穩定的感測值被輸出作為讀取操作的結果。

Description

非揮發性記憶體系統之自動計時感測架構
[優先權請求]本申請案請求2020年5月20日提交且名稱為「非揮發性記憶體系統之自動計時感測架構」的美國臨時專利申請案第63/027,472號及2020年11月11日提交且名稱為「非揮發性記憶體系統之自動計時感測架構」的美國專利申請案第17/095,331號的優先權。
揭露一種用於讀取非揮發性單元陣列中之被選單元的自動計時感測架構。當從被選單元已經獲得穩定的感測值時,感測電路產生信號,其中穩定的感測值表示儲存在被選單元中的數值。信號表示感測操作的結束,導致穩定的感測值被輸出作為讀取操作的結果。
在非揮發性記憶體系統中,讀取操作用於確定已儲存在被選記憶體單元中之資料值。這需要使用感測電路,感測電路通常藉由將單元汲取的電流與參考電流或參考單元汲取的電流進行比較來「感測」儲存在被選記憶體單元中之數值。此操作涉及一系列定時事件,其目的是將儲存在被選記憶體單元中之類比資訊轉換為數位輸出。
在習知技藝中,讀取時序係由試圖與實際讀取持續時間匹配的計時器來實施。然而,由於電壓供應、操作溫度、半導體製程及單元電流的差異,陣列中之不同的被選記憶體單元之實際讀取持續時間可能會有很大的變動。結果,讀取計時器的設計需要足夠的容限來適應這些變動。 因此,在習知技藝中的讀取速度比其實際能力慢。因為比所需的讀取持續時間長,所以增加功率消耗。
圖1描繪習知技藝的記憶體系統100之讀取部分。讀取控制邏輯電路103接收用於讀取操作的位址、位址轉換偵測信號(Atd)、時鐘信號(clk)及讀取致能信號(rdn), 它們的某種組合通過讀取控制邏輯電路103所輸出之標記為「Start read/Sense enable」的信號來平行控制感測電路102及讀取計時器105的致能。讀取計時器105定義讀取持續時間,並且在給定的預定延遲之後,使用標記為「End read」的信號將記憶體陣列101中之被選單元的感測狀態(標記為「Sense out」)鎖存在資料鎖存器104中。資料鎖存器104的數位輸出表示在記憶體陣列101的被選單元中由感測電路102讀取之數值。過早鎖存資料可能導致讀取失敗,而過晚鎖存資料則導致較差的性能。由讀取計時器105實施的讀取持續時間在設計階段期間就決定且包含上面論述的寬的容限。
習知技藝的記憶體系統100係無效率的,因為由於上述因素,由讀取計時器105強加的讀取持續時間必然大於所需的持續時間。
克服這些挑戰的一種習知技藝的努力是在製造過程的晶圓分類階段期間一個晶粒接一個晶粒地執行校準微調。然而,這會大大地增加製造過程的時間及成本。此外,微調是在具有一定溫度及一定電壓電源的一個環境背景中完成的,因此在讀取計時器105的設計中仍然需要包含一些容限,以適應實地操作中會遭遇到的溫度及電壓電源變動 。
需要一種用於讀取非揮發性記憶體陣列中之被選單元的改進系統。 具體地,需要一種具有改進的讀取時序之系統,該系統亦使功率消耗最小化並且較佳地在製造過程期間不需要校準微調。
揭露一種用於讀取非揮發性記憶體單元陣列中之被選單元的自動計時感測架構。當從被選單元獲得穩定的感測值時,感測電路產生信號,其中穩定的感測值表示儲存在被選單元中之數值。信號表示感測操作的結束,導致穩定的感測值被輸出作為讀取操作的結果。
圖2描繪記憶體系統200,其包括記憶體陣列201、感測電路202、讀取控制邏輯電路203、資料鎖存器204及自動計時器205。圖3描繪由記憶體系統200執行的典型讀取操作之時序圖300。
參照圖2及圖3,讀取控制邏輯電路203接收用於讀取操作的位址、位址轉換偵測信號(Atd)、時鐘信號(clk)及讀取致能信號(rdn),它們的某種組合通過讀取控制邏輯電路203所輸出之標記為「Start read/Sense enable」(SA_EN)的信號來控制感測電路202的致能。感測電路202將標記為「Sense out」的第一輸出提供至資料鎖存器204及自動計時器205,並且將標記為「Sense out_n」的第二輸出提供至自動計時器205。當信號「Start read/Sense enable」被讀取控制邏輯電路203設定為有效的(顯示為有效高位)時,感測電路202變為有效的。
在讀取操作的初始階段中,Sense out及Sense out_n皆等於「0」,因為當驅動Sense out及Sense out_n的內部信號在0V下進行初始化時,這兩個信號在那個時間點都不穩定。如果記憶體陣列201中之被選單元包含「1」,則Sense out將變成為「1」值,而Sense out_n將保持在「0」。如果被選單元包含「0」,則Sense out_n將變成為「1」值,而Sense out將保持在「0」。 一旦這些信號達到穩定狀態,Sense out_n與Sense out將處於相反的數值。
或者,Sense out及Sense out_n可以在在Vdd下進行初始化為「1」,而不是「0」。 如果記憶體陣列201中之被選單元包含「1」,則Sense out將保持在「1」值,而Sense out_n將變成為「0」。如果被選單元包含「0」,則Sense out_n將保持在「1」值,而Sense out將變成為「0」。 一旦這些信號達到穩定狀態,Sense out_n與Sense out將處於相反的數值。
在一個具體例中,自動計時器205用XOR邏輯電路來實施,並且接收Sense out及Sense out_n。 當Sense out及Sense out_n皆為「0」時,XOR邏輯電路最初輸出「0」,並且當Sense out或Sense out_n回應儲存在記憶體陣列201的被選單元中之數值而變成為「1」時,XOR邏輯電路輸出「1」,這在圖2及3中以標記為「End read」的控制信號來顯示。當這種情況發生時,自動計時器205的XOR邏輯電路輸出的「1」將觸發資料鎖存器204,資料鎖存器204將鎖存感測電路202輸出的Sense out信號並以數位形式將其作為最終輸出Data out來呈現,其中最終輸出Data out表示儲存在記憶體陣列201的被選單元中之數值。此時,讀取操作完成,並且藉由使信號SE_EN失能,可以關閉感測電路202中的感測放大器,這與習知技藝相比,節省了功率。
圖4、5及6描繪感測電路202的一個具體例之額外細節。
圖4描繪電流-電壓電路400,其為感測電路202的一部分。電流-電壓電路400包括如圖所示來配置的NMOS電晶體401、402、407及408以及PMOS電晶體403、404、405及406。NMOS電晶體401及402的閘極由讀取控制邏輯電路203產生之感測致能信號「SA_EN」來驅動,而NMOS電晶體407及408的閘極由「SA_EN」的反相,讀取控制邏輯電路203所產生的「SA_EN_N」,來驅動。PMOS電晶體403及404的閘極由讀取控制邏輯電路203產生的信號「CHARGE_N」來驅動,讀取控制邏輯電路203藉由對位址轉換偵測信號Atd及信號SA_EN執行邏輯運算來產生CHARGE_N。NMOS電晶體401經由標記為「BL_DN」的位元線耦接至記憶體陣列201中的被選記憶體單元409,而NMOS電晶體402經由標記為「BL_UP」的位元線耦接至參考記憶體單元410,參考記憶體單元410可以位於記憶體陣列201或單獨的參考記憶體陣列中。在替代方案中,可以顛倒被選記憶體單元409與參考記憶體單元410的角色(這意味著單元409變成參考記憶體單元,而單元410變成被選記憶體單元),這可能是有用的,例如,如果被選記憶體單元的位置更改成不同組的記憶體單元。
當被選記憶體單元409儲存「0」值時,它汲取零電流,而當被選記憶體單元409儲存「1」值時,它汲取電流Ir1。參考記憶體單元410被程式化為在讀取操作期間汲取介於0與Ir1之間的預定電流,例如,0.5*Ir1。
在讀取操作期間,藉由將信號SA_EN設定為高位準且將CHARGE_N設定為低位準來導通電晶體401、402、403及404(如圖5所示),結果,分別經由PMOS電晶體403、404將節點MIRROR_DWN及MIRROR_UP預充電至近似於電源電壓VDD的某個電壓。SA_EN被設定為高位準與CHARGE_N被設定為低位準之間的時間差回應於Atd脈衝持續時間或其導數。NMOS電晶體407、408藉由信號SA_EN_N而保持截止。然後,藉由將信號CHARGE_N設定為高位準來關斷PMOS電晶體403及404,並且感測階段開始進行。
被選記憶體單元409及參考記憶體單元410汲取了反映每個記憶體單元中儲存的數值之電流量。這引起PMOS電晶體405及406的閘極(分別連接至節點「MIRROR_DWN」及「MIRROR_UP」)放電。如果被選記憶體單元409處於「1」狀態,則節點MIRROR_DWN將比節點MIRROR_UP放電更快。如果被選記憶體單元409處於「0」狀態,則節點MIRROR_UP將比節點MIRROR_DWN放電更快。圖5描繪在被選記憶體單元409包含「0」及包含「1」的情況下節點MIRROR_DWN及MIRROR_UP的電壓。
在圖6中,感測電路202進一步包括比較器600。比較器包括如圖所示來配置的NMOS電晶體601、602、605、606、607、608、611及612以及PMOS電晶體603、604、609、610、613及614。來自圖4的節點MlRROR_DWN連接至PMOS電晶體603的閘極,並且來自圖4的節點MlRROR_UP連接至PMOS電晶體604的閘極,使得圖4中的PMOS電晶體405及圖6中的PMOS電晶體603構成一個電流鏡,並且圖4中的PMOS電晶體406及圖6中的PMOS電晶體604構成另一個電流鏡。NMOS電晶體601及602連接成一個半鎖存器。藉由個別的下拉電晶體605及606用讀取控制邏輯電路203產生的信號SA_LATCH_SA將節點VDO及VDO_N初始設定為0 V,信號SA_LATCH_SA具有與圖5中的CHARGE_N相同的時序,但是相位相反,其中一旦感測階段開始進行,關斷下拉電晶體605及606。在一個替代具體例中,感測電路202回應信號CHARGE_N來產生信號SA_LATCH_SA。
如果被選記憶體單元409處於「1」狀態,則節點VDO將比節點VDO_N更快地被上拉至電源電壓VDD,因為節點M1RROR_DWN將比節點MIRROR_UP更快地放電。如果被選記憶體單元409處於「0」狀態,則節點VDO_N將比節點VDO更快地被上拉至電源電壓VDD,因為節點MIRROR_UP將比節點M1RROR_DWN更快地放電。
VDO及VDO_N中先被上拉至VDD的將藉由切換NMOS電晶體601及602的半鎖存狀態來使另一個節點放電。
電晶體對607及609、611及613、608及610以及612及614各自構成一個反相器。比較器600的輸出係Sense Out及Sense Out_n。
圖7描繪XOR邏輯功能的實施。XOR邏輯電路700係自動計時器205的一個具體例。XOR邏輯電路700包括反相器701及多工器702。反相器701及多工器702各自接收Sense out作為輸入。多工器702亦接收反相器的輸出(其將是Sense out的反相)作為輸入。來自比較器600的Sense out_n控制多工器702,並且多工器702輸出控制信號End read。當Sense out及Sense out_n係穩定且不同值時,控制信號End_read將等於1。亦即,只有在Sense out及Sense out_n的相位相反達足夠長的時間以經由XOR邏輯電路700進行傳遞時,XOR輸出才會是穩定的「1」。XOR邏輯電路係首選的,以便去除Sense out及Sense out_n都是高位準或都是低位準的錯誤狀況。對於被選記憶體單元409包含「1」的情況,這在圖8中以時序圖800來進行描述,而對於被選記憶體單元409包含「0」的情況,這在圖9中以時序圖900來進行描述。當讀取操作穩定且來自感測電路202的資料可以由資料鎖存器204精確地鎖存以用於輸出時,End read係由自動計時器205確立的控制信號。
控制信號End read可以被傳送至圖2中的資料鎖存器204,以鎖存最終輸出信號Data out。控制信號End read進一步被饋送至讀取控制邏輯電路203,並且作為回應,讀取控制邏輯203使信號SA_EN失能(顯示為低位準),從而禁用感測電路202。
因此,與習知技藝的記憶體系統100不同,記憶體系統200的讀取時序係自定義的,使得一旦讀取資料係穩定的,就可以從讀取電路輸出資料。與習知技藝不同,不需要將時序容限添加至每個讀取操作,這使得讀取操作快得多。因為每當讀取結束時都會關閉感測放大器,所以使功率消耗最小化。因為不需要在製造期間進行讀取時序的一個晶粒接一個晶粒的微調,所以可以減少測試時間。
應當注意,如本文所使用,術語「在…方」及「在…上」均包含性地包括「直接在…上」(沒有中間材料、元件或空間設置在其間)及「間接在…上」(中間材料、元件或空間設置在其間)。同樣地,術語「相鄰」包括「直接相鄰」(沒有中間材料、元件或空間設置在其間)及「間接相鄰」(中間材料、元件或空間設置在其間),「安裝至」包括「直接安裝至」(沒有中間材料、元件或空間設置在其間)及「間接安裝至」(中間材料、元件或空間設置在其間),以及「電耦接至」包括「直接電耦接至」(沒有中間材料或元件在其間將元件電連接在一起)及「間接電耦接至」(中間材料或元件在其間將元件電連接在一起)。例如,在「在基板上方」形成元件可以包括在基板上直接形成元件而其間沒有中間材料/元件,以及在基板上間接形成元件而在其間具有一個或多個中間材料/元件。
100:習知技藝的記憶體系統 101:記憶體陣列 102:感測電路 103:讀取控制邏輯電路 104:資料鎖存器 105:讀取計時器 200:記憶體系統 201:記憶體陣列 202:感測電路 203:讀取控制邏輯電路 204:資料鎖存器 205:自動計時器 300:時序圖 400:電流-電壓電路 401:NMOS電晶體 402:NMOS電晶體 403:PMOS電晶體 404:PMOS電晶體 405:PMOS電晶體 406:PMOS電晶體 407:NMOS電晶體 408:NMOS電晶體 409:被選記憶體單元 410:參考記憶體單元 500:時序圖 600:比較器 601:NMOS電晶體 602:NMOS電晶體 603:PMOS電晶體 604:PMOS電晶體 605:NMOS電晶體 606:NMOS電晶體 607:NMOS電晶體 608:NMOS電晶體 609:PMOS電晶體 610:PMOS電晶體 611:NMOS電晶體 612:NMOS電晶體 613:PMOS電晶體 614:PMOS電晶體 700:XOR邏輯電路 701:反相器 702:多工器 800:時序圖 900:時序圖 BL_DN:位元線 BL_UP:位元線 CHARGE_N:信號 Data out:最終輸出(信號) End read:控制信號 MIRROR_DWN:節點 MIRROR_UP:節點 SA_EN:感測致能信號 SA_EN_N:信號 SA_LATCH_SA:信號 Sense out:感測狀態(第一輸出) Sense out_n:第二輸出 Start read/Sense enable:信號 VDD:電源電壓 VDO:節點 VDO_N:節點
圖1描繪習知技藝的記憶體系統。
圖2描繪依據某些具體例的記憶體系統之一個具體例。
圖3描繪使用圖2的記憶體系統進行讀取操作的時序圖。
圖4描繪電流至電壓電路。
圖5描繪圖4的電流至電壓電路之時序圖。
圖6描繪比較器。
圖7描繪自動計時器的一個具體例。
圖8描繪圖6及7的系統之時序圖。
圖9描繪圖6及7的系統之另一個時序圖。
400:電流-電壓電路
401:NMOS電晶體
402:NMOS電晶體
403:PMOS電晶體
404:PMOS電晶體
405:PMOS電晶體
406:PMOS電晶體
407:NMOS電晶體
408:NMOS電晶體
409:被選記憶體單元
410:參考記憶體單元
BL_DN:位元線
BL_UP:位元線
CHARGE_N:信號
MIRROR_DWN:節點
MIRROR_UP:節點
SA_EN:感測致能信號
SA_EN_N:信號
VDD:電源電壓

Claims (8)

  1. 一種記憶體系統,包括:一記憶體陣列;一讀取控制邏輯電路,用於輸出一感測致能信號來開始該記憶體陣列中之一被選記憶體單元的讀取操作;一感測電路,耦接至該記憶體陣列,用於回應該感測致能信號來根據儲存在該被選記憶體單元中之一數值輸出一感測輸出,並且輸出該感測輸出的一補數;一自動計時器,用於接收該感測輸出及該感測輸出的該補數,並且用於在該感測輸出與該感測輸出的該補數為不同數值時,確立一控制信號,其中,該自動計時器包括一XOR電路,該XOR電路接收該感測輸出及該感測輸出的該補數作為輸入,並且產生該控制信號;以及一資料鎖存器,用於回應該控制信號來鎖存該感測輸出,以產生一資料輸出,其中該資料輸出係儲存在該被選記憶體單元中的該數值。
  2. 如請求項1之記憶體系統,其中,感測電路包括一電流至電壓電路及一比較器。
  3. 如請求項2之記憶體系統,其中,該讀取操作之前,該感測輸出等於該感測輸出的該補數。
  4. 如請求項1之記憶體系統,其中,該讀取操作之前,該感測輸出等於該感測輸出的該補數。
  5. 一種讀取記憶體陣列中的被選單元之方法,該方法包括:藉由輸出一致能信號來開始該被選單元的讀取操作; 回應該致能信號,根據儲存在該被選單元中之一數值產生一感測輸出,並且產生該感測輸出的一補數;回應該感測輸出及該感測輸出的該補數具有不同的數值來確立一控制信號,其中,該控制信號由一XOR電路確立,該XOR電路接收所產生之該感測輸出及所產生之該感測輸出的該補數作為輸入;以及回應該控制信號來鎖存該感測輸出,以產生一資料輸出,其中該資料輸出係儲存在該被選單元中的該數值。
  6. 如請求項5之方法,其中,感測輸出的產生係藉由包括一電流至電壓電路及一比較器的一感測電路來執行的。
  7. 如請求項6之方法,其中,該開始步驟之前,將該感測輸出設定為等於該感測輸出的該補數。
  8. 如請求項5之方法,其中,該讀取操作的開始實施之前,將該感測輸出設定為等於該感測輸出的該補數。
TW110117189A 2020-05-20 2021-05-13 非揮發性記憶體系統之自動計時感測架構 TWI787815B (zh)

Applications Claiming Priority (6)

Application Number Priority Date Filing Date Title
US202063027472P 2020-05-20 2020-05-20
US63/027,472 2020-05-20
US17/095,331 US11328752B2 (en) 2020-05-20 2020-11-11 Self-timed sensing architecture for a non-volatile memory system
US17/095,331 2020-11-11
WOPCT/US20/61138 2020-11-18
PCT/US2020/061138 WO2021236152A1 (en) 2020-05-20 2020-11-18 Self-timed sensing architecture for a non-volatile memory system

Publications (2)

Publication Number Publication Date
TW202147305A TW202147305A (zh) 2021-12-16
TWI787815B true TWI787815B (zh) 2022-12-21

Family

ID=78609270

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110117189A TWI787815B (zh) 2020-05-20 2021-05-13 非揮發性記憶體系統之自動計時感測架構

Country Status (7)

Country Link
US (1) US11328752B2 (zh)
EP (1) EP4154252A1 (zh)
JP (1) JP7499884B2 (zh)
KR (1) KR20220148257A (zh)
CN (1) CN115668375A (zh)
TW (1) TWI787815B (zh)
WO (1) WO2021236152A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102609170B1 (ko) 2023-01-11 2023-12-11 주식회사 풍산 뇌관장착 장치

Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020002653A1 (en) * 1997-04-23 2002-01-03 Micron Technology, Inc. Memory system having flexible addressing and method
US20040202014A1 (en) * 2003-04-11 2004-10-14 Palmer Jeremiah T. C. Memory device with sense amplifier and self-timed latch
TW200639872A (en) * 2005-03-04 2006-11-16 Atmel Corp Memory system with memory cell and sense amplifier
TW201225097A (en) * 2010-11-18 2012-06-16 Grandis Inc Memory write error correction circuit
TW201248627A (en) * 2011-05-25 2012-12-01 Samsung Electronics Co Ltd Method of refreshing a memory device, refresh address generator and memory device
US20140269124A1 (en) * 2012-03-01 2014-09-18 Apple Inc. Memory with bit line current injection
TW201514992A (zh) * 2013-10-11 2015-04-16 Winbond Electronics Corp 非揮發記憶體裝置以及用於非揮發記憶體裝置的方法
TW201523614A (zh) * 2013-12-11 2015-06-16 Adesto Technologies Corp 序列記憶體裝置通知外部主機內部自計時操作已完成
TW201530556A (zh) * 2007-05-04 2015-08-01 Conversant Intellectual Property Man Inc 具有雙功能的多層單元存取緩衝器
US20170178742A1 (en) * 2015-12-18 2017-06-22 Texas Instruments Incorporated Self-Latch Sense Timing in a One-Time-Programmable Memory Architecture
US20170249976A1 (en) * 2016-02-26 2017-08-31 Globalfoundries Inc. Sense amplifier and latching scheme
TW201822204A (zh) * 2016-12-06 2018-06-16 美商積佳半導體股份有限公司 用於xor及xnor計算之計算記憶體胞元及使用記憶體胞元之處理陣列裝置

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2277390B (en) 1993-04-21 1997-02-26 Plessey Semiconductors Ltd Random access memory
JP2005174504A (ja) 2003-12-15 2005-06-30 Matsushita Electric Ind Co Ltd 半導体集積回路
JP4721776B2 (ja) * 2004-07-13 2011-07-13 ルネサスエレクトロニクス株式会社 半導体記憶装置
US7477559B2 (en) * 2005-11-01 2009-01-13 Stmicroelectronics S.R.L. Sense amplifier for low-voltage applications
US7342819B2 (en) * 2006-03-03 2008-03-11 Infineon Technologies Ag Methods for generating a reference voltage and for reading a memory cell and circuit configurations implementing the methods
US8867260B2 (en) * 2012-04-24 2014-10-21 Agency For Science, Technology And Research Reading circuit for a resistive memory cell
US20140003160A1 (en) * 2012-06-28 2014-01-02 Lsi Corporation High-Speed Sensing Scheme for Memory
US9613692B1 (en) * 2015-12-16 2017-04-04 Stmicroelectronics International N.V. Sense amplifier for non-volatile memory devices and related methods
US10867668B2 (en) * 2017-10-06 2020-12-15 Qualcomm Incorporated Area efficient write data path circuit for SRAM yield enhancement

Patent Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020002653A1 (en) * 1997-04-23 2002-01-03 Micron Technology, Inc. Memory system having flexible addressing and method
US20040202014A1 (en) * 2003-04-11 2004-10-14 Palmer Jeremiah T. C. Memory device with sense amplifier and self-timed latch
TW200639872A (en) * 2005-03-04 2006-11-16 Atmel Corp Memory system with memory cell and sense amplifier
TW201530556A (zh) * 2007-05-04 2015-08-01 Conversant Intellectual Property Man Inc 具有雙功能的多層單元存取緩衝器
TW201225097A (en) * 2010-11-18 2012-06-16 Grandis Inc Memory write error correction circuit
TW201248627A (en) * 2011-05-25 2012-12-01 Samsung Electronics Co Ltd Method of refreshing a memory device, refresh address generator and memory device
US20140269124A1 (en) * 2012-03-01 2014-09-18 Apple Inc. Memory with bit line current injection
TW201514992A (zh) * 2013-10-11 2015-04-16 Winbond Electronics Corp 非揮發記憶體裝置以及用於非揮發記憶體裝置的方法
TW201523614A (zh) * 2013-12-11 2015-06-16 Adesto Technologies Corp 序列記憶體裝置通知外部主機內部自計時操作已完成
US20170178742A1 (en) * 2015-12-18 2017-06-22 Texas Instruments Incorporated Self-Latch Sense Timing in a One-Time-Programmable Memory Architecture
US20170249976A1 (en) * 2016-02-26 2017-08-31 Globalfoundries Inc. Sense amplifier and latching scheme
TW201822204A (zh) * 2016-12-06 2018-06-16 美商積佳半導體股份有限公司 用於xor及xnor計算之計算記憶體胞元及使用記憶體胞元之處理陣列裝置

Also Published As

Publication number Publication date
KR20220148257A (ko) 2022-11-04
US11328752B2 (en) 2022-05-10
US20210366522A1 (en) 2021-11-25
JP7499884B2 (ja) 2024-06-14
EP4154252A1 (en) 2023-03-29
TW202147305A (zh) 2021-12-16
CN115668375A (zh) 2023-01-31
WO2021236152A1 (en) 2021-11-25
JP2023526349A (ja) 2023-06-21

Similar Documents

Publication Publication Date Title
JP4052895B2 (ja) メモリセル情報の読み出し回路および半導体記憶装置
JP3604932B2 (ja) フラッシュメモリのヒューズセルセンシング回路
JP3416062B2 (ja) 連想メモリ(cam)
US6504761B2 (en) Non-volatile semiconductor memory device improved sense amplification configuration
US5054000A (en) Static random access memory device having a high speed read-out and flash-clear functions
JP3114620B2 (ja) 半導体記憶装置
JPH10177792A (ja) センスアンプタイミング回路
US9053806B2 (en) Semiconductor device
KR930000161B1 (ko) 반도체 기억장치
WO2006025208A1 (ja) 半導体装置及びワード線昇圧方法
JP3647994B2 (ja) 不揮発性半導体メモリの読出回路
TWI787815B (zh) 非揮發性記憶體系統之自動計時感測架構
US5805517A (en) Self-calibrating address transition detection scheme
TW200832428A (en) High-speed, self-synchronized current sense amplifier
JPWO2002039456A1 (ja) 半導体記憶装置及びその制御方法
US8750047B2 (en) Circuit for reading non-volatile memory cells having a precharging circuit activated after the activation of a sense circuit
JP3762830B2 (ja) クロック・スキュー効果を最小にしたセンス・アンプ及びこれの駆動方法
US6898136B2 (en) Semiconductor memory device, capable of reducing power consumption
US6654300B2 (en) Semiconductor memory device having internal circuit screening function
JP2001312895A (ja) 半導体記憶装置
JP2003317492A (ja) 付加ロード素子付けの二段階センシング拡大器のメモリ
US10916299B2 (en) Semiconductor storage device and operation method thereof
US7330389B1 (en) Address detection system and method that compensates for process, temperature, and/or voltage fluctuations
JP3624100B2 (ja) 半導体記憶装置
JP2001332082A (ja) 強誘電体メモリ