TWI769368B - 半導體裝置及其製作方法 - Google Patents

半導體裝置及其製作方法 Download PDF

Info

Publication number
TWI769368B
TWI769368B TW108106035A TW108106035A TWI769368B TW I769368 B TWI769368 B TW I769368B TW 108106035 A TW108106035 A TW 108106035A TW 108106035 A TW108106035 A TW 108106035A TW I769368 B TWI769368 B TW I769368B
Authority
TW
Taiwan
Prior art keywords
semiconductor substrate
gate dielectric
pair
semiconductor device
gate electrode
Prior art date
Application number
TW108106035A
Other languages
English (en)
Other versions
TW202004861A (zh
Inventor
龔達淵
柳瑞興
朱振樑
姚智文
雷明達
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202004861A publication Critical patent/TW202004861A/zh
Application granted granted Critical
Publication of TWI769368B publication Critical patent/TWI769368B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/088Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/76224Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials
    • H01L21/76229Concurrent filling of a plurality of trenches having a different trench shape or dimension, e.g. rectangular and V-shaped trenches, wide and narrow trenches, shallow and deep trenches
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/76224Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1025Channel region of field-effect devices
    • H01L29/1029Channel region of field-effect devices of field-effect transistors
    • H01L29/1033Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure
    • H01L29/1041Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure with a non-uniform doping structure in the channel region surface
    • H01L29/1045Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure with a non-uniform doping structure in the channel region surface the doping structure being parallel to the channel length, e.g. DMOS like
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/107Substrate region of field-effect devices
    • H01L29/1075Substrate region of field-effect devices of field-effect transistors
    • H01L29/1079Substrate region of field-effect devices of field-effect transistors with insulated gate
    • H01L29/1087Substrate region of field-effect devices of field-effect transistors with insulated gate characterised by the contact structure of the substrate region, e.g. for controlling or preventing bipolar effect
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42356Disposition, e.g. buried gate electrode
    • H01L29/4236Disposition, e.g. buried gate electrode within a trench, e.g. trench gate electrode, groove gate electrode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42364Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the insulating layer, e.g. thickness or uniformity
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66568Lateral single gate silicon transistors
    • H01L29/66613Lateral single gate silicon transistors with a gate recessing step, e.g. using local oxidation
    • H01L29/66621Lateral single gate silicon transistors with a gate recessing step, e.g. using local oxidation using etching to form a recess at the gate location
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66568Lateral single gate silicon transistors
    • H01L29/66659Lateral single gate silicon transistors with asymmetry in the channel direction, e.g. lateral high-voltage MISFETs with drain offset region, extended drain MISFETs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66666Vertical transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7827Vertical transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7833Field effect transistors with field effect produced by an insulated gate with lightly doped drain or source extension, e.g. LDD MOSFET's; DDD MOSFET's
    • H01L29/7834Field effect transistors with field effect produced by an insulated gate with lightly doped drain or source extension, e.g. LDD MOSFET's; DDD MOSFET's with a non-planar structure, e.g. the gate or the source or the drain being non-planar
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7833Field effect transistors with field effect produced by an insulated gate with lightly doped drain or source extension, e.g. LDD MOSFET's; DDD MOSFET's
    • H01L29/7835Field effect transistors with field effect produced by an insulated gate with lightly doped drain or source extension, e.g. LDD MOSFET's; DDD MOSFET's with asymmetrical source and drain regions, e.g. lateral high-voltage MISFETs with drain offset region, extended drain MISFETs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0642Isolation within the component, i.e. internal isolation
    • H01L29/0649Dielectric regions, e.g. SiO2 regions, air gaps
    • H01L29/0653Dielectric regions, e.g. SiO2 regions, air gaps adjoining the input or output region of a field-effect device, e.g. the source or drain region

Abstract

本發明實施例係關於一種半導體裝置,其包含一半導體基板、一閘極介電質、一閘極電極及一對源極/汲極區域。該閘極介電質安置於該半導體基板中以具有界定低於該半導體基板之一上表面之一上邊界之一凹形輪廓。該閘極電極安置於該閘極介電質上方。該對源極/汲極區域安置於該閘極介電質之對置側上。

Description

半導體裝置及其製作方法
本發明實施例係有關半導體裝置及其製作方法。
諸如高電壓金屬氧化物半導體(HVMOS)裝置之高電壓半導體裝置常用於諸如電源管理系統、AC/DC轉換器、輸入/輸出(I/O)電路等等之各種電子裝置中。HVMOS裝置經設計以維持高電壓,因此,HVMOS裝置之尺寸及結構不同於形成於相同半導體基板上之其他半導體裝置(諸如邏輯裝置)。歸因於其不同結構及尺寸,在製造中整合HVMOS裝置及其他半導體裝置面臨挑戰。
本發明的一實施例揭露一種半導體裝置,其包括:一半導體基板;一閘極介電質,其位於該半導體基板中以具有界定低於該半導體基板之一上表面之一上邊界之一凹形輪廓;一閘極電極,其安置於該閘極介電質上方;及一對源極/汲極區域,其等位於該閘極介電質之對置側上。
本發明的一實施例揭露一種半導體裝置,其包括:一半導體基板;一第一半導體裝置,其包括該半導體基板中之一第一閘極介電 質、安置於該第一閘極介電質上方之一第一閘極電極及該第一閘極介電質之對置側上之一對第一源極/汲極區域,該第一閘極介電質具有界定低於該半導體基板之一上表面之一第一上邊界之一凹形輪廓;及一第二半導體裝置,其包括該半導體基板上方之一第二閘極介電質、安置於該第二閘極介電質上方之一第二閘極電極及該第二閘極介電質之對置側上之一對第二源極/汲極區域,其中該第二閘極介電質具有高於該半導體基板之該上表面之一第二上邊界。
本發明的一實施例揭露一種用於製作一半導體裝置之方法,其包括:接收一半導體基板;在該半導體基板中形成一第一隔離結構;自一上表面部分移除該第一隔離結構之一部分以形成具有一凹形輪廓之一閘極介電質;在該閘極介電質上方形成一閘極電極;及在該閘極介電質之對置側上之該半導體基板中形成一對源極/汲極區域。
1:半導體裝置
2:半導體裝置
2A:第一半導體裝置
2B:第二半導體裝置
3:半導體裝置
4:半導體裝置
5:半導體裝置
6:半導體裝置
10:半導體基板
10U:上表面
10T:溝槽
12:犧牲結構/犧牲層
14:光阻層
14A:開口
20:絕緣材料
22:第一隔離結構
22B:下表面
22R:凹槽
22RB:底部
22U:上表面
23:閘極介電質
23B:下界面
24:第二隔離結構
24B:下表面/下界面
24U:上表面
27:間隔件
30:第一井區
32:光阻層
32A:開口
34:第二井區
36:光阻層
36A:開口
38:第三井區
39:N型深井區
40:光阻層
40A:開口
41:第四井區
42:閘極電極
43:接觸區域
44:源極/汲極區域
45:接觸區域
46:接觸區域
50:層間介電質(ILD)
52:接觸通路
60:互連結構
62:金屬間介電質(IMD)
64:電路層
70:井
72:第二閘極介電質
72U:第二上邊界
74:第二閘極電極
76:第二源極/汲極區域
78:第二間隔件
80:接觸墊
82:鈍化層
100:方法
110:操作
120:操作
121:襯墊層
122:遮罩層
130:操作
140:操作
150:操作
231:第一部分
231U:上邊界
232:第二部分
421:第一區段
421U:上表面
422:第二區段
422U:上表面
D1:第一方向
D2:第二方向
自結合附圖來閱讀之[實施方式]最佳理解本揭露之實施例之態樣。應注意,根據行業標準做法,各種結構未按比例繪製。事實上,為使討論清楚,可任意增大或減小各種結構之尺寸。
圖1係繪示根據本揭露之一或多個實施例之各種態樣之用於製作一半導體裝置之一方法的一流程圖。
圖2A、圖2B、圖2C、圖2D、圖2E、圖2F、圖2G、圖2H、圖2I、圖2J及圖2K係根據本揭露之一或多個實施例之製作一半導體裝置之各種操作之一者之示意圖。
圖3係根據本揭露之一些實施例之一半導體裝置之一示意圖。
圖4係根據本揭露之一些實施例之一半導體裝置之一示意圖。
圖5係根據本揭露之一些實施例之一半導體裝置之一示意圖。
圖6係根據本揭露之一些實施例之一半導體裝置之一示意圖。
圖7係根據本揭露之一些實施例之一半導體裝置之一示意圖。
以下揭露提供用於實施所提供標的之不同特徵之諸多不同實施例或實例。下文將描述元件及配置之特定實例以簡化本揭露。當然,此等僅為實例且不意在限制。例如,在以下描述中,使一第一構件形成於一第二構件上方或一第二構件上可包含其中形成直接接觸之該第一構件及該第二構件之實施例,且亦可包含其中額外構件可形成於該第一構件與該第二構件之間使得該第一構件及該第二構件可不直接接觸之實施例。另外,本揭露可在各種實例中重複元件符號及/或字母。此重複係為了簡單及清楚且其本身不指示所討論之各種實施例及/或組態之間之一關係。
此外,為便於描述,空間相對術語(諸如「底下」、「下方」、「下」、「上方」、「在...上方」、「上」、「在...上」等等)可在本文中用於描述一元件或構件與另一(些)元件或構件之關係,如圖中所繪示。空間相對術語除涵蓋圖中所描繪之定向之外,亦意欲涵蓋裝置在使用或操作中之不同定向。可依其他方式定向設備(旋轉90度或依其他定向),且亦可因此解譯本文中所使用之空間相對描述詞。
如本文中所使用,諸如「第一」、「第二」及「第三」之術語描述各種元件、組件、區域、層及/或區段,此等元件、組件、區域、層及/或區段不應受限於此等術語。此等術語可僅用於使元件、組件、區域、層或區段彼此區分。除非內文清楚指示,否則本文中所使用之諸如「第一」、「第二」及「第三」之術語不隱含一序列或順序。
如本文中所使用,術語「近似」、「實質上」、「實質」及「約」用於描述及考量小變動。當結合一事件或情形使用時,術語可涉及其中精確發生該事件或情形之例項及其中大致發生該事件或情形之例項。例如,當結合一數值使用時,術語可涉及小於或等於該數值之±10%之一變動範圍,諸如小於或等於±5%、小於或等於±4%、小於或等於±3%、小於或等於±2%、小於或等於±1%、小於或等於±0.5%、小於或等於±0.1%或小於或等於±0.05%。例如,若兩個數值之間之一差小於或等於該等值之一平均數之±10%(諸如小於或等於±5%、小於或等於±4%、小於或等於±3%、小於或等於±2%、小於或等於±1%、小於或等於±0.5%、小於或等於±0.1%或小於或等於±0.05%),則可認為該等值「實質上」相同或相等。例如,「實質上」平行可涉及相對於0°之一角變動範圍,其小於或等於±10°,諸如小於或等於±5°、小於或等於±4°、小於或等於±3°、小於或等於±2°、小於或等於±1°、小於或等於±0.5°、小於或等於±0.1°或小於或等於±0.05°。例如,「實質上」垂直可涉及相對於90°之一角變動範圍,其小於或等於±10°,諸如小於或等於±5°、小於或等於±4°、小於或等於±3°、小於或等於±2°、小於或等於±1°、小於或等於±0.5°、小於或等於±0.1°或小於或等於±0.05°。
在本揭露之一或多個實施例中,提供一種具有一閘極介電 質之半導體裝置,該閘極介電質具有形成於一半導體基板中之一凹形輪廓。該凹形輪廓界定低於該半導體基板之一上表面之一上邊界及一閘極電極。該閘極介電質之該凹形輪廓允許相對於該半導體基板之該上表面來降低形成於其上之一閘極電極。因此,具有較厚閘極介電質之半導體裝置(諸如HVMOS裝置)可與具有較薄介電質之其他半導體裝置(諸如邏輯MOS裝置)一體成型。因此,可簡化製作操作且可降低生產成本。
圖1係繪示根據本揭露之一或多個實施例之各種態樣之用於製作一半導體裝置之一方法的一流程圖。方法100開始於其中接收一半導體基板之操作110。方法100繼續其中在半導體基板中形成一第一隔離結構之操作120。方法100繼續其中自一上表面部分移除第一隔離結構之一部分以形成具有一凹形輪廓之一閘極介電質之操作130。方法100繼續其中在閘極介電質上方形成一閘極電極之操作140。方法繼續其中在閘極介電質之對置側上之半導體基板中形成一對源極/汲極區域之操作150。
方法100僅為一實例,且不意在限制本揭露超出申請專利範圍中所明確敘述之內容。可在方法100之前、方法100期間及方法100之後提供額外操作,且可針對方法之額外實施例替換、消除或移動所描述之一些操作。
圖2A、圖2B、圖2C、圖2D、圖2E、圖2F、圖2G、圖2H、圖2I、圖2J及圖2K係根據本揭露之一或多個實施例之製作一半導體裝置之各種操作之一者之示意圖。如圖2A中所展示,接收一半導體基板10。半導體基板10可包含一塊體基板或一複合基板。在一些實施例中,半導體基板10之材料可包含諸如矽、鍺等等之元素半導電材料或諸如III-V族半導體材料之化合物半導體材料(其包含GaAsP、AlGaAs、GaInP、 GaInAsP等等)。在一些實施例中,半導體基板10可(但不限於)經諸如P型摻雜。一犧牲結構12形成於半導體基板10之一上表面10U上方。舉例而言,犧牲結構12可包含一襯墊層121及一遮罩層122。襯墊層121可包含(但不限於)可藉由熱氧化來形成之氧化矽層。襯墊層121可經組態為半導體基板10與遮罩層122之間之一黏著層。在一些實施例中,襯墊層121亦可經組態為一蝕刻停止層。在一些實施例中,遮罩層122可包含藉由諸如低壓化學氣相沈積(LPCVD)等等之沈積來形成之氮化矽層。遮罩層122經組態為用於後續光微影操作之一蝕刻遮罩。
如圖2B中所展示,在遮罩層122上方形成一光阻層14。光阻層14包含部分曝光遮罩層122之開口14A。在一些實施例中,光阻層14可包含一光阻層且可藉由曝光及顯影操作來圖案化。可透過開口14A蝕刻遮罩層122及襯墊層121以部分曝光下伏半導體基板10。藉由(例如)蝕刻來部分移除曝光半導體基板10以形成複數個溝槽10T。可藉由選擇不同蝕刻操作及/或蝕刻參數來控制溝槽10T之邊緣輪廓。在一些實施例中,溝槽10T可具有一傾斜邊緣輪廓、一垂直邊緣輪廓或一曲形邊緣輪廓。在圖2B中,根據一些實施例來繪製溝槽10T之一傾斜邊緣輪廓及一垂直邊緣輪廓。
接著,如圖2C中所展示,可移除光阻層14。一絕緣材料20形成於犧牲層12上方及溝槽10T中。在一些實施例中,絕緣材料20之材料可包含氧化矽、氮化矽、氮氧化矽等等。可使用諸如電漿增強化學氣相沈積(PECVD)、選擇性區域化學氣相沈積(SACVD)等等之適合沈積技術來形成絕緣材料20。在一些實施例中,可在形成絕緣材料20之前於溝槽10T之底部及側壁上形成一內襯氧化層。在一些實施例中,內襯氧化層可包含 藉由氧化等等來形成於半導體基板10之曝光表面上之一熱氧化層。在一些其他實施例中,可藉由諸如原子層沈積(ALD)等等之沈積來形成內襯氧化層。
如圖2D中所展示,可執行諸如一化學機械拋光(CMP)操作之一平坦化操作以移除遮罩層122上方之絕緣材料20之多餘部分以形成複數個隔離結構。在一些實施例中,遮罩層122可經組態為一CMP停止層。在隔離結構中,一第一隔離結構22可經組態以形成一半導體裝置之一閘極介電質,而第二隔離結構24可經組態為淺溝槽隔離(STI)。
如圖2E中所展示,自半導體基板10之上表面10U移除遮罩層122及襯墊層121。可藉由諸如濕式蝕刻之蝕刻來移除遮罩層122及襯墊層121。在一些實施例中,可執行一清潔操作來清潔半導體基板10之上表面10U。在一些實施例中,可藉由相同操作來同時形成第一隔離結構22及第二隔離結構24,因此,第一隔離結構22之一上表面22U實質上與第二隔離結構24之上表面24U齊平,且第一隔離結構22之一下表面22B實質上與第二隔離結構24之下表面24B齊平。在一些實施例中,第一隔離結構22之上表面22U實質上(但不限於)與半導體基板10之上表面10U齊平。
如圖2F中所展示,在半導體基板10中形成一對第一井區30。在一些實施例中,具有開口32A之一光阻層32形成於半導體基板10上方以部分曝光半導體基板10。接著,透過開口32A執行一雜質植入以在半導體基板10中形成第一井區對30。在一些實施例中,將製造一高電壓NMOS裝置,且第一井區對30具有N型摻雜類型且經組態為高電壓N井(HVNW)。半導體基板10可具有諸如P型之一相反摻雜類型。在一些其他實施例中,將製造一高電壓PMOS裝置,且第一井區對30具有P型摻雜類 型且經組態為高電壓P井(HVPW)。半導體基板10可具有諸如N型之一相反摻雜類型。
如圖2G中所展示,移除光阻層32。一第二井區34形成於半導體基板10中。在一些實施例中,具有一開口36A之另一光阻層36形成於半導體基板10上方以部分曝光半導體基板10。接著,透過開口36A執行另一雜質植入以在半導體基板10中形成第二井區34。第二井區34具有與第一井區對30之摻雜類型相反之一摻雜類型(諸如P型),且第二井區34經組態為一高電壓P井(HVPW)。第二井區34安置於第一隔離結構22下方。第二井區34安置於第一井區對30之間,使得第一井區對30被第二井區34分開。在一些實施例中,第一井區對30相對於第二井區34對稱配置。在一些實施例中,一或多個第三井區38可與第二井區34一起形成。第三井區38可(但不限於)具有相同於第二井區34之摻雜類型及摻雜濃度。
如圖2H中所展示,移除光阻層36。自上表面22U部分移除第一隔離結構22之一部分以形成延伸至第一隔離結構22中之具有一底部22RB之一凹槽22R。在一些實施例中,可藉由光微影操作來形成凹槽22R。舉例而言,一光阻層40形成於半導體基板10上方,其中一開口40A部分曝光第一隔離結構22。接著,執行一蝕刻操作以蝕刻第一隔離結構22而形成凹槽22R。
如圖2I中所展示,移除光阻層40,且第一隔離結構22可形成具有一凹形輪廓之一閘極介電質23。在一些實施例中,閘極介電質23之一深度(例如由下界面23B指示)實質上相同於第二隔離結構24之深度(例如由下界面24B指示)。在一些實施例中,閘極介電質23可包含一第一部分231及一第二部分232。第一部分231安置於凹槽22R之底部中且沿一第 一方向D1延伸。第二部分232連接至第一部分231且沿一第二方向D2延伸。第一部分231及第二部分232共同形成凹形輪廓,使得第一部分231之上邊界231U低於半導體基板10之上表面10U。舉例而言,第一方向D1實質上為一側向方向,且第二方向D2實質上為一垂直方向。在一些其他實施例中,第二方向D2可為相對於第一方向D1傾斜之一方向。
可基於不同半導體裝置之不同要求來組態閘極介電質23之厚度。例如,當閘極介電質23用於HVMOS裝置中時,閘極介電質23之厚度(例如第一部分231之厚度)實質上在自約800埃至約1200埃之範疇內。可基於第一隔離結構22之厚度、閘極介電質23之厚度及待形成之閘極電極之厚度來決定凹槽22R之深度。例如,凹槽22R之深度經選擇使得閘極介電質23之厚度可滿足HVMOS裝置之電壓維持要求。亦考量待形成之閘極電極之厚度以決定凹槽22R之深度,使得閘極電極之上表面與半導體基板10之上表面10U之間之一高度差可被控制。
如圖2J中所展示,在閘極介電質23上方形成一閘極電極42。閘極電極42由諸如摻雜半導電材料(例如摻雜多晶矽)或其他適合導電材料(例如金屬)之(若干)導電材料形成。在一些實施例中,閘極電極42可具有一凹形輪廓。例如,閘極電極42可包含一第一區段421及連接至第一區段421之一第二區段422。第一區段421可安置於第一部分231上方,且第二區段422可沿第二部分232延伸。在一些實施例中,第一區段421之上表面421U低於半導體基板10之上表面10U,而第二區段422之上表面422U可高於、低於或等於半導體基板10之上表面10U。在一些其他實施例中,第一區段421之上表面421U可高於或實質上齊平於半導體基板10之上表面10U。在一些其他實施例中,閘極電極42之一下表面可實質上齊平 於半導體基板10之上表面10U。在一些實施例中,第二區段422之一下表面可實質上齊平於半導體基板10之上表面10U。在一些實施例中,間隔件27可形成於閘極電極23之對置側上。
在一些實施例中,閘極電極42鄰接閘極介電質23之第一部分231及第二部分232。可基於不同裝置之不同要求來組態閘極電極42之厚度。例如,閘極電極42之厚度(例如第一區段421之厚度)實質上在自約600埃至約1200埃之範圍內。
如圖2K中所展示,在閘極介電質23之對置側上之半導體基板10中形成一對源極/汲極區域44。源極/汲極區域對44分別安置於且電連接至第一井區對30上方。在一些實施例中,源極/汲極區域對44之摻雜類型相同於第一井區對30之摻雜類型,且源極/汲極區域對44之摻雜濃度高於第一井區對30之摻雜濃度。在一些實施例中,一或多個接觸區域46可形成於半導體基板10中且分別電連接至第三井區38。在一些實施例中,接觸區域對46之摻雜類型相同於第三井區38之摻雜類型,且接觸區域46之摻雜濃度高於第三井區38之摻雜濃度。在一些實施例中,接觸區域46可經組態以透過第三井區38向半導體基板10提供電壓。
在一些實施例中,在半導體基板10上方一形成層間介電質(ILD)50以覆蓋閘極電極42。因此,形成一半導體裝置1。在一些實施例中,閘極介電質23之厚度可具有自約800埃至約1200埃之一範圍,且閘極電極42之厚度在自約600埃至約1200埃之範圍內。ILD 50之厚度可小於閘極介電質23之厚度及閘極電極42之厚度之一總和。例如,ILD 50之厚度可為約1300埃。由於閘極介電質23之凹形輪廓,ILD 50可覆蓋閘極電極42。
在一些實施例中,半導體裝置1係一對稱NMOS裝置。半導體基板10可為一P型基板。第一井區30可為N型。第二井區34及第三井區38可為P型。
參考圖3。圖3係根據本揭露之一些實施例之一半導體裝置之一示意圖。如圖3中所展示,半導體裝置2可包含一體地形成於半導體基板10上方之一第一半導體裝置2A及一第二半導體裝置2B。在一些實施例中,第一半導體裝置2A可為諸如圖2K中所繪示之半導體裝置1之一HVMOS裝置,且描述第一半導體裝置2A之細節。在一些其他實施例中,第一半導體裝置2A可為本揭露之其他實施例中所繪示之半導體裝置3、4、5或6。第二半導體裝置2B可為一邏輯裝置、一中電壓MOS(MVMOS)裝置、一低電壓MOS(LVMOS)裝置等等。第二半導體裝置2B可包含一井70、一第二閘極介電質72、一第二閘極電極74、一對第二源極/汲極區域76及第二間隔件78。第二閘極介電質72位於半導體基板10上方。與第一半導體裝置2A之閘極介電質23相比,第二閘極介電質72較薄,且可形成於半導體基板10之一平坦部分上方。第二閘極介電質72具有高於半導體基板10之上表面10U之一第二上邊界72U。第二閘極電極74安置於第二閘極介電質72上方。第二源極/汲極區域對76安置於第二閘極介電質72之對置側上之半導體基板10中。在一些實施例中,第二半導體裝置2B可進一步包含第二閘極電極74之對置側上之第二間隔件78。半導體裝置2進一步包含覆蓋閘極電極42及第二閘極電極74之一ILD 50。
針對諸如第一半導體裝置2A之HVMOS裝置,閘極介電質23常採用一較厚厚度來維持高電壓。HV裝置之較厚閘極介電質厚度要求使製造難以與常採用一較薄閘極介電質及一較薄層間介電質(ILD)之其他 半導體裝置(諸如第二半導體裝置2B)(其組態為邏輯裝置、MVMOS裝置或LVMOS裝置)整合。由於ILD 50由第一半導體裝置2A及第二半導體裝置2B共用,所以ILD 50需要滿足第一半導體裝置2A及第二半導體裝置2B兩者之要求。舉例而言,HVMOS裝置之閘極介電質23之厚度可具有自約800埃至約1200埃之一範圍,且HVMOS裝置之閘極電極42之厚度在自約600埃至1200埃之範圍內。ILD 50之厚度不能太厚以滿足邏輯裝置之要求,但有時可降低至約1300埃。在此一情況中,閘極介電質23及閘極電極42之總厚度可超過ILD 50之厚度。在此一情況中,HVMOS裝置之閘極電極42之上表面可超過ILD 50且因此未由ILD 50覆蓋。此挑戰在進階半導體製造中(例如在28奈米或超過28奈米節點製造中)變得越發嚴峻。由於閘極介電質23之凹形輪廓,閘極電極42被降低,使得ILD 50可覆蓋第一半導體裝置2A之閘極電極42及第二半導體裝置2B之第二閘極電極74兩者。
半導體裝置及其製作方法不受限於上述實施例,而是可具有其他不同實施例。為簡化描述且為便於比較本揭露之各實施例,使用相同元件符號來標記以下各實施例中之相同組件。為較容易比較實施例之間之差異,以下描述將詳解不同實施例之間之差別且將不冗餘描述相同特徵。
圖4係根據本揭露之一些實施例之一半導體裝置之一示意圖。如圖4中所展示,與圖2K之半導體裝置1相比,半導體裝置3進一步包含半導體基板10之上表面上方之一ILD 50及ILD 50中之複數個接觸通路52。接觸通路52可電連接至閘極電極42、源極/汲極區域對44及/或接觸區域46以提供信號至或接收信號自閘極電極42、源極/汲極區域對44及/或接 觸區域46。半導體裝置3可進一步包含一互連結構60,其包含一或多個金屬間介電質(IMD)62及諸如重佈層(RDL)之電路層64。半導體裝置3可進一步包含透過互連結構60及互連結構60上方之一鈍化層82電連接至閘極電極42、源極/汲極區域對44及/或接觸區域46之接觸墊80。
如圖4中所展示,閘極電極42及閘極介電質23之至少一部分低於半導體基板10之上表面10U。因此,可降低閘極電極42之位準。因此,ILD 50可覆蓋閘極電極42,且接觸通路52可延伸穿過ILD 50而電連接至閘極電極42,即使ILD 50之厚度薄於閘極介電質23及閘極電極42之總厚度。
圖5係根據本揭露之一些實施例之一半導體裝置之一示意圖。如圖5中所展示,與圖2K之半導體裝置1相比,半導體裝置4可為一對稱PMOS裝置。半導體裝置4可進一步包含形成於第一井區30、第二井區34及第三井區38下方之P型半導體基板10中之一N型深井區39。第一井區30可為P型。第二井區34及第三井區38可為N型。在一些實施例中,接觸區域46可經組態以透過第三井區38向深井區39提供電壓。在一些實施例中,半導體裝置4可進一步包含一或多個第四井區41及電連接至第四井區41之一或多個接觸區域43。第四井區41及接觸區域43可為P型,且接觸區域43之摻雜濃度高於第四井區41之摻雜濃度。在一些實施例中,接觸區域43可經組態以透過第四井區41向半導體基板10提供電壓。
圖6係根據本揭露之一些實施例之一半導體裝置之一示意圖。如圖6中所展示,與半導體裝置1相比,半導體裝置5係一不對稱NMOS裝置,其中第一井區對30相對於第二井區34不對稱配置。半導體基板10係P型。在一些實施例中,第一井區對30可具有諸如N型之相同摻雜 類型但不同摻雜濃度。例如,第一井區對30之一者比另一第一井區30小及淺且由第二井區34包圍。較小及較淺第一井區30可(但不限於)具有高於另一第一井區30之一摻雜濃度。第二井區34係P型。在一些實施例中,半導體裝置5進一步包含位於半導體基板10中且電連接至第二井區34之一接觸區域45。接觸區域45可具有相同於第二井區34之摻雜類型之摻雜類型(例如P型),但接觸區域45之摻雜濃度高於第二井區34之摻雜濃度。接觸區域45可經組態以透過第二井區34向半導體基板10提供電壓。
圖7係根據本揭露之一些實施例之一半導體裝置之一示意圖。如圖7中所展示,半導體裝置6係一不對稱PMOS裝置,其中第一井區對30相對於第二井區34不對稱配置。與半導體裝置5相比,半導體裝置6可進一步包含形成於第一井區30、第二井區34及第三井區38下方之P型半導體基板10中之一N型深井區39。第一井區30可為P型。第二井區34及第三井區38可為N型。在一些實施例中,接觸區域46可經組態以透過第三井區38向深井區39提供電壓。在一些實施例中,半導體裝置6可進一步包含一或多個第四井區41及電連接至第四井區41之一或多個接觸區域43。第四井區41及接觸區域43可為P型,且接觸區域43之摻雜濃度高於第四井區41之摻雜濃度。在一些實施例中,接觸區域43可經組態以透過第四井區41向半導體基板10提供電壓。
在本揭露之一些實施例中,提供諸如一HVMOS裝置之一半導體裝置及其製作方法。與諸如中電壓金屬氧化物半導體(MVMOS)裝置、低電壓金屬氧化物半導體(LVMOS)裝置或邏輯MOS裝置之其他半導體裝置相比,HVMOS裝置具有一較厚閘極介電質,因此,HVMOS裝置之製造無法與其他半導體裝置相容。例如,歸因於電容考量,用於邏輯裝 置之ILD不能太厚以覆蓋HVMOS裝置之閘極電極。自諸如STI之隔離結構凹進之半導體裝置之閘極介電質降低閘極電極之上表面,同時仍可達成一較厚閘極介電質厚度。因此,具有降低閘極電極之HVMOS裝置可與其他半導體裝置一體成型,且與相同基板上之另一裝置區域上之其他半導體裝置共用相同ILD厚度。因此,可簡化製作操作,且可降低生產成本。
在一些實施例中,一種半導體裝置包含一半導體基板、一閘極介電質、一閘極電極及一對源極/汲極區域。該閘極介電質安置於該半導體基板中以具有界定低於該半導體基板之一上表面之一上邊界之一凹形輪廓。該閘極電極安置於該閘極介電質上方。該對源極/汲極區域安置於該閘極介電質之對置側上。
在一些實施例中,一種半導體裝置包含一半導體基板、一第一半導體裝置及一第二半導體裝置。該第一半導體裝置包含一第一閘極介電質、一第一閘極電極及一對第一源極/汲極區域。該第一閘極介電質安置於該半導體基板中以具有界定低於該半導體基板之一上表面之一第一上邊界之一凹形輪廓。該第一閘極電極安置於該第一閘極介電質上方。該對第一源極/汲極區域安置於該第一閘極介電質之對置側上。該第二半導體裝置包含一第二閘極介電質、一第二閘極電極及一對第二源極/汲極區域。該第二閘極介電質安置於該半導體基板上方,其中該第二閘極介電質具有高於該半導體基板之該上表面之一第二上邊界。該第二閘極電極安置於該第二閘極介電質上方。該對第二源極/汲極區域安置於該第二閘極介電質之對置側上。
在一些實施例中,一種用於製作一半導體裝置之方法包含以下操作。接收一半導體基板。在該半導體基板中形成一第一隔離結構。 自一上表面部分移除該第一隔離結構之一部分以形成具有一凹形輪廓之一閘極介電質。在該凹槽中及該第一隔離結構之該上表面上方形成一閘極電極。在該閘極介電質之對置側上之該半導體基板中形成一對源極/汲極區域。
上文已概述若干實施例之結構,使得熟悉技術者可較佳理解本揭露之態樣。熟悉技術者應瞭解,其可易於將本揭露用作用於設計或修改用於實施相同目的及/或達成本文中所引入之實施例之相同優點之其他程序及結構的一基礎。熟悉技術者亦應認知,此等等效建構不應背離本揭露之精神及範疇,且其可在不背離本揭露之精神及範疇之情況下對本文作出各種改變、替換及更改。
1‧‧‧半導體裝置
10‧‧‧半導體基板
10U‧‧‧上表面
23‧‧‧閘極介電質
23B‧‧‧下界面
24‧‧‧第二隔離結構
24B‧‧‧下表面/下界面
24U‧‧‧上表面
27‧‧‧間隔件
30‧‧‧第一井區
34‧‧‧第二井區
38‧‧‧第三井區
42‧‧‧閘極電極
44‧‧‧源極/汲極區域
46‧‧‧接觸區域
50‧‧‧層間介電質(ILD)
231‧‧‧第一部分
231U‧‧‧上邊界
232‧‧‧第二部分
421‧‧‧第一區段
421U‧‧‧上表面
422‧‧‧第二區段
422U‧‧‧上表面
D1‧‧‧第一方向
D2‧‧‧第二方向

Claims (10)

  1. 一種半導體裝置,其包括:一半導體基板;複數個隔離結構,其位於該半導體基板中;一閘極介電質,其位於該半導體基板中以具有界定低於該半導體基板之一上表面之一上邊界之一凹形輪廓,其中該閘極介電質包括沿一第一方向延伸之一第一部分和沿一第二方向延伸之一第二部分,且該第一部分及該第二部分彼此連接以形成該凹形輪廓,其中該第二部分之一上邊界實質上齊平於該半導體基板之一上表面和該等隔離結構之一上表面,該閘極介電質之一深度實質上相同於該等隔離結構之深度,且該閘極介電質之一材料和該等隔離結構之一材料相同;一閘極電極,其安置於該閘極介電質上方,其中該閘極電極包括該閘極介電質之該第一部分上方之一第一區段及連接至該第一區段且沿該閘極介電質之該第二部分延伸之一第二區段,該第二區段之一下表面實質上齊平於該半導體基板之該上表面;及一對源極/汲極區域,其等位於該閘極介電質之對置側上。
  2. 如請求項1之半導體裝置,其中該閘極電極具有一凹形輪廓。
  3. 如請求項1之半導體裝置,其中該第一方向實質上為一側向方向,且該第二方向實質上為一垂直方向。
  4. 如請求項1之半導體裝置,其中該第一區段之一上表面低於或實質上齊平於該半導體基板之該上表面。
  5. 如請求項1之半導體裝置,其進一步包括位於該半導體基板中且分別位於該對源極/汲極區域下方之一對第一井區,其中該對第一井區之一摻雜類型相同於該對源極/汲極區域之摻雜類型,且該對第一井區之摻雜濃度低於該對源極/汲極區域之摻雜濃度。
  6. 如請求項5之半導體裝置,其進一步包括位於該半導體基板中且介於該對第一井區之間之一第二井區,其中該第二井區之一摻雜類型與該對第一井區之摻雜類型相反,且該對第一井區被該第二井區分開。
  7. 如請求項6之半導體裝置,其中該對第一井區相對於該第二井區對稱配置。
  8. 一種半導體裝置,其包括:一半導體基板;一第一半導體裝置,其包括:一第一閘極介電質,其位於該半導體基板中以具有界定低於該半導體基板之一上表面之一第一上邊界之一凹形輪廓;一第一閘極電極,其安置於該第一閘極介電質上方,該第一閘極電極之一下表面實質上齊平於該半導體基板之該上表面;一對第一源極/汲極區域,其等位於該第一閘極介電質之對置側 上;一對第一井區,其等位於該半導體基板中且分別位於該對源極/汲極區域下方;一第二井區,其位於該半導體基板中且介於該對第一井區之間;一對接觸區域,其等位於該對第一源極/汲極區域之對置側上;及一對第三井區,其等位於該半導體基板中且分別位於該對接觸區域下方;及一第二半導體裝置,其包括:一第二閘極介電質,其位於該半導體基板上方,其中該第二閘極介電質具有高於該半導體基板之該上表面之一第二上邊界;一第二閘極電極,其安置於該第二閘極介電質上方;及一對第二源極/汲極區域,其等位於該第二閘極介電質之對置側上。
  9. 如請求項8之半導體裝置,其進一步包括該半導體基板中之複數個隔離結構,且該第一閘極介電質之一深度實質上相同於該等隔離結構之深度。
  10. 一種用於製作一半導體裝置之方法,其包括:接收一半導體基板;在該半導體基板中形成一第一隔離結構;自一上表面部分移除該第一隔離結構之一部分以形成具有一凹形輪廓之一閘極介電質; 在該閘極介電質上方形成一閘極電極,其中該閘極電極之一下表面實質上齊平於該半導體基板之一上表面;及在該閘極介電質之對置側上之該半導體基板中形成一對源極/汲極區域。
TW108106035A 2018-05-23 2019-02-22 半導體裝置及其製作方法 TWI769368B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US15/987,318 US10686047B2 (en) 2018-05-23 2018-05-23 Semiconductor device and method for manufacturing the same
US15/987,318 2018-05-23

Publications (2)

Publication Number Publication Date
TW202004861A TW202004861A (zh) 2020-01-16
TWI769368B true TWI769368B (zh) 2022-07-01

Family

ID=68613855

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108106035A TWI769368B (zh) 2018-05-23 2019-02-22 半導體裝置及其製作方法

Country Status (3)

Country Link
US (3) US10686047B2 (zh)
CN (1) CN110534571B (zh)
TW (1) TWI769368B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113809008A (zh) * 2020-06-12 2021-12-17 中芯国际集成电路制造(北京)有限公司 半导体结构及其形成方法
TWI809643B (zh) * 2021-10-26 2023-07-21 南亞科技股份有限公司 半導體元件結構
EP4290585A1 (en) * 2022-06-08 2023-12-13 Nexperia B.V. Lateral oriented metal-oxide-semiconductor, mos device comprising a semiconductor body

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5495122A (en) * 1993-05-20 1996-02-27 Fuji Electric Co., Ltd. Insulated-gate semiconductor field effect transistor which operates with a low gate voltage and high drain and source voltages
US20100006934A1 (en) * 2008-07-09 2010-01-14 Ru-Yi Su Gate Electrodes of HVMOS Devices Having Non-Uniform Doping Concentrations
US20100140687A1 (en) * 2008-12-04 2010-06-10 Chen-Liang Chu High-Voltage MOS Devices Having Gates Extending into Recesses of Substrates
US20100197090A1 (en) * 2009-02-03 2010-08-05 Samsung Electronics Co., Ltd. Method of fabricating semiconductor device having transistor
US20150014768A1 (en) * 2013-07-10 2015-01-15 United Microelectronics Corp. High voltage metal-oxide-semiconductor transistor device and manufacturing method thereof

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3981028B2 (ja) * 2002-09-11 2007-09-26 株式会社東芝 半導体装置
CN100561689C (zh) * 2004-06-24 2009-11-18 应用材料股份有限公司 用于形成晶体管的方法
US8501610B2 (en) * 2009-04-28 2013-08-06 Taiwan Semiconductor Manufacturing Company, Ltd. Non-volatile memories and methods of fabrication thereof
JP5662865B2 (ja) * 2010-05-19 2015-02-04 ルネサスエレクトロニクス株式会社 半導体装置およびその製造方法
CN102376769B (zh) * 2010-08-18 2013-06-26 中国科学院微电子研究所 超薄体晶体管及其制作方法
US8735991B2 (en) * 2011-12-01 2014-05-27 Taiwan Semiconductor Manufacturing Company, Ltd. High gate density devices and methods
US8865549B2 (en) * 2012-12-07 2014-10-21 Texas Instruments Incorporated Recessed channel insulated-gate field effect transistor with self-aligned gate and increased channel length
US9583564B2 (en) * 2013-03-15 2017-02-28 Taiwan Semiconductor Manufacturing Company, Ltd. Isolation structure
US8946819B2 (en) * 2013-05-08 2015-02-03 Globalfoundries Singapore Pte. Ltd. Silicon-on-insulator integrated circuits with local oxidation of silicon and methods for fabricating the same

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5495122A (en) * 1993-05-20 1996-02-27 Fuji Electric Co., Ltd. Insulated-gate semiconductor field effect transistor which operates with a low gate voltage and high drain and source voltages
US20100006934A1 (en) * 2008-07-09 2010-01-14 Ru-Yi Su Gate Electrodes of HVMOS Devices Having Non-Uniform Doping Concentrations
US20100140687A1 (en) * 2008-12-04 2010-06-10 Chen-Liang Chu High-Voltage MOS Devices Having Gates Extending into Recesses of Substrates
US20100197090A1 (en) * 2009-02-03 2010-08-05 Samsung Electronics Co., Ltd. Method of fabricating semiconductor device having transistor
US20150014768A1 (en) * 2013-07-10 2015-01-15 United Microelectronics Corp. High voltage metal-oxide-semiconductor transistor device and manufacturing method thereof

Also Published As

Publication number Publication date
TW202004861A (zh) 2020-01-16
US10985256B2 (en) 2021-04-20
US11538914B2 (en) 2022-12-27
CN110534571A (zh) 2019-12-03
CN110534571B (zh) 2022-12-06
US20190363165A1 (en) 2019-11-28
US20200295148A1 (en) 2020-09-17
US20210226025A1 (en) 2021-07-22
US10686047B2 (en) 2020-06-16

Similar Documents

Publication Publication Date Title
TWI695488B (zh) 具有整合式高k金屬控制閘之非揮發性分離閘記憶體單元及其製造方法
US20210280577A1 (en) Recessed STI as the Gate Dielectric of HV Device
CN108565261B (zh) 半导体器件及其制造方法
JP4947931B2 (ja) 半導体装置
US8253217B2 (en) Seal ring structure in semiconductor devices
US8680597B2 (en) Method and apparatus for improving gate contact
TWI573274B (zh) 半導體結構及其製造方法
CN111081757B (zh) 半导体装置与其制作方法
TWI389249B (zh) Semiconductor device and manufacturing method thereof
US11538914B2 (en) Semiconductor device
US10032786B2 (en) Semiconductor device and manufacturing method thereof
KR20050004086A (ko) 반도체 장치 및 그 제조 방법
TWI721515B (zh) 用於中電壓裝置的凹槽閘極
JP6238235B2 (ja) 半導体装置
TWI539557B (zh) 以單一多晶矽層來形成浮動閘極記憶體胞元之半導體記憶體陣列的自 我對齊方法
US9070769B2 (en) Semiconductor device with a depletion channel and method of manufacturing the same
JP5214909B2 (ja) 半導体装置の製造方法
JP2008235925A (ja) 半導体装置の製造方法
KR20230086068A (ko) 고전압 소자, 고전압 소자를 포함하는 반도체 소자 및 반도체 소자를 제조하는 방법
CN117316919A (zh) 沟槽电容器及其制备方法
TWI518842B (zh) 半導體元件的製造方法
JP2005311173A (ja) 半導体記憶装置および半導体記憶装置の製造方法
JP2008277623A (ja) 半導体装置およびその製造方法
JP2016115699A (ja) 半導体装置の製造方法