TWI754420B - 半導體結構與其製作方法 - Google Patents
半導體結構與其製作方法 Download PDFInfo
- Publication number
- TWI754420B TWI754420B TW109136017A TW109136017A TWI754420B TW I754420 B TWI754420 B TW I754420B TW 109136017 A TW109136017 A TW 109136017A TW 109136017 A TW109136017 A TW 109136017A TW I754420 B TWI754420 B TW I754420B
- Authority
- TW
- Taiwan
- Prior art keywords
- layer
- source
- fin
- top layer
- drain epitaxial
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 67
- 238000004519 manufacturing process Methods 0.000 title claims description 18
- 238000002844 melting Methods 0.000 claims abstract description 271
- 239000002019 doping agent Substances 0.000 claims abstract description 91
- 230000008018 melting Effects 0.000 claims description 264
- 238000000034 method Methods 0.000 claims description 88
- 238000000137 annealing Methods 0.000 claims description 31
- 239000000758 substrate Substances 0.000 claims description 29
- 239000000463 material Substances 0.000 claims description 25
- 238000000151 deposition Methods 0.000 claims description 12
- 230000007547 defect Effects 0.000 claims description 10
- 230000003213 activating effect Effects 0.000 claims description 5
- 239000013078 crystal Substances 0.000 description 71
- 230000008569 process Effects 0.000 description 57
- 238000005224 laser annealing Methods 0.000 description 38
- 229910000577 Silicon-germanium Inorganic materials 0.000 description 17
- 238000001994 activation Methods 0.000 description 17
- 229910052732 germanium Inorganic materials 0.000 description 17
- 230000004913 activation Effects 0.000 description 15
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 description 15
- 229910052799 carbon Inorganic materials 0.000 description 14
- LEVVHYCKPQWKOP-UHFFFAOYSA-N [Si].[Ge] Chemical compound [Si].[Ge] LEVVHYCKPQWKOP-UHFFFAOYSA-N 0.000 description 12
- 238000009792 diffusion process Methods 0.000 description 12
- 239000002184 metal Substances 0.000 description 11
- 229910052751 metal Inorganic materials 0.000 description 11
- 229910052710 silicon Inorganic materials 0.000 description 11
- OKTJSMMVPCPJKN-UHFFFAOYSA-N Carbon Chemical compound [C] OKTJSMMVPCPJKN-UHFFFAOYSA-N 0.000 description 9
- 230000036961 partial effect Effects 0.000 description 9
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 8
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 8
- 229910052698 phosphorus Inorganic materials 0.000 description 8
- 239000011574 phosphorus Substances 0.000 description 8
- 239000010703 silicon Substances 0.000 description 8
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 7
- 229910052796 boron Inorganic materials 0.000 description 7
- 230000005669 field effect Effects 0.000 description 6
- 239000011159 matrix material Substances 0.000 description 6
- 238000005229 chemical vapour deposition Methods 0.000 description 5
- 239000007943 implant Substances 0.000 description 5
- 230000002829 reductive effect Effects 0.000 description 5
- 125000006850 spacer group Chemical group 0.000 description 5
- 229910021417 amorphous silicon Inorganic materials 0.000 description 4
- 230000015572 biosynthetic process Effects 0.000 description 4
- 230000008859 change Effects 0.000 description 4
- 238000002955 isolation Methods 0.000 description 4
- 238000001004 secondary ion mass spectrometry Methods 0.000 description 4
- 229910021332 silicide Inorganic materials 0.000 description 4
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 description 4
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 3
- HMDDXIMCDZRSNE-UHFFFAOYSA-N [C].[Si] Chemical compound [C].[Si] HMDDXIMCDZRSNE-UHFFFAOYSA-N 0.000 description 3
- 239000000370 acceptor Substances 0.000 description 3
- 230000004888 barrier function Effects 0.000 description 3
- 238000005530 etching Methods 0.000 description 3
- 239000000945 filler Substances 0.000 description 3
- 238000003384 imaging method Methods 0.000 description 3
- 238000002513 implantation Methods 0.000 description 3
- 230000000670 limiting effect Effects 0.000 description 3
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 3
- 229910052814 silicon oxide Inorganic materials 0.000 description 3
- 230000003746 surface roughness Effects 0.000 description 3
- 238000004627 transmission electron microscopy Methods 0.000 description 3
- XKRFYHLGVUSROY-UHFFFAOYSA-N Argon Chemical compound [Ar] XKRFYHLGVUSROY-UHFFFAOYSA-N 0.000 description 2
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 description 2
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 2
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 2
- NRTOMJZYCJJWKI-UHFFFAOYSA-N Titanium nitride Chemical compound [Ti]#N NRTOMJZYCJJWKI-UHFFFAOYSA-N 0.000 description 2
- HIVGXUNKSAJJDN-UHFFFAOYSA-N [Si].[P] Chemical compound [Si].[P] HIVGXUNKSAJJDN-UHFFFAOYSA-N 0.000 description 2
- 238000010521 absorption reaction Methods 0.000 description 2
- 239000000460 chlorine Substances 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- BHEPBYXIRTUNPN-UHFFFAOYSA-N hydridophosphorus(.) (triplet) Chemical compound [PH] BHEPBYXIRTUNPN-UHFFFAOYSA-N 0.000 description 2
- 238000010348 incorporation Methods 0.000 description 2
- 230000000873 masking effect Effects 0.000 description 2
- 229910021421 monocrystalline silicon Inorganic materials 0.000 description 2
- 150000004767 nitrides Chemical class 0.000 description 2
- BASFCYQUMIYNBI-UHFFFAOYSA-N platinum Chemical compound [Pt] BASFCYQUMIYNBI-UHFFFAOYSA-N 0.000 description 2
- 238000012545 processing Methods 0.000 description 2
- 239000007787 solid Substances 0.000 description 2
- 230000007480 spreading Effects 0.000 description 2
- 238000003892 spreading Methods 0.000 description 2
- 239000000126 substance Substances 0.000 description 2
- 238000012876 topography Methods 0.000 description 2
- 229910052721 tungsten Inorganic materials 0.000 description 2
- 239000010937 tungsten Substances 0.000 description 2
- -1 tungsten halogen Chemical class 0.000 description 2
- ZAMOUSCENKQFHK-UHFFFAOYSA-N Chlorine atom Chemical compound [Cl] ZAMOUSCENKQFHK-UHFFFAOYSA-N 0.000 description 1
- CPELXLSAUQHCOX-UHFFFAOYSA-N Hydrogen bromide Chemical compound Br CPELXLSAUQHCOX-UHFFFAOYSA-N 0.000 description 1
- 229910052581 Si3N4 Inorganic materials 0.000 description 1
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 1
- 230000004075 alteration Effects 0.000 description 1
- 238000005280 amorphization Methods 0.000 description 1
- 238000013459 approach Methods 0.000 description 1
- 229910052786 argon Inorganic materials 0.000 description 1
- 230000008901 benefit Effects 0.000 description 1
- 239000000969 carrier Substances 0.000 description 1
- 229910052801 chlorine Inorganic materials 0.000 description 1
- 150000001875 compounds Chemical class 0.000 description 1
- 238000010276 construction Methods 0.000 description 1
- 238000001816 cooling Methods 0.000 description 1
- 229910021419 crystalline silicon Inorganic materials 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 230000001627 detrimental effect Effects 0.000 description 1
- 229910003460 diamond Inorganic materials 0.000 description 1
- 239000010432 diamond Substances 0.000 description 1
- 229910000449 hafnium oxide Inorganic materials 0.000 description 1
- WIHZLLGSGQNAGK-UHFFFAOYSA-N hafnium(4+);oxygen(2-) Chemical compound [O-2].[O-2].[Hf+4] WIHZLLGSGQNAGK-UHFFFAOYSA-N 0.000 description 1
- 229910052736 halogen Inorganic materials 0.000 description 1
- 239000001307 helium Substances 0.000 description 1
- 229910052734 helium Inorganic materials 0.000 description 1
- SWQJXJOGLNCZEY-UHFFFAOYSA-N helium atom Chemical compound [He] SWQJXJOGLNCZEY-UHFFFAOYSA-N 0.000 description 1
- 238000011065 in-situ storage Methods 0.000 description 1
- 239000011261 inert gas Substances 0.000 description 1
- 238000010849 ion bombardment Methods 0.000 description 1
- 150000002500 ions Chemical group 0.000 description 1
- 238000001459 lithography Methods 0.000 description 1
- 238000001819 mass spectrum Methods 0.000 description 1
- 230000007246 mechanism Effects 0.000 description 1
- 239000000155 melt Substances 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 229910052759 nickel Inorganic materials 0.000 description 1
- 229910052757 nitrogen Inorganic materials 0.000 description 1
- 229920002120 photoresistant polymer Polymers 0.000 description 1
- 229910052697 platinum Inorganic materials 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 239000002243 precursor Substances 0.000 description 1
- 238000011112 process operation Methods 0.000 description 1
- 238000001953 recrystallisation Methods 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
- MZLGASXMSKOWSE-UHFFFAOYSA-N tantalum nitride Chemical compound [Ta]#N MZLGASXMSKOWSE-UHFFFAOYSA-N 0.000 description 1
- TXEYQDLBPFQVAA-UHFFFAOYSA-N tetrafluoromethane Chemical compound FC(F)(F)F TXEYQDLBPFQVAA-UHFFFAOYSA-N 0.000 description 1
- 239000010936 titanium Substances 0.000 description 1
- 229910052719 titanium Inorganic materials 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 1
- 229910052724 xenon Inorganic materials 0.000 description 1
- FHNFHKCVQCLJFQ-UHFFFAOYSA-N xenon atom Chemical compound [Xe] FHNFHKCVQCLJFQ-UHFFFAOYSA-N 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/7842—Field effect transistors with field effect produced by an insulated gate means for exerting mechanical stress on the crystal lattice of the channel region, e.g. using a flexible substrate
- H01L29/7848—Field effect transistors with field effect produced by an insulated gate means for exerting mechanical stress on the crystal lattice of the channel region, e.g. using a flexible substrate the means being located in the source/drain region, e.g. SiGe source and drain
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/785—Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
- H01L29/7851—Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET with the body tied to the substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02436—Intermediate layers between substrates and deposited layers
- H01L21/02439—Materials
- H01L21/02441—Group 14 semiconducting materials
- H01L21/02447—Silicon carbide
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02436—Intermediate layers between substrates and deposited layers
- H01L21/02439—Materials
- H01L21/02441—Group 14 semiconducting materials
- H01L21/0245—Silicon, silicon germanium, germanium
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02518—Deposited layers
- H01L21/02521—Materials
- H01L21/02524—Group 14 semiconducting materials
- H01L21/02529—Silicon carbide
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02518—Deposited layers
- H01L21/02521—Materials
- H01L21/02524—Group 14 semiconducting materials
- H01L21/02532—Silicon, silicon germanium, germanium
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02518—Deposited layers
- H01L21/0257—Doping during depositing
- H01L21/02573—Conductivity type
- H01L21/02576—N-type
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02612—Formation types
- H01L21/02617—Deposition types
- H01L21/0262—Reduction or decomposition of gaseous compounds, e.g. CVD
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02656—Special treatments
- H01L21/02664—Aftertreatments
- H01L21/02667—Crystallisation or recrystallisation of non-monocrystalline semiconductor materials, e.g. regrowth
- H01L21/02675—Crystallisation or recrystallisation of non-monocrystalline semiconductor materials, e.g. regrowth using laser beams
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02656—Special treatments
- H01L21/02664—Aftertreatments
- H01L21/02667—Crystallisation or recrystallisation of non-monocrystalline semiconductor materials, e.g. regrowth
- H01L21/02675—Crystallisation or recrystallisation of non-monocrystalline semiconductor materials, e.g. regrowth using laser beams
- H01L21/02686—Pulsed laser beam
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02656—Special treatments
- H01L21/02664—Aftertreatments
- H01L21/02667—Crystallisation or recrystallisation of non-monocrystalline semiconductor materials, e.g. regrowth
- H01L21/02691—Scanning of a beam
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
- H01L21/822—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
- H01L21/8232—Field-effect technology
- H01L21/8234—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
- H01L21/823418—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the source or drain structures, e.g. specific source or drain implants or silicided source or drain structures or raised source or drain structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
- H01L21/822—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
- H01L21/8232—Field-effect technology
- H01L21/8234—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
- H01L21/823431—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of transistors with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66787—Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel
- H01L29/66795—Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/785—Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
- H01L29/7853—Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET the body having a non-rectangular crossection
- H01L29/7854—Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET the body having a non-rectangular crossection with rounded corners
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66545—Unipolar field-effect transistors with an insulated gate, i.e. MISFET using a dummy, i.e. replacement gate in a process wherein at least a part of the final gate is self aligned to the dummy gate
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Manufacturing & Machinery (AREA)
- Ceramic Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Optics & Photonics (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
本揭示案係針對具有源極/汲極磊晶堆疊的半導體結構,源極/汲極磊晶堆疊具有低熔點頂層及高熔點底層。舉例而言,半導體結構包括設置在鰭部上的閘極結構,及形成於鰭部未被閘極結構覆蓋的部分中的凹槽。此外,半導體結構包括設置在凹槽中的源極/汲極磊晶堆疊,其中源極/汲極磊晶堆疊具有底層及頂層,頂層與底層相比具有較高經活化摻雜劑濃度。
Description
本揭示案是關於一種半導體結構與其製作方法。
半導體材料中的摻雜劑僅在該些摻雜劑為半導體之晶體結構的部分時才可用作供體或受體。出於此原因,需要使半導體材料(例如矽)中的摻雜劑活化。經活化摻雜劑可用作電子之供體或受體,例如表現為關於半導體材料之n型或p型摻雜劑。若摻雜劑佔據半導體材料中之格隙空間,則該摻雜劑被視作未活化,且該摻雜劑作為摻雜劑係無效的(例如,該摻雜劑無法用作供體或受體)。可向經摻雜之半導體材料提供熱能以將摻雜劑自格隙空間移動至晶體位點,該製程被稱作「活化」或「晶體活化」。
根據本揭示案的一些實施例,一種半導體結構包括設置在基板上的鰭部,其中鰭部及基板包括半導體材料。半導體結構進一步包括設置在鰭部上的閘極結構,其中閘極結構環繞該鰭部的側壁表面的一部分。另外,半導體結構包括凹槽及設置在凹槽中的源極/汲極磊晶堆疊,凹槽形
成於鰭部的一部分中且鄰近閘極結構。源極/汲極磊晶堆疊具有底層及頂層,頂層具有比底層更高的經活化摻雜劑濃度。半導體結構包括觸點,觸點設置在源極/汲極磊晶堆疊的頂層上且鄰近閘極結構。
根據本揭示案的一些實施例,一種半導體結構的製作方法包括:在基板上形成鰭部;在鰭部上形成犧牲閘極結構,犧牲閘極結構環繞鰭部的頂表面的部分及鰭部的側壁表面的一部分;使鰭部未被犧牲閘極結構覆蓋的一部分凹入;在鰭部的凹入部分中形成源極/汲極磊晶堆疊,其中形成源極/汲極磊晶堆疊包括:使具有晶體微結構的底層生長,以及在底層上使具有非晶微結構的頂層生長,其中頂層具有與底層不同的熔點。方法進一步包括藉由雷射使源極/汲極磊晶堆疊退火,以在頂層中形成熔融前部。
根據本揭示案的一些實施例,一種半導體結構的製作方法包括在基板上形成鰭部以及在鰭部上形成閘極結構。方法進一步包括使鰭部未被閘極結構覆蓋的部分凹入以及在鰭部的凹入部分上形成源極/汲極磊晶堆疊;其中形成源極/汲極磊晶堆疊包括沉積具有第一摻雜劑的第一層,以及沉積具有第二摻雜劑的第二層,其中第二層沉積在第一層上且具有比第一層更低的熔點。方法亦包括將源極/汲極磊晶堆疊暴露於退火源,以使第一及第二層中的第一及第二摻雜劑活化。
100:電晶體結構
110:鰭部
120:單晶源極/汲極堆疊
130:通道區域
140:基板
150:雷射光束
160:熔融前部
200:電晶體結構
210:半導體鰭部
220:半導體基板
230:源極/汲極磊晶堆疊
230A:非晶低熔點頂層
230B:單晶高熔點底層
240:隔離層
250:雷射光束
300:曲線
310:曲線
320:斜率
400:單晶頂層
410:界面
420:頂表面
500:方法
510:操作
520:操作
530:操作
540:操作
550:操作
600:鰭部
610:基板
620:介電層
630:閘極結構
630A:犧牲閘極電極
630B:犧牲閘極介電層
630C:間隔層
700:經凹入鰭部部分
800:源極/汲極磊晶堆疊
810:低熔點頂層
820:高熔點底層
830:雷射光束
900:介電層
910:金屬閘極電極堆疊
920:閘極介電層堆疊
930:矽化物
940:金屬填充物
950:觸點
AB:線
CD:線
EF:線
T:總厚度
T1:厚度
本揭示案之態樣當結合隨附諸圖閱讀時自以下詳細描述最佳地理解。應注意,根據業界中的慣例,各種特徵並未按比例繪製。事實上,為了論述清楚,可任意地增大或減小各種特徵的尺寸。
第1圖係根據一些實施例的形成於鰭部上且具有單晶源極/汲極堆疊的電晶體結構之例示性陣列在雷射退火製程期間的部分橫截面視圖。
第2圖係根據一些實施例的具有源極/汲極磊晶堆疊的電晶體結構在雷射退火製程期間的部分橫截面視圖,該些源極/汲極磊晶堆疊具有非晶低熔點頂層及單晶高熔點底層。
第3圖係根據一些實施例的具有頂部低熔點頂層及底部高熔點頂層的源極/汲極磊晶堆疊在雷射退火製程之後的與擴展電阻率剖面(spreading resistivity profile;SRP)疊加的二次離子質譜(secondary ion mass spectroscopy;SIMS)剖面。
第4圖係根據一些實施例的具有源極/汲極磊晶堆疊的電晶體結構的橫截面視圖,該些源極/汲極磊晶堆疊具有經雷射退火之單晶頂層及單晶底層。
第5圖係根據一些實施例的用於形成具有低熔點頂層及高熔點底層的源極/汲極磊晶堆疊的方法的流程圖。
第6圖係根據一些實施例的電晶體結構沿x方向及y方向的部分橫截面視圖。
第7圖係根據一些實施例的電晶體結構之凹入式鰭部部分沿x方向及y方向的部分橫截面視圖。
第8圖係根據一些實施例的在鰭部之凹入部分上形成具有低熔點頂層及高熔點底層的源極/汲極磊晶堆疊之後的電晶體結構沿x方向及y方向的部分橫截面視圖。
第9圖係根據一些實施例的在具有低熔點頂層及高熔點底層的源極/汲極磊晶堆疊上形成觸點之後的電晶體結構沿x方向及y方向的部分橫截面視圖。
第10圖係根據一些實施例的電晶體結構沿x方向及y方向的部分橫截面視圖。
第11圖係根據一些實施例的電晶體結構之凹入式鰭部部分沿x方向及y方向的部分橫截面視圖。
以下揭示內容提供了用於實施所提供標的不同特徵的不同實施例或實例。下文描述組件及佈置之特定實例以簡化本揭示案。當然,此些僅為實例,且並不意欲為限制性的。舉例而言,在如下描述中第一特徵在第二特徵之上形成可包括其中第一特徵與第二特徵直接接觸形成的實施例,且亦可包括其中額外特徵可在第一特徵與第二特徵之間形成,以使得第一特徵與第二特徵可不直接接觸的實施例。
另外,為了描述簡單起見,可在本文中使用諸如「在......之下」、「在......下方」、「下部」、「在......
上方」、「上部」及其類似術語的空間相對術語,以描述如諸圖中所圖示的一個元件或特徵與另一(其他)元件或特徵的關係。除了諸圖中所描繪之定向以外,該些空間相對術語意欲涵蓋裝置在使用中或操作中的不同定向。設備可以其他方式定向(旋轉90度或以其他定向),且可同樣相應地解釋本文中所使用的空間相對描述詞。
如本文中所使用,術語「標稱」係指元件或製程操作的特性或參數的期望值或目標值,產品或製程的設計階段期間的設置,以及高於及/或低於該期望值的值範圍。該值範圍通常係由製造製程中的略微改變或公差引起。
在一些實施例中,術語「約」及「實質上」可表示在值的5%(例如,值的±1%、±2%、±3%、±4%、±5%)範圍內改變的給定量的值。在一些實施例中,術語「約」及「實質上」表示基於例如由製造製程、製造操作或製造工具所提供的能力的其他值。
如本文中所使用,術語「垂直」意謂與基板的表面名義上垂直。
擴散係描述一種材料(例如,摻雜劑)穿過另一種材料(例如,半導體基質)的移動的基本特性。擴散係自相對較高摻雜劑濃度之區域擴散至低摻雜劑濃度之區域中。不同的摻雜劑物質在例如矽(Si)、矽鍺(SiGe)、矽碳(SiC)或矽磷(SP)之半導體基質材料內可具有不同的擴散率;且擴散率愈高,則摻雜劑愈快移動至半導體基質材料中。由於摻雜劑物質在半導體基質材料中的擴散速率隨溫度增加,
因此熱擴散為半導體製造中用於使摻雜劑物質移動穿過半導體晶格的主要機制。存在用於為摻雜劑擴散提供熱能的兩種基本方法:爐內退火及快速熱退火(rapid thermal anneal;RTA)。
爐內退火係如下方法:使半導體基質材料(例如,半導體晶圓)在約30min之持續時間內在例如約800℃與約910℃之間的熱壁爐中退火。然而,此持續時間及溫度下的退火週期可導致大範圍的(例如,未嚴格控制的)摻雜劑擴散,此大範圍擴散對於某些積體電路製造製程(例如,源極/汲極活化)而言是不合需要的。此外,爐內退火並非局部地施加熱,而是全域地施加熱。亦即,在爐內退火時半導體材料上存在的每一層及/或結構在退火製程的持續時間內經受高溫。此情形可對積體電路(integrated circuit;IC)製造造成限制。
RTA製程藉由在目標溫度下(例如,在約910℃或更高溫度下)使用快速升溫(例如,在毫秒(ms)或奈秒(ns)範圍內)及短延續時間(例如,在秒或次秒範圍內)來使半導體材料退火。此外,RTA可為選擇性的,且局部或全域地提供熱。RTA的類型包括用燈(例如,鹵鎢燈)進行熱退火或用雷射進行熱退火(例如,雷射退火)。用燈進行之RTA可為全域退火,此係由於半導體表面(例如,頂部表面、底部表面或兩個表面)一次性地暴露於燈照。另一方面,雷射退火由於其光束尺寸(例如,介於約25mm2與約100mm2之間)及精確的能量輸出而提供
定位精度及熱傳遞精度。由於此特性,雷射退火為用於IC製造中的源極/汲極摻雜劑活化的較佳方法。
藉助於實例且非限制,在雷射退火製程期間,脈衝雷射光束以約100mm/s之速度掃描半導體表面(例如,半導體晶圓的表面)。由於雷射的光束尺寸(例如,介於約25mm2與約100mm2之間),可實現局部退火。可經由製程條件來控制退火深度,該些製程條件諸如雷射光束的雷射能量或波長、每位點之脈衝數及延續時間(例如,雷射器在每一位點上消耗的時間)。
然而,源極/汲極磊晶層之摻雜劑活化即使在雷射退火製程的情況下亦面臨挑戰。此係由於電晶體的源極/汲極區域與雷射的光束尺寸相比較小。此問題由於電晶體以及電晶體的源極/汲極區域隨著每一技術更新(例如,隨著每一技術節點)而縮小的尺寸而加劇。舉例而言,隨著源極/汲極區域縮小,來自雷射光束的熱量可傳播至源極/汲極區域外部的區域,諸如位於電晶體的源極區域與汲極區域之間的鰭部區域。此情形可關於第1圖進行描述,該圖係形成於鰭部110上且具有單晶源極/汲極堆疊120及通道區域130的電晶體結構100的例示性陣列沿x軸的部分橫截面視圖。鰭部110設置在基板140上。當雷射光束150開始掃描基板140的表面時,雷射光束150產生的熱量形成在單晶源極/汲極堆疊120外部延伸(例如,延伸至鰭部110及通道區域130)的熔融前部160。因此,鰭部110可發生變形,此變形損害電晶體的電氣特性。為了減
小鰭部變形,需要修改雷射退火條件,使得雷射光束產生的熱量減少且更好地控制熔融前部160。然而,減少雷射光束產生的熱量可影響單晶源極/汲極堆疊120內的摻雜劑活化過程。舉例而言,由於此改變,更少的摻雜劑將活化。
為了解決此等挑戰,本文中描述的實施例係針對具有低熔點「頂(top)」層及高熔點「底(bottom)」層的源極/汲極磊晶堆疊的形成。在一些實施例中,低熔點頂層為多晶或非晶所沉積的,且高熔點底層為單晶所沉積的。在其他實施例中,低熔點頂層及高熔點底層皆為單晶或多晶所沉積的,但具有不同化學計量比。在一些實施例中,所沉積的非晶低熔點頂層由於雷射退火製程而再結晶,且相比於高熔點底層具有較高的缺陷密度。此外,由於雷射退火製程,低熔點頂層相比於高熔點底層具有較高的經活化摻雜劑濃度。在一些實施例中,僅低熔點頂層中的摻雜劑在雷射退火製程期間活化。根據一些實施例,針對本文中所揭示的源極/汲極磊晶堆疊,可使用功率降低的雷射光束。由此,可避免雷射退火製程期間的鰭部變形。
第2圖係形成於半導體鰭部210上的例示性電晶體結構200沿x軸的橫截面視圖。應注意,鰭部的長度平行於第2圖中展示的x軸。半導體鰭部210設置在半導體基板220上,且凹入以促進源極/汲極磊晶堆疊230之形成。半導體鰭部210經由隔離層240在橫向方向上與其他電晶體結構隔離。在一些實施例中,每一源極/汲極磊晶堆
疊230包括所沉積的非晶低熔點頂層230A及所沉積的單晶高熔點底層230B。如本文中所使用,「頂」層係指沿z軸距半導體基板220較遠定位(或設置)的層,且「底」層係指沿z軸距半導體基板220較近定位(或設置)的層。此外,如本文中所使用,術語「非晶(amorphous)」亦涵蓋多晶微結構(例如,具有小範圍晶格週期性的微結構)。
根據一些實施例,源極/汲極磊晶堆疊230中所包括的摻雜劑及半導體基質材料可基於電晶體結構200的類型進行選擇,例如電晶體結構200係n型場效電晶體(n-type field effect transistor;nFET)或p型場效電晶體(p-type field effect transistor;pFET)。在一些實施例中,nFET的源極/汲極磊晶堆疊(例如,n型源極/汲極磊晶堆疊)包括摻雜有磷(P)的應變矽碳(SiC)或應變矽磷(SiP)層,且p型場效電晶體(pFET)的源極/汲極磊晶堆疊(例如,p型源極/汲極磊晶堆疊)包括摻雜有硼(B)的應變矽鍺(SiGe)層。根據一些實施例,併入n型源極/汲極磊晶堆疊中的磷的量可多達約1×1021個原子/cm-3,且併入p型源極/汲極磊晶堆疊中的硼的量可多達約1×1021個原子/cm-3。藉助於實例且非限制,磷及硼摻雜劑可在與合適的前驅物一起生長期間併入源極/汲極磊晶堆疊230的層中。此外,非晶低熔點頂層230A及單晶高熔點底層230B可生長成具有實質上相等量的磷或硼濃度。
在一些實施例中,所沉積的非晶低熔點頂層230A
的熔點為約1420K(例如約1147℃),且單晶高熔點底層230B的熔點高於約1687K(例如1414℃);然而,兩個層包括相同材料且具有實質上相等的化學計量比(stoichiometry),例如針對SiGe源極/汲極磊晶堆疊具有實質上相等的Si/Ge比例;且針對SiC源極/汲極磊晶堆疊具有實質上相等的Si/C比例或針對SiP源極/汲極磊晶堆疊具有實質上相等的Si/P比例。根據一些實施例,源極/汲極磊晶堆疊230中的頂層與底層之間的熔點差異歸因於其微結構(例如,非晶與單晶)。在此實例中,單晶高熔點底層230B相比於非晶低熔點頂層230A具有更高的熔點(例如,約267K或約267℃的差值)。然而,此不具有限制性,且低熔點層與高熔點層之間可使用較小熔點差值,例如高於約200K。大於臨限值約200K(例如267K)的熔點差值確保熔融前部在雷射退火製程期間藉由雷射光束「選擇性地」形成且包括在非晶低熔點頂層230A內,而單晶高熔點底層230B保持固體。若前述層之間的熔點差值等於或小於約200K,則藉由雷射光束形成的熔融前部可延伸超出非晶低熔點頂層230A的邊界,例如延伸至高熔點底層230B及鰭部區域中。如先前所論述,此情形係不合需要的。因此,只要在雷射退火製程期間雷射光束所產生的熱量使源極/汲極磊晶堆疊230的溫度上升超過非晶低熔點頂層230A的熔點且低於單晶高熔點底層230B的熔點,即可實現前述選擇性。在一些實施例中,在雷射退火製程期間源極/汲極磊晶堆疊230的溫度
等於或大於非晶低熔點頂層230A的熔點且等於或小於單晶高熔點底層230B的熔點(例如,非晶低熔點頂層的熔點溫度雷射退火製程的溫度單晶高熔點底層的熔點溫度)。在此操作窗口中,可在非晶低熔點頂層230A的邊界內形成熔融區域,如第1圖中所示的熔融前部160。在一些實施例中,非晶低熔點頂層230A的熔點亦低於如半導體鰭部210之周圍材料的熔點,該些周圍材料的熔點在晶體矽的情況下可為約1687K(例如,接近單晶高熔點底層230B的熔點)。因此,在雷射退火製程期間,可最小化或避免半導體鰭部210的變形。
由於在非晶低熔點頂層230A中形成熔融前部需要較少熱量,如因非晶層的熔點較低,因此可降低雷射光束的功率。舉例而言,若源極/汲極磊晶堆疊僅包括單晶層,如單晶高熔點底層230B,則雷射光束將需要在例如約910焦耳下操作以形成熔融前部且使摻雜劑(例如硼或磷)活化。在該功率位準下,雷射光束亦將產生足夠的熱量而使半導體鰭部210變形,半導體鰭部與源極/汲極磊晶堆疊的單晶層具有實質上相同的熔點。另一方面,對於包括所沉積的非晶低熔點頂層230A及單晶高熔點底層230B的源極/汲極磊晶堆疊230,雷射光束將需要產生較少熱量且因此得以在較低功率設定下操作,例如在500焦耳下操作,根據一些實施例該功率減少約50%。
在一些實施例中,非晶低熔點頂層230A生長成佔據源極/汲極磊晶堆疊230總厚度的約30%與約75%之
間。換言之,且參照第2圖,所沉積的非晶低熔點頂層230A的厚度T1可介於源極/汲極磊晶堆疊230的總厚度T的約30%與約75%之間(例如,30% TT175% T或0.30T1/T0.75)。在一些實施例中,單晶高熔點底層230B在雷射退火製程期間用作非晶低熔點頂層230A的摻雜劑的擴散阻障層。此係因為單晶高熔點底層230B中未形成熔融前部,且因此自非晶低熔點頂層230A至單晶高熔點底層230B的摻雜劑的擴散會減緩(例如經阻斷)。若非晶低熔點頂層230A的厚度T1大於源極/汲極磊晶堆疊230的總厚度T的約75%(例如T1/T>0.75),則單晶高熔點底層230B的厚度將不足以阻斷來自非晶低熔點頂層230A的摻雜劑的擴散。因此,更少摻雜劑將在非晶低熔點頂層230A內經活化,此情形轉而可增加源極/汲極磊晶堆疊230的電阻。此外,摻雜劑擴散可在源極/汲極磊晶堆疊230與半導體鰭部210及/或半導體基板220的經摻雜區域之間形成不預期的漏電路徑。另外,較厚的非晶低熔點頂層230A可能需要雷射光束在雷射退火製程期間具有更長的延續時間及/或更高的功率設定,兩者皆不利於處理時間及成本。另一方面,若非晶低熔點頂層230A的厚度T1小於總厚度T的約30%(例如T1/T>30%),則在頂層中活化的摻雜劑的量將不足以提供源極/汲極磊晶堆疊230的可接受電阻。
在一些實施例中,所沉積的非晶低熔點頂層230A及單晶高熔點底層230B的微結構與熔點可經由該些層的
各別生長條件(諸如生長溫度及壓力)調整。舉例而言,且根據一些實施例,單晶高熔點底層230B可在約650℃與約800℃之間的溫度下且在約20托(Torr)與約300托之間的壓力下生長。相比而言,非晶低熔點頂層230A可在約450℃與約600℃之間的溫度下且在約300托與約400托之間的壓力下生長。換言之,單晶層相比於非晶磊晶層可在「較高」溫度及「較低」壓力下磊晶生長,該非晶磊晶層可在「較低」溫度及「較高」壓力下生長。在一些實施例中,前述條件可同樣應用於p型(例如摻雜硼之SiGe)及n型(例如摻雜磷之SiC及SiP)源極/汲極磊晶層的生長。
在一些實施例中,單晶高熔點底層230B及非晶低熔點頂層230A在同一處理反應腔中原位生長(例如,沒有真空破壞)。舉例而言,藉由使用加熱燈可實現快速處理溫度改變(例如,在約10s至約20s內)。在一些實施例中,單晶高熔點底層230B及非晶低熔點頂層230A藉由化學氣相沉積(chemical vapor deposition;CVD)製程生長。
在一些實施例中,非晶低熔點頂層230A可藉由預非晶佈植(pre-amorphization implant;PAI)製程形成。舉例而言,源極/汲極磊晶堆疊230最初可僅包括具有總厚度T的單晶層,如第1圖中所示的底部單晶高熔點底層230B。使用佈植的PAI製程消耗單晶層的一部分,且經由佈植離子轟擊將該部分轉換成非晶層。佈植類型、
佈植量及佈植能量係可用於精細調整非晶層的厚度的參數。
在一些實施例中,鍺或錫(Sn)佈植可用於SiGe源極/汲極磊晶堆疊,且矽佈植可用於SiC或SiP源極/汲極磊晶堆疊。藉助於實例且非限制,在約3keV與約20keV之間的加速電壓下,可使用約1×1014cm-2與約5×1014cm-2之間的鍺或錫劑量來形成具有厚度T1的非晶低熔點頂層230A。在約1keV與約5keV之間的加速電壓下,可使用約1×1015cm-2與約5×1015cm-2之間的矽劑量來形成具有厚度T1的非晶低熔點頂層230A。在一些實施例中,若使用預非晶佈植方法來形成非晶低熔點頂層230A,則非晶低熔點頂層230A及單晶高熔點底層230B可具有不同的Si/Ge及Si/C或Si/P比例。
在形成非晶低熔點頂層230A之後,源極/汲極磊晶堆疊230例如經由掃描雷射光束250而經受雷射退火製程,以使非晶低熔點頂層230A中的摻雜劑活化。如上文所論述,非晶低熔點頂層230A相比於底部單晶高熔點底層230B具有低熔點(例如低於約200K)。此外,雷射光束250的功率已基於兩個層之間的熔點差值經調整,使得熔融前部選擇性地形成於非晶低熔點頂層230A上,而底部單晶層保持固體。在一些實施例中,雷射光束250具有約308nm與約532nm之間的波長及約7nm與約1200nm之間的退火深度(例如,自非晶低熔點頂層230A的頂表面量測)。在一些實施例中,退火深度對應於頂部
非晶層230A的厚度T1。如上文所論述,雷射光束250覆蓋約25mm2與約100mm2之間的區域(例如約25mm2與約30mm2之間的區域)且具有約100mm/s的掃描速度。此外,雷射光束250在每位點約1次與10次之間產生脈衝,其中每一脈衝具有約20ns與150ns之間的持續時間。藉助於實例且非限制,可在氮氣或另一惰性氣體環境(例如氬氣、氦氣、氙氣等)中進行退火製程。
前述雷射光束特性並未設計成具有限制性,且可取決於如下條件而使用此等範圍以外的值:(i)非晶低熔點頂層230A及底部單晶高熔點底層230B的厚度;及(ii)非晶低熔點頂層230A與底部單晶高熔點底層230B之間的熔點差值。藉助於實例且非限制,針對較厚非晶低熔點頂層230A(例如,當T1/T接近約0.75時),可使用較長脈衝持續時間(例如約150ns)以及增加的脈衝次數(例如10次)以達成較深退火深度(例如1200nm);而針對較淺退火深度(例如約7nm),可使用較少及/或較短脈衝。
光束的波長亦可基於其他雷射光束考慮因素(例如脈衝次數、脈衝持續時間、掃描速度等)及層特性(例如非晶低熔點頂層230A的厚度及熔點)而經調整以達成所需熱量輸出。舉例而言,假設所有其他雷射光束特性相同,則針對薄的非晶低熔點頂層230A(例如約10nm)可使用具有短波長(例如約300nm)的具有淺吸收深度的雷射光束,且針對厚的非晶低熔點頂層230A(例如約100
nm)可使用具有長波長(例如約500nm)的具有較深吸收深度的雷射光束。在兩種狀況下,雷射功率可實質上相同,且介於例如約200焦耳與400焦耳之間。
在一些實施例中,上文所描述的雷射退火製程使非晶低熔點頂層230A中的摻雜劑(例如硼或磷)活化。針對p型及n型堆疊(例如SiGe、SiC或SiP),源極/汲極磊晶堆疊230的頂層中的經活化載子濃度可介於約1×1020cm-3至約1×1021cm-3之間。在一些實施例中,摻雜劑活化過程主要出現在頂部低熔點層(例如非晶低熔點頂層230A)中,且僅部分地出現在單晶高熔點底層(例如單晶高熔點底層230B)中。在一些實施例中,低熔點頂層可形成實質上等於其化學摻雜劑濃度的經活化載子濃度(例如約100%活化率),且高熔點底層可形成小於其化學摻雜劑濃度的經活化載子濃度(例如小於100%活化率)。舉例而言,在前述情形下,非晶低熔點頂層230A可形成高達約1×1021cm-3的經活化載子濃度,而單晶高熔點底層230B可限於高達約1×1020cm-3的經活化載子濃度。因此,在一些實施例中,雖然摻雜劑活化出現在整個源極/汲極磊晶堆疊230中(例如低熔點層及高熔點層中),但非晶低熔點頂層230A相比於單晶高熔點底層230B將形成較高經活化摻雜劑濃度(例如,高約一個數量級)。
在一些實施例中,如第3圖中所證實,可防止源極/汲極磊晶堆疊外部的摻雜劑擴散,該第3圖係由曲線
300表示的二次離子質譜(secondary ion mass spectroscopy;SIMS)剖面以及與其疊加的由曲線310表示的擴展電阻率剖面(spreading resistivity profile;SRP)。第3圖的y軸係對數的,且表示摻雜劑及經活化摻雜劑(例如載子)的濃度。x軸表示源極/汲極磊晶堆疊230內的深度。舉例而言,第3圖中的x-y標繪圖的原點對應於源極/汲極磊晶堆疊230的頂表面。在一些實施例中,剖面300及310分別表示在退火製程之後,沿第2圖中所示的線A-B的摻雜劑及載子濃度。更特定而言,二次離子質譜曲線300對應於源極/汲極磊晶堆疊230內的總摻雜劑濃度(例如硼或磷),且擴展電阻率剖面曲線310對應於源極/汲極磊晶堆疊230內的經活化摻雜劑濃度。如第3圖中所展示,剖面300及310在與半導體鰭部210的界面附近皆展示摻雜劑及載子濃度的陡降。在一些實施例中,斜率320為約2.6nm/decade,且表明源極/汲極磊晶堆疊230中的載子及摻雜劑濃度並未擴散至半導體鰭部210中。
在一些實施例中,所沉積的非晶低熔點頂層230A在雷射退火製程後冷卻時再結晶。舉例而言,非晶低熔點頂層230A可轉換成單晶層。第4圖展示在第2圖中所描述的雷射退火製程之後的源極/汲極磊晶堆疊230,其中所沉積的非晶低熔點頂層230A已轉換成經雷射退火之單晶頂層400。在一些實施例中,單晶頂層400與第2圖中所示的所沉積的非晶低熔點頂層230A具有實質上相等的厚
度T1。此外,源極/汲極磊晶堆疊230的厚度T在雷射退火製程之前及之後實質上相同。
在一些實施例中,界面410(例如經雷射退火之源極/汲極磊晶堆疊的單晶頂層400與底部單晶層230B之間的界面)可具有粗糙(例如粗劣)的表面形貌,可藉由穿透電子顯微術(transmission electron microscopy;TEM)成像來偵測該界面。在一些實施例中,界面410相比於單晶頂層400的頂表面420亦顯得更粗糙(例如更粗劣),亦可藉由穿透電子顯微術成像來偵測該頂表面。在一些實施例中,非晶低熔點頂層230A的頂表面粗糙度在經雷射退火製程之後減小約6倍。舉例而言,雷射退火之前的非晶低熔點頂層230A的均方根(root mean squared;RMS)頂表面粗糙度可為約3nm,經雷射退火之非晶低熔點頂層230A(即單晶頂層400)的均方根頂表面粗糙度可為約0.5nm。另外,經雷射退火之單晶頂層400相比於底部單晶高熔點底層230B具有較高缺陷密度(例如,每單位面積差排的數目)。此係因為經雷射退火之單晶頂層400在自非晶或多晶層轉換成單晶層時經歷再結晶過程。舉例而言,單晶頂層400可具有約1×1018個差排/cm2,而單晶高熔點底層230B可具有約1×1016個差排/cm2,例如每單位面積差排減少約兩個數量級。在一些實施例中,由於源極/汲極磊晶堆疊230中的兩個層之間的缺陷密度差值,經雷射退火之單晶頂層400產生壓縮應變,而單晶高熔點底層230B產生拉伸應變或
比經雷射退火之單晶頂層400更小的壓縮應變。換言之,經雷射退火之單晶頂層400與單晶高熔點底層230B之間的應變類型或應變量級可不同。
在一些實施例中,低熔點頂層可包括與高熔點底層不同的材料,或包括相同材料但具有不同化學計量比。此外,低熔點頂層及高熔點底層可皆為單晶層。藉助於實例且非限制,在p型源極/汲極磊晶堆疊的情況下,低熔點頂層可包括鍺濃度介於約20%至約40%之間的單晶矽鍺,而高熔點底層可包括沒有可感知量的鍺的單晶矽。在一些實施例中,在矽中併入鍺降低所得矽鍺層的熔點。舉例而言,具有約40%鍺的矽鍺層相比於具有約20%鍺的矽鍺層具有更低熔點,且具有約20%鍺的矽鍺層相比於含有不可感知量的鍺的矽具有更低熔點。
在n型源極/汲極磊晶堆疊的情況下,低熔點頂層可包括具有低碳濃度的單晶SiC層,而高熔點底層可包括具有高碳濃度的單晶SiC層,其中根據一些實施例,低碳濃度與高碳濃度之間的差值為約2%。
在一些實施例中,前述層中之每一者在範圍介於約650℃與約800℃之間的溫度下且在約20托與約300托之間的壓力下藉由CVD生長。根據一些實施例,單晶高熔點及低熔點層的生長需要超過約650℃的製程溫度及低於約300托的製程壓力。由於雷射退火製程,低熔點頂層及高熔點底層兩者可產生相同類型的應變(例如壓縮應變或拉伸應變),且單晶頂層中的經活化摻雜劑濃度將大於單
晶底層的經活化摻雜劑濃度。在一些實施例中,壓縮型應力的退火後應變增益為約0.8GPa。
在其他實施例中,低熔點頂層可包括與高熔點底層不同的材料,或包括相同材料但具有不同化學計量比。此外,低熔點頂層及高熔點層兩者可為熔點經適當調整(例如熔點差值為至少200K)的多晶層或非晶層。藉助於實例且非限制,在p型源極/汲極磊晶堆疊的情況下,低熔點頂層可包括鍺濃度介於約20%至約40%之間的多晶或非晶矽鍺,而高熔點底層可包括沒有可感知量的鍺的多晶或非晶矽。在一些實施例中,在矽中併入鍺降低所得矽鍺層的熔點,如上文所論述。舉例而言,非晶矽層的熔點為約1420K,而非晶鍺層的熔點在約965K與1024K之間。因此,在非晶矽層中引進鍺且控制鍺濃度,可將所得層的熔點調整至高於約965K且低於約1420K。因此,矽層中鍺的濃度可經調整以達成超過約200K的所需熔化溫度差值,如前文所論述。
在n型源極/汲極磊晶堆疊的情況下,低熔點頂層可包括具有低碳濃度的多晶或非晶SiC,而高熔點底層可包括具有高碳濃度的多晶或非晶SiC,其中根據一些實施例,低碳濃度與高碳濃度之間的差值為約2%。在一些實施例中,約2%的碳濃度偏移足以達成超過約200K的熔點差值。
在一些實施例中,前述層在範圍介於約450℃與約600℃之間的溫度下且在約300托與約400托之間的壓
力下藉由CVD生長。根據一些實施例,多晶或非晶高熔點及低熔點層的生長需要小於約600℃的製程溫度及大於約300托的製程壓力。由於雷射退火製程,低熔點頂層及高熔點底層兩者將產生相同類型的應變(例如壓縮應變),且頂層中的經活化摻雜劑濃度將大於底層的經活化摻雜劑濃度。在一些實施例中,低熔點頂層具有約100%的活化率,例如頂層中的所有摻雜劑皆活化(例如約1x1021cm-3)。相比而言,高熔點底層可具有約10%的活化率。
在一些實施例中,多晶或非晶及單晶層的任何排列可用於源極/汲極磊晶堆疊的頂層及底層,且在本揭示案的精神及範疇內,只要頂層具有比底層更低的熔點,例如,只要底層與頂層之間的熔點差值超過約200K。此外,低熔點頂層的厚度在源極/汲極磊晶堆疊的總厚度的約30%與約75%之間。
第5圖係根據一些實施例的用於製造具有低熔點頂層及高熔點底層的源極/汲極磊晶堆疊的例示性方法500的流程圖。其他製造操作可在方法500的各個操作之間進行,且可僅出於清楚起見而省略。此外,方法500的製造操作並非唯一的,且可代替方法500中的操作進行替代操作。本揭示案的實施例不限於方法500。將關於第6圖至第11圖描述例示性方法500。
方法500以操作510以及在設置於基板上之鰭部上形成閘極結構開始。第6圖展示所得結構沿x軸(x截面)及沿y軸(y截面)的橫截面視圖。沿x軸的方向與
鰭部的長度一致,且沿y軸的方向與鰭部的寬度一致。舉例而言,y截面視圖藉由在y軸方向上沿x截面的線A-B觀看結構而產生,且x視圖藉由在x方向上沿y截面的線C-D觀看結構而產生。根據操作510,鰭部600形成於基板610上。在一些實施例中,鰭部600及基板610兩者皆包括一或多種半導體材料。舉例而言,鰭部600及基板610可包括元素半導體材料(諸如Si或Ge)或半導體化合物(諸如SiGe)。此外,鰭部600及基板610可包括第6圖中未展示的經摻雜區域。諸如氧化矽之介電層620使鰭部600與相鄰鰭部隔離。在一些實施例中,介電層620可為隔離結構,諸如淺溝槽隔離(shallow trench isolation;STI)結構。
閘極結構630形成於鰭部600上方及周圍,使得閘極結構630「環繞」鰭部600未被介電層620覆蓋的一部分,如第6圖的x截面圖及y截面圖所展示。根據一些實施例,閘極結構630包括犧牲閘極電極630A、犧牲閘極介電層630B及一或多個間隔層630C。在一些實施例中,犧牲閘極電極630A包括多晶矽,且犧牲閘極介電層包括氧化矽。此外,一或多個間隔層630C可包括氮化物,諸如氮化矽。根據一些實施例,犧牲閘極電極630A及犧牲閘極介電層630B形成犧牲閘極堆疊,該犧牲閘極堆疊在隨後操作中可由金屬閘極堆疊替代。
參照第5圖,方法500繼續操作520,其中鰭部600的一部分凹入。根據一些實施例,使鰭部600凹入有
助於在隨後操作中(例如在方法500的操作530中)形成源極/汲極磊晶堆疊。藉助於實例且非限制,第7圖的x截面展示操作520的凹入製程之後的所得結構。在一些實施例中,鰭部600的部分凹入,以形成經凹入鰭部部分700。經凹入鰭部部分700鄰近閘極結構630的間隔層630C定位。藉助於實例且非限制,經凹入鰭部部分700可藉由遮掩鰭部600待保護的部分且蝕刻鰭部600的其餘部分(例如經暴露部分)而形成。遮掩可藉由硬遮罩層(諸如氧化物層或氮化物層)、光阻層或其組合實現。蝕刻製程可包括蝕刻劑,諸如氯氣(Cl2)、溴化氫(HBr)、四氟化碳(CF4)或其組合。在一些實施例中,鰭部600未被閘極結構630覆蓋的所有部分在操作520期間凹入,如第11圖的x截面中所展示。第7圖的y截面視圖展示在y方向上沿x截面的線E-F的所得結構。在y截面視圖中,鰭部的凹入部分(例如700)及非凹入部分(例如600)皆可見。
參照第5圖,方法500繼續操作530,且在經凹入鰭部部分700上形成具有低熔點頂層及高熔點底層的源極/汲極磊晶堆疊。如上文所論述,在一些實施例中,低熔點頂層及高熔點底層包括具有實質上類似化學計量比但具有不同微結構的材料,例如,低熔點頂層係非晶的,且高熔點底層係單晶的。在此情形中,兩個層之間的熔點差值歸因於兩個層的不同微結構。在一些實施例中,低熔點頂層及高熔點底層包括具有不同化學計量比但具有實質上類
似微結構的材料,例如,低熔點頂層及高熔點底層兩者皆為單晶層或多晶層或非晶層。在此情形中,兩個層之間的熔點差值歸因於兩個層的不同化學計量比。在一些實施例中,高熔點底層與低熔點頂層之間的熔點差值大於約200K。在一些實施例中,低熔點頂層具有比周圍結構(諸如鰭部600)更低的熔點。在一些實施例中,鰭部600及高熔點底層具有實質上類似的熔點。
藉助於實例且非限制,第8圖展示形成源極/汲極磊晶堆疊800之後的所得結構的x截面及y截面視圖。第8圖的y截面視圖展示在y方向上沿x截面的線E-F的所得結構,且第8圖的x截面視圖展示在x方向上沿y截面的線C-D的所得結構。在一些實施例中,源極/汲極磊晶堆疊800具有菱形形狀,如第8圖的y截面中所展示。源極/汲極磊晶堆疊800包括低熔點頂層810及高熔點底層820。在一些實施例中,高熔點底層可包括第8圖的視圖中為了簡化而未展示的額外磊晶層。藉助於實例且非限制,低熔點頂層810及高熔點底層820在介於450℃與800℃之間的溫度下且在約20托與約400托之間的製程壓力下藉由CVD製程生長。在一些實施例中,低溫度範圍(例如約450℃與約600℃之間)及高壓力範圍(例如約300托與約400托之間)之組合產生非晶或多晶層,而高溫度範圍(約600℃與約800℃之間)及低壓力範圍(例如約20托與約300托之間)之組合產生單晶層。在一些實施例中,低熔點頂層810與源極/汲極磊晶堆疊800之間的厚
度比介於約0.3與約0.75之間(例如0.30T1/T0.75)。在一些實施例中,雷射退火製程不會改變低熔點頂層810及高熔點底層820的厚度。
在一些實施例中,源極/汲極磊晶堆疊800可為Ge濃度介於約20%與約40%之間的摻雜硼之SiGe堆疊、摻雜磷之SiC堆疊或摻雜磷之SiP堆疊。在一些實施例中,低熔點頂層810的摻雜劑濃度實質上類似於高熔點底層820的摻雜劑濃度(例如約1×1021cm-3)。
參照第5圖及第8圖,方法500繼續操作540,其中雷射退火製程使源極/汲極磊晶堆疊800退火以使摻雜劑活化。在一些實施例中,藉由穿過的雷射光束830在低熔點頂層810中選擇性地形成熔融前部。由於此製程,低熔點頂層810可獲得約1×1021cm-3的經活化摻雜劑濃度(例如,約100%活化率)。在一些實施例中,由於雷射退火製程,高熔點底層820相比於低熔點頂層810具有較低經活化摻雜劑濃度(例如約10%的活化率),例如,高熔點底層820的經活化摻雜劑濃度可介於約3×1018cm-3與約1×1020cm-3之間。在一些實施例中,防止了摻雜劑擴散至源極/汲極磊晶堆疊外部,如上文關於第3圖所論述。
在一些實施例中,若低熔點頂層810為已沉積的非晶層,則雷射退火製程使低熔點頂層810再結晶。此外,再結晶的低熔點頂層相比於高熔點底層820具有較高缺陷密度(例如,減小約2個數量級)。在一些實施例中,低
熔點頂層810與高熔點底層820之間的界面具有經由TEM成像可見的粗糙(例如非平坦或粗劣)表面形貌。在一些實施例中,再結晶的低熔點頂層產生壓縮應變,而高熔點底層820具有拉伸應變或比再結晶的低熔點頂層更小的壓縮應變。
參照第5圖,方法500結束於操作550,在源極/汲極磊晶堆疊800上形成觸點。藉助於實例且非限制,可如以下步驟形成觸點。參照第9圖,介電層900沉積在介電層620上方且隨後經拋光,使得介電層900的頂表面與閘極結構630的頂表面實質上共面。在一些實施例中,犧牲閘極電極630A及犧牲閘極介電層630B分別由金屬閘極電極堆疊910及閘極介電層堆疊920替代。在一些實施例中,金屬閘極電極堆疊910包括諸如功函數層之金屬層(例如一或多個氮化鈦層)、阻障層(例如氮化鉭層)、金屬填充層(例如鎢金屬填充物),為了簡化未在第9圖中展示該些層。在一些實施例中,閘極介電層堆疊920包括界面介電層(例如氧化矽)及介電常數大於約3.9的高k介電層(例如氧化鉿),為了簡化未在第9圖中展示該兩個層。
在一些實施例中,在介電層900中形成觸點開口以暴露經雷射退火之低熔點頂層810。一旦經雷射退火之低熔點頂層810暴露,即可在經雷射退火之低熔點頂層810的頂表面上形成矽化物930。在一些實施例中,矽化物930包括鈦、鉑、鎳、任何其他適合金屬或其組合。在
一些實施例中,消耗經雷射退火之低熔點頂層810的一部分以形成矽化物930。隨後,用諸如氮化鈦之襯墊層塗佈觸點開口。為了簡化未在第9圖中展示襯墊層。襯墊層用作金屬填充物940的黏附以及作為阻障層。在一些實施例中,金屬填充物940及襯墊層(第10圖中未展示)經平坦化,以自介電層900之頂表面以及自觸點950移除所沉積材料。
在一些實施例中,方法500可應用於與第6圖至第9圖中所示的電晶體結構不同的電晶體結構。舉例而言,參照第6圖,介電層620可生長成使得其頂表面與閘極結構630的頂表面共面,如第10圖的x截面所展示。在一些實施例中,第10圖中所示的電晶體結構可為第6圖中所示的電晶體結構的變體。在第10圖的電晶體結構中,介電層620可覆蓋鰭部600的側壁及頂表面以及閘極結構630的間隔層630C。在此例示性電晶體結構中,根據第5圖的操作520,鰭部600在閘極結構630與介電層620之間凹入,如自第11圖的x截面所展示。舉例而言,介電層620中的開口可形成在閘極結構630的兩側以暴露鰭部600未被閘極結構630覆蓋的部分。第11圖的y截面展示結構沿第11圖的x截面的線E-F的視圖。藉助於實例且非限制,此情形可藉由微影及蝕刻操作實現。隨後,鰭部600可凹入,如針對第7圖所描述。方法500的其他操作(例如操作530至550)在不改變的情況下進行。
本文中描述的實施例係針對具有低熔點頂層及高
熔點底層的源極/汲極磊晶堆疊的形成。在一些實施例中,低熔點頂層及高熔點底層包括具有實質上類似化學計量比但具有不同微結構的材料,例如,低熔點頂層可為非晶的,且高熔點底層可為單晶的。在此情形中,兩個層之間的熔點差值歸因於兩個層之間的不同微結構。在其他實施例中,低熔點頂層及高熔點底層包括具有不同化學計量比但具有實質上類似微結構的材料,例如,低熔點頂層及高熔點底層兩者可皆為單晶層或多晶層或非晶層。在此情形中,兩個層之間的熔點差值歸因於兩個層之間的不同化學計量比。根據一些實施例,無論高熔點底層與低熔點頂層之間的熔點差值的起因為何(例如微結構或化學計量比),該熔點差值皆大於200K。在一些實施例中,在雷射退火製程之後,低熔點頂層及高熔點底層可具有不同的應變類型及/或不同的應變量級。在一些實施例中,低生長溫度(例如約450℃與約600℃之間)及高生長壓力(例如約300托與約400托之間)之組合產生非晶或多晶層,而高生長溫度(約600℃與約800℃之間)及低生長壓力(例如約20托與約300托之間)之組合產生單晶層。根據一些實施例,低熔點頂層與源極/汲極磊晶堆疊之間的厚度比介於約0.3與約0.75之間(例如0.3厚度比0.75)。在一些實施例中,雷射退火製程不會實質上改變低熔點頂層及高熔點底層的厚度。在一些實施例中,低熔點頂層相比於諸如半導體鰭部或半導體基板之周圍結構具有較低熔點,因此在雷射退火製程期間可避免鰭部變形。在一些實施例中,
所沉積的非晶低熔點頂層由於雷射退火製程而再結晶,且相比於低熔點底層產生較高的缺陷密度。此外,由於雷射退火製程,低熔點頂層相比於高熔點底層具有較高的經活化摻雜劑濃度。
在一些實施例中,一種半導體結構包括設置在基板上的鰭部,其中鰭部及基板包括半導體材料。半導體結構進一步包括設置在鰭部上的閘極結構,其中閘極結構環繞該鰭部的側壁表面的一部分。另外,半導體結構包括凹槽及設置在凹槽中的源極/汲極磊晶堆疊,凹槽形成於鰭部的一部分中且鄰近閘極結構。源極/汲極磊晶堆疊具有底層及頂層,頂層具有比底層更高的經活化摻雜劑濃度。半導體結構包括觸點,觸點設置在源極/汲極磊晶堆疊的頂層上且鄰近閘極結構。在一些實施例中,頂層具有約100%的經活化摻雜劑濃度,且底層具有約10%的經活化摻雜劑濃度。在一些實施例中,頂層具有比底層高兩個數量級的缺陷密度。在一些實施例中,頂層的厚度介於該源極汲極磊晶堆疊的厚度的約30%與約75%之間。在一些實施例中,層為鰭部引起比底層更高的壓縮應力。在一些實施例中,頂層具有約1×1021cm-3的經活化摻雜劑濃度。在一些實施例中,底層及頂層中之每一者包含摻雜硼之矽鍺、摻雜磷之矽碳或摻雜磷之矽磷。
在一些實施例中,一種半導體結構的製作方法包括:在基板上形成鰭部;在鰭部上形成犧牲閘極結構,犧牲閘極結構環繞鰭部的頂表面的部分及鰭部的側壁表面的一部
分;使鰭部未被犧牲閘極結構覆蓋的一部分凹入;在鰭部的凹入部分中形成源極/汲極磊晶堆疊,其中形成源極/汲極磊晶堆疊包括:使具有晶體微結構的底層生長,以及在底層上使具有非晶微結構的頂層生長,其中頂層具有與底層不同的熔點。方法進一步包括藉由雷射使源極/汲極磊晶堆疊退火,以在頂層中形成熔融前部。在一些實施例中,退火包含使頂層再結晶。在一些實施例中,頂層的每單位面積缺陷比底層約多兩個數量級。在一些實施例中,在退火後,頂層具有比底層更高的壓縮應力。在一些實施例中,使頂層生長包含使頂層生長成具有介於源極/汲極磊晶堆疊的厚度的30%與75%之間的厚度。在一些實施例中,使底層及頂層生長包含在底層與頂層之間獲得大於約200K的熔點差值。在一些實施例中,使源極/汲極磊晶堆疊退火包含將頂層的非晶微結構轉換成晶體微結構。在一些實施例中,使源極/汲極磊晶堆疊退火包含將頂層轉換成每單位面積缺陷密度高於底層的晶體層。在一些實施例中,源極/汲極磊晶堆疊退火包含將頂層轉換成經活化摻雜劑濃度高於底層的晶體層。
在一些實施例中,一種半導體結構的製作方法包括在基板上形成鰭部以及在鰭部上形成閘極結構。方法進一步包括使鰭部未被閘極結構覆蓋的部分凹入以及在鰭部的凹入部分上形成源極/汲極磊晶堆疊;其中形成源極/汲極磊晶堆疊包括沉積具有第一摻雜劑的第一層,以及沉積具有第二摻雜劑的第二層,其中第二層沉積在第一層上且具
有比第一層更低的熔點。方法亦包括將源極/汲極磊晶堆疊暴露於退火源,以使第一及第二層中的第一及第二摻雜劑活化。在一些實施例中,將源極/汲極磊晶堆疊暴露於退火源包含使該第二層中的第二摻雜劑活化以及使第一層中的第一摻雜劑的一部分活化。在一些實施例中,沉積第一層及第二層包含形成具有實質上類似微結構及實質上不同化學計量比的第一層及第二層。在一些實施例中,沉積第一層及第二層包含形成具有實質上不同微結構及實質上類似化學計量比的第一層及第二層。
應瞭解,係實施方式部分而非發明摘要部分意欲用於解釋申請專利範圍。發明摘要部分可闡述如本揭示案的一或多個可能實施例而非所有可能實施例,且因此不意欲以任何方式限制所附申請專利範圍。
前述揭示內容概述了若干實施例之特徵,使得熟習此項技藝者可較佳理解本揭示案的態樣。熟習此項技藝者應瞭解,他們可容易地使用本揭示案作為設計或修改用於實現相同目的及/或達成本文中所介紹的實施例的相同優勢的其他製程及結構之基礎。熟習此項技藝者亦應認識到,此些等效構造不脫離本揭示案的精神及範疇,且他們可在不脫離本揭示案的精神及範疇的情況下在本文中進行各種改變、代替及替換。
500:方法
510:操作
520:操作
530:操作
540:操作
550:操作
Claims (10)
- 一種半導體結構,包含:一鰭部,設置在一基板上,其中該鰭部及該基板包括一半導體材料;一閘極結構,設置在該鰭部上,其中該閘極結構環繞該鰭部的一側壁表面的一部分;一凹槽,形成於該鰭部鄰近該閘極結構的一部分中;一源極/汲極磊晶堆疊,設置在該凹槽中且包含:一底層;及一頂層,該頂層具有比該底層更高的一經活化摻雜劑濃度,其中該頂層的厚度介於該源極汲極磊晶堆疊的厚度的約30%與約75%之間;及一觸點結構,設置在該源極/汲極磊晶堆疊的該頂層上,其中該觸點鄰近該閘極結構。
- 如請求項1所述之半導體結構,其中該頂層具有約100%的一經活化摻雜劑濃度,且該底層具有約10%的一經活化摻雜劑濃度。
- 如請求項1所述之半導體結構,其中該頂層具有比該底層高兩個數量級的缺陷密度。
- 如請求項1所述之半導體結構,其中該頂層為該鰭部引起比該底層更高的一壓縮應力。
- 一種半導體結構的製作方法,包含以下步驟:在一基板上形成一鰭部;在該鰭部上形成一犧牲閘極結構,其中該犧牲閘極結構環繞該鰭部的一頂表面的一部分及該鰭部的一側壁表面的一部分;使該鰭部未被該犧牲閘極結構覆蓋的一部分凹入;在該鰭部的該凹入部分中形成一源極/汲極磊晶堆疊,其中形成該源極/汲極磊晶堆疊包含:使具有一晶體微結構的一底層生長;及在該底層上使具有一非晶微結構的一頂層生長,其中該頂層具有與該底層不同的一熔點,其中使該底層及該頂層生長包含在該底層與該頂層之間獲得大於約200K的一熔點差值;及藉由一雷射使該源極/汲極磊晶堆疊退火,以在該頂層中形成一熔融前部。
- 如請求項5所述之方法,其中退火包含使該頂層再結晶。
- 如請求項5所述之方法,其中使該源極/汲極磊晶堆疊退火包含將該頂層轉換成每單位面積缺陷密度高於該底層的一晶體層。
- 一種半導體結構的製作方法,包含以下步驟:在一基板上形成一鰭部;在該鰭部上形成一閘極結構;使該鰭部未被該閘極結構覆蓋的部分凹入;及在該鰭部的凹入部分上形成一源極/汲極磊晶堆疊,其中形成該源極/汲極磊晶堆疊包含以下步驟:沉積包含第一摻雜劑的一第一層;沉積包含第二摻雜劑的一第二層,其中該第二層設置在該第一層上且具有比該第一層更低的一熔點,其中沉積該第一層及該第二層包含形成具有一實質上類似微結構及一實質上不同化學計量比的該第一層及該第二層;及將該源極/汲極磊晶堆疊暴露於一退火源,以使該第一及第二層中的該第一及第二摻雜劑活化。
- 如請求項8所述之方法,其中將該源極/汲極磊晶堆疊暴露於該退火源包含使該第二層中的該些第二摻雜劑活化以及使該第一層中的該些第一摻雜劑的一部分活化。
- 一種半導體結構的製作方法,包含以下步驟:在一基板上形成一鰭部;在該鰭部上形成一閘極結構;使該鰭部未被該閘極結構覆蓋的部分凹入;及在該鰭部的凹入部分上形成一源極/汲極磊晶堆疊,其中 形成該源極/汲極磊晶堆疊包含以下步驟:沉積包含第一摻雜劑的一第一層;沉積包含第二摻雜劑的一第二層,其中該第二層設置在該第一層上且具有比該第一層更低的一熔點,其中沉積該第一層及該第二層包含形成具有一實質上不同微結構及一實質上類似化學計量比的該第一層及該第二層;及將該源極/汲極磊晶堆疊暴露於一退火源,以使該第一及第二層中的該第一及第二摻雜劑活化。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US16/657,372 US11502197B2 (en) | 2019-10-18 | 2019-10-18 | Source and drain epitaxial layers |
US16/657,372 | 2019-10-18 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW202129976A TW202129976A (zh) | 2021-08-01 |
TWI754420B true TWI754420B (zh) | 2022-02-01 |
Family
ID=75268620
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW109136017A TWI754420B (zh) | 2019-10-18 | 2020-10-16 | 半導體結構與其製作方法 |
Country Status (5)
Country | Link |
---|---|
US (2) | US11502197B2 (zh) |
KR (2) | KR20210047224A (zh) |
CN (1) | CN112687730A (zh) |
DE (1) | DE102019130285A1 (zh) |
TW (1) | TWI754420B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11450571B2 (en) * | 2018-09-27 | 2022-09-20 | Taiwan Semiconductor Manufacturing Company Ltd. | Method for manufacturing semiconductor structure |
US11501968B2 (en) * | 2019-11-15 | 2022-11-15 | Asm Ip Holding B.V. | Method for providing a semiconductor device with silicon filled gaps |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW201926695A (zh) * | 2017-11-29 | 2019-07-01 | 台灣積體電路製造股份有限公司 | 半導體結構及其製造方法 |
Family Cites Families (31)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6791155B1 (en) | 2002-09-20 | 2004-09-14 | Integrated Device Technology, Inc. | Stress-relieved shallow trench isolation (STI) structure and method for forming the same |
US20080121932A1 (en) * | 2006-09-18 | 2008-05-29 | Pushkar Ranade | Active regions with compatible dielectric layers |
US7795124B2 (en) * | 2006-06-23 | 2010-09-14 | Applied Materials, Inc. | Methods for contact resistance reduction of advanced CMOS devices |
US20080070423A1 (en) * | 2006-09-15 | 2008-03-20 | Crowder Mark A | Buried seed one-shot interlevel crystallization |
DE102009006884B4 (de) | 2009-01-30 | 2011-06-30 | Advanced Micro Devices, Inc., Calif. | Verfahren zur Herstellung eines Transistorbauelementes mit In-Situ erzeugten Drain- und Source-Gebieten mit einer verformungsinduzierenden Legierung und einem graduell variierenden Dotierstoffprofil und entsprechendes Transistorbauelement |
US9245805B2 (en) | 2009-09-24 | 2016-01-26 | Taiwan Semiconductor Manufacturing Company, Ltd. | Germanium FinFETs with metal gates and stressors |
US8962400B2 (en) | 2011-07-07 | 2015-02-24 | Taiwan Semiconductor Manufacturing Company, Ltd. | In-situ doping of arsenic for source and drain epitaxy |
CN103000675B (zh) * | 2011-09-08 | 2015-11-25 | 中国科学院微电子研究所 | 低源漏接触电阻mosfets及其制造方法 |
WO2013095347A1 (en) * | 2011-12-19 | 2013-06-27 | Intel Corporation | Selective laser annealing process for buried regions in a mos device |
DE112011105988B4 (de) * | 2011-12-23 | 2020-08-06 | Intel Corporation | III-N-Materialstruktur für Gate-Aussparungstransistoren |
US9236267B2 (en) | 2012-02-09 | 2016-01-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | Cut-mask patterning process for fin-like field effect transistor (FinFET) device |
US20140106529A1 (en) * | 2012-10-16 | 2014-04-17 | Stmicroelectronics (Crolles 2) Sas | Finfet device with silicided source-drain regions and method of making same using a two step anneal |
US9159824B2 (en) | 2013-02-27 | 2015-10-13 | Taiwan Semiconductor Manufacturing Company, Ltd. | FinFETs with strained well regions |
US9093514B2 (en) | 2013-03-06 | 2015-07-28 | Taiwan Semiconductor Manufacturing Co., Ltd. | Strained and uniform doping technique for FINFETs |
US8906789B2 (en) * | 2013-03-13 | 2014-12-09 | Taiwan Semiconductor Manufacturing Co., Ltd. | Asymmetric cyclic desposition etch epitaxy |
US9136106B2 (en) | 2013-12-19 | 2015-09-15 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method for integrated circuit patterning |
US9406797B2 (en) * | 2014-03-07 | 2016-08-02 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor integrated circuit with dislocations |
US9608116B2 (en) | 2014-06-27 | 2017-03-28 | Taiwan Semiconductor Manufacturing Company, Ltd. | FINFETs with wrap-around silicide and method forming the same |
US9991384B2 (en) | 2015-01-15 | 2018-06-05 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device including fin structures and manufacturing method thereof |
US9418897B1 (en) | 2015-06-15 | 2016-08-16 | Taiwan Semiconductor Manufacturing Company, Ltd. | Wrap around silicide for FinFETs |
US9607838B1 (en) * | 2015-09-18 | 2017-03-28 | Taiwan Semiconductor Manufacturing Co., Ltd. | Enhanced channel strain to reduce contact resistance in NMOS FET devices |
US9520482B1 (en) | 2015-11-13 | 2016-12-13 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of cutting metal gate |
US10249502B2 (en) | 2016-01-22 | 2019-04-02 | International Business Machines Corporation | Low resistance source drain contact formation with trench metastable alloys and laser annealing |
US9711608B1 (en) * | 2016-06-03 | 2017-07-18 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device and manufacturing method thereof |
US9893189B2 (en) | 2016-07-13 | 2018-02-13 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method for reducing contact resistance in semiconductor structures |
US9812363B1 (en) | 2016-11-29 | 2017-11-07 | Taiwan Semiconductor Manufacturing Company, Ltd. | FinFET device and method of forming same |
KR102276650B1 (ko) | 2017-04-03 | 2021-07-15 | 삼성전자주식회사 | 반도체 소자의 제조 방법 |
CN109300789B (zh) * | 2017-07-25 | 2021-07-09 | 中芯国际集成电路制造(上海)有限公司 | 半导体结构及其形成方法 |
US10763338B2 (en) * | 2017-08-30 | 2020-09-01 | Taiwan Semiconductor Manufacturing Co., Ltd. | Silicide implants |
US10522656B2 (en) * | 2018-02-28 | 2019-12-31 | Taiwan Semiconductor Manufacturing Co., Ltd | Forming epitaxial structures in fin field effect transistors |
US11688780B2 (en) * | 2019-03-22 | 2023-06-27 | Intel Corporation | Deep source and drain for transistor structures with back-side contact metallization |
-
2019
- 2019-10-18 US US16/657,372 patent/US11502197B2/en active Active
- 2019-11-11 DE DE102019130285.4A patent/DE102019130285A1/de active Pending
-
2020
- 2020-01-28 KR KR1020200009852A patent/KR20210047224A/ko active Application Filing
- 2020-07-07 CN CN202010644475.XA patent/CN112687730A/zh active Pending
- 2020-10-16 TW TW109136017A patent/TWI754420B/zh active
-
2021
- 2021-11-10 KR KR1020210154129A patent/KR102467276B1/ko active IP Right Grant
-
2022
- 2022-11-14 US US18/055,036 patent/US20230074496A1/en active Pending
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW201926695A (zh) * | 2017-11-29 | 2019-07-01 | 台灣積體電路製造股份有限公司 | 半導體結構及其製造方法 |
Also Published As
Publication number | Publication date |
---|---|
KR20210047224A (ko) | 2021-04-29 |
CN112687730A (zh) | 2021-04-20 |
KR20210137418A (ko) | 2021-11-17 |
US11502197B2 (en) | 2022-11-15 |
DE102019130285A1 (de) | 2021-04-22 |
KR102467276B1 (ko) | 2022-11-14 |
TW202129976A (zh) | 2021-08-01 |
US20230074496A1 (en) | 2023-03-09 |
US20210119047A1 (en) | 2021-04-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6936505B2 (en) | Method of forming a shallow junction | |
US6770519B2 (en) | Semiconductor manufacturing method using two-stage annealing | |
US7501332B2 (en) | Doping method and manufacturing method for a semiconductor device | |
US20230074496A1 (en) | Source and drain epitaxial layers | |
JPH08203842A (ja) | 半導体装置の製造方法 | |
WO2008016851A1 (en) | Use of carbon co-implantation with millisecond anneal to produce ultra-shallow junctions | |
TW201320200A (zh) | 以應力記憶技術製造半導體裝置的方法 | |
US8357995B2 (en) | Semiconductor element | |
JP2010021525A (ja) | 半導体装置の製造方法 | |
CN115692181A (zh) | 在碳化硅(SiC)衬底上制造欧姆接触的方法 | |
US11676867B2 (en) | Method for manufacturing semiconductor structure | |
WO2005096357A1 (ja) | 半導体装置の製造方法 | |
US6872643B1 (en) | Implant damage removal by laser thermal annealing | |
US20240249945A1 (en) | Creation of a transistor with close silicide source and drain from the canal | |
US11942376B2 (en) | Method for manufacturing semiconductor structure | |
JP4568304B2 (ja) | 半導体装置の製造方法 | |
US20240203735A1 (en) | Method for producing doped transistor source and drain | |
JP4073171B2 (ja) | 半導体装置の製造方法 | |
JP4047322B2 (ja) | 半導体装置の製造方法 | |
US20050048779A1 (en) | Semiconductor device and method of manufacturing the same | |
JP4568308B2 (ja) | 半導体装置の製造方法 |