TWI748016B - 半導體裝置與其形成方法 - Google Patents

半導體裝置與其形成方法 Download PDF

Info

Publication number
TWI748016B
TWI748016B TW106142909A TW106142909A TWI748016B TW I748016 B TWI748016 B TW I748016B TW 106142909 A TW106142909 A TW 106142909A TW 106142909 A TW106142909 A TW 106142909A TW I748016 B TWI748016 B TW I748016B
Authority
TW
Taiwan
Prior art keywords
work function
layer
forming
fin
gate dielectric
Prior art date
Application number
TW106142909A
Other languages
English (en)
Other versions
TW201824457A (zh
Inventor
邱雅文
王喻生
楊凱全
李顯銘
范智翔
李達元
觀華 郭
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW201824457A publication Critical patent/TW201824457A/zh
Application granted granted Critical
Publication of TWI748016B publication Critical patent/TWI748016B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823821Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of transistors with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/785Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • H01L29/7855Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET with at least two independent gates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823814Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the source or drain structures, e.g. specific source or drain implants or silicided source or drain structures or raised source or drain structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823828Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the gate conductors, e.g. particular materials, shapes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/088Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
    • H01L27/092Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate complementary MIS field-effect transistors
    • H01L27/0924Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate complementary MIS field-effect transistors including transistors with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0684Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/4966Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET the conductor material next to the insulator being a composite material, e.g. organic material, TiN, MoSi2
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66545Unipolar field-effect transistors with an insulated gate, i.e. MISFET using a dummy, i.e. replacement gate in a process wherein at least a part of the final gate is self aligned to the dummy gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66787Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel
    • H01L29/66795Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/785Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823828Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the gate conductors, e.g. particular materials, shapes
    • H01L21/823842Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the gate conductors, e.g. particular materials, shapes gate conductors with different gate conductor materials or different gate conductor implants, e.g. dual gate structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/51Insulating materials associated therewith
    • H01L29/511Insulating materials associated therewith with a compositional variation, e.g. multilayer structures
    • H01L29/513Insulating materials associated therewith with a compositional variation, e.g. multilayer structures the variation being perpendicular to the channel plane
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/51Insulating materials associated therewith
    • H01L29/517Insulating materials associated therewith the insulating material comprising a metallic compound, e.g. metal oxide, metal silicate

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Composite Materials (AREA)
  • Materials Engineering (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Thin Film Transistor (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

方法包括形成第一電晶體,其包括形成第一閘極介電層於基板中的第一通道區上,以及形成第一功函數層於第一閘極介電層上,其中形成第一功函數層之步驟包括採用第一製程條件沉積功函數材料,以形成具有不同結晶方向之第一比例的功函數材料。方法亦形成第二電晶體,其包括形成第二閘極介電層於基板中的第二通道區上,以及形成第二功函數層於第二閘極介電層上,其中形成第二功函數層之步驟包括採用第二製程條件沉積功函數材料,以形成具有不同結晶方向之第二比例的功函數材料。

Description

半導體裝置與其形成方法
本發明實施例關於半導體裝置的形成方法,更特別關於其功函數層中不同結晶方向之比例的調整方法。
半導體裝置已用於大量的電子裝置中,比如電腦、手機、與其他裝置。半導體裝置包含形成於半導體晶圓上的積體電路,其形成方法為沉積多種材料的薄膜於半導體晶圓上,並圖案化這些材料的薄膜以形成積體電路。積體電路包含場效電晶體如金氧半電晶體。
半導體產業的目標為持續縮小個別場效電晶體的尺寸,並持續增加個別場效電晶體的速度。為達上述目標,已研究與實施鰭狀場效電晶體或多閘極電晶體。然而鰭狀場效電晶體其新穎的裝置結構與持續縮小的尺寸面臨新的挑戰。
本發明一實施例提供之半導體裝置的形成方法,包括形成n型電晶體。形成n型電晶體的步驟包括形成自基板凸起的第一半導體鰭狀物,以及形成第一閘極堆疊於第一半導體鰭狀物上。形成第一閘極堆疊的步驟包括:沉積第一閘極介電物於第一半導體鰭狀物上,以及採用第一組製程參數沉積功函數材料,其中第一組製程參數有關於形成具有第一功函數的功 函數材料,其中第一功函數有關於功函數材料的第一結晶方向與第二結晶方向之第一比例。方法亦包括形成p型電晶體。形成p型電晶體的步驟包括形成自基板凸起的第二半導體鰭狀物,以及形成第二閘極堆疊於第二半導體鰭狀物上。形成第二閘極堆疊的步驟包括:沉積第二閘極介電物於第二半導體鰭狀物上,以及採用第二組製程參數沉積功函數材料,其中第二組製程參數有關於形成具有第二功函數的功函數材料,其中第二功函數有關於功函數材料的第一結晶方向與第二結晶方向之第二比例。
A-A:線段
H1:高度
20:基板
22:淺溝槽隔離區
22A、24A:上表面
24:半導體帶
24’:鰭狀物
30:虛置閘極堆疊
32:虛置閘極介電物
34:虛置閘極
36:硬遮罩層
38:閘極間隔物
40:凹陷
42、242A、242B:磊晶區
42A:較下部份
42B:較上部份
46:層間介電物
46A:部份
47:開口
48:源極/汲極矽化物區
50:接點插塞
54:界面層
56:高介電常數介電層
58、256A、256B:閘極介電物
62:蓋層
64:犧牲層
66:功函數層
67:回蝕刻
68:阻障層
70:晶種層
72:基體金屬
80:置換閘極堆疊
82:硬遮罩層
84:層間介電物
86:接點插塞
88:蝕刻停止層
100:方法
102、104、106、108、110、112:步驟
200A:n型鰭狀場效電晶體
200B:p型鰭狀場效電晶體
206A、206B:輕摻雜源極/汲極區
208A、208B:閘極堆疊
266A:n型功函數層
266B:p型功函數層
1000:晶圓
1000A:主要表面
第1-6、7A-7B、8-15、16A-16B、17-20圖係一些實施例中,鰭狀場效電晶體於製程的中間階段之剖視圖與透視圖。
第21圖係一些實施例中,形成半導體裝置的方法其流程圖。
第22圖係一些實施例中,鰭狀場效電晶體的剖視圖。
下述內容提供的不同實施例或實例可實施本發明的不同結構。特定構件與排列的實施例係用以簡化本發明而非侷限本發明。舉例來說,形成第一構件於第二構件上的敘述包含兩者直接接觸,或兩者之間隔有其他額外構件而非直接接觸。此外,本發明之多種例子中可重複標號,但這些重複僅用以簡化與清楚說明,不代表不同實施例及/或設置之間具有相同標號之單元之間具有相同的對應關係。
此外,空間性的相對用語如「下方」、「其下」、「較下方」、「上方」、「較上方」、或類似用語可用於簡化說明某一元件與另一元件在圖示中的相對關係。空間性的相對用語可延伸至以其他方向使用之元件,而非侷限於圖示方向。元件亦可轉動90°或其他角度,因此方向性用語僅用以說明圖示中的方向。
多種實施例提供鰭狀場效電晶體與其形成方法。一些實施例說明形成鰭狀場效電晶體的中間階段。特別的是此處所述方法形成的功函數層,具有不同結晶方向的所需量。本技術領域中具有通常知識者應理解其他調整屬於其他實施例的範疇。雖然實施例中的方法以特定順序說明,但多種其他實施例的方法可以任何邏輯性的順序進行,且可比下述說明的方法具有更少或更多的步驟。舉例來說,可採用任何合適方法圖案化鰭狀物,比如一或多道的光微影製程,其包含雙重圖案化或多重圖案化製程。一般而言,雙重圖案化或多重圖案化製程結合光微影與自對準製程,可讓圖案的間距小於單一的直接光微影製程所能達到的最小間距。舉例來說,一實施例的犧牲層形成於基板上,且採用光微影製程圖案化犧牲層。採用自對準製程,沿著圖案化的犧牲層形成間隔物。接著移除犧牲層,而保留的間隔物接著可用以圖案化鰭狀物。在多種圖式與實施例中,類似標號將用以標示類似單元。在下述實施例中,鰭狀場效電晶體的形成方法係用以解釋本發明實施例。然而平面電晶體亦可採用本發明實施例的概念。
第1圖係初始結構的透視圖。初始結構包含晶圓 1000,其更包含基板20。基板20可為半導體基板如基體半導體、絕緣層上半導體基板、或類似物,且可摻雜(比如p型或n型摻質)或未摻雜。基板20可為晶圓如矽晶圓。一般而言,絕緣層上半導體基板為半導體材料層形成於絕緣層上。舉例來說,絕緣層可為埋置氧化物層、氧化矽層、或類似物。絕緣層可形成於基板上。基板一般為矽基板或玻璃基板,但亦可為其他基板如多層或組成漸變基板。在一些實施例中,基板20的半導體材料可包含矽或鍺;半導體化合物如碳化矽、砷化鎵、磷化鎵、磷化銦、砷化銦、及/或銻化銦;半導體合金如矽鍺、磷砷化鎵、砷化鋁銦、砷化鋁鎵、砷化鎵銦、磷化鎵銦、及/或磷砷化鎵銦;或上述之組合。
隔離區如淺溝槽隔離區22可自基板20的上表面延伸至基板20中,其中基板20的上表面為晶圓1000的主要表面1000A。位於相鄰之淺溝槽隔離區22之間的部份基板20,可稱作半導體帶24。在一些實施例中,半導體帶24的上表面與淺溝槽隔離區22的上表面實質上可彼此齊平。
淺溝槽隔離區22可為氧化物如氧化矽、氮化物、類似物、或上述之組合。淺溝槽隔離區22的形成方法可為高密度電漿化學氣相沉積、可流動的化學氣相沉積(在遠端電漿系統中沉積化學氣相沉積為主之材料,並在沉積後硬化材料使其轉換成另一材料如氧化物)、旋轉塗佈製程、順應性的氧化物製程、類似方法、或上述之組合。在其他實施例中,可採用任何可接受的製程形成其他絕緣材料。淺溝槽隔離區22可包含襯墊氧化物(未圖示)。襯墊氧化物可為熱氧化基板20的表面層所 形成的熱氧化物。襯墊氧化物亦可為沉積的氧化矽,其形成方法可為原子層沉積、高密度電漿化學氣相沉積、或化學氣相沉積。淺溝槽隔離區22亦可包含介電材料於襯墊氧化物上,其中介電材料的形成方法可為可流動的化學氣相沉積、旋轉塗佈、或類似方法。
如第2圖所示,使淺溝槽隔離區22凹陷,因此半導體帶24的頂部凸起高於淺溝槽隔離區22的上表面,以形成凸起的鰭狀物24’。蝕刻可採用乾蝕刻製程,其蝕刻氣體採用三氟化氮與氨。在蝕刻製程中,可產生電漿。氬氣亦可包含於蝕刻製程中。使淺溝槽隔離區22凹陷化的方法亦可採用濕蝕刻製程。舉例來說,濕蝕刻製程的蝕刻化學品可包含稀釋的氫氟酸。
第1與2圖所示的製程,僅為可形成半導體帶24與凸起的鰭狀物24’之一例。在一些實施例中,可形成介電層於基板20的上表面上;蝕穿介電層以形成溝槽;磊晶成長同質磊晶結構於溝槽中;以及使介電層凹陷,讓同質磊晶結構自介電層凸起以形成凸起的鰭狀物。在一些實施例中,異質磊晶結構可用於半導體帶24。舉例來說,第1圖中的半導體帶24可凹陷,並在凹陷處磊晶成長不同於半導體帶24的材料。其他方法與製程亦可用於形成鰭狀物24’。
如第3圖所示,形成虛置閘極堆疊30於凸起的鰭狀物24'的上表面與側壁上。虛置閘極堆疊30可包含虛置閘極介電物32與其上的虛置閘極34。舉例來說,虛置閘極介電物32可為氧化矽、氮化矽、上述之組合、或類似物,且其形成方法可依據可接受的技術如沉積或熱成長。虛置閘極34可為導電材料如 多晶矽、多晶矽鍺、金屬氮化物、金屬矽化物、金屬氧化物、金屬、或類似物。在一實施例中,沉積非晶矽後使其再結晶,以產生多晶矽。虛置閘極34的沉積方法可為物理氣相沉積、化學氣相沉積、濺鍍沉積、或本技術領域中用以沉積導電材料的其他已知技術。虛置閘極34可由其他材料組成,其與隔離區之間具有高蝕刻選擇性。在一些例子中,虛置閘極34可沉積於虛置閘極介電物32上,接著平坦化虛置閘極34,且平坦化步驟可為化學機械研磨。虛置閘極堆疊30亦可包含一或多個硬遮罩層36於虛置閘極34上。硬遮罩層36之組成可為氮化矽、氮氧化矽、氮碳化矽、或類似物。虛置閘極堆疊30亦可橫越一或多個凸起的鰭狀物24'及/或淺溝槽隔離區22。虛置閘極堆疊30亦可包含縱向,其實質上垂直於凸起的鰭狀物24'的縱向。
接著形成閘極間隔物38於虛置閘極堆疊30的側壁上。在本發明一些實施例中,閘極間隔物38之組成為介電材料如氮氧碳化矽、氮化矽、或類似物,且可具有介電層的單層結構或多層結構。
接著進行蝕刻步驟(又稱作源極/汲極凹陷化),以蝕刻虛置閘極堆疊30與閘極間隔物38未覆蓋之部份的凸起的鰭狀物24',即形成第4圖所示的結構。上述凹陷化步驟可為非等向,因此可保護直接位於虛置閘極堆疊30與閘極間隔物38下的部份鰭狀物24'免於蝕刻。在一些實施例中,凹陷的半導體帶24的上表面24A可低於淺溝槽隔離區22的上表面22A。凹陷40係對應地形成於淺溝槽隔離區22之間。凹陷40位於虛置閘極堆疊30的兩側上。
接著選擇性成長半導體材料於凹陷40中以形成磊晶區42(源極/汲極區),如第5圖所示之結構。在一些實施例中,一些相鄰的磊晶區42將成長在一起以形成合併的磊晶結構。在一些實施例中,磊晶區42包含矽鍺或矽。在磊晶時可臨場摻雜p型或n型雜質,端視鰭狀場效電晶體為p型或n型的鰭狀場效電晶體而定。舉例來說,當鰭狀場效電晶體為p型鰭狀場效電晶體時,磊晶區42可包含矽鍺、硼化矽鍺、鍺、鍺錫、或類似物。在一些實施例中,n型的鰭狀場效電晶體的磊晶區42可包含矽、碳化矽、磷碳化矽、磷化矽、或類似物。在本發明一些實施例中,磊晶區42包含III-V族半導體化合物如砷化鎵、磷化銦、氮化鎵、砷化銦鎵、砷化鋁銦、銻化鎵、鋁銻、磷化鋁、磷化鎵、上述之組合、或上述之多層結構。在磊晶區42填入凹陷40後,可進一步磊晶成長磊晶區42,使其橫向延伸並可形成晶面。
在磊晶步驟後,可進一步佈植p型或n型雜質至磊晶區42以形成源極與汲極區。在一些實施例中,在磊晶時臨場摻雜p型或n型雜質以形成磊晶區42,因此可省略此佈植步驟。磊晶區42包含形成於淺溝槽隔離區22中的較下部份42A,以及形成於淺溝槽隔離區22之上表面22A上的較上部份42B。較下部份42A的側壁形狀即凹陷40的形狀(見第4圖),其可為實質上平直的邊緣,亦可為實質上垂直的邊緣(即實質上垂直於基板20的主要表面)。
第6圖係形成層間介電物46後的結構透視圖。在本發明一些實施例中,在形成層間介電物46之前,先形成緩衝氧 化物層(未圖示)與接點蝕刻停止層(未圖示)於磊晶區42(如源極與汲極區)上。緩衝氧化物層的組成可為氧化矽,且接點蝕刻停止層之組成可為氮化矽、氮碳化矽、或類似物。舉例來說,緩衝氧化物層與接點蝕刻停止層的形成方法,可採用順應性的沉積方法如原子層沉積。層間介電物46可包含介電材料,其形成方法可為可流動的化學氣相沉積、旋轉塗佈、化學氣相沉積、電漿增強化學氣相沉積、或其他沉積方法。層間介電物46的組成可為磷矽酸鹽玻璃、硼矽酸鹽玻璃、摻雜硼的磷矽酸鹽玻璃、未摻雜的矽酸鹽玻璃、四乙氧矽烷的氧化物、或類似物。可進行化學機械研磨使層間介電物46、虛置閘極堆疊30、與閘極間隔物38的上表面彼此齊平。
在後續步驟中,移除層間介電物46的部份46A以形成接點開口。接著形成源極/汲極矽化物區48(見第7A圖)於磊晶區42的表面上。上述結構的形成製程包含沉積金屬層至接點開口中,並進行回火使金屬層與磊晶區42其露出的表面部份反應,以形成源極/汲極矽化物區48。在一些實施例中,移除金屬層的未反應部份。在一些實施例中,可保留金屬層的未反應部份。接著可將導電材料如鎢填入接點開口中,以形成接點插塞50,如第7A圖所示。
第7A圖中的結構其剖視圖如第7B圖所示,此剖視圖沿著第7A圖中含有線段A-A的垂直平面。接著可將含有硬遮罩層36、虛置閘極34、與虛置閘極介電物32的虛置閘極堆疊30,置換為金屬閘極與閘極介電物,如第8至18圖所示。第8至18圖中的剖視圖沿著第7A圖中含有線段A-A的相同垂直平 面。在第8至18圖中,淺溝槽隔離區22的上表面22A以虛線標示,而通道區中凸起的鰭狀物24'延伸高於上表面22A。
接著移除第7A與7B圖中虛置閘極堆疊30的硬遮罩層36、虛置閘極34、與虛置閘極介電物32,以形成第8圖中的開口47。開口47露出凸起的鰭狀物24'的上表面與側壁。在一些實施例中,以非等向的乾蝕刻製程移除虛置閘極堆疊30。舉例來說,蝕刻製程可包含乾蝕刻製程,其採用的反應氣體可選擇性地蝕刻虛置閘極堆疊30而不蝕刻層間介電物46或閘極間隔物38。在一些例子中,當蝕刻虛置閘極34時,虛置閘極介電物32可作為蝕刻停止層。
接著如第9圖所示,閘極介電物58形成以延伸至開口47中。在一些實施例中,閘極介電物58包含超過一個介電層。在一例中,第9至18圖所示的閘極介電物58包含界面層54作為較下部份。界面層54形成於凸起的鰭狀物24'其露出的表面上。界面層54可包含氧化物層如氧化矽層,其形成方法可為熱氧化凸起的鰭狀物24'、化學氧化製程、或沉積製程。在一些例子中,界面層54可包含氮化矽層。一些例子中的界面層54可包含一或多層的氧化矽、氮化矽、或另一材料。閘極介電物58亦可包含高介電常數介電層56於界面層54上。高介電常數介電層56可包含下述金屬之氧化物或矽酸鹽:鉿、鋁、鋯、鑭、鎂、鋇、鈦、鉛、或上述之組合。高介電常數介電材料的介電常數高於3.9,可高於7.0,且在一些例子中可高達21.0或更高。高介電常數介電層56位於界面層54上,且可接觸界面層54。高介電常數介電層56可為順應性的層狀物,且延伸至凸起的鰭狀物 24'的側壁上以及閘極間隔物38的上表面與側壁上。在一些實施例中,高介電常數介電層56的形成方法可包含分子束磊晶、原子層沉積、電漿增強化學氣相沉積、或類似方法。
如第10圖所示,沉積蓋層62,其可採用順應性的沉積方法如原子層沉積或化學氣相沉積。在一些實施例中,蓋層62的厚度可介於約10Å至約30Å之間。蓋層62延伸至開口47中,且一些部份的蓋層62可延伸於層間介電物46上。蓋層62包含至少一層,且可包含不同材料組成的多層。在一些例子中,蓋層62中的層狀物之特定材料,其選擇可依個別的鰭狀場效電晶體為n型或p型而定。蓋層62可包含一或多種材料如鈦鋁、氮化鈦、氮化鈦鋁、摻雜矽的氮化鈦、氮化鉭、或另一材料。
在沉積蓋層62後,可形成犧牲層64以填入開口47的剩餘部份。在一些實施例中,犧牲層64之組成為光阻。在一些實施例中,犧牲層64之組成係不同於下方的高介電常數介電層56或蓋層62的另一材料。舉例來說,犧牲層64之組成可為氧化矽、氮化矽、碳化矽、或類似物。犧牲層64可具有實質上平坦的上表面,比如以旋轉塗佈法形成光阻組成的犧牲層64。在一些例子中,可進行平坦化步驟如化學機械研磨。
如第11圖所示,對犧牲層64進行回蝕刻67。回蝕刻67可包含乾蝕刻及/或濕蝕刻,且可為等向或非等向。在一些實施例中,回蝕刻67採用的蝕刻劑傾向攻擊高介電常數介電層56上的蓋層62與犧牲層64。舉例來說,回蝕刻可採用鹵素為主的乾蝕刻。
第11圖顯示蝕刻的中間步驟,回蝕刻犧牲層64以 露出蓋層62。接著如第12圖所示,持續回蝕刻以蝕刻犧牲層64與蓋層62。如此一來,將露出高介電常數介電層56。在一些實施例中,高介電常數介電層56作為蝕刻的蝕刻停止層,且未蝕刻或僅少量蝕刻高介電常數介電層56其露出的水平部份。因此高介電常數介電層56可保護其下方的結構,比如閘極間隔物38、層間介電物46、與接點插塞50。
第13圖顯示回蝕刻完成後的結構。由於回蝕刻中的蝕刻劑攻擊犧牲層64與蓋層62,因此可降低犧牲64與蓋層62的上表面。應理解的是,犧牲層64與蓋層62的蝕刻速率可能不同,這將使保留的犧牲層64之上表面高於或低於保留的蓋層62之頂部邊緣。在一些例子中,保留的蓋層62其高度H1可介於約45Å至約400Å之間。
在完成回蝕刻後,移除犧牲層64的保留部份,以保留開口47。舉例來說,移除犧牲層64的方法可採用濕蝕刻製程或灰化製程。接著可形成功函數層66於開口47中,如第14圖所示。接著可形成功函數層66於開口47中,如第14圖所示。功函數層66的材料可適用於個別鰭狀場效電晶體的種類,且其於金屬閘極中的位置可讓功函數層66的功函數影響或決定個別鰭狀場效電晶體的功函數。舉例來說,當鰭狀場效電晶體為n型鰭狀場效電晶體,功函數金屬可具有較低的功函數,比如低於中隙功函數(約4.5eV)。舉例來說,n型鰭狀場效電晶體的功函數可介於約3.9eV至約4.3eV之間,不過亦可採用其他數值。當鰭狀場效電晶體為p型鰭狀場效電晶體,功函數金屬可具有較高的功函數,比如高於中隙功函數(約4.5eV)。舉例來說,p 型鰭狀場效電晶體的功函數可介於約4.7eV至約5.1eV之間,不過亦可採用其他數值。
在一些實施例中,p型鰭狀場效電晶體的功函數層66可包含鈦、氮化鈦、氮化鉭、氮矽化鉭、鉭矽化物、釕、鉬、鋁、鋯矽化物、鉬矽化物、鎳矽化物、氮化鎢、上述之組合、或其他材料。在一些實施例中,n型鰭狀場效電晶體的功函數層66可包含鈦、氮化鈦、鈦鋁、氮化鈦鋁、碳化鉭、碳氮化鉭、氮矽化鉭、氮化鉭、鉭鋁、碳化鉭鋁、錳、鋯、上述之組合、或其他材料。在一些實施例中,p型鰭狀場效電晶體與n型鰭狀場效電晶體形成於基板50上,其可具有相同的功函數層66。在一些實施例中,功函數層66包含多層的不同材料。在一些實施例中,功函數層66的厚度可介於約15Å至約400Å之間,比如約20Å。
在一些實施例中,功函數層66形成為具有不同結晶方向的單一材料之區域。舉例來說,功函數層66的材料具有第一結晶方向的至少一區,以及第二結晶方向的至少一區。舉例來說,第15圖之材料的結晶平面150之原子的結晶方向為(200),而相同材料之結晶平面152之原子的結晶方向為(111)。在一些實施例中,功函數層66具有(200)與(111)的結晶方向。在其他實施例中,功函數層66具有其他結晶方向,或者超過兩種的不同結晶方向。
一些實施例中功函數層66的沉積製程,可控制功函數層66中第一結晶方向的數量與第二結晶方向的數量。舉例來說,藉由調整沉積製程的溫度或壓力,可控制結晶方向的比 例。在例示性的例子中,第16A與16B圖係兩種氮化鈦層之X光繞射量測值,其各自採用不同的沉積製程成長。第16A與16B圖的峰值160與164對應氮化鈦層其(111)的結晶方向,而峰值162與166對應氮化鈦層其(200)的結晶方向。特別的是,氮化鈦層中結晶方向的相對比例,取決於每一峰值的半高寬。
第16A圖所示的氮化鈦之第一層具有(111)的結晶方向之峰值160,以及(200)的結晶方向之峰值162。峰值160指的是氮化鈦的第一層具有約57%的(111)的結晶方向,而峰值162指的是氮化鈦的第一層具有約43%的(200)的結晶方向。如此一來,第16A圖顯示採用第一沉積製程形成的氮化鈦層,其(111)的結晶方向比(200)的結晶方向多。同樣地,第16B圖所示的氮化鈦之第一層具有(111)的結晶方向之峰值164,以及(200)的結晶方向之峰值166。峰值164指的是氮化鈦的第一層具有約50%的(111)的結晶方向,而峰值166指的是氮化鈦的第一層具有約50%的(200)的結晶方向。如此一來,第16B圖顯示採用第二沉積製程形成的氮化鈦層,其(111)的結晶方向與(200)的結晶方向幾乎相同。
第16A與16B圖係採用不同製程參數形成的特定結晶方向之不同比例。舉例來說,第16A圖的氮化鈦層之形成溫度,高於第16B圖的氮化鈦層之形成溫度。在此態樣中,採用一些製程可讓層狀物具有所需的結晶方向比例。舉例來說,氮化鈦層的形成溫度可介於約300℃至約400℃之間,且較高溫度形成的氮化鈦層其(111)的結晶方向比例高於(200)的結晶方向比例。在其他實施例中,低於300℃或高於400℃的溫度可用以 形成一或多層的氮化鈦層或其他材料。在一些實施例中,其他材料或其組合,可具有不同結晶方向的不同比例。其他製程差異亦可用於產生結晶方向的不同比例,比如不同的製程壓力或其他溫度差異。功函數層66的形成方法可採用物理氣相沉積、原子層沉積、化學氣相沉積、或類似方法。在一些實施例中,功函數層66的形成方法可採用四氯化鈦或氨作為前驅物,但亦可採用其他前驅物。
在一些例子中,材料的不同結晶方向可具有不同功函數。以氮化鈦為例,(111)的結晶方向之功函數為約4.4eV,而(200)的結晶方向之功函數為約4.6eV。如此一來,控制存在於功函數層66中的多種結晶方向比例,可調整功函數層66的功函數,使功函數層66更適用於n型鰭狀場效電晶體或p型鰭狀場效電晶體。舉例來說,當氮化鈦的功函數層66具有特定的結晶方向比例時,其功函數的總平均值介於約4.4eV至約4.6eV之間。舉例來說,當氮化鈦層具有一半的(111)的結晶方向(功函數為約4.4eV)與一半的(200)的結晶方向(功函數為約4.6eV)時,其功函數的總平均值為約4.5eV。舉例來說,可採用上述的一些或所有技術,控制功函數層66中的結晶方向。在其他實施例中,可採用其他材料或材料的組合,且材料具有不同結晶方向與不同功函數。在此態樣中,控制功函數層66的沉積製程可控制其結晶方向的比例,以調整鰭狀場效電晶體的臨界電壓。
在一些例子中,材料的一些結晶方向更易阻擋雜質擴散,而材料的一些結晶方向更易讓摻質擴散或結合雜質以 作為摻質。在一些例子中,存在於功函數層66中的摻質濃度可改變功函數層66的功函數。藉由控制功函數層66的沉積製程如前述,可控制具有不同摻質擴散能力之結晶方向的比例,因此可控制擴散至功函數層66中的摻質量。在此態樣中,可控制摻質結合至功函數層66中的數量,以調整功函數層66的功函數。以氮化鈦為例,鹵素雜質如氟較易擴散至具有(111)的結晶方向的氮化鈦中,而較不易擴散至具有(200)的結晶方向的氮化鈦中。
此外,一些結晶方向比其他結晶方向更易與雜質如摻質結合。以氮化鈦為例,(111)的結晶方向比(200)的結晶方向更易與摻質氟結合。在一些實施例中,後續製程步驟中存在的一或多種雜質可擴散至功函數層66中以作為摻質。舉例來說,存在於後續蝕刻製程或沉積製程之中或之後的雜質,可擴散至功函數層66中並改變功函數層66的功函數。在此態樣中,已存在於裝置製程中的雜質可用以控制功函數層66的功函數,因此可控制鰭狀場效電晶體的臨界電壓。因此亦可控制功函數層66的功函數,以適用於n型鰭狀場效電晶體或p型鰭狀場效電晶體。在一些例子中,不需額外佈植製程的摻雜以調整功函數。在一些實施例中,將摻質導入功函數層66中的方法可採用其他技術,比如佈植、熱擴散、化學反應、在沉積功函數層66時導入摻質、或另一技術。在一些實施例中,可進行回火或其他熱製程以利摻質擴散至功函數層66中。
在例示性的例子中如氮化鈦的功函數層66,存在於後續製程步驟中的氟可擴散至氮化鈦中,且氟較易擴散至氮 化鈦層具有(111)的結晶方向之區域中。如此一來,此例藉由增加氮化鈦的功函數層66中(111)的結晶方向之比例,可控制氮化鈦的功函數層66中的氟總濃度。在一些例子中,氟結合至氮化鈦的功函數層66中,最多可減少約50%的功函數。上述說明僅為舉例,其他實施例中的功函數層66可具有不同材料、雜質、或結晶方向。
在一些實施例中,功函數層66的厚度較小時,擴散至功函數層66中的摻質濃度較大。舉例來說,功函數層66的厚度可小於約20Å,比如約16Å。在一些實施例中,存在於功函數層66中的摻質濃度可大於約3%,但其他實施例中的摻質濃度亦可小於或等於約3%。在此態樣中,可結合摻質至功函數層66中以調整鰭狀場效電晶體的臨界電壓,且可控制功函數層的沉積製程以調整摻質濃度,以達功函數層66的特定厚度或功函數層66的不同結晶方向之特定比例。在一些實施例中,上述控制功函數層66的方法可用於n型鰭狀場效電晶體裝置或p型鰭狀場效電晶體裝置。
在一些實施例中,可在形成層狀物之後進行熱製程,使其結晶化以具有所需的結晶方向比例。在此態樣中,可在沉積後功函數層66後進行再結晶,以達所需的結晶方向比例。舉例來說,成長氮化鈦層,其具有較低(111)的結晶方向比例。接著加熱氮化鈦層使其再結晶,以具有較高(111)的結晶方向比例。在一些實施例中,在後續製程步驟中可經由加熱使氮化鈦層再結晶一或多次,且加熱溫度可為一或多種。在此態樣中,經由製程可控制氮化鈦層的性質。此外亦可採用其他材料 或其他結晶方向。熱製程可為任何合適的熱製程,比如快速熱回火、瞬間回火、雷射回火、或其他熱技術。
接著可形成阻障層68於功函數層66上,如第17圖所示。阻障層68的材料可為鈦、鈦鋁、氮化鈦、氮化鈦鋁、氮化鉭鋁、氮化鉭、上述之組合、或其他材料。在一些實施例中,阻障層68包含不同材料的多層。阻障層68的形成方法可為物理氣相沉積、原子層沉積、化學氣相沉積、或類似方法。
接著可形成晶種層70與基體金屬72於阻障層68上,如第18圖所示。晶種層70可提供改良的界面於阻障層68及後續沉積的導電材料(如基體金屬72)之間。在沉積晶種層70後,沉積基體金屬72以填入開口47。晶種層70或基體金屬72可為鎢、銅、鋁、其他導電材料、或上述之組合。在一些實施例中,基體金屬72的形成方法可為化學氣相沉積、原子層沉積、或其他方法。
接著進行平坦化製程如化學機械研磨,以移除部份的高介電常數介電層56、功函數層66、阻障層68、晶種層70、與基體金屬72。平坦化製程亦移除位於層間介電物46上的高介電常數介電層56其水平部份。保留部份的高介電常數介電層56、蓋層62、功函數層66、阻障層68、晶種層70、與基體金屬72組合而成置換閘極堆疊80。每一保留部份的高介電常數介電層56、蓋層62、功函數層66、阻障層68、晶種層70、與基體金屬72包含底部,以及與底部相連並位於底部上的側壁部份。接著如第19圖所示,使功函數層66、阻障層68、晶種層70、與基體金屬72凹陷,並將硬遮罩層82填入對應的凹陷。硬遮罩層82 為介電硬遮罩,其組成可為氮化矽、氮氧化矽、碳氧化矽、或類似物。舉例來說,功函數層66、阻障層68、晶種層70、與基體金屬72凹陷的方法可採用一或多道濕蝕刻或乾蝕刻製程。亦可平坦化硬遮罩層82,使其上表面與層間介電物46的上表面共平面。
在例示性的實施例中,可在形成置換閘極堆疊80前,形成源極/汲極的接點插塞50。在一些實施例中,可在形成置換閘極堆疊80後,形成源極/汲極的接點插塞50。
如第20圖所示,蝕刻停止層88形成於置換閘極堆疊80上。蝕刻停止層88的組成為介電材料,其包含碳化矽、氮化矽、氮氧化矽、或類似物。層間介電物84形成於蝕刻停止層88上,且接點插塞86形成於層間介電物84中。上述結構的形成製程可包括形成接點插塞開口於層間介電物84中,以露出置換閘極堆疊80與源極/汲極的接點插塞50,並將導電材料填入接點插塞開口以形成接點插塞86。在此圖中,亦移除第19圖中的硬遮罩層82以形成凹陷,因此閘極的接點插塞86延伸至凹陷中。
第21圖係本發明多種實施例中,形成半導體裝置的方法100其流程圖。第21圖所示的流程圖僅用以舉例,並非用以侷限申請專利範圍的範疇。本技術領域中具有通常知識者應理解許多變化、替換、與調整。舉例來說,可新增、移除、置換、重排、或重複第21圖中的多種步驟。
如第21圖所示,步驟102形成半導體鰭狀物,其凸起於基板上。舉例來說,可參考第1圖。步驟104沉積閘極介電 物於半導體鰭狀物上。舉例來說,可參考第9圖。閘極介電物為形成於半導體鰭狀物上的閘極堆疊之一部份。步驟106確認功函數層所需的功函數,其取決於參數如最終半導體裝置所需的臨界電壓,端視半導體裝置為n型或p型或其他參數而定。步驟108確認沉積功函數層的製程參數。製程參數可包含沉積溫度、壓力、前驅物材料、沉積厚度、沉積時間、或其他參數。亦可確認製程參數,使功函數層具有特定的結晶方向比例。在步驟110中,採用確認的製程參數沉積功函數層。舉例來說,可參考第14圖。功函數層為閘極堆疊的一部份。在步驟112中,形成源極與汲極區。源極與汲極區可與閘極堆疊相鄰,且閘極堆疊可包含閘極介電物與功函數層。在一些實施例中,可在形成閘極堆疊前先形成源極與汲極區。舉例來說,可參考第5圖。
第22圖係本發明一些實施例中,n型鰭狀場效電晶體200A與p型鰭狀場效電晶體200B。n型鰭狀場效電晶體200A與p型鰭狀場效電晶體200B的形成方法,可與第1至21圖所示的製程類似,且第1至20圖中用以標示類似單元的標號亦用於第22圖中。在其他實施例中,可採用一或多道不同製程形成n型鰭狀場效電晶體200A與p型鰭狀場效電晶體200B,且本發明範疇不侷限於此。
第22圖所示的n型鰭狀場效電晶體200A與p型鰭狀場效電晶體200B形成於單一基板20上。n型鰭狀場效電晶體200A與p型鰭狀場效電晶體200B各自包含磊晶區242A與242B,其可與前述的磊晶區42相同。n型鰭狀場效電晶體200A與p型鰭狀場效電晶體200B亦各自包含輕摻雜源極/汲極區 206A與206B。如第22圖所示,n型鰭狀場效電晶體200A包含閘極堆疊208A,其具有閘極介電物256A與形成在閘極介電物256A上的n型功函數層266A。p型鰭狀場效電晶體200B包含閘極堆疊208B,其具有閘極介電物256B與形成在閘極介電物256B上的p型功函數層266B。閘極介電物256A或閘極介電物256B可與前述之閘極介電物58相同。n型功函數層266A與p型功函數層266B可與前述的功函數層66相同。在一些實施例中,n型功函數層266A與p型功函數層266B由相同的功函數材料形成。舉例來說,n型功函數層266A與p型功函數層266B均包含氮化鈦,雖然一些實施例的n型功函數層266A與p型功函數層266B均為一或多種其他材料。
在一些實施例中,採用相同的功函數材料形成n型功函數層266A與p型功函數層266B,但兩晢的製程參數不同。製程參數可擇以產生具有更合適的功函數之n型功函數層266A,以及具有更合適的功函數之p型功函數層266B。舉例來說,n型功函數層266A的形成方法可採用第一組製程參數沉積功函數材料,使其具有第一結晶方向比例,而p型功函數層266B的形成方法可採用第二組製程參數沉積相同的功函數材料,使其具有第二結晶方向比例。具有不同結晶方向的功函數材料,可具有不同的功函數或不同的摻質擴散力,其可經由摻雜改變功函數材料的功函數。不同製程參數可形成不同結晶方向比例,以適用於n型或p型裝置如前述。
在一些實施例中,可採用分開的沉積步驟沉積n型功函術層266A或p型功函數層266B。舉例來說,可採用已知的 光微影技術形成遮罩層如光阻、硬遮罩、或類似物於p型鰭狀場效電晶體200B的區域上,並露出n型鰭狀場效電晶體200A的區域。接著可採用第一製程參數沉積n型功函數層266A。接著可移除p型場效電晶體的區域上的遮罩層,並形成另一遮罩層於n型鰭狀場效電晶體200A的區域上。接著可採用第二製程參數沉積p型功函數層266B。在此態樣中,n型功函數層266A與p型功函數層266B可為不同製程參數形成的相同材料,其具有不同的功函數以適用於不同種類的電晶體。在一些例子中,可採用相同製程參數同時沉積n型功函數層266A或p型功函數層266B。
在一些實施例中,可在沉積n型功函數層266A或p型功函數層266B之後或之中進行摻雜。舉例來說,可採用氟或另一材料摻雜n型功函數層266A與p型功函數層266B中的一或兩者如前述。在一些例子中,導入n型功函數層266A或p型功函數層266B的摻質種類或摻質濃度可不同。在不同步驟中摻雜n型功函數層266A或p型功函數層266B,可造成不同的摻雜特性。在後續製程步驟中,將不同摻質導入n型功函數層266A或p型功函數層266B,亦可造成不同的摻雜特性。在此態樣中,即使採用相同的製程參數沉積功函數層,n型功函數層266A或p型功函數層266B的不同摻雜特性,仍可控制功函數至較合適的功函數。摻雜差異亦可用以控制分開的製程步驟沉積的n型功函數層266A或p型功函數層266B,使其具有合適的功函數。
本發明實施例具有一些優點。舉例來說,控制一或多個功函數層的性質,可調整鰭狀場效電晶體的電壓。調整 功函數亦可控制功函數層的性質,使其適用於形成於相同基板上的n型裝置或p型裝置。調整兩個或更多個形成於相同基板上的相同種類裝置之功函數層的功函數,亦可控制功函數層的性質。這些性質包含功函數層的摻雜濃度、厚度、與不同結晶方向的比例。此處所述的技術可調整功函數層的多種不同性質以調整臨界電壓,以達較大的製程控制與製程彈性。此處所述的功函數層與實施例可用於鰭狀場效電晶體以外的電晶體,比如平面的金氧半場效電晶體或其他種類的電晶體。
在本發明一些實施例中,方法包括形成n型電晶體。形成n型電晶體的步驟包括形成自基板凸起的第一半導體鰭狀物,以及形成第一閘極堆疊於第一半導體鰭狀物上。形成第一閘極堆疊的步驟包括:沉積第一閘極介電物於第一半導體鰭狀物上,以及採用第一組製程參數沉積功函數材料,其中第一組製程參數有關於形成具有第一功函數的功函數材料,其中第一功函數有關於功函數材料的第一結晶方向與第二結晶方向之第一比例。方法亦包括形成p型電晶體。形成p型電晶體的步驟包括形成自基板凸起的第二半導體鰭狀物,以及形成第二閘極堆疊於第二半導體鰭狀物上。形成第二閘極堆疊的步驟包括:沉積第二閘極介電物於第二半導體鰭狀物上,以及採用第二組製程參數沉積功函數材料,其中第二組製程參數有關於形成具有第二功函數的功函數材料,其中第二功函數有關於功函數材料的第一結晶方向與第二結晶方向之第二比例。在一實施例中,上述方法更包括擴散摻質至功函數材料中。在一實施例中,摻質為氟。在一實施例中,第一結晶方向的摻質擴散力不 同於第二結晶方向的摻質擴散力。在一實施例中,功函數材料為氮化鈦。在一實施例中,功函數材料的沉積厚度小於約20Å。在一實施例中,第一結晶方向為(111),而第二結晶方向為(200)。在一實施例中,存在於n型電晶體之功函數材料中的第一結晶方向的數量,與存在於n型電晶體之功函數材料中的第二結晶方向的數量之間的比例即第一比例。
在本發明一實施例中,方法包括形成第一電晶體,其包括形成第一閘極介電層於基板中的第一通道區上,以及形成第一功函數層於第一閘極介電層上,其中形成第一功函數層之步驟包括採用第一製程條件沉積功函數材料,以形成具有不同結晶方向之第一比例的功函數材料。方法亦形成第二電晶體,其包括形成第二閘極介電層於基板中的第二通道區上,以及形成第二功函數層於第二閘極介電層上,其中形成第二功函數層之步驟包括採用第二製程條件沉積功函數材料,以形成具有不同結晶方向之第二比例的功函數材料。在一實施例中,上述方法更包括擴散摻質至功函數層中,其中擴散至功函數層中具有第一結晶方向的區域之摻質,比擴散至功函數層中具有第二結晶方向的區域之摻質多。在一實施例中,摻質為氟。在一實施例中,第一製程條件包括第一溫度,其介於約320℃至約380℃之間。在一實施例中,方法更包括回火功函數層。在一實施例中,第一電晶體為n型,而第二電晶體為p型。
在本發明一些實施例中,半導體裝置包括n型電晶體與p型電晶體。n型電晶體包括自基板延伸的第一鰭狀物、第一鰭狀物上的第一閘極介電層、以及第一閘極介電層上的第一 功函數層。p型電晶體包括自基板延伸的第二鰭狀物、第二鰭狀物上的第二閘極介電層、以及第二閘極介電層上的第二功函數層,其中第一功函數層與第二功函數層包括相同的功函數材料,且第一功函數層具有結晶方向的第一比例,而第二功函數層具有結晶方向的第二比例。在一實施例中,功函數材料包括氮化鈦。在一實施例中,功函數材料包括摻質,且功函數材料具有第一結晶方向的第一區中的摻質濃度,大於功函數材料具有第二結晶方向的第二區中的摻質濃度。在一實施例中,摻質為氟。在一實施例中,第一結晶方向為(111),而第二結晶方向為(200)。在一實施例中,第一功函數層的厚度小於約20Å。
上述實施例之特徵有利於本技術領域中具有通常知識者理解本發明。本技術領域中具有通常知識者應理解可採用本發明作基礎,設計並變化其他製程與結構以完成上述實施例之相同目的及/或相同優點。本技術領域中具有通常知識者亦應理解,這些等效置換並未脫離本發明精神與範疇,並可在未脫離本發明之精神與範疇的前提下進行改變、替換、或更動。
20:基板
38:閘極間隔物
72:基體金屬
84:層間介電物
86:接點插塞
200A:n型鰭狀場效電晶體
200B:p型鰭狀場效電晶體
206A、206B:輕摻雜源極/汲極區
208A、208B:閘極堆疊
242A、242B:磊晶區
256A、256B:閘極介電物
266A:n型功函數層
266B:p型功函數層

Claims (10)

  1. 一種半導體裝置的形成方法,包括:形成一n型電晶體,包括:形成自一基板凸起的一第一半導體鰭狀物;以及形成一第一閘極堆疊於該第一半導體鰭狀物上,其中形成該第一閘極堆疊的步驟包括:沉積一第一閘極介電物於該第一半導體鰭狀物上;形成一第一蓋層於該第一閘極介電物上;採用第一組製程參數沉積一功函數材料於該第一蓋層上,其中該功函數材料順應性地延伸於該第一蓋層上,其中第一組製程參數有關於形成具有一第一功函數的該功函數材料,其中該第一功函數有關於該功函數材料的第一結晶方向與第二結晶方向之第一比例;以及形成一p型電晶體,包括:形成自該基板凸起的一第二半導體鰭狀物;以及形成一第二閘極堆疊於該第二半導體鰭狀物上,其中形成該第二閘極堆疊的步驟包括:沉積一第二閘極介電物於該第二半導體鰭狀物上;形成一第二蓋層於該第二閘極介電物上;以及採用第二組製程參數沉積該功函數材料於該第二蓋層上,其中該功函數材料順應性地延伸於該第二蓋層上,其中第二組製程參數有關於形成具有一第二功函數的該功函數材料,其中該第二功函數有關於該功函數材料的第一結晶方向與第二結晶方向之一第二比例。
  2. 如申請專利範圍第1項所述之半導體裝置的形成方法,還包括擴散一摻質至該功函數材料中。
  3. 如申請專利範圍第2項所述之半導體裝置的形成方法,其中該摻質為氟。
  4. 如申請專利範圍第2項所述之半導體裝置的形成方法,其中該第一結晶方向的第一摻質擴散力不同於第二結晶方向的第二摻質擴散力。
  5. 一種半導體裝置的形成方法,包括:形成一第一電晶體,其包括:形成第一閘極介電層於該基板中的一第一通道區上;形成一第一蓋層於該第一閘極介電層上;以及形成一第一功函數層於該第一蓋層上,其中該第一功函數層順應性地延伸於該第一蓋層上,其中形成該第一功函數層的步驟包括採用第一製程條件沉積一功函數材料,以形成具有不同結晶方向的第一比例的該功函數材料;以及形成一第二電晶體,其包括:形成一第二閘極介電層於該基板中的一第二通道區上;形成一第二蓋層於該第一閘極介電層上;以及形成一第二功函數層於該第二蓋層上,其中該第二功函數層順應性地延伸於該第二蓋層上,其中形成該第二功函數層的步驟包括採用第二製程條件沉積該功函數材料,以形成具有不同結晶方向的第二比例的該功函數材料。
  6. 如申請專利範圍第5項所述之半導體裝置的形成方法,還包括擴散一摻質至該功函數材料中,其中擴散至該功函數層 中具有第一結晶方向的區域的該摻質,比擴散至該功函數層中具有第二結晶方向的區域的該摻質多。
  7. 一種半導體裝置,包括:一n型電晶體,包括:自一基板延伸的一第一鰭狀物;一第一閘極介電層,位於該第一鰭狀物上;一第一蓋層,位於該第一閘極介電層上;以及一第一功函數層,位於該第一蓋層上,其中該第一功函數層順應性地延伸於該第一蓋層上;以及一p型電晶體,包括:自該基板延伸的一第二鰭狀物;一第二閘極介電層,位於該第二鰭狀物上;一第二蓋層,位於該第二閘極介電層上;以及一第二功函數層,位於該第二蓋層上,其中該第二功函數層順應性地延伸於該第二蓋層上,其中該第一功函數層與該第二功函數層包括相同的一功函數材料,且該第一功函數層具有結晶方向的第一比例,而該第二功函數層具有結晶方向的第二比例。
  8. 如申請專利範圍第7項所述之半導體裝置,其中該功函數材料包括氮化鈦。
  9. 一種半導體裝置的形成方法,包括:形成一n型電晶體,包括:形成自一半導體基板延伸的一第一鰭狀物;形成一第一閘極介電層於該第一鰭狀物上; 形成一第一蓋層於該第一閘極介電層上;以及形成一第一功函數層於該第一蓋層上,其中該第一功函數層順應性地延伸於該第一蓋層上;以及形成一p型電晶體,包括:形成自該半導體基板延伸的一第二鰭狀物;形成一第二閘極介電層於該第二鰭狀物上;形成一第二蓋層於該第二閘極介電層上;以及形成一第二功函數層於該第二蓋層上,其中該第二功函數層順應性地延伸於該第二蓋層上,其中該第一功函數層與該第二功函數層包括相同的一功函數材料,且該第一功函數層具有結晶方向的第一比例,而該第二功函數層具有結晶方向的第二比例。
  10. 如申請專利範圍第9項所述之半導體裝置的形成方法,其中該功函數材料包括氮化鈦。
TW106142909A 2016-12-15 2017-12-07 半導體裝置與其形成方法 TWI748016B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201662434958P 2016-12-15 2016-12-15
US62/434,958 2016-12-15
US15/803,486 US10804161B2 (en) 2016-12-15 2017-11-03 CMOS FinFET structures including work-function materials having different proportions of crystalline orientations and methods of forming the same
US15/803,486 2017-11-03

Publications (2)

Publication Number Publication Date
TW201824457A TW201824457A (zh) 2018-07-01
TWI748016B true TWI748016B (zh) 2021-12-01

Family

ID=62561927

Family Applications (1)

Application Number Title Priority Date Filing Date
TW106142909A TWI748016B (zh) 2016-12-15 2017-12-07 半導體裝置與其形成方法

Country Status (3)

Country Link
US (3) US10804161B2 (zh)
CN (1) CN108231897B (zh)
TW (1) TWI748016B (zh)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10269917B2 (en) 2016-10-19 2019-04-23 Taiwan Semiconductor Manufacturing Company, Ltd. Method of forming a FinFET with work function tuning layers having stair-step increment sidewalls
CN109216448A (zh) * 2017-06-29 2019-01-15 中芯国际集成电路制造(上海)有限公司 半导体装置及其制造方法
US10269803B2 (en) 2017-08-31 2019-04-23 Taiwan Semiconductor Manufacturing Company, Ltd. Hybrid scheme for improved performance for P-type and N-type FinFETs
US11158719B2 (en) * 2018-11-30 2021-10-26 Taiwan Semiconductor Manufacturing Co., Ltd. Method of manufacturing semiconductor devices and semiconductor devices
US11302818B2 (en) * 2019-09-16 2022-04-12 Taiwan Semiconductor Manufacturing Company, Ltd. Gate resistance reduction through low-resistivity conductive layer
DE102020115829A1 (de) 2020-02-27 2021-09-02 Taiwan Semiconductor Manufacturing Co., Ltd. Halbleitervorrichtungen und herstellungsverfahren
US11387344B2 (en) 2020-02-27 2022-07-12 Taiwan Semiconductor Manufacturing Co., Ltd. Method of manufacturing a semiconductor device having a doped work-function layer
US11244872B2 (en) * 2020-04-15 2022-02-08 International Business Machines Corporation FinFET complementary metal-oxide-semiconductor (CMOS) devices
US11742404B2 (en) * 2020-04-29 2023-08-29 Taiwan Semiconductor Manufacturing Co., Ltd. Method of manufacturing a semiconductor device and a semiconductor device

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20110108924A1 (en) * 2008-11-12 2011-05-12 Panasonic Corporation Semiconductor device and method of manufacturing the device
US20160225675A1 (en) * 2015-02-02 2016-08-04 Globalfoundries Inc. Method of multi-wf for multi-vt and thin sidewall deposition by implantation for gate-last planar cmos and finfet technology

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8524588B2 (en) * 2008-08-18 2013-09-03 Taiwan Semiconductor Manufacturing Company, Ltd. Method of forming a single metal that performs N work function and P work function in a high-k/metal gate process
US8629014B2 (en) * 2010-09-20 2014-01-14 International Business Machines Corporation Replacement metal gate structures for effective work function control
KR20140139340A (ko) * 2013-05-27 2014-12-05 삼성전자주식회사 반도체 장치 및 그 제조 방법
US9685383B2 (en) * 2015-05-13 2017-06-20 United Microelectronics Corp. Method of forming semiconductor device
KR102474431B1 (ko) * 2015-12-08 2022-12-06 삼성전자주식회사 반도체 소자의 제조방법
US20190326284A1 (en) * 2016-02-11 2019-10-24 Samsung Electronics Co., Ltd. Semiconductor device including transistors with adjusted threshold voltages
CN107301950A (zh) * 2016-04-14 2017-10-27 中芯国际集成电路制造(上海)有限公司 晶体管及其形成方法
US9741720B1 (en) * 2016-07-26 2017-08-22 Globalfoundries Inc. Higher ‘K’ gate dielectric cap for replacement metal gate (RMG) FINFET devices

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20110108924A1 (en) * 2008-11-12 2011-05-12 Panasonic Corporation Semiconductor device and method of manufacturing the device
US20160225675A1 (en) * 2015-02-02 2016-08-04 Globalfoundries Inc. Method of multi-wf for multi-vt and thin sidewall deposition by implantation for gate-last planar cmos and finfet technology

Also Published As

Publication number Publication date
TW201824457A (zh) 2018-07-01
US20230274983A1 (en) 2023-08-31
CN108231897B (zh) 2022-12-16
US20180174922A1 (en) 2018-06-21
US11682589B2 (en) 2023-06-20
US20210043521A1 (en) 2021-02-11
US11961768B2 (en) 2024-04-16
CN108231897A (zh) 2018-06-29
US10804161B2 (en) 2020-10-13

Similar Documents

Publication Publication Date Title
TWI748016B (zh) 半導體裝置與其形成方法
TWI701743B (zh) 半導體裝置與其形成方法
US10043885B2 (en) Bi-layer metal deposition in silicide formation
TWI828806B (zh) 半導體裝置與其形成方法
TWI724569B (zh) 半導體裝置及其形成方法
TWI761346B (zh) 半導體裝置與其形成方法
TWI745375B (zh) 接觸結構的製造方法與半導體裝置
TW201820540A (zh) 鰭狀場效電晶體的形成方法
TWI725588B (zh) 半導體裝置的形成方法及半導體裝置
US11398482B2 (en) Semiconductor device and method
TWI579930B (zh) 半導體裝置與其形成方法
TW202011518A (zh) 半導體裝置的形成方法
TWI739147B (zh) 半導體裝置及其形成方法
TWI807067B (zh) 半導體結構與其形成方法、鰭狀場效電晶體裝置、與閘極結構
CN110957273A (zh) 制造半导体装置的方法及全绕栅极场效晶体管
TW201824398A (zh) 製造半導體裝置的方法
TWI828962B (zh) 半導體裝置及其形成方法
TW202008597A (zh) 半導體裝置及其製造方法
TW202004917A (zh) 半導體裝置及其製造方法
KR102400361B1 (ko) 반도체 소자 및 그 제조 방법
TWI765591B (zh) 半導體元件及其製造方法
TWI798493B (zh) 電晶體、積體電路、與形成半導體材料的方法
TW202109885A (zh) 半導體裝置
TWI837838B (zh) 半導體裝置及其形成方法
US11557518B2 (en) Gapfill structure and manufacturing methods thereof