TWI747413B - 畫素驅動裝置及畫素驅動方法 - Google Patents

畫素驅動裝置及畫素驅動方法 Download PDF

Info

Publication number
TWI747413B
TWI747413B TW109126105A TW109126105A TWI747413B TW I747413 B TWI747413 B TW I747413B TW 109126105 A TW109126105 A TW 109126105A TW 109126105 A TW109126105 A TW 109126105A TW I747413 B TWI747413 B TW I747413B
Authority
TW
Taiwan
Prior art keywords
terminal
transistor
capacitor
voltage
driving
Prior art date
Application number
TW109126105A
Other languages
English (en)
Other versions
TW202207199A (zh
Inventor
吳佳恩
李明賢
邱韋嘉
陳冠宇
林嘉彥
Original Assignee
友達光電股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 友達光電股份有限公司 filed Critical 友達光電股份有限公司
Priority to TW109126105A priority Critical patent/TWI747413B/zh
Priority to CN202110249935.3A priority patent/CN113053296B/zh
Priority to US17/320,413 priority patent/US11501696B2/en
Application granted granted Critical
Publication of TWI747413B publication Critical patent/TWI747413B/zh
Publication of TW202207199A publication Critical patent/TW202207199A/zh

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0626Adjustment of display parameters for control of overall brightness
    • G09G2320/064Adjustment of display parameters for control of overall brightness by time modulation of the brightness of the illumination source
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD

Abstract

一種畫素驅動裝置包含電容、重置電路、補償電路、驅動電晶體及第一電晶體。電容包含第一端及第二端。重置電路及補償電路耦接於電容之第一端及第二端。第一電晶體耦接於驅動電晶體之第二端及電容之第二端。重置電路用以根據第一掃描訊號分別重置電容之第一端為電源供應電壓及重置電容之第二端為參考電壓。補償電路用以根據第二掃描訊號透過驅動電晶體對電容之第一端寫入資料電壓並維持電容之第二端為參考電壓。第一電晶體用以根據控制訊號導通,使電容之第一端及電容之第二端產生驅動壓差。驅動電晶體根據驅動壓差輸出電流至發光元件。

Description

畫素驅動裝置及畫素驅動方法
本案涉及一種顯示裝置及方法。詳細而言,本案涉及一種畫素驅動裝置及畫素驅動方法。
微發光二極體(micro light emitting device, μLED)具有高電流的發光特性,因此,在現有驅動電路架構中,除驅動電晶體內部的臨界電壓會產生差異,在驅動電流較大的情況下,整個驅動電路的阻抗產生電源供應電壓之差異,兩者均影響驅動電流,並導致微發光二極體的亮度產生差異,因此上述技術尚存諸多缺陷,而有待本領域從業人員研發出其餘適合的訊號驅動方式。
本案的一面向涉及一種畫素驅動裝置。畫素驅動裝置包含電容、重置電路、補償電路、驅動電晶體及第一電晶體。電容包含第一端及第二端。重置電路耦接於電容之第一端及第二端。補償電路耦接於電容之第一端及第二端。驅動電晶體包含第一端、第二端及控制端。驅動電晶體之控制端耦接於電容之第一端。第一電晶體包含第一端、第二端及控制端。第一電晶體之第一端及第二端耦接於驅動電晶體之第二端及電容之第二端之間。重置電路用以於第一階段根據第一掃描訊號分別重置電容之第一端為電源供應電壓及重置電容之第二端為參考電壓。補償電路用以於第二階段根據第二掃描訊號透過驅動電晶體對電容之第一端寫入資料電壓,使得電容之第一端之電壓為第一電壓並維持電容之第二端為參考電壓。第一電晶體用以於第三階段根據控制訊號導通,使電容之第一端之第一電壓及電容之第二端之參考電壓產生驅動壓差。驅動電晶體用以於第三階段根據驅動壓差輸出驅動電流至發光元件。
本案的一面向涉及一種畫素驅動方法。畫素驅動方法適用於一種畫素驅動裝置。畫素驅動裝置包含電容、驅動電晶體及第一電晶體。驅動電晶體之控制端耦接於電容之第一端。第一電晶體之第一端及第二端分別耦接電容之第二端及驅動電晶體之第二端。畫素驅動方法包含以下步驟:於第一階段根據第一掃描訊號分別重置電容之第一端為電源供應電壓及重置電容之第二端為參考電壓;於第二階段根據第二掃描訊號透過驅動電晶體對電容之第一端寫入資料電壓,使得電容之第一端之電壓為第一電壓位並維持電容之第二端為參考電壓;於第三階段根據控制訊號導通,使電容之第一端之第一電壓及電容之第二端之參考電壓產生驅動壓差;以及於第三階段根據驅動壓差輸出驅動電流至發光元件。
以下將以圖式及詳細敘述清楚說明本案之精神,任何所屬技術領域中具有通常知識者在瞭解本案之實施例後,當可由本案所教示之技術,加以改變及修飾,其並不脫離本案之精神與範圍。
本文之用語只為描述特定實施例,而無意為本案之限制。單數形式如“一”、“這”、“此”、“本”以及“該”,如本文所用,同樣也包含複數形式。
關於本文中所使用之『包含』、『包括』、『具有』、『含有』等等,均為開放性的用語,即意指包含但不限於。
關於本文中所使用之用詞(terms),除有特別註明外,通常具有每個用詞使用在此領域中、在本案之內容中與特殊內容中的平常意義。某些用以描述本案之用詞將於下或在此說明書的別處討論,以提供本領域技術人員在有關本案之描述上額外的引導。
第1圖為根據本案一些實施例繪示的畫素驅動裝置100之結構示意圖。在一些實施例中,如第1圖所示,畫素驅動裝置100包含重置電路110、補償電路120、電容C1、驅動電晶體DM1、第一電晶體M1及發光元件L。在一些實施例中,顯示裝置(圖中未示)包含複數個畫素。每一個畫素包含至少一畫素驅動裝置100。在一些實施例中,畫素驅動裝置100更包含第七電晶體M7及第八電晶體M8。在一些實施例中,發光元件L包含微發光二極體(μLED及有機發光二極體(organic light emitting diode,OLED)。
在一些實施例中,電容C1包含第一端N1及第二端N2。重置電路110耦接於電容C1之第一端N1及第二端N2。補償電路120耦接於電容C1之第一端N1及第二端N2。驅動電晶體DM1包含第一端、第二端及控制端。驅動電晶體之控制端耦接於電容C1之第一端N1。第一電晶體M1包含第一端、第二端及控制端。第一電晶體M1之第一端及第二端耦接於驅動電晶體DM1之第二端及電容C1之第二端N2之間。
在一些實施例中,為使第1圖之畫素驅動裝置100的操作易於理解,請一併參閱第2圖,第2圖為根據本案一些實施例繪示的畫素驅動方法之訊號時序圖。重置電路110用以於第一階段T1根據第一掃描訊號S1分別重置電容C1之第一端N1為電源供應電壓VDD及重置電容C1之第二N2端為參考電壓Vref。補償電路120用以於第二階段T2根據第二掃描訊號S2透過驅動電晶體DM1對電容C1之第一端N1寫入資料電壓Vdata,使得電容C1之第一端N1之電壓為第一電壓並維持電容C1之第二端為參考電壓Vref。第一電晶體M1用以於第三階段T3根據控制訊號EM導通,使電容C1之第一端N1之第一電壓及電容C1之第二端N2之參考電壓Vref產生驅動壓差。驅動電晶體DM1用以於第三階段T3根據驅動壓差輸出驅動電流至發光元件L。
在一些實施例中,為使第1圖之重置電路110的詳細元件運作易於理解,請一併參閱第1圖及第2圖,請以圖示中元件的上方及右方起算為第一端,重置電路110包含第二電晶體M2及第三電晶體M3。在一些實施例中,第二電晶體M2包含第一端、第二端及控制端。第二電晶體M2之第一端電連接於電容C1之第一端N1。第二電晶體M2之第二端接收電源供應電壓VDD。第二電晶體M2之控制端用以於第一階段T1根據第一掃描訊號S1重置電容C1之第一端N1至電源供應電壓VDD。
此外,第三電晶體M3包含第一端、第二端及控制端。第三電晶體M3之第一端電連接於電容C1之第二端N2。第三電晶體M3之第二端接收參考電壓Vref。第三電晶體M3之控制端用以於第一階段T1根據第一掃描訊號S1重置電容C1之第二端N2至參考電壓Vref。
在一些實施例中,為使第1圖之補償電路120的詳細元件運作易於理解,請一併參閱第1圖及第2圖,請以圖示中元件的上方及右方起算為第一端,補償電路120包含第四電晶體M4、第五電晶體M5及第六電晶體M6。在一些實施例中,第四電晶體M4包含第一端、第二端及控制端。第四電晶體M4之第一端電連接於驅動電晶體DM1之第一端。第四電晶體M4之第二端電連接於電容C1之第一端N1。第四電晶體M4之控制端用以於第二階段T2根據第二掃描訊號S2透過驅動電晶體DM1對電容C1之第一端N1寫入資料電壓Vdata。
此外,第五電晶體M5包含第一端、第二端及控制端。第五電晶體M5之第一端電連接於電容C1之第二端N2。第五電晶體M5之第二端接收參考電壓Vref。第五電晶體M5之控制端用以於第二階段T2根據第二掃描訊號S2維持電容C1之第二端N2為參考電壓Vref。
另外,第六電晶體M6包含第一端、第二端及控制 端。第六電晶體M6之第一端電連接於驅動電晶體DM1之第二端。第六電晶體M6之第二端接收資料電壓Vdata。第六電晶體M6之控制端用以於第二階段T2根據第二掃描訊號S2透過驅動電晶體DM1對電容C1之第一端N1寫入資料電壓Vdata。發光元件L包含第一端及第二端。發光元件L之第一端電連接於驅動電晶體DM1之第二端,發光元件L之第二端接收電源供應電壓VSS。在一些實施例中,發光元件L之第二端電連接於驅動電晶體DM1之第一端,發光元件L之第一端透過驅動電晶體DM1接收電源供應電壓VDD。
在一些實施例中,第七電晶體M7及第八電晶體M8用以於第三階段T3根據控制訊號EM導通驅動電流至發光元件L。在一些實施例中,第七電晶體M7包含第一端、第二端及控制端。第七電晶體M7之第一端接收電源供應電壓VDD。第七電晶體M7之第二端電連接於驅動電晶體DM1之第一端。第七電晶體M7之控制端用以於第三階段T3根據控制訊號EM導通驅動電流至發光元件L。
此外,第八電晶體M8包含第一端、第二端及控制端。第八電晶體M8之第一端電連接於驅動電晶體DM1之第二端。第八電晶體M8之第二端電連接於發光元件L。第八電晶體M8之控制端用以於第三階段T3根據控制訊號EM導通驅動電流至發光元件L。
在一些實施例中,控制訊號EM包含脈衝寬度調變訊號。脈衝寬度調變訊號之工作週期係為可調整,以藉此調控發光元件L的亮度。
第3圖為根據本案一些實施例繪示的畫素驅動方法之步驟流程圖。在一些實施例中,此畫素驅動方法300可由第1圖所示的畫素驅動裝置100所執行。為使第3圖之畫素驅動方法300的操作易於理解,請一併參閱第3圖至第7圖。第4圖至第7圖為根據本案一些實施例繪示的畫素驅動裝置之狀態示意圖,係對應第1圖之畫素驅動裝置100。
於步驟310中,於第一階段根據第一掃描訊號分別重置電容之第一端為電源供應電壓及重置電容之第二端為參考電壓。
在一些實施例中,請參閱第2圖、第3圖及第4圖,於第一階段T1,第一掃描訊號S1為高準位訊號,重置電路110根據第一掃描訊號S1導通。在一些實施例中,於第一階段T1,重置電路110之第二電晶體M2根據第一掃描訊號S1導通,第二電晶體M2之第二端接收並傳輸電源供應電壓VDD至電容C1之第一端N1,以重置電容C1之第一端N1至電源供應電壓VDD,此時電容C1之第一端N1的電位為電源供應電壓VDD。
此外,於第一階段T1,重置電路110之第三電晶體M3根據第一掃描訊號S1導通,第三電晶體M3之第二端接收並傳輸參考電壓Vref至電容C1之第二端N2,以重置電容C1之第二端N2至參考電壓Vref,此時,電容C1之第二端N2的電位為參考電壓Vref。
另外,其餘訊號均為低準位訊號,因此,畫素驅動裝置100之其餘電路不導通。
於步驟320中,於第二階段根據第二掃描訊號透過驅動電晶體對電容之第一端寫入資料電壓,使得電容之第一端之電壓為第一電壓並維持電容之第二端為參考電壓。
在一些實施例中,請參閱第2圖、第3圖及第5圖,於第二階段T2,第二掃描訊號S2為高準位訊號,補償電路120根據第二掃描訊號S2導通。在一些實施例中,於第二階段T2,補償電路120之第五電晶體M5根據第二掃描訊號S2導通,第五電晶體M5之第二端接收並傳輸參考電壓Vref,由於其餘訊號均為低準位訊號,重置電路110及第一電晶體M1不導通且不影響第五電晶體M5,第五電晶體M5得以維持電容C1之第二端N2於第一階段T1中重置的電位,此時,電容C1之第二端N2的電位依舊為參考電壓Vref。
此外,於第二階段T2,補償電路120之第四電晶體M4及第六電晶體M6根據第二掃描訊號S2導通,同時,驅動電晶體DM1根據電容C1之第一端N1的電位導通,並與第四電晶體M4及第六電晶體M6形成通路產生補償電流Ic。第六電晶體M6之第二端接收資料電壓Vdata,並透過驅動電晶體DM1將電容C1之第一端N1的電位補償為第一電壓,此時,電容C1之第一端N1的電位為第一電壓,第一電壓即為資料電壓Vdata加上驅動電晶體DM1之臨界電壓Vth。
於步驟330中,於第三階段根據控制訊號導通,使電容之第一端之第一電壓及電容之第二端之參考電壓產生驅動壓差。
在一些實施例中,請參閱第2圖、第3圖及第6圖,於第三階段T3,控制訊號EM為高準位訊號,第一電晶體M1、第七電晶體M7及第八電晶體M8根據控制訊號EM導通。第一電晶體M1耦接於電容C1之第二端N2的電位將會從參考電壓Vref改變為發光元件L的電位Vled,電容C1之第一端N1的第一電壓因應電容C1之第二端N2的電位改變,此時,電容C1之第一端N1之電位從第一電壓(Vdata+Vth)將抬升為(Vdata+Vth-Vref+Vled)。
於步驟340中,於第三階段根據驅動壓差輸出驅動電流至發光元件。
在一些實施例中,請參閱第2圖、第3圖及第6圖,驅動電晶體DM1根據控制端及第二端的驅動電壓差輸出驅動電流Id至發光元件L。驅動電晶體DM1之控制端及第二端之間的驅動電壓差等同於電容C1之第一端N1及第二端N2之間的電壓差值。上述驅動電流Id之公式如下所示: Id=K(VGS-Vth) 2…式1
於式1中,Id為驅動電流,VGS為驅動電晶體DM1之控制端及第二端之電壓差,Vth為臨界電壓。於此第三階段,驅動電晶體DM1之控制端的電位為(Vdata+Vth-Vref+Vled),而驅動電晶體DM1之第二端為Vled,將驅動電晶體DM1之控制端及第二端的電位代入式1中,可得出:Id=K(Vdata-Vref)2…式2
由上述式2可知,本案之畫素驅動裝置配合適當之畫素驅動方法,即可消除驅動電晶體DM1之臨界電壓Vth,除此之外,驅動電流Id取決於資料電壓Vdata及參考電壓Vref之差值,驅動電流Id獨立於電源供應電壓VDD/VSS,不受電源供應電壓VDD/VSS之影響。
在一些實施例中,請參閱第2圖及第7圖,於第四階段T4,第一掃描號S1、第二掃描訊號S2及控制訊號EM均為低準位,畫素驅動裝置100中的所有電晶體均不導通以進行重置。
依據前述實施例,本案提供一種畫素驅動裝置及畫素驅動方法,藉以改善電晶體臨界電壓之差異及驅動電流受電源供應電壓影響之問題。
雖然本案以詳細之實施例揭露如上,然而本案並不排除其他可行之實施態樣。因此,本案之保護範圍當視後附之申請專利範圍所界定者為準,而非受於前述實施例之限制。
對本領域技術人員而言,在不脫離本案之精神和範圍內,當可對本案作各種之更動與潤飾。基於前述實施例,所有對本案所作的更動與潤飾,亦涵蓋於本案之保護範圍內。
100:畫素驅動裝置 110:重置電路 120:補償電路 DM1:驅動電晶體 M1:第一電晶體 M2:第二電晶體 M3:第三電晶體 M4:第四電晶體 M5:第五電晶體 M6:第六電晶體 M7:第七電晶體 M8:第八電晶體 VDD:電源供應電壓 VSS:電源供應電壓 Vdata:資料電壓 Vref:參考電壓 S1:第一掃描訊號 S2:第二掃描訊號 EM:控制訊號 L:發光元件 C1:電容 N1:電容之第一端 N2:電容之第二端 T1:第一階段 T2:第二階段 T3:第三階段 T4:第四階段 300:方法 310~340:步驟 Ic:補償電流 Id:驅動電流
參照後續段落中的實施方式以及下列圖式,當可更佳地理解本案的內容: 第1圖為根據本案一些實施例繪示的畫素驅動裝置之電路方塊圖; 第2圖為根據本案一些實施例繪示的畫素驅動方法之訊號時序圖; 第3圖為根據本案一些實施例繪示的畫素驅動方法之步驟流程圖; 第4圖為根據本案一些實施例繪示的畫素驅動裝置之狀態示意圖; 第5圖為根據本案一些實施例繪示的畫素驅動裝置之狀態示意圖; 第6圖為根據本案一些實施例繪示的畫素驅動裝置之狀態示意圖;以及 第7圖為根據本案一些實施例繪示的畫素驅動裝置之狀態示意圖。
國內寄存資訊(請依寄存機構、日期、號碼順序註記) 無 國外寄存資訊(請依寄存國家、機構、日期、號碼順序註記) 無
100:畫素驅動裝置
110:重置電路
120:補償電路
DM1:驅動電晶體
M1:第一電晶體
M2:第二電晶體
M3:第三電晶體
M4:第四電晶體
M5:第五電晶體
M6:第六電晶體
M7:第七電晶體
M8:第八電晶體
VDD:電源供應電壓
VSS:電源供應電壓
Vdata:資料電壓
Vref:參考電壓
S1:第一掃描訊號
S2:第二掃描訊號
EM:控制訊號
L:發光元件
C1:電容
N1:電容之第一端
N2:電容之第二端

Claims (10)

  1. 一種畫素驅動裝置,包含:一電容,包含一第一端及一第二端;一重置電路,耦接於該電容之該第一端及該第二端;一補償電路,耦接於該電容之該第一端及該第二端;一驅動電晶體,包含一第一端、一第二端及一控制端,其中該驅動電晶體之該控制端耦接於該電容之該第一端;以及一第一電晶體,包含一第一端、一第二端及一控制端,其中該第一電晶體之該第一端及該第二端耦接於該驅動電晶體之該第二端及該電容之該第二端之間;其中該重置電路用以於一第一階段根據一第一掃描訊號分別重置該電容之該第一端為一電源供應電壓及重置該電容之該第二端為一參考電壓,其中該補償電路用以於一第二階段根據一第二掃描訊號透過該驅動電晶體對該電容之該第一端寫入一資料電壓,使得該電容之該第一端之電壓為一第一電壓並維持該電容之該第二端為該參考電壓,其中該第一掃描訊號不同於該第二掃描訊號,其中該第一電晶體用以於一第三階段根據一控制訊號導通,使該電容之該第一端之該第一電壓及該電容之該第二端之該參考電壓產生一驅動壓差,其中該驅動電晶體用以於該第三階段根據該驅動壓差輸出一驅動電流至一發光元件。
  2. 如請求項1所述之畫素驅動裝置,其中該重 置電路包含:一第二電晶體,包含一第一端、一第二端及一控制端,其中該第二電晶體之該第一端電連接於該電容之該第一端,其中該第二電晶體之該第二端接收該電源供應電壓,其中該第二電晶體之該控制端用以於該第一階段根據該第一掃描訊號重置該電容之該第一端至該電源供應電壓;以及一第三電晶體,包含一第一端、一第二端及一控制端,其中該第三電晶體之該第一端電連接於該電容之該第二端,其中該第三電晶體之該第二端接收該參考電壓,其中該第三電晶體之該控制端用以於該第一階段根據該第一掃描訊號重置該電容之該第二端至該參考電壓。
  3. 如請求項2所述之畫素驅動裝置,其中該補償電路包含:一第四電晶體,包含一第一端、一第二端及一控制端,其中該第四電晶體之該第一端電連接於該驅動電晶體之該第一端,其中該第四電晶體之該第二端電連接於該電容之該第一端,其中該第四電晶體之該控制端用以於該第二階段根據該第二掃描訊號透過該驅動電晶體對該電容之該第一端寫入該資料電壓;一第五電晶體,包含一第一端、一第二端及一控制端,其中該第五電晶體之該第一端電連接於該電容之該第二端,其中該第五電晶體之該第二端接收該參考電壓,其中該第五電晶體之該控制端用以於該第二階段根據該第二掃描訊 號維持該電容之該第二端為該參考電壓;以及一第六電晶體,包含一第一端、一第二端及一控制端,其中該第六電晶體之該第一端電連接於該驅動電晶體之該第二端,其中該第六電晶體之該第二端接收該資料電壓,其中該第六電晶體之該控制端用以於該第二階段根據該第二掃描訊號透過該驅動電晶體對該電容之該第一端寫入該資料電壓。
  4. 如請求項3所述之畫素驅動裝置,更包含:一第七電晶體,包含一第一端、一第二端及一控制端,其中該第七電晶體之該第一端接收該電源供應電壓,其中該第七電晶體之該第二端電連接於該驅動電晶體之該第一端,其中該第七電晶體之該控制端用以於該第三階段根據該控制訊號導通該驅動電流至該發光元件;以及一第八電晶體,包含一第一端、一第二端及一控制端,其中該第八電晶體之該第一端電連接於該驅動電晶體之該第二端,其中該第八電晶體之該第二端電連接於該發光元件,其中該第八電晶體之該控制端用以於該第三階段根據該控制訊號導通該驅動電流至該發光元件。
  5. 如請求項4所述之畫素驅動裝置,其中該控制訊號包含一脈衝寬度調變訊號,其中該脈衝寬度調變訊號之一工作週期係為可調整。
  6. 一種畫素驅動方法,適用於一畫素驅動裝置,其中該畫素驅動裝置包含一電容、一驅動電晶體及一第一電晶體,其中該驅動電晶體之一控制端耦接於該電容之一第一端,其中該第一電晶體之一第一端及一第二端分別耦接該電容之一第二端及該驅動電晶體之一第二端,其中該畫素驅動方法包含:於一第一階段根據一第一掃描訊號分別重置該電容之該第一端為一電源供應電壓及重置該電容之該第二端為一參考電壓;於一第二階段根據一第二掃描訊號透過該驅動電晶體對該電容之該第一端寫入一資料電壓,使得該電容之該第一端之電壓為一第一電壓位並維持該電容之該第二端為該參考電壓,其中該第一掃描訊號不同於該第二掃描訊號;於一第三階段根據一控制訊號導通,使該電容之該第一端之該第一電壓及該電容之該第二端之該參考電壓產生一驅動壓差;以及於該第三階段根據該驅動壓差輸出一驅動電流至一發光元件。
  7. 如請求項6所述之畫素驅動方法,其中於該第一階段根據該第一掃描訊號分別重置該電容之該第一端為該電源供應電壓及重置該第二端為參考電壓之步驟包含:藉由一重置電路根據該第一掃描訊號重置該電容之該第 一端為該電源供應電壓;以及藉由該重置電路根據該第一掃描訊號重置該電容之該第二端為該參考電壓。
  8. 如請求項6所述之畫素驅動方法,其中於該第二階段根據該第二掃描訊號透過該驅動電晶體對該電容之該第一端寫入該資料電壓,使得該電容之該第一端之電壓為該第一電壓位並維持該電容之該第二端為該參考電壓之步驟包含:藉由一補償電路根據該第二掃描訊號透過該驅動電晶體對該電容之該第一端寫入該資料電壓,使得該電容之該第一端之電壓為該第一電壓位並維持該電容之該第二端為該參考電壓。
  9. 如請求項6所述之畫素驅動方法,其中於該第三階段根據該控制訊號導通,使該電容之該第一端之該第一電壓及該電容之該第二端之該參考電壓產生該驅動壓差之步驟包含:藉由該第一電晶體根據該控制訊號導通,使該電容之該第二端之該參考電壓改寫為該驅動電晶體之該第二端之電壓,進而使得該電容之該第一端的電位抬升。
  10. 如請求項6所述之畫素驅動方法,其中於該第三階段根據該驅動壓差輸出該驅動電流至該發光元件 之步驟包含:根據一脈衝寬度調變訊號及該驅動壓差輸出該驅動電流至該發光元件,其中該脈衝寬度調變訊號之一工作週期係為可調整。
TW109126105A 2020-07-31 2020-07-31 畫素驅動裝置及畫素驅動方法 TWI747413B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
TW109126105A TWI747413B (zh) 2020-07-31 2020-07-31 畫素驅動裝置及畫素驅動方法
CN202110249935.3A CN113053296B (zh) 2020-07-31 2021-03-08 像素驱动装置及像素驱动方法
US17/320,413 US11501696B2 (en) 2020-07-31 2021-05-14 Pixel driving device and method for driving pixel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW109126105A TWI747413B (zh) 2020-07-31 2020-07-31 畫素驅動裝置及畫素驅動方法

Publications (2)

Publication Number Publication Date
TWI747413B true TWI747413B (zh) 2021-11-21
TW202207199A TW202207199A (zh) 2022-02-16

Family

ID=76510591

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109126105A TWI747413B (zh) 2020-07-31 2020-07-31 畫素驅動裝置及畫素驅動方法

Country Status (3)

Country Link
US (1) US11501696B2 (zh)
CN (1) CN113053296B (zh)
TW (1) TWI747413B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI789846B (zh) * 2021-07-27 2023-01-11 友達光電股份有限公司 驅動電路

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20170069264A1 (en) * 2015-09-09 2017-03-09 Boe Technology Group Co., Ltd. Pixel circuit, organic electroluminescent display panel and display apparatus
US20190164483A1 (en) * 2017-11-27 2019-05-30 Boe Technology Group Co., Ltd. Pixel compensation circuit and method of driving the same, display panel, and display device
US20190172395A1 (en) * 2017-12-01 2019-06-06 Boe Technology Group Co., Ltd. Pixel compensation circuit, method for driving the same, display panel, and display device
US20190371238A1 (en) * 2018-06-01 2019-12-05 Boe Technology Group Co., Ltd. Pixel circuit, method for driving the same, display panel and display device

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104658480A (zh) * 2015-03-06 2015-05-27 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN106297667B (zh) * 2016-09-26 2017-11-07 京东方科技集团股份有限公司 像素电路及其驱动方法、阵列基板以及显示装置
CN107452339B (zh) * 2017-07-31 2019-08-09 上海天马有机发光显示技术有限公司 像素电路、其驱动方法、有机发光显示面板及显示装置
TWI685832B (zh) * 2019-01-15 2020-02-21 友達光電股份有限公司 像素驅動電路及其操作方法
CN109887466B (zh) * 2019-04-19 2021-03-30 京东方科技集团股份有限公司 像素驱动电路及方法、显示面板
CN110619843A (zh) 2019-09-05 2019-12-27 友达光电股份有限公司 像素电路
CN111179854A (zh) * 2020-02-19 2020-05-19 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示装置
CN111354308A (zh) * 2020-04-09 2020-06-30 上海天马有机发光显示技术有限公司 一种像素驱动电路、有机发光显示面板及显示装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20170069264A1 (en) * 2015-09-09 2017-03-09 Boe Technology Group Co., Ltd. Pixel circuit, organic electroluminescent display panel and display apparatus
US20190164483A1 (en) * 2017-11-27 2019-05-30 Boe Technology Group Co., Ltd. Pixel compensation circuit and method of driving the same, display panel, and display device
US20190172395A1 (en) * 2017-12-01 2019-06-06 Boe Technology Group Co., Ltd. Pixel compensation circuit, method for driving the same, display panel, and display device
US20190371238A1 (en) * 2018-06-01 2019-12-05 Boe Technology Group Co., Ltd. Pixel circuit, method for driving the same, display panel and display device

Also Published As

Publication number Publication date
TW202207199A (zh) 2022-02-16
CN113053296A (zh) 2021-06-29
US20220036809A1 (en) 2022-02-03
US11501696B2 (en) 2022-11-15
CN113053296B (zh) 2022-09-27

Similar Documents

Publication Publication Date Title
WO2020253646A1 (zh) 像素驱动电路及其驱动方法、显示装置
WO2020001635A1 (zh) 驱动电路及其驱动方法、显示装置
WO2018133144A1 (zh) Amoled像素驱动系统及amoled像素驱动方法
WO2018188390A1 (zh) 像素电路及其驱动方法、显示装置
WO2017031868A1 (zh) 生成发光控制信号的电路和方法以及像素电路驱动方法
WO2016119304A1 (zh) Amoled像素驱动电路及像素驱动方法
WO2018098874A1 (zh) 像素电路及其驱动方法和有机发光显示器
WO2020248330A1 (zh) 像素驱动电路
WO2017117940A1 (zh) 像素驱动电路、像素驱动方法、显示面板和显示装置
WO2015196603A1 (zh) 像素电路及其驱动方法和显示装置
US11551606B2 (en) LED driving circuit, display panel, and pixel driving device
WO2018228202A1 (zh) 像素电路、像素驱动方法和显示装置
WO2018149008A1 (zh) Amoled像素驱动电路及amoled像素驱动方法
CN108389551B (zh) 一种像素电路及其驱动方法、显示装置
WO2020187158A1 (zh) 像素驱动电路和显示面板及其驱动方法、显示装置
WO2022188191A1 (zh) 发光器件驱动电路、背光模组以及显示面板
WO2021000816A1 (zh) 像素电路及其驱动方法、显示装置
TWI685831B (zh) 畫素電路及其驅動方法
WO2018223799A1 (zh) 像素电路及其驱动方法、显示装置
WO2019184150A1 (zh) 一种像素驱动电路及显示装置
TWI747413B (zh) 畫素驅動裝置及畫素驅動方法
WO2019041592A1 (zh) Oled像素驱动电路及像素驱动方法
TWI765627B (zh) 畫素驅動裝置
CN112086059A (zh) 像素电路和显示面板
US11935456B2 (en) Pixel circuit and pixel driving apparatus