TWI724511B - 半導體記憶裝置 - Google Patents

半導體記憶裝置 Download PDF

Info

Publication number
TWI724511B
TWI724511B TW108130443A TW108130443A TWI724511B TW I724511 B TWI724511 B TW I724511B TW 108130443 A TW108130443 A TW 108130443A TW 108130443 A TW108130443 A TW 108130443A TW I724511 B TWI724511 B TW I724511B
Authority
TW
Taiwan
Prior art keywords
insulating layer
layer
cell array
semiconductor
memory cell
Prior art date
Application number
TW108130443A
Other languages
English (en)
Other versions
TW202034483A (zh
Inventor
鈴木吟
山下寛樹
藤山雄一郎
大橋拓司
Original Assignee
日商東芝記憶體股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商東芝記憶體股份有限公司 filed Critical 日商東芝記憶體股份有限公司
Publication of TW202034483A publication Critical patent/TW202034483A/zh
Application granted granted Critical
Publication of TWI724511B publication Critical patent/TWI724511B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/5329Insulating materials
    • H01L23/53295Stacked insulating layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/528Geometry or layout of the interconnection structure
    • H01L23/5283Cross-sectional geometry
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/20Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • H10B41/23Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
    • H10B41/27Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/30Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
    • H10B41/35Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region with a cell select transistor, e.g. NAND
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/40Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the peripheral circuit region
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/20EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/20EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • H10B43/23EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
    • H10B43/27EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/30EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region
    • H10B43/35EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region with cell select transistors, e.g. NAND
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/40EEPROM devices comprising charge-trapping gate insulators characterised by the peripheral circuit region

Landscapes

  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Geometry (AREA)
  • Semiconductor Memories (AREA)
  • Non-Volatile Memory (AREA)

Abstract

根據一項實施例,一種半導體記憶裝置包含:一記憶胞元陣列;一第一絕緣層;及一鈍化膜。該記憶胞元陣列包含第一互連層及一第一記憶柱。該等第一互連層沿實質上平行於一半導體基板之一第一方向延伸。該第一記憶柱穿過該等第一互連層且沿實質上垂直於該半導體基板之一第二方向延伸。該第一絕緣層設置於該記憶胞元陣列上方。該鈍化膜設置於該第一絕緣層上且包含一突出部,該突出部至少位於該記憶胞元陣列上方且介於該鈍化膜與該第一絕緣層之間。

Description

半導體記憶裝置
本文中所闡述之實施例一般而言係關於一種半導體記憶裝置。
已知NAND快閃記憶體為一半導體記憶裝置。
一般而言,根據一項實施例,一種半導體記憶裝置包含:一記憶胞元陣列;一第一絕緣層;及一鈍化膜。該記憶胞元陣列包含複數個第一互連層及一第一記憶柱。該等第一互連層沿實質上平行於一半導體基板之一第一方向延伸。該第一記憶柱穿過該等第一互連層且沿實質上垂直於該半導體基板之一第二方向延伸。該第一絕緣層設置於該記憶胞元陣列上方。該鈍化膜設置於該第一絕緣層上且包含一突出部,該突出部至少位於該記憶胞元陣列上方且介於該鈍化膜與該第一絕緣層之間。
該實施例可提供一種具有經改進良率之一半導體記憶裝置。
1.第一實施例 將闡述根據第一實施例之一半導體記憶裝置。下文中,將闡述具有三維地堆疊在一半導體基板上之記憶胞元電晶體之一個三維堆疊NAND快閃記憶體作為半導體記憶裝置之一實例。
1.1.組態 1.1.1.半導體記憶裝置之組態
首先,將參考圖1闡述一半導體記憶裝置1之總體組態之一實例。在圖1中所展示之實例中,區塊之間的耦合中之某些耦合由箭頭指示;然而,區塊之間的耦合不限於圖1中所展示之耦合。
如圖1中所展示,半導體記憶裝置1包含一輸入-輸出電路11、一邏輯控制器12、一位址暫存器13、一命令暫存器14、一定序器15、一就緒/忙碌電路16、一電壓產生器17、一記憶胞元陣列18、一列解碼器19、一感測放大器20、一資料暫存器21及一行解碼器22。
輸入-輸出電路11經由電極墊PD耦合至一控制器2且控制去往及來自控制器2之一信號DQ之輸入及輸出。
電極墊PD係電耦合至一外部裝置之輸入-輸出端子。半導體記憶裝置1經由電極墊PD而執行各種信號之輸入及輸出。電極墊PD配置於實質上平行於一半導體基板之XY平面上之不包含記憶胞元陣列18之一區域(下文中稱為一「周邊區域」)中。
舉例而言,信號DQ包含資料DAT、一位址ADD及一命令CMD。更特定而言,輸入-輸出電路11將自控制器2接收之資料DAT傳輸至資料暫存器21、將自控制器2接收之位址ADD傳輸至位址暫存器13,且將自控制器2接收之命令CMD傳輸至命令暫存器14。此外,輸入-輸出電路11將自資料暫存器21接收之資料DAT、自位址暫存器13接收之位址ADD等傳輸至控制器2。
邏輯控制器12經由電極墊PD耦合至控制器2且自控制器2接收各種控制信號。邏輯控制器12根據所接收控制信號而控制輸入-輸出電路11及定序器15。
位址暫存器13臨時地保存所接收位址ADD。位址暫存器13將一列位址傳送至列解碼器19,且將一行位址傳送至行解碼器22。
命令暫存器14臨時地儲存所接收命令CMD,且將所接收命令CMD傳送至定序器15。
定序器15控制整個半導體記憶裝置1之操作。更特定而言,定序器15回應於所接收命令CMD而控制(舉例而言)就緒/忙碌電路16、電壓產生器17、列解碼器19、感測放大器20、資料暫存器21及行解碼器22,且執行一寫入操作、一讀取操作、一抹除操作等。
就緒/忙碌電路16經由電極墊PD耦合至控制器2且基於定序器15之操作狀態將一就緒/忙碌信號RBn傳輸至控制器2。
根據定序器15所施加之控制,電壓產生器17產生一寫入操作、一讀取操作及一抹除操作中所使用之電壓,且將所產生電壓供應至(舉例而言)記憶胞元陣列18、列解碼器19、感測放大器20、資料暫存器21及行解碼器22。列解碼器19及感測放大器20將由電壓產生器17供應之電壓施加至記憶胞元陣列18中之記憶胞元電晶體。
記憶胞元陣列18包含複數個區塊BLK (BLK0、BLK1、BLK2...),該等區塊中之每一者包含與列及行相關聯之複數個非揮發性記憶胞元電晶體(下文中亦稱為「記憶胞元」)。區塊BLK中之每一者包含複數個(在本實施例中,四個)串單元SU (SU0至SU3),該等串單元中之每一者係一組NAND串NS,在NAND串中之每一者中,記憶胞元電晶體依次串聯耦合。稍後將闡述記憶胞元陣列18之細節。
列解碼器19解碼列位址。列解碼器19基於解碼之一結果而將所使用之電壓施加至記憶胞元陣列18。
在一讀取操作中,感測放大器20感測自記憶胞元陣列18讀取之資料。感測放大器20將所讀取資料傳輸至資料暫存器21。在一寫入操作中,感測放大器20將寫入資料傳輸至記憶胞元陣列18。
資料暫存器21包含複數個鎖存器電路。鎖存器電路臨時地保存寫入資料或所讀取資料。
舉例而言,行解碼器22在寫入、讀取及抹除操作期間解碼一行位址,且基於解碼之一結果而選擇資料暫存器21中之一鎖存器電路。
1.1.2.記憶胞元陣列之組態 接下來,將參考圖2闡述記憶胞元陣列18之一組態。圖2中之實例展示區塊BLK0之一組態;然而,其他區塊BLK具有相同組態。
如圖2中所展示,區塊BLK0包含(舉例而言)四個串單元SU0至SU3。串單元SU中之每一者包含複數個NAND串NS。NAND串NS中之每一者包含(舉例而言)八個記憶胞元電晶體MC (MC0至MC7)以及選擇電晶體ST1及ST2。每一記憶胞元電晶體MC包含一控制閘極及一電荷儲存層,且以一非揮發性方式保存資料。下文中,記憶胞元電晶體MC0至MC7將稱為「記憶胞元電晶體MC」,除非具體指定其中之一者。
記憶胞元電晶體MC可為使用一絕緣膜作為電荷儲存層之一MONOS類型,或使用一導電層作為電荷儲存層之一FG類型。在本實施例中,作為一實例,將闡述一MONOS類型記憶胞元電晶體。一個NAND串NS中所包含之記憶胞元電晶體MC之數目不限於八個,且可為16個、32個、64個、96個或128個等。圖2中之實例圖解說明其中一個NAND串NS中包含一個選擇電晶體ST1及一個選擇電晶體ST2之一情形;然而,一個NAND串中可包含至少一個選擇電晶體ST1及一個選擇電晶體ST2。
在NAND串NS中,選擇電晶體ST2、記憶胞元電晶體MC0至MC7及選擇電晶體ST1之電流路徑以所提及次序串聯耦合。選擇電晶體ST1之汲極耦合至一對應位元線BL。選擇電晶體ST2之源極耦合至一源極線SL。
同一區塊BLK中之NAND串NS中之每一者之記憶胞元電晶體MC0至MC7之控制閘極通常分別耦合至字線WL0至WL7。更特定而言,舉例而言,區塊BLK中之複數個記憶胞元電晶體MC0之控制閘極通常耦合至字線WL0。
同一串單元SU中之複數個NAND串NS之選擇電晶體ST1之閘極通常耦合至一選擇閘極線SGD。更特定而言,串單元SU0中之複數個選擇電晶體ST1之閘極耦合至一選擇閘極線SGD0。串單元SU1中之複數個選擇電晶體ST1 (未展示)之閘極耦合至一選擇閘極線SGD1。串單元SU2中之複數個選擇電晶體ST1 (未展示)之閘極耦合至一選擇閘極線SGD2。串單元SU3中之複數個選擇電晶體ST1 (未展示)之閘極耦合至一選擇閘極線SGD3。下文中,選擇閘極線SGD0至SGD3將稱為「選擇閘極線SGD」,除非具體指定其中之一者。
同一區塊BLK中之複數個選擇電晶體ST2之閘極通常耦合至一選擇閘極線SGS。針對每一串單元SU,選擇電晶體ST2之閘極可耦合至不同選擇閘極線SGS。
一串單元SU中之複數個選擇電晶體ST1之汲極耦合至不同位元線BL (BL0至BL(N-1),其中N係為2或大於2之一自然數)。亦即,一串單元SU中之複數個NAND串NS耦合至不同位元線BL。每一位元線BL與每一區塊BLK中之串單元SU0至SU3中之其對應NAND串NS耦合在一起。
複數個區塊BLK中之選擇電晶體ST2之源極通常耦合至源極線SL。
亦即,每一串單元SU係耦合至不同位元線BL且耦合至相同選擇閘極線SGD之一組NAND串NS。每一區塊BLK係共用字線WL之一組串單元SU。記憶胞元陣列18係共用位元線BL之一組區塊BLK。
記憶胞元陣列18可具有其他組態。亦即,舉例而言,於2009年3月19日提出申請之標題為「三維堆疊非揮發性半導體記憶體(THREE DIMENSIONAL STACKED NONVOLATILE SEMICONDUCTOR MEMORY)」之第12/407,403號美國專利申請案中闡述了記憶胞元陣列18之組態。於2009年3月18日提出申請之標題為「三維堆疊非揮發性半導體記憶體(THREE DIMENSIONAL STACKED NONVOLATILE SEMICONDUCTOR MEMORY)」之第12/406,524號美國專利申請案、於2010年3月25日提出申請之標題為「非揮發性半導體儲存裝置及其製造方法(NON-VOLATILE SEMICONDUCTOR STORAGE DEVICE AND METHOD OF MANUFACTURING THE SAME)」之第12/679,991號美國專利申請案及於2009年3月23日提出申請之標題為「半導體記憶體及其製造方法(SEMICONDUCTOR MEMORY AND METHOD FOR MANUFACTURING SAME)」之第12/532,030號美國專利申請案中亦闡述了記憶胞元陣列18之組態。此等申請案之全部內容係出於引用目的而併入本文中。
1.1.3.記憶胞元陣列之組態 接下來,將參考圖3闡述記憶胞元陣列18之組態,圖3係記憶胞元陣列18之一剖面圖。在圖3中所展示之實例中,絕緣層中之某些絕緣層被省略。
如圖3中所展示,沿實質上垂直於半導體基板30之一Z方向堆疊十個互連層34,該十個互連層充當選擇閘極線SGS、字線WL0至WL7及選擇閘極線SGD,其中該十個互連層之間插有一空間。互連層34沿實質上平行於半導體基板30且實質上垂直於Z方向之一X方向延伸。對於每一區塊BLK,互連層34中之每一者(舉例而言)在實質上平行於半導體基板30且實質上垂直於X方向之一Y方向上藉由沿X方向延伸之一狹縫SLT而分開。在本實施例中,將闡述其中在狹縫SLT中形成一源極線觸點LI之一情形。源極線觸點LI耦合半導體基板30與配置在記憶柱MP上方之一源極線SL (未展示)。對於每一串單元SU,充當選擇閘極線SGD之最上部互連層34在Y方向上藉由(舉例而言)一狹縫SHE進一步分開,狹縫SHE沿X方向在兩個狹縫SLT之間延伸。
在兩個狹縫SLT之間(如沿Y方向觀看)沿著X方向配置穿過十個互連層34且沿Z方向延伸之複數個記憶柱MP。一個記憶柱MP對應於一個NAND串NS。稍後將詳細說明記憶柱MP。兩個狹縫SLT之間的記憶柱MP之配置係任意的。舉例而言,記憶柱MP可沿著X方向交錯排列成四列。
更特定而言,一n型井31設置於半導體基板(p型半導體基板) 30之一表面區域中。一p型井32設置於n型井31之一表面區域中。n+ 型擴散層33設置於p型井32之表面區域之一部分中。充當選擇閘極線SGS、字線WL0至WL7及選擇閘極線SGD之十個互連層34堆疊在p型井32上方。
使用諸如一n型半導體或一p型半導體之一半導體材料或者諸如鎢(W)之一金屬材料用於充當字線WL以及選擇閘極線SGS及SGD之互連層34。舉例而言,藉由化學汽相沈積(CVD)而形成之鎢(W)具有一拉伸應力。因此,舉例而言,若字線WL以及選擇閘極線SGS及SGD具有長邊沿X方向且短邊沿Y方向之一矩形平面之一形狀,則半導體基板30在X方向上具有一大翹曲量,此歸因於自字線WL以及選擇閘極線SGS及SGD接收之其餘應力之影響。在本實施例中,下文將闡述其中採用氮化鈦(TiN)與鎢(W)之一堆疊結構作為互連層34之一情形。舉例而言,TiN充當用於防止W與Si或SiO2 之間發生反應之一障壁層,或在藉由CVD而形成一W膜時,充當用於改進W之黏合性之一黏合層。
形成穿過十個互連層34之記憶柱MP,使得記憶柱MP之底面到達p型井32。記憶柱MP包含一區塊絕緣膜36、一電荷儲存層37、一隧道絕緣膜38、一半導體層39、一核心層40及一帽蓋層41。
更特定而言,對應於記憶柱MP之一孔形成為穿過十個互連層34,使得孔之底面到達p型井32。區塊絕緣膜36、電荷儲存層37及隧道絕緣膜38依序堆疊在孔之一側面上。形成半導體層39,使得半導體層39之側面與隧道絕緣膜38接觸且半導體層39之底面與p型井32接觸。半導體層39係其中形成記憶胞元電晶體MC以及選擇電晶體ST1及ST2之通道之一區域。因此,半導體層39充當耦合選擇電晶體ST2、記憶胞元電晶體MC0至MC7及選擇電晶體ST1之電流路徑之一信號線。核心層40設置於半導體層39中。在半導體層39及核心層40上形成具有接觸隧道絕緣膜38之一側面之帽蓋層41。
舉例而言,使用SiO2 用於區塊絕緣膜36、隧道絕緣膜38及核心層40。舉例而言,使用SiN用於電荷儲存層37。舉例而言,使用多晶矽用於半導體層39及帽蓋層41。
記憶柱MP與充當字線WL0至WL7之八個互連層34分別形成記憶胞元電晶體MC0至MC7。同樣地,記憶柱MP與充當選擇閘極線SGD及SGS之兩個互連層34分別形成選擇電晶體ST1及ST2。
在圖3中所展示之實例中,提供一個充當選擇閘極線SGD之互連層34及一個充當選擇閘極線SGS之互連層34,但可提供複數個互連層。
在帽蓋層41上形成一觸點插塞CP。在觸點插塞CP上形成充當位元線BL之一互連層(未展示)。舉例而言,使用諸如W或TiN之一金屬材料用於觸點插塞CP。
形成具有到達n+ 型擴散層33之一底面且沿X方向延伸之一狹縫SLT以在Y方向上將十個互連層34中之每一者分開。在狹縫SLT之側面上形成絕緣層42。在狹縫SLT中形成具有接觸絕緣層42之一側面及接觸n+ 型擴散層33之一底面之一導電層43。導電層43充當源極線觸點LI。導電層43具有沿X方向延伸之一線形狀。導電層43之一上部面耦合至充當源極線SL之一互連層(未展示)。
舉例而言,使用SiO2 用於絕緣層42。舉例而言,使用諸如多晶矽之一半導體材料、諸如W之一金屬材料或此等材料之一堆疊用於導電層43。
此外,形成沿X方向延伸之一狹縫SHE以在Y方向上將充當選擇閘極線SGD之最上部互連層34分開。用絕緣層44填充狹縫SHE。舉例而言,使用SiO2 用於絕緣層44。
1.1.4.鈍化膜之平面組態 接下來,將參考圖4闡述鈍化膜之一平面組態。鈍化膜PV係經形成以保護半導體基板30上所形成之各種元件之一絕緣層。舉例而言,使用具有低導磁率之一絕緣材料用於鈍化膜PV。下文將闡述其中使用具有一壓縮應力之SiN用於鈍化膜PV之一情形。
如圖4中所展示,鈍化膜PV在下方形成記憶胞元陣列18之一區域(下文中稱為「胞元區域」)中包含複數個突出部TR。突出部TR具有向下突出之一下部面。在圖4中所展示之實例中,突出部TR設置成具有九列及五行之一矩陣。當突出部TR在X方向上之長度定義為Lx且突出部TR在Y方向上之長度定義為Ly時,滿足關係Lx>Ly。亦即,突出部TR在XY平面上為長邊沿X方向且短邊沿Y方向之一矩形。
在本實施例中,類似於互連層34,突出部TR在XY平面上具有長邊沿X方向且短邊沿Y方向之一矩形形狀,使得由記憶胞元陣列18之互連層34之拉伸應力所致的半導體基板30在X方向上之翹曲量得以減小。
在圖4中所展示之實例中,突出部TR設置於胞元區域中;然而,其中設置突出部TR之區域不限於胞元區域。突出部TR亦可設置於一周邊區域中。
1.1.5.鈍化膜之剖面組態 接下來,將參考圖5闡述鈍化膜PV之一剖面組態。圖5係沿著圖4中之線A1-A2截取之一剖面圖。為簡化圖解,圖5中所展示之實例圖解說明最上部觸點插塞V2及其上方之層,而省略參考圖3所闡述之記憶胞元陣列18。
如圖5中所展示,形成穿過一絕緣層50之觸點插塞V2。在胞元區域中在絕緣層50下方形成記憶胞元陣列18。在絕緣層50上形成一絕緣層51,且在觸點插塞V2上設置最上部互連層M2。
舉例而言,使用SiO2 用於絕緣層50及51。觸點插塞V2及互連層M2由一導電材料製成。舉例而言,使用諸如鋁(Al)之一金屬材料用於觸點插塞V2及互連層M2。
在胞元區域中在絕緣層51之一上部面上形成沿X方向延伸之一狹縫,且用在絕緣層51上形成之一絕緣層52填充該狹縫。絕緣層52充當鈍化膜PV。填充狹縫之絕緣層52充當突出部TR。在圖5中所展示之實例中,在Z方向上,突出部TR之底面之高度位置低於互連層M2之上部面之高度位置;然而,高度位置不限於此。突出部TR在X方向及Y方向上之長度、突出部TR在Z方向上之高度、毗鄰突出部TR之間的距離等係根據半導體基板30中之翹曲量、絕緣層52之膜性質(膜應力)等而設定。
舉例而言,使用CVD-SiN用於絕緣層52。SiN可藉由調整膜成形條件(膜成形溫度、膜成形壓力、RF功率等)而具有變化之膜密度及膜應力。SiN亦可透過膜成形之後的熱處理或諸如注射之處理而具有自拉伸應力至壓縮應力之變化膜應力。舉例而言,使用具有一相對高壓縮應力之SiN用於絕緣層52可有效地減小半導體基板30在X方向上之翹曲量。鈍化膜PV之材料不限於SiN。可使用任何材料,只要該材料係具有低導磁率及一壓縮應力之一絕緣材料即可。
在絕緣層52上形成一樹脂53。樹脂53亦充當一保護層。舉例而言,使用聚醯亞胺用於樹脂53。
在周邊區域中形成穿過樹脂53、絕緣層52及絕緣層51且具有到達互連層M2之底面之一孔。其中暴露互連層M2之區域充當一電極墊PD。
1.2.製造半導體記憶裝置之方法 接下來,將參考圖6至圖8闡述製造半導體記憶裝置之一方法。圖6至圖8中所展示之實例主要圖解說明用於產生突出部TR之製程。
首先,形成絕緣層50,如圖6中所展示。接下來,形成對應於觸點插塞V2之孔。形成(舉例而言) Al與TiN之一堆疊結構以填充該等孔。接下來,處理絕緣層50上之Al與TiN之堆疊結構以形成互連層M2。接下來,形成絕緣層51。可單獨地形成觸點插塞V2及互連層M2。
如圖7中所展示,處理絕緣層51以在胞元區域中形成對應於突出部TR之一狹縫SLT_PV。
如圖8中所展示,形成絕緣層52。此時,狹縫SLT_PV填充有絕緣層52,藉此形成突出部TR。此後,處理絕緣層52以形成對應於電極墊PD之一孔,且然後形成一樹脂53,如圖5中所展示。處理樹脂53以暴露充當電極墊PD之互連層M2。可藉由使用光敏性聚醯亞胺用於樹脂53而在樹脂53上形成電極墊PD之一圖案。
1.3.本實施例之有利效應 根據本實施例之組態可提供具有經改進良率之一半導體記憶裝置。下文將詳細說明有利效應。
集中於字線WL之膜應力與半導體基板30中之翹曲量之間的關係,舉例而言,當字線WL在XY平面上具有長邊沿X方向且短邊沿Y方向之一矩形形狀時,半導體基板30中之由自字線WL接收之其餘應力所致之翹曲量在X方向上較大且在Y方向上較小。若所堆疊之字線WL之數目連同三維堆疊NAND快閃記憶體之高整合度一起增大,則此傾向更加明顯。若半導體基板30在X方向上之翹曲量與在Y方向上之翹曲量之間的差異較大,則在一裝配步驟中會難以對準電極墊PD,(舉例而言)從而容易因未對準而造成不良耦合。此外,由於半導體基板30中之翹曲,因此可容易形成絕緣層中之一斷裂等。在切粒之後亦難以遞送一晶片。因此,生產良率降低。
相比而言,利用根據本實施例之組態,可形成具有突出部TR之鈍化膜PV (絕緣層52)。提供突出部TR會使鈍化膜PV在X方向上之膜應力不同於鈍化膜PV在Y方向上之膜應力。用於字線WL之金屬具有一拉伸應力。因此,使用具有一壓縮應力之絕緣層52可減小半導體基板30在X方向上之翹曲量,且可減小X方向上之翹曲量與Y方向上之翹曲量之間的差異。因此,可抑制生產良率之一降低。
此外,利用根據本實施例之組態,類似於字線WL,提供在XY平面上具有長邊沿X方向且短邊沿Y方向之一矩形形狀之突出部TR可阻止由突出部TR所致之在Y方向上之翹曲量增大。
在本實施例中,闡述其中在絕緣層52之下部面上形成突出部TR之情形;然而,可在絕緣層52之上部面上形成突出部TR。
2.第二實施例 接下來,將闡述一第二實施例。在第二實施例中,針對突出部TR之佈局,將闡述三項實例。
2.1.第一實例 首先,將參考圖9闡述一第一實例。 如圖9中所展示,突出部TR沿X方向自胞元區域之一端延伸至胞元區域之另一端。在圖9中所展示之實例中,沿Y方向配置九個突出部TR。
2.2.第二實例 接下來,將參考圖10闡述一第二實例。 如圖10中所展示,沿不同於方向X及Y之方向A延伸之複數個突出部TR與沿不同於方向A之方向B延伸之複數個突出部TR在XY平面上配置成一網格形式。
2.3.第三實例 接下來,將參考圖11闡述一第三實例。 如圖11中所展示,沿X方向延伸之複數個突出部TR與沿Y方向延伸之複數個突出部TR在XY平面上配置成一格子形式。
2.4.本實施例之有利效應 根據本實施例之組態可適用於第一實施例。
3.第三實施例 接下來,將闡述一第三實施例。在第三實施例中,將闡述鈍化膜PV之與第一實施例之組態不同之一組態。下文中,將主要闡述與第一實施例不同之事項。
3.1.鈍化膜之剖面組態 首先,將參考圖12闡述鈍化膜PV之一剖面組態。類似於第一實施例之圖5中所展示之一項實例,圖12中所展示之實例圖解說明最上部觸點插塞V2之層及其上方之層,以簡化圖解。
在本實施例中,一絕緣層54設置於絕緣層51與絕緣層52之間,如圖12中所展示。此外,突出部TR經設置使得突出部TR穿過絕緣層54且突出部TR之底面到達絕緣層51內部。除上述內容外,組態與第一實施例之圖5中所展示之組態相同。
舉例而言,可使用具有與絕緣層52之膜應力相同之膜應力之SiN或具有與絕緣層52之膜應力不同之一膜應力之SiN用於絕緣層54。舉例而言,亦可使用不具有鈍化膜PV之性質(例如,高導磁率)之一絕緣材料用於絕緣層54。在此情形中,舉例而言,選擇具有一壓縮應力之一絕緣材料來減小半導體基板30中之翹曲量。
3.2.製造半導體記憶裝置之方法 接下來,將參考圖13至圖15闡述製造半導體記憶裝置之一方法。圖13至圖15中所展示之實例主要圖解說明用於產生突出部TR之製程。
如圖13中所展示,在形成絕緣層51之後,如在第一實施例之圖6中所展示之實例中,在絕緣層51上形成絕緣層54。
如圖14中所展示,處理絕緣層54及51以形成對應於突出部TR之狹縫SLT_PV。因此,絕緣層54在胞元區域中具有長邊沿X方向且短邊沿Y方向之一格子形狀。因此,絕緣層54在X方向上之膜應力與在Y方向上之膜應力彼此不同。
如圖15中所展示,形成絕緣層52。藉此,狹縫SLT_PV填充有絕緣層52,從而形成突出部TR。此後,形成對應於電極墊PD之孔,且然後形成樹脂53,如圖12中所展示。
3.3.本實施例之有利效應 本實施例之組態實現類似於第一實施例之有利效應之有利效應。
此外,根據本實施例之組態,具有一壓縮應力之絕緣層54在胞元區域中具有長邊沿X方向且短邊沿Y方向之一格子形狀。因此,絕緣層54在X方向上之膜應力與在Y方向上之膜應力彼此不同,從而可有效地減小半導體基板30在X方向上之翹曲量。
此外,利用本實施例之組態,形成絕緣層54可增大在Z方向上自互連層M2之上部面至絕緣層52 (突出部TR)之底面之距離。因此,突出部TR之底部部分之高度位置可高於互連層M2之上部面之高度位置,從而可不考慮互連層M2之佈局而設計突出部TR之佈局。
可將本實施例與第二實施例進行組合。
4.第四實施例 接下來,將闡述第四實施例。在第四實施例中,將闡述鈍化膜PV之與第一實施例及第三實施例之組態不同之一組態。下文中,將主要闡述與第一實施例至第三實施例不同之事項。
4.1.鈍化膜之剖面組態 首先,將參考圖16闡述鈍化膜PV之一剖面組態。類似於第一實施例之圖5中所展示之一項實例,圖16中所展示之實例圖解說明最上部觸點插塞V2及其上方之層,以簡化圖解。 在本實施例中,突出部TR經設置使得突出部TR穿過絕緣層54且突出部TR之底面與絕緣層51之表面接觸,如圖16中所展示。除此之外,組態與第三實施例之圖12中所展示之組態相同。
4.2.本實施例之有利效應 本實施例之組態實現類似於第一實施例及第三實施例之有利效應之有利效應。可將本實施例與第二實施例進行組合。
5.第五實施例 接下來,將闡述第五實施例。在第五實施例中,將闡述鈍化膜PV之與第一實施例、第三實施例及第四實施例之組態不同之一組態。下文中,將主要闡述與第一實施例至第四實施例不同之事項。
5.1.鈍化膜之剖面組態 首先,將參考圖17闡述鈍化膜PV之一剖面組態。類似於第一實施例之圖5中所展示之一項實例,圖17中所展示之實例圖解說明最上部觸點插塞V2及其上方之層,以簡化圖解。 在本實施例中,使用絕緣層54來形成突出部TR,如圖17中所展示。在圖17中所展示之實例中,使用絕緣層54來形成沿X方向延伸之複數個突出部TR。除此之外,組態與第四實施例之圖16中所展示之組態相同。
5.2.製造半導體記憶裝置之方法 接下來,將參考圖18及圖19闡述製造半導體記憶裝置之一方法。圖18及圖19中所展示之實例主要圖解說明用於產生突出部TR之製程。 如圖18中所展示,在形成絕緣層51之後,如在第一實施例之圖6中所展示之實例中,在絕緣層51上形成絕緣層54。接下來,處理絕緣層54以形成突出部TR。因此,絕緣層54不形成於周邊區域中。 如圖19中所展示,形成絕緣層52。此後,形成對應於電極墊PD之孔,且然後形成樹脂53,如圖17中所展示。
5.3.本實施例之有利效應 本實施例之組態實現類似於第一實施例至第四實施例之有利效應之有利效應。
6.第六實施例 接下來,將闡述一第六實施例。在第六實施例中,將闡述半導體記憶裝置1之與第一實施例至第五實施例之組態不同之一組態。
6.1.半導體記憶裝置之組態 首先,將參考圖20闡述半導體記憶裝置1之一組態。圖20係半導體記憶裝置1之一透視圖。在圖20中所展示之實例中,絕緣層中之某些絕緣層及樹脂53被省略。
如圖20中所展示,在半導體基板30上形成一絕緣層62。絕緣層62表示半導體基板30上所形成之整個絕緣體。舉例而言,絕緣層62包含第一實施例中所闡述之絕緣層51等。舉例而言,記憶胞元陣列18設置於絕緣層62中。鈍化膜PV形成於絕緣層62上,且被自其中形成電極墊PD之區域移除。
絕緣層60之各自沿Y方向延伸之複數個圖案在鈍化膜PV上沿X方向並排配置。此外,絕緣層61之各自沿X方向延伸之複數個圖案在絕緣層60上沿Y方向並排配置。
形成絕緣層60及61以減小半導體基板30中之翹曲量。沿Y方向延伸之絕緣層60與沿X方向延伸之絕緣層61經堆疊以藉此控制半導體基板30在X方向上之翹曲量及半導體基板30在Y方向上翹曲量。舉例而言,藉由調整絕緣層60及61之膜性質(膜應力)、絕緣層60及61在Z方向上之高度、圖案之寬度及圖案之間的間隔等而減小半導體基板30在X方向上之翹曲量及半導體基板30在Y方向上之翹曲量。
在圖20中所展示之實例中,在絕緣層60上形成絕緣層61;然而,可在絕緣層61上形成絕緣層60。
6.2.半導體記憶裝置之平面組態 接下來,將參考圖21闡述半導體記憶裝置1之一平面組態。圖21展示半導體記憶裝置1之絕緣層60及61之佈局之一實例。 如圖21中所展示,沿Y方向延伸之絕緣層60及沿X方向延伸之絕緣層61堆疊在胞元區域中及不包含其中形成電極墊PD之區域(下文中稱為「PD」區域)之周邊區域中。在圖21中所展示之實例中,在不包含PD區域之區域中形成絕緣層60及61;然而,絕緣層60及61不一定形成於周邊區域中。舉例而言,當一較大膜應力產生於胞元區域中而非周邊區域中且胞元區域中之膜應力主要影響半導體基板30中之翹曲時,可移除周邊區域中之絕緣層60及61。
6.3.半導體記憶裝置之剖面組態 接下來,將參考圖22及圖23闡述半導體記憶裝置1之一剖面組態。圖22展示沿著圖21中之線B1-B2截取之一剖面圖(下文中稱為「B1-B2剖面」),亦即,半導體記憶裝置1在X方向上之一剖面圖。圖23展示沿著圖21中之線C1-C2截取之一剖面圖(下文中稱為「C1-C2剖面」),亦即,半導體記憶裝置1在Y方向中之一剖面圖。圖22及圖23中所展示之實例省略了設置於周邊區域中之電路,以簡化圖解。
在半導體基板30上形成絕緣層62,如圖22中所展示。舉例而言,使用SiO2 用於絕緣層62。在絕緣層62中形成記憶胞元陣列18。
在絕緣層62上形成充當鈍化膜PV之絕緣層52。在絕緣層52上形成一絕緣層63。絕緣層63充當在處理絕緣層60及61時所使用之一蝕刻停止件。可省略絕緣層63。
沿Y方向延伸之複數個絕緣層60在絕緣層63上沿X方向並排配置。在絕緣層60之間形成一絕緣層64。可在絕緣層60之間形成一空氣間隙。
如圖23中所展示,沿X方向延伸之複數個絕緣層61在絕緣層60及64上沿Y方向並排配置。在絕緣層61之間形成一絕緣層65。可在絕緣層61之間形成一空氣間隙。此外,可省略絕緣層65,且絕緣層61之間的區域可用樹脂53填充。
在絕緣層61上形成樹脂53。
在PD區域中移除絕緣層52、60、61及63至65以及樹脂53,使得電極墊PD被暴露。
舉例而言,使用具有一壓縮應力之SiN用於絕緣層60及61。絕緣層60及絕緣層61可採用具有不同膜性質(膜應力)之SiN。此外,絕緣層60及61之材料不限於SiN。可使用不充當鈍化膜、一半導體材料等之一絕緣材料,只要此一材料具有一相對大膜應力以控制半導體基板30中之翹曲量即可。舉例而言,使用SiO2 用於絕緣層63至65。舉例而言,可使用諸如非晶矽之一半導體層而非絕緣層63。
可在其中絕緣層60及61有效地減小半導體基板30中之翹曲量之胞元區域中形成絕緣層60及61,且可移除周邊區域中之絕緣層60及61。
6.4.製造半導體記憶裝置之方法 接下來,將參考圖24至圖27闡述製造半導體記憶裝置之一方法。圖24至圖27展示每一步驟中之B1-B2剖面及C1-C2剖面。圖24至圖27中所展示之實例主要圖解說明用於產生絕緣層60及61之製程。
如圖24中所展示,在半導體基板30上形成絕緣層62、記憶胞元陣列18等。接下來,在形成絕緣層52之後,移除PD區域中之絕緣層52以形成電極墊PD。接下來,在電極墊PD及絕緣層52上形成絕緣層63。
如圖25中所展示,在於絕緣層63上形成絕緣層60之後,處理絕緣層60以形成沿Y方向延伸之一線與空間圖案(下文中稱為「L/S圖案」)。
如圖26中所展示,用絕緣層64填充絕緣層60中之空間,且藉由執行(舉例而言)化學機械拋光(CMP)而將絕緣層64之表面平坦化。接下來,在形成絕緣層61之後,處理絕緣層61以形成沿X方向延伸之一L/S圖案。
如圖27中所展示,用絕緣層65填充絕緣層61中之空間,且將表面平坦化。接下來,處理PD區域中之絕緣層60、61及63以暴露電極墊PD。此後,形成樹脂53,如圖22及圖23中所展示。
在本實施例中,闡述其中在形成絕緣層60之L/S圖案之後用絕緣層64填充絕緣層60中之空間之情形;然而,可形成絕緣層64之L/S圖案,且然後可用絕緣層60填充絕緣層64中之空間。此同樣適用於形成絕緣層61及65之方法。
此外,在處理絕緣層60以形成一L/S圖案時,在空間完全通至另一側之前不需要處理絕緣層60。可形成L/S圖案,同時在其底部處留下絕緣層60,使得絕緣層60之圖案連接在一起。此同樣適用於絕緣層61。
6.5.本實施例之有利效應 本實施例之組態實現類似於第一實施例至第五實施例之有利效應之有利效應。
此外,根據本實施例之組態,藉由單獨地形成可控制半導體基板30中之翹曲量之複數個層之圖案而增大設計之靈活性。因此,舉例而言,即使在施加至半導體基板30之其餘應力在X方向與Y方向之間非常不同時,藉由優化每一圖案之結構或一膜應力亦可有效地減小半導體基板30在X方向及在Y方向上之翹曲量。
7.其他說明 根據上文所闡述之實施例之組態,一種半導體記憶裝置包含:一記憶胞元陣列(18),其包含複數個第一互連層(34)及一第一記憶柱(MP),該等第一互連層沿實質上平行於一半導體基板之一第一方向(X方向)延伸,且該第一記憶柱穿過該等第一互連層且沿實質上垂直於該半導體基板之一第二方向(Z方向)延伸;一第一絕緣層(51),其位於該記憶胞元陣列上方;及一鈍化膜(PV),其位於該第一絕緣層上,該鈍化膜包含一突出部(TR),該突出部至少位於該記憶胞元陣列上方且介於該鈍化膜與該第一絕緣層之間。
應用上文所闡述之實施例可提供具有經改進良率之一半導體記憶裝置。
該等實施例不限於上文所闡述之組態,但可以各種方式修改。
在上文所闡述之實施例中,闡述其中提供一個記憶胞元陣列18之情形;然而,可提供兩個或多於兩個記憶胞元陣列18。
此外,在上文所闡述之實施例中,其中NAND快閃記憶體係一個三維堆疊NAND快閃記憶體之情形;然而,NAND快閃記憶體可為一平面NAND快閃記憶體。此外,可採用除NAND快閃記憶體之外的一記憶體,且實施例可適用於不包含一記憶體之一半導體裝置。
在上文所闡述之實施例中,術語「耦合」包含經由一電晶體、一電阻器等之間接耦合。
雖然已闡述特定實施例,但此等實施例僅以實例方式呈現,且並不意欲限制本發明之範疇。實際上,本文中所闡述之新穎方法及系統可以多種其他形式體現;此外,可在不背離本發明之精神之情況下對本文中所闡述之方法及系統之形式做出各種省略、替代及改變。意欲使隨附申請專利範圍及其等效內容涵蓋如將歸屬於本發明之範疇及精神內之此等形式或修改。
相關申請案之交叉參考 本申請案基於並主張於2019年3月14日提出申請之第2019-46988號日本專利申請案之優先權之權益,該日本專利申請案之全部內容以引用之方式併入本文中。
1:半導體記憶裝置 2:控制器 11:輸入-輸出電路 12:邏輯控制器 13:位址暫存器 14:命令暫存器 15:定序器 16:就緒/忙碌電路 17:電壓產生器 18:記憶胞元陣列 19:列解碼器 20:感測放大器 21:資料暫存器 22:行解碼器 30:半導體基板/半導體基板(p型半導體基板) 31:n型井 32:p型井 33:n+型擴散層 34:互連層/最上部互連層/第一互連層 36:區塊絕緣膜 37:電荷儲存層 38:隧道絕緣膜 39:半導體層 40:核心層 41:帽蓋層 42:絕緣層 43:導電層 44:絕緣層 50:絕緣層 51:絕緣層/第一絕緣層 52:絕緣層 53:樹脂 54:絕緣層 60:絕緣層 61:絕緣層 62:絕緣層 63:絕緣層 64:絕緣層 65:絕緣層 A1-A2:線 ADD:位址/所接收位址 B1-B2:線 BL0至BL(N-1):位元線 BLK0、BLK1、BLK2...:區塊 C1-C2:線 CMD:命令/所接收命令 CP:觸點插塞 DAT:資料 DQ:信號 LI:源極線觸點 Lx:突出部TR在X方向上之長度 Ly:突出部TR在Y方向上之長度 M2:最上部互連層/互連層 MC0至MC7:記憶胞元電晶體 MP:記憶柱/第一記憶柱 NS:NAND串/對應NAND串 PD:電極墊 PV:鈍化膜 RBn:就緒/忙碌信號 SGD0至SGD3:選擇閘極線 SGS:選擇閘極線 SHE:狹縫 SL:源極線 SLT:狹縫 SLT_PV:狹縫 ST1:選擇電晶體 ST2:選擇電晶體 SU0至SU3:串單元 TR:突出部 V2:最上部觸點插塞/觸點插塞 WL0至WL7:字線
圖1係根據一第一實施例之一半導體記憶裝置之一方塊圖; 圖2係根據第一實施例之半導體記憶裝置中所包含之一記憶胞元陣列之一電路圖; 圖3係根據第一實施例之半導體記憶裝置中所包含之記憶胞元陣列之一剖面圖; 圖4係根據第一實施例之半導體記憶裝置中所包含之一覆蓋絕緣膜之一平面圖; 圖5係根據第一實施例之半導體記憶裝置之一剖面圖; 圖6至圖8係圖解說明用於製造根據第一實施例之半導體記憶裝置之一製程之圖式; 圖9係根據一第二實施例之一第一實例之一半導體記憶裝置中所包含之一覆蓋絕緣膜之一平面圖; 圖10係根據第二實施例之一第二實例之一半導體記憶裝置中所包含之一覆蓋絕緣膜之一平面圖; 圖11係根據第二實施例之一第三實例之一半導體記憶裝置中所包含之一覆蓋絕緣膜之一平面圖; 圖12係根據一第三實施例之一半導體記憶裝置之一剖面圖; 圖13及圖14係圖解說明用於製造根據第三實施例之半導體記憶裝置之一製程之圖式; 圖15係圖解說明用於製造根據第三實施例之半導體記憶裝置之一製程之一圖式; 圖16係根據一第四實施例之一半導體記憶裝置之一剖面圖; 圖17係根據一第五實施例之一半導體記憶裝置之一剖面圖; 圖18及圖19係圖解說明用於製造根據第五實施例之半導體記憶裝置之一製程之圖式; 圖20係根據一第六實施例之一半導體記憶裝置之一透視圖; 圖21係根據第六實施例之半導體記憶裝置之一平面圖; 圖22係沿著圖21中之線B1-B2截取之一剖面圖; 圖23係沿著圖21中之線C1-C2截取之一剖面圖;且 圖24至圖27係圖解說明用於製造根據第六實施例之半導體記憶裝置之一製程之圖式。
30:半導體基板
50:絕緣層
51:絕緣層
52:絕緣層
53:樹脂
A1-A2:線
M2:最上部互連層/互連層
PD:電極墊
PV:鈍化膜
TR:突出部
V2:最上部觸點插塞/觸點插塞

Claims (17)

  1. 一種半導體記憶裝置,其包括:一記憶胞元陣列,其包含複數個第一互連層及一第一記憶柱,該等第一互連層沿實質上平行於一半導體基板之一第一方向延伸,且該第一記憶柱穿過該等第一互連層且沿實質上垂直於該半導體基板之一第二方向延伸;一第一絕緣層,其位於該記憶胞元陣列上方;及一鈍化膜,其位於該第一絕緣層上,該鈍化膜包含一突出部,該突出部至少位於該記憶胞元陣列上方且介於該鈍化膜與該第一絕緣層之間;其中該鈍化膜係具有一壓縮應力之氮化矽。
  2. 一種半導體記憶裝置,其包括:一記憶胞元陣列,其包含複數個第一互連層及一第一記憶柱,該等第一互連層沿實質上平行於一半導體基板之一第一方向延伸,且該第一記憶柱穿過該等第一互連層且沿實質上垂直於該半導體基板之一第二方向延伸;一第一絕緣層,其位於該記憶胞元陣列上方;一鈍化膜,其位於該第一絕緣層上,該鈍化膜包含一突出部,該突出部至少位於該記憶胞元陣列上方且介於該鈍化膜與該第一絕緣層之間;及位於該鈍化膜上方之一樹脂。
  3. 如請求項1或2之半導體記憶裝置,其進一步包括位於該第一絕緣層 下方之一第二互連層,該第二互連層包含一側面及一上部面,該側面及該上部面與該第一絕緣層接觸,其中該突出部之一底面距該半導體基板之一高度位置低於該第二互連層之該上部面距該半導體基板之一高度位置。
  4. 如請求項1或2之半導體記憶裝置,其中該突出部沿該第一方向延伸。
  5. 如請求項1或2之半導體記憶裝置,其中該突出部具有一格子形狀。
  6. 如請求項1或2之半導體記憶裝置,其進一步包括介於該第一絕緣層與該鈍化膜之間的一第二絕緣層,其中該突出部穿過該第二絕緣層以與該第一絕緣層接觸。
  7. 如請求項1或2之半導體記憶裝置,其中該突出部在該第一方向上之一長度大於該突出部在一第三方向上之一長度,該第三方向實質上平行於該半導體基板且與該第一方向相交。
  8. 如請求項1或2之半導體記憶裝置,其中該第一記憶柱包含一電荷儲存層及一半導體層。
  9. 如請求項6之半導體記憶裝置,其中該第二絕緣層具有一壓縮應力。
  10. 如請求項6之半導體記憶裝置,其中該突出部之一側面與該第一絕緣層及該第二絕緣層接觸。
  11. 一種半導體記憶裝置,其包括:一記憶胞元陣列,其包含複數個第一互連層及一第一記憶柱,該等第一互連層沿實質上平行於一半導體基板之一第一方向延伸,且該第一記憶柱穿過該等第一互連層且沿實質上垂直於該半導體基板之一第二方向延伸;一第一絕緣層,其位於該記憶胞元陣列上方;一第二絕緣層,其位於該第一絕緣層上,該第二絕緣層包含分別沿該第一方向延伸之複數個部分;及一鈍化膜,其位於該第一絕緣層及該第二絕緣層上;其中該鈍化膜係具有一壓縮應力之氮化矽。
  12. 一種半導體記憶裝置,其包括:一記憶胞元陣列,其包含複數個第一互連層及一第一記憶柱,該等第一互連層沿實質上平行於一半導體基板之一第一方向延伸,且該第一記憶柱穿過該等第一互連層且沿實質上垂直於該半導體基板之一第二方向延伸;一第一絕緣層,其位於該記憶胞元陣列上方;一第二絕緣層,其位於該第一絕緣層上,該第二絕緣層包含分別沿該第一方向延伸之複數個部分;一鈍化膜,其位於該第一絕緣層及該第二絕緣層上;及 位於該鈍化膜上方之一樹脂。
  13. 如請求項11或12之半導體記憶裝置,其中該第二絕緣層具有一壓縮應力。
  14. 如請求項11或12之半導體記憶裝置,其中該第一記憶柱包含一電荷儲存層及一半導體層。
  15. 一種半導體記憶裝置,其包括:一記憶胞元陣列,其包含複數個第一互連層及一第一記憶柱,該等第一互連層沿實質上平行於一半導體基板之一第一方向延伸,且該第一記憶柱穿過該等第一互連層且沿實質上垂直於該半導體基板之一第二方向延伸;一鈍化膜,其位於該記憶胞元陣列上方;複數個第一絕緣圖案層,其位於該鈍化膜上方,該等第一絕緣圖案層沿該第一方向且至少在該記憶胞元陣列上方延伸,並沿一第三方向並排配置,該第三方向實質上平行於該半導體基板且與該第一方向相交;及複數個第二絕緣圖案層,其位於該鈍化膜上方,該等第二絕緣圖案層沿該第三方向且至少在該記憶胞元陣列上方延伸,並沿該第一方向並排配置;其中該等第一絕緣圖案層及該等第二絕緣圖案層具有一壓縮應力。
  16. 一種半導體記憶裝置,其包括: 一記憶胞元陣列,其包含複數個第一互連層及一第一記憶柱,該等第一互連層沿實質上平行於一半導體基板之一第一方向延伸,且該第一記憶柱穿過該等第一互連層且沿實質上垂直於該半導體基板之一第二方向延伸;一鈍化膜,其位於該記憶胞元陣列上方;複數個第一絕緣圖案層,其位於該鈍化膜上方,該等第一絕緣圖案層沿該第一方向且至少在該記憶胞元陣列上方延伸,並沿一第三方向並排配置,該第三方向實質上平行於該半導體基板且與該第一方向相交;複數個第二絕緣圖案層,其位於該鈍化膜上方,該等第二絕緣圖案層沿該第三方向且至少在該記憶胞元陣列上方延伸,並沿該第一方向並排配置;及位於該等第一絕緣圖案層及該等第二絕緣圖案層上方之一樹脂。
  17. 如請求項15或16之半導體記憶裝置,其中該第一記憶柱包含一電荷儲存層及一半導體層。
TW108130443A 2019-03-14 2019-08-26 半導體記憶裝置 TWI724511B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2019046988A JP2020150147A (ja) 2019-03-14 2019-03-14 半導体記憶装置
JP2019-046988 2019-03-14

Publications (2)

Publication Number Publication Date
TW202034483A TW202034483A (zh) 2020-09-16
TWI724511B true TWI724511B (zh) 2021-04-11

Family

ID=72423802

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108130443A TWI724511B (zh) 2019-03-14 2019-08-26 半導體記憶裝置

Country Status (4)

Country Link
US (2) US11101285B2 (zh)
JP (1) JP2020150147A (zh)
CN (1) CN111697003B (zh)
TW (1) TWI724511B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2021028950A (ja) 2019-08-09 2021-02-25 キオクシア株式会社 半導体記憶装置
US11430745B2 (en) * 2020-03-02 2022-08-30 Sandisk Technologies Llc Semiconductor die containing silicon nitride stress compensating regions and method for making the same
CN112599483B (zh) * 2020-12-11 2024-02-27 武汉新芯集成电路制造有限公司 半导体器件及其制作方法、芯片

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20160149002A1 (en) * 2014-11-25 2016-05-26 Sandisk Technologies Inc. Memory device containing stress-tunable control gate electrodes
US20170069754A1 (en) * 2015-09-03 2017-03-09 Kabushiki Kaisha Toshiba Semiconductor memory device and method for manufacturing the same

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5142692B2 (ja) 2007-12-11 2013-02-13 株式会社東芝 不揮発性半導体記憶装置
JP2009238874A (ja) 2008-03-26 2009-10-15 Toshiba Corp 半導体メモリ及びその製造方法
JP2009266944A (ja) 2008-04-23 2009-11-12 Toshiba Corp 三次元積層不揮発性半導体メモリ
JP5283960B2 (ja) 2008-04-23 2013-09-04 株式会社東芝 三次元積層不揮発性半導体メモリ
JP2012038835A (ja) * 2010-08-05 2012-02-23 Toshiba Corp 不揮発性半導体記憶装置及びその製造方法
US9362168B2 (en) * 2013-08-29 2016-06-07 Kabushiki Kaisha Toshiba Non-volatile memory device and method for manufacturing same
JP2015176910A (ja) * 2014-03-13 2015-10-05 株式会社東芝 半導体メモリ
JP6360457B2 (ja) * 2015-04-08 2018-07-18 東芝メモリ株式会社 半導体装置及びその製造方法
US9978769B2 (en) 2015-11-20 2018-05-22 Toshiba Memory Corporation Semiconductor device
US9876028B2 (en) * 2016-01-11 2018-01-23 Toshiba Memory Corporation Semiconductor memory device and method of manufacturing the same
US10411013B2 (en) * 2016-01-22 2019-09-10 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and memory device
US10403636B2 (en) 2016-03-11 2019-09-03 Toshiba Memory Corporation Semiconductor memory device and method for manufacturing the same
US11049867B2 (en) * 2016-03-18 2021-06-29 Toshiba Memory Corporation Semiconductor memory device including an asymmetrical memory core region
JP2017195275A (ja) 2016-04-20 2017-10-26 東芝メモリ株式会社 半導体記憶装置およびその製造方法
US10483277B2 (en) * 2016-09-13 2019-11-19 Toshiba Memory Corporation Semiconductor memory device and method for manufacturing the same
JP2018046167A (ja) 2016-09-15 2018-03-22 株式会社東芝 半導体記憶装置及びその製造方法
JP6685886B2 (ja) * 2016-12-08 2020-04-22 キオクシア株式会社 テンプレート及び半導体装置の製造方法
US10388664B2 (en) 2017-03-17 2019-08-20 Macronix International Co., Ltd. Integrated circuit device with layered trench conductors
KR102308776B1 (ko) * 2017-08-24 2021-10-05 삼성전자주식회사 불휘발성 메모리 장치 및 불휘발성 메모리 장치의 제조 방법
JP2019054163A (ja) * 2017-09-15 2019-04-04 東芝メモリ株式会社 記憶装置
KR102400100B1 (ko) * 2017-11-17 2022-05-19 삼성전자주식회사 불휘발성 메모리 장치 및 불휘발성 메모리 장치의 제조 방법
KR102484394B1 (ko) * 2017-12-06 2023-01-03 삼성전자주식회사 반도체 장치

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20160149002A1 (en) * 2014-11-25 2016-05-26 Sandisk Technologies Inc. Memory device containing stress-tunable control gate electrodes
US20170069754A1 (en) * 2015-09-03 2017-03-09 Kabushiki Kaisha Toshiba Semiconductor memory device and method for manufacturing the same

Also Published As

Publication number Publication date
US20200295034A1 (en) 2020-09-17
CN111697003A (zh) 2020-09-22
US20210327899A1 (en) 2021-10-21
TW202034483A (zh) 2020-09-16
JP2020150147A (ja) 2020-09-17
US11101285B2 (en) 2021-08-24
US11744071B2 (en) 2023-08-29
CN111697003B (zh) 2023-12-01

Similar Documents

Publication Publication Date Title
TWI801946B (zh) 半導體記憶體
US10991714B2 (en) Three-dimensional semiconductor memory device
US20190319038A1 (en) Semiconductor devices
US9865541B2 (en) Memory device having cell over periphery structure and memory package including the same
JP2019161059A (ja) 半導体記憶装置
JP2020092141A (ja) 半導体記憶装置
TWI728875B (zh) 半導體記憶裝置
US10991713B2 (en) Semiconductor memory device
US11744071B2 (en) Semiconductor memory device having a passivation film and a plurality of insulating patterns on a memory cell array
JP2019160922A (ja) 半導体装置
US11227832B2 (en) Semiconductor memory device having a memory cell and semiconductor layer
TWI714210B (zh) 半導體記憶裝置
US9230981B2 (en) Semiconductor device
TWI759813B (zh) 半導體記憶裝置
TWI733306B (zh) 半導體記憶裝置
US11610905B2 (en) Semiconductor memory device
JP2020126888A (ja) 半導体記憶装置
US11665906B2 (en) Vertical memory device having an insulator layer for improved yield
US10910059B2 (en) Nonvolatile semiconductor memory device
US20240105267A1 (en) Non-volatile memory device
TWI832707B (zh) 半導體裝置
KR102597549B1 (ko) 3차원 플래시 메모리의 판독 동작 방법
US20220320131A1 (en) Semiconductor device and memory device including a dummy element
US11056152B2 (en) Semiconductor memory device
KR20230152240A (ko) 반도체 메모리 장치 및 그 제조방법