TWI715048B - 隨機碼產生器及相關隨機碼產生方法 - Google Patents

隨機碼產生器及相關隨機碼產生方法 Download PDF

Info

Publication number
TWI715048B
TWI715048B TW108117981A TW108117981A TWI715048B TW I715048 B TWI715048 B TW I715048B TW 108117981 A TW108117981 A TW 108117981A TW 108117981 A TW108117981 A TW 108117981A TW I715048 B TWI715048 B TW I715048B
Authority
TW
Taiwan
Prior art keywords
memory cell
sense amplifier
random code
power supply
terminal
Prior art date
Application number
TW108117981A
Other languages
English (en)
Other versions
TW202004746A (zh
Inventor
徐清祥
Original Assignee
力旺電子股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 力旺電子股份有限公司 filed Critical 力旺電子股份有限公司
Publication of TW202004746A publication Critical patent/TW202004746A/zh
Application granted granted Critical
Publication of TWI715048B publication Critical patent/TWI715048B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L9/00Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols
    • H04L9/08Key distribution or management, e.g. generation, sharing or updating, of cryptographic keys or passwords
    • H04L9/0861Generation of secret information including derivation or calculation of cryptographic keys or passwords
    • H04L9/0866Generation of secret information including derivation or calculation of cryptographic keys or passwords involving user or device identifiers, e.g. serial number, physical or biometrical information, DNA, hand-signature or measurable physical characteristics
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/06Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider
    • H02M3/07Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider using capacitors charged and discharged alternately by semiconductor devices with control electrode, e.g. charge pumps
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/462Regulating voltage or current wherein the variable actually regulated by the final control device is dc as a function of the requirements of the load, e.g. delay, temperature, specific voltage/current characteristic
    • G05F1/465Internal voltage generators for integrated circuits, e.g. step down generators
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F7/00Methods or arrangements for processing data by operating upon the order or content of the data handled
    • G06F7/58Random or pseudo-random number generators
    • G06F7/588Random number generators, i.e. based on natural stochastic processes
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/165Auxiliary circuits
    • G11C11/1673Reading or sensing circuits or methods
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/409Read-write [R-W] circuits 
    • G11C11/4091Sense or sense/refresh amplifiers, or associated sense circuitry, e.g. for coupled bit-line precharging, equalising or isolating
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0004Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements comprising amorphous/crystalline phase transition cells
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0007Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements comprising metal oxide memory material, e.g. perovskites
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/004Reading or sensing circuits or methods
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/30Power supply circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/14Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
    • G11C5/145Applications of charge pumps; Boosted voltage circuits; Clamp circuits therefor
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03BGENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
    • H03B29/00Generation of noise currents and voltages
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L9/00Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols
    • H04L9/32Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols including means for verifying the identity or authority of a user of the system or for message authentication, e.g. authorization, entity authentication, data integrity or data verification, non-repudiation, key authentication or verification of credentials
    • H04L9/3271Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols including means for verifying the identity or authority of a user of the system or for message authentication, e.g. authorization, entity authentication, data integrity or data verification, non-repudiation, key authentication or verification of credentials using challenge-response
    • H04L9/3278Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols including means for verifying the identity or authority of a user of the system or for message authentication, e.g. authorization, entity authentication, data integrity or data verification, non-repudiation, key authentication or verification of credentials using challenge-response using physically unclonable functions [PUF]

Landscapes

  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Computer Security & Cryptography (AREA)
  • Theoretical Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Chemical & Material Sciences (AREA)
  • Computer Hardware Design (AREA)
  • Signal Processing (AREA)
  • Automation & Control Theory (AREA)
  • Electromagnetism (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Computational Mathematics (AREA)
  • Mathematical Analysis (AREA)
  • Mathematical Optimization (AREA)
  • Pure & Applied Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Materials Engineering (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Semiconductor Memories (AREA)
  • Read Only Memory (AREA)

Abstract

一種隨機碼產生器,包括:一電源、一感測電路、一第一記憶胞與一第二記憶胞。該第一記憶胞的一第一端連接至該電源且該第一記憶胞的一第二端連接至該感測電路。該第二記憶胞的一第一端連接至該電源且該第二記憶胞的一第二端連接至該感測電路。於一註冊動作時,該電源提供一供應電壓至該第一記憶胞與該第二記憶胞,並且於該註冊動作後,該感測電路根據該第一記憶胞與該第二記憶胞之間的電阻值差異決定一隨機碼。

Description

隨機碼產生器及相關隨機碼產生方法
本發明是有關於一種隨機碼產生器及其相關控制方法,且特別是有關於一種由非揮發性記憶體(non-volatile memory)所組成的隨機碼產生器及相關隨機碼產生方法。
物理不可複製技術(physically unclonable function,簡稱PUF技術)是一種創新的方式用來保護半導體晶片內部的資料,防止半導體晶片的內部資料被竊取。根據PUF技術,半導體晶片能夠提供一隨機碼(random code)。此隨機碼可作為半導體晶片(semiconductor chip)上特有的身分碼(ID code),用來保護內部的資料。
一般來說,PUF技術是利用半導體晶片的製造變異(manufacturing variation)來獲得獨特的隨機碼。此製造變異包括半導體的製程變異(process variation)。亦即,就算有精確的製程步驟可以製作出半導體晶片,但是其隨機碼幾乎不可能被複製(duplicate)。因此,具有PUF技術的半導體晶片通常被運用於高 安全防護的應用(applications with high security requirements)。
美國專利US 9,613,714提出一種用於PUF技術的一次編程記憶胞與記憶胞陣列以及相關隨機碼產生方法。該專利利用半導體的製造變異所設計出的一次編程記憶胞(one time programmable memory cell)與記憶胞陣列,於編程動作進行後,即具有獨特的隨機碼。
本發明係有關於一種隨機碼產生器,包括:一電源;一感測電路;一第一記憶胞,其中該第一記憶胞的一第一端連接至該電源且該第一記憶胞的一第二端連接至該感測電路;以及一第二記憶胞,其中該第二記憶胞的一第一端連接至該電源且該第二記憶胞的一第二端連接至該感測電路;其中,於一註冊動作時,該電源提供一供應電壓至該第一記憶胞與該第二記憶胞,並且於該註冊動作後,該感測電路根據該第一記憶胞與該第二記憶胞之間的電阻值差異決定一隨機碼。
本發明係有關於一種隨機碼產生器,包括:一電源電路;一感測電路;一記憶胞陣列,包括一第一記憶胞與一第二記憶胞,其中該第一記憶胞的一第一端經由一第一電源線連接至該電源電路;該第一記憶胞的一第二端經由一第一位元線連接至該感測電路;該第一記憶胞的一第三端連接至一第一字元線;該第二記憶胞的一第一端經由一第二電源線連接至該電源電路;該 第二記憶胞的一第二端經由一第二位元線連接至該感測電路;且該第二記憶胞的一第三端連接至該第一字元線;其中,於一註冊動作時,該第一字元線接收一開啟電壓,該電源提供一供應電壓至該第一電源線與該第二電源線,並且於該註冊動作後,該感測電路根據該第一記憶胞與該第二記憶胞之間的電阻值差異決定一隨機碼。
本發明係有關於一種利用上述二種隨機碼產生器的隨機碼產生方法,包括下列步驟:當該第一記憶胞產生的一第一電流大於一臨限值時,該第一感測放大器確認該註冊動作完成;以及當該第二記憶胞產生的一第二電流大於該臨限值時,該第二感測放大器確認該註冊動作完成。
為了對本發明之上述及其他方面有更佳的瞭解,下文特舉較佳實施例,並配合所附圖式,作詳細說明如下:
100、200、300:隨機碼產生器
110:電源
122、132、222、232、322、332:記憶胞
124、134:感測放大器
410:電源電路
420:記憶胞陣列
430:感測電路
144:感測電路
154:比較器
第1圖為本發明隨機碼產生器的一實施例。
第2A圖與第2B圖為電阻性記憶胞的註冊動作示意圖。
第3A圖與第3B圖為電容阻式記憶胞的註冊動作示意圖。
第4圖本發明利用記憶胞陣列所組成的隨機碼產生器。
眾所周知,在半導體的製造過程必須盡可能保持一致的製作流程,才可以製造出高良率的記憶胞陣列(memory cell array)。其中,記憶胞陣列可由電阻性記憶胞(resistive cell)或者是電容性記憶胞(capacitive cell)所組成,且記憶胞陣列可組成一非揮發性記憶體。
然而,不論利用如何精確的製作流程來製作出記憶胞,二個記憶胞之間一定會存在隨機地微小差異。因此,本發明即利用電路技術來將此微小差異擴大。接著,利用感測電路來偵測此差異並產生隨機碼。
請參照第1圖,其所繪示為本發明隨機碼產生器的一實施例。隨機碼產生器100包括一對(a pair)記憶胞122與132、一感測電路(sensing circuit)144以及一電源(power source)110。感測電路144更包括感測放大器(sense amplifier)124、134以及比較器(comparator)154。再者,記憶胞122的第一端連接至電源110,第二端連接至感測放大器124;且記憶胞132的第一端連接至電源110,第二端連接至感測放大器134。感測放大器124、134的輸出端再連接至比較器154的二個輸入端。其中,電源110提供可變化的直流供應電壓(variable DC supplying voltage),且直流供應電壓會隨著記憶胞122或132的電阻值下降而下降。
首先,於註冊動作(enrollment)時,電源110同時將供應電壓傳遞至二個記憶胞122與132,且感測電路144提供接地電壓。其中,二個記憶胞122與132可為電阻性記憶胞或者電 容性記憶胞。
當供應電壓足夠大(例如,供應電壓為9V)時,二個電流Ia與Ib會開始流經二個記憶胞122與132。由於二個記憶胞122與132之間存在微小差異,所以二個電流Ia與Ib的大小也會有些微的差異。再者,由於二個記憶胞122與132之間存在微小差異,當二個電流Ia與Ib持續流過二個記憶胞122與132時,由於二個記憶胞122與132受到不同的電流應力(current stress)所影響,其中一個記憶胞的電阻值降低的速度將會快過另一個記憶胞的電阻值降低的速度。
當其中一個記憶胞的電阻值變低而改變狀態時,將使得流過的電流上升,並導致電源110的供應電壓下降。再者,由於電源110的供應電壓下降,將使得流過另一個記憶胞的電流下降,使得另一個記憶胞維持在先前的高的電阻值,而無法改變其狀態。
再者,由於其中一個記憶胞的電阻值下降而使得流過的電流上升。由於大電流持續流過較低電阻值的記憶胞,使得記憶胞的電阻值繼續降低直到感測放大器動作(react)為止。亦即,二個感測放大器124與134持續監測(monitor)接收的電流Ia與Ib,當其中一個電流超過一臨限值(threshold value)時,對應的感測放大器即動作(react)。
換句話說,當二個感測放大器124與134其中之一動作時,代表隨機碼產生器100的註冊動作完成。此時,二個記 憶胞122與132之間的差異可以利用感測放大器124、134來量測出來。
於讀取動作時,電源110同時將讀取電壓(read voltage)供應至二個記憶胞122與132,且感測電路144提供接地電壓。由於讀取電壓較小(例如讀取電壓為0.8V),二個記憶胞122與132的電阻值不會改變。此時,具有高電阻狀態的記憶胞產生較小的讀取電流(read current),具有低電阻狀態的記憶胞產生較大的讀取電流。因此,感測放大器124與134即可判斷出二個記憶胞122與132的狀態,而比較器154更根據二個記憶胞122與132的狀態輸出一個位元的隨機碼(one bit of random code)。運用上述的方式,即可區別出記憶胞122與132之間的微小差異,並據以產生一個位元的隨機碼。
舉例來說,假設記憶胞122產生的讀取電流大於記憶胞132產生的讀取電流時,記憶胞122為低電阻狀態且記憶胞132為高電阻狀態。此時,即判斷隨機碼為第一儲存狀態,例如“0”狀態。反之,假設記憶胞122產生的讀取電流小於記憶胞132產生的讀取電流時,記憶胞122為高電阻狀態且記憶胞132為低電阻狀態。此時,即判斷隨機碼為第二儲存狀態,例如“1”狀態。
根據本發明的實施例,電源110提供可變化的直流供應電壓,且直流供應電壓會隨著記憶胞122與132的電阻值變化而改變。舉例來說,電源110為電荷泵電路(charge pump circuit)。電荷泵電路提供特定數量的電荷(charge)並儲存於電容器 後,電容器即可提供供應電壓。
於註冊動作時,電容器上的供應電壓提供至二個122與132記憶胞。當其中一個記憶胞的電阻值變低而改變狀態時,大量的電荷(大電流)流經該記憶胞並造成供應電壓快速下降,而另一個記憶胞僅有少量的電荷(小電流)流過而不會改變狀態。因此,感測放大器124與134即根據電流大小來判斷是否完成註冊動作。
當然,本發明的電源110也可以是一定電流源,可提供固定的直流電流(DC current)至二個122與132記憶胞而產生供應電壓。
請參照第2A圖與第2B圖,其所繪示為電阻性記憶胞的註冊動作示意圖。其中,隨機碼產生器200包括一對電阻性記憶胞222與232、一感測電路144以及一電源110。其中,感測電路144包括二個感測放大器124與134以及一比較器154。另外,記憶胞222與232為可編程的電阻性記憶胞(programmable resistive memory cell),可利用大電流應力或者高電壓來編程記憶胞222與232。再者,電阻性記憶胞222中包括一電阻性元件(resistive element)R1與選擇電晶體(select transistor)m1。電阻性元件R1的一端經由位元線BL1連接至感測電路144的感測放大器124。選擇電晶體m1的第一汲/源端連接至電阻性元件R1的另一端,選擇電晶體m1的第二汲/源端經由電源線PL1連接至電源110,選擇電晶體m1的閘極端連接至字元線WL。相同地,電阻 性記憶胞232中包括一電阻性元件R2與選擇電晶體m2。電阻性記憶胞232的結構相同於電阻性記憶胞222,其連接關係不再贅述。再者,電阻性元件R1與R2可為相變型電阻性元件(Phase change type resistive element)或者鐵電型電阻性元件(Ferroelectric type resistive element)。
如第2A圖所示,於隨機碼產生器200進行註冊動作時,字元線WL接收開啟電壓(on voltage)使得擇電晶體m1和m2開啟開啟。此時,電源110同時將供應電壓傳遞至二個電阻性記憶胞222與232的二個電阻性元件R1與R2,且感測電路144提供接地電壓至位元線BL1與BL2。當供應電壓足夠大時,開始有二個電流Ia與Ib分別流過二個電阻性記憶胞222與232中的電阻性元件R1與R2。
假設流過電阻性元件R2的電流Ib大於流過電阻性元件R1的電流Ia。當二個電流Ia與Ib持續流過二個電阻性記憶胞222與232的二個電阻性元件R1與R2時,電阻性元件R2的電阻值變化會快過電阻性元件R1的電阻值變化。
當電阻性記憶胞232的電阻性元件R2電阻值下降而使得電阻性記憶胞232改變狀態時,流過電阻性記憶胞232的電流Ib上升,並導致電源110的供應電壓下降。同時,流過電阻性記憶胞222電阻性元件R1的電流Ia會減小,使得電阻性記憶胞222會維持在高的電阻值,而無法改變其狀態。
如第2B圖所示,二個感測放大器124與134持續 監測(monitor)接收的電流Ia與Ib,當持續上升的電流Ib到達臨限值導致感測放大器134動作時,代表隨機碼產生器200的註冊動作完成。
因此,於讀取動作時,字元線WL接收開啟電壓使得選擇電晶體m1和m2開啟。接著,電源110同時將讀取電壓供應至二個電阻性記憶胞222與232,且感測電路144提供接地電壓至位元線BL1與BL2。此時,電阻性元件R1具有高電阻狀態而產生較小的讀取電流,電阻性元件R2具有低電阻狀態而產生較大的讀取電流。所以感測放大器124可判斷出電阻性記憶胞222為高電阻狀態,且感測放大器134可判斷出電阻性記憶胞232為低電阻狀態。而比較器154更根據二個電阻性記憶胞222與232的狀態輸出一個位元的隨機碼(one bit of random code),例如第二儲存狀態(“1”狀態)。運用上述的方式,即可區別出電阻性記憶胞222與232之間的微小差異,並據以產生一個位元的隨機碼。
請參照第3A圖與第3B圖,其所繪示為電容阻式記憶胞的註冊動作示意圖。其中,隨機碼產生器300包括一對電容性記憶胞322與332、一感測電路144以及一電源110。其中,感測電路144包括二個感測放大器124與134以及一比較器154。再者,電容性記憶胞322中包括一電容性元件(capacitive element)C1與選擇電晶體m1。電容性元件C1的一端經由位元線BL1連接至感測放大器124。選擇電晶體m1的第一汲/源端連接至電容性元件C1的另一端,選擇電晶體m1的第二汲/源端經由 電源線PL1連接至電源110,選擇電晶體m1的閘極端連接至字元線WL。相同地,電容性記憶胞332中包括一電容性元件C2與選擇電晶體m2。電容性記憶胞332的結構相同於電容性記憶胞322,其連接關係不再贅述。
如第3A圖所示,於隨機碼產生器300進行註冊動作時,字元線WL接收開啟電壓而開啟。此時,電源110同時將供應電壓供應至二個電容性記憶胞322與332的二個電容性元件C1與C2,且感測電路144提供接地電壓至位元線BL1與BL2。當供應電壓足夠大時,開始有二個電流Ia與Ib,例如漏電流(leakage current),分別流過二個電容性記憶胞322與332中的電容性元件C1與C2。
假設流過電容性元件C1的電流Ia大於流過電容性元件C2的電流Ib。當二個電流Ia與Ib持續流過二個電容性記憶胞322與332的二個電容性元件C1與C2時,由於大的漏電流所引起的熱跑脫(thermal runaway)會造成電容性元件C1的介電層破裂(rupture),使得電容性元件C1的電阻值快速減小並改變狀態。
當電容性記憶胞322的電容性元件C1電阻值減小而改變狀態時,會使得流過的電流Ia上升,並導致電源110的供應電壓下降。同時,流過電容性記憶胞332中電容性元件C2的電流Ib會減小,使得電容性記憶胞332中電容性元件C2的介電層不會破裂而維持在高的電阻值,而無法改變其狀態。
如第3B圖所示,二個感測放大器124與134持續監測(monitor)接收的電流Ia與Ib,當持續上升的電流Ia到達臨限值導致感測放大器124動作時,代表隨機碼產生器300的註冊動作完成。
因此,於讀取動作時,字元線WL接收開啟電壓使得選擇電晶體m1和m2開啟。接著,電源110同時將讀取電壓傳遞至二個電容性記憶胞322與332,且感測電路144提供接地電壓至位元線BL1與BL2。此時,電容性元件C1具有低電阻狀態而產生較大的讀取電流,電容性元件C2具有高電阻狀態而產生較小的讀取電流。所以感測放大器124即可判斷出電容性記憶胞322為低電阻狀態,且感測放大器134即可判斷出電容性記憶胞332為高電阻狀態。而比較器154更根據二個電容性記憶胞322與332的狀態輸出一個位元的隨機碼(one bit of random code),例如第一儲存狀態(“0”狀態)。運用上述的方式,即可區別出電容性記憶胞322與332之間的微小差異,並據以產生一個位元的隨機碼。
再者,上述的實施例中記憶胞內的可編程電電阻值元件可為金氧半電容器(MOS capacitor)、電阻式隨機存取記憶體(ReRAM或RRAM)、相變式隨機存取記憶體(PCRAM)、磁阻式隨機存取記憶體(MRAM)等非揮發性記憶體。
請參照第4圖,其所繪示為本發明利用記憶胞陣列所組成的隨機碼產生器。隨機碼產生器包括一電源電路(power circuit)410、一記憶胞陣列420與一感測電路(sensing circuit)430。
在第4圖中,記憶胞陣列420係由3×n個記憶胞c11~c3n所組成。然而本發明的隨機碼產生器並不限定於利用3×n的記憶胞陣列420,以任何尺寸(size)記憶胞陣列皆可以構成隨機碼產生器。再者,記憶胞c11~c3n可由第2A圖所示的電阻性記憶胞222或者第3A圖所示的電容性記憶胞322來構成。
其中,在第一列的n個記憶胞c11~c1n中,每一個記憶胞的第一端與第二端分別連接至對應的電源線與位元線。再者,第一列的n個記憶胞c11~c1n的n個第三端皆連接至字元線WL1。以記憶胞c11為例,記憶胞c11的第一端連接至電源線PL1、第二端連接至位元線BL1、第三端連接至字元線WL1。相同地,第二列的n個記憶胞c21~c2n與第三列的n個記憶胞c31~c3n也具有類似的連接關係,此處不再贅述。
再者,電源電路410中包括多個開關Sp1~Spn以及一電源110。其中,開關Sp1~Spn的第一端皆連接至電源110,開關Sp1~Spn第二端連接至對應的電源線PL1~PLn。
感測電路430中包括多個開關Ss1~Ssn以及二個感測放大器124與134與一比較器154。其中,奇數目開關Ss1與Ss3的第一端皆連接至感測放大器124、偶數目開關Ss2、Ss4與Ssn的第一端皆連接至感測放大器134,開關Ss1~Ssn第二端連接至對應的位元線BL1~BLn。
根據本發明的實施例,隨機碼產生器可針對記憶胞 陣列420中的任一對記憶胞來進行註冊動作。舉例來說,隨機碼產生器針對記憶胞c21與c22進行註冊動作時,電源電路410中對應的開關Sp1與Sp2為閉合狀態(closed),其他開關Sp3~Spn則為打開狀態(opened)。感測電路430中對應的開關Ss1與Ss2為閉合狀態,其他開關Ss3~Ssn則為打開狀態,藉此位元線BL1與BL2分別與感測放大器124與134耦合。再者,提供開啟電壓至字元線WL2,提供關閉(off voltage)至字元線WL1與WL3。
接著,電源110將供應電壓經由電源線PL1與PL2傳遞至記憶胞c21與c22,且感測電路430提供接地電壓至位元線BL1與BL2。因此,記憶胞c21與c22的其中之一會改變為低電阻狀態,而另一個則維持高電阻狀態。
再者,當低電阻狀態的記憶胞所對應的的電流到達臨限值導致一個感測放大器動作時,代表隨機碼產生器的註冊動作完成。
相同地,於讀取動作時,電源電路410中對應的開關Sp1與Sp2為閉合狀態,其他開關Sp3~Spn則為打開狀態。感測電路430中對應的開關Ss1與Ss2為閉合狀態,其他開關Ss3~Ssn則為打開狀態。再者,提供開啟電壓至字元線WL2,提供關閉至字元線WL1與WL3。
接著,電源110將讀取電壓經由電源線PL1與PL2提供至二個電容性記憶胞c21與c22,且感測電路430提供接地電壓至位元線BL1與BL2。所以感測放大器124與134即可判斷 出電容性記憶胞c21與c22的狀態。而比較器154更根據二個電容性記憶胞c21與c22的狀態輸出一個位元的隨機碼(one bit of random code)。運用上述的方式,即可區別出電容性記憶胞c21與c22之間的微小差異,並據以產生一個位元的隨機碼。換言之,感測電路430即可根據感測放大器124與134的判斷結果來產生一個位元的隨機碼。
由以上的說明可知,第4圖的隨機碼產生器可以註冊任一對記憶胞,並且可以根據該對記憶胞的狀態來決定一位元的隨機碼。換言之,3×n個記憶胞c11~c3n所組成的記憶胞陣列420皆完成註冊動作後,隨機碼產生器共可以產生(3×n)/2位元的隨機碼。
再者,本發明的隨機碼產生器也可以適度的修改用以提升註冊動作以及讀取動作的效率。舉例來說,電源電路410中不設置任何開關,並且設置(n/2)個電源且n為偶數。再者,每一個電源直接連接至一對電源線,使得(n/2)個電源連接至所有電源線PL1~PLn。
另外,感測電路430中不設置任何開關,僅設置n個感測放大器。n個感測電路連接至所有位元線BL1~BLn。
如此,當字元線WL1接收開啟電壓時,隨機碼產生器同時對第一列的所有記憶胞c11~c1n進行註冊動作。相同地,隨機碼產生器也可以對第一列的所有記憶胞c11~c1n進行讀取動作並獲得(n/2)個位元的隨機碼。
另外,本發明的感測電路430也可以不需要利用二個感測放大器124與134來決定一個位元的隨機碼。而利用任一個感測放大器124與134即可以決定一個位元的隨機碼。舉例來說,於讀取動作時,如果感測放大器124判斷記憶胞為低電阻狀態時,則以第一儲存狀態,例如“0”狀態,作為一個位元的隨機碼。反之,如果感測放大器124判斷記憶胞為高電阻狀態時,則以第二儲存狀態,例如“1”狀態,作為一個位元的隨機碼。
相同地,如果感測電路430中包括n個感測放大器直接連接於所有位元線BL1~BLn時,則可以根據奇數目的感測放大器或者利用偶數目的感測放大器來決定(n/2)個位元的隨機碼。
由以上的說明可知,本發明提出一種隨機碼產生器及相關隨機碼產生方法。於進行註冊動作時,在記憶胞陣列中利用一對記憶胞的微小差異來產生無法預測(unpredictable)的儲存狀態。因此,於讀取動作時,即確認此對記憶胞的儲存狀態並作為一個位元的隨機碼。
綜上所述,雖然本發明已以較佳實施例揭露如上,然其並非用以限定本發明。本發明所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作各種之更動與潤飾。因此,本發明之保護範圍當視後附之申請專利範圍所界定者為準。
100:隨機碼產生器
110:電源
122、132:記憶胞
124、134:感測放大器
144:感測電路
154:比較器

Claims (17)

  1. 一種隨機碼產生器,包括:一電源;一第一感測放大器;一第二感測放大器;一第一記憶胞,該第一記憶胞的一第一端連接至該電源且該第一記憶胞的一第二端連接至該第一感測放大器的一輸入端;一第二記憶胞,該第二記憶胞的一第一端連接至該電源且該第二記憶胞的一第二端連接至該第二感測放大器的一輸入端;以及一比較器,該比較器的一第一輸入端連接至該第一感測放大器的一輸出端,該比較器的一第二輸入端連接至該第二感測放大器的一輸出端;其中,於一註冊動作時,該電源提供一供應電壓至該第一記憶胞與該第二記憶胞;當該第一記憶胞產生的一第一電流大於一臨限值時,該第一感測放大器確認該註冊動作完成;當該第二記憶胞產生的一第二電流大於該臨限值時,該第二感測放大器確認該註冊動作完成;並且,於該註冊動作後,該第一感測放大器與該第二感測放大器判斷出該第一記憶胞與該第二記憶胞之間的電阻值差異,使得該比較器的一輸出端產生一隨機碼;其中,於該註冊動作時,該供應電壓隨著該第一記憶胞或該第二記憶胞的電阻值下降而下降。
  2. 如申請專利範圍第1項所述之隨機碼產生器,其中該電源包括一電容器,且一特定數量的電荷儲存於該電容器後,該電容器即提供該供應電壓。
  3. 如申請專利範圍第1項所述之隨機碼產生器,其中該電源為一電荷泵電路,該電荷泵電路將一特定數量的電荷儲存於一電容器後,該電容器即提供該供應電壓。
  4. 如申請專利範圍第1項所述之隨機碼產生器,其中該第一記憶胞與該第二記憶胞具有相同的結構;該第一記憶胞包括一電阻性元件與一選擇電晶體;該電阻性元件的一端連接至該第一感測放大器的該輸入端;該選擇電晶體的一第一汲/源端連接至該電阻性元件的另一端;該選擇電晶體的一第二汲/源端連接至該電源;且該選擇電晶體的一閘極端接收一開啟電壓。
  5. 如申請專利範圍第1項所述之隨機碼產生器,其中該第一記憶胞與該第二記憶胞具有相同的結構;該第一記憶胞包括一電容性元件與一選擇電晶體;該電容性元件的一端連接至該第一感測放大器的該輸入端;該選擇電晶體的一第一汲/源端連接至該電容性元件的另一端;該選擇電晶體的一第二汲/源端連接至該電源;且該選擇電晶體的一閘極端接收一開啟電壓。
  6. 如申請專利範圍第1項所述之隨機碼產生器,其中於一讀取動作時,該電源提供一讀取電壓使得該第一感測放大器的該輸入端接收一第一讀取電流且該第二感測放大器的該輸入端接收一第二讀取電流;當該第一讀取電流大於該第二讀取電流時,該第一感測放大器確認該第一記憶胞為一低電阻狀態,該第二感測放大器確認該第二記憶胞為一高電阻狀態,且該比較器的該輸出端產生一第一儲存狀態作為一個位元的隨機碼;以及,當該第一讀取電流小於該第二讀取電流時,該第一感測放大器確認該第一記憶胞為該高電阻狀態,該第二感測放大器確認該第二記憶胞為該低電阻狀態,且該比較器的該輸出端產生一第二儲存狀態作為一個位元的隨機碼。
  7. 如申請專利範圍第1項所述之隨機碼產器,其中於一讀取動作時,該電源提供一讀取電壓使得該第一感測放大器的該輸入端接收一第一讀取電流且該第二感測放大器的該輸入端接收一第二讀取電流;當該第一感測放大器確認該第一記憶胞為一低電阻狀態時,將一第一儲存狀態作為一個位元的隨機碼;以及,當該第一感測放大器確認該第一記憶胞為一高電阻狀態時,將一第二儲存狀態作為一個位元的隨機碼。
  8. 如申請專利範圍第1項所述之隨機碼產生器,其中 該第一記憶胞與該第二記憶胞中包括金氧半電容器、電阻式隨機存取記憶體、相變式隨機存取記憶體或者磁阻式隨機存取記憶體等非揮發性記憶體。
  9. 一種隨機碼產生器,包括:一電源;一第一感測放大器;一第二感測放大器;一第一記憶胞與一第二記憶胞,其中該第一記憶胞的一第一端連接至該電源;該第一記憶胞的一第二端連接至該第一感測放大器的一輸入端;該第二記憶胞的一第一端連接至該電源;該第二記憶胞的一第二端連接至該第二感測放大器的一輸入端;以及一比較器,該比較器的一第一輸入端連接至該第一感測放大器的一輸出端,該比較器的一第二輸入端連接至該第二感測放大器的一輸出端;其中,於一註冊動作時,該電源提供一供應電壓至該第一記憶胞與該第二記憶胞;當該第一記憶胞產生的一第一電流大於一臨限值時,該第一感測放大器確認該註冊動作完成;以及,當該第二記憶胞產生的一第二電流大於該臨限值時,該第二感測放大器確認該註冊動作完成;其中,於一讀取動作時,該電源提供一讀取電壓,使得該第一感測放大器接收一第一讀取電流且該第二感測放大器接收一 第二讀取電流;當該第一讀取電流大於該第二讀取電流時,該第一感測放大器確認該第一記憶胞為一低電阻狀態,該第二感測放大器確認該第二記憶胞為一高電阻狀態,且該比較器的該輸出端產生一第一儲存狀態作為一個位元的隨機碼;以及,當該第一讀取電流小於該第二讀取電流時,該第一感測放大器確認該第一記憶胞為該高電阻狀態,該第二感測放大器確認該第二記憶胞為該低電阻狀態,且該比較器的該輸出端產生一第二儲存狀態作為一個位元的隨機碼。
  10. 如申請專利範圍第9項所述之隨機碼產生器,其中當該第一記憶胞或該第二記憶胞的電阻值下降時,該供應電壓下降。
  11. 如申請專利範圍第9項所述之隨機碼產生器,其中該第一記憶胞包括一第一電阻性元件與一第一選擇電晶體及該第二記憶胞包含一第二電阻性元件與一第二選擇電晶體;該第一電阻性元件的一端連接至該第一感測放大器的該輸入端;該第一選擇電晶體的一第一汲/源端連接至該第一電阻性元件的另一端;該第一選擇電晶體的一第二汲/源端連接至該電源;且該第一選擇電晶體的一閘極端接收一開啟電壓;該第二電阻性元件的一端連接至該第二感測放大器的該輸入端;該第二選擇電晶體的一第一汲/源端連接至該第二電阻性元件的另一端;該第二選擇電晶 體的一第二汲/源端連接至該電源;且該第二選擇電晶體的一閘極端接收該開啟電壓。
  12. 如申請專利範圍第9項所述之隨機碼產生器,其中該第一記憶胞包括一第一電容性元件與一第一選擇電晶體及該第二記憶胞包括一第二電容性元件與一第二選擇電晶體;該第一電容性元件的一端連接至該第一感測放大器的該輸入端;該第一選擇電晶體的一第一汲/源端連接至該第一電容性元件的另一端;該第一選擇電晶體的一第二汲/源端連接至該電源;且該第一選擇電晶體的一閘極端接收一開啟電壓;該第二電容性元件的一端連接至該第二感測放大器的該輸入端;該第二選擇電晶體的一第一汲/源端連接至該第二電容性元件的另一端;該第二選擇電晶體的一第二汲/源端連接至該電源;且該第二選擇電晶體的一閘極端接收該開啟電壓。
  13. 如申請專利範圍第9項所述之隨機碼產生器,其中該電源包括一電容器,且電容器儲存特定數量的電荷使得該電容器提供該供應電壓。
  14. 如申請專利範圍第9項所述之隨機碼產生器,其中該電源為一電荷泵電路,該電荷泵電路中包括一電容器,該電荷泵電路提供特定數量的電荷至該電容器,並使得該電容器提供該 供應電壓。
  15. 如申請專利範圍第9項所述之隨機碼產生器,其中該電源為一定電流源。
  16. 如申請專利範圍第9項所述之隨機碼產生器,其中該第一記憶胞與該第二記憶胞中包括金氧半電容器、電阻式隨機存取記憶體、相變式隨機存取記憶體或者磁阻式隨機存取記憶體等非揮發性記憶體。
  17. 一種隨機碼產生器,包括:一電源;一第一感測放大器;一第二感測放大器;一第一記憶胞,該第一記憶胞的一第一端連接至該電源,該第一記憶胞的一第二端連接至該第一感測放大器的一輸入端;以及一第二記憶胞,該第二記憶胞的一第一端連接至該電源,該第二記憶胞的一第二端連接至該第二感測放大器的一輸入端;其中,於一註冊動作時,該電源提供一供應電壓至該第一記憶胞與該第二記憶胞;當該第一記憶胞產生的一第一電流大於一臨限值時,該第一感測放大器確認該註冊動作完成;以及,當該 第二記憶胞產生的一第二電流大於該臨限值時,該第二感測放大器確認該註冊動作完成;於一讀取動作時,該電源提供一讀取電壓使得該第一感測放大器的該輸入端接收一第一讀取電流且該第二感測放大器的該輸入端接收一第二讀取電流;當該第一感測放大器確認該第一記憶胞為一低電阻狀態時,將一第一儲存狀態作為一個位元的隨機碼;以及,當該第一感測放大器確認該第一記憶胞為一高電阻狀態時,將一第二儲存狀態作為一個位元的隨機碼。
TW108117981A 2018-05-29 2019-05-24 隨機碼產生器及相關隨機碼產生方法 TWI715048B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US201862677196P 2018-05-29 2018-05-29
US62/677,196 2018-05-29

Publications (2)

Publication Number Publication Date
TW202004746A TW202004746A (zh) 2020-01-16
TWI715048B true TWI715048B (zh) 2021-01-01

Family

ID=66647244

Family Applications (2)

Application Number Title Priority Date Filing Date
TW107142468A TWI669714B (zh) 2018-05-29 2018-11-28 電壓控制裝置及記憶體系統
TW108117981A TWI715048B (zh) 2018-05-29 2019-05-24 隨機碼產生器及相關隨機碼產生方法

Family Applications Before (1)

Application Number Title Priority Date Filing Date
TW107142468A TWI669714B (zh) 2018-05-29 2018-11-28 電壓控制裝置及記憶體系統

Country Status (5)

Country Link
US (2) US10693369B2 (zh)
EP (1) EP3576341B1 (zh)
JP (1) JP6905271B2 (zh)
CN (2) CN110544495B (zh)
TW (2) TWI669714B (zh)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI669714B (zh) * 2018-05-29 2019-08-21 力旺電子股份有限公司 電壓控制裝置及記憶體系統
US11056155B1 (en) * 2018-06-20 2021-07-06 Adesto Technologies Corporation Nonvolatile memory devices, systems and methods with switching charge pump architectures
US11416416B2 (en) * 2019-01-13 2022-08-16 Ememory Technology Inc. Random code generator with non-volatile memory
CN113948142B (zh) 2020-07-16 2023-09-12 长鑫存储技术有限公司 反熔丝存储单元状态检测电路及存储器
US11817159B2 (en) 2020-07-16 2023-11-14 Changxin Memory Technologies, Inc. Circuit for detecting anti-fuse memory cell state and memory
US11854633B2 (en) 2020-07-16 2023-12-26 Changxin Memory Technologies, Inc. Anti-fuse memory cell state detection circuit and memory
US11817163B2 (en) 2020-07-16 2023-11-14 Changxin Memory Technologies, Inc. Circuit for detecting state of anti-fuse storage unit and memory device thereof
US11557338B2 (en) 2020-10-13 2023-01-17 Ememory Technology Inc. Non-volatile memory with multi-level cell array and associated program control method
JP2022113967A (ja) * 2021-01-26 2022-08-05 キオクシア株式会社 半導体記憶装置
TWI761140B (zh) * 2021-03-18 2022-04-11 旺宏電子股份有限公司 記憶體晶片
US20230047939A1 (en) * 2021-08-13 2023-02-16 Ememory Technology Inc. Fuse-type one time programming memory cell
TWI792764B (zh) * 2021-12-13 2023-02-11 華邦電子股份有限公司 記憶體陣列及其操作方法
US11776636B2 (en) 2022-01-09 2023-10-03 Winbond Electronics Corp. Memory array and operation method thereof

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2017117663A1 (en) * 2016-01-08 2017-07-13 Sidense Corp. Puf value generation using an anti-fuse memory array
US20170272258A1 (en) * 2016-03-16 2017-09-21 Kabushiki Kaisha Toshiba Data generation apparatus, electronic device, and authentication system

Family Cites Families (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5303190A (en) * 1992-10-27 1994-04-12 Motorola, Inc. Static random access memory resistant to soft error
US5602794A (en) * 1995-09-29 1997-02-11 Intel Corporation Variable stage charge pump
JPH10247386A (ja) * 1997-03-03 1998-09-14 Mitsubishi Electric Corp 昇圧電位供給回路及び半導体記憶装置
DE60134115D1 (de) 2001-02-06 2008-07-03 St Microelectronics Srl Ladungspumpe für einen nichtflüchtigen Speicher mit Lesespannungsregelung in der Gegenwart von Schräglauf von Adressen, und nichtflüchtiger Speicher mit solcher Ladungspumpe
US6597603B2 (en) * 2001-11-06 2003-07-22 Atmel Corporation Dual mode high voltage power supply for providing increased speed in programming during testing of low voltage non-volatile memories
US6563726B1 (en) * 2001-11-21 2003-05-13 Hewlett-Packard Company Synchronous bridge rectifier
TW564434B (en) * 2002-02-22 2003-12-01 Ememory Technology Inc Charge pump circuit without body effects
JP2005235315A (ja) * 2004-02-19 2005-09-02 Elpida Memory Inc 昇圧回路
US7427889B2 (en) * 2006-04-28 2008-09-23 Ememory Technology Inc. Voltage regulator outputting positive and negative voltages with the same offsets
US7579902B2 (en) 2006-12-11 2009-08-25 Atmel Corporation Charge pump for generation of multiple output-voltage levels
JP5566568B2 (ja) * 2007-03-27 2014-08-06 ピーエスフォー ルクスコ エスエイアールエル 電源電圧発生回路
US8508078B2 (en) * 2009-06-30 2013-08-13 Decicon, Inc. Power switch with reverse current blocking capability
US8519773B2 (en) * 2011-06-17 2013-08-27 Texas Instruments Incorporated Power switch with one-shot discharge and increased switching speed
JP5587253B2 (ja) * 2011-06-27 2014-09-10 ウィンボンド エレクトロニクス コーポレーション 昇圧回路
US8699247B2 (en) * 2011-09-09 2014-04-15 Sandisk Technologies Inc. Charge pump system dynamically reconfigurable for read and program
CN103457346B (zh) * 2012-06-01 2017-06-27 研祥智能科技股份有限公司 一种电源系统及其电源冗余控制电路
US8885819B2 (en) * 2012-12-27 2014-11-11 Intel Corporation Fuse attestation to secure the provisioning of secret keys during integrated circuit manufacturing
TWI465020B (zh) * 2013-03-21 2014-12-11 Univ Nat Taipei Technology Can produce three times the input voltage of the gate driver and drive method
CN104640267A (zh) * 2013-11-08 2015-05-20 苏州璨宇光学有限公司 光源驱动器及其驱动方法
US9436845B2 (en) * 2014-03-25 2016-09-06 Globalfoundries Inc. Physically unclonable fuse using a NOR type memory array
TWI578325B (zh) * 2015-08-18 2017-04-11 力旺電子股份有限公司 反熔絲型一次編程的記憶胞及其相關的陣列結構
US9613714B1 (en) 2016-01-19 2017-04-04 Ememory Technology Inc. One time programming memory cell and memory array for physically unclonable function technology and associated random code generating method
US9851914B2 (en) * 2016-03-24 2017-12-26 Texas Instruments Incorporated Random number generation in ferroelectric random access memory (FRAM)
US10020268B2 (en) * 2016-04-13 2018-07-10 Ememory Technology Inc. Random number generator device and control method thereof
US9990181B2 (en) * 2016-08-03 2018-06-05 Micron Technology, Inc. Apparatuses and methods for random number generation
JP6503395B2 (ja) * 2016-10-12 2019-04-17 イーメモリー テクノロジー インコーポレイテッド 静電放電回路
TWI654822B (zh) * 2017-11-27 2019-03-21 國立交通大學 能以低壓電晶體實現級數切換功能之高壓產生器
TWI669714B (zh) * 2018-05-29 2019-08-21 力旺電子股份有限公司 電壓控制裝置及記憶體系統

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2017117663A1 (en) * 2016-01-08 2017-07-13 Sidense Corp. Puf value generation using an anti-fuse memory array
US20170272258A1 (en) * 2016-03-16 2017-09-21 Kabushiki Kaisha Toshiba Data generation apparatus, electronic device, and authentication system

Also Published As

Publication number Publication date
TWI669714B (zh) 2019-08-21
US11404958B2 (en) 2022-08-02
US20190369966A1 (en) 2019-12-05
EP3576341B1 (en) 2021-04-14
CN110544495B (zh) 2021-06-01
US10693369B2 (en) 2020-06-23
JP2019207692A (ja) 2019-12-05
CN110544500B (zh) 2021-06-29
US20190372456A1 (en) 2019-12-05
EP3576341A1 (en) 2019-12-04
CN110544500A (zh) 2019-12-06
CN110544495A (zh) 2019-12-06
TW202004746A (zh) 2020-01-16
JP6905271B2 (ja) 2021-07-21
TW202004757A (zh) 2020-01-16

Similar Documents

Publication Publication Date Title
TWI715048B (zh) 隨機碼產生器及相關隨機碼產生方法
TWI643090B (zh) 反熔絲物理不可複製電路以及相關控制方法
US7881094B2 (en) Voltage reference generation for resistive sense memory cells
US7852665B2 (en) Memory cell with proportional current self-reference sensing
JP4133149B2 (ja) 半導体記憶装置
TWI713312B (zh) 具非揮發性記憶體的隨機碼產生器
JP6282258B2 (ja) 抵抗変化型ランダムアクセスメモリのメモリセルアレイ
US9502114B1 (en) Non-volatile ternary content-addressable memory with bi-directional voltage divider control and multi-step search
JP5600013B2 (ja) 抵抗体を利用したマルチレベル不揮発性メモリ装置
JP2007018681A (ja) 相変化メモリ装置及びそれのプログラム方法
Lee et al. A 1.4 mb 40-nm embedded reram macro with 0.07 um 2 bit cell, 2.7 ma/100mhz low-power read and hybrid write verify for high endurance application
TWI651647B (zh) 亂數產生裝置及其控制方法
US10204037B2 (en) Memory device, memory controller and operation method thereof
TW201001427A (en) Method for programming nonvolatile memory device
US9437274B1 (en) Memory device
Hsieh et al. Four-bits-per-memory one-transistor-and-eight-resistive-random-access-memory (1T8R) array
KR20120026635A (ko) 비휘발성 메모리의 계층적 교차 어레이
Aziza et al. An energy-efficient current-controlled write and read scheme for resistive RAMs (RRAMs)
Bayram et al. NV-TCAM: Alternative interests and practices in NVM designs
US9431128B2 (en) Semiconductor device including fuse circuit
CN109891505B (zh) 存储元件中的选择性写入
US9147657B2 (en) Memory cell repair
JP5688081B2 (ja) ブロック消去および一方向書込みを行う抵抗検知素子を有する不揮発性メモリアレイ
CN109817269A (zh) 测试电路块、可变电阻存储器件和形成该存储器件的方法
TWI792764B (zh) 記憶體陣列及其操作方法