TWI713783B - 製作半導體裝置的方法 - Google Patents

製作半導體裝置的方法 Download PDF

Info

Publication number
TWI713783B
TWI713783B TW106128563A TW106128563A TWI713783B TW I713783 B TWI713783 B TW I713783B TW 106128563 A TW106128563 A TW 106128563A TW 106128563 A TW106128563 A TW 106128563A TW I713783 B TWI713783 B TW I713783B
Authority
TW
Taiwan
Prior art keywords
dielectric layer
metal
trench
layer
etching
Prior art date
Application number
TW106128563A
Other languages
English (en)
Other versions
TW201820416A (zh
Inventor
陳志良
莊正吉
賴志明
吳佳典
超源 楊
曾健庭
蕭錦濤
劉如淦
林威呈
周雷峻
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW201820416A publication Critical patent/TW201820416A/zh
Application granted granted Critical
Publication of TWI713783B publication Critical patent/TWI713783B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76897Formation of self-aligned vias or contact plugs, i.e. involving a lithographically uncritical step
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31105Etching inorganic layers
    • H01L21/31111Etching inorganic layers by chemical means
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • H01L21/76816Aspects relating to the layout of the pattern or to the size of vias or trenches
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76829Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
    • H01L21/76832Multiple layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76829Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
    • H01L21/76834Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers formation of thin insulating films on the sidewalls or on top of conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76877Filling of holes, grooves or trenches, e.g. vias, with conductive material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76885By forming conductive members before deposition of protective insulating material, e.g. pillars, studs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5226Via connections in a multilevel interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/528Geometry or layout of the interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53209Conductive materials based on metals, e.g. alloys, metal silicides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53209Conductive materials based on metals, e.g. alloys, metal silicides
    • H01L23/53228Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being copper
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53209Conductive materials based on metals, e.g. alloys, metal silicides
    • H01L23/53257Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being a refractory metal
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/5329Insulating materials
    • H01L23/53295Stacked insulating layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/02126Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material containing Si, O, and at least one of H, N, C, F, or other non-metal elements, e.g. SiOC, SiOC:H or SiONC
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/02164Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon oxide, e.g. SiO2
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/02167Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon carbide not containing oxygen, e.g. SiC, SiC:H or silicon carbonitrides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/0217Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon nitride not containing oxygen, e.g. SixNy or SixByNz
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02172Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides
    • H01L21/02175Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal
    • H01L21/02178Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal the material containing aluminium, e.g. Al2O3
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76877Filling of holes, grooves or trenches, e.g. vias, with conductive material
    • H01L21/76883Post-treatment or after-treatment of the conductive material

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Geometry (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Inorganic Chemistry (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

一種自對準通孔及利用由雙重溝渠約束的自對準製程形成所述通孔來製作半導體裝置的方法。所述方法包括形成第一溝渠及在所述第一溝渠中沉積第一金屬。此後,所述製程包括在第一金屬之上沉積介電層,使得所述介電層的頂表面處於與第一溝渠的頂表面實質上相同的水平高度。接下來,形成第二溝渠且通過蝕刻介電層的被第一溝渠與所述第二溝渠之間的重疊區暴露出的部分來形成通孔。通孔暴露出第一金屬的一部分,且在第二溝渠中沉積第二金屬,使得所述第二金屬電耦合到所述第一金屬。

Description

製作半導體裝置的方法
本發明實施例涉及一種自對準通孔且更具體來說涉及一種利用由雙重溝渠約束的自對準製程(double-trench constrained self alignment process)製作的自對準通孔。
半導體裝置可包括若干個層。一些層可包括用於對半導體裝置的各種部件進行內連的導電路徑。在一些情形中,一個層中的導電路徑可能需要電耦合到另一層中的導電路徑。為在各層之間實現此連接,可使用通孔。
本發明實施例的一種製作半導體裝置的方法包括以下步驟。在第一介電層的第一溝渠中沉積第一金屬,使得所述第一金屬的頂表面低於所述第一介電層的頂表面。在所述第一金屬之上沉積第二介電層以及在所述第一介電層及所述第二介電層之上沉積第三介電層。蝕刻所述第三介電層以形成第二溝渠,所述第二 溝渠暴露出所述第一介電層的一部分及所述第二介電層的一部分。蝕刻所述第二介電層的所述暴露出的部分,以暴露出所述第一金屬的一部分來形成通往所述第一金屬的通孔。
101、102、103、104、105、106、107、108、109、401、402、403、404、405、406、407、408、409:操作
201:第一介電層
202、502:第一溝渠
203、503:第一金屬
204、504:第二介電層
205、505:第三介電層
206、207、506:第二溝渠
208、508:通孔
209、210、211、509、510、511:第二金屬
212:介電層
501:第一介電層
HV:通孔高度
M0:第一金屬
M1:第二金屬
結合附圖閱讀以下詳細說明,會最好地理解本發明的各個方面。應注意,根據本領域中的標準慣例,各種特徵並非按比例繪製。事實上,為論述清晰起見,可任意增大或減小各種特徵的尺寸。
圖1是說明根據一些實施例的用於製作自對準通孔的第一方法的流程圖。
圖2A至圖2J是根據一些實施例的包括自對準通孔的半導體裝置在根據針對圖1所述的第一方法的各種製作階段處的透視圖。
圖3A至圖3L是根據一些實施例的包括自對準通孔的半導體裝置在根據針對圖1所述的第一方法的各種製作階段處的剖視圖。
圖4是說明根據一些實施例的用於製作自對準通孔的第二方法的流程圖。
圖5A至圖5J是根據一些實施例的包括自對準通孔的半導體裝置在根據針對圖4所述的第二方法的各種製作階段處的透視圖。
圖6A至圖6J是根據一些實施例的包括自對準通孔的半導體裝置在根據針對圖4所述的第二方法的各種製作階段處的剖視圖。
圖7是根據一些實施例的根據針對圖1所述的第一方法製作的半導體裝置的一些方面的剖視圖。
圖8是根據一些實施例的根據針對圖4所述的第二方法製作的半導體裝置的一些方面的剖視圖。
以下公開內容提供用於實作所提供主題的不同特徵的許多不同的實施例或實例。以下闡述元件及排列的具體實例以簡化本公開內容。當然,這些僅為實例且不旨在進行限制。例如,以下說明中將第一特徵形成在第二特徵“之上”或第二特徵“上”可包括其中第一特徵及第二特徵被形成為直接接觸的實施例,且也可包括其中第一特徵與第二特徵之間可形成有附加特徵、進而使得所述第一特徵與所述第二特徵可能不直接接觸的實施例。另外,本公開內容可能在各種實例中重複使用參考編號及/或字母。這種重複使用是出於簡潔及清晰的目的,而不是自身表示所論述的各種實施例及/或配置之間的關係。
半導體裝置持續變小。隨著裝置的尺寸變小,各導電路徑之間的距離可減小,且因此未對準容差(tolerance for misalignment)減小。因此,在一些半導體裝置中,可能存在與製作得到恰當對準的通孔相關聯的挑戰。在一些實施方案中,未對準的通孔可能在半導體裝置內引起短接(short)或電壓擊穿(voltage breakdown)。
本發明實施例提供一種自對準通孔及其製作方法,所述自對準通孔及其製作方法可應對現有通孔及與其相關聯的製作方法的一個或多個缺點。在一些實施例中,自對準通孔可利用由雙重溝渠約束的自對準製作製程來確保通孔在半導體裝置內得到恰當對準。
圖1是說明根據一些實施例的製作自對準通孔的第一方法的流程圖。結合圖2A至圖2J及圖3A至圖3L來論述圖1,圖2A至圖2J及圖3A至圖3L是對應半導體裝置在各種製作階段處的示意圖。圖2A至圖2J是根據一些實施例的包括自對準通孔的半導體裝置在根據針對圖1所述的第一方法的各種製作階段處的透視圖。圖3A至圖3L是根據一些實施例的包括自對準通孔的半導體裝置在根據針對圖1所述的第一方法的各種製作階段處的剖視圖。
所述製作製程開始於操作101,在操作101處,提供第一介電層201。第一介電層201可為金屬層間介電(inter metal dielectric,IMD)層。可接受介電層的實例包括氧化矽、碳氧化矽、碳化矽、氮化矽、碳氮化矽、氧化鋁等。圖2A及圖3A說明第一介電層201的實例。在操作102處,蝕刻第一介電層201以形成第一溝渠202。可通過若干種製程(例如,化學的、機械的等)中的任一種來執行所述蝕刻製程。另外,可將第一溝渠202製作成使得第一溝渠202如圖2B中所示在第一方向上延伸。圖3B說明第一溝渠202的剖視圖。
在操作103處,以第一金屬203填充第一溝渠202。第一金屬203代表半導體裝置的一層(某一層)上的導電路徑。可接受的用作第一金屬203的金屬包括銅、鈷、鎢、鎳、其他導電物質、及其組合。如圖2C及圖3C中所示,第一金屬203可完全填充第一溝渠202。在一些實施例中,第一金屬203可能不完全填充第一溝渠202。在操作104中,移除第一金屬203的一部分。如圖2D及圖3D中所示,所述移除第一金屬203的一部分使得第一金屬203的頂表面低於第一介電層201的頂表面。在一些實施例中,可通過以使得無需進行進一步蝕刻的方式在第一溝渠202中沉積所需量的第一金屬203而將操作103與操作104組合成單一操作。
在操作105中,在第一金屬203之上沉積第二介電層204。如圖2E及圖3E中所示,第二介電層204可填充第一溝渠202的其餘部分,使得第二介電層204的上表面與第一介電層201的上表面齊平。在一些實施例中,第一介電層201與第二介電層204可為具有不同蝕刻敏感性(etching sensitivity)的不同材料。如以下所更詳細闡釋,具有不同蝕刻敏感性使得所述層可被選擇性地蝕刻。在操作106中,如圖2F及圖3F中所示,在第二介電層及第一介電層之上沉積第三介電層205。在一些實施例中,第三介電層205與第二介電層204可為具有不同蝕刻敏感性的不同材料。在一些實施例中,第三介電層205與第一介電層201可為相同材料或可為具有不同蝕刻敏感性的不同材料。
在沉積第三介電層205之後,在操作107中,蝕刻第三 介電層205以形成第二溝渠206來暴露出第一介電層201的一部分及第二介電層204的一部分。如圖2G(及作為圖2G的沿第二溝渠206的長度截取的剖視圖的圖3G)中所示,第二溝渠206可在與第一溝渠202所延伸於的第一方向不同的第二方向上延伸。在一些實施例中,第一方向與第二方向可實質上相互垂直。在操作108中,選擇性地蝕刻第二介電層204的暴露出的部分以暴露出第一金屬203的一部分。如以上所論述,由於第二介電層204是與第一介電層201及第三介電層205不同的材料,因此可選擇性地蝕刻第二介電層204。如圖2H及圖3H中所示,第一介電層201在兩個側面上對第二介電材料進行限界(或約束)且第三介電層205在另兩個側面上對第二介電材料進行限界(或約束)。因此,當選擇性地蝕刻第二介電層204時,所得通孔208會因由第一介電層201及第二介電層204形成的雙重溝渠而在第一金屬203之上自對準。
在操作109中,在第二溝渠207中沉積第二金屬209、210、211,使得第二金屬209、210、211電耦合到第一金屬203。在一些實施例中,可在單一步驟或兩個步驟中完成此製程。圖2I、圖2J、圖3I、及圖3J說明有兩個步驟的製程。如圖2I及圖3I中所示,在第二溝渠207及通孔208的一部分中塗覆第二金屬209。此第二金屬209的一部分可為金屬膠(metal glue)以說明耦合第一金屬203與第二金屬。如圖2J及圖3J中所示,分別在第二溝渠207的其餘部分及通孔208的其餘部分中塗覆第二金屬210及 211。在一些實施例中,也可在一個步驟中塗覆第二金屬209、210、211,使得無需使用單獨的金屬膠層。
圖3K及圖3L說明可向半導體裝置增加第三層的方式。如圖所示,可蝕刻第二金屬210且可在第二金屬210之上增加又一介電層212。
圖4是說明根據一些實施例的用於製作自對準通孔的第二方法的流程圖。結合圖5A至圖5J及圖6A至圖6J來論述圖4,圖5A至圖5J及圖6A至圖6J是對應半導體裝置在各種製作階段處的示意圖。圖5A至圖5J是根據一些實施例的包括自對準通孔的半導體裝置在根據針對圖4所述的第二方法的各種製作階段處的透視圖。圖6A至圖6J是根據一些實施例的包括自對準通孔的半導體裝置在根據針對圖4所述的第二方法的各種製作階段處的剖視圖。
在此第二實施例中,所述製作製程開始於操作401,在操作401處,提供第一介電層501。如以上針對第一實施例所論述,第一介電層501可為金屬層間介電(IMD)層。可接受介電層的實例包括氧化矽、碳氧化矽、碳化矽、氮化矽、碳氮化矽、氧化鋁等。圖5A及圖6A說明第一介電層501的實例。在操作402處,蝕刻第一介電層501以形成第一溝渠502。可通過若干種製程(例如,化學的、機械的等)中的任一種來執行所述蝕刻製程。另外,可將第一溝渠502製作成使得第一溝渠502如圖5B中所示在第一方向上延伸。圖6B說明第一溝渠502的剖視圖。另外,在圖6B 中,兩個第一溝渠502是以其不完全穿過第一介電層501延伸的方式形成。
在操作403處,以第一金屬503填充第一溝渠502。第一金屬503(如針對第一實施例所論述)代表半導體裝置的一層(某一層)上的導電路徑。可接受的用作第一金屬503的金屬包括銅、鈷、鎢、鎳、其他導電物質、及其組合。如圖5C及圖6C中所示,第一金屬503可完全填充第一溝渠502。在一些實施例中,第一金屬503可能不完全填充第一溝渠502。在操作404中,移除第一介電層501的一部分。如圖5D及圖6D中所示,所述移除第一介電層501使得第一金屬503被暴露出(例如,在至少三個側面上被暴露出)。如圖5D中所示,可移除第一介電層501且僅留下第一金屬503,或如圖6D中所示,可將第一介電層501蝕刻成使得第一金屬503留在作為介電基底的第一介電層501上。
在操作405中,在第一金屬503之上沉積第二介電層504。如圖5E及圖6E中所示,第二介電層504覆蓋第一金屬503(例如,覆蓋在至少三個側面上)。與之前的實施例中不同,此實施例中的第二介電層不被溝渠約束。在一些實施例中,第二介電層504可如圖5E及圖6E中所示完全覆蓋第一金屬503及第一介電層501。第二介電層504與第一介電層501可為具有不同蝕刻敏感性的不同材料。
在操作406中,如圖5F及圖6F中所示在第二介電層504及第一介電層501之上及環繞第二介電層504及第一介電層501 沉積第三介電層505。在一些實施例中,第三介電層505與第二介電層504可為具有不同蝕刻敏感性的不同材料。在一些實施例中,第三介電層505與第一介電層501可為相同材料或可為具有不同蝕刻敏感性的不同材料。
在沉積第三介電層505之後,在操作407中,蝕刻第三介電層505以形成第二溝渠506來暴露出第二介電層504的一部分及第三介電層505的下部部分。如圖5G(及作為圖5G的沿第二溝渠506的長度截取的剖視圖的圖6G)中所示,第二溝渠506可在與第一溝渠502所延伸於的第一方向不同的第二方向上延伸。在一些實施例中,第一方向與第二方向可實質上相互垂直。在操作408中,選擇性地蝕刻第二介電層504的暴露出的部分以暴露出第一金屬503的一部分。如以上所論述,由於第二介電層504是與第一介電層501及第三介電層505不同的材料,因此可選擇性地蝕刻第二介電層504。如圖5H及圖6H中所示,第三介電層505在所有四個側面上對第二介電材料進行限界(或約束)。因此,當選擇性地蝕刻第二介電層504時,所得通孔508會因由第三介電層505形成的雙重溝渠而在第一金屬503之上自對準。
在操作409中,在第二溝渠507中沉積第二金屬509、510、511,使得第二金屬電耦合到第一金屬503。在一些實施例中,可在單一步驟或兩個步驟中完成此製程。圖5I、圖5J、圖6I、及圖6J說明有兩個步驟的製程。如圖5I及圖6I中所示,在溝渠507及通孔508的一部分中塗覆第二金屬509。此第二金屬509可為金 屬膠以說明耦合第一金屬503與第二金屬。如圖5J及圖6J中所示,分別在溝渠507的其餘部分及通孔508的其餘部分中塗覆第二金屬510及511。在一些實施例中,也可在一個步驟中塗覆第二金屬509、510、511,使得無需使用單獨的金屬膠層。
圖7是根據一些實施例的根據針對圖1所述的第一方法製作的半導體裝置的一些方面的剖視圖。圖8是根據一些實施例的根據針對圖4所述的第二方法製作的半導體裝置的一些方面的剖視圖。
在圖7中,圖的右側部分的剖視圖與圖3J中所示的圖相同,也就是說,通孔被形成為將第一金屬M0電耦合到第二金屬M1。相似地,在圖8中,圖的右側部分的剖視圖與圖5J中所示的圖相同,也就是說,通孔被形成為將第一金屬M0電耦合到第二金屬M1。在圖7及圖8中,圖的左側部分說明當通孔未被形成為在所述兩個導電路徑的交叉部位處將第一金屬M0耦合到第二金屬M1的情況。如本領域具有通常知識者所容易理解,在半導體裝置中,在第一層上可形成有多個導電路徑且在所述第一層(上方或下方)的第二層上可形成有多個導電路徑。這些導電路徑可在多個位置處交叉,但並非所有導電路徑均將包括用於連接來自不同層的導電路徑的通孔。事實上,視半導體裝置的所期望操作而定,一些交叉區域可具有通孔而另一些則可不具有通孔。具有通孔的交叉部位與不具有通孔的交叉部位之間的外觀差別可參見圖7及圖8中的每一圖。
另外,如以上所論述,第二介電層204、504可為與第一介電層201及第三介電層505不同的材料。在一些實施例中,第一金屬203、503頂上的材料可具有與第一金屬203、503的側面上的材料不同的蝕刻敏感性。舉例來說,如果第一金屬頂上的材料具有為1的蝕刻速率,則第一金屬203、503的側面上的材料可具有小於0.5或約0.5的蝕刻速率。
重新參照圖7及圖8,在一些實施例中,為防止未對準及短接,通孔高度HV可介於相鄰金屬線之間的距離(即,金屬節距)的0.2倍與0.8倍之間。舉例來說,在一些實施例中,通孔高度HV可為金屬節距的0.2倍、0.3倍、0.4倍、0.5倍、0.6倍、0.7倍、或0.8倍。
本文所述的一些實施例可包括一種製作半導體裝置的方法,所述方法包括在第一介電層的第一溝渠中沉積第一金屬,使得所述第一金屬的頂表面低於所述第一介電層的頂表面。接下來,所述方法可包括在所述第一金屬之上沉積第二介電層以及在所述第一介電層及所述第二介電層之上沉積第三介電層。蝕刻所述第三介電層以形成第二溝渠,所述第二溝渠暴露出所述第一介電層的一部分及所述第二介電層的一部分。接下來,蝕刻所述第二介電層的所述暴露出的部分,以暴露出所述第一金屬的一部分來形成通往所述第一金屬的通孔。
在一些實施例中,進一步包括在所述第二溝渠中沉積第二金屬,使得所述第二金屬電耦合到所述第一金屬。
在一些實施例中,所述第二介電層的頂表面處於與所述第一介電層的所述頂表面實質上相同的水平高度。
在一些實施例中,所述第一介電層與所述第二介電層具有不同的蝕刻敏感性。
在一些實施例中,所述第三介電層與所述第二介電層具有不同的蝕刻敏感性。
在一些實施例中,所述第三介電層與所述第一介電層是相同的材料。
在一些實施例中,所述第一金屬代表所述半導體裝置的一層上的第一導電路徑,且所述第二金屬代表所述半導體裝置的另一層上的第二導電路徑,所述第二導電路徑經由通過對所述第二介電層進行蝕刻而形成的所述通孔耦合到所述第一導電路徑。
在一些實施例中,所述第一溝渠在第一方向上延伸,且所述第二溝渠在與所述第一方向不同的第二方向上延伸。
在一些實施例中,所述第一方向與所述第二方向實質上相互垂直。
在一些實施例中,所述第一介電層、所述第二介電層、及所述第三介電層中的至少一個是氧化矽層、碳氧化矽層、碳化矽層、氮化矽層、碳氮化矽層、或氧化鋁層。
在一些實施例中,所述通孔的高度介於所述半導體裝置的金屬節距的0.2倍與0.8倍之間。
在一些實施例中,所述第一金屬及所述第二金屬是銅、 鈷、鎢、鎳、其他導電物質、及其組合中的至少一種。
本文所述的一些實施例可包括一種製作半導體裝置的方法,所述方法包括:提供第一介電層;蝕刻所述第一介電層以形成第一溝渠;以及在所述第一溝渠中沉積第一金屬。接著移除所述第一介電材料,且在所述第一金屬之上及環繞所述第一金屬沉積第二介電層。接下來,所述方法包括在所述第二介電層及所述第一金屬之上及環繞所述第二介電層及所述第一金屬沉積第三介電層,以及蝕刻所述第三介電層以形成第二溝渠,所述第二溝渠暴露出所述第二介電層的一部分以及所述第三介電層的下部層的一部分。蝕刻所述第二介電層的所述暴露出的部分,以暴露出所述第一金屬的一部分,且在所述第二溝渠中沉積第二金屬,使得所述第二金屬電耦合到所述第一金屬。
在一些實施例中,所述第三介電層與所述第二介電層具有不同的蝕刻敏感性。
在一些實施例中,所述第一金屬代表所述半導體裝置的一層上的第一導電路徑,且所述第二金屬代表所述半導體裝置的另一層上的第二導電路徑,所述第二導電路徑經由通過對所述第二介電層進行蝕刻而形成的通孔耦合到所述第一導電路徑。
在一些實施例中,所述第一溝渠在第一方向上延伸,且所述第二溝渠在與所述第一方向不同的第二方向上延伸。
在一些實施例中,所述第一方向與所述第二方向實質上相互垂直。
在一些實施例中,所述第一介電層、所述第二介電層、及所述第三介電層中的至少一個可以是氧化矽層、碳氧化矽層、碳化矽層、氮化矽層、碳氮化矽層、或氧化鋁層。
一些實施例可包括一種製作半導體裝置的方法,所述方法包括:形成第一溝渠;以及在所述第一溝渠中沉積第一金屬,使得所述第一金屬的頂表面低於所述第一溝渠的頂表面。接下來,所述製程通過以下來繼續進行:在所述第一金屬之上沉積介電層,使得所述介電層的頂表面處於與所述第一溝渠的所述頂表面實質上相同的水平高度。形成第二溝渠且接著通過蝕刻所述介電層的被所述第一溝渠與所述第二溝渠之間的重疊區暴露出的部分來形成通孔。所述通孔暴露出所述第一金屬的一部分,且在所述第二溝渠中沉積第二金屬,使得所述第二金屬電耦合到所述第一金屬。
在一些實施例中,所述第一金屬代表所述半導體裝置的一層上的第一導電路徑,且所述第二金屬代表所述半導體裝置的另一層上的第二導電路徑,所述第二導電路徑經由通過對所述第二介電層進行蝕刻而形成的所述通孔耦合到所述第一導電路徑。
以上概述了若干實施例的特徵,以使本領域具有通常知識者可更好地理解本發明的各個方面。本領域具有通常知識者應知,其可容易地使用本發明作為設計或修改其他製程及結構的基礎來施行與本文中所介紹的實施例相同的目的及/或實現與本文中所介紹的實施例相同的優點。本領域具有通常知識者還應認識 到,這些等效構造並不背離本發明的精神及範圍,而且他們可在不背離本發明的精神及範圍的條件下對其作出各種改變、代替、及變更。
101、102、103、104、105、106、107、108、109‧‧‧操作

Claims (10)

  1. 一種製作半導體裝置的方法,包括:在第一介電層的第一溝渠中沉積第一金屬,使得所述第一金屬的頂表面低於所述第一介電層的頂表面;移除所述第一介電層以暴露在所述第一金屬的所述頂表面和所述第一金屬的兩側上的所述第一金屬;在所述第一金屬之上沉積第二介電層,使得所述第二介電層環繞所述第一金屬的所述頂表面和所述兩側;在所述第一介電層及所述第二介電層之上沉積第三介電層;蝕刻所述第三介電層以形成第二溝渠,所述第二溝渠暴露出所述第一介電層的一部分及所述第二介電層的一部分;以及蝕刻所述第二介電層的所述暴露出的部分,以暴露出所述第一金屬的一部分來形成通往所述第一金屬的通孔,其中所述第二介電層的材料的蝕刻速率大於所述第三介電層的材料的蝕刻速率。
  2. 如申請專利範圍第1項所述的方法,進一步包括在所述第二溝槽中沉積第二金屬,使得所述第二金屬電耦合到所述第一金屬。
  3. 如申請專利範圍第1項所述的方法,其中所述第一介電層與所述第二介電層具有不同的蝕刻敏感性。
  4. 如申請專利範圍第1項所述的方法,其中所述第三介電層與所述第二介電層具有不同的蝕刻敏感性。
  5. 如申請專利範圍第1項所述的方法,其中所述第三介電層與所述第一介電層是相同的材料。
  6. 如申請專利範圍第1項所述的方法,其中所述第一金屬代表所述半導體裝置的一層上的第一導電路徑,且所述第二金屬代表所述半導體裝置的另一層上的第二導電路徑,所述第二導電路徑經由通過對所述第二介電層進行蝕刻而形成的所述通孔耦合到所述第一導電路徑。
  7. 如申請專利範圍第1項所述的方法,其中所述第一溝槽在第一方向上延伸,且所述第二溝槽在與所述第一方向不同的第二方向上延伸。
  8. 如申請專利範圍第1項所述的方法,其中所述第一介電層、所述第二介電層、及所述第三介電層中的至少一個是氧化矽層、碳氧化矽層、氮化矽層、碳氮化矽層、或氧化鋁層。
  9. 一種製作半導體裝置的方法,包括:提供第一介電層;蝕刻所述第一介電層以形成第一溝槽;在所述第一溝槽中沉積第一金屬;移除所述第一介電材料;在所述第一金屬之上沉積第二介電層,使得所述第二介電層環繞所述第一金屬的頂部和兩側;在所述第二介電層及所述第一金屬之上沉積第三介電層,所述第三介電層環繞所述第二介電層及所述第一金屬; 蝕刻所述第三介電層以形成第二溝槽,所述第二溝槽暴露出所述第二介電層的一部分以及所述第三介電層的下部層的一部分;蝕刻所述第二介電層的所述暴露出的部分,以暴露出所述第一金屬的一部分;以及在所述第二溝槽中沉積第二金屬,使得所述第二金屬電耦合到所述第一金屬,其中所述第二介電層的材料的蝕刻速率大於所述第三介電層的材料的蝕刻速率。
  10. 一種製作半導體裝置的方法,包括:在第一介電層中形成第一溝槽;在所述第一溝槽中沉積第一金屬,使得所述第一金屬的頂表面低於所述第一溝槽的頂表面;在所述第一金屬之上沉積第二介電層,使得所述第二介電層環繞所述第一金屬的頂部;在所述第二介電層與所述第一金屬之上沉積第三介電層,所述第三介電層環繞所述第二介電層與所述第一金屬的所述材料;在所述第三介電層中形成第二溝槽,所述第二溝槽暴露所述第二介電層的一部分以及所述第三介電層的一部分;通過蝕刻所述第二介電層的所述被暴露出的部分來暴露所述第一金屬的一部分以形成通孔;以及在所述第二溝槽中沉積第二金屬,使得所述第二金屬電耦合到所述第一金屬, 其中所述第二介電層的材料的蝕刻速率大於所述第三介電層的材料的蝕刻速率。
TW106128563A 2016-11-28 2017-08-23 製作半導體裝置的方法 TWI713783B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201662426701P 2016-11-28 2016-11-28
US62/426,701 2016-11-28
US15/611,896 US10879120B2 (en) 2016-11-28 2017-06-02 Self aligned via and method for fabricating the same
US15/611,896 2017-06-02

Publications (2)

Publication Number Publication Date
TW201820416A TW201820416A (zh) 2018-06-01
TWI713783B true TWI713783B (zh) 2020-12-21

Family

ID=62192825

Family Applications (1)

Application Number Title Priority Date Filing Date
TW106128563A TWI713783B (zh) 2016-11-28 2017-08-23 製作半導體裝置的方法

Country Status (3)

Country Link
US (1) US10879120B2 (zh)
CN (1) CN108122833B (zh)
TW (1) TWI713783B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10957579B2 (en) 2018-11-06 2021-03-23 Samsung Electronics Co., Ltd. Integrated circuit devices including a via and methods of forming the same
CN113066799B (zh) * 2021-03-16 2022-08-19 泉芯集成电路制造(济南)有限公司 半导体器件及其制作方法

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040183129A1 (en) * 2003-03-05 2004-09-23 Williams Richard K. Poly-sealed silicide trench gate
US20050082674A1 (en) * 1999-03-12 2005-04-21 Kabushiki Kaisha Toshiba Semiconductor device and manufacturing method of the same
US20060017162A1 (en) * 1999-03-12 2006-01-26 Shoji Seta Semiconductor device and manufacturing method of the same
TW200836259A (en) * 2006-12-26 2008-09-01 Lam Res Corp Process integration scheme to lower overall dielectric constant in BEoL interconnect structures
US20090267136A1 (en) * 2003-10-02 2009-10-29 Kabushiki Kaisha Toshiba Semiconductor memory device and method of manufacturing the same
TW201403841A (zh) * 2012-06-04 2014-01-16 Hanwha Chemical Corp 射極穿透式太陽能電池及其製備方法
TW201417290A (zh) * 2012-09-19 2014-05-01 Intel Corp 活性閘極區上方之閘極接觸結構及其製造方法
US20140264926A1 (en) * 2013-03-12 2014-09-18 Taiwan Semiconductor Manufacturing Company, Ltd. Method and Apparatus for Back End of Line Semiconductor Device Processing
US20150200130A1 (en) * 2014-01-13 2015-07-16 Taiwan Semiconductor Manufacturing Company, Ltd. Method for forming different patterns in a semiconductor structure using a single mask
US20160155664A1 (en) * 2014-12-01 2016-06-02 Imec Vzw Metallization Method for Semiconductor Structures

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
AU2001286895A1 (en) * 2000-08-29 2002-03-13 Boise State University Damascene double gated transistors and related manufacturing methods
US7312146B2 (en) * 2004-09-21 2007-12-25 Applied Materials, Inc. Semiconductor device interconnect fabricating techniques
US8314400B2 (en) * 2005-04-27 2012-11-20 Lawrence Livermore National Security, Llc Method to planarize three-dimensional structures to enable conformal electrodes
US7928003B2 (en) * 2008-10-10 2011-04-19 Applied Materials, Inc. Air gap interconnects using carbon-based films
US8803321B2 (en) * 2012-06-07 2014-08-12 International Business Machines Corporation Dual damascene dual alignment interconnect scheme
US20150371895A1 (en) * 2013-02-08 2015-12-24 Masahiro Yokomichi Method for manufacturing smeiconductor device
WO2015047318A1 (en) * 2013-09-27 2015-04-02 Intel Corporation Subtractive self-aligned via and plug patterning for back end of line (beol) interconnects
US9583429B2 (en) * 2013-11-14 2017-02-28 Taiwan Semiconductor Manufacturing Company, Ltd. Interconnect structure and method of forming same
US9236342B2 (en) * 2013-12-18 2016-01-12 Intel Corporation Self-aligned via and plug patterning with photobuckets for back end of line (BEOL) interconnects
US9837354B2 (en) * 2014-07-02 2017-12-05 Taiwan Semiconductor Manufacturing Co., Ltd. Hybrid copper structure for advance interconnect usage
US9324650B2 (en) * 2014-08-15 2016-04-26 International Business Machines Corporation Interconnect structures with fully aligned vias
EP3311404A4 (en) * 2015-06-22 2019-02-20 INTEL Corporation INVERSION OF PICTURE SHADES WITH DIELECTRIC USING ASCENDING RETICULATION FOR INTERCONNECTIONS OF FINAL MANUFACTURING UNITS (BEOL)
US10354912B2 (en) * 2016-03-21 2019-07-16 Qualcomm Incorporated Forming self-aligned vertical interconnect accesses (VIAs) in interconnect structures for integrated circuits (ICs)
US9685406B1 (en) * 2016-04-18 2017-06-20 International Business Machines Corporation Selective and non-selective barrier layer wet removal
US9659821B1 (en) * 2016-05-23 2017-05-23 Taiwan Semiconductor Manufacturing Company, Ltd. Method of forming interconnect structures by self-aligned approach
US10276436B2 (en) * 2016-08-05 2019-04-30 International Business Machines Corporation Selective recessing to form a fully aligned via
WO2018057042A1 (en) * 2016-09-26 2018-03-29 Intel Corporation Preformed interlayer connections for integrated circuit devices
US9953865B1 (en) * 2016-10-26 2018-04-24 International Business Machines Corporation Structure and method to improve FAV RIE process margin and electromigration
CN109923662A (zh) * 2016-11-08 2019-06-21 应用材料公司 用于图案化应用的自底向上的柱状体的几何控制

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050082674A1 (en) * 1999-03-12 2005-04-21 Kabushiki Kaisha Toshiba Semiconductor device and manufacturing method of the same
US20060017162A1 (en) * 1999-03-12 2006-01-26 Shoji Seta Semiconductor device and manufacturing method of the same
US20040183129A1 (en) * 2003-03-05 2004-09-23 Williams Richard K. Poly-sealed silicide trench gate
US20090267136A1 (en) * 2003-10-02 2009-10-29 Kabushiki Kaisha Toshiba Semiconductor memory device and method of manufacturing the same
TW200836259A (en) * 2006-12-26 2008-09-01 Lam Res Corp Process integration scheme to lower overall dielectric constant in BEoL interconnect structures
TW201403841A (zh) * 2012-06-04 2014-01-16 Hanwha Chemical Corp 射極穿透式太陽能電池及其製備方法
TW201417290A (zh) * 2012-09-19 2014-05-01 Intel Corp 活性閘極區上方之閘極接觸結構及其製造方法
US20140264926A1 (en) * 2013-03-12 2014-09-18 Taiwan Semiconductor Manufacturing Company, Ltd. Method and Apparatus for Back End of Line Semiconductor Device Processing
US20150200130A1 (en) * 2014-01-13 2015-07-16 Taiwan Semiconductor Manufacturing Company, Ltd. Method for forming different patterns in a semiconductor structure using a single mask
US20160155664A1 (en) * 2014-12-01 2016-06-02 Imec Vzw Metallization Method for Semiconductor Structures

Also Published As

Publication number Publication date
CN108122833A (zh) 2018-06-05
US10879120B2 (en) 2020-12-29
TW201820416A (zh) 2018-06-01
CN108122833B (zh) 2021-09-21
US20180151432A1 (en) 2018-05-31

Similar Documents

Publication Publication Date Title
CN109273430B (zh) 半导体装置及其制造方法
TWI512892B (zh) 多層互連結構及用於積體電路的方法
TWI462188B (zh) 具有通觸點的半導體裝置及相關的製造方法
US20120309189A1 (en) Methods for fabricating semiconductor devices
US9786551B2 (en) Trench structure for high performance interconnection lines of different resistivity and method of making same
US10388602B2 (en) Local interconnect structure including non-eroded contact via trenches
JP2015060918A (ja) 半導体装置
JP2015167153A (ja) 集積回路装置及びその製造方法
JP4847072B2 (ja) 半導体集積回路装置およびその製造方法
CN103811415B (zh) 具有改进的形貌控制的衬底通孔形成
TWI713783B (zh) 製作半導體裝置的方法
JP2006287211A (ja) 半導体装置、積層半導体装置およびそれらの製造方法
JP2008112825A (ja) 半導体装置およびその製造方法
JP2006100571A (ja) 半導体装置およびその製造方法
JP6528550B2 (ja) 半導体装置およびその製造方法
TWI399835B (zh) 記憶體元件的製造方法
JP2018157110A (ja) 半導体装置およびその製造方法
TWI497574B (zh) 半導體結構
TW201735248A (zh) 半導體裝置及其製造方法
JP5834563B2 (ja) 半導体装置の製造方法
CN108122820B (zh) 互连结构及其制造方法
JP2009016619A (ja) 半導体装置及びその製造方法
JP2012222197A (ja) 半導体集積回路装置及びその製造方法
JP2013120870A (ja) 半導体装置の製造方法
CN110085569B (zh) 半导体结构及其制作方法