TWI702687B - 未平面化的淺溝槽隔離形成 - Google Patents

未平面化的淺溝槽隔離形成 Download PDF

Info

Publication number
TWI702687B
TWI702687B TW107108669A TW107108669A TWI702687B TW I702687 B TWI702687 B TW I702687B TW 107108669 A TW107108669 A TW 107108669A TW 107108669 A TW107108669 A TW 107108669A TW I702687 B TWI702687 B TW I702687B
Authority
TW
Taiwan
Prior art keywords
device layer
region
layer
trench isolation
shallow trench
Prior art date
Application number
TW107108669A
Other languages
English (en)
Other versions
TW201903960A (zh
Inventor
西瓦P 阿度蘇米利
史蒂芬M 宣克
理查A 菲利浦
安東尼K 史塔佩爾
Original Assignee
美商格芯(美國)集成電路科技有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商格芯(美國)集成電路科技有限公司 filed Critical 美商格芯(美國)集成電路科技有限公司
Publication of TW201903960A publication Critical patent/TW201903960A/zh
Application granted granted Critical
Publication of TWI702687B publication Critical patent/TWI702687B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/76224Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials
    • H01L21/76229Concurrent filling of a plurality of trenches having a different trench shape or dimension, e.g. rectangular and V-shaped trenches, wide and narrow trenches, shallow and deep trenches
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/76202Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using a local oxidation of silicon, e.g. LOCOS, SWAMI, SILO
    • H01L21/76205Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using a local oxidation of silicon, e.g. LOCOS, SWAMI, SILO in a region being recessed from the surface, e.g. in a recess, groove, tub or trench region
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/76224Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials
    • H01L21/76232Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials of trenches having a shape other than rectangular or V-shape, e.g. rounded corners, oblique or rounded trench walls
    • H01L21/76235Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials of trenches having a shape other than rectangular or V-shape, e.g. rounded corners, oblique or rounded trench walls trench shape altered by a local oxidation of silicon process step, e.g. trench corner rounding by LOCOS
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/7624Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/7624Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
    • H01L21/76264SOI together with lateral isolation, e.g. using local oxidation of silicon, or dielectric or polycristalline material refilled trench or air gap isolation regions, e.g. completely isolated semiconductor islands
    • H01L21/76283Lateral isolation by refilling of trenches with dielectric material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823878Complementary field-effect transistors, e.g. CMOS isolation region manufacturing related aspects, e.g. to avoid interaction of isolation region with adjacent structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/0262Reduction or decomposition of gaseous compounds, e.g. CVD

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Element Separation (AREA)

Abstract

本發明揭露用於淺溝槽隔離區域的結構和形成淺溝槽隔離區域的方法。部分地蝕刻覆矽絕緣體基板的裝置層而形成溝槽。將該裝置層位於溝槽底部的片段熱氧化,以在溝槽中形成淺溝槽隔離區域。熱氧化過程中,該裝置層的另一區域可在部分厚度上同時被氧化,且從這一裝置層區域移除氧化物後,作為變薄的矽主體而使用。在該熱氧化過程之前,這一裝置層區域可植入氧化遲滯物質,與用來形成該淺溝槽隔離區域的裝置層的片段的氧化速率相比,該氧化遲滯物質降低了這一裝置層區域的氧化速率。

Description

未平面化的淺溝槽隔離形成
本發明關於半導體裝置加工和積體電路,且更具體關於用於淺溝槽隔離區域的結構和形成用於淺溝槽隔離區域的結構的方法。
互補金屬氧化物半導體(CMOS)過程可用來構建p型場效應電晶體(pFETs)與n型場效應電晶體(nFETs)的組合,兩種電晶體互相配合以實施邏輯門和其它類型的積體電路如開關。場效應電晶體通常包括主體區域、在該主體區域中界定的源極和汲極、以及與該主體區域中通道相關聯的門電極。當將超過設計閾值電壓的控制電壓施加至該門電極時,載體流出現在源極與汲極之間的通道中的反轉層或耗盡層中,以產生裝置輸出電流。
覆矽絕緣體(silicon-on-insulator;SOI)基板(substrate)在CMOS技術中可能具有優勢。與使用整體矽晶片構建的場效應電晶體相比,覆矽絕緣體基板允許場效應電晶體以顯著更高的速度操作並具有改善的電隔離和降低的電損耗。視該SOI基板的裝置層厚度而定,場效應電 晶體可以部分耗盡的模式操作,在該模式中,當將典型的控制電壓施加至該門電極時,該主體區域內通道中的耗盡層並不完全延伸至隱埋氧化層(buried oxide layer)。
可使用橫切該SOI基板的隱埋層的淺溝槽隔離區域將該裝置層分為多個活化區域。可通過在裝置層中蝕刻溝槽的圖案,並沉積一層或多層介電材料以填充該溝槽,從而製造淺溝槽隔離區域。該一層或多層必須使用化學機械拋光(chemical-mechanical polishing;CMP)予以平坦化,以移除沉積在該溝槽外部的表面上的過量介電材料。其它技術,如LOCOS(矽的局部氧化)和高臺隔離,可用來在無需CMP的輔助下形成淺溝槽隔離。該淺溝槽隔離區域界定活化區域,並提供該裝置層中活化區域之間的電隔離,在該活化區域中,裝置結構如場效應電晶體被形成。
對改善的用於淺溝槽隔離區域的結構和形成淺溝槽隔離區域的方法存在需求。
本發明的一種實施方式中,方法包括蝕刻出部分地穿過覆矽絕緣體基板的裝置層的溝槽,並熱氧化該裝置層位於該溝槽底部的片段,以在該第一溝槽中形成淺溝槽隔離區域。
在熱氧化過程中,該裝置層的另一區域在部分厚度上同時被氧化,且在從這一裝置層區域移除氧化物後,該另一區域被用作減薄的矽主體。在該熱氧化過程之前,這一裝置層區域可植入氧化遲滯物質,與用來形成 該淺溝槽隔離區域的裝置層的片段的氧化速率相比,該氧化遲滯物質降低了這一裝置層區域的氧化速率。
本發明的一種實施方式中,結構包括淺溝槽隔離區域,該淺溝槽隔離區域延伸穿透覆矽絕緣體基板的裝置層直至該覆矽絕緣體基板的隱埋氧化層。該裝置層包括在該淺溝槽隔離區域的彎曲區域下方延伸的尾部區域,且其具有與該淺溝槽隔離的彎曲區域互補的曲率。該尾部區域位於該淺溝槽隔離區域的彎曲區域與該隱埋氧化層之間的垂直方向上。
10‧‧‧基板
11‧‧‧上表面
12‧‧‧裝置層
13‧‧‧上表面
14‧‧‧隱埋氧化(BOX)層
16‧‧‧支撐晶片
18、20‧‧‧墊片層
22、30‧‧‧溝槽
23‧‧‧側壁
24‧‧‧間隔物
26‧‧‧條帶
28‧‧‧罩
32‧‧‧植入區域
33‧‧‧平坦表面
34‧‧‧淺溝槽隔離區域
35‧‧‧上表面
36‧‧‧尾部區域
37‧‧‧彎曲區域
38‧‧‧氧化層
39‧‧‧上表面
40‧‧‧凹陷
42‧‧‧減薄片段
46‧‧‧整體基板
48‧‧‧突起部
t0‧‧‧全厚度
t1‧‧‧厚度
併入和作為本說明書一部分的圖式例示性說明本發明的多種實施方式,且與上述的本發明的一般說明和下述實施方式的詳細說明一起用來解釋本發明的實施方式。
第1圖至第7圖是裝置結構在根據本發明實施方式的加工方法的連續製造階段的橫剖面圖。
第8圖是根據本發明實施方式的裝置結構的橫剖面圖。
第9圖是裝置結構在根據本發明實施方式的加工方法的製造階段的橫剖面圖。
參考第1圖並根據本發明的實施方式,作為代表性覆矽絕緣體(SOI)基板的基板10包括裝置層12、由矽的氧化物(如,SiO2)構成的隱埋氧化(BOX)層14、和 支撐晶片16。裝置層12和BOX層14在支撐晶片16的邊緣終結(terminate)。裝置層12通過中間BOX層14與支撐晶片16分隔,且可實質上比支撐晶片16更薄。裝置層12通過BOX層14與支撐晶片16電隔離。裝置層12和支撐晶片16可由單晶半導體材料如矽構成。BOX層14具有一沿著介面與裝置層12直接接觸的上表面,以及沿著另一介面與支撐晶片16直接接觸的下表面,且上下表面通過BOX層14的厚度分隔。支撐晶片16可經輕度摻雜以具有,例如,p型傳導性。
支撐晶片16,或在晶片轉移過程中提供的替換晶片,可通過加入一層由富陷阱材料如多晶半導體材料(如,多晶矽)層或另一類型的工程化低移動性矽層而在其上表面被修飾。該層可通過化學氣相沉積(CVD)在經選擇以賦予高密度電活性載體陷阱的沉積條件(如,溫度和壓力)下沉積。
墊片層18、20位於裝置層12的上表面上。可選擇形成墊片層18、20的材料,以選擇性地蝕刻構建裝置層12的半導體材料,且該形成墊片層18、20的材料可輕易地在後續加工階段移除。在例如蝕刻過程中,墊片層18、20作為裝置層12上表面的保護層而操作。墊片層18可由介電材料如通過氧化裝置層12的上表面而生長或通過化學氣相沉積(CVD)而沉積的二氧化矽(SiO2)構成。墊片層20可由介電材料如通過CVD沉積的氮化矽(Si3N4)構成。
將墊片層18、20圖案化,以界定穿透墊片層18、20的全厚度直至裝置層12上表面的溝槽22。可通過將光刻膠層(未顯示)施加在墊片層20上,將該光刻膠層進行光刻圖案化以在圖案化的光刻膠層中界定開口,以及使用蝕刻過程將該開口從該光刻膠層轉移至墊片層18、20,而將墊片層18、20圖案化,以形成硬罩。在墊片層18、20中形成溝槽22後,該光刻膠層可剝離,隨後進行傳統的清潔過程。
通過沉積例如氮化矽(Si3N4)的保形層並以各向異性蝕刻過程如RIE蝕刻,在溝槽22內部形成間隔物24,其中,該各向異性蝕刻過程優先從水平表面移除保形層的介電材料,且在裝置層12的半導體材料上停止蝕刻。間隔物24是沿著溝槽22的側邊緣形成的,並垂直於裝置層12的上表面而延伸。
參考第2圖,圖中相同的元件符號指第1圖中的相同特徵,且在該處理方法的後續製造階段,使用蝕刻過程令裝置層12在溝槽22的整個面積上凹陷,該蝕刻過程如定向反應離子蝕刻(RIE)過程。裝置層12中的溝槽22片段具有從裝置層12的上表面11垂直延伸的側壁23。該部分蝕刻過程令溝槽22僅延伸部分穿過裝置層12,因此,裝置層12的條帶26或片段具有相對於裝置層12上表面11的厚度t1,且厚度t1小於裝置層12的全厚度t0。當溝槽22垂直地延伸入裝置層12中時,間隔物24提供自對準。可通過在該蝕刻過程中進行控制,而調整由條帶26 與裝置層12之間的厚度差異給出的垂直凹陷深度。側壁23在溝槽22的整個深度上延伸,以在條帶26的週邊邊緣橫切條帶26,且側壁23以裝置層12的半導體材料為界。
參考第3圖,圖中相同的元件符號指第2圖中的相同特徵,且在該處理方法的後續製造階段,將罩28形成在墊片層20的上表面上。罩28可包含光刻膠,該光刻膠通過旋塗過程而作為塗層施加並經預烘、曝光至通過光罩投射的光、曝光後烘烤、及使用化學顯影劑顯影,以形成開口。使用蝕刻過程將罩28中的開口從罩28轉移至墊片層20,以在墊片層20中形成溝槽30。罩28填充溝槽22,因此,當在墊片層20中形成溝槽30時,溝槽22並未延伸更深的進入裝置層12內的深度。
溝槽30整個面積上的裝置層12均植入離子,如單箭頭所示,以將原子物質作為雜質引入構件半導體材料中,其可有效修飾植入區域32的氧化速率。一種實施方式中,該植入可輸送一定濃度的原子物質的離子如氮(N),其可有效降低構建裝置層12的半導體材料的氧化速率。該離子可從適當的源氣產生,並在所選擇的植入條件(如,離子種類、劑量、動能)下使用離子植入工具植入。罩28的厚度足以停止該離子,並防止裝置層12的條帶26接收一定劑量的離子。墊片層18可作為遮罩層發揮作用,以在植入過程中保護溝槽30整個面積上的裝置層12上表面。一種備選的實施方式中,可在植入前移除墊片層18。
參考第4圖,圖中相同的元件符號指第3 圖中的相同特徵,且在該處理方法的後續製造階段,可在裝置層12中形成植入區域32後剝離罩28,隨後進行傳統的清潔過程。可使用濕化學蝕刻過程(如,緩衝氫氟酸)將墊片層18在溝槽30的整個面積上剝離,因此,溝槽30垂直於裝置層12上表面而延伸。作為結果,溝槽22開放,以再次顯露裝置層12的條帶26。在備選的實施方式中,可省下墊片層18的移除步驟。
參考第5圖,圖中相同的元件符號指第4圖中的相同特徵,且在該處理方法的後續製造階段,被溝槽22和溝槽30暴露的裝置層12的半導體材料可通過熱氧化而被氧化。墊片層20和間隔物24阻斷了未被溝槽22、30暴露的下方裝置層12片段的氧化,因此,氧化被定位在被溝槽22、30暴露的裝置層12片段的區域內。
淺溝槽隔離區域34可使用熱氧化過程形成在溝槽22內部,該熱氧化過程氧化裝置層12的條帶26和鄰近溝槽22側壁的裝置層12。該熱氧化過程可以是依賴于流體作為氧化劑的濕氧化過程,或依賴于分子氧作為氧化劑的乾氧化過程。半導體材料(如,矽(Si))的熱氧化可在例如600℃與1200℃之間的溫度實施。氧化劑滲透入裝置層12的條帶26,與構件半導體材料(如,Si)反應,並將其轉變為二氧化矽(SiO2)或矽的非化學計量氧化物。
在氧化過程中,隨著裝置層12的條帶26被氧化並完全耗盡,在裝置層12的條帶26的接近BOX層14的側邊緣處,淺溝槽隔離區域34以及裝置層12的相鄰厚度發展出互補的曲率。淺溝槽隔離區域34具有與向內彎曲靠近BOX層14的彎曲區域37的凸曲率。裝置層12的彎曲的尾部區域36具有與彎曲區域37的曲率互補的凹曲率。淺溝槽隔離區域34的平坦表面33水平地設置在一個尾部區域36與其它尾部區域36之間。每一尾部區域36隨著其高度與平坦表面33距離的縮短而縮減。
每一尾部區域36在淺溝槽隔離區域34彎曲區域的一個下方延伸,且位於淺溝槽隔離區域34彎曲區域與BOX層14之間的垂直方向上。裝置層12的條帶26可植入物質(如,硼(B)),該物質增加其構件半導體材料的氧化速率,因此,相比於當不使用先前的植入而氧化條帶26時的尾部區域36的尺寸,可減小尾部區域36的尺寸。
淺溝槽隔離區域34垂直地延伸穿過裝置層12的全厚度,且在BOX層14上表面13(第1圖)上的平坦表面33上終結,其界定與裝置層12的平坦介面。淺溝槽隔離區域34的上表面35位於裝置層12上表面11的平面內或該平面上方。例如,矽的熱氧化導致所產生的二氧化矽的體積與矽的消耗體積的比約為2.4:1。通過部分蝕刻穿過裝置層12的過程中選擇裝置層12的條帶26的厚度,可控制淺溝槽隔離區域34上表面35相對於裝置層12上表面11的高度水平。
當淺溝槽隔離區域34被形成時,相同的氧化過程氧化在溝槽30整個面積上被暴露的裝置層12片段,以在溝槽30內形成氧化層38。氧化層38由與淺溝槽隔離區域34相同的材料構成。與未植入的裝置層12的條帶26相比,被植入裝置層12的物質(如,氮(N))在溝槽30的整個面積上降低或遲滯裝置層12的氧化速率。可通過選擇被植入的調節修飾氧化速率的物質的劑量來控制氧化層38的厚度。若墊片層18沒有從裝置層12移除,則該氧可擴散穿過墊片層18並進入溝槽30內,以氧化裝置層12的半導體材料並形成氧化層38。一種實施方式中,參照例如裝置層12的上表面11,淺溝槽隔離區域34的上表面35比氧化層38的上表面39更高。
參考第6圖,圖中相同的元件符號指第5圖中的相同特徵,且在該處理方法的後續製造階段,間隔物24和墊片層20被移除。由於可能存在高度差,淺溝槽隔離區域34的上表面35突起高過氧化層38上表面39的平面。
參考第7圖,圖中相同的元件符號指第6圖中的相同特徵,且在該處理方法的後續製造階段,使用剝離或蝕刻過程移除墊片層18。移除墊片層18的過程也回蝕淺溝槽隔離區域34的上表面35。一種實施方式中,淺溝槽隔離區域34的上表面35可與裝置層12的上表面11處於同一平面上。氧化層38的移除在裝置層12中造成凹陷40,從而形成裝置層12的減薄片段42,相對於裝置層12的原始厚度,減薄片段42的厚度由於凹陷40相對於裝置層12上表面11的深度而減小。
如果氮是被植入以降低在溝槽30整個面積 上暴露的裝置層12片段的氧化速率的物質,則可使用在減薄片段42與BOX層14間的介面處蓄積和峰值濃度的氮在裝置層12的減薄片段42的整個厚度上進行氮化。將可作為場效應電晶體主體操作的裝置層12的減薄片段42的氮化,可降低被引入該主體內的摻雜劑(如,硼)從該主體至BOX層14層內的擴散。
在簡化進程中,以類似LOCOS的模式形成淺溝槽隔離區域34,而不以沉積的介電材料(如,二氧化矽)填充溝槽且不使用化學機械拋光來平坦化沉積的介電材料。在一備選的實施方式中且如第8圖中所示,淺溝槽隔離區域34及/或減薄片段42可提供在整體基板46中。
參考第9圖,圖中相同的元件符號指第1圖中的相同特徵,且根據該處理方法的實施方式,當通過在溝槽22的面積上部分地蝕刻裝置層12而形成條帶26時,間隔物24可從溝槽22中去掉。在條帶26的氧化過程中,間隔物24的省略允許在溝槽22內部形成“鳥喙狀部”作為突起部48,該“鳥喙狀部”形成在墊片層18邊緣處或鄰近邊緣處的淺溝槽隔離區域34的上表面。術語“鳥喙狀部”是因為突起部48的形狀而在該領域中杜撰的詞語。突起部48的形成可減小在淺溝槽隔離區域34上表面35的後續處理過程中出現的斷茬的深度,亦可增加淺溝槽隔離區域34在其邊緣處的厚度。
流程圖如第6圖和第7圖中所示繼續進行,且突起部48將繼續存在於第7圖的最終結構中。
上述方法被用於積體電路晶片的製造中。所得積體電路晶片可由製造者以裸晶片形式(如,作為具有多個未封裝晶片的單個晶片)、作為裸片、或以封裝形式發佈。在後者中,該晶片被安裝在單晶片封裝件(如,具有貼在主機板或其它更高水準載體上的引線的塑膠載體)中或多晶片封裝件(如,具有表面互連或隱埋互連中一種或兩種的陶瓷載體)。無論如何,該晶片可與其它晶片、離散電路元件、及/或其它信號處理裝置集成,作為中間產品和最終產品的一部分。例如,在本文揭示的實施方式中接觸的場效應電晶體及/或支撐晶片可用於開關、低雜訊放大器、或邏輯電路中。
本文中對術語如“垂直”、“水平”、“橫向”等描述僅用於舉例說明,而非用於限制,以構建參照系。術語如“水平”和“橫向”指半導體基板上表面平行的平面中的方向,而不考慮其真實三維空間取向。術語如“垂直”和“正交”指垂直于該“水平”和“橫向”方向的方向。術語如“上”和“下”表明元件或結構相對於彼此的位置,及/或相對于作為相對標高的半導體基板上表面的位置。
與另一元件“連接”或“配合”的一個特徵可直接連接或配合該另一元件,或者相反,可存在一個或多個中間元件。若不存在中間元件,一個特徵可“直接連接”或“直接配合”另一元件。若存在至少一個中間元件,一個特徵可“間接連接”或“間接配合”另一元件。
本發明多種實施方式的說明已經呈現用於 例示性說明目的,而不應視為無遺或將本發明限制為所揭露的實施方式。該領域技術人員將明瞭多種修飾和變更而不悖離所描述的實施方式的範疇和精神。選擇本文中使用的術語,以最佳地解釋該實施方式的原則、特定應用或相對於市面上發現技術的技術改進,或令該領域其他技術人員理解本文中揭露的實施方式。
11‧‧‧上表面
12‧‧‧裝置層
14‧‧‧隱埋氧化(BOX)層
16‧‧‧支撐晶片
18、20‧‧‧墊片層
22、30‧‧‧溝槽
24‧‧‧間隔物
33‧‧‧平坦表面
34‧‧‧淺溝槽隔離區域
35‧‧‧上表面
36‧‧‧尾部區域
37‧‧‧彎曲區域
38‧‧‧氧化層
39‧‧‧上表面

Claims (20)

  1. 一種形成淺溝槽隔離區域的方法,該方法包含:蝕刻出部分地穿過覆矽絕緣體基板的裝置層的第一溝槽;熱氧化該裝置層位於該第一溝槽的底部的第一片段,以在該第一溝槽中形成該淺溝槽隔離區域;以及蝕刻出部分地穿過該覆矽絕緣體基板的該裝置層的第二溝槽,以在該第二溝槽的底部暴露該裝置層的片段。
  2. 如申請專利範圍第1項所述的方法,其中,該第一溝槽延伸穿透該裝置層上的硬罩層,該第一溝槽包括多個側壁,且進一步包含:在蝕刻出部分地穿透該裝置層的該第一溝槽之前,在與該第一溝槽毗鄰的該硬罩層的該多個側壁上形成間隔物。
  3. 如申請專利範圍第1項所述的方法,其中,該淺溝槽隔離區域在該覆矽絕緣體基板的隱埋氧化層上終結。
  4. 如申請專利範圍第3項所述的方法,其中,該裝置層包括在該淺溝槽隔離區域的彎曲區域下方延伸的尾部區域,且該尾部區域位於該淺溝槽隔離區域的彎曲區域與該隱埋氧化層之間的垂直方向。
  5. 如申請專利範圍第4項所述的方法,其中,該裝置層由半導體材料構成,且進一步包含:在熱氧化該裝置層的該第一片段之前,向位於該第 一溝槽的該多個側壁處的裝置層植入增加該裝置層的該半導體材料的氧化速率的物質,從而減小該尾部區域的尺寸。
  6. 如申請專利範圍第1項所述的方法,其中,在熱氧化後,該淺溝槽隔離區域包括上表面和從該上表面凸出的鳥喙狀部。
  7. 如申請專利範圍第1項所述的方法,其中,該裝置層由半導體材料構成且具有第一厚度。
  8. 如申請專利範圍第7項所述的方法,其中,在該第二溝槽的底部暴露出該裝置層的第二片段,且進一步包含:熱氧化該裝置層的該第二片段的一部分,以將該裝置層的該第二片段減薄至小於該第一厚度的第二厚度,且在該第二片段上形成氧化層。
  9. 如申請專利範圍第8項所述的方法,其中,該裝置層的該第一片段和該裝置層的該第二片段被同時熱氧化。
  10. 如申請專利範圍第8項所述的方法,進一步包含:從該第二片段移除該氧化層。
  11. 如申請專利範圍第10項所述的方法,其中,該裝置層的該第二片段提供一用於形成裝置的具有一厚度的主體區域。
  12. 如申請專利範圍第8項所述的方法,其中,該第一溝槽和該第二溝槽延伸穿透形成在該裝置層上的多個墊片層,且當該裝置層的該第一片段和該裝置層的該第二片段被熱氧化時,該多個墊片層中的至少一個遮罩該裝置 層的下層片段以防止氧化。
  13. 如申請專利範圍第8項所述的方法,進一步包含:在熱氧化該裝置層的該第二片段的該一部分之前,向該裝置層的該第二片段植入降低該裝置層的該半導體材料的氧化速率的物質。
  14. 如申請專利範圍第13項所述的方法,其中,該裝置層的該第二片段形成在該覆矽絕緣體基板的隱埋氧化層上,且在該裝置層的該第二片段的該一部分被熱氧化後,該物質集中在該裝置層的該第二片段與該隱埋氧化層之間的介面。
  15. 如申請專利範圍第1項所述的方法,其中,該淺溝槽隔離區域是不經化學機械拋光而形成的。
  16. 如申請專利範圍第1項所述的方法,其中,該淺溝槽隔離區域是不沉積二氧化矽而形成的。
  17. 一種使用覆矽絕緣體基板形成的結構,該結構包含:淺溝槽隔離區域,延伸穿透該覆矽絕緣體基板的裝置層直至該覆矽絕緣體基板的隱埋氧化層,該淺溝槽隔離區域包括與該隱埋氧化層相鄰的第一彎曲區域,其中,該裝置層包括在該淺溝槽隔離區域的該第一彎曲區域下方延伸的第一尾部區域,該第一尾部區域具有與該第一彎曲區域互補的曲率,且該第一尾部區域位於該淺溝槽隔離區域的該第一彎曲區域與該隱埋氧化層之間的垂直方向。
  18. 如申請專利範圍第17項所述的結構,其中,該淺溝槽 隔離區域包括第二彎曲區域,該裝置層包括在該淺溝槽隔離區域的該第二彎曲區域下方延伸的第二尾部區域,該第二尾部區域具有與該第二彎曲區域互補的曲率,且該第二尾部區域位於該淺溝槽隔離區域的該第二彎曲區域與該隱埋氧化層之間的垂直方向。
  19. 如申請專利範圍第18項所述的結構,其中,該淺溝槽隔離區域包括一平坦表面,該平坦表面水平地位於該淺溝槽隔離區域的該第一彎曲區域與該淺溝槽隔離區域的該第二彎曲區域之間,且該平坦表面在該隱埋氧化層上終結。
  20. 如申請專利範圍第19項所述的結構,其中,該淺溝槽隔離區域包括上表面和從該上表面凸出的鳥喙狀部。
TW107108669A 2017-05-31 2018-03-14 未平面化的淺溝槽隔離形成 TWI702687B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US15/609,742 US10163679B1 (en) 2017-05-31 2017-05-31 Shallow trench isolation formation without planarization
US15/609,742 2017-05-31

Publications (2)

Publication Number Publication Date
TW201903960A TW201903960A (zh) 2019-01-16
TWI702687B true TWI702687B (zh) 2020-08-21

Family

ID=64279218

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107108669A TWI702687B (zh) 2017-05-31 2018-03-14 未平面化的淺溝槽隔離形成

Country Status (4)

Country Link
US (1) US10163679B1 (zh)
CN (1) CN108987332B (zh)
DE (1) DE102018208045B4 (zh)
TW (1) TWI702687B (zh)

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4508757A (en) * 1982-12-20 1985-04-02 International Business Machines Corporation Method of manufacturing a minimum bird's beak recessed oxide isolation structure
US4965221A (en) * 1989-03-15 1990-10-23 Micron Technology, Inc. Spacer isolation method for minimizing parasitic sidewall capacitance and creating fully recessed field oxide regions
US5087586A (en) * 1991-07-03 1992-02-11 Micron Technology, Inc. Process for creating fully-recessed field isolation regions by oxidizing a selectively-grown epitaxial silicon layer
US6482719B1 (en) * 1994-06-03 2002-11-19 Advanced Micro Devices, Inc. Semiconductor field region implant methodology
TWI226674B (en) * 1998-05-15 2005-01-11 Siemens Ag SOI-semiconductor arrangement and its production method
TWI312550B (en) * 2005-09-09 2009-07-21 Infineon Technologies A Embedded flash memory devices on soi substrates and methods of manufacture thereof
TWI339860B (en) * 2007-06-29 2011-04-01 Winbond Electronics Corp Method of manufacturing a semiconductor structure and method of manufacturing a shallow trench isolation structure

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5369051A (en) 1988-09-15 1994-11-29 Texas Instruments Incorporated Sidewall-sealed poly-buffered LOCOS isolation
KR920022380A (ko) * 1991-05-18 1992-12-19 김광호 반도체장치의 소자분리방법
TW214603B (en) * 1992-05-13 1993-10-11 Seiko Electron Co Ltd Semiconductor device
FR2708142B1 (fr) * 1993-07-22 1995-08-18 Commissariat Energie Atomique Procédé de fabrication d'un transistor en technologie silicium sur isolant.
KR960014448B1 (ko) 1993-12-14 1996-10-15 금성일렉트론 주식회사 반도체 소자간의 격리방법
US5972777A (en) * 1997-07-23 1999-10-26 Taiwan Semiconductor Manufacturing Company, Ltd. Method of forming isolation by nitrogen implant to reduce bird's beak
US6190952B1 (en) * 1999-03-03 2001-02-20 Advanced Micro Devices, Inc. Multiple semiconductor-on-insulator threshold voltage circuit
TW425656B (en) * 1999-08-12 2001-03-11 Taiwan Semiconductor Mfg Manufacturing method of device isolation structure
US6362040B1 (en) * 2000-02-09 2002-03-26 Infineon Technologies Ag Reduction of orientation dependent oxidation for vertical sidewalls of semiconductor substrates
JP2001230315A (ja) 2000-02-17 2001-08-24 Mitsubishi Electric Corp 半導体装置およびその製造方法
KR100382722B1 (ko) * 2000-11-09 2003-05-09 삼성전자주식회사 트렌치 소자분리막 및 그 제조방법
TW499729B (en) * 2001-03-16 2002-08-21 Nanya Technology Corp Method of improving uniformity of oxide layer around trench sidewall and manufacture method of deep trench capacitor
JP2003243662A (ja) 2002-02-14 2003-08-29 Mitsubishi Electric Corp 半導体装置およびその製造方法、半導体ウェハ
US7002214B1 (en) 2004-07-30 2006-02-21 International Business Machines Corporation Ultra-thin body super-steep retrograde well (SSRW) FET devices
US7358571B2 (en) 2004-10-20 2008-04-15 Taiwan Semiconductor Manufacturing Company Isolation spacer for thin SOI devices
JP6076584B2 (ja) 2011-02-02 2017-02-08 ラピスセミコンダクタ株式会社 半導体装置及びその製造方法
US8383490B2 (en) 2011-07-27 2013-02-26 International Business Machines Corporation Borderless contact for ultra-thin body devices
US9214561B2 (en) 2013-06-27 2015-12-15 Globalfoundries Inc. Thin body switch transistor

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4508757A (en) * 1982-12-20 1985-04-02 International Business Machines Corporation Method of manufacturing a minimum bird's beak recessed oxide isolation structure
US4965221A (en) * 1989-03-15 1990-10-23 Micron Technology, Inc. Spacer isolation method for minimizing parasitic sidewall capacitance and creating fully recessed field oxide regions
US5087586A (en) * 1991-07-03 1992-02-11 Micron Technology, Inc. Process for creating fully-recessed field isolation regions by oxidizing a selectively-grown epitaxial silicon layer
US6482719B1 (en) * 1994-06-03 2002-11-19 Advanced Micro Devices, Inc. Semiconductor field region implant methodology
TWI226674B (en) * 1998-05-15 2005-01-11 Siemens Ag SOI-semiconductor arrangement and its production method
TWI312550B (en) * 2005-09-09 2009-07-21 Infineon Technologies A Embedded flash memory devices on soi substrates and methods of manufacture thereof
TWI339860B (en) * 2007-06-29 2011-04-01 Winbond Electronics Corp Method of manufacturing a semiconductor structure and method of manufacturing a shallow trench isolation structure

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Proceedings 1996 IEEE International SOI Conference, pp.128-129 *

Also Published As

Publication number Publication date
CN108987332A (zh) 2018-12-11
DE102018208045B4 (de) 2024-01-18
CN108987332B (zh) 2023-06-20
TW201903960A (zh) 2019-01-16
US10163679B1 (en) 2018-12-25
US20180350659A1 (en) 2018-12-06
DE102018208045A1 (de) 2018-12-06

Similar Documents

Publication Publication Date Title
US7018886B2 (en) Shallow trench filled with two or more dielectrics for isolation and coupling or for stress control
JP6419184B2 (ja) 改善されたSiGeファセットによる改善されたシリサイド形成
JP3309078B2 (ja) 電界効果トランジスタの製造方法
US6455396B1 (en) SOI semiconductor device capable of preventing floating body effect
KR20090128885A (ko) Pmos 영역에 라이너 질화막이 없는 소자분리막형성방법
US20020090787A1 (en) Self-aligned elevated transistor
JP2001332615A (ja) 半導体素子の製造方法
KR101585214B1 (ko) 리세스 형성 방법 및 이를 포함하는 반도체 소자의 형성 방법
JP4328708B2 (ja) Cmosデバイスの製造方法及びcmosデバイスを備える構造
TWI722629B (zh) 在半導體裝置之內或之下的氧化空腔結構
JP2011216897A (ja) 半導体装置
US9337259B2 (en) Structure and method to improve ETSOI MOSFETS with back gate
TWI702687B (zh) 未平面化的淺溝槽隔離形成
KR100839894B1 (ko) 반도체 장치 및 그 제조 방법
TW202113961A (zh) 半導體晶圓及其形成方法與集成晶片
KR100466207B1 (ko) 반도체 소자의 제조 방법
KR100355870B1 (ko) 반도체 소자 분리를 위한 얕은 트렌치 제조 방법
TWI715132B (zh) 積體電路及其製造方法
KR20090073032A (ko) 반도체 장치의 제조 방법
KR100545182B1 (ko) 반도체 소자 및 그의 제조 방법
KR100240683B1 (ko) 반도체장치의 제조방법
KR100430681B1 (ko) 반도체소자의 소자분리막 형성방법
JP2000150870A (ja) 半導体装置およびその製造方法
KR100356793B1 (ko) 비씨-에스오아이 소자의 제조방법
KR100832706B1 (ko) 반도체 소자 및 그의 제조방법

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees