TWI698885B - 半導體記憶裝置 - Google Patents

半導體記憶裝置 Download PDF

Info

Publication number
TWI698885B
TWI698885B TW107127257A TW107127257A TWI698885B TW I698885 B TWI698885 B TW I698885B TW 107127257 A TW107127257 A TW 107127257A TW 107127257 A TW107127257 A TW 107127257A TW I698885 B TWI698885 B TW I698885B
Authority
TW
Taiwan
Prior art keywords
read
data
voltage
memory cell
memory
Prior art date
Application number
TW107127257A
Other languages
English (en)
Other versions
TW201941200A (zh
Inventor
前嶋洋
Original Assignee
日商東芝記憶體股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商東芝記憶體股份有限公司 filed Critical 日商東芝記憶體股份有限公司
Publication of TW201941200A publication Critical patent/TW201941200A/zh
Application granted granted Critical
Publication of TWI698885B publication Critical patent/TWI698885B/zh

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/26Sensing or reading circuits; Data output circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/56Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency
    • G11C11/5671Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency using charge trapping in an insulator
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0604Improving or facilitating administration, e.g. storage management
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0655Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device
    • G06F3/0679Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/24Bit-line control circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/12Bit line control circuits, e.g. drivers, boosters, pull-up circuits, pull-down circuits, precharging circuits, equalising circuits, for bit lines
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/56Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency
    • G11C11/5621Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency using charge storage in a floating gate
    • G11C11/5642Sensing or reading circuits; Data output circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0483Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells having several storage transistors connected in series
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2211/00Indexing scheme relating to digital stores characterized by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C2211/56Indexing scheme relating to G11C11/56 and sub-groups for features not covered by these groups
    • G11C2211/563Multilevel memory reading aspects
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2211/00Indexing scheme relating to digital stores characterized by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C2211/56Indexing scheme relating to G11C11/56 and sub-groups for features not covered by these groups
    • G11C2211/563Multilevel memory reading aspects
    • G11C2211/5631Concurrent multilevel reading of more than one cell
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2211/00Indexing scheme relating to digital stores characterized by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C2211/56Indexing scheme relating to G11C11/56 and sub-groups for features not covered by these groups
    • G11C2211/564Miscellaneous aspects
    • G11C2211/5642Multilevel memory with buffers, latches, registers at input or output

Abstract

本實施形態提供一種能夠使讀出時間變短之半導體記憶裝置。 實施形態之半導體記憶裝置包含:記憶胞陣列,其包含複數個記憶體串;複數條位元線,其等分別連接於複數個記憶體串;複數條字元線,其等分別連接於複數個記憶胞;及控制電路24,其對選擇字元線施加讀出電壓,且自連接於選擇字元線之記憶胞讀出資料。控制電路24係在對複數個記憶胞中之一個記憶胞讀出複數位元之資料之方式中,能夠執行第1讀出動作及第2讀出動作,該第1讀出動作自複數條位元線讀出資料,該第2讀出動作自複數條位元線中第1群組讀出資料,並且對複數條位元線中第1群組以外之第2群組施加屏蔽用之電壓。控制電路24對應為了讀出記憶胞之資料所需要之電壓位準之數,切換第1讀出動作與第2讀出動作。

Description

半導體記憶裝置
本發明之實施形態係關於一種半導體記憶裝置。
作為半導體記憶裝置之一種,已知有NAND型快閃記憶體。又,已知有具備三維地積層之複數個記憶胞之NAND型快閃記憶體。
實施形態提供一種能夠使讀出時間變短之半導體記憶裝置。
實施形態之半導體記憶裝置具備:記憶胞陣列,其包含複數個記憶體串,上述複數個記憶體串之各者包含第1及第2選擇電晶體,以及互相串聯連接於上述第1及第2選擇電晶體間之複數個記憶胞,上述複數個記憶胞之各者能夠記憶複數位元之資料;複數條位元線,其等分別連接於上述複數個記憶體串;複數條字元線,其等分別連接於上述複數個記憶胞;及控制電路,其對選擇字元線施加讀出電壓,自連接於上述選擇字元線之記憶胞讀出資料。上述控制電路係在對上述複數個記憶胞中之一個記憶胞讀出複數位元之資料之方式中,能夠執行第1讀出動作及第2讀出動作,該第1讀出動作係自上述複數條位元線讀出資料,該第2讀出動作係自上述複數條位元線中第1群組讀出資料,並且對上述複數條位元線中上述第1群組以外之第2群組施加屏蔽用之電壓,且對應為了讀出上述記憶胞之資料所需要之電壓位準之數,切換上述第1讀出動作與上述第2讀出動作。
以下,參照圖式對實施形態進行說明。以下所示之若干實施形態係例示用以使本發明之技術思想具體化之裝置及方法者,並不藉由構成零件之形狀、構造、配置等而特定本發明之技術思想。各功能區塊可作為硬體及軟體之任一者或兩者組合而成者實現。各功能區塊並不需要如以下之例般加以區別。例如,一部分之功能亦可藉由與例示之功能區塊不同之功能區塊而執行。進而,例示之功能區塊亦可分割為更細之功能子區塊。再者,於以下之說明中,關於具有相同之功能及構成之要素標註相同符號,重複說明僅於需要之情形時進行。
[1]第1實施形態 [1-1]記憶體系統1之構成 圖1係第1實施形態之記憶體系統1之方塊圖。記憶體系統1具備NAND型快閃記憶體(半導體記憶裝置)2、及記憶體控制器3。
記憶體系統1既可於搭載有主機裝置之母板上安裝構成記憶體系統1之複數個晶片而構成,亦可將記憶體系統1作為由1個模組實現之系統LSI(large-scale integrated circuit,大規模積體電路)、或SoC(system on chip,系統單晶片)而構成。作為記憶體系統1之例,可列舉如SDTM 卡般之記憶卡、SSD(solid state drive,固態磁碟機)、及eMMC(embedded multimedia card,嵌入式多媒體卡)等。
NAND型快閃記憶體2具備複數個記憶胞電晶體,且非揮發地記憶資料。關於NAND型快閃記憶體2之具體的構成將於下文敍述。
記憶體控制器3回應來自主機裝置4之命令,對NAND型快閃記憶體2命令寫入(亦稱為編程)、讀出、及刪除等。又,記憶體控制器3管理NAND型快閃記憶體2之記憶體空間。記憶體控制器3具備主機介面電路(主機I/F)10、處理器11、RAM(Random Access Memory,隨機存取記憶體)12、緩衝記憶體13、NAND介面電路(NAND I/F)14、及ECC(Error Checking and Correcting,錯誤檢驗和糾正)電路15等。該等模組係經由匯流排16而相互連接。
主機介面電路10係經由主機匯流排而連接於主機裝置4,且於與主機裝置4之間進行介面處理。又,主機介面電路10係於與主機裝置4之間,進行命令、位址、及資料之收發。
處理器11例如由CPU(Central Processing unit,中央處理單元)構成。處理器11對記憶體控制器3整體之動作進行控制。例如,處理器11於自主機裝置4接收寫入命令之情形時,回應其,將基於NAND介面之寫入命令發行至NAND型快閃記憶體2。於讀出及刪除之情形時亦相同。又,處理器11執行耗損平均及無用單元收集等用以管理NAND型快閃記憶體2之各種處理。
RAM12用作處理器11之作業區域,且儲存自NAND型快閃記憶體2載入之韌體、及處理器11所製成之各種表格等。RAM12由DRAM(Dynamic Random Access Memory,動態隨機存取記憶體)及/或SRAM(Static Random Access Memory, 靜態隨機存取記憶體)構成。緩衝記憶體13暫時保存自主機裝置4發送之資料,並且暫時保存自NAND型快閃記憶體2發送之資料。緩衝記憶體13亦可包含於RAM12中。
ECC電路15於寫入動作時,對寫入資料產生錯誤校正碼,將該錯誤校正碼附加於寫入資料而發送至NAND介面電路14。又,ECC電路15於讀出動作時,對讀出資料,使用包含於讀出資料中之錯誤校正碼進行錯誤檢測及/或錯誤校正。再者,ECC電路15亦可設置於NAND介面電路14內。
NAND介面電路14係經由NAND匯流排而連接於NAND型快閃記憶體2,且於與NAND型快閃記憶體2之間進行介面處理。又,NAND介面電路14係於與NAND型快閃記憶體2之間進行命令、位址、及資料之收發。
[1-1-1]NAND型快閃記憶體2之構成 圖2係圖1所示之NAND型快閃記憶體2之方塊圖。
NAND型快閃記憶體2具備記憶胞陣列20、輸入輸出電路21、邏輯控制電路22、暫存器群(包含狀態暫存器23A、位址暫存器23B、及指令暫存器23C)、定序器(控制電路)24、電壓產生電路25、列解碼器26、行解碼器27、感測放大器單元28、及資料暫存器(資料快取記憶體)29。
記憶胞陣列20具備j個區塊BLK0~BLK(j-1)。j為1以上之整數。複數個區塊BLK之各者具備複數個記憶胞電晶體。記憶胞電晶體係由能夠電性地覆寫之記憶胞構成。於記憶胞陣列20,為了控制施加至記憶胞電晶體之電壓,而配設複數條位元線、複數條字元線、及源極線等。關於區塊BLK之具體的構成將於下文敍述。
輸入輸出電路21及邏輯控制電路22係經由NAND匯流排,而連接於記憶體控制器3。輸入輸出電路21係於與記憶體控制器3之間經由NAND匯流排,而收發信號DQ(例如DQ0~DQ7)。
邏輯控制電路22係自記憶體控制器3經由NAND匯流排,而接收外部控制信號(例如,晶片賦能信號CEn、指令鎖存賦能信號CLE、位址鎖存賦能信號ALE、寫入賦能信號WEn、讀出賦能信號REn、及寫入保護信號WPn。附記於信號名之“n”表示低態有效。又,邏輯控制電路22係經由NAND匯流排,而對記憶體控制器3發送就緒/忙碌信號RBn。
信號CEn使NAND型快閃記憶體2之選擇變得可能,且於選擇該NAND型快閃記憶體2時確立。信號CLE能夠將作為信號DQ發送之指令鎖存於指令暫存器。信號ALE能夠將作為信號DQ發送之位址鎖存於位址暫存器。信號WEn能夠經由信號線DQ而將資料輸入至NAND型快閃記憶體2。信號REn能夠經由信號線DQ而自NAND型快閃記憶體2輸出資料。信號WPn係於禁止寫入及刪除時確立。信號RBn係表示NAND型快閃記憶體2為就緒狀態(能夠受理來自外部之命令之狀態)還是忙碌狀態(無法受理來自外部之命令之狀態)。記憶體控制器3藉由自NAND型快閃記憶體2接收信號RBn,可知曉NAND型快閃記憶體2之狀態。
狀態暫存器23A暫時保存NAND型快閃記憶體2之動作所需要之資料。位址暫存器23B暫時保存位址。指令暫存器23C暫時保存指令。狀態暫存器23A、位址暫存器23B、及指令暫存器23C例如由SRAM構成。
控制電路24自指令暫存器23C接收指令,根據基於該指令之序列而總括地控制NAND型快閃記憶體2。
電壓產生電路25自NAND型快閃記憶體2之外部接收電源電壓,使用該電源電壓,產生寫入動作、讀出動作、及刪除動作所需要之複數個電壓。電壓產生電路25將經產生之電壓供給至記憶胞陣列20、列解碼器26、及感測放大器單元28等。
列解碼器26自位址暫存器23B接收列位址,並將該列位址解碼。列解碼器26基於經解碼之列位址,進行字元線等之選擇動作。而且,列解碼器26對記憶胞陣列20傳送寫入動作、讀出動作、及刪除動作所需要之複數個電壓。
行解碼器27自位址暫存器23B接收行位址,並將該行位址解碼。行解碼器27基於經解碼之行位址,進行位元線之選擇動作。
感測放大器單元28係於讀出動作時,感測及放大自記憶胞電晶體讀出至位元線之資料。又,感測放大器單元28係於寫入動作時,將寫入資料傳送至位元線。
資料暫存器29係於讀出動作時,暫時保存自感測放大器單元28傳送之資料,並將其串聯(例如每8位元)地向輸入輸出電路21傳送。又,資料暫存器29係於寫入動作時,暫時保存自輸入輸出電路21串聯地傳送之資料,並將其向感測放大器單元28平行地傳送。資料暫存器29由SRAM等構成。
於NAND型快閃記憶體2,經由對應之端子而施加電源電壓VCC及接地電壓VSS。
[1-1-2]區塊BLK之構成 圖3係1個區塊BLK之電路圖。複數個區塊BLK之各者具備複數個串單元SU。於圖3中例示有4個串單元SU0~SU3。包含於1個區塊BLK中之串單元SU之數量能夠任意地設定。
複數個串單元SU之各者具備複數個NAND串(記憶體串)NS。包含於1個串單元SU中之NAND串NS之數量能夠任意地設定。
複數個NAND串NS之各者具備複數個記憶胞電晶體MT、及2個選擇電晶體ST1、ST2。複數個記憶胞電晶體MT係串聯連接於選擇電晶體ST1之源極與選擇電晶體ST2之汲極之間。於本說明書中,亦存在將記憶胞電晶體稱為記憶胞或胞之情形。圖3為了簡化,而表示有NAND串NS具備8個記憶胞電晶體MT(MT0~MT7)之構成例,NAND串NS所具備之記憶胞電晶體MT之數量實際上多於8個,又,能夠任意地設定。記憶胞電晶體MT具備控制閘極電極及電荷儲存層,且非揮發地記憶資料。記憶胞電晶體MT能夠記憶1位元之資料、或2位元以上之資料。
包含於串單元SU0中之複數個選擇電晶體ST1之閘極共通連接於選擇閘極線SGD0,同樣地,於串單元SU1~SU3分別連接選擇閘極線SGD1~SGD3。包含於串單元SU0中之複數個選擇電晶體ST2之閘極共通連接於選擇閘極線SGS0,同樣地,於串單元SU1~SU3分別連接選擇閘極線SGS1~SGS3。再者,於包含於各區塊BLK中之串單元SU0~SU3,亦可連接共通之選擇閘極線SGS。處於各區塊BLK內之記憶胞電晶體MT0~MT7之控制閘極分別連接於字元線WL0~WL7。
於各區塊BLK內矩陣狀地配置之NAND串NS中處於相同行之複數個NAND串NS之選擇電晶體ST1之汲極共通連接於位元線BL0~BL(m-1)之任一者。“m”為1以上之整數。進而,各位元線BL共通連接於複數個區塊BLK,且連接於處於包含於複數個區塊BLK之各者中之各串單元SU內之1個NAND串NS。包含於各區塊BLK中之複數個選擇電晶體ST2之源極共通連接於源極線SL。源極線SL共通連接於例如複數個區塊BLK。
處於各區塊BLK內之複數個記憶胞電晶體MT之資料例如一起被刪除。讀出及寫入係對共通連接於配設於1個串單元SU之1條字元線WL之複數個記憶胞電晶體MT一起進行。將於1個串單元SU內共有字元線WL之記憶胞電晶體MT之組稱為胞單元CU。將包含於胞單元CU中之複數個記憶胞電晶體MT分別記憶之1位元之資料之集合稱為頁。即,相對於胞單元CU之寫入動作及讀出動作係以頁為單位而進行。
再者,NAND串NS亦可具備虛設胞電晶體。具體而言,於選擇電晶體ST2與記憶胞電晶體MT0之間,串聯連接例如2個虛設胞電晶體(未圖示)。於記憶胞電晶體MT7與選擇電晶體ST1之間,串聯連接例如2個虛設胞電晶體(未圖示)。於複數個虛設胞電晶體之閘極分別連接複數條虛設字元線。虛設胞電晶體之構造係與記憶胞電晶體相同。虛設胞電晶體並不用以記憶資料,具有於寫入動作或刪除動作中緩和記憶胞電晶體或選擇電晶體所接收之干擾之功能。
[1-1-3]區塊BLK之積層構造 圖4係區塊BLK之一部分區域之剖視圖。於圖4中,X方向係選擇閘極線延伸之方向,與X方向於水平面內正交之Y方向係位元線延伸之方向,Z方向係積層方向。
於半導體層內,設置p型井區域(p-well)30。於p型井區域30上,設置複數個NAND串NS。即,於井區域30上,將作為選擇閘極線SGS而發揮功能之配線層31、作為字元線WL0~WL7而發揮功能之8層配線層32、及作為選擇閘極線SGD而發揮功能之配線層33分別按照該順序介隔複數個絕緣層而積層。為了避免圖式變得繁雜,而將設置於經積層之複數個配線層之間之複數個絕緣層之影線省略。
記憶體孔34貫通配線層31、32、33而到達至井區域30。於記憶體孔34內,設置柱狀之半導體層(半導體柱)35。於半導體柱35之側面,依次設置閘極絕緣膜36、電荷儲存層(絕緣膜)37、及阻擋絕緣膜38。藉由該等而構成記憶胞電晶體MT、及選擇電晶體ST1、ST2。半導體柱35係作為NAND串NS之電流路徑而發揮功能,且形成各電晶體之通道之區域。半導體柱35之上端係經由接觸插塞39而連接於作為位元線BL而發揮功能之金屬配線層40。
於井區域30之表面區域,設置導入有高濃度之n型雜質之n+ 型擴散區域41。於擴散區域41上設置接觸插塞42,接觸插塞42連接於作為源極線SL而發揮功能之金屬配線層43。進而,於井區域30之表面區域,設置導入有高濃度之p型雜質之p+ 型擴散區域44。於擴散區域44上設置接觸插塞45,接觸插塞45連接於作為井配線CPWELL而發揮功能之金屬配線層46。井配線CPWELL係用以經由井區域30而對半導體柱35施加電壓之配線。
以上之構成係於圖4之紙面之深度方向(X方向)排列有複數個,藉由排列於X方向之複數個NAND串NS之集合而構成串單元SU。
[1-1-4]記憶胞電晶體之閾值分佈 其次,對記憶胞電晶體MT之可取得之閾值電壓Vth之分佈進行說明。圖5係表示記憶胞電晶體MT之閾值分佈之一例之模式圖。記憶胞電晶體MT能夠記憶2位元以上之資料。於本實施形態中,以記憶胞電晶體MT記憶3位元之資料之情形,所謂TLC(triple level cell,三能級單元)方式為例進行說明。
3位元之資料係藉由下位(lower)位元、中位(middle)位元、及上位(upper)位元而規定。於記憶胞電晶體MT記憶3位元之情形時,記憶胞電晶體MT可取得與閾值電壓對應之8個狀態(state)中之任一者。將8個狀態由低到高依次稱為狀態“Er”、“A”、“B”、“C”、“D”、“E”、“F”、及“G”。屬於狀態“Er”、“A”、“B”、“C”、“D”、“E”、“F”、及“G”之各者之複數個記憶胞電晶體MT形成分佈。
狀態“Er”、“A”、“B”、“C”、“D”、“E”、“F”、及“G”分別分配例如資料“111”、“110”、“100”、“000”、“010”、“011”、“001”、及“101”。位元之排列若設為上位位元“X”、中位位元“Y”、及下位位元“Z”,則為“X、Y、Z”。閾值分佈與資料之分配能夠任意地設定。
為了將記憶於讀出對象之記憶胞電晶體MT之資料讀出,而判定該記憶胞電晶體MT之閾值電壓所屬之狀態。為了判定狀態,而使用讀出電壓VA、VB、VC、VD、VE、VF、及VG。
狀態“Er”例如相當於將資料刪除之狀態(刪除狀態)。屬於狀態“Er”之記憶胞電晶體MT之閾值電壓較電壓VA低,例如具有負值。
狀態“A”~“G”相當於將電荷注入至電荷儲存層並將資料寫入至記憶胞電晶體MT之狀態,屬於狀態“A”~“G”之記憶胞電晶體MT之閾值電壓例如具有正值。屬於狀態“A”之記憶胞電晶體MT之閾值電壓較讀出電壓VA高,且為讀出電壓VB以下。屬於狀態“B”之記憶胞電晶體MT之閾值電壓較讀出電壓VB高,且為讀出電壓VC以下。屬於狀態“C”之記憶胞電晶體MT之閾值電壓較讀出電壓VC高,且為讀出電壓VD以下。屬於狀態“D”之記憶胞電晶體MT之閾值電壓較讀出電壓VD高,且為讀出電壓VE以下。屬於狀態“E”之記憶胞電晶體MT之閾值電壓較讀出電壓VE高,且為讀出電壓VF以下。屬於狀態“F”之記憶胞電晶體MT之閾值電壓較讀出電壓VF高,且為讀出電壓VG以下。屬於狀態“G”之記憶胞電晶體MT之閾值電壓較讀出電壓VG高,且較電壓VREAD低。
電壓VREAD為施加至連接於非讀出對象之胞單元CU之記憶胞電晶體MT之字元線WL之電壓,且較處於任一狀態之記憶胞電晶體MT之閾值電壓高。即,對控制閘極電極施加有電壓VREAD之記憶胞電晶體MT與所保存之資料無關成為接通狀態。
如以上般,各記憶胞電晶體MT被設定為8個狀態之任一者,能夠記憶3位元資料。又,寫入及讀出係以1個胞單元CU內之頁單位進行。於記憶胞電晶體MT記憶3位元資料之情形時,對1個胞單元CU內之3個頁分別分配下位位元、中位位元、及上位位元。將關於下位位元、中位位元、及上位位元一起寫入或讀出之頁分別稱為下位(lower)頁、中位(middle)頁、及上位(upper)頁。
於圖5之例中,於下位頁讀出中,藉由使用2個讀出電壓VA、VE進行讀出動作,可判定記憶於記憶胞電晶體MT中之下位位元為資料“1”及資料“0”之哪一個。於中位頁讀出中,藉由使用3個讀出電壓VB、VD、VF進行讀出動作,可判定記憶於記憶胞電晶體MT中之中位位元為資料“1”及資料“0”之哪一個。於上位頁讀出中,藉由使用2個讀出電壓VC、VG進行讀出動作,可判定記憶於記憶胞電晶體MT中之上位位元為資料“1”及資料“0”之哪一個。
即,於下位頁中執行使用2個位準之讀出電壓之2次讀出,於中位頁中執行使用3個位準之讀出電壓之3次讀出,於上位頁中執行使用2個位準之讀出電壓之2次讀出,藉此,確定記憶於記憶胞電晶體中之3位元之資料。將此種資料之分配稱為2-3-2編碼。
[1-1-5]感測放大器單元28及資料暫存器29之構成 圖6係圖2所示之感測放大器單元28、及資料暫存器29之方塊圖。
感測放大器單元28具備與複數條位元線BL對應之複數個感測放大器單元SAU。各感測放大器單元SAU具備感測放大器SA、及複數個資料鎖存電路。關於感測放大器單元SAU之具體的構成將於下文敍述。作為一例,分別連接於16條位元線BL之16個感測放大器單元SAU<0>~SAU<15>(SAU<15:0>)構成1個組。該組係於列方向配置複數個。
資料暫存器29具備與複數個感測放大器單元SAU對應之複數個資料鎖存電路XDL。與16個感測放大器單元SAUSAU<15:0>對應之16個資料鎖存電路XDL<15:0>構成1個組。該組係於列方向配置複數個。圖6所示之“XDL<15:0>”係指16個資料鎖存電路XDL。
16個感測放大器單元SAU<15:0>藉由匯流排DBUS而連接於16個資料鎖存電路XDL<15:0>。例如,匯流排DBUS之中之1條信號線與16個感測放大器單元SAU<15:0>及16個資料鎖存電路XDL<15:0>對應地設置。16個感測放大器單元SAU<15:0>之各者能夠經由該1條信號線而選擇性地連接於16個資料鎖存電路XDL<15:0>之任一者。
資料鎖存電路XDL<15:0>連接於8條信號線DQ<8:0>。例如,1條信號線DQ<0>連接於2個資料鎖存電路XDL<0>、XDL<8>,1條信號線DQ<1>連接於2個資料鎖存電路XDL<1>、XDL<9>,1條信號線DQ<2>連接於2個資料鎖存電路XDL<2>、XDL<10>,1條信號線DQ<3>連接於2個資料鎖存電路XDL<3>、XDL<11>,1條信號線DQ<4>連接於2個資料鎖存電路XDL<4>、XDL<12>,1條信號線DQ<5>連接於2個資料鎖存電路XDL<5>、XDL<13>,1條信號線DQ<6>連接於2個資料鎖存電路XDL<6>、XDL<14>,1條信號線DQ<7>連接於2個資料鎖存電路XDL<7>、XDL<15>。
資料鎖存電路XDL<15:0>係經由信號線DQ<7:0>,而連接於輸入輸出電路21。資料鎖存電路XDL<15:0>暫時保存自輸入輸出電路21發送之寫入資料,又,暫時保存自感測放大器單元SAU發送之讀出資料。輸入輸出電路21與感測放大器單元28之間之資料傳送係經由1頁量之資料鎖存電路XDL而進行。
(感測放大器單元SAU之具體的構成例) 其次,對感測放大器單元SAU之具體的構成例進行說明。圖7係圖6所示之感測放大器單元SAU之電路圖。供給至感測放大器單元SAU之複數個信號係藉由定序器24而產生。
感測放大器單元SAU具備感測放大器SA、及資料鎖存電路ADL、BDL、CDL、SDL。感測放大器SA、及資料鎖存電路ADL、BDL、CDL、SDL以能夠相互傳送資料之方式連接。
資料鎖存電路ADL、BDL、CDL、SDL暫時保存資料。於寫入動作時,感測放大器SA根據資料鎖存電路SDL所保存之資料,控制位元線BL之電壓。資料鎖存電路ADL、BDL、CDL係使用於記憶胞電晶體MT保存2位元以上之(具體而言,例如,3位元之)資料之多值動作用。即,資料鎖存電路ADL係為了保存下位頁而使用。資料鎖存電路BDL係為了保存中位頁而使用。資料鎖存電路CDL係為了保存上位頁而使用。感測放大器單元SAU所具備之資料鎖存電路之數量能夠根據1個記憶胞電晶體MT所保存之位元數而任意地變更。
感測放大器SA於讀出動作時,感測讀出至對應之位元線BL之資料,並判定為資料“0”及資料“1”之哪一個。又,感測放大器SA於寫入動作時,基於寫入資料將電壓施加至位元線BL。
感測放大器SA例如具備p通道MOS(Metal Oxide Semiconductor,金屬氧化物半導體)電晶體50、n通道MOS電晶體51~57、及電容器58。
於感測放大器SA之電源端子,供給有感測放大器用之電源電壓VDDSA。感測放大器用之電源電壓VDDSA係藉由電壓產生電路25,使用NAND型快閃記憶體2之電源電壓VCC而產生。
電晶體50之源極連接於供給有感測放大器用之電源電壓VDDSA之電源端子,其汲極連接於節點SEN,其閘極連接於資料鎖存電路SDL內之節點INV_S。電晶體51之汲極連接於節點SEN,其源極連接於節點COM,於其閘極輸入有信號BLX。
電晶體52之汲極連接於節點COM,於其閘極輸入有信號BLC。電晶體53之汲極連接於電晶體52之源極,其源極連接於對應之位元線BL,於其閘極輸入有信號BLS。電晶體53係高耐壓之MOS電晶體。
電晶體54之汲極連接於節點COM,其源極連接於節點SRC,其閘極連接於節點INV_S。於節點SRC例如施加有接地電壓VSS或電壓VSRC。電晶體55之汲極連接於節點SEN,其源極連接於節點COM,於其閘極輸入有信號XXL。
電晶體56之源極連接於供給接地電壓VSS之接地端子,其閘極連接於節點SEN。電晶體57之源極連接於電晶體56之汲極,其汲極連接於匯流排LBUS,於其閘極輸入有信號STB。信號STB對判定讀出至位元線BL之資料之時序進行控制。
電容器58之一個電極連接於節點SEN,於電容器58之另一個電極輸入有時脈信號CLK。
資料鎖存電路SDL具備反相器60、61、及n通道MOS電晶體62、63。反相器60之輸入端子連接於節點LAT_S,其輸出端子連接於節點INV_S。反相器61之輸入端子連接於節點INV_S,其輸出端子連接於節點LAT_S。電晶體62之一端連接於節點INV_S,其另一端連接於匯流排LBUS,於其閘極輸入有信號STI。電晶體63之一端連接於節點LAT_S,其另一端連接於匯流排LBUS,於其閘極輸入有信號STL。例如,保存於節點LAT_S中之資料相當於保存於資料鎖存電路SDL中之資料,保存於節點INV_S中之資料相當於保存於節點LAT_S中之資料之反轉資料。資料鎖存電路ADL、BDL、CDL、TDL之電路構成由於與資料鎖存電路SDL之電路構成相同,故而省略說明。
感測放大器單元SAU進而具備預充電電路64、及匯流排開關66。
預充電電路64對匯流排LBUS進行預充電。預充電電路64例如包含n通道MOS電晶體65。電晶體65之汲極連接於匯流排LBUS,於其源極施加有預充電用之電壓VHLB,於其閘極輸入有信號LPC。預充電電路64藉由將電壓VHLB傳送至匯流排LBUS,而對匯流排LBUS進行預充電。
匯流排開關66將匯流排LBUS與匯流排DBUS連接。匯流排LBUS連接於包含於資料暫存器29中之資料鎖存電路XDL。匯流排開關66例如包含n通道MOS電晶體67。電晶體67之一端連接於匯流排LBUS,其另一端連接於匯流排DBUS,於其閘極輸入有信號DSW。
[1-2]動作 對以上述方式構成之記憶體系統1之動作進行說明。
[1-2-1]讀出方式 於本實施形態中,NAND型快閃記憶體2能夠執行ABL(All-Bit-Line,所有位元線)讀出方式與SBL(Shielded Bit Line,屏蔽位元線)讀出方式之2種讀出方式。
ABL讀出方式係將所有位元線BL充電為特定之位元線電壓,自所有位元線BL讀出資料之方式。ABL讀出方式具有一次讀出較多之位元之優點。
SBL讀出方式例如係自偶數位元線BL之群組與奇數位元線BL之群組之一者讀出資料,並且對另一群組施加屏蔽用之電壓之方式。與讀出對象之位元線BL相鄰之位元線係作為屏蔽線而發揮功能。於本實施形態中,表示屏蔽之位元線(shielding bit line)為每隔1條之情形時之例。然而,屏蔽之位元線無須為每隔1條,亦可將相鄰之2條以上之位元線BL用作屏蔽線。SBL讀出方式具有可減少施加至讀出對象之位元線(亦稱為選擇位元線)之耦合雜訊之優點。當然,於SBL讀出方式中,1次讀出之位元數ABL與讀出方式相比較少。
圖8係說明ABL讀出動作之模式圖。於圖8中,將3個感測放大器SA、3條位元線BL、選擇閘極線SGD、非選擇字元線WL_usel、及選擇字元線WL_sel抽出表示。於ABL讀出動作中,連接於選擇字元線WL_sel、且藉由選擇閘極線SGD而與位元線BL電性地連接之所有記憶胞電晶體(胞)為讀出對象。
圖9係說明ABL讀出動作之時序圖。於圖9中,表示有選擇字元線WL_sel、干擾源(Aggressor)位元線BL、及選擇位元線BL之電壓波形之一例。於本實施形態中,干擾源位元線BL係指連接於成為讀出對象之胞之位元線BL中最接近選擇位元線BL者。於ABL讀出方式中,由於使用所有位元線BL進行讀出,故而與選擇位元線BL相鄰之位元線成為干擾源位元線BL。
干擾源位元線BL會成為相對於選擇位元線BL之雜訊源。例如,相對於某讀出電壓,連接於選擇位元線BL之胞接通,連接於干擾源位元線BL之胞斷開時,藉由因干擾源位元線BL所致之耦合雜訊,而選擇位元線BL之電位亦下降。
於圖9中,表示有對選擇位元線BL供給電流之感測放大器SA之消耗電流(稱為感測放大器電流(sense amplifier current))。感測放大器電流係自感測放大器SA流通至位元線BL之電流,且與於感測放大器SA之電源端子(供給有感測放大器用之電源電壓VDDSA之端子)中流通之電流、或者於NAND型快閃記憶體2之電源端子(NAND型快閃記憶體2之供給有電源電壓VCC之端子)中流通之電流ICC對應。
於時刻t0中,列解碼器26對選擇字元線WL_sel施加讀出電壓VR1。感測放大器單元28對所有位元線(包含選擇位元線BL、及干擾源位元線BL)施加電壓VBL(>VSS)。再者,對非選擇字元線施加電壓VREAD。選擇電晶體ST1、ST2設為接通狀態。對源極線SL施加例如較電壓VBL低、且為接地電壓VSS以上之電壓VSRC。
於期間t1~t2(BL settling time,BL穩定時間)中,於感測放大器電流增加之後,穩定為固定位準。然後,感測放大器單元28判定所有位元線之電位。
於時刻t3中,干擾源位元線BL之電位下降至電壓VSRC。於是,藉由因干擾源位元線BL所致之耦合雜訊,而選擇位元線BL之電位亦下降。又,列解碼器26對選擇字元線WL_sel施加讀出電壓VR2(>VR1)。
於期間t4~t5(BL settling time)中,於感測放大器電流增加之後,穩定為固定位準。於ABL讀出方式中,期間t4~t5變長。然後,感測放大器單元28判定所有位元線之電位。於時刻t6中,重設各信號線之電位。
圖10係說明SBL讀出動作之模式圖。於圖10中,將3個感測放大器SA、3條位元線BL、選擇閘極線SGD、非選擇字元線WL_usel、及選擇字元線WL_sel抽出表示。由圖10之虛線所示之位元線BL為屏蔽位元線(shielding BL)。連接於屏蔽位元線以外之位元線之記憶胞電晶體(胞)為讀出對象。
圖11係說明SBL讀出動作之時序圖。於圖11中,表示有選擇字元線WL_sel、干擾源位元線BL、屏蔽位元線BL、及選擇位元線BL之電壓波形之一例。如上所述,於本實施形態中,於SBL讀出動作時,位元線每隔1條屏蔽。因此,選擇位元線BL之相鄰之相鄰位元線成為干擾源位元線BL。又,屏蔽位元線BL配置於干擾源位元線BL與選擇位元線BL之間。又,於圖11中,表示有對選擇位元線BL供給電流之感測放大器SA之消耗電流(感測放大器電流)。
於時刻t0中,列解碼器26對選擇字元線WL_sel施加讀出電壓VR1。感測放大器單元28對選擇位元線BL、及干擾源位元線BL施加電壓VBL,對屏蔽位元線BL施加電壓VSRC。電壓VSRC係於讀出動作時施加至源極線SL之電壓,為接地電壓VSS(0 V)以上且較電壓VBL低。再者,對非選擇字元線施加電壓VREAD。於連接於屏蔽位元線之NAND串中,選擇電晶體ST1設為接通狀態,選擇電晶體ST2設為斷開狀態。於連接於屏蔽位元線以外之位元線之NAND串中,選擇電晶體ST1、ST2設為接通狀態。對源極線SL施加電壓VSRC。
於期間t1~t2(BL settling time)中,於感測放大器電流增加之後,穩定為固定位準。然後,感測放大器單元28判定讀出對象之位元線之電位。
於時刻t3中,干擾源位元線BL之電位下降至電壓VSRC。於是,藉由因干擾源位元線BL所致之耦合雜訊,使屏蔽位元線BL之電位下降。由於屏蔽位元線BL減少耦合雜訊,故而將選擇位元線BL之電壓下降抑制得較低。又,列解碼器26對選擇字元線WL_sel施加讀出電壓VR2(>VR1)。
於期間t4~t5(BL settling time)中,於感測放大器電流增加之後,穩定為固定位準。於SBL讀出方式中,與ABL讀出方式相比,期間t4~t5變短。然後,感測放大器單元28判定讀出對象之位元線之電位。於時刻t6中,重設各信號線之電位。
此處,作為用以使讀出動作加快之一形態,通常考慮於利用ABL讀出方式進行1頁(例如16 KB(千位元組))之讀出之NAND型快閃記憶體中,利用SBL讀出方式進行8 KB或4 KB之讀出。但是,SBL讀出方式具有若讀出電壓為1位準或2位準,則與ABL讀出方式相比不變快之情形。
於ABL讀出方式中對所有位元線施加電壓VBL,相對於此,於SBL讀出方式中,對選擇位元線BL(或干擾源位元線BL)施加電壓VBL,另一方面,對屏蔽位元線BL施加電壓VSRC(<VBL)。於使屏蔽位元線BL為電壓VSRC且使選擇位元線BL上升至電壓VBL之情形時,自選擇位元線BL觀察屏蔽位元線BL作為寄生電容而起作用。因此,於SBL讀出方式中之第1位準之(最初之)讀出動作中,位元線之充電電荷與ABL讀出方式相比增加例如5倍以上。例如若對消耗電流ICC(於NAND型快閃記憶體2之供給有電源電壓VCC之端子中流通之電流)之峰值電流進行控制,則SBL讀出方式中之位元線之充電時間與ABL讀出方式相比變長。因此,SBL讀出動作存在較ABL讀出動作變慢之情形。
SBL讀出方式中之第2位準以後之讀出動作中,由於相鄰位元線被屏蔽之效果,直至耦合雜訊減少之等待時間變短,故而與ABL讀出方式相比變快。因此,若讀出電壓為1位準或2位準,則於SBL讀出方式中第1位準之讀出時間較長之情形時,有時整體上不快於ABL讀出方式。
鑒於以上之情況,於本實施形態中,提出如下方法:於讀出電壓為1位準或2位準之情形時,即便執行讀出8 KB或4 KB之指令,亦設為記憶胞陣列之位元線之偏壓狀態,並非使用ABL讀出方式而是一致使用SBL讀出方式。輸出至晶片外之資料之位元數當然成為8 KB或4 KB。即,於8 KB或4 KB之讀出、且1位準或2位準之讀出之情形時執行ABL讀出方式,於8 KB或4 KB之讀出、且3位準以上之讀出之情形時執行SBL讀出方式。若為該方法,則與先前之僅ABL讀出方式之16 KB讀出或僅SBL讀出方式之8 KB或4 KB讀出相比較,能夠實現作為合計值之讀出動作之高速化。
如上所述,於感測放大器SA中,電晶體50之源極連接於供給有感測放大器用之電源電壓VDDSA之電源端子,電晶體54之源極連接於施加有接地電壓VSS或電壓VSRC之節點SRC。而且,電晶體50之閘極連接於資料鎖存電路SDL內之節點INV_S,電晶體54之源極連接於資料鎖存電路SDL內之節點INV_S。
於ABL讀出動作時,預先將包含於感測放大器單元28中之所有感測放大器單元SAU之資料鎖存電路SDL內之節點INV_S設定為“L”位準。藉此,於包含於感測放大器單元28中之所有感測放大器單元SAU之感測放大器SA中,電晶體50接通並且電晶體54斷開,對感測放大器SA供給電源電壓VDDSA。因此,所有位元線成為選擇位元線BL(或干擾源位元線BL)。
於SBL讀出動作時,預先將包含於感測放大器單元28中之所有感測放大器單元SAU之資料鎖存電路SDL內之節點INV_S交替地設定為“H”位準及“L”位準。藉此,於與節點INV_S設定為“L”位準之資料鎖存電路SDL對應之感測放大器SA中,電晶體50接通並且電晶體54斷開,對感測放大器SA供給電源電壓VDDSA。連接於該感測放大器SA之位元線成為選擇位元線BL(或干擾源位元線BL)。另一方面,於與節點INV_S設定為“L”位準之資料鎖存電路SDL對應之感測放大器SA中,電晶體50斷開並且電晶體54接通,對感測放大器SA施加接地電壓VSS或電壓VSRC。連接於該感測放大器SA之位元線成為屏蔽位元線BL。
[1-2-2]讀出動作 其次,對第1實施形態之讀出動作進行說明。第1實施形態係上述2-3-2編碼之實施例。圖12係第1實施形態之讀出動作之流程圖。
例如,設為1頁為16 KB。NAND型快閃記憶體2能夠執行讀出1頁(16 KB)之動作(稱為16 KB讀出)與讀出位元數少於1頁之資料(資料長度較短之資料)之動作之任一者。位元數少於1頁之資料例如為8 KB資料、或4 KB資料等。於本實施形態中,將位元數少於1頁之資料設為8 KB資料,將該讀出稱為8 KB讀出。為16 KB讀出還是為8 KB讀出係能夠由記憶體控制器3利用位址指定。
記憶體控制器3發行讀出命令。NAND型快閃記憶體2自記憶體控制器3接收讀出命令(步驟S100)。該讀出命令包含讀出指令、及位址。讀出指令包含指定頁之種類(下位頁、中位頁、或上位頁)之指令。
定序器24使用讀出命令,判定讀出資料是否少於1頁(16 KB),即,為16 KB讀出與8 KB讀出之哪一個(步驟S101)。於為16 KB讀出之情形時(步驟S=否),定序器24執行ABL讀出動作(步驟S102)。ABL讀出動作如圖8及圖9所示。即,於步驟S102中,如通常般,利用ABL讀出方式讀出1頁。
於為8 KB讀出之情形時(步驟S101=是),定序器24判定讀出電壓之數是否為3以上(步驟S103)。步驟S103係藉由編碼之種類與頁之種類(下位頁、中位頁、或上位頁)而判定。頁之種類係藉由指令而判定。
於讀出電壓之數為3以上之情形時(步驟S103=是),即於為中位頁讀出之情形時,定序器24執行SBL讀出動作(步驟S104)。SBL讀出動作如圖10及圖11所示。
於讀出電壓之數較3少之情形時(步驟S103=否),即於為下位頁讀出或上位頁讀出之情形時,定序器24執行ABL讀出動作(步驟S105)。
以下,於為8 KB讀出之情形時,對下位頁讀出、中位頁讀出、及上位頁讀出依次進行說明。
(下位頁讀出) 圖13係說明下位頁讀出(LP(lower page)read)之時序圖。於圖13中,表示有選擇字元線WL_sel之電壓與伴隨其之動作。
如上所述,於下位頁讀出中,使用2個讀出電壓VA、VE,執行讀出動作。使用讀出電壓VA之讀出動作(AR)係判定記憶胞電晶體之狀態是否為“A”以上之動作。使用讀出電壓VE之讀出動作(ER)係判定記憶胞電晶體之狀態是否為“E”以上之動作。
於下位頁讀出中,執行ABL讀出方式。於讀出動作AR中,列解碼器對選擇字元線WL_sel施加讀出電壓VA。於讀出動作ER中,列解碼器對選擇字元線WL_sel施加讀出電壓VE。將讀出動作AR花費之時間表述為CLK1_ABL,將讀出動作ER花費之時間表述為CLK2_ABL。
於下位頁讀出中,將16 KB資料自記憶胞陣列讀出後儲存於感測放大器單元28中之資料鎖存電路SDL,進而傳送至資料暫存器29中之資料鎖存電路XDL並儲存。定序器24將儲存於資料暫存器29中之資料鎖存電路XDL中之16 KB資料中由位址指定之8 KB資料輸出至記憶體控制器3。
再者,記憶體控制器3能夠以任意之時序,將保存於資料鎖存電路XDL中之資料輸出。具體而言,記憶體控制器3對NAND型快閃記憶體2發行第1資料輸出指令“05h”、行位址、及第2資料輸出指令“E0”。NAND型快閃記憶體2回應該指令序列,將保存於鎖存鎖存電路XDL中之資料輸出至記憶體控制器3。藉此,關於未輸出至記憶體控制器3之8 KB資料,亦可根據需要,進而輸出至記憶體控制器3。
於執行ABL讀出方式之情形時,亦可僅將由位址指定之8 KB資料儲存於感測放大器單元28中之資料鎖存電路SDL。即,亦可以將僅與未由位址指定之8 KB資料對應之感測放大器SA之動作閉鎖之方式構成。或者,關於未由位址指定之8 KB資料,亦可以於儲存於SDL之後,不向XDL傳送之方式進行控制。
(中位頁讀出) 圖14係說明中位頁讀出(MP(middle page)read)之時序圖。
如上所述,於中位頁讀出中,使用3個讀出電壓VB、VD、VF,執行讀出動作。使用讀出電壓VB之讀出動作(BR)係判定記憶胞電晶體之狀態是否為“B”以上之動作。使用讀出電壓VD之讀出動作(DR)係判定記憶胞電晶體之狀態是否為“D”以上之動作。使用讀出電壓VF之讀出動作(FR)係判定記憶胞電晶體之狀態是否為“F”以上之動作。
於中位頁讀出中,執行SBL讀出方式。於讀出動作BR中,列解碼器對選擇字元線WL_sel施加讀出電壓VB。於讀出動作DR中,列解碼器對選擇字元線WL_sel施加讀出電壓VD。於讀出動作FR中,列解碼器對選擇字元線WL_sel施加讀出電壓VF。將讀出動作BR花費之時間表述為CLK1_SBL,將讀出動作DR、FR花費之時間表述為CLK2_SBL。然後,定序器24將8 KB資料輸出至記憶體控制器3。
(上位頁讀出) 圖15係說明上位頁讀出(UP(Upper page)read)之時序圖。
如上所述,於上位頁讀出中,使用2個讀出電壓VC、VG,執行讀出動作。使用讀出電壓VC之讀出動作(CR)係判定記憶胞電晶體之狀態是否為“C”以上之動作。使用讀出電壓VG之讀出動作(GR)係判定記憶胞電晶體之狀態是否為“G”之動作。
於上位頁讀出中,執行ABL讀出方式。於讀出動作CR中,列解碼器對選擇字元線WL_sel施加讀出電壓VC。於讀出動作GR中,列解碼器對選擇字元線WL_sel施加讀出電壓VG。將讀出動作GR花費之時間表述為CLK1_ABL,將讀出動作GR花費之時間表述為CLK2_ABL。
於上位頁讀出中,將16 KB資料自記憶胞陣列讀出。定序器24將16 KB資料中由位址指定之8 KB資料輸出至記憶體控制器3。
此處,藉由屏蔽效果,而“CLK2_SBL<CLK2_ABL”之關係一般成立。另一方面,如上所述,存在“CLK1_SBL>CLK1_ABL”之關係成立之情形。於此種情形時,於本實施形態中,於中位頁讀出中,與ABL讀出方式相比,可使讀出時間變短。又,於下位頁讀出及上位頁讀出中,與SBL讀出方式相比,可使讀出時間變短。因此,於8 KB讀出中,可使讀出時間變短。
[1-2-3]屏蔽位元線之實施例 其次,對屏蔽位元線之實施例進行說明。圖16係說明屏蔽位元線之態樣之模式圖。於圖16中,將相鄰之8條位元線BL<0>~<7>抽出表示。於圖16中,實線為選擇位元線,虛線為屏蔽位元線。所謂選擇位元線,係指讀出對象之位元線。
於16 KB讀出且ABL讀出方式中,位元線BL<0>~<7>為選擇位元線。於8 KB讀出且ABL讀出方式之情形時亦相同。
於8 KB讀出且SBL讀出方式中,選擇位元線與屏蔽位元線交替地配置,於圖16之例中,位元線BL<1>、BL<3>、BL<5>、BL<7>為屏蔽位元線。又,於8 KB讀出且SBL讀出方式中,選擇位元線與屏蔽位元線亦可每2條交替地配置,於圖16之例中,位元線BL<2>、BL<3>、BL<6>、BL<7>為屏蔽位元線。
於4 KB讀出且SBL讀出方式中,1條選擇位元線與3條屏蔽位元線交替地配置,於圖16之例中,位元線BL<1>~BLL<3>、BL<5>~BL<7>為屏蔽位元線。又,於4 KB讀出且SBL讀出方式中,亦可為2條選擇位元線與6條屏蔽位元線交替地配置,於圖16之例中,位元線BL<2>~BL<7>為屏蔽位元線。
再者,亦能夠以圖16以外之方式設定屏蔽位元線。
[1-3]第1實施形態之效果 考慮於讀出1頁(例如16 KB)之情形時,利用ABL讀出方式,於讀出例如8 KB資料之情形時,利用SBL讀出方式。
將第1位準之ABL讀出花費之時間設為CLK1_ABL,將第2位準之ABL讀出花費之時間設為CLK2_ABL,將第1位準之SBL讀出花費之時間設為CLK1_SBL,將第2位準之SBL讀出花費之時間設為CLK2_SBL。藉由屏蔽效果,而“CLK2_SBL<CLK2_ABL”之關係一般成立。但是,存在“CLK1_SBL<CLK1_ABL”不成立之情形。
於該情形時,於利用2-3-2編碼之下位頁讀出或上位頁讀出利用SBL讀出方式之情形時,讀出時間不會變短。因此,整體上導致讀出時間變長。
相對於此,於第1實施形態中,定序器24能夠執行自所有位元線讀出資料之ABL第1讀出動作,與自所有位元線中第1群組讀出資料並且對所有位元線中第1群組以外之第2群組施加屏蔽用之電壓之SBL讀出動作。而且,定序器24根據為了確定記憶胞之資料所需要之讀出電壓位準之數,而切換ABL讀出動作與SBL讀出動作。
因此,根據第1實施形態,能夠使讀出時間變短。具體而言,與僅ABL讀出之16 KB讀出或僅SBL讀出之8 KB(或4 KB)讀出相比,能夠使作為合計值之讀出時間變短。位元線容量越大,對位元線進行充電之電荷量越增加,則越可使讀出時間更短。
又,根據本實施形態之感測放大器單元28及資料暫存器29之構成,能夠將利用ABL讀出動作讀出之1頁中僅一部分之資料輸出至外部(記憶體控制器3)。
[2]第2實施形態 第2實施形態係資料分配之另一實施例,係1-3-3編碼之實施例。
[2-1]1-3-3編碼 圖17係表示第2實施形態之記憶胞電晶體MT之閾值分佈之一例的模式圖。
對狀態“Er”、“A”、“B”、“C”、“D”、“E”、“F”、及“G”分別分配資料“111”、“011”、“001”、“101”、“100”、“110”、“010”、及“000”。
於1-3-3編碼中,於下位頁讀出中,藉由使用1個讀出電壓VD進行讀出動作,可判定記憶於記憶胞電晶體MT中之下位位元為資料“1”及資料“0”之哪一個。於中位頁讀出中,藉由使用3個讀出電壓VB、VE、VG進行讀出動作,可判定記憶於記憶胞電晶體MT中之中位位元為資料“1”及資料“0”之哪一個。於上位頁讀出中,藉由使用3個讀出電壓VA、VC、VF進行讀出動作,可判定記憶於記憶胞電晶體MT中之上位位元為資料“1”及資料“0”之哪一個。
即,於下位頁中執行使用1個位準之讀出電壓之1次讀出,於中位頁中執行使用3個位準之讀出電壓之3次讀出,於上位頁中執行使用3個位準之讀出電壓之3次讀出,藉此,確定記憶於記憶胞電晶體中之3位元之資料。
[2-2]讀出動作 圖18係第2實施形態之讀出動作之流程圖。
於為8 KB讀出之情形時(步驟S101=是),定序器24判定讀出電壓之數是否為2以上(步驟S200)。步驟S200係藉由編碼之種類與頁之種類(下位頁、中位頁、或上位頁)而判定。頁之種類係藉由指令而判定。
於讀出電壓之數為2以上之情形時(步驟S200=是),即於為中位頁讀出或上位頁讀出之情形時,定序器24執行SBL讀出動作(步驟S104)。
於讀出電壓之數較2少之情形時(步驟S200=否),即於為下位頁讀出之情形時,定序器24執行ABL讀出動作(步驟S105)。
以下,於為8 KB讀出之情形時,對下位頁讀出、中位頁讀出、及上位頁讀出依次進行說明。
(下位頁讀出) 圖19係說明下位頁讀出(LP read)之時序圖。
如上所述,於下位頁讀出中,使用1個讀出電壓VD,執行讀出動作。於下位頁讀出中,執行ABL讀出方式。於讀出動作DR中,列解碼器對選擇字元線WL_sel施加讀出電壓VD。將讀出動作DR花費之時間表述為CLK1_ABL。
於下位頁讀出中,將16 KB資料自記憶胞陣列讀出。定序器24將16 KB資料中由位址指定之8 KB資料輸出至記憶體控制器3。
(中位頁讀出) 圖20係說明中位頁讀出(MP read)時序圖。
如上所述,於中位頁讀出中,使用3個讀出電壓VB、VE、VG,執行讀出動作。於中位頁讀出中,執行SBL讀出方式。於讀出動作BR、ER、GR中,列解碼器分別對選擇字元線WL_sel施加讀出電壓VB、VE、VG。將讀出動作BR花費之時間CLK1_SBL,將讀出動作ER、GR花費之時間表述為CLK2_SBL。然後,定序器24將8 KB資料輸出至記憶體控制器3。
(上位頁讀出) 圖21係說明上位頁讀出(UP read)時序圖。
如上所述,於上位頁讀出中,使用3個讀出電壓VA、VC、VF,執行讀出動作。於上位頁讀出中,執行SBL讀出方式。於讀出動作AR、CR、FR中,列解碼器分別對選擇字元線WL_sel施加讀出電壓VA、VC、VF。將讀出動作AR花費之時間表述為CLK1_SBL,將讀出動作CR、FR花費之時間表述為CLK2_SBL。然後,定序器24將8 KB資料輸出至記憶體控制器3。
[2-3]第2實施形態之效果 藉由屏蔽效果,而“CLK2_SBL<CLK2_ABL”之關係一般成立。另一方面,如上所述,存在“CLK1_SBL>CLK1_ABL”之關係成立之情形。於此種情形時,於本實施形態中,於下位頁讀出中,與SBL讀出方式相比,可使讀出時間變短。又,於中位頁讀出及上位頁讀出中,與ABL讀出方式相比,可使讀出時間變短。因此,於8 KB讀出中,可使讀出時間變短。
再者,亦可能存在根據條件而最大1位準時ABL有利,2位準以上則SBL有利之情況。例如,關於在第3實施形態中為1-2-4編碼之情形時,例示有如下情形:利用ABL讀出方式進行下位頁讀出(使用1個電壓位準),利用ABL讀出方式進行中位頁讀出(使用2個電壓位準),利用SBL讀出方式進行上位頁讀出(使用3個電壓位準)。然而,於最大1位準時ABL讀出方式於時間上有利,2位準以上則SBL讀出方式於時間上有利之情形時,亦可利用ABL讀出方式進行下位頁讀出(使用1個電壓位準),利用SBL讀出方式進行中位頁讀出(使用2個電壓位準),利用SBL讀出方式進行上位頁讀出(使用3個電壓位準)。
[3]第3實施形態 第3實施形態係資料分配之另一實施例,係1-2-4編碼之實施例。
[3-1]1-2-4編碼 圖22係表示第3實施形態之記憶胞電晶體MT之閾值分佈之一例的模式圖。
對狀態“Er”、“A”、“B”、“C”、“D”、“E”、“F”、及“G”分別分配資料“111”、“011”、“001”、“101”、“100”、“000”、“010”、及“110”。
於1-2-4編碼中,於下位頁讀出中,藉由使用1個讀出電壓VD進行讀出動作,可判定記憶於記憶胞電晶體MT中之下位位元為資料“1”及資料“0”之哪一個。於中位頁讀出中,藉由使用2個讀出電壓VB、VF進行讀出動作,可判定記憶於記憶胞電晶體MT中之中位位元為資料“1”及資料“0”之哪一個。於上位頁讀出中,藉由使用4個讀出電壓VA、VC、VE、VG進行讀出動作,可判定記憶於記憶胞電晶體MT中之上位位元為資料“1”及資料“0”之哪一個。
即,於下位頁中執行使用1個位準之讀出電壓之1次讀出,於中位頁中執行使用2個位準之讀出電壓之2次讀出,於上位頁中執行使用4個位準之讀出電壓之4次讀出,藉此,確定記憶於記憶胞電晶體中之3位元之資料。
[3-2]讀出動作 第3實施形態之讀出動作之流程圖係與第1實施形態中所說明之圖12相同。
於讀出電壓之數為3以上之情形時(步驟S103=是),即於為上位頁讀出之情形時,定序器24執行SBL讀出動作(步驟S104)。
於讀出電壓之數較3少之情形時(步驟S103=否),即於為下位頁讀出或中位頁讀出之情形時,定序器24執行ABL讀出動作(步驟S105)。
以下,於為8 KB讀出之情形時,對下位頁讀出、中位頁讀出、及上位頁讀出依次進行說明。
(下位頁讀出) 圖23係說明下位頁讀出(LP read)之時序圖。
如上所述,於下位頁讀出中,使用1個讀出電壓VD,執行讀出動作。於下位頁讀出中,執行ABL讀出方式。於讀出動作DR中,列解碼器對選擇字元線WL_sel施加讀出電壓VD。將讀出動作DR花費之時間表述為CLK1_ABL。
於下位頁讀出中,將16 KB資料自記憶胞陣列讀出。定序器24將16 KB資料中由位址指定之8 KB資料輸出至記憶體控制器3。
(中位頁讀出) 圖24係說明中位頁讀出(MP read)之時序圖。
如上所述,於中位頁讀出中,使用2個讀出電壓VB、VF,執行讀出動作。於中位頁讀出中,執行ABL讀出方式。於讀出動作BR、F中,列解碼器分別對選擇字元線WL_sel施加讀出電壓VB、VF。將讀出動作BR花費之時間表述為CLK1_ABL,將讀出動作FR花費之時間表述為CLK2_ABL。
於中位頁讀出中,將16 KB資料自記憶胞陣列讀出。定序器24將16 KB資料中由位址指定之8 KB資料輸出至記憶體控制器3。
(上位頁讀出) 圖25係說明上位頁讀出(UP read)之時序圖。
如上所述,於上位頁讀出中,使用4個讀出電壓VA、VC、VE、VG,執行讀出動作。於上位頁讀出中,執行SBL讀出方式。於讀出動作AR、CR、ER、GR中,列解碼器分別對選擇字元線WL_sel施加讀出電壓VA、VC、VE、VG。將讀出動作AR花費之時間表述為CLK1_SBL,將讀出動作CR、ER、GR花費之時間表述為CLK2_SBL。然後,定序器24將8 KB資料輸出至記憶體控制器3。
[3-3]第3實施形態之效果 藉由屏蔽效果,而“CLK2_SBL<CLK2_ABL”之關係一般成立。另一方面,如上所述,存在“CLK1_SBL>CLK1_ABL”之關係成立之情形。於此種情形時,於本實施形態中,於下位頁讀出及中位頁讀出中,與SBL讀出方式相比,可使讀出時間變短。又,於上位頁讀出中,與ABL讀出方式相比,可使讀出時間變短。因此,於8 KB讀出中,可使讀出時間變短。
[4]變化例 再者,於上述實施形態中,以1個記憶胞電晶體記憶3位元之資料之情形時為例進行了說明,但並不限定於此。例如,1個記憶胞電晶體亦可記憶2位元之資料(MLC:Multilevel Cell,多位準單元),亦可記憶4位元以上之資料。於此種實施例中,亦可應用上述實施形態。
又,作為位元數少於1頁之資料,較理想的是為1頁之位元數之1/2N(N為1以上之整數),例如於1頁為16 KB之情形時,能夠輸出之資料為8 KB、4 KB等。然而,並不限定於此,能夠輸出之位元數能夠任意地設定。
對本發明之若干實施形態進行了說明,但該等實施形態係作為例而提示,並不意圖限定發明之範圍。該等新穎之實施形態係能夠以其他各種形態實施,且於不脫離發明之主旨之範圍內,可進行各種省略、置換、變更。該等實施形態或其變化包含於發明之範圍或主旨中,並且包含於申請專利範圍所記載之發明及其均等之範圍內。
[相關申請案] 本案享受以日本專利申請案2018-54238號(申請日:2018年3月22日)為基礎申請案之優先權。本案藉由參照該基礎申請案而包含基礎申請案之所有內容。
1‧‧‧記憶體系統2‧‧‧NAND型快閃記憶體3‧‧‧記憶體控制器4‧‧‧主機裝置10‧‧‧主機介面電路11‧‧‧處理器12‧‧‧RAM13‧‧‧緩衝記憶體14‧‧‧NAND介面電路15‧‧‧ECC電路16‧‧‧匯流排20‧‧‧記憶胞陣列21‧‧‧輸入輸出電路22‧‧‧邏輯控制電路23A‧‧‧狀態暫存器23B‧‧‧位址暫存器23C‧‧‧指令暫存器24‧‧‧定序器25‧‧‧電壓產生電路26‧‧‧列解碼器27‧‧‧行解碼器28‧‧‧感測放大器單元29‧‧‧資料暫存器30‧‧‧井區域31~33‧‧‧配線層34‧‧‧記憶體孔35‧‧‧半導體層36‧‧‧閘極絕緣膜37‧‧‧電荷儲存層38‧‧‧阻擋絕緣膜39‧‧‧接觸插塞40‧‧‧金屬配線層41‧‧‧擴散區域42‧‧‧接觸插塞43‧‧‧金屬配線層44‧‧‧擴散區域45‧‧‧接觸插塞46‧‧‧金屬配線層50‧‧‧p通道MOS電晶體51~57‧‧‧n通道MOS電晶體58‧‧‧電容器60‧‧‧反相器61‧‧‧反相器62‧‧‧n通道MOS電晶體63‧‧‧n通道MOS電晶體64‧‧‧預充電電路65‧‧‧n通道MOS電晶體66‧‧‧匯流排開關67‧‧‧n通道MOS電晶體ADL‧‧‧資料鎖存電路ALE‧‧‧位址鎖存賦能信號AR‧‧‧讀出動作BDL‧‧‧資料鎖存電路BL‧‧‧位元線BL0~BL(m-1)‧‧‧位元線BLC‧‧‧信號BLK‧‧‧區塊BLK0~BLK(j-1)‧‧‧區塊BLS‧‧‧信號BLX‧‧‧信號BR‧‧‧讀出動作CDL‧‧‧資料鎖存電路CEn‧‧‧晶片賦能信號CLE‧‧‧指令鎖存賦能信號CLK‧‧‧時脈信號COM‧‧‧節點CPWELL‧‧‧井配線CR‧‧‧讀出動作CU‧‧‧胞單元DBUS‧‧‧匯流排DQ0~DQ7‧‧‧信號DR‧‧‧讀出動作DSW‧‧‧信號ER‧‧‧讀出動作FR‧‧‧讀出動作GR‧‧‧讀出動作INV_S‧‧‧節點LAT_S‧‧‧節點LPC‧‧‧信號MT(MT0~MT7)‧‧‧記憶胞電晶體NS‧‧‧NAND串Ren‧‧‧讀出賦能信號SA‧‧‧感測放大器SAU‧‧‧感測放大器單元SAU<0>~SAU<15>‧‧‧感測放大器單元SDL‧‧‧資料鎖存電路SEN‧‧‧節點SGD‧‧‧選擇閘極線SGD0‧‧‧選擇閘極線SGD1~SGD3‧‧‧選擇閘極線SGS‧‧‧選擇閘極線SGS0‧‧‧選擇閘極線SGS1~SGS3‧‧‧選擇閘極線SL‧‧‧源極線SRC‧‧‧節點ST1‧‧‧選擇電晶體ST2‧‧‧選擇電晶體STB‧‧‧信號STI‧‧‧信號STL‧‧‧信號SU0~SU3‧‧‧串單元t0‧‧‧時刻t1~t2‧‧‧期間t3‧‧‧時刻t4~t5‧‧‧期間t6‧‧‧時刻VA‧‧‧讀出電壓VB‧‧‧讀出電壓VBL‧‧‧電壓VC‧‧‧讀出電壓VCC‧‧‧電源電壓VD‧‧‧讀出電壓VDDSA‧‧‧電源電壓VE‧‧‧讀出電壓VF‧‧‧讀出電壓VG‧‧‧讀出電壓VR1‧‧‧讀出電壓VR2‧‧‧讀出電壓VREAD‧‧‧電壓VSRC‧‧‧電壓VSS‧‧‧接地電壓WEn‧‧‧寫入賦能信號WL0~WL7‧‧‧字元線WL_sel‧‧‧選擇字元線WL_usel‧‧‧非選擇字元線WPn‧‧‧寫入保護信號XDL‧‧‧資料鎖存電路XDL<15:0>‧‧‧資料鎖存電路
圖1係第1實施形態之記憶體系統之方塊圖。 圖2係圖1所示之NAND型快閃記憶體之方塊圖。 圖3係1個區塊BLK之電路圖。 圖4係區塊BLK之一部分區域之剖視圖。 圖5係表示記憶胞電晶體之閾值分佈之一例之模式圖。 圖6係圖2所示之感測放大器單元、及資料暫存器之方塊圖。 圖7係圖6所示之感測放大器單元SAU之電路圖。 圖8係說明ABL讀出動作之模式圖。 圖9係說明ABL讀出動作之時序圖。 圖10係說明SBL讀出動作之模式圖。 圖11係說明SBL讀出動作之時序圖。 圖12係第1實施形態之讀出動作之流程圖。 圖13係說明第1實施形態之下位頁讀出之時序圖。 圖14係說明第1實施形態之中位頁讀出之時序圖。 圖15係說明第1實施形態之上位頁讀出之時序圖。 圖16係說明屏蔽位元線之態樣之模式圖。 圖17係表示第2實施形態之記憶胞電晶體之閾值分佈之一例的模式圖。 圖18係第2實施形態之讀出動作之流程圖。 圖19係說明第2實施形態之下位頁讀出之時序圖。 圖20係說明第2實施形態之中位頁讀出之時序圖。 圖21係說明第2實施形態之上位頁讀出之時序圖。 圖22係表示第3實施形態之記憶胞電晶體之閾值分佈之一例的模式圖。 圖23係說明第3實施形態之下位頁讀出之時序圖。 圖24係說明第3實施形態之中位頁讀出之時序圖。 圖25係說明第3實施形態之上位頁讀出之時序圖。

Claims (6)

  1. 一種半導體記憶裝置,其具備: 記憶胞陣列,其包含複數個記憶體串,上述複數個記憶體串之各者包含第1及第2選擇電晶體,以及互相串聯連接於上述第1及第2選擇電晶體間之複數個記憶胞,上述複數個記憶胞之各者能夠記憶複數位元之資料; 複數條位元線,其等分別連接於上述複數個記憶體串; 複數條字元線,其等分別連接於上述複數個記憶胞;及 控制電路,其對選擇字元線施加讀出電壓,且自連接於上述選擇字元線之記憶胞讀出資料; 上述控制電路係在對上述複數個記憶胞中之一個記憶胞讀出複數位元之資料之方式中, 能夠執行第1讀出動作及第2讀出動作,該第1讀出動作係自上述複數條位元線讀出資料,該第2讀出動作係自上述複數條位元線中第1群組讀出資料,並且對上述複數條位元線中上述第1群組以外之第2群組施加屏蔽用之電壓, 對應為了讀出上述記憶胞之資料所需要之電壓位準之數,切換上述第1讀出動作與上述第2讀出動作。
  2. 如請求項1之半導體記憶裝置,其中 上述控制電路 於回應來自外部之第1讀出命令而將具有第1資料長度之第1資料輸出至外部之情形時,執行上述第1讀出動作, 於回應來自外部之第2讀出命令而將具有較上述第1資料長度短之第2資料長度之第2資料輸出至外部之情形時, 於使用1個讀出電壓確定上述記憶胞之資料之情形時,執行上述第1讀出動作, 於使用2個以上之讀出電壓確定上述記憶胞之資料之情形時,執行上述第2讀出動作。
  3. 如請求項1之半導體記憶裝置,其中 上述控制電路 於回應來自外部之第1讀出命令將具有第1資料長度之第1資料輸出至外部之情形時,執行上述第1讀出動作, 於回應來自外部之第2讀出命令將具有較上述第1資料長度短之第2資料長度之第2資料輸出至外部之情形時, 於使用1個讀出電壓或2個讀出電壓確定上述記憶胞之資料之情形時,執行上述第1讀出動作, 於使用3個以上之讀出電壓確定上述記憶胞之資料之情形時,執行上述第2讀出動作。
  4. 如請求項2或3之半導體記憶裝置,其 進而具備暫時保存自上述記憶胞陣列讀出之資料之暫存器, 於將上述第2資料輸出至外部,且執行上述第1讀出動作之情形時,上述控制電路將保存於上述暫存器中之資料之一部分作為上述第2資料輸出至外部。
  5. 如請求項2或3之半導體記憶裝置,其中 上述第2資料長度為上述第1資料長度之1/2N(N為1以上之整數)。
  6. 如請求項1至3中任一項之半導體記憶裝置,其中 上述屏蔽用之電壓於自上述記憶胞讀出資料之情形時低於對位元線充電之電壓。
TW107127257A 2018-03-22 2018-08-06 半導體記憶裝置 TWI698885B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2018054238A JP2019169207A (ja) 2018-03-22 2018-03-22 半導体記憶装置
JP2018-054238 2018-03-22

Publications (2)

Publication Number Publication Date
TW201941200A TW201941200A (zh) 2019-10-16
TWI698885B true TWI698885B (zh) 2020-07-11

Family

ID=67983753

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107127257A TWI698885B (zh) 2018-03-22 2018-08-06 半導體記憶裝置

Country Status (4)

Country Link
US (1) US10672483B2 (zh)
JP (1) JP2019169207A (zh)
CN (1) CN110299174B (zh)
TW (1) TWI698885B (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5814867B2 (ja) * 2012-06-27 2015-11-17 株式会社東芝 半導体記憶装置
JP2021131919A (ja) * 2020-02-20 2021-09-09 キオクシア株式会社 半導体記憶装置及びその読み出し方法
JP2021144772A (ja) * 2020-03-12 2021-09-24 キオクシア株式会社 半導体記憶装置
KR20220008991A (ko) * 2020-07-14 2022-01-24 삼성전자주식회사 비휘발성 메모리 장치 및 이의 동작 방법
US11355200B2 (en) * 2020-08-18 2022-06-07 Micron Technology, Inc. Hybrid routine for a memory device
JP2022125651A (ja) * 2021-02-17 2022-08-29 キオクシア株式会社 半導体記憶装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20130336071A1 (en) * 2012-06-19 2013-12-19 Samsung Electronics Co., Ltd Nonvolatile memory device and method of improving a program efficiency thereof
US20140122773A1 (en) * 2012-10-26 2014-05-01 Micron Technology, Inc. Partial page memory operations
US20150071005A1 (en) * 2013-09-11 2015-03-12 Kabushiki Kaisha Toshiba Nonvolatile semiconductor memory device
US20160180934A1 (en) * 2014-12-17 2016-06-23 Micron Technology, Inc. Apparatus, systems, and methods to operate a memory
US20170010831A1 (en) * 2005-03-30 2017-01-12 Unity Semiconductor Corporation Array voltage regulating technique to enable data operations on large memory arrays with resistive memory elements

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2013001741A1 (ja) * 2011-06-27 2013-01-03 パナソニック株式会社 不揮発性半導体記憶装置およびその読み出し方法
JP2016162466A (ja) * 2015-02-26 2016-09-05 株式会社東芝 半導体記憶装置及びメモリシステム
JP6581019B2 (ja) * 2016-03-02 2019-09-25 東芝メモリ株式会社 半導体記憶装置
JP2018037123A (ja) * 2016-08-29 2018-03-08 東芝メモリ株式会社 半導体記憶装置及びメモリシステム

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20170010831A1 (en) * 2005-03-30 2017-01-12 Unity Semiconductor Corporation Array voltage regulating technique to enable data operations on large memory arrays with resistive memory elements
US20130336071A1 (en) * 2012-06-19 2013-12-19 Samsung Electronics Co., Ltd Nonvolatile memory device and method of improving a program efficiency thereof
US20140122773A1 (en) * 2012-10-26 2014-05-01 Micron Technology, Inc. Partial page memory operations
US20150071005A1 (en) * 2013-09-11 2015-03-12 Kabushiki Kaisha Toshiba Nonvolatile semiconductor memory device
US20160180934A1 (en) * 2014-12-17 2016-06-23 Micron Technology, Inc. Apparatus, systems, and methods to operate a memory

Also Published As

Publication number Publication date
US10672483B2 (en) 2020-06-02
CN110299174A (zh) 2019-10-01
JP2019169207A (ja) 2019-10-03
TW201941200A (zh) 2019-10-16
CN110299174B (zh) 2023-08-11
US20190295657A1 (en) 2019-09-26

Similar Documents

Publication Publication Date Title
TWI698885B (zh) 半導體記憶裝置
TWI643195B (zh) 半導體儲存裝置及其讀出方法
TWI676985B (zh) 半導體記憶裝置
TWI765228B (zh) 半導體記憶裝置
US8625376B2 (en) Semiconductor memory device and method of operation the same
US9627077B2 (en) Semiconductor memory device storing management data redundantly in different pages
US11114170B2 (en) Memory system
TWI715937B (zh) 半導體記憶裝置
US10580501B2 (en) Semiconductor memory device
US11114166B2 (en) Semiconductor memory device
US20230092551A1 (en) Semiconductor storage device
JP2010218623A (ja) 不揮発性半導体記憶装置
US20240105272A1 (en) Semiconductor memory device
US20240013821A1 (en) Nonvolatile semiconductor memory device
TWI713037B (zh) 半導體記憶裝置
JP2021044032A (ja) 半導体記憶装置