TWI683495B - 高電容雙向瞬態電壓抑制器 - Google Patents

高電容雙向瞬態電壓抑制器 Download PDF

Info

Publication number
TWI683495B
TWI683495B TW107118050A TW107118050A TWI683495B TW I683495 B TWI683495 B TW I683495B TW 107118050 A TW107118050 A TW 107118050A TW 107118050 A TW107118050 A TW 107118050A TW I683495 B TWI683495 B TW I683495B
Authority
TW
Taiwan
Prior art keywords
region
diode
conductivity type
tvs
layer
Prior art date
Application number
TW107118050A
Other languages
English (en)
Other versions
TW201902066A (zh
Inventor
雪克 瑪力卡勒強斯瓦密
史寧
Original Assignee
大陸商萬民半導體 (澳門) 有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 大陸商萬民半導體 (澳門) 有限公司 filed Critical 大陸商萬民半導體 (澳門) 有限公司
Publication of TW201902066A publication Critical patent/TW201902066A/zh
Application granted granted Critical
Publication of TWI683495B publication Critical patent/TWI683495B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02HEMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
    • H02H9/00Emergency protective circuit arrangements for limiting excess current or voltage without disconnection
    • H02H9/04Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage
    • H02H9/044Physical layout, materials not provided for elsewhere
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0248Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
    • H01L27/0251Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
    • H01L27/0259Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using bipolar transistors as protective elements
    • H01L27/0262Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using bipolar transistors as protective elements including a PNP transistor and a NPN transistor, wherein each of said transistors has its base coupled to the collector of the other transistor, e.g. silicon controlled rectifier [SCR] devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/535Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including internal interconnections, e.g. cross-under constructions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0248Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
    • H01L27/0251Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
    • H01L27/0255Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using diodes as protective elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0642Isolation within the component, i.e. internal isolation
    • H01L29/0649Dielectric regions, e.g. SiO2 regions, air gaps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/861Diodes
    • H01L29/8611Planar PN junction diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/861Diodes
    • H01L29/866Zener diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/861Diodes
    • H01L29/87Thyristor diodes, e.g. Shockley diodes, break-over diodes
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02HEMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
    • H02H1/00Details of emergency protective circuit arrangements
    • H02H1/04Arrangements for preventing response to transient abnormal conditions, e.g. to lightning or to short duration over voltage or oscillations; Damping the influence of dc component by short circuits in ac networks
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/0003Details of control, feedback or regulation circuits
    • H02M1/0006Arrangements for supplying an adequate voltage to the control circuit of converters
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/08Circuits specially adapted for the generation of control voltages for semiconductor devices incorporated in static converters
    • H02M1/088Circuits specially adapted for the generation of control voltages for semiconductor devices incorporated in static converters for the simultaneous control of series or parallel connected semiconductor devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

一種用於電子元件數據引腳的雙向瞬態電壓抑制器(TVS)電路在某些實施例中,包含兩組轉向二極體和一個二極體觸發的箝位元件。在其他實施例中,一種用於電子元件數據引腳的雙向瞬態電壓抑制器(TVS)電路包含兩組轉向二極體和每組都帶有一個與轉向二極體合併的一個箝位元件。該TVS電路用於實現受保護節點處的低電容,改善電壓箝位,在突波事件時提供強勁的保護。在某些實施例中,該TVS電路藉由完全或幾乎完全耗盡在工作電壓範圍內連接到受保護節點P-N結,實現了受保護節點處的低電容。在這種情況下,該TVS電路不存在受保護數據引腳的不必要的寄生電容,尤其是當數據引腳用於高速應用時。

Description

高電容雙向瞬態電壓抑制器
本發明涉及一種高電容雙向瞬態電壓抑制器。
電壓和電流瞬變是電子系統中集成電路故障的主要誘因。瞬變來自於系統內部和外部的各種來源。例如,瞬變的常見來源包含電源的正常開關操作、交流線路波動、雷電突波以及靜電放電(ESD)等。
瞬態電壓抑制器(TVS)常用於保護集成電路不受集成電路中的瞬態或過電壓現象造成的損壞。過電壓保護對於消費設備或物聯網設備來說非常重要,因為這些電子設備暴露於頻繁的人工操作,因此可能容易受到ESD或瞬態電壓事件的影響,對設備造成損壞。
尤其是電源引腳和電子元件的數據引腳都要求對ESD事件或開關和雷電瞬態事件造成的過電壓情況提供保護。通常來說,電源引腳要求高突波保護,但可以承受較高電容的保護設備。同時,數據引腳可以在很高的數據速度下工作,需要保護設備用低電容提供突波保護,而不會影響受保護的數據引腳的數據速度。
現有的用於高速應用中輸入/輸出(I/O)終端的TVS保護方案,存在於垂直型和水平型的半導體電路結構中。在傳統的垂直非定向結構中,發生ESD時,I/O電流從高端和低端轉向二極體中流出,垂直流向地。然而,當這些垂直結構用於傳統的雙向TVS時,I/O電流垂直流動,然後通過第二個I/O端,水平流向地。由於電流水平流動,垂直電流和水平電流通路之間的寄生電阻會增大,從而降低了箝位電壓。
本發明提供一種高電容雙向瞬態電壓抑制器,用於實現受保護節點處的低電容,改善電壓箝位,在突波事件時提供強勁的保護。
為了達到上述目的,本發明提供一種雙向瞬態電壓抑制器TVS元件,包含:
一個半導體層,包含一個第一導電類型N的第一外延層,導電類型相反的第一掩埋層和第二掩埋層形成在所選區域的第一外延層上,第一導電類型的第二外延層形成在第一掩埋層和第二掩埋層上;
多個主動區,其形成在半導體層中,主動區通過隔離結構相互隔離;
一個形成在第一主動區中的第一二極體,一個形成在第二個主動區中的第二二極體,第一主動區和第二主動區都形成在半導體層的一個區域中,該區域包含與第一導電類型相反的第二導電類型P的第二掩埋層,每個第一二極體和第二二極體都包含一個形成在第二外延層中的第二導電類型的第一區域,第一區域為第一二極體的陽極,第二外延層為第一二極體的陰極,其中每個第一主動區和第二主動區中的第二掩埋層和第一外延層、第二外延層在0V偏壓下基本耗盡,降低了各自二極體陽極處的垂直寄生電容;
一個箝位元件,形成在多個主動區的第三個主動區中,第三個主動區形成在半導體層的一個區域中,該區域包含第一導電類型的第一掩埋層,箝位元件包含一個連接二極體的NMOS電晶體,與具有陽極、陰極和閘極的二極體觸發的可控矽整流器(SCR)集成在一起;
其中第一個二極體的陽極耦合到第一個受保護的節點上,第二個二極體的陰極耦合到第二個受保護的節點,第一個二極體的陰極耦合到SCR的陽極,第二個二極體的陽極耦合到SCR的陰極,根據其中一個受保護節點上加載的電壓超過第一電壓電平,二極體連接的NMOS電晶體觸發SCR處的電流,SCR在相應受保護的節點上將電壓箝制在箝位電壓。
較佳地,第一區域包含一個第二導電類型的重摻雜區,其形成在第二導電類型的輕摻雜區中,輕摻雜區和第二掩埋層用於在零伏偏壓下耗盡第一外延層和第二外延層。
較佳地,每個第一二極體和第二二極體都包含一個第一導電類型的第二區域,每個第一二極體和第二二極體都被重摻雜形成在第二外延層中,並與第一區域隔開。
較佳地,每個第一二極體和第二二極體進一步包含一個形成在第二區域中的鎢插頭,鎢插頭填充第二區域中的一個淺溝槽。
較佳地,箝位元件包含:
一個第一導電類型的第一井,其形成在第二外延層中;
一個第二導電類型的第二井,其形成在第一井附近的第二外延層中,第二井構成SCR的閘極;
一個第二導電類型的第三區域,其形成在第一井中並且重摻雜,第三區域構成SCR的陽極;
一個第一導電類型的第四區域,其與第一井和第二井相接觸,第四區域構成NMOS電晶體的汲極;
一個第一導電類型的第五區域,其形成在第二井中,第五區域作為NMOS電晶體的源極,第五區域構成SCR的陰極;以及
一個閘極電極,其通過閘極電介質層與半導體層絕緣,並且位於第四區域和第五區域之間,閘極電極電連接到第四區域。
較佳地,其進一步包含一個第一導電類型且重摻雜的半導體基材,半導體層形成在半導體基材上。
較佳地,隔離結構包含溝槽隔離結構。
較佳地,每個溝槽隔離結構都包含一個氧化物填充溝槽。
較佳地,每個溝槽隔離結構都包含一個內襯氧化層並用多晶矽層填充的溝槽。
較佳地,第一導電類型包含N-型導電類型,第二導電類型包含P-型導電類型。
本發明進一步提供一種雙向瞬態電壓抑制器TVS元件,包含:
一個半導體層,包含一個第一導電類型N的第一外延層,具有相反導電類型的第一掩埋層和第二掩埋層形成在所選區域的第一外延層上,以及,一個第一導電類型的第二外延層形成在第一和第二掩埋層上;
多個主動區,其形成在半導體層中,主動區通過隔離結構相互隔離;
一個第一二極體,形成在多個主動區的第一主動區中,第一主動區形成在半導體層的一個包含第二導電類型P的第二掩埋層的區域中,第二導電類型與第一導電類型相反,第一二極體包含一個形成在第二外延層中的第二導電類型的第一區域,第一區域作為第一二極體的陽極,第二外延層作為陰極,其中在第一主動區中的第二掩埋層和第一外延層、第二外延層在零伏偏壓下基本耗盡,降低了第一二極體陽極處的垂直寄生電容;
一個合併二極體/箝位元件,其形成在多個主動區的第二主動區中,第二主動區形成在半導體層中包含第一導電類型的第一掩埋層和第二導電類型的第二掩埋層的一個區域中,合併二極體/箝位元件包含一個第二二極體,與一個可控矽整流器SCR集成在一起,第二二極體形成在第二導電類型的第二區域中,第二區域形成在第二掩埋層上方的第二外延層中,第二區域作為第二二極體的陽極,第二外延層作為陰極,SCR具有一個作為第二區域的陽極、一個陰極以及一個閘極,其中第二主動區中的第二掩埋層和第一外延層、第二外延層在零伏偏壓下基本耗盡,降低了第二二極體陽極處的垂直寄生電容;
其中第二二極體的陽極耦合到第一個受保護的節點上,第一二極體的陰極耦合到第二個受保護的節點上,第二二極體的陽極耦合到SCR的陽極上,第一二極體的陽極耦合到SCR的陰極上,根據其中一個受保護節點上加載的電壓超過第一電壓電平時,SCR導通電流,並將各自受保護節點處的電壓箝制在箝位電壓下。
較佳地,合併的二極體/箝位元件進一步包含:
一個第一導電類型的第一井,其形成在第一掩埋層上方的第二外延層中,並與第二區域隔開;
一個第二導電類型的第二井,其形成在第一井附近的第二外延層中,第二井構成SCR的閘極;
一個第一導電類型的第三區域,其與第一井和第二井相接觸;以及
一個第一導電類型的第四區域,其形成在第二井中,第四區域構成SCR的陰極。
較佳地,第一主動區進一步包含一個第二導電類型的第三掩埋層,形成在第二掩埋層下方,第三掩埋層比第二掩埋層更加重摻雜。
較佳地,第一區域包含一個第二導電類型的重摻雜區,其形成在第二導電類型的輕摻雜區中,輕摻雜區和第二掩埋層用於在零伏偏壓下耗盡第一外延層和第二外延層。
較佳地,第一二極體進一步包含一個第一導電類型的第五區域,其重摻雜形成在第二外延層中,並與第一區域隔開。
較佳地,第一二極體進一步包含一個形成在第五區域中的鎢插頭,鎢插頭填充第二區域中的淺溝槽。
較佳地,其進一步包含一個第一導電類型且重摻雜的半導體基材,半導體層形成在半導體基材上。
較佳地,隔離結構包含由氧化物填充的溝槽隔離結構。
較佳地,隔離結構包含溝槽隔離結構,每個溝槽都內襯一個氧化層並用多晶矽層填充。
較佳地,第一導電類型包含N-型導電類型,第二導電類型包含P-型導電類型。
本發明用於實現受保護節點處的低電容,改善電壓箝位,在突波事件時提供強勁的保護。
本發明可以以各種方式實現,包含作為一個製程;一種元件;一個系統;一種物質組成;一個嵌入在計算機可讀取儲存介質中的計算機程序產品;和/或一個處理器,例如用於執行儲存在儲存器上和/或由儲存器提供耦合到處理器上的指令。在本說明書中,這些實現方式或本發明可能採用的任意一種其他方式,都可以稱為技術。一般來說,可以在本發明的範圍內變換所述製程步驟的順序。除非特別說明,否則用於進行配置任務的處理器或儲存器等元件,都配置成普通元件,臨時配置在指定時間或用於執行任務而製備的特定元件。文中所用的術語“處理器”是指一個或多個設備、電路和/或處理內核,用於處理數據,例如計算程序指令等。
本發明的一個或多個實施例的詳細說明以及圖式解釋了本發明的原理。雖然,本發明與這些實施例一起提出,但是本發明的範圍並不侷限於任何實施例。本發明的範圍僅由申請專利範圍限定,本發明包含多種可選方案、修正以及等效方案。在以下說明中,所提出的各種具體細節用於全面理解本發明。這些細節用於解釋說明,無需這些詳細細節中的部分細節或全部細節,依據申請專利範圍,就可以實現本發明。為了簡便,本發明相關技術領域中眾所周知的技術材料並沒有詳細說明,以免對本發明產生不必要的混淆。
在本發明的實施例中,一個雙向瞬態電壓抑制器(TVS)電路包含兩組轉向二極體以及一個二極體觸發箝位元件。在本發明的其他實施例中,雙向瞬態電壓抑制器(TVS)電路包含兩組轉向二極體,每一組中都帶有與轉向二極體合併的一個箝位元件。本發明所述的雙向TVS電路的目的是為了在閉鎖模式下在受保護節點處實現低電容,並實現改良的箝位電壓,用於在過電壓等瞬態事件中提供有力的保護。更確切地說,在一些實施例中,TVS電路在受保護節點的工作電壓範圍內,通過全部或接近完全耗盡連接到受保護節點上的P-N結,實現受保護節點處的低電容。在這種情況下,TVS電路不會對受保護的數據引腳產生不必要的寄生電容,尤其是當數據引腳用於高速應用時。
在本發明中,瞬態電壓抑制器(TVS)電路是指一個保護電路,用於保護受保護的節點不受電壓突波或電壓尖峰等過電壓瞬態情況的影響。當受保護節點上加載的突波電壓超過TVS電路的擊穿電壓時,TVS電路會切斷受保護節點上的過量電流。TVS電路包含一個箝位電路,用於將受保護節點上的電壓嵌制在遠低於電壓突波的電壓值,同時傳導突波電流。TVS電路可以是一個非定向元件或一個雙向元件。非定向TVS具有一個非對稱的電流-電壓性能,通常用於保護電路節點,其訊號是非定向的——也就是說該訊號始終高於或低於特定的參考電壓,例如地電壓。例如,非定向TVS可用於保護電路節點,其標準訊號是0V至5V的正向電壓。
另一方面,雙向TVS具有一個對稱的電流-電壓性能,通常用於保護電路節點,其訊號是雙向的,或者可以具有高於和低於參考電壓的電壓電平,例如地電壓。舉例說明,一個雙向TVS可用於保護電路節點,其標準訊號在地電壓以上和以下對稱變化,例如從-12V至12V。在這種情況下,雙向TVS保護電路節點不受低於-12V或高於12V的突波電壓的影響。
在運行過程中,TVS電路是在閉鎖模式下,除了當受保護節點處的電壓低於TVS電路的擊穿電壓時可能存在漏電流之外,都是非導電的,有時也稱為反向截止電壓。也就是說,當受保護節點處的電壓在受保護節點標準電壓範圍內時,TVS電路是非導電的,並且處於閉鎖模式中。然而,在閉鎖模式中,TVS電路對受保護節點有電容。當受保護節點與高速數據引腳有關聯時,TVS電路在閉鎖模式中或非導電模式中的電容應很低,以便對數據引腳的高速操作產生妨礙。
在一些實施例中,本發明所述的雙向TVS電路實現了在閉鎖模式下小於0.2pf的低電容值。本發明所述的TVS電路的低電容可以有效地用於保護高速數據引腳或高速電子電路應用中的輸入-輸出(I/O)終端,例如USB 3.1數據線 、HDMI-2.0數據線或通過一根電纜的V等數據引腳。
本發明所述的雙向TVS電路比傳統的TVS電路具有更多優勢。首先,本發明所述的TVS電路用於確保水平方向上的突波電流的電流通路僅通過TVS電路的半導體元件結構。水平電流通過降低電流通路中的電阻,改善了TVS電路的箝位電壓。對於雙向TVS電路來說,本發明所述的TVS電路帶有水平電流流動,與帶有垂直電流流動的垂直TVS結構或TVS電路相比,降低了電阻。其次,通過調節箝位元件的結擊穿電壓,或者調節箝位電路中MOSFET元件的門檻值電壓,或者使用一個dv/dt觸發器,就可以將TVS電路的擊穿電壓調製成需要的值。在一些實施例中,通過調節箝位元件的陽極和陰極區之間的間距,TVS電路可以優化電容與箝位電壓之間的平衡關係。最後,在一些實施例中,通過調節構成箝位元件的雙極電晶體的發射極至基極電阻,可以調節TVS電路的反向截止電壓或保持電壓。
第1圖繪示本發明的實施例中,一種雙向TVS保護電路的電路圖。參見第1圖,TVS電路10包含耦合了兩組轉向二極體,用於為兩個輸入-輸出 (I/O)終端I/O1和I/O2提供突波保護。每組轉向二極體都包含一個高端轉向二極體和一個低端轉向二極體。更確切地說,高端轉向二極體DH1和低端轉向二極體DL2耦合到I/O端I/O1,作為受保護的節點。與此同時,高端轉向二極體DH2和低端轉向二極體DL2耦合到I/O端I/O2,作為受保護的節點。I/O端I/O1連接到高端轉向二極體DH1的陽極,以及低端轉向二極體DL1的陰極。與之類似,I/O端I/O2連接到高端轉向二極體DH2的陽極,以及低端轉向二極體DL2 的陰極。二極體DH1和DH2的陰極端連接到節點N1。二極體DL1和DL2的陽極端連接到節點N2。
TVS電路10進一步包含一個箝位電路12,作為箝位元件。箝位電路12包含一個二極體DC1,其陰極連接到節點N1,陽極連接到節點N2,以及一個可控矽整流器(SCR)DC2,其陽極連接到節點N1,陰極連接到節點N2。箝位電路12用於當尖峰電壓用於I/O端口時,嵌制節點N1和N2處的電壓,同時允許尖峰電流通過TVS電路從一個I/O端流至另一個I/O端。在雙向TVS電路10中,節點N1和N2是浮動的,也就是說,節點N1和N2沒有電連接到或偏置到任何的電勢上。
在運行過程中,當正向尖峰加載到與I/O端I/O2有關的I/O端I/O1時,電流從端口I/O1流出,流經二極體DH1、SCR DC2,然後通過二極體DL2,流入端口I/O2。與之類似,當負尖峰加載到與I/O端I/O2有關的I/O端I/O1時,等效於與端口I/O1有關的端口I/O2上的正向尖峰,電流從端口I/O2流出,流經二極體DH2、SCR DC2,然後通過二極體DL1,流入端口I/O1。
換言之,正向尖峰電壓被加載到兩個I/O端口的其中之一時,將正向偏置I/O端的高端轉向二極體(DH1或DH2)被尖峰,並且當尖峰電壓達到或超過箝位電路12的擊穿電壓(BV)時,尖峰電流觸發SCR DC2,SCR接通,以傳導電流。尖峰電流流經節點N2,正向偏置低端轉向二極體(DL1或DL2)。然後,尖峰電流流經其他的I/O端口。因此,與節點N2相比,節點N1將更加正向偏置。負尖峰電壓加載到兩個I/O端的其中之一將導致相同的電流傳導操作,就像是正向尖峰電壓加載到其他的I/O端一樣。
第2圖繪示本發明的實施例中,一種雙向TVS保護電路的電路圖。確切地說,第2圖繪示一些實施例中,申請專利範圍第1項所述的TVS電路中箝位電路的結構。參見第2圖,TVS電路20包含耦合的兩組轉向二極體,用於為兩個輸入-輸出(I/O)端I/O1和I/O2提供突波保護,其保護方式與第1圖所示的TVS電路10相同。在TVS電路20中,箝位電路22由一個二極體連接的NMOS電晶體M1構成,SCR由一個PNP雙極電晶體Q1和一個NPN雙極電晶體Q2組成。
在運行過程中,當正向尖峰加載到與I/O端I/O2有關的I/O端I/O1上時,電力路從端口I/O1流出,流經二極體DH1、電阻R1、MOS電晶體M1以及二極體DL2,流入端口I/O2。隨著端口I/O1上的尖峰電壓增大,在上述電流通路中流動的電流也增大,導致電阻R1上的電壓降增大。當電阻R1上的電壓降達到0.7V左右,足以正向偏置PNP雙極電晶體Q1的發射極-基極結時,電晶體Q1將進入正向傳導,流經R2的電流將增大。當電阻R2上的電勢達到0.7V時,NPN雙極電晶體Q2的發射極-基極結將正向偏置,在此時由電晶體Q1和Q2組成的SCR將被觸發,SCR將所有來自節點N1的電流,通過雙極電晶體Q1和Q2傳導到節點N2。
與之類似,當負尖峰被加載到與I/O端口I/O2有關的I/O端口I/O1時,等效於與端口I/O1有關的端口I/O2上的正向尖峰,電流從端口I/O2流出,通過二極體DH2,流入電阻R1、MOS電晶體M1和二極體DL1,流入端口I/O1。當電阻R1和R2上的電勢都達到0.7V,如同上述正向尖峰中的情況一樣,SCR將接通,將N1所有的電流傳遞到N2。
第3圖繪示本發明的實施例中,雙向TVS保護電路的電路圖。確切地說,第3圖所示的TVS電路30的配置方式與第2圖所示的TVS電路20相同,除了箝位電路32之外。參見第3圖,TVS電路30中的箝位電路32不再使用連接二極體的MOS電晶體,取而代之的是使用由dv/dt觸發電路驅動的一個NMOS電晶體M1。該dv/dt觸發電路包含一個連接到節點N2和公共節點14上的電容器C1,以及一個連接在節點N1和公共節點14之間的電阻R3。逆變器12轉換耦合到NMOS電晶體M1閘極端上的驅動訊號的狀態。
當TVS電路30配置用於雙向操作時,N1和N2節點是浮動的。當I/O端口I/O1或I/O2尖峰時,節點N1將相對節點N2來說正向偏置,dv/dt電路將運行觸發箝位電路32,以嵌制節點N1和N2上的電壓。還可選擇,TVS電路30配置用於非定向操作。在非定向操作中,TVS電路30可用於含有一個I/O端口和電源引腳陣列的系統——也就是說,Vcc和接地引腳。在那種情況下,節點N1將耦合到正向電壓源Vcc,節點N2將耦合到接地端,TVS電路30將用於為所連接的I/O端口提供突波保護。
第4圖繪示本發明的實施例中,雙向TVS電路的電流-電壓性能。參見第4圖,本發明所述的TVS電路實現了對稱的電流-電壓性能,以便為電路節點提供雙向保護。當I/O端口處的電壓電平低於操作電壓VRWM 時,對於正電壓極性或負電壓極性來說,TVS電路提供閉鎖。TVS電路在閉鎖模式下具有極少的漏電流。當電壓超過TVS電路中的擊穿電壓VBR 時,TVS電路被觸發,TVS電路將回跳。箝位電路將受保護節點(I/O端口)處的電壓嵌制在保持電壓(VHold )下。隨著電壓被保持在保持電壓下,尖峰電流將流動,直到突波情況被耗散為止。這樣一來,本發明所述的TVS電路實現了雙向箝位功能,對於正尖峰電壓或負尖峰電壓來說,都帶有對稱的電流-電壓性能。
第5圖表示在本發明的實施例中,第2圖所示的一部分TVS電路的剖面圖。第2圖所示的TVS電路20的電路圖複製為第5a圖。第5圖所示的剖面圖表示TVS電路20的電路元件,包含高端轉向二極體DH1、箝位元件22以及低端轉向二極體DL2。參見第5圖,TVS電路20製備在N+基材50上。在本實施例中,N-型外延層52形成在N+基材50上。在可選實施例中,P-型外延層可以製備在N+基材50上。然後,N-型掩埋層(NBL)56和P-型掩埋層54可以選擇製備在N-型外延層52上。在本實施例中,P-型掩埋層54作為一個降低表面電場P-型掩埋層(R-PBL),其摻雜濃度低於傳統的P-型掩埋層。然後,第二N-型外延層58形成在N和P型掩埋層上。從而製成了用於製備TVS電路的半導體結構。
在本實施例中,溝槽隔離結構60用於限定和隔離半導體結構中用於單獨電路元件的區域。在本實施例中,溝槽隔離結構60作為氧化物內襯溝槽,用多晶矽填充,並且溝槽延伸到N+基材50上。在其他實施例中,溝槽隔離結構60可以形成為氧化物填充溝槽。此外,在某些實施例中,當形成在N+基材50上的外延層是N-型時,溝槽隔離結構可以僅僅向上延伸到N-型外延層52。在可選實施例中,當形成在N+基材50上的外延層為P-型外延層時,溝槽隔離結構將延伸到N+基材50中。
隨著溝槽隔離結構60的形成,半導體結構中用於製備高端轉向二極體、箝位元件以及低端轉向二極體的區域就形成了。在本實施例中,高端轉向二極體和低端轉向二極體都是利用相同的二極體元件結構製成的。尤其是,轉向二極體用作一個PN結二極體,其陽極由P-型區64製成,陰極由N-型外延層58製成。在本實施例中,P-型區64利用P-型補償區通常使用的摻雜水平製成,因此也稱為PCOMP區64。PCOMP區64的摻雜水平高於N-型外延層58的摻雜水平,但是低於重摻雜P+區62用於製備到PCOMP區64歐姆接觸的摻雜水平。在一個實施例中,PCOMP區64的摻雜水平在1×1013 cm-3 至1×1015 cm-3之間,與P-井80的摻雜水平相比較低,P-井80的摻雜水平為1×1016 cm-3 至5×1016 cm-3 。金屬接頭87用於電介質層86中,到P+區62,形成陽極端。與此同時,N+鎢插頭結構用於形成到N-型外延層58的歐姆接觸,作為陰極端。確切地說,淺溝槽形成在N-外延層58中,重摻雜N+區 68形成在淺溝槽周圍。溝槽用鎢66填充。金屬接頭89連接到鎢插頭上,以形成陰極端。
對於高端轉向二極體DH1來說,陰極端87連接到I/O端口I/O1上,陰極端90連接到節點N1上。對於低端轉向二極體DL2來說,陽極端90連接到節點N2上,陰極端88連接到I/O端口I/O2上。因此,高端轉向二極體DH1和低端轉向二極體DL2都形成在半導體結構中。
TVS電路20的箝位元件或箝位電路形成在兩個轉向二極體之間,作為二極體觸發的SCR。確切地說,NMOS電晶體M1由N+汲極區76形成,N+源極區78形成在P-井80中。多晶矽閘極84形成在汲極和源極區之間的通道區域上方,並通過一個閘極氧化層,與半導體層(N-外延層58中的P-井80)絕緣。閘極84和汲極區76電短接在一起,使得NMOS電晶體M1用作一個連接二極體的MOS電晶體。
N+汲極區76物理和電連接到形成在N+汲極區附近的N-井區(NW)72上。因此,N+汲極區76通過N-井區72和重摻雜N+接觸區70,電連接到節點N1。N+接觸區70通過金屬接頭89,連接到高端轉向二極體DH1的陰極端66。N-井區72在電晶體M1的汲極區和節點N1之間,提供電阻,如同箝位電路20中的電阻R1所示。在一個示例中,N-井區72的摻雜水平約為1×1016 cm-3 至5×1016 cm-3 左右。
同時,P-井80通過重摻雜P+接觸區82,電連接到節點N2。金屬接頭90將P-井80連接到節點N2,以及低端轉向二極體DL2的陽極端(PCOMP)。P-井80在電晶體M1的本體區和節點N2之間提供電阻,如同箝位電路20中的電阻R2所示。在一個實施例中,P-井80的摻雜水平約為1×1016 cm-3 至5×1016 cm-3 左右。通過調節井區的摻雜水平或長度,可以修正或調節N-井電阻(R1)和P-井電阻(R2),以調節電阻值。
箝位電路20進一步包含一個集成SCR元件,該集成SCR元件由重摻雜P+區74以及NMOS電晶體M1中的寄生結構指出。確切地說,PNP雙極電晶體Q1由P+區74製成,作為發射極,N-井區72作為基極,P-井區80作為集電極。NPN雙極電晶體Q2由N-井區72形成,作為集電極,P-井區80作為基極,N+區78作為發射極。PNP電晶體Q1的基極與NPN電晶體Q2的集電極相同,NPN電晶體Q2的基極與PNP電晶體Q1的集電極相同。這樣一來,所形成的SCR帶有P+區74作為陽極,N+區78作為陰極,P-井80作為SCR的控制端。SCR傳導由連接二極體的NMOS電晶體M1觸發,通過PNP電晶體Q1的基極和NPN電晶體Q2的發射極,連接NMOS電晶體M1。一旦SCR被觸發傳導,傳導將自給自足,無需由連接二極體的NMOS電晶體M1提供偏置。
所形成的TVS電路還具有多種優勢。首先,從一個I/O端口(例如I/O1)到另一個I/O端口(例如I/O2)的突波電流的電流通路主要在水平方向上。突波電流的水平電流通路減少了不必要的寄生電阻,改善了箝位電壓性能。此外,轉向二極體的陰極由溝槽N+區形成,進一步改善了箝位。
其次,箝位電路的觸發電壓由NMOS電晶體M1的門檻值電壓VT決定。也就是說,當NMOS電晶體M1處的閘極至閘極電壓達到門檻值電壓VT時,連接二極體的NMOS M1將在N+汲極76和N+發射極/源極78之間傳導電流。流動的電流形成基極電路,流入PNP電晶體Q1,這將觸發SCR動作。一旦SCR動作被觸發,SCR將回跳,並將節點N1和N2上的電壓保持在保持電壓(第4圖),同時繼續傳導突波電流。因此,TVS電路的觸發電壓由NMOS電晶體M1的門檻值電壓決定。NMOS電晶體M1還提供dv/dt控制。
在一個實施例中,NMOS電晶體M1的門檻值電壓為3V,轉向二極體具有0.7V的正向偏置電壓降。當正向尖峰加載到I/O端口I/O1時,陽極64(P+62/PCOMP 64)相對於決定N1來說正向偏置,高端轉向二極體DH1正向偏置,電流從二極體流向決定N1。當節點N1處的電壓增大到二極體DH1的正向偏置電壓降(例如0.7V)加上NMOS電晶體M1的門檻值電壓VT(例如3V)的電壓值時,NMOS電晶體M1接通,電流將流經箝位電路,流至低端轉向二極體DL2。低端轉向二極體正向偏置,電流從節點N2(陽極)流至I/O端口I/O2(陰極),在二極體DL2處帶有另一個正向偏置電壓降(0.7V)。因此,第5圖所示的TVS電路20將被觸發,當加載到I/O端口的突波電流超過NMOS電晶體的門檻值電壓加上兩個正向偏置二極體電壓降,也就是說VT+2FB時,將來自端口I/O1的電流傳遞到端口I/O2。在本實施例中,TVS電路20將在3V+2*0.7V=4.4V的電壓下被觸發。
第三,本文所使用的轉向二極體結構的顯著特性在於轉向二極體的PN結在0V偏壓下被完全耗盡。因此,I/O端口處的垂直寄生電容被基本消除,TVS電路對I/O端口具有極低的電容。確切地說,N-外延層52、58和R-PBL層54被完全耗盡,以形成一個很長的垂直耗盡區,從陽極端87到半導體結構的N+基材50。在這種情況下,可以看出寄生電容被I/O端口大幅降低。TVS電路20在閉鎖模式下,在輸入-輸出端口處,提供帶有低電容和低漏電流的突波保護。
在本實施例中,輕摻雜PCOMP區64用於在0V偏壓下,增強來自半導體結構頂面的耗盡。眾所周知,耗盡區還延伸在輕摻雜區中比重摻雜區更深的地方。因此,通過使用一個更加輕摻雜的P-型區64作為陽極,有可能確保PN結的整個區域被耗盡,以降低寄生電容。在其他實施例中,PCOMP區64可以省略,N-外延層58的PN結以及R-PBL層54仍然可以基本耗盡,以減小寄生電容。
在用於製備第2圖所示的TVS電路的半導體結構中,分別製備轉向二極體和箝位電路,每個都在溝槽隔離結構60限定的主動區中。在其他實施例中,通過將箝位元件與一個轉向二極體合併,可以減小TVS電路的尺寸。第6圖表示在本發明的實施例中,利用合併的二極體/箝位元件結構的一部分TVS電路的剖面圖。第6a圖表示在某些實施例中,使用了合併二極體/箝位元件結構的TVS電路100的電路圖。參見第6a圖,TVS電路100包含兩組轉向二極體和合併的元件,耦合後為兩個輸入-輸出(I/O)端口I/O1和I/O2提供突波保護。更確切地說,用於I/O端口I/O1的高端轉向二極體以及用於I/O端口I/O2的低端轉向二極體都利用合併的二極體-箝位元件製成,分別表示為MDH1和MDL2。單獨的箝位元件或箝位電路沒有使用。取而代之的是,在每個I/O端口處將箝位元件與一個轉向二極體合併。
第6圖所示的剖面圖表示TVS電路100的電路元件,包含合併的二極體-箝位元件MDH1和高端轉向二極體DH2。第5圖和第6圖中類似的元件具有類似的參考數量。參見第6圖,第6圖所示的高端轉向二極體DH2(與低端轉向二極體DL1相似)的製備方式與第5圖所示的TVS電路20中的轉向二極體的製備方式類似。在本實施例中,僅使用一個N+區58,就製成了用於轉向二極體DH2的二極體結構,形成與陰極區(N-型外延層58)的歐姆接觸,以形成陰極端口。在其他實施例中,可以使用如第5圖所示的N+溝槽和鎢插頭結構,取代N+區68。另外,在本實施例中,除了降低表面電場P-型掩埋層(R-PBL)54之外,還形成了P-型掩埋層53。P-型掩埋層53比R-PBL層54更加重摻雜,並且在N-型外延層52中延伸。利用P-型掩埋層53,降低N+發射極68、R-PBL基極54以及N+基材-集電極50之間的寄生NPN電晶體增益。P-型掩埋層53提高了寄生NPN電晶體的基極摻雜。在某些實施例中,P-型掩埋層53的摻雜水平為1×1018 cm-3 。R-PBL層54的摻雜水平比P-型掩埋層53低3至4個數量級。在運行過程中,在0V偏壓下,從PCOMP區64到N-外延層52形成一個垂直耗盡區,以通過I/O端口I/O2降低垂直寄生電容。
在合併的二極體/箝位元件MDH1中,用於高端轉向二極體的PN結由P-型區64(PCOMP)以及N-型外延層58構成。P-型區64或PCOMP為輕摻雜的P-型區。從PCOMP區64到N-外延層52的整個垂直結區域在0V偏壓下耗盡,以降低通過I/O端口I/O1所示的垂直寄生電容。與第5圖所示的二極體結構類似,PCOMP區64(如同二極體DH2或合併二極體MDH1中所用)用於增強0V偏壓下,來自半導體結構表面的耗盡。在其他實施例中,PCOMP區64可以省略。
同時,作為SCR的箝位元件與高端轉向二極體集成在一起。確切地說,SCR的陽極由P+區62製成,帶有PCOMP區64,從N-井區72上脫離或分開。也就是說,SCR的陽極(P+區62/PCOMP區64)沒有電連接或物理短接到N-井區72。在0V偏壓下,PCOMP區64將運行,以完全耗盡N-井區72,以降低寄生電容。
SCR的PNP雙極電晶體Q1由P+區62(帶有或不帶有PCOMP區64)構成,作為發射極,N-井區72作為基極,P-井80作為集電極發射極。SCR的NPN雙極電晶體Q2由N-井區72構成,作為集電極,P-井80作為基極,N+區78作為發射極。PNP電晶體Q1的基極與NPN電晶體Q2的集電極相同,NPN電晶體Q2的基極與PNP電晶體Q1的集電極相同。這樣一來,所形成的SCR帶有P+區62作為陽極,N+區78作為陰極,P-井80作為SCR的控制端。SCR的陽極通過金屬接頭87電連接到I/O端口I/O1,SCR的陰極通過金屬接頭89電連接到節點N1。P-井80通過重摻雜P+接觸區82電連接到節點N1。
TVS電路100的觸發電壓由N+區76和P-井80的擊穿電壓決定。當突波電壓加載到I/O端口I/O1時,高端轉向二極體DH1正向偏置,電流流至N-井區72和N+區76。當足夠大的電流通過N-井區72和N+區76流至P-井80時,SCR的PNP電晶體Q1被觸發,並開始傳導。連續的電流將進一步觸發SCR的NPN電晶體Q2接通SCR動作,以傳導突波電流。電流流經合併的二極體/箝位元件MDH1,高端轉向二極體DH2主要在水平方向上,以確保低電阻並改善箝位。
在上述實施例中,利用N+基材,在半導體結構中製備TVS電路。在其他實施例中,通過相應地改變其他層的極性,可以製成P+基材。第7圖在本發明的可選實施例中,使用合併二極體/箝位元件結構的一部分TVS電路的剖面圖。第7a圖所示的TVS電路110與第6a圖所示的TVS電路100相同。然而,第7圖所示的TVS電路110是製備在P+基材51上,而不是像第6圖那樣製備在N+基材上。
參見第7圖,TVS電路110製備在P+基材51上。一個P-型外延層55形成在P+基材51上。然後,N-型外延層(NBL)56和降低表面電場N-型掩埋層(R-NBL)57選擇性地形成在P-型外延層55上。然後,第二個P-型外延層59形成在N和P-型掩埋層上。從而製成用於製備TVS電路的半導體結構。
在第7圖所示的TVS電路110中,(與低端轉向二極體DL1類似的)高端轉向二極體DH2形成在一個主動區中,主動區被溝槽隔離結構60隔開。轉向二極體作為一個PN結二極體,其陽極由P-外延層59中的P+區74構成,陰極由N-型區65構成。金屬接頭89通過電介質層86到P+區74,形成陽極端口。在本實施例中,利用N-型補償區通常使用的摻雜水平製備N-型區65,因此也稱為NCOMP區65。NCOMP區65的摻雜水平高於P-型外延層59的摻雜水平,但低於重摻雜N+區68,重摻雜N+區68用於形成到NCOMP區65的歐姆接觸。在一個實施例中,NCOMP區65的摻雜水平為1×1013 cm-3 至1×1015 cm-3 ,N-井區72的摻雜水平約為1×1016 cm-3 至5×1016 cm-3 。金屬接頭88形成在電介質層86中,到N+區68,以形成陰極端口。在運行過程中,在0V偏壓下,從NCOMP區65到P-外延層55形成一個垂直耗盡區,以降低通過I/O端口I/O2所示的垂直寄生電容。由於R-NBL層較高的摻雜水平,在0V偏壓下,R-NBL層57被NCOMP區65完全耗盡或部分耗盡。即使R-NBL層57僅部分耗盡,端口I/O2可見兩個電容器串聯,代表一個較小的電容。
在合併的二極體/箝位元件MDH1中,用於高端轉向二極體的PN結由N-井區72和P-井區81構成。從N-井區72到P-外延層55的整個垂直結區域在0V偏壓下耗盡,以降低通過I/O端口I/O1可見的垂直寄生電容。
同時,箝位元件作為一個SCR,與高端轉向二極體集成。更確切地說,SCR的PNP雙極電晶體Q1由P+區74構成,作為發射極,N-井區72作為基極,P-井區81作為集電極。P-井區81比P-外延層59更加重摻雜,但比P+區74更加輕摻雜。在一個實施例中,P-井區81的摻雜水平約為1×1016 cm-3 至5×1016 cm-3 。SCR的NPN雙極電晶體由N-井區72構成,作為集電極,P-井區81作為基極,N+區78作為發射極。PNP電晶體Q1 的基極與NPN電晶體Q2的集電極相同,NPN電晶體Q2的基極與PNP電晶體Q1的集電極相同。這樣一來,SCR帶有P+區74作為陽極,N+區78作為陰極,P-井區81作為SCR的控制端。SCR的陽極通過金屬接頭87電連接到I/O端口I/O1,SCR的陰極通過金屬接頭89電連接到節點N1。P-井區81通過重摻雜P+接觸區82電連接到節點N1。
在其他實施例中,第7圖所示的TVS電路可以不需要N-型掩埋層56就能製備。第8圖表示在本發明的可選實施例中,使用一個合併的二極體/箝位元件結構的一部分TVS電路的剖面圖。第8a圖所示的TVS電路120與第6a圖和第7a圖所示的TVS電路100與110相同。參見第8a圖,第8圖所示的TVS電路120製備方式與第7圖所示的TVS電路110的製備方式相同,除了省略了N-型掩埋層56之外。在這種情況下,N-井將完全耗盡P-型外延層55和59的垂直區域,以減小垂直寄生電容。
第9圖表示在本發明的可選實施例中,使用一個合併的二極體/箝位元件結構的一部分TVS電路的剖面圖。第9a圖表示在某些實施例中,使用合併的二極體/箝位元件結構的TVS電路130的電路圖。參見第9a圖,TVS電路130包含兩組轉向二極體和合併元件,耦合後為兩個輸入-輸出(I/O)端口I/O1和I/O2提供突波保護。更確切地說,用於I/O端口I/O1的低端轉向二極體和用於I/O端口I/O2的高端轉向二極體都利用一個合併的二極體-箝位元件製成,分別用MDL1和MDH2表示。沒有使用單獨的箝位元件或箝位電路。取而代之的是,箝位元件在每個I/O端口,與一個轉向二極體合併在一起。
第9圖所示的剖面圖表示TVS電路130的電路圖,包含高端轉向二極體DH1和合併的二極體-箝位元件MDH2。參見第9圖,TVS電路130製備在N+基材50上。在本實施例中,N-型外延層52形成在N+基材50上。在可選實施例中,P-型外延層可以取代N-型外延層形成在N+基材50上。然後,N-型掩埋層(NBL)56和降低表面電場P-型掩埋層(R-PBL)54選擇性地形成在N-型外延層52上。然後,第二個N-型外延層58形成在N和P-型掩埋層上。因此,形成了用於製備TVS電路的半導體結構。第9圖所示的半導體結構與第5圖和第6圖所示的結構類似。
在TVS電路130中,高端轉向二極體DH1(與低端轉向二極體DL2類似)的製備方式與第6圖所示的TVS電路100中的轉向二極體的製備方式類似,但沒有第6圖所示TVS電路100中使用的P-型外延層53。在運行過程中,從PCOMP區64到N-外延層52在0V偏壓下形成一個垂直耗盡區,以降低通過I/O端口I/O1所示的垂直寄生電容。
在合併的二極體/箝位元件MDH2中,用於高端轉向二極體的PN結由P+區74形成,到N-井區72。從N-井區72到N-外延層52在0V偏壓下形成一個垂直耗盡區,以降低通過I/O端口I/O1所示的垂直寄生電容。
同時,箝位元件作為一個SCR,與高端轉向二極體集成。更確切地說,SCR的PNP雙極電晶體Q1由P+區74構成,作為發射極,N-井區72作為基極,P-井區81作為集電極。SCR的NPN雙極電晶體Q2由N-井區72構成,作為集電極,P-井區80作為基極,N+區78作為發射極。PNP電晶體Q1 的基極與NPN電晶體Q2的集電極相同,NPN電晶體Q2的基極與PNP電晶體Q1的集電極相同。這樣一來,SCR帶有P+區74作為陽極,N+區78作為陰極,P-井區80作為SCR的控制端。SCR的陽極通過金屬接頭89電連接到節點N1,SCR的陰極通過金屬接頭88電連接到I/O端口I/O2。P-井區80通過重摻雜P+接觸區82電連接到I/O端口I/O2。
第10圖表示在本發明的可選實施例中,使用一個合併的二極體/箝位元件結構的一部分TVS電路的剖面圖。第10a圖所示的TVS電路140與第9a圖所示的TVS電路130相同。參見第10圖,第10圖所示的TVS電路140製備方式與第9圖所示的TVS電路130的製備方式類似,除了使用P-型外延層55和59代替第9圖中的N-型外延層52和58之外。確切地說,TVS電路110製備在N+基材50上。P-型外延層55形成在N+基材50上。然後,N-型外延層(NBL)56和降低表面電場N-型掩埋層(R-NBL)57選擇性地形成在P-型外延層55上。然後,第二個P-型外延層59形成在N和P-型掩埋層上。從而製成了用於製備TVS電路的半導體結構。
在TVS電路140中,高端轉向二極體DH1(與低端轉向二極體DL2類似)形成在主動區中,主動區被溝槽隔離結構60隔開。轉向二極體用作PN結二極體,其陽極由P-外延層59中的P+區62構成,陰極由N-型區65構成。金屬接頭穿過電介質層86形成到P+區74,以構成陽極端口。在本實施例中,N-型區65使用N-型補償區通常使用的摻雜水平製成,因此也稱為NCOMP區65。NCOMP區65的摻雜水平高於P-型外延層59的摻雜水平,但低於用於製備到NCOMP區65的歐姆接觸的重摻雜N+區68。在一個實施例中,NCOMP區65的摻雜水平為1×1013 cm-3 至1×1015 cm-3 ,N-井區72的摻雜水平為1×1016 cm-3 至5×1016 cm-3 。金屬接頭89製備在電介質層86中,到N+區68,以構成陰極端口。在運行過程中,在0V偏壓下,從NCOMP區65到P-外延層55形成一個垂直的耗盡區,以降低通過I/O端口I/O2所示的垂直寄生電容。在0V偏壓下,由NCOMP區65完全耗盡R-NBL層57。
在合併的二極體/箝位元件MDH2中,用於高端轉向二極體的PN結由N-井區72形成,到P-井區81。在0V偏壓下,從N-井區72到P-外延層55的整個垂直結區耗盡,以降低通過I/O端口I/O1所示的垂直寄生電容。
同時,箝位元件作為一個SCR,與高端轉向二極體集成。更確切地說,SCR的PNP雙極電晶體Q1由P+區74構成,作為發射極,N-井區72作為基極,P-井區81作為集電極。P-井區81比P-外延層59更加重摻雜,但比P+區74更加輕摻雜。在一個示例中,P-井區的摻雜水平約為1×1016 cm-3 至5×1016 cm-3。SCR的NPN雙極電晶體Q2由N-井區72構成,作為集電極,P-井區81作為基極,N+區78作為發射極。PNP電晶體Q1 的基極與NPN電晶體Q2的集電極相同,NPN電晶體Q2的基極與PNP電晶體Q1的集電極相同。這樣一來,SCR帶有P+區74作為陽極,N+區78作為陰極,P-井區81作為SCR的控制端。SCR的陽極通過金屬接頭89電連接到節點N1,SCR的陰極通過金屬接頭88電連接到I/O端口I/O2。P-井區81通過重摻雜P+接觸區82電連接到I/O端口I/O2。
在第10圖所示的實施例中,使用的是N+基材。在可選實施例中,可以使用P+基材,如第7圖所示的實施例。
雖然為了表述清楚,以上內容對實施例進行了詳細介紹,但是本發明並不侷限於上述細節。實施本發明還有許多可選方案。文中的實施例僅用於解釋說明,不用於侷限。
儘管本發明的內容已經通過上述較佳地實施例作了詳細介紹,但應當認識到上述的描述不應被認為是對本發明的限制。在本領域具有通常知識者閱讀了上述內容後,對於本發明的多種修改和替代都將是顯而易見的。因此,本發明的保護範圍應由所附的申請專利範圍來限定。
10、30‧‧‧TVS電路12‧‧‧箝位電路、逆變器14‧‧‧公共節點20‧‧‧TVS電路、箝位電路22‧‧‧箝位電路、箝位元件32‧‧‧箝位電路50‧‧‧N+基材51‧‧‧P+基材52‧‧‧N-型外延層、N-外延層53‧‧‧P-型外延層、P-型掩埋層54‧‧‧P-型掩埋層、R-PBL層、R-PBL基極55‧‧‧P-型外延層、P-外延層56‧‧‧N-型外延層、N-型掩埋層57‧‧‧N-型掩埋層、R-NBL層58‧‧‧N-型外延層、N-外延層、N+區59‧‧‧P-型外延層、P-外延層60‧‧‧溝槽隔離結構62‧‧‧P+區、P+64‧‧‧PCOMP區、PCOMP、P-型區、陽極65‧‧‧N-型區、NCOMP區66‧‧‧鎢、陰極端68‧‧‧N+發射極、N+區70‧‧‧N+接觸區72‧‧‧N-井區74‧‧‧P+區76‧‧‧N+汲極、N+區、N+汲極區78‧‧‧N+區80‧‧‧P-井81‧‧‧P-井區82‧‧‧P+接觸區84‧‧‧閘極86‧‧‧電介質層87‧‧‧金屬接頭、陰極端、陽極端88‧‧‧陰極端、金屬接頭89‧‧‧金屬接頭90‧‧‧金屬接頭、陰極端、陽極端100、110、120、130、140‧‧‧TVS電路C1‧‧‧電容器DC1、DH1、DH2、DL1、DL2‧‧‧二極體DC2‧‧‧可控矽整流器I/O1‧‧‧端口、終端、端I/O2‧‧‧端口、終端、端M1‧‧‧電晶體、NMOS、NMOS電晶體MDH1‧‧‧合併的二極體-箝位元件、合併二極體MDL2‧‧‧合併的二極體-箝位元件N1、N2‧‧‧節點Q1‧‧‧PNP電晶體、PNP雙極電晶體Q2‧‧‧NPN電晶體、NPN雙極電晶體R1‧‧‧電阻R2‧‧‧電阻R3‧‧‧電阻VBR‧‧‧擊穿電壓VHOLD‧‧‧保持電壓VRWM‧‧‧操作電壓
第1圖表示本發明的某些實施例中,雙向TVS保護電路的電路圖。 第2圖表示在本發明的實施例中,雙向TVS保護電路的電路圖。 第3圖表示在本發明的實施例中,雙向TVS保護電路的電路圖。 第4圖表示在本發明的實施例中,雙向TVS電路的電流-電壓性能。 第5圖及第5a圖分別表示在本發明的實施例中,一部分TVS電路的剖面圖及電路圖。 第6圖及第6a圖分別表示在本發明的實施例中,使用合併的二極體/箝位元件結構的一部分TVS電路的剖面圖及電路圖。 第7圖及第7a圖分別表示在本發明的可選實施例中,使用合併的二極體/箝位元件結構的一部分TVS電路的剖面圖及電路圖。 第8圖及第8a圖分別表示在本發明的可選實施例中,使用合併的二極體/箝位元件結構的一部分TVS電路的剖面圖及電路圖。 第9圖及第9a圖分別表示在本發明的可選實施例中,使用合併的二極體/箝位元件結構的一部分TVS電路的剖面圖及電路圖。 第10圖及第10a圖分別表示在本發明的可選實施例中,使用合併的二極體/箝位元件結構的一部分TVS電路的剖面圖及電路圖。
10‧‧‧TVS電路
12‧‧‧箝位電路、逆變器
DC1、DH1、DH2、DL1、DL2‧‧‧二極體
DC2‧‧‧可控矽整流器
I/O1‧‧‧端口、終端、端
I/O2‧‧‧端口、終端、端
N1、N2‧‧‧節點

Claims (20)

  1. 一種雙向瞬態電壓抑制器(TVS)元件,包含: 一半導體層,包含一第一導電類型N的第一外延層,導電類型相反的第一掩埋層和第二掩埋層形成在所選區域的第一外延層上,第一導電類型的第二外延層形成在第一掩埋層和第二掩埋層上; 複數個主動區,其形成在半導體層中,複數個主動區藉由隔離結構相互隔離; 一形成在第一主動區中的第一二極體,一形成在第二個主動區中的第二二極體,第一主動區和第二主動區都形成在半導體層的一區域中,該區域包含與第一導電類型相反的第二導電類型P的第二掩埋層,每個第一二極體和第二二極體都包含一形成在第二外延層中的第二導電類型的第一區域,第一區域為第一二極體的陽極,第二外延層為第一二極體的陰極,其中每個第一主動區和第二主動區中的第二掩埋層和第一外延層、第二外延層在0V偏壓下基本耗盡,降低了各自二極體陽極處的垂直寄生電容; 一箝位元件,形成在複數個主動區的第三主動區中,第三主動區形成在半導體層的一區域中,該區域包含第一導電類型的第一掩埋層,箝位元件包含一連接二極體的NMOS晶體管,與具有陽極、陰極和閘極的二極體觸發的可控矽整流器(SCR)集成在一起; 其中第一個二極體的陽極耦合到第一個受保護的節點上,第二個二極體的陰極耦合到第二個受保護的節點,第一個二極體的陰極耦合到SCR的陽極,該第二個二極體的陽極耦合到SCR的陰極,根據其中一個受保護節點上加載的電壓超過第一電壓電平,二極體連接的NMOS電晶體觸發SCR處的電流,SCR在相應受保護的節點上將電壓箝制在箝位電壓。
  2. 如申請專利範圍第1項所述的雙向瞬態電壓抑制器(TVS)元件,其中第一區域包含一第二導電類型的重摻雜區,其形成在第二導電類型的輕摻雜區中,輕摻雜區和第二掩埋層用於在零伏偏壓下耗盡第一外延層和第二外延層。
  3. 如申請專利範圍第1項所述的雙向瞬態電壓抑制器(TVS)元件,其中每個第一二極體和第二二極體都包含一第一導電類型的第二區域,每個第一二極體和第二二極體都被重摻雜形成在第二外延層中,並與第一區域隔開。
  4. 如申請專利範圍第3項所述的雙向瞬態電壓抑制器(TVS)元件,其中每個第一二極體和第二二極體進一步包含一形成在第二區域中的鎢插頭,鎢插頭填充第二區域中的一淺溝槽。
  5. 如申請專利範圍第1項所述的雙向瞬態電壓抑制器(TVS)元件,其中箝位元件包含: 一第一導電類型的第一井,其形成在第二外延層中; 一第二導電類型的第二井,其形成在第一井附近的第二外延層中,第二井構成SCR的閘極; 一第二導電類型的第三區域,其形成在第一井中並且重摻雜,第三區域構成SCR的陽極; 一第一導電類型的第四區域,其與第一井和第二井相接觸,第四區域構成NMOS電晶體的汲極; 一第一導電類型的第五區域,其形成在第二井中,第五區域作為NMOS電晶體的源極,第五區域構成SCR的陰極;以及 一閘極電極,其通過閘極電介質層與半導體層絕緣,並且位於第四區域和第五區域之間,閘極電極電連接到第四區域。
  6. 如申請專利範圍第1項所述的雙向瞬態電壓抑制器(TVS)元件,進一步包含一第一導電類型且重摻雜的半導體基材,半導體層形成在半導體基材上。
  7. 如申請專利範圍第1項所述的雙向瞬態電壓抑制器(TVS)元件,其中隔離結構包含溝槽隔離結構。
  8. 如申請專利範圍第7項所述的雙向瞬態電壓抑制器(TVS)元件,其中每個溝槽隔離結構都包含一氧化物填充溝槽。
  9. 如申請專利範圍第7項所述的雙向瞬態電壓抑制器(TVS)元件,其中每個溝槽隔離結構都包含一內襯氧化層並用多晶矽層填充的溝槽。
  10. 如申請專利範圍第1項所述的雙向(TVS)元件,其中第一導電類型包含N-型導電類型,第二導電類型包含P-型導電類型。
  11. 一種雙向瞬態電壓抑制器(TVS)元件,包含: 一半導體層,包含一第一導電類型N的第一外延層,具有相反導電類型的第一掩埋層和第二掩埋層形成在所選區域的第一外延層上,以及,一第一導電類型的第二外延層形成在第一掩埋層和第二掩埋層上; 複數個主動區,其形成在半導體層中,複數個主動區通過隔離結構相互隔離; 一第一二極體,形成在複數個主動區的第一主動區中,第一主動區形成在半導體層的一包含第二導電類型P的第二掩埋層的區域中,第二導電類型與第一導電類型相反,第一二極體包含一形成在第二外延層中的第二導電類型的第一區域,第一區域作為第一二極體的陽極,第二外延層作為陰極,其中在第一主動區中的第二掩埋層和第一外延層、第二外延層在零伏偏壓下基本耗盡,降低了第一二極體陽極處的垂直寄生電容; 一合併二極體/箝位元件,其形成在複數個主動區的第二主動區中,第二主動區形成在半導體層中包含第一導電類型的第一掩埋層和第二導電類型的第二掩埋層的一區域中,合併二極體/箝位元件包含一第二二極體,與一可控矽整流器SCR集成在一起,第二二極體形成在第二導電類型的第二區域中,第二區域形成在第二掩埋層上方的第二外延層中,第二區域作為第二二極體的陽極,第二外延層作為陰極,SCR具有一作為第二區域的陽極、一陰極以及一閘極,其中第二主動區中的第二掩埋層和第一外延層、第二外延層在零伏偏壓下基本耗盡,降低了第二二極體陽極處的垂直寄生電容; 其中第二二極體的陽極耦合到第一個受保護的節點上,第一二極體的陰極耦合到第二個受保護的節點上,第二二極體的陽極耦合到SCR的陽極上,第一二極體的陽極耦合到SCR的陰極上,根據其中一個受保護節點上加載的電壓超過第一電壓電平時,SCR導通電流,並將各自受保護節點處的電壓箝制在箝位電壓下。
  12. 如申請專利範圍第11項所述的雙向瞬態電壓抑制器(TVS)元件,其中合併的二極體/箝位元件進一步包含: 一第一導電類型的第一井,其形成在第一掩埋層上方的第二外延層中,並與第二區域隔開; 一第二導電類型的第二井,其形成在第一井附近的第二外延層中,第二井構成SCR的閘極; 一第一導電類型的第三區域,其與第一井和第二井相接觸;以及 一第一導電類型的第四區域,其形成在第二井中,第四區域構成SCR的陰極。
  13. 如申請專利範圍第11項所述的雙向瞬態電壓抑制器(TVS)元件,其中第一主動區進一步包含一第二導電類型的第三掩埋層,形成在第二掩埋層下方,第三掩埋層比第二掩埋層更加重摻雜。
  14. 如申請專利範圍第11項所述的雙向瞬態電壓抑制器(TVS)元件,其中第一區域包含一第二導電類型的重摻雜區,其形成在第二導電類型的輕摻雜區中,輕摻雜區和第二掩埋層用於在零伏偏壓下耗盡第一外延層和第二外延層。
  15. 如申請專利範圍第11項所述的雙向瞬態電壓抑制器(TVS)元件,其中第一二極體進一步包含一第一導電類型的第五區域,其重摻雜形成在第二外延層中,並與第一區域隔開。
  16. 如申請專利範圍第15項所述的雙向瞬態電壓抑制器(TVS)元件,其中第一二極體進一步包含一形成在第五區域中的鎢插頭,鎢插頭填充第二區域中的淺溝槽。
  17. 如申請專利範圍第11項所述的雙向瞬態電壓抑制器(TVS)元件,進一步包含一第一導電類型且重摻雜的半導體基材,半導體層形成在半導體基材上。
  18. 如申請專利範圍第11項所述的雙向瞬態電壓抑制器(TVS)元件,其中隔離結構包含由氧化物填充的溝槽隔離結構。
  19. 如申請專利範圍第11項所述的雙向瞬態電壓抑制器(TVS)元件,其中隔離結構包含溝槽隔離結構,每個溝槽都內襯一氧化層並用多晶矽層填充。
  20. 如申請專利範圍第11項所述的雙向瞬態電壓抑制器(TVS)元件,其中第一導電類型包含N-型導電類型,第二導電類型包含P-型導電類型。
TW107118050A 2017-05-25 2018-05-25 高電容雙向瞬態電壓抑制器 TWI683495B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US15/605,662 US10062682B1 (en) 2017-05-25 2017-05-25 Low capacitance bidirectional transient voltage suppressor
US15/605,662 2017-05-25

Publications (2)

Publication Number Publication Date
TW201902066A TW201902066A (zh) 2019-01-01
TWI683495B true TWI683495B (zh) 2020-01-21

Family

ID=63208298

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107118050A TWI683495B (zh) 2017-05-25 2018-05-25 高電容雙向瞬態電壓抑制器

Country Status (3)

Country Link
US (6) US10062682B1 (zh)
CN (2) CN116316507A (zh)
TW (1) TWI683495B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI725729B (zh) * 2020-02-05 2021-04-21 台灣茂矽電子股份有限公司 二極體結構及其製作方法

Families Citing this family (32)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108242802A (zh) * 2016-12-23 2018-07-03 华为技术有限公司 接口防护电路及设备接口
CN111213241B (zh) * 2018-06-30 2023-09-22 魏进 半导体器件、半导体设备及其制造方法
US10903204B2 (en) * 2018-07-24 2021-01-26 Amazing Microelectronic Corp. Lateral transient voltage suppressor device
CN109148442B (zh) * 2018-09-04 2021-01-05 广东晨晞电力科技有限公司 一种电压抑制器及其制备方法
CN209250234U (zh) * 2018-09-13 2019-08-13 重庆惠科金渝光电科技有限公司 保护电路
US10825805B2 (en) * 2018-10-26 2020-11-03 Alpha & Omega Semiconductor (Cayman) Ltd. Low capacitance transient voltage suppressor including a punch-through silicon controlled rectifier as low-side steering diode
CN109346465B (zh) * 2018-11-14 2023-11-14 无锡欣昱微电子有限公司 一种低箝位保护器件结构及其制作方法
KR102103195B1 (ko) * 2018-12-18 2020-05-29 주식회사 케이이씨 트리거 타입 쇼클리 다이오드 구조를 이용한 양방향 로우 클램핑 과도 전압 억제 소자 및 그 제조 방법
CN110164954A (zh) * 2019-03-25 2019-08-23 无锡力芯微电子股份有限公司 双向瞬态电压抑制器及其制造方法
JP7260153B2 (ja) * 2019-03-29 2023-04-18 ラピスセミコンダクタ株式会社 半導体装置、およびその製造方法
US11276688B2 (en) * 2019-06-03 2022-03-15 Texas Instruments Incorporated Monolithic multi-channel diode array
CN110571279A (zh) * 2019-07-01 2019-12-13 上海长园维安微电子有限公司 一种可控硅门极与阳极短接的低正向钳位电压开关二极管
CN110571776B (zh) * 2019-07-10 2021-09-14 上海艾为电子技术股份有限公司 一种浪涌保护电路
TWI765166B (zh) * 2019-07-16 2022-05-21 源芯半導體股份有限公司 暫態電壓抑制元件
JP2021022687A (ja) * 2019-07-30 2021-02-18 セイコーエプソン株式会社 静電気保護回路
TWI710096B (zh) * 2019-09-04 2020-11-11 智原科技股份有限公司 靜電放電防護裝置
US11342835B2 (en) * 2020-01-07 2022-05-24 Texas Instruments Incorporated Surge protection for digital input module
US11362083B2 (en) 2020-02-11 2022-06-14 Semtech Corporation TVS diode circuit with high energy dissipation and linear capacitance
CN111312710B (zh) * 2020-04-03 2024-04-26 欧跃半导体(西安)有限公司 一种低残压低容值的esd器件及制备方法
US11532610B2 (en) * 2020-06-24 2022-12-20 Amazing Microelectronic Corp. Electrostatic discharge protection structure and electrostatic discharge protection circuit with low parasitic capacitance thereof
CN113972181A (zh) * 2020-07-23 2022-01-25 苏州达晶半导体有限公司 低电容tvs二极管
CN113972194A (zh) * 2020-07-23 2022-01-25 苏州达晶半导体有限公司 双向tvs二极管
US11756953B2 (en) * 2021-03-05 2023-09-12 Taiwan Semiconductor Manufacturing Company, Ltd. Electrostatic discharge protection device
US12002890B2 (en) 2021-05-21 2024-06-04 Samsung Electronics Co., Ltd. Semiconductor protection device
US12087759B2 (en) * 2021-06-30 2024-09-10 Alpha And Omega Semiconductor International Lp Low capacitance two channel and multi-channel TVS with effective inter-connection
CN114664817A (zh) * 2022-03-07 2022-06-24 杭州士兰集昕微电子有限公司 瞬间电压抑制器件及其制造方法
US11942473B2 (en) * 2022-06-14 2024-03-26 Analog Devices, Inc. Electrostatic discharge protection for high speed transceiver interface
CN115241183B (zh) * 2022-09-15 2023-01-24 北京芯可鉴科技有限公司 电压钳位的超结器件及制造方法
CN115939132B (zh) * 2023-02-28 2023-05-16 成都吉莱芯科技有限公司 一种低电容双向esd保护器件及制作方法
CN116825778B (zh) * 2023-05-22 2024-05-14 上海晶岳电子有限公司 一种sgt mos工艺tvs器件及其制造方法
CN116564962B (zh) * 2023-07-04 2023-09-08 江苏游隼微电子有限公司 一种集成双向tvs的cmos器件及其制备方法
CN116581122B (zh) * 2023-07-14 2023-09-12 江苏应能微电子股份有限公司 一种垂直型双向scr低电容tvs器件

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6586317B1 (en) * 2001-05-08 2003-07-01 National Semiconductor Corporation Method of forming a zener diode in a npn and pnp bipolar process flow that requires no additional steps to set the breakdown voltage
TW200642048A (en) * 2005-05-19 2006-12-01 Concord Semiconductor Corp Package structure of bipolar transient voltage suppressor
TW200828714A (en) * 2006-10-02 2008-07-01 Harris Stratex Networks Operating Corp Signal distribution and surge detection and protection module and method
US7538997B2 (en) * 2006-05-31 2009-05-26 Alpha & Omega Semiconductor, Ltd. Circuit configurations to reduce snapback of a transient voltage suppressor
US7781826B2 (en) * 2006-11-16 2010-08-24 Alpha & Omega Semiconductor, Ltd. Circuit configuration and manufacturing processes for vertical transient voltage suppressor (TVS) and EMI filter
US7863995B2 (en) * 2007-06-16 2011-01-04 Alpha & Omega Semiconductor Ltd. Methods of achieving linear capacitance in symmetrical and asymmetrical EMI filters with TVS
US8218276B2 (en) * 2006-05-31 2012-07-10 Alpha and Omega Semiconductor Inc. Transient voltage suppressor (TVS) with improved clamping voltage
US8698196B2 (en) * 2011-06-28 2014-04-15 Alpha And Omega Semiconductor Incorporated Low capacitance transient voltage suppressor (TVS) with reduced clamping voltage

Family Cites Families (36)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3609413A (en) * 1969-11-03 1971-09-28 Fairchild Camera Instr Co Circuit for the protection of monolithic silicon-controlled rectifiers from false triggering
US4633283A (en) * 1985-03-11 1986-12-30 Rca Corporation Circuit and structure for protecting integrated circuits from destructive transient voltages
US6909149B2 (en) * 2003-04-16 2005-06-21 Sarnoff Corporation Low voltage silicon controlled rectifier (SCR) for electrostatic discharge (ESD) protection of silicon-on-insulator technologies
US7880223B2 (en) 2005-02-11 2011-02-01 Alpha & Omega Semiconductor, Ltd. Latch-up free vertical TVS diode array structure using trench isolation
US7656003B2 (en) * 2006-08-25 2010-02-02 Hvvi Semiconductors, Inc Electrical stress protection apparatus and method of manufacture
US7554839B2 (en) 2006-09-30 2009-06-30 Alpha & Omega Semiconductor, Ltd. Symmetric blocking transient voltage suppressor (TVS) using bipolar transistor base snatch
US8431958B2 (en) * 2006-11-16 2013-04-30 Alpha And Omega Semiconductor Ltd Optimized configurations to integrate steering diodes in low capacitance transient voltage suppressor (TVS)
US9793256B2 (en) * 2006-11-30 2017-10-17 Alpha And Omega Semiconductor Incorporated Optimized configurations to integrate steering diodes in low capacitance transient voltage suppressor (TVS)
US8981425B2 (en) * 2013-04-24 2015-03-17 Alpha And Omega Semiconductor Incorporated Optimized configurations to integrate steering diodes in low capacitance transient voltage suppressor (TVS)
US8120887B2 (en) * 2007-02-28 2012-02-21 Alpha & Omega Semiconductor, Ltd. MOS transistor triggered transient voltage suppressor to provide circuit protection at a lower voltage
US7795987B2 (en) 2007-06-16 2010-09-14 Alpha & Omega Semiconductor, Ltd. Methods of achieving linear capacitance in symmetrical and asymmetrical EMI filters with TVS
US8247839B2 (en) * 2008-07-09 2012-08-21 Sofics Bvba ESD protection device with increased holding voltage during normal operation
US7989923B2 (en) * 2008-12-23 2011-08-02 Amazing Microelectronic Corp. Bi-directional transient voltage suppression device and forming method thereof
US8338854B2 (en) * 2009-03-31 2012-12-25 Alpha And Omega Semiconductor Incorporated TVS with low capacitance and forward voltage drop with depleted SCR as steering diode
US8288839B2 (en) * 2009-04-30 2012-10-16 Alpha & Omega Semiconductor, Inc. Transient voltage suppressor having symmetrical breakdown voltages
US9520486B2 (en) * 2009-11-04 2016-12-13 Analog Devices, Inc. Electrostatic protection device
US8501580B2 (en) * 2010-02-26 2013-08-06 Jerry Hu Process of fabricating semiconductor device with low capacitance for high-frequency circuit protection
US8665571B2 (en) * 2011-05-18 2014-03-04 Analog Devices, Inc. Apparatus and method for integrated circuit protection
US8431959B2 (en) * 2010-10-19 2013-04-30 Semiconductor Components Industries, Llc Method of forming an ESD protection device and structure therefor
US20140167099A1 (en) * 2011-03-10 2014-06-19 Qpx Gmbh Integrated circuit including silicon controlled rectifier
CN102176624B (zh) * 2011-03-11 2015-01-07 上海长园维安微电子有限公司 低电容低钳位过压保护器件
US8431999B2 (en) * 2011-03-25 2013-04-30 Amazing Microelectronic Corp. Low capacitance transient voltage suppressor
US8785971B2 (en) * 2011-11-23 2014-07-22 Amazing Microelectronic Corp. Transient voltage suppressor without leakage current
US8796729B2 (en) * 2012-11-20 2014-08-05 Analog Devices, Inc. Junction-isolated blocking voltage devices with integrated protection structures and methods of forming the same
US8835977B2 (en) * 2012-12-19 2014-09-16 Alpha And Omega Semiconductor Incorporated TVS with low capacitance and forward voltage drop with depleted SCR as steering diode
TWI627812B (zh) * 2013-04-05 2018-06-21 美商線性科技股份有限公司 電壓補償主動電池平衡的裝置、系統及方法
US9263619B2 (en) * 2013-09-06 2016-02-16 Infineon Technologies Ag Semiconductor component and method of triggering avalanche breakdown
US20150123240A1 (en) * 2013-11-07 2015-05-07 Addison R. Crockett Semiconductor Device and Method of Forming Shallow P-N Junction with Sealed Trench Termination
US9438033B2 (en) * 2013-11-19 2016-09-06 Analog Devices, Inc. Apparatus and method for protecting RF and microwave integrated circuits
TWI563627B (en) * 2014-06-13 2016-12-21 Richtek Technology Corp Transient voltage suppression device and manufacturing method thereof
US9673187B2 (en) * 2015-04-07 2017-06-06 Analog Devices, Inc. High speed interface protection apparatus
CN105261616B (zh) * 2015-09-22 2018-05-11 矽力杰半导体技术(杭州)有限公司 瞬态电压抑制器及其制造方法
US9583586B1 (en) * 2015-12-22 2017-02-28 Alpha And Omega Semiconductor Incorporated Transient voltage suppressor (TVS) with reduced breakdown voltage
US9831233B2 (en) * 2016-04-29 2017-11-28 Analog Devices Global Apparatuses for communication systems transceiver interfaces
US10263419B2 (en) * 2016-06-15 2019-04-16 Infineon Technologies Ag Transient voltage protection circuits, devices, and methods
US10608431B2 (en) * 2017-10-26 2020-03-31 Analog Devices, Inc. Silicon controlled rectifier dynamic triggering and shutdown via control signal amplification

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6586317B1 (en) * 2001-05-08 2003-07-01 National Semiconductor Corporation Method of forming a zener diode in a npn and pnp bipolar process flow that requires no additional steps to set the breakdown voltage
TW200642048A (en) * 2005-05-19 2006-12-01 Concord Semiconductor Corp Package structure of bipolar transient voltage suppressor
US7538997B2 (en) * 2006-05-31 2009-05-26 Alpha & Omega Semiconductor, Ltd. Circuit configurations to reduce snapback of a transient voltage suppressor
US8218276B2 (en) * 2006-05-31 2012-07-10 Alpha and Omega Semiconductor Inc. Transient voltage suppressor (TVS) with improved clamping voltage
TW200828714A (en) * 2006-10-02 2008-07-01 Harris Stratex Networks Operating Corp Signal distribution and surge detection and protection module and method
US7781826B2 (en) * 2006-11-16 2010-08-24 Alpha & Omega Semiconductor, Ltd. Circuit configuration and manufacturing processes for vertical transient voltage suppressor (TVS) and EMI filter
US7863995B2 (en) * 2007-06-16 2011-01-04 Alpha & Omega Semiconductor Ltd. Methods of achieving linear capacitance in symmetrical and asymmetrical EMI filters with TVS
US8698196B2 (en) * 2011-06-28 2014-04-15 Alpha And Omega Semiconductor Incorporated Low capacitance transient voltage suppressor (TVS) with reduced clamping voltage

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI725729B (zh) * 2020-02-05 2021-04-21 台灣茂矽電子股份有限公司 二極體結構及其製作方法
US11217706B2 (en) 2020-02-05 2022-01-04 Mosel Vitelic Inc. Diode structure and manufacturing method thereof

Also Published As

Publication number Publication date
US10373947B2 (en) 2019-08-06
US10937780B2 (en) 2021-03-02
US20230050292A1 (en) 2023-02-16
CN108962887A (zh) 2018-12-07
US20190304965A1 (en) 2019-10-03
US11990467B2 (en) 2024-05-21
US20240290777A1 (en) 2024-08-29
CN108962887B (zh) 2023-02-03
TW201902066A (zh) 2019-01-01
US11462532B2 (en) 2022-10-04
US10062682B1 (en) 2018-08-28
US20180342499A1 (en) 2018-11-29
CN116316507A (zh) 2023-06-23
US20210159223A1 (en) 2021-05-27

Similar Documents

Publication Publication Date Title
TWI683495B (zh) 高電容雙向瞬態電壓抑制器
US12021075B2 (en) Low capacitance transient voltage suppressor with a mos-triggered silicon controlled rectifier as high-side steering diode
US8558276B2 (en) Bottom source NMOS triggered zener clamp for configuring an ultra-low voltage transient voltage suppressor (TVS)
US10497697B2 (en) Low capacitance transient voltage suppressor
JP4401500B2 (ja) 静電放電における寄生バイポーラ効果を低減する半導体装置および方法
US10205017B2 (en) Bottom source NMOS triggered Zener clamp for configuring an ultra-low voltage transient voltage suppressor (TVS)
US9029910B2 (en) Programmable SCR for ESD protection
US8390096B2 (en) Adjustable holding voltage ESD protection device
JPS5943827B2 (ja) 保護回路
US20030205762A1 (en) Low voltage transient voltage suppressor and method of making
TWI777880B (zh) 具有高保持電壓的低電容瞬態電壓抑制器及設備
TWI398944B (zh) 設有位能障式稽納二極體之低壓暫態電壓抑制器
US20240321863A1 (en) Low capacitance transient voltage suppressor protection device