TWI681547B - 三維記憶結構以及其製作方法 - Google Patents

三維記憶結構以及其製作方法 Download PDF

Info

Publication number
TWI681547B
TWI681547B TW107136471A TW107136471A TWI681547B TW I681547 B TWI681547 B TW I681547B TW 107136471 A TW107136471 A TW 107136471A TW 107136471 A TW107136471 A TW 107136471A TW I681547 B TWI681547 B TW I681547B
Authority
TW
Taiwan
Prior art keywords
dimensional memory
region
insulating layer
layer
area
Prior art date
Application number
TW107136471A
Other languages
English (en)
Other versions
TW201926647A (zh
Inventor
霍宗亮
余德欽
周文斌
高永輝
Original Assignee
大陸商長江存儲科技有限責任公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 大陸商長江存儲科技有限責任公司 filed Critical 大陸商長江存儲科技有限責任公司
Publication of TW201926647A publication Critical patent/TW201926647A/zh
Application granted granted Critical
Publication of TWI681547B publication Critical patent/TWI681547B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/20Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/50EEPROM devices comprising charge-trapping gate insulators characterised by the boundary region between the core and peripheral circuit regions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/31051Planarisation of the insulating layers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/01Manufacture or treatment
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/20EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/40EEPROM devices comprising charge-trapping gate insulators characterised by the peripheral circuit region
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/20EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • H10B43/23EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
    • H10B43/27EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Semiconductor Memories (AREA)

Abstract

提供一種三維記憶結構以及其製作方法,包括下列步驟。於基底的第一區上形成三維記憶單元。於基底的第一區與第二區上形成第一絕緣層。對第一絕緣層進行第一平坦化製程。第一區上的第一絕緣層的上表面與第二區上的第一絕緣層的上表面於第一平坦化製程之後共平面。於第一平坦化製程之後,在第二區上形成周圍線路。藉此可避免形成三維記憶單元的製程對於周圍線路的影響。三維記憶結構的製作良率、電性表現以及可靠度可因此獲得提升。

Description

三維記憶結構以及其製作方法
本公開係關於一種三維(3D)記憶結構以及其製作方法,尤指一種包括三維記憶單元以及周圍線路的三維記憶結構以及其製作方法。
藉由改善的製程技術、線路設計、編程演算法與製作製程,可使平面式記憶單元按比例縮小至較小尺寸。然而,當記憶單元的特徵尺寸接近一最低極限時,平面式製程與製造技術面臨挑戰且造成成本昂貴。因此,平面式記憶單元的記憶密度達到了一上限。
三維記憶體構造可滿足平面式記憶單元的密度限制。三維記憶體構造包括一記憶陣列以及用以控制輸入記憶陣列的信號與自記憶陣列輸出的信號的周圍裝置。請參考第1圖。第1圖所繪示為一傳統三維記憶結構的示意圖。如第1圖所示,一三維記憶單元930以及一周圍線路920設置於一基底910上。三維記憶單元930的結構與周圍線路920的結構不同而需分開製作。一般來說,周圍線路920是於形成三維記憶單元930的步驟之前形成於基底910上。然而,以此製程順序會引起一些問題。舉例來說,當需使用熱處理或/及熱製程來形成三維記憶單元930時,周圍線路920的電性表現會受到這些熱處理或/及熱製程影響,而可能因此使得製造良率下降。此外,於形成三維記憶單元930的製程中所使用的 物質,像是氫或其他電漿或/及氣體可能擴散至周圍線路920中,而因此影響三維記憶結構的可靠度。另外,當周圍線路920的底部與三維記憶單元930的底部設置於基底910上大體上相同的高度時,由於結構與製程上的差異,周圍線路920與三維記憶單元930之間的高度差會很顯著,而由於部分的接觸開孔的深寬比(aspect ratio)過高而造成形成互連結構上的困難。
本公開提供一種三維(3D)記憶結構以及其製作方法。於基底上形成三維記憶單元、於基底以及三維記憶單元上形成第一絕緣層並對第一絕緣層平坦化之後再於基底上形成周圍線路。因此,可避免形成三維記憶單元對於周圍線路的影響,例如製程中的熱處理、電漿或/及氣體對於周圍線路的影響。三維記憶結構的製作良率、電性表現以及可靠度可因此獲得提升。
本公開的一實施例提供一三維記憶裝置的製作方法。此製作方法包括下列步驟。提供一基底,且基底上定義有一第一區與一第二區。於第一區上形成一三維記憶單元。於形成三維記憶單元之後,於基底上形成一第一絕緣層。第一絕緣層形成於基底的第一區與第二區上。對第一絕緣層進行一第一平坦化製程。第一區上的第一絕緣層的上表面與第二區上的第一絕緣層的上表面於第一平坦化製程之後共平面。於第一平坦化製程之後,在第二區上形成一周圍線路。
在一些實施例中,於第二區上形成周圍線路的步驟包括於位於第二區上的第一絕緣層上形成一半導體層,其中周圍線路形成於半導體層上。
在一些實施例中,於第二區上形成周圍線路的步驟更包括於位於第二區上的第一絕緣層中形成一凹陷,其中半導體層形成於凹陷中。
在一些實施例中,於第二區上形成周圍線路的步驟更包括於形成半 導體層之前,於凹陷中形成一絕緣膜,其中半導體層形成於凹陷中的絕緣膜上。
在一些實施例中,第二區上的半導體層的上表面高於第一區上的第一絕緣層的上表面或與第一區上的第一絕緣層的上表面共平面。
在一些實施例中,半導體層包括一矽半導體層,且半導體層與第二區上的第一絕緣層的一部分形成一絕緣體上矽(silicon-on-insulator,SOI)結構。
在一些實施例中,三維記憶結構的製作方法更包括於形成三維記憶單元之前,於基底上形成一場氧化物層,其中場氧化物層形成於第一區以及第二區上;以及於形成三維記憶單元之前,將位於第一區上的場氧化物層移除。
在一些實施例中,三維記憶結構的製作方法更包括於形成周圍線路之後,於基底上形成一第二絕緣層,其中第二絕緣層形成於第一區與第二區上;以及於三維記憶單元以及周圍線路之間形成一互連結構,其中互連結構部分形成於第二絕緣層中且部分形成於第二絕緣層上。
在一些實施例中,三維記憶結構的製作方法更包括於形成互連結構之前,對第二絕緣層進行一第二平坦化製程。
在一些實施例中,第一區包括一核心裝置區,且第二區包括一周圍線路區。
本公開的一實施例提供一種三維記憶結構。三維記憶結構包括一基底、一三維記憶單元、一第一絕緣層以及一周圍線路。基底上定義有一第一區與一第二區。三維記憶單元設置於基底的第一區上。第一絕緣層設置於三維記憶單元以及基底的第二區上。周圍線路設置於位於第二區之上的第一絕緣層上。
在一些實施例中,三維記憶結構更包括一半導體層設置於位於第二區上的第一絕緣層上,其中周圍線路設置於半導體層上。
在一些實施例中,三維記憶結構更包括一凹陷設置於位於第二區上的第一絕緣層中,其該半導體層設置於凹陷中。
在一些實施例中,三維記憶結構更包括一絕緣膜設置於凹陷中,其中半導體層設置於凹陷中的絕緣膜上。
在一些實施例中,第二區上的半導體層的上表面高於第一區上的第一絕緣層的上表面或與第一區上的第一絕緣層的上表面共平面。
在一些實施例中,半導體層包括一矽半導體層,且半導體層與第二區上的第一絕緣層的一部分形成一絕緣體上矽(silicon-on-insulator,SOI)結構。
在一些實施例中,三維記憶單元包括一三維NAND記憶單元、一三維NOR記憶單元、一DRAM單元或一三維XPoint記憶單元。
本公開一實施例提供一種三維記憶裝置,包括上述之三維記憶結構。
本公開一實施例提供一種電子裝置,包括上述之三維記憶裝置。
相關領域技術人員能通過本揭露的說明、申請專利範圍以及圖式了解本揭露的其他面向。
10‧‧‧基底
12‧‧‧場氧化物層
14‧‧‧氧化物層
20‧‧‧三維記憶單元
22‧‧‧記憶疊層
24‧‧‧磊晶結構
26‧‧‧記憶體串
30‧‧‧第一絕緣層
40‧‧‧凹陷
42‧‧‧絕緣膜
50‧‧‧半導體層
60‧‧‧周圍線路
70‧‧‧第二絕緣層
80‧‧‧互連結構
82‧‧‧第一接觸插塞
84‧‧‧第二接觸插塞
86‧‧‧導電層
100‧‧‧三維記憶結構
200‧‧‧三維記憶結構
910‧‧‧基底
920‧‧‧周圍線路
930‧‧‧三維記憶單元
R1‧‧‧第一區
R2‧‧‧第二區
S11‧‧‧步驟
S12‧‧‧步驟
S13‧‧‧步驟
S14‧‧‧步驟
S15‧‧‧步驟
併入本文中並且構成說明書的部分的附圖示出了本公開的實施例,並且與描述一起進一步用來對本公開的原理進行解釋,並且使相關領域技術人員能夠實施和使用本公開。
第1圖所繪示為一傳統三維記憶結構的示意圖。
第2圖所繪示為本公開第一實施例的三維記憶結構的製作方法的流程圖。
第3圖至第11圖所繪示為本公開第一實施例的三維記憶結構的製作方法的示意圖,其中第4圖繪示了第3圖之後的狀況示意圖;第5圖繪示了第4圖之後的狀況示意圖;第6圖繪示了第5圖之後的狀況示意圖;第7圖繪示了第6圖之後的狀況示意圖;第8圖繪示了第7圖之後的狀況示意圖;第9圖繪示了第8圖之後的 狀況示意圖;第10圖繪示了第9圖之後的狀況示意圖;第11圖繪示了第10圖之後的狀況示意圖。
第12圖所繪示為本公開第二實施例的三維記憶結構的示意圖。
本公開的實施例將參考附圖進行說明。
儘管對具體配置和佈置進行了討論,但應當理解,這只是出於示例性目的而進行的。相關領域中的技術人員將認識到,可以使用其它配置和佈置而不脫離本公開的精神和範圍。對相關領域的技術人員顯而易見的是,本公開還可以用於多種其它應用中。
要指出的是,在說明書中提到“一個實施例”、“實施例”、“示例性實施例”、“一些實施例”等指示所述的實施例可以包括特定特徵、結構或特性,但未必每個實施例都包括該特定特徵、結構或特性。此外,這樣的短語未必是指同一個實施例。另外,在結合實施例描述特定特徵、結構或特性時,結合其它實施例(無論是否明確描述)實現這種特徵、結構或特性應在相關領域技術人員的知識範圍內。
通常,可以至少部分從上下文中的使用來理解術語。例如,至少部分取決於上下文,本文中使用的術語“一個或複數個”可以用於描述單數意義的特徵、結構或特性,或者可以用於描述複數意義的特徵、結構或特性的組合。類似地,至少部分取決於上下文,諸如“一”或“所述”的術語可以被理解為傳達單數使用或傳達複數使用。此外,術語“基於”可被理解為不一定旨在傳達一組排他性因素,而是可以替代地,至少部分取決於上下文,允許存在不一定明確描述的其他因素。
應當容易理解,本公開中的“在...上”、“在...上方”和“在...之上”的含 義應當以最寬方式被解讀,以使得“在...上”不僅表示“直接在”某物“上”而且還包括在某物“上”且其間有居間特徵或層的含義,並且“在...上方”或“在...之上”不僅表示“在”某物“上方”或“之上”的含義,而且還可以包括其“在”某物“上方”或“之上”且其間沒有居間特徵或層(即,直接在某物上)的含義。
此外,諸如“在...之下”、“在...下方”、“下部”、“在...上方”、“上部”等空間相關術語在本文中為了描述方便可以用於描述一個元件或特徵與另一個或複數個元件或特徵的關係,如在附圖中示出的。空間相關術語旨在涵蓋除了在附圖所描繪的取向之外的在設備使用或操作中的不同取向。設備可以以另外的方式被定向(旋轉90度或在其它取向),並且本文中使用的空間相關描述詞可以類似地被相應解釋。
如本文使用的,術語“標稱/標稱地”是指在生產或過程的設計階段期間設置的針對部件或過程操作的特性或參數的期望或目標值,以及高於或/及低於期望值的值的範圍。值的範圍可能是由於製造過程或寬容度中的輕微變化導致的。
請參考第2圖至第11圖。第2圖所繪示為本公開第一實施例的三維記憶結構的製作方法的流程圖。第3圖至第11圖所繪示為本實施例的三維記憶結構的製作方法的示意圖。如第2圖與第11圖所示,本實施例提供了一三維記憶結構的製作方法,包括下列步驟。於步驟S11中,提供一基底10。基底10可具有一第一區R1以及一第二區R2定義於基底10上。在一些實施例中,第一區R1可包括一核心裝置區,用以形成多個記憶單元或/及其他需要的元件,而第二區R2可包括一周圍線路區,用以形成多個周圍線路,但並不以此為限。在一些實施例中,第二區R2可包括用以形成其他需要的周圍主動元件或/及被動元件。在一些實施例中,基底10可包括矽(例如單晶矽或多晶矽)、矽鍺(SiGe)、碳化矽(SiC)、氮化鎵(GaN)、磷化銦(InP)、砷化鎵(GaAs)、鍺(Ge)、絕緣體上矽(silicon-on-insulator, SOI)、絕緣體上鍺(germanium on insulator,GOI)或上述材料的任何適當組合。然後,於步驟S12,於基底10的第一區R1上形成一三維記憶單元20。在一些實施例中,三維記憶單元20可包括一三維NAND記憶單元、一三維NOR記憶單元、一動態隨機存取記憶體(dynamic random access memory,DRAM)單元、一三維XPoint記憶單元或其他適合的三維記憶單元。上述的NAND記憶單元可包括一BiCS(bit cost scalable)NAND單元、一TCAT(terabit cell array transistor)NAND單元或其他適合的三維NAND記憶體設計。因此,形成三維記憶單元20的製程可依據三維記憶單元20的型態不同而有所變化,且於本公開中並不受限制。
於步驟S13中,在形成三維記憶單元20之後,形成一第一絕緣層30。第一絕緣層30形成於基底10的第一區R1與第二區R2上。在一些實施例中,第一絕緣層30可為一單層絕緣材料的結構或多層絕緣材料的結構,而絕緣材料可包括例如氧化矽、氮化矽、氮氧化矽、碳氮化矽、四乙氧基矽烷(tetra-ethyl-ortho-silicate,TEOS)、上述材料的任何適當組合或其他適合的絕緣材料。第一絕緣層30可用沉積製程形成,例如原子層沉積(atomic layer deposition,ALD)、化學氣相沉積(chemical vapor deposition,CVD)、物理氣相沉積(physical vapor deposition,PVD)、上述方法的組合或其他適合的成膜製程。在一些實施例中,形成於第一區R1上的三維記憶單元20的至少一部分被第一絕緣層30覆蓋。
然後,於步驟S14中,可對第一絕緣層30進行一第一平坦化製程。在一些實施例中,由於三維記憶單元20形成於第一區R1上,故於第一平坦化製程之前,第一絕緣層30的上表面可能會不平整,而第一平坦化製程可用以減少第一區R1之上的第一絕緣層30與第二區R2之上的第一絕緣層30之間的高度差。在一些實施例中,第一區R1之上的第一絕緣層30的上表面以及第二區R2之上的第一絕緣層30的上表面於第一平坦化製程之後可標稱地共平面。在一些實施例中,第一平坦化製程可包括一化學機械研磨(chemical mechanical polishing,CMP) 製程、一回蝕刻製程或其他適合的平坦化方法。
然後,於步驟S15中,於第一平坦化製程之後,在第二區R2上形成一周圍線路60。周圍線路60可於第一平坦化製程之後形成於第二區R2上方的第一絕緣層30上。在一些實施例中,周圍線路60可包括一個或多個頁緩衝區、解碼器(例如列解碼器與行解碼器)、驅動器、電荷泵、參考電流或電壓或於線路中所需的任何主動或被動元件(例如電晶體、二極體、電阻器或電容器)。在一些實施例中,周圍線路60可用CMOS技術形成,但並不以此為限。舉例來說,在一些實施例中,用以形成周圍線路60的製程可包括於一高電壓區中形成一P型井以及一N型井、於高電壓區上形成一氧化物層、形成一淺溝槽隔離(shallow trench isolation,STI)、於一低電壓區中形成一P型井以及一N型井、於低電壓區上形成一氧化物層、形成多個多晶矽閘極、形成矽化鎢、形成多個源極/汲極區以及形成一氧化矽保護層,但並不以此為限。
上述的第一平坦化製程可減少第二區R2上方的周圍線路60與第一區R1上方的三維記憶單元20之間的高度差,特別是當三維記憶單元20於垂直於基底10的表面的垂直方向上比周圍線路60高出許多的時候。藉由於形成周圍線路60之前對第一絕緣層30進行第一平坦化製程,周圍線路60與三維記憶單元20可分開形成於基底10上方的不同高度上,用以縮小周圍線路60與三維記憶單元20之間的高度差。後續形成於周圍線路60上的接觸開孔的深寬比(aspect ratio)可因此降低,因此可有助於周圍線路60與三維記憶裝置20之間的互連結構的形成。此外,由於三維記憶單元20是於形成周圍線路60的步驟之前形成,故可避免用以形成三維記憶單元20的製程對於周圍線路60的影響,例如製程中所使用的熱處理、電漿或/及氣體對於周圍線路60造成的影響。三維記憶結構的製造良率、電性表現以及可靠度可因此獲得提升。在一些實施例中,可藉由第一絕緣層30加大周圍線路60與三維記憶單元20之間的距離,藉此減少電漿或/及氣體擴散進 入周圍線路60中。由於周圍線路60是於形成三維記憶單元20的步驟之後形成,故可避免形成三維記憶單元20的步驟中所使用的沉積製程所產生的壓力影響。
在一些實施例中,三維記憶結構的製作方法可包括但並不限於下列步驟。如第3圖與第11圖所示,在一些實施例中,於形成三維記憶單元20之前可於基底10上形成一場氧化物層(field oxide layer)12,且場氧化物層12可形成於基底10的第一區R1與第二區R2上。場氧化物層12可用以減少通過基底10的漏電流或/及基底01的表面上的漏電流,特別對於後續於第二區R2上方形成的周圍線路,但並不以此為限。在一些實施例中,如第3圖、第4圖以及第11圖所示,可於形成三維記憶單元20之前將第一區R1上的場氧化物層12移除,而第一區R1上的場氧化物層12可由化學回蝕刻(chemical etch back,CEB)製程或其他適合的濕式或/及乾式蝕刻製程移除,但並不以此為限。此外,在一些實施例中,於移除第一區R1上的場氧化物層12的步驟之後,可於基底10的第一區R1上形成一氧化物層14,而氧化物層14可被視為一下選擇閘極(below select gate,BSG)氧化物層,但並不以此為限。在一些實施例中,第一區R1上的氧化物層14的厚度可小於第二區R2上的場氧化物層12的厚度,但並不以此為限。氧化物層14可用沾筆式奈米微影技術(dip pen nanolithography,DPN)形成,用以精確控制氧化物層14於第一區R1上的形成狀況,但並不以此為限。
如第5圖所示,三維記憶單元20形成於基底10的第一區R1上。在一些實施例中,三維記憶單元20可為一三維NAND記憶單元而包括一記憶疊層22、複數個磊晶結構24以及複數個記憶體串26,但並不以此為限。在一些實施例中,記憶疊層22可包括多個導體層與多個介電層於垂直方向上交替設置。記憶疊層22中的導體層可包括導電材料,而此導電材料可包括但並不限於鎢(W)、鈷(Co)、銅(Cu)、鋁(Al)、經摻雜的矽、矽化或上述材料的任意組合。記憶疊層22中的介電層可包括介電材料,而此介電材料可包括但並不限於氧化矽、氮化矽、 氮氧化矽或上述材料的任意組合。記憶疊層22可包括一內側區域(亦可被稱為“核心陣列區域”)以及一外側區域(亦可被稱為“階梯區域”)。在一些實施例中,內側區域為記憶疊層22的中心區域而其中形成有記憶體串26的陣列,且外側區域記憶疊層22的剩餘區域圍繞內側區域(包括各側與各邊緣)。在一些實施例中,於至少一側邊上,記憶疊層22的外側區域可包括一階梯結構。記憶堆疊22的階梯結構中的導體/介電層對的邊緣沿遠離基底10的垂直方向上可朝記憶體串26側向交錯設置,但並不以此為限。
在一些實施例中,各記憶體串26可垂直地延伸穿過記憶堆疊22的內側區域且包括一半導體通道以及一介電層(亦可被稱為“記憶膜”)。在一些實施例中,記憶體串26中的半導體通道可包括矽,例如非晶矽、多晶矽或單晶矽。在一些實施例中,記憶體串26中的記憶膜可為一複合層包括一穿隧層、一儲存層(亦可被稱為“電荷捕捉/儲存層”)以及一阻擋層,但並不以此為限。各記憶體串26可具有一圓柱形(例如一柱子形狀)於垂直方向上貫穿記憶堆疊22,且磊晶結構24可於垂直方向上設置於記憶體串26與基底之間。在一些實施例中,記憶體串26中的半導體通道、穿隧層、儲存層以及阻擋層可依此順序自柱狀體的中心朝外以徑向(radially)方式方式排列。記憶體串26中的穿隧層可包括氧化矽、氮氧化矽或其任意組合。記憶體串26中的儲存層可包括氮化矽、氮氧化矽或其任意組合。記憶體串26中的阻擋層可包括氧化矽、氮氧化矽、高介電常數(high-k)介電材料或上述材料的任意組合。舉例來說,記憶體串26中的記憶膜可為一氧化物-氮化物-氧化物(ONO)結構,但並不以此為限。此外,在一些實施例中,記憶體串26可藉由於一穿孔中形成上述材料而形成,而一TEOS膜可於形成該穿孔之後形成,用以形成氧化物層,但並不以此為限。
在一些實施例中,記憶堆疊22可用閘極置換製程形成。舉例來說,包括有複數個介電/犧牲層對於垂直方向上堆疊的介電疊層可形成於基底10上, 且藉由朝向基底10對介電/犧牲層對進行複數個修整-蝕刻循環可於介電疊層的一側形成一階梯結構。介電疊層中的介電層與犧牲層可包括介電材料,而此介電材料可包括但並不限於氧化矽、氮化矽、氮氧化矽或上述材料的任意組合。介電層的材料組成可不同於犧牲層的材料組成,藉此於形成階梯結構的步驟中提供所需的蝕刻選擇比。在一些實施例中,於介電疊層中的介電層與犧牲層的總數量可為32或64,但並不以此為限。於形成階梯結構之後,可將介電疊層中的犧牲層移除並以上述的多個導體層取代犧牲層而形成記憶疊層22。
於形成三維記憶單元20的步驟之後,形成第一絕緣層30覆蓋三維記憶單元20以及基底10的第二區R2。在一些實施例中,於形成三維記憶單元20之後以及形成第一絕緣層30之前,可形成一TEOS膜(未繪示),但並不以此為限。第一絕緣層30可用以於後續形成周圍線路的製程中對三維記憶單元進行保護。
如第5圖與第6圖所示,對第一絕緣層30進行第一平坦化製程,第一區R1上的第一絕緣層30的上表面以及第二區R2上的第一絕緣層30的上表面於第一平坦化製程之後可標稱地共平面。
在一些實施例中,於第二區R2上形成周圍線路60的方法可包括但並不限於下列步驟。如第7圖至第9圖所示,可於第二區R2上方的第一絕緣層30上形成一半導體層50,且周圍線路60可形成於半導體層50上。半導體層50可包括矽半導體層、氧化物半導體層或其他適合的半導體材料。上述的矽半導體層可包括單晶矽、多精細或其他適合的含矽半導體材料。當半導體層50為矽半導體層時,半導體層50與第二區R2上的第一絕緣層30的一部分可形成一絕緣體上矽(silicon-on-insulator,SOI)結構,而此SOI結構可用以改善形成於此SOI結構上的周圍線路60的電性表現,例如可降低周圍線路60的漏電流或/及提升周圍線路60的時脈速度,但並不以此為限。
在一些實施例中,於形成半導體層50的步驟之前,可於第二區R2之 上的第一絕緣層30中形成一凹陷40,且半導體層50可形成於凹陷40中,但並不以此為限。在一些實施例中,可利用濕式蝕刻製程或/及乾式蝕刻製程移除第二區R2之上的第一絕緣層30的一部分而形成凹陷40,且凹陷40可被半導體層50填滿。由於氮化矽具有較高的熱導率,於氫氟酸溶液中具有低腐蝕率且相較於氧化矽具有較好的結構特性,故第一絕緣層30較佳可為氮化矽層,而包括有氮化矽的SOI結構可提升三維記憶結構於一些狀況下的表現,例如高溫與高耗能狀況。然而,由於形成氧化矽的製程較為方便,故第一絕緣層30亦可為氧化矽,且可於形成半導體層50的步驟之前於凹陷40中形成一氮化矽層,用以提供相似於上述氮化矽層的效果。可利用爐管製程或其他適合的成膜製程來形成氮化矽。值得說明的是,第二區R2之上的半導體層50的上表面較佳高於第一區R1之上的第一絕緣層30的上表面或與第一區R1上的第一絕緣層30的上表面共平面,用以縮小第二區R2之上的周圍線路60與第一區R1之上的三維記憶單元20之間的高度差、降低接觸開孔的深寬比並使形成互連結構的困難度下降。此外,在一些實施例中,第二區R2之上的半導體層50的底面可於垂直方向上低於第一區R1之上的第一絕緣層30的上表面,且周圍線路60於垂直方向上可較佳未與三維記憶單元20重疊,但並不以此為限。
如第10圖與第11圖所示,可於三維記憶單元20與周圍線路60之間形成一互連結構80,用以電性連接三維記憶單元20與周圍線路60。在一些實施例中,於三維記憶單元20以及周圍線路60之間形成互連結構80的方法可包括但並不限於下列步驟。如第10圖所示,於形成周圍線路60之後,可於基底10上形成一第二絕緣層70,且第二絕緣層70可形成於第一區R1與第二區R2上。在一些實施例中,第二絕緣層70可為絕緣材料的單層結構或多層結構,例如可包括氧化矽、氮化矽、氮氧化矽、氮碳化矽、上述材料的任意組合或其他適合的絕緣材料。可利用沉積製程例如ALD、CVD、PVD、上述製程的組合或其他適合的成 膜製程來形成第二絕緣層70。在一些實施例中,形成於第二區R2上的周圍線路60可被第二絕緣層70覆蓋。在一些實施例中,於形成周圍線路60的步驟之後以及形成第二絕緣層70的步驟之前,可於基底10上形成一TEOS膜,但並不以此為限。如第10圖與第11圖所示,可於形成第二絕緣層70的步驟之後形成互連結構80。在一些實施例中,互連結構80可包括一第一接觸插塞82、一第二接觸插塞84以及一導電層86。第一接觸插塞82可貫穿第一區R1上方的第二絕緣層70與第一絕緣層30,用以與三維記憶單元20電性連接;第二接觸插塞84可貫穿第二區R2上方的第二絕緣層70,用以與周圍線路電性連接;導電層86可形成於第二絕緣層70上,用以電性連接第一接觸插塞82與第二接觸插塞84,但並不以此為限。因此,互連結構80可部分形成於第二絕緣層70中且部分形成於第二絕緣層70上。互連結構80的材料可包括鎢、鈷、銅、鋁、上述材料的組合或其他適合的導電材料。
如第10圖所示,在一些實施例中,由於周圍線路60形成於第二區R2上的關係,第二絕緣層70的上表面可並不平整。因此,如第10圖與第11圖所示,於形成互連結構80之前,可對第二絕緣層70進行一第二平坦化製程,而第二平坦化製程可用以縮小第一區R1上方的第二絕緣層70與第二區R2上方的第二絕緣層70之間的高度差,但並不以此為限。在一些實施例中,第一區R1上方的第二絕緣層70的上表面(例如第一區R1上方的第二絕緣層70的最上表面)以及第二區R2上方的第二絕緣層70的上表面(例如第二區R2上方的第二絕緣層70的最上表面)可於第二平坦化製程之後標稱地共平面。在一些實施例中,第二平坦化製程可包括CMP製程、回蝕刻製程或其他適合的平坦化方法。
通過上述的製作方法,可獲得如第11圖中所示的一三維記憶結構100。如第11圖所示,三維記憶結構100包括基底10、三維記憶單元20、第一絕緣層30以及周圍線路60。基底10上定義有第一區R1與第二區R2。三維記憶單元 20設置於基底10的第一區R1上。第一絕緣層30設置於三維記憶單元20以及基底10的第二區R2上。周圍線路60設置於位於第二區R2之上的第一絕緣層30上。在一些實施例中,三維記憶結構100可更包括半導體層50設置於位於第二區R2上的第一絕緣層30上,且周圍線路60可設置於半導體層50上,但並不以此為限。在一些實施例中,三維記憶結構100可更包括凹陷40設置於位於第二區R2上的第一絕緣層30中,且半導體層50可設置於凹陷40中,但並不以此為限。在一些實施例中,半導體層可為矽半導體層,而半導體層50與第二區R2上的第一絕緣層30的一部分可形成一SOI結構。周圍線路60可形成於包括有半導體層50的SOI結構上,而此SOI結構可用以改善周圍線路60的電性表現,例如可降低周圍線路60的漏電流或/及提升周圍線路60的時脈速度,但並不以此為限。在一些實施例中,周圍線路60較佳可於垂直方向上未與三維記憶單元20重疊,藉此降低三維記憶單元20以及形成於三維記憶單元20上的連接結構對於周圍線路60的電性表現影響,但並不以此為限。
下文將針對本發明的不同實施例進行說明,且為簡化說明,本發明之各實施例中相同之元件係以相同之標號進行標示。此外,以下說明主要針對各實施例不同之處進行詳述,而不再對相同之處作重覆贅述,以利於各實施例間互相對照。
請參考第12圖。第12圖所繪示為本公開第二實施例的三維記憶結構200的示意圖。如第12圖所示,三維記憶結構200與上述第一實施例不同的地方在於三維記憶結構200可更包括一絕緣膜42設置於凹陷40中,且半導體層50可設置於凹陷40中的絕緣膜42上。換句話說,於三維記憶結構200的製作方法中,於第二區R2上形成周圍線路60的步驟可更包括於形成半導體層50之前,於凹陷40中形成絕緣膜42,且半導體層50可形成於凹陷40中的絕緣膜42上。絕緣膜42可包括氮化矽或其他適合的絕緣材料,且絕緣膜42的材料組成可不同於第一絕緣 層30的材料組成。當半導體層50為矽半導體層時,半導體層50以及凹陷40中的絕緣膜42可形成一SOI結構,且此SOI結構可用以改善形成於此SOI結構上的周圍線路60的電性表現,例如可降低周圍線路60的漏電流或/及提升周圍線路60的時脈速度,但並不以此為限。在一些實施例中,半導體層50、絕緣膜42以及位於第二區R2上的第一絕緣層30的一部分可形成一SOI結構,但並不以此為限。在一些實施例中,絕緣膜42可更設置於第一區R1上方的第一絕緣層30上,而互連結構80可更貫穿第一區R1上方的絕緣膜42,用以電性連接位於絕緣膜42下方的三維記憶單元20,但並不以此為限。在一些實施例中,第二區R2上的半導體層50的上表面較佳可高於第一區R1上的絕緣膜42的上表面或與第一區R1上的絕緣膜42的上表面標稱地共平面,用以縮小第二區R2之上的周圍線路60與第一區R1之上的三維記憶單元20之間的高度差、降低形成於三維記憶單元20上的接觸開孔的深寬比並使形成互連結構80的困難度下降。
在一些實施例中,可提供一三維記憶裝置包括本公開的三維記憶結構(例如上述的三維記憶結構100與三維記憶結構200)。可對三維記憶結構進行一封裝製程,用以形成三維記憶裝置,且三維記憶裝置可更包括連接器,例如序列式先進附加技術(serial advanced technology attachment,SATA)連接器、eSATA連接器、M.2連接器或PCI-E連接器,用以於三維記憶結構與外部電子元件之間傳遞訊號,但並不以此為限。由於上述詳述的三維記憶結構,本公開的三維記憶裝置可具有許多優點,例如更加的電性表現、更高的製程良率、更高的可靠度以及更好的互連結構形成製程可行性。此外,在一些實施例中,可提供一電子裝置包括上述的三維記憶裝置。電子裝置可為行動電話、桌上型電腦、平板電腦、筆記型電腦、伺服器或其他具有資料儲存能力的裝置。由於上述詳述的三維記憶結構,本公開的電子裝置亦可具有上述的許多優點。
綜上所述,在本公開的三維記憶結構以及其製作方法中,周圍線路 是於基底上形成三維記憶單元的步驟之後、於三維記憶單元以及基底上形成第一絕緣層的步驟之後以及對第一絕緣層進行第一平坦化製程之後才形成於基底上。因此,可避免形成三維記憶單元的製程對於周圍線路的影響,例如製程中的熱處理、電漿或/及氣體對於周圍線路的影響。三維記憶結構的製作良率、電性表現以及可靠度可因此獲得提升,且三維記憶單元與周圍線路之間的互連結構的製作困難度亦可因此下降。以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
10‧‧‧基底
12‧‧‧場氧化物層
14‧‧‧氧化物層
20‧‧‧三維記憶單元
22‧‧‧記憶疊層
24‧‧‧磊晶結構
26‧‧‧記憶體串
30‧‧‧第一絕緣層
40‧‧‧凹陷
50‧‧‧半導體層
60‧‧‧周圍線路
70‧‧‧第二絕緣層
80‧‧‧互連結構
82‧‧‧第一接觸插塞
84‧‧‧第二接觸插塞
86‧‧‧導電層
100‧‧‧三維記憶結構
R1‧‧‧第一區
R2‧‧‧第二區

Claims (18)

  1. 一種三維記憶結構的製作方法,包括:提供一基底,其中該基底上定義有一第一區與一第二區;於該第一區上形成一三維記憶單元;於形成該三維記憶單元之後,於該基底上形成一第一絕緣層,其中該第一絕緣層形成於該第一區以及該第二區上;對該第一絕緣層進行一第一平坦化製程,其中該第一區上的該第一絕緣層的上表面與該第二區上的該第一絕緣層的上表面於該第一平坦化製程之後共平面;以及於該第一平坦化製程之後,在該第二區上形成一周圍線路。
  2. 如請求項1所述之三維記憶結構的製作方法,其中於該第二區上形成該周圍線路的步驟包括:於位於該第二區上的該第一絕緣層上形成一半導體層,其中該周圍線路形成於該半導體層上。
  3. 如請求項2所述之三維記憶結構的製作方法,其中於該第二區上形成該周圍線路的步驟更包括:於位於該第二區上的該第一絕緣層中形成一凹陷,其中該半導體層形成於該凹陷中。
  4. 如請求項3所述之三維記憶結構的製作方法,其中於該第二區上形成該周圍線路的步驟更包括:於形成該半導體層之前,於該凹陷中形成一絕緣膜,其中該半導體層形成於 該凹陷中的該絕緣膜上。
  5. 如請求項3所述之三維記憶結構的製作方法,其中該第二區上的該半導體層的上表面高於該第一區上的該第一絕緣層的該上表面或與該第一區上的該第一絕緣層的該上表面共平面。
  6. 如請求項2所述之三維記憶結構的製作方法,其中該半導體層包括一矽半導體層,且該半導體層與該第二區上的該第一絕緣層的一部分形成一絕緣體上矽(silicon-on-insulator,SOI)結構。
  7. 如請求項1所述之三維記憶結構的製作方法,更包括:於形成該三維記憶單元之前,於該基底上形成一場氧化物層,其中該場氧化物層形成於該第一區以及該第二區上;以及於形成該三維記憶單元之前,將位於該第一區上的該場氧化物層移除。
  8. 如請求項1所述之三維記憶結構的製作方法,更包括:於形成該周圍線路之後,於該基底上形成一第二絕緣層,其中該第二絕緣層形成於該第一區與該第二區上;以及於該三維記憶單元以及該周圍線路之間形成一互連結構,其中該互連結構部分形成於該第二絕緣層中且部分形成於該第二絕緣層上。
  9. 如請求項8所述之三維記憶結構的製作方法,更包括:於形成該互連結構之前,對該第二絕緣層進行一第二平坦化製程。
  10. 如請求項1所述之三維記憶結構的製作方法,其中該第一區包括一核心裝置區,且該第二區包括一周圍線路區。
  11. 一種三維記憶結構,包括:一基底,其中該基底上定義有一第一區與一第二區;一三維記憶單元,設置於該基底的該第一區上;一第一絕緣層,設置於該三維記憶單元以及該基底的該第二區上;一周圍線路,設置於位於該第二區之上的該第一絕緣層上;一半導體層,設置於位於該第二區上的該第一絕緣層上,其中該周圍線路設置於該半導體層上;以及一凹陷,設置於位於該第二區上的該第一絕緣層中,其中該半導體層設置於該凹陷中。
  12. 如請求項11所述之三維記憶結構,更包括:一絕緣膜,設置於該凹陷中,其中該半導體層設置於該凹陷中的該絕緣膜上。
  13. 如請求項12所述之三維記憶結構,其中該第二區上的該半導體層的上表面高於該第一區上的該第一絕緣層的上表面或與該第一區上的該第一絕緣層的該上表面共平面。
  14. 如請求項11所述之三維記憶結構,其中該半導體層包括一矽半導體層,且該半導體層與該第二區上的該第一絕緣層的一部分形成一絕緣體上矽(silicon-on-insulator,SOI)結構。
  15. 如請求項11所述之三維記憶結構,其中該三維記憶單元包括一三維NAND記憶單元、一三維NOR記憶單元、一DRAM單元或一三維XPoint記憶單元。
  16. 如請求項11所述之三維記憶結構,其中該第一區包括一核心裝置區,且該第二區包括一周圍線路區。
  17. 一種三維記憶裝置,包括如請求項11所述之該三維記憶結構。
  18. 一種電子裝置,包括如請求項17所述之該三維記憶裝置。
TW107136471A 2017-11-23 2018-10-17 三維記憶結構以及其製作方法 TWI681547B (zh)

Applications Claiming Priority (6)

Application Number Priority Date Filing Date Title
??201711185087.4 2017-11-23
CN201711185087.4A CN107946193B (zh) 2017-11-23 2017-11-23 三维存储结构制作方法、存储结构、存储器及电子设备
CN201711185087.4 2017-11-23
WOPCT/CN2018/106998 2018-09-21
PCT/CN2018/106998 WO2019100836A1 (en) 2017-11-23 2018-09-21 Three-dimensional memory structure and manufacturing method thereof
??PCT/CN2018/106998 2018-09-21

Publications (2)

Publication Number Publication Date
TW201926647A TW201926647A (zh) 2019-07-01
TWI681547B true TWI681547B (zh) 2020-01-01

Family

ID=61930183

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107136471A TWI681547B (zh) 2017-11-23 2018-10-17 三維記憶結構以及其製作方法

Country Status (3)

Country Link
CN (3) CN107946193B (zh)
TW (1) TWI681547B (zh)
WO (1) WO2019100836A1 (zh)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107946193B (zh) * 2017-11-23 2021-02-26 长江存储科技有限责任公司 三维存储结构制作方法、存储结构、存储器及电子设备
CN107946306A (zh) * 2017-11-23 2018-04-20 长江存储科技有限责任公司 三维存储结构制作方法、存储结构、存储器及电子设备
CN109411479B (zh) * 2018-10-30 2020-10-02 长江存储科技有限责任公司 一种半导体器件及其制造方法
CN112768461B (zh) 2019-09-20 2023-10-20 长江存储科技有限责任公司 三维存储器件及其制造方法
CN111370416B (zh) * 2020-03-23 2022-09-23 长江存储科技有限责任公司 三维存储器及三维存储器制作方法
CN117116308A (zh) * 2020-06-11 2023-11-24 武汉新芯集成电路制造有限公司 一种半导体结构
CN114446955A (zh) * 2020-11-04 2022-05-06 长鑫存储技术有限公司 半导体结构及半导体结构制作方法
CN115172379A (zh) * 2021-04-21 2022-10-11 长江存储科技有限责任公司 三维存储器及其制备方法
CN117460254A (zh) * 2022-10-10 2024-01-26 北京超弦存储器研究院 存储器及其制造方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8008732B2 (en) * 2006-09-21 2011-08-30 Kabushiki Kaisha Toshiba Semiconductor memory and method of manufacturing the same
TW201133795A (en) * 2009-08-26 2011-10-01 Samsung Electronics Co Ltd Semiconductor memory device comprising three dimensional memory cell array
CN102800676A (zh) * 2011-05-26 2012-11-28 海力士半导体有限公司 非易失性存储器件及其制造方法
US20170148812A1 (en) * 2015-11-19 2017-05-25 Fu-Chang Hsu Methods and apparatus for a 3d array inside a substrate trench
US20170271351A1 (en) * 2015-10-08 2017-09-21 Seung-Min Lee Vertical memory devices and methods of manufacturing the same

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8284601B2 (en) * 2009-04-01 2012-10-09 Samsung Electronics Co., Ltd. Semiconductor memory device comprising three-dimensional memory cell array
KR101096976B1 (ko) * 2009-12-09 2011-12-20 주식회사 하이닉스반도체 반도체 소자 및 그 형성방법
US8736069B2 (en) * 2012-08-23 2014-05-27 Macronix International Co., Ltd. Multi-level vertical plug formation with stop layers of increasing thicknesses
US8952482B2 (en) * 2012-08-30 2015-02-10 Micron Technology, Inc. Three-dimensional devices having reduced contact length
KR20140028968A (ko) * 2012-08-31 2014-03-10 에스케이하이닉스 주식회사 반도체 장치 및 그 제조 방법
KR101991943B1 (ko) * 2012-11-13 2019-06-25 삼성전자주식회사 반도체 소자 및 그 제조 방법
KR102168189B1 (ko) * 2014-03-07 2020-10-21 삼성전자주식회사 3차원 반도체 장치 및 그 제조 방법
US9449987B1 (en) * 2015-08-21 2016-09-20 Sandisk Technologies Llc Three dimensional memory device with epitaxial semiconductor pedestal for peripheral transistors
US9543318B1 (en) * 2015-08-21 2017-01-10 Sandisk Technologies Llc Three dimensional memory device with epitaxial semiconductor pedestal for peripheral transistors
US9691781B1 (en) * 2015-12-04 2017-06-27 Sandisk Technologies Llc Vertical resistor in 3D memory device with two-tier stack
KR102550789B1 (ko) * 2016-03-28 2023-07-05 삼성전자주식회사 반도체 장치
CN107946193B (zh) * 2017-11-23 2021-02-26 长江存储科技有限责任公司 三维存储结构制作方法、存储结构、存储器及电子设备

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8008732B2 (en) * 2006-09-21 2011-08-30 Kabushiki Kaisha Toshiba Semiconductor memory and method of manufacturing the same
TW201133795A (en) * 2009-08-26 2011-10-01 Samsung Electronics Co Ltd Semiconductor memory device comprising three dimensional memory cell array
CN102800676A (zh) * 2011-05-26 2012-11-28 海力士半导体有限公司 非易失性存储器件及其制造方法
US20170271351A1 (en) * 2015-10-08 2017-09-21 Seung-Min Lee Vertical memory devices and methods of manufacturing the same
US20170148812A1 (en) * 2015-11-19 2017-05-25 Fu-Chang Hsu Methods and apparatus for a 3d array inside a substrate trench

Also Published As

Publication number Publication date
CN111816560B (zh) 2022-01-18
CN110301037A (zh) 2019-10-01
CN111816560A (zh) 2020-10-23
CN107946193A (zh) 2018-04-20
TW201926647A (zh) 2019-07-01
CN110301037B (zh) 2020-10-30
WO2019100836A1 (en) 2019-05-31
CN107946193B (zh) 2021-02-26

Similar Documents

Publication Publication Date Title
TWI681547B (zh) 三維記憶結構以及其製作方法
US10998326B2 (en) Integrated assemblies and methods of forming integrated assemblies
CN108447865B (zh) 三维存储器及其制造方法
US10204918B2 (en) Semiconductor device including different orientations of memory cell array and peripheral circuit transistors
US9754880B2 (en) Semiconductor devices including a contact structure and methods of manufacturing the same
TW202139437A (zh) 具有背面源極接觸的立體記憶體元件
US9343355B2 (en) Wiring structures including spacers and an airgap defined thereby, and methods of manufacturing the same
TW202038443A (zh) 具有沉積的半導體插塞的立體記憶體元件及其形成方法
TW202109838A (zh) 非揮發性記憶裝置及其製造方法
US20150137259A1 (en) Semiconductor device
TWI732611B (zh) 半導體元件及其製作方法
TW202209638A (zh) 具有富氫半導體通道的三維記憶體元件
US9129857B2 (en) Semiconductor device including a first core pattern under a second core pattern
TWI685090B (zh) 保護結構以及製作三維記憶體的周邊電路的方法
TWI742590B (zh) 三維記憶體裝置及用於形成三維記憶體裝置的方法
TW202129925A (zh) 三維記憶體裝置及用於形成三維記憶體裝置的方法
TWI743406B (zh) 製作三維記憶體結構的方法、三維記憶體結構、三維記憶體裝置以及電子設備
US10756102B2 (en) Three-dimensional memory structure and manufacturing method thereof
JP2013098532A (ja) 半導体素子及びその形成方法
TWI773086B (zh) 用於形成立體(3d)記憶體元件的方法
TW202218056A (zh) 包括具有梅花形狀的通道結構的三維記憶體元件
TW202226546A (zh) 記憶體元件及其製作方法
TWI756745B (zh) 用於形成三維(3d)記憶體裝置的方法
TWI746071B (zh) 3d記憶體裝置