TWI603313B - 顯示控制電路及其操作方法 - Google Patents

顯示控制電路及其操作方法 Download PDF

Info

Publication number
TWI603313B
TWI603313B TW105133528A TW105133528A TWI603313B TW I603313 B TWI603313 B TW I603313B TW 105133528 A TW105133528 A TW 105133528A TW 105133528 A TW105133528 A TW 105133528A TW I603313 B TWI603313 B TW I603313B
Authority
TW
Taiwan
Prior art keywords
phase
unit
switch
electrically coupled
display
Prior art date
Application number
TW105133528A
Other languages
English (en)
Other versions
TW201816761A (zh
Inventor
林志隆
鄧名揚
洪嘉澤
Original Assignee
友達光電股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 友達光電股份有限公司 filed Critical 友達光電股份有限公司
Priority to TW105133528A priority Critical patent/TWI603313B/zh
Priority to CN201611095040.4A priority patent/CN106782359B/zh
Application granted granted Critical
Publication of TWI603313B publication Critical patent/TWI603313B/zh
Publication of TW201816761A publication Critical patent/TW201816761A/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Description

顯示控制電路及其操作方法
本發明關於一種顯示控制電路及其操作方法,尤指一種液晶顯示控制電路及其操作方法。
於液晶顯示領域,顯示控制電路(例如液晶顯示器的畫素控制電路)中,作為源極隨耦器(source follower)之驅動電晶體可控制資料電壓是否寫入液晶電容。然而,此驅動電晶體易隨長時間使用而老化,導致影響液晶顯示的灰階準確度。
目前本領域已可使用六電晶體-二電容(又稱6T2C)架構之顯示控制電路,其可偵測源極隨耦器之電晶體的臨界電壓漂移,予以補償,從而緩解電晶體老化的影響。6T2C架構的顯示控制電路至少包含六個電晶體及二個電容,四條控制線及三條參考電源線,共七條訊號線。
此外,目前本領域可見六電晶體-三電容(又稱6T3C)架構的顯示控制電路,其亦可用以補償驅動電晶體的臨界電壓漂移。6T3C架構之顯示控制電路至少包含六個電晶體及三個電容,三條控制線及二條參考電源線,共五條訊號線。
如上述,當前的顯示控制電路,通常至少包含六個電晶體、及五至七條訊號線。上述6T2C架構及6T3C架構之顯示控制電路,結構皆較為複雜、元件及訊號線數目過多,導致開口率(aperture ratio)過低,透光效果不佳。因此,液晶顯示領域仍須更佳解決方案,以提高開口率、簡化電路結構、降低元件及訊號線之數量、並避免電晶體老化導致顯示灰階準確度不良。
本發明實施例提供一種顯示控制電路,包含第一開關、第二開關、液晶電容、第三開關、第四開關、第一電容、第二電容及第五開關。第一開關包含第一端及第二端。第二開關包含第一端及第二端,第一端用以接收資料訊號。液晶電容包含第一端及第二端,第一端電性耦接於第一開關之第二端,第二端電性耦接於共電壓端。第三開關包含第一端及第二端,第一端電性耦接於第二開關之第二端,第二端電性耦接於液晶電容之第一端。第四開關包含第一端及第二端。第一電容包含第一端及第二端,第一端電性耦接於第四開關之第二端,第二端電性耦接於第二開關之第二端。第二電容包含第一端及第二端,第一端電性耦接於第三開關之第一端。第五開關包含第一端及第二端,第一端電性耦接於第一開關之第二端,第二端電性耦接於參考準位。
本發明實施例提供一種顯示控制電路,包含充電單元、寫入單元、顯示單元、維持單元、第一控制單元、第一電容、第二電容及第二控制單元。充電單元包含第一端及第二端。寫入單元包含第一端及第二端,第一端用以接收資料訊號。顯示單元包含第一端及第二端,第一端電性耦接於充電單元之第二端,第二端電性耦接於共電壓端。維持單元包含第一端及第二端,第一端電性耦接於寫入單元之第二端,第二端電性耦接於顯示單元之第一端。第一控制單元包含第一端及第二端。第一電容包含第一端及第二端,第一端電性耦接於第一開關之第二端,第二端電性耦接於寫入單元之第二端。第二電容包含第一端及第二端,第一端電性耦接於維持單元之第一端。第二控制單元包含第一端及第二端,第一端電性耦接於充電單元之第二端,第二端電性耦接於參考準位。
本發明實施例提供一種顯示控制電路之操作方法。顯示控制電路包含充電單元、第一控制單元、第二控制單元、寫入單元、維持單元、第一電容、第二電容及顯示單元,充電單元之第二端電性耦接於顯示單元之第一端、維持單元之第二端及第二控制單元之第一端,維持單元之第一端電性耦接於第一電容之第二端、第二電容之第一端、及寫入單元之第二端,寫入單元之第一端係用以接收資料訊號,第一電容之第一端電性耦接於第一控制單元之第二端及充電單元之控制端,顯示單元之第二端電性耦接於共電壓端,第二電容之第二端電性耦接於第二控制單元之控制端。操作方法包含,於重置階段,導通維持單元及第一控制單元,將第一控制單元之該第一端轉換至高準位,從而導通充電單元,及將充電單元之第一端轉換至低準位,以重置維持單元之第二端至低準位;於重置階段後的補償階段,將充電單元之第一端轉換至高準位,及將第二電容之第二端轉換至高準位,以導通第二控制單元、及充電維持單元之第二端至第一預定準位;於補償階段後的寫入階段,關閉維持單元及第一控制單元,導通寫入單元,以將第一電容之第一端耦合至第二預定準位;於寫入階段後的維持階段,關閉寫入單元,以將維持單元之第二端的準位充電至實質相同於資料訊號之準位;及於維持階段後的顯示階段,關閉第二控制單元,將第二電容之第二端降至低準位,從而耦合充電單元之控制端為低準位,以關閉充電單元。
本發明實施例之提供的顯示控制電路及其控制方法,可降低電晶體之門檻電壓漂移,以使液晶顯示的亮度與灰階穩定。
第1圖係本發明另一實施例之顯示控制電路100的示意圖。顯示控制電路100可包含充電單元110a、寫入單元120a、顯示單元170a、維持單元130a、控制單元140a、控制單元150a、第一電容C1及第二電容C2。寫入單元120a可用以接收資料訊號Sd。顯示單元170a可電性耦接於充電單元110a及共電壓端V COM,用以顯示影像。維持單元130a可電性耦接於寫入單元120a、顯示單元170a及第二電容C2。第一電容C1可電性耦接於控制單元140a及寫入單元120a。控制單元140a可用以接收控制訊號S REF且電性耦接於充電單元110a。控制單元150a可電性耦接於充電單元110a及參考準位VSS。控制單元140a、150a係可控制為導通或截止。
第2圖是本發明實施例之顯示控制電路200的示意圖。顯示控制電路200可包含第一開關110、第二開關120、液晶電容C LC、第三開關130、第四開關140、第一電容C1、第二電容C2及第五開關150。第一開關110可包含第一端及第二端,其中第一端電性耦接於操作電壓V DD。第二開關120可包含第一端及第二端,第二端可用以接收資料訊號Sd。液晶電容C LC可包含第一端及第二端,第一端電性耦接於第一開關110之第二端,第二端電性耦接於共電壓端V COM。第三開關130可包含第一端及第二端,第一端電性耦接於第二開關120之第二端,第二端電性耦接於液晶電容C LC之第一端。第三開關130之第一端可對應於第1圖的節點B。第四開關140可包含第一端及第二端,第一端用以接收控制訊號S REF。第一電容C1可包含第一端及第二端,第一端電性耦接於第四開關140之第二端,第二端電性耦接於第二開關120之第二端。第一電容C1的第一端可對應於第1圖的節點A。第二電容C2可包含第一端及第二端,第一端電性耦接於第三開關130之第一端。第五開關150可包含第一端及第二端,第一端電性耦接於第一開關110之第二端,第二端電性耦接於參考準位VSS。第五開關150之第一端可對應於第1圖的節點C。根據本發明實施例,參考準位VSS可為適宜的準位。
根據本發明之實施例,當第一開關110及第五開關150係電晶體開關,可選用參考準位VSS之值,以使第一開關110、第五開關150操作於飽和區。根據本發明之實施例,對照於第1圖之控制電路100,於第2圖之實施例中,充電單元110a可包含第一開關110,寫入單元120a可包含第二開關120,維持單元130a可包含第三開關130表示。顯示單元170a可包含液晶電容C LC,控制單元140a可包含第四開關140,且控制單元150a可包含第五開關150。故充電單元100a、寫入單元120a、維持單元130a可為實質上具開關功能、且可控制導通/截止之元件。本發明第1圖之控制電路100不限於第2圖實施例所示之範圍,研發者仍可依需求,如靜電防護、設計規範驗證(design rule check)、或其他功能控制,調整電路設計,而仍屬本發明實施例之範圍。
根據本發明一實施例,如第2圖所示,第二開關120可另包含控制端,用以接收控制訊號S2並由控制訊號S2控制。第四開關140可另包含控制端,用以接收控制訊號S1並由控制訊號S1控制。第五開關150可另包含控制端,用以接收控制訊號S BIAS並由控制訊號S BIAS控制,第五開關150的控制端還電性耦接於第二電容C2之第二端。第三開關130可另包含控制端,電性耦接於第四開關140之控制端,用以接收控制訊號S1並由控制訊號S1控制。第一開關110可另包含控制端,電性耦接於第一電容C1之第一端,即第1圖的節點A。根據本發明實施例,顯示控制電路100可另包含維持電容C st,以助於液晶電容C LC維持電荷及顯示資料,維持電容C st可包含第一端及第二端,第一端電性耦接於液晶電容C LC的第一端,第二端電性耦接於共電壓端V COM。維持電容C st可根據設計需求,選擇性地使用或省略。
第3圖係第2圖實施例之顯示控制電路100的操作波形圖。第4至8圖可為第2、3圖的實施例之顯示控制電路100的操作說明圖。第3圖中,控制訊號S1、S2、S REF、S BIAS,操作電壓V DD之波形,可對應於重置階段P1、補償階段P2、寫入階段P3、維持階段P4及顯示階段P5而調整。此五階段可循環進行。控制訊號S REF可為高準位V REFH或低準位V REFL。操作電壓V DD可為高準位V DDH或低準位V DDL。在本發明中,高準位、低準位係指相對之數值,通常其一對應致能電路之準位,另一對應禁能電路之準位。
第4圖可對應於重置階段P1。當從顯示階段P5進入重置階段P1,可將控制訊號S1設為高準位,以導通(turn on)第三開關130及第四開關140,且將控制訊號S2設為低準位,以保持第二開關120及第五開關150為關閉(off)狀態。調整控制訊號S REF為高準位V REFH可使節點A為高準位,進而使第一開關110導通。將操作電壓V DD調整到低準位V DDL,可重置第三開關130的第一端及第二端至低準位。
第5圖可對應於補償階段P2。當從重置階段P1進入補償階段P2,可保持控制訊號S1為高準位以保持第三開關130及第四開關140導通,可保持控制訊號S2為低準位以保持第二開關120關閉,可將控制訊號S BIAS調整為高準位以導通第五開關150,可保持控制訊號S REF為高準位V REFH,及可將操作電壓V DD調整為高準位V DDH。由於第四開關140導通,故此時節點A的準位可與控制訊號S REF相同,亦為高準位V REFH。節點B、C的準位可以準位V OUT表示。以下係準位V OUT之推導過程。
當第一開關110及第五開關150為電晶體開關,且第一開關110操作於飽和區,則流經第一開關110的電流I D可用算式eq-1表示:
I D=K 1(V REFH-V OUT-V TH1) 2= K 5(V BIAS– VSS–V TH5) 2……(eq-1);
其中,K 1可為第一開關110的電晶體之製程參數,K 5可為第五開關150的電晶體之製程參數,V TH1及V TH5可分別為第一開關110及第五開關150的門檻電壓,準位V BIAS可為控制訊號S BIAS的電壓值,VSS係前述之耦接於第五開關150的第二端的參考準位。現引入代數α表示製程參數K 1及K 5的比值之平方根,可將算式eq-1整理為算式eq-2:
α = √(K 1/K 5) = (V BIAS-V TH5-VSS)/(V REFH-V OUT-V TH1) ……(eq-2);
整理後可導出算式eq-3:
αV REFH-αV OUT-αV TH1= V BIAS– V TH5– VSS……(eq-3);
整理算式eq-3,可導出算式eq-4如下:
V OUT= V REFH-V TH1+ (1/α) ·V TH5- (1/α) ·VSS - (1/α) ·V BIAS……(eq-4);
根據算式eq-4,第5圖中,節點C的準位可被充電至準位V OUT,即[V REFH-V TH1+ (1/α) V TH5- (1/α) ·VSS - (1/α) V BIAS],此準位V OUT可視為第一預定準位。此外,由於第四開關140係導通,故補償階段P2中,節點A的準位可對應於控制訊號S REF,亦為高準位V REFH,因此,第一電容C1之第一端及第二端可儲存有準位差 (V REFH- V OUT),此準位差可使用於下一階段。
第6圖可對應於寫入階段P3。當從補償階段P2進入寫入階段P3,可將控制訊號S1調整為低準位以關閉第三開關130及第四開關140,可將控制訊號S2調整為高準位以導通第二開關S2,可將控制訊號S REF保持為高準位V REFH,可將操作電壓V DD保持為高準位V DDH,及可保持控制訊號S BIAS為高準位以保持第五開關150導通。第二開關120導通後,資料訊號Sd可透過第二開關120傳送至節點B,故節點B之準位可對應於資料訊號Sd的準位Vd。如上述,第一電容C1之兩端(即節點A、B 之間)可於補償階段P2後,儲存有準位差 (V REFH- V OUT),故節點A的準位可為節點B的準位及準位差 (V REFH- V OUT)之和,亦即(Vd + V REFH- V OUT),此值可為第二預定準位。
以準位V A、V B、V C分別表示節點A、B、C之準位,如上文,可知準位V A可被耦合到第二預定準位 (Vd + V REFH- V OUT),準位V B可同於資料訊號Sd的準位Vd、且準位V C可為顯示控制電路100於寫入階段P3的輸出準位V OUT。經推導後,輸出準位V OUT可實質上相等於資料訊號Sd之準位Vd,其推導如下。
準位V A可用等式eq-5表示:V A= V REFH+ (Vd – V REFH+ V TH1– (1/α)·V TH5- (1/α)·VSS + (1/α)·V BIAS) ……(eq-5);
前述流經第一開關110的電流I D可用算式eq-6表示:
I D= K 1(Vd + V TH1- (1/α)·V TH5- (1/α)·VSS+ (1/α)·V BIAS– V OUT– V TH1) 2
= K 1(Vd - (1/α)·V TH5- (1/α)·VSS+ (1/α)·V BIAS– V OUT) 2
= K 5(V BIAS–VSS–V TH5) 2……(eq-6);
又如上述,代數α可為製程參數K 1及K 5的比值之平方根,故可導出算式eq-7:
α=√(K 1/K 5)
= (V BIAS– V TH5)/ (Vd - (1/α)V TH5–(1/α)VSS+ (1/α)V BIAS– V OUT) ……(eq-7);
整理後可得算式eq-8:
α(Vd - (1/α)V TH5-(1/α)VSS + (1/α)V BIAS– V OUT) = V BIAS– V TH5…… (eq-8);
進而可整理得到算式eq-9:
αVd - V TH5-VSS + V BIAS–αV OUT= V BIAS- V TH5-VSS…… (eq-9);
將等式eq-9兩邊的V TH5及V BIAS一起刪除,可得到推導的結果如下:
V OUT= Vd …… (eq-10);
由算式eq-10可知,輸出準位V OUT實質上可等於資料訊號Sd之準位Vd。然而,輸出準位V OUT仍須充電過程以達到準位Vd,故本發明實施例之操作可進入第7圖所示的維持階段P4。
第7圖可對應於維持階段P4。當從寫入階段P3進入維持階段P4,可將控制訊號S1保持於低準位以將第三開關130及第四開關140保持為關閉,可將控制訊號S2調整為低準位以關閉第二開關120,可將控制訊號S BIAS保持於高準位以保持第五開關150導通,可將控制訊號S REF保持於高準位V REFH,及可將操作電壓V DD保持於高準位V DDH。維持階段P4中,由於第一開關110及第五開關150係導通,故設於高準位V DDH之操作電壓V DD可持續對於節點C充電,以使節點C的輸出準位V OUT被持續充電到實質等於資料訊號Sd之準位Vd。如上述,於寫入階段P3及維持階段P4,液晶電容C LC可根據資料訊號Sd顯示。
第8圖可對應於顯示階段P5。當從維持階段P4進入顯示階段P5,可保持控制訊號S1為低準位以保持第三開關130及第四開關140關閉,可保持控制訊號S2為低準位以保持第二開關S2關閉,可將控制訊號S REF調整為低準位V REFL,可將控制訊號S BIAS調整為低準位以關閉第五開關150。控制訊號S BIAS調整至低準位,可透過第二電容C2及第一電容C1,將節點A的準位V A亦耦合到低準位。如上文推導,因維持階段P4中,節點C的準位V C係資料訊號Sd的準位Vd,故準位V A被耦合到低準位後,準位V A及準位V C之差值可小於第一開關110之電晶體的門檻電壓,從而使第一開關110關閉。因此,顯示階段P5中,第一至第五開關110-150可皆為關閉,進而可抑止節點C漏電,以及減緩所有開關的電晶體之老化效應。
第9圖是第2至8圖之顯示控制電路的操作方法900流程圖。操作方法900的步驟910至950可分別對應於上述第4-8圖所示之各階段。操作方法900步驟可如下:
步驟905:開始;
步驟910:於重置階段P1,導通(turn on)第三開關130及第四開關140,保持第二開關120及第五開關150為關閉(off)狀態,調整控制訊號S REF為高準位V REFH從而使第一開關110導通,將操作電壓V DD調整到低準位V DDL,以重置第三開關130的第一端及第二端至低準位;
步驟920:於重置階段P1後的補償階段P2,將操作電壓V DD轉換至高準位V DDH,及將控制訊號S BIAS轉換至高準位以導通第五開關150,進而充電第三開關130之第二端至第一預定準位;
步驟930:於補償階段P2後的寫入階段P3,關閉第三開關130及第四開關140,導通第二開關120,以將第一電容C1之第一端耦合至第二預定準位;
步驟940:於寫入階段P3後的維持階段P4,關閉第二開關120,保持第三開關130及第四開關140為關閉狀態,保持第五開關150為導通狀態,保持操作電壓V DD為高準位V DDH以將第三開關130之第二端的準位充電到實質相同於資料訊號Vd;
步驟950:於維持階段P4後的顯示階段P5,維持第二、第三、第四開關120-140為關閉狀態,關閉第五開關150,調整第二電容C2的第二端所接收的控制訊號S BIAS到低準位,進而透過第二電容C2及第一電容C1將第一電容C1的第一端耦合到低準位,以使第一開關110關閉;
步驟955:若繼續執行顯示操作,進入步驟910;若不繼續執行顯示操作,進入步驟960;及
步驟960:結束。
第10圖可為對應於第3圖的操作波形、第4-8圖之各操作階段、及第9圖之操作方法的量測結果示意圖。第10圖之橫軸可為時間,其單位可以微秒(us)為例,其縱軸可為量測的準位,其單位可以伏特為例。曲線V A0、V A3、V A3’可分別為採用門檻電壓為0伏特、+3伏特、-3伏特之電晶體作為開關,於節點A量測得到的準位。曲線V C0、V C3、V C3’可分別為採用門檻電壓與預定值的漂移差值為0伏特、+3伏特、-3伏特之電晶體作為開關,於節點C量測得到的準位。曲線V S2可為控制訊號S2的準位。如第10圖所示,於維持階段P4後期,及顯示階段P5,曲線V C0、V C3、V C3’可實質上疊合,故表示根據本發明實施例,當電晶體的門檻電壓於-3伏特至+3伏特間漂移,節點C的輸出準位VOUT可實質上保持穩定,故本發明實施例提供之顯示控制電路,可有效改善電晶體的製程漂移導致的顯示不穩問題。
上述第一至第五開關110-150,可採用常關型(normally-OFF)或常開型(normally-ON)電晶體,並可依研發者之需求挑選N型金氧半場效電晶體、P型金氧半場效電晶體、雙載子接面電晶體或其他相似原理之開關元件。本發明實施例提供之顯示控制電路可適用於一般液晶顯示,亦可適用於藍相液晶。
綜上,當採用電晶體作為本發明之開關元件,則本發明實施例提供的顯示控制電路100可包含第一至第五開關110-150,第一至第二電容C1-C2及液晶電容C LC,故本發明實施例的顯示控制電路100可為五電晶體-三電容(可稱5T3C)架構的顯示控制電路。此外,本發明的顯示控制電路100之控制訊號總數可為第3圖所示,共須五條訊號線。相較於本領域習知之6T2C架構(七條訊號線)或6T3C架構(五條訊號線)的控制電路,本發明實施例之5T3C架構實可有效降低元件數,故可提昇開口率。此外,本發明實施例之提供的顯示控制電路及其控制方法,亦可抗禦電晶體之門檻電壓漂移,以使液晶顯示的亮度與灰階穩定,更可減緩開關元件之老化。因此,本發明對於改善本領域習知技術之缺失,顯有助益。   以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
100、200‧‧‧顯示控制電路
110‧‧‧第一開關
120‧‧‧第二開關
130‧‧‧第三開關
140‧‧‧第四開關
150‧‧‧第五開關
S1、S2、SREF、SBIAS‧‧‧控制訊號
VDD‧‧‧操作電壓
Sd‧‧‧資料訊號
VSS‧‧‧參考準位
Cst‧‧‧維持電容
CLC‧‧‧液晶電容
C1‧‧‧第一電容
C2‧‧‧第二電容
VCOM‧‧‧共電壓端
A、B、C‧‧‧節點
110a‧‧‧充電單元
120a‧‧‧寫入單元
130a‧‧‧維持單元
170a‧‧‧顯示單元
140a、150a‧‧‧控制單元
VREFH、VDDH‧‧‧高準位
VREFL、VDDL‧‧‧低準位
P1‧‧‧重置階段
P2‧‧‧補償階段
P3‧‧‧寫入階段
P4‧‧‧維持階段
P5‧‧‧顯示階段
ID‧‧‧電流
Vd‧‧‧準位
VOUT‧‧‧輸出準位
900‧‧‧操作方法
905至960‧‧‧步驟
第1圖是本發明一實施例之顯示控制電路的示意圖。 第2圖係本發明一實施例之顯示控制電路的示意圖。 第3圖係第1圖之實施例之顯示控制電路的操作波形圖。 第4至8圖係第1、3圖之實施例的顯示控制電路於各階段之操作說明圖。 第9圖係第1至8圖之顯示控制電路的操作方法流程圖。 第10圖係對應於第3圖之操作波形、第4至8圖之各操作階段、及第9圖之操作方法的量測結果示意圖。
200‧‧‧顯示控制電路
110‧‧‧第一開關
120‧‧‧第二開關
130‧‧‧第三開關
140‧‧‧第四開關
150‧‧‧第五開關
S1、S2、SREF、SBIAS‧‧‧控制訊號
VDD‧‧‧操作電壓
Sd‧‧‧資料訊號
VSS‧‧‧參考準位
CLC‧‧‧液晶電容
C1‧‧‧第一電容
C2‧‧‧第二電容
Cst‧‧‧維持電容
VCOM‧‧‧共電壓端
A、B、C‧‧‧節點

Claims (10)

  1. 一種顯示控制電路,包含:一第一開關,包含一第一端,及一第二端;一第二開關,包含一第一端,用以接收一資料訊號,及一第二端;一液晶電容,包含一第一端,電性耦接於該第一開關之該第二端,及一第二端,電性耦接於一共電壓端;一第三開關,包含一第一端,電性耦接於該第二開關之該第二端,及一第二端,電性耦接於該液晶電容之該第一端;一第四開關,包含一第一端,及一第二端;一第一電容,包含一第一端,電性耦接於該第四開關之該第二端,及一第二端,電性耦接於該第二開關之該第二端;一第二電容,包含一第一端,電性耦接於該第三開關之該第一端,及一第二端;以及一第五開關,包含一第一端,電性耦接於該第一開關之該第二端,及一第二端,電性耦接於一參考準位。
  2. 如請求項1所述的顯示控制電路,其中:該第四開關另包含一控制端;該第五開關另包含一控制端,電性耦接於該第二電容之該第二端;該第三開關另包含一控制端,電性耦接於該第四開關之該控制端;及該第一開關另包含一控制端,電性耦接於該第一電容之該第一端。
  3. 如請求項1或2所述的顯示控制電路,其中:該第四開關係用以於一重置階段及一補償階段設為導通,於一寫入階段、一 維持階段及一顯示階段設為截止,於該重置階段、該補償階段、該寫入階段及該維持階段,該第四開關之該第一端係用以設為高準位,且於該顯示階段,該第四開關之該第一端係用以設為低準位;該第五開關係用以於該補償階段、該寫入階段及該維持階段設為導通,且於該重置階段及該顯示階段設為截止;該第二開關係用以於該寫入階段設為導通,且於該重置階段、該補償階段、該維持階段及該顯示階段設為截止;該第三開關係用以於該重置階段及該補償階段設為導通,且於該寫入階段、該維持階段及該顯示階段設為截止;該第一開關係用以於該重置階段、該補償階段、該寫入階段及該維持階段設為導通,於該顯示階段設為截止,該第一開關之該第一端用以於該重置階段係設為低準位,且該第一開關之該第一端用以於該補償階段、該寫入階段、該維持階段及該顯示階段係設為高準位;且該第二電容之該第二端係用以於該重置階段及該顯示階段係設為低準位,於該補償階段、該寫入階段及該維持階段設為高準位。
  4. 如請求項1所述的顯示控制電路,另包含:一維持電容,包含一第一端,電性耦接於該液晶電容之該第一端,及一第二端,電性耦接於該共電壓端。
  5. 一種顯示控制電路,包含:一充電單元,包含一第一端,及一第二端;一寫入單元,包含一第一端,用以接收一資料訊號,及一第二端;一顯示單元,包含一第一端,電性耦接於該充電單元之該第二端,及一第二 端,電性耦接於一共電壓端;一維持單元,包含一第一端,電性耦接於該寫入單元之該第二端,及一第二端,電性耦接於該顯示單元之該第一端;一第一控制單元,包含一第一端,及一第二端;一第一電容,包含一第一端,電性耦接於該第一控制單元之該第二端,及一第二端,電性耦接於該寫入單元之該第二端;一第二電容,包含一第一端,電性耦接於該維持單元之該第一端,及一第二端;及一第二控制單元,包含一第一端,電性耦接於該充電單元之該第二端,及一第二端,電性耦接於一參考準位。
  6. 如請求項5所述的顯示控制電路,其中:該第一控制單元包含一第一開關,且該第二控制單元包含一第二開關;該第一開關包含一第一端、一第二端電性耦接該充電單元以及一控制端;該第二開關包含一第一端電性耦接該顯示單元、一第二端電性耦接一參考準位以及一控制端,電性耦接於該第二電容之該第二端;該寫入單元包含一第三開關,電性耦接該維持單元;該維持單元包含一第四開關,該維持單元包含一控制端,電性耦接於該第一開關之該控制端;以及該充電單元包含一第五開關,該充電單元另包含一控制端,電性耦接於該第一電容之該第一端。
  7. 如請求項5或6所述的顯示控制電路,其中:該第一控制單元係用以於一重置階段及一補償階段設為導通,於一寫入階 段、一維持階段及一顯示階段設為截止,於該重置階段、該補償階段、該寫入階段及該維持階段,該第一開關之該第一端係用以設為高準位,且於該顯示階段,該第一開關之該第一端係用以設為低準位;該第二控制單元係用以於該補償階段、該寫入階段及該維持階段設為導通,且於該重置階段及該顯示階段設為截止;該寫入單元係用以於該寫入階段設為導通,且於該重置階段、該補償階段、該維持階段及該顯示階段設為截止;該維持單元係用以於該重置階段及該補償階段設為導通,且於該寫入階段、該維持階段及該顯示階段設為截止;該充電單元係用以於該重置階段、該補償階段、該寫入階段及該維持階段設為導通,於該顯示階段設為截止,該充電單元之該第一端用以於該重置階段係設為低準位,且該充電單元之該第一端用以於該補償階段、該寫入階段、該維持階段及該顯示階段係設為高準位;且該第二電容之該第二端係於該重置階段及該顯示階段係設為低準位,於該補償階段、該寫入階段及該維持階段設為高準位。
  8. 如請求項5所述的顯示控制電路,其中該顯示控制電路另包含一維持電容,包含一第一端,電性耦接於該顯示單元之該第一端,及一第二端,電性耦接於該共電壓端。
  9. 一種顯示控制電路之操作方法,該顯示控制電路包含一充電單元、一第一控制單元、一第二控制單元、一寫入單元、一維持單元、一第一電容、一第二電容及一顯示單元,該充電單元之一第二端電性耦接於該顯示單元之一第一端、該維持單元之一第二端及該第二控制單元之一第一端,該維持單 元之一第一端電性耦接於該第一電容之一第二端、該第二電容之一第一端、及該寫入單元之一第二端,該寫入單元之一第一端係用以接收一資料訊號,該第一電容之一第一端電性耦接於該第一控制單元之一第二端及該充電單元之一控制端,該顯示單元之一第二端電性耦接於一共電壓端,該第二電容之一第二端電性耦接於該第二控制單元之一控制端,該操作方法包含:於一重置階段,導通該維持單元及該第一控制單元,將該第一控制單元之該第一端轉換至高準位,從而導通該充電單元,及將該充電單元之該第一端轉換至低準位,以重置該維持單元之該第二端至低準位;於該重置階段後的一補償階段,將該充電單元之該第一端轉換至高準位,及將該第二電容之該第二端轉換至高準位,以導通該第二控制單元、及充電該維持單元之該第二端至一第一預定準位;於該補償階段後的一寫入階段,關閉該維持單元及該第一控制單元,導通該寫入單元,以將該第一電容之該第一端耦合至一第二預定準位;於該寫入階段後的一維持階段,關閉該寫入單元,以將該維持單元之該第二端的準位充電至一實質相同於該資料訊號之準位;及於該維持階段後的一顯示階段,關閉該第二控制單元,將該第二電容之該第二端降至低準位,從而耦合該充電單元之該控制端為低準位,以關閉該充電單元。
  10. 如請求項9所述的方法,另包含提供一維持電容,包含一第一端,電性耦接於該顯示單元之該第一端,及一第二端,電性耦接於該共電壓端。
TW105133528A 2016-10-18 2016-10-18 顯示控制電路及其操作方法 TWI603313B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW105133528A TWI603313B (zh) 2016-10-18 2016-10-18 顯示控制電路及其操作方法
CN201611095040.4A CN106782359B (zh) 2016-10-18 2016-12-02 显示控制电路及其操作方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW105133528A TWI603313B (zh) 2016-10-18 2016-10-18 顯示控制電路及其操作方法

Publications (2)

Publication Number Publication Date
TWI603313B true TWI603313B (zh) 2017-10-21
TW201816761A TW201816761A (zh) 2018-05-01

Family

ID=58882828

Family Applications (1)

Application Number Title Priority Date Filing Date
TW105133528A TWI603313B (zh) 2016-10-18 2016-10-18 顯示控制電路及其操作方法

Country Status (2)

Country Link
CN (1) CN106782359B (zh)
TW (1) TWI603313B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI623927B (zh) * 2017-07-20 2018-05-11 友達光電股份有限公司 顯示面板及其畫素的驅動方法
WO2019193454A1 (ja) * 2018-04-06 2019-10-10 株式会社半導体エネルギー研究所 表示装置、表示装置の動作方法および電子機器
CN111312187A (zh) * 2020-03-05 2020-06-19 深圳市华星光电半导体显示技术有限公司 像素驱动电路及其驱动方法、液晶显示面板
US11062671B1 (en) 2020-03-05 2021-07-13 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Pixel driving circuit, driving method thereof and liquid crystal display panel

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200830078A (en) * 2007-01-03 2008-07-16 Tpo Displays Corp Source follower, method, and electronic system utilizing the same
TW200947864A (en) * 2008-05-09 2009-11-16 Au Optronics Corp Analog buffer circuit capable of compensating threshold voltage variation of transistor
US20120154365A1 (en) * 2009-09-07 2012-06-21 Sharp Kabushiki Kaisha Pixel circuit and display device
CN102890375A (zh) * 2011-07-18 2013-01-23 群康科技(深圳)有限公司 开关电路及其像素元件与显示面板

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200841310A (en) * 2007-04-10 2008-10-16 Univ Nat Chiao Tung Pixel driving circuit, and its driving method and application
JP5407368B2 (ja) * 2008-05-16 2014-02-05 セイコーエプソン株式会社 液晶表示装置、その駆動方法および電子機器
TWI544266B (zh) * 2015-06-03 2016-08-01 友達光電股份有限公司 畫素電路
TWI569252B (zh) * 2015-11-27 2017-02-01 友達光電股份有限公司 像素驅動電路及其驅動方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200830078A (en) * 2007-01-03 2008-07-16 Tpo Displays Corp Source follower, method, and electronic system utilizing the same
TW200947864A (en) * 2008-05-09 2009-11-16 Au Optronics Corp Analog buffer circuit capable of compensating threshold voltage variation of transistor
US20120154365A1 (en) * 2009-09-07 2012-06-21 Sharp Kabushiki Kaisha Pixel circuit and display device
CN102890375A (zh) * 2011-07-18 2013-01-23 群康科技(深圳)有限公司 开关电路及其像素元件与显示面板

Also Published As

Publication number Publication date
CN106782359A (zh) 2017-05-31
TW201816761A (zh) 2018-05-01
CN106782359B (zh) 2019-05-10

Similar Documents

Publication Publication Date Title
TWI603313B (zh) 顯示控制電路及其操作方法
KR102473024B1 (ko) 시프트 레지스터 유닛, 게이트 구동 회로, 디스플레이 장치 및 구동 방법
KR102539856B1 (ko) 표시장치와 그 게이트 구동 회로
US8565369B2 (en) Scanning signal line drive circuit and display device having the same
US8803785B2 (en) Scanning signal line drive circuit and display device having the same
EA034004B1 (ru) Схема goa двунаправленной развертки
CN110120200B (zh) 显示装置
TWI478132B (zh) 閘極驅動電路
US11127326B2 (en) Shift register unit, method for driving shift register unit, gate drive circuit, and display device
JP2007226240A (ja) フレーム周波数によってスルー率が調節されるソースドライバ回路及びソースドライバ回路でのフレーム周波数によるスルー率の調節方法
CN112071265A (zh) 像素补偿电路及显示面板
WO2016078141A1 (zh) 一种移位寄存器单元、栅极驱动电路及显示装置
TW201419290A (zh) 移位暫存器
CN114566115A (zh) 像素驱动电路及显示面板
TW201604858A (zh) Oled像素補償電路和oled像素驅動方法
US10109234B2 (en) Drive circuit and drive method thereof, display substrate and drive method thereof, and display device
CN103198788A (zh) 一种像素电路、有机电致发光显示面板及显示装置
CN103956137A (zh) 栅极驱动电路及方法、阵列基板行驱动电路和显示装置
CN105788644A (zh) 移位寄存器、扫描驱动器和有机发光显示器
US9792875B2 (en) GOA circuit and display panel
US9947260B2 (en) AMOLED display device with demultiplexer comprising first to third switches turning on in rotation during frame image
CN106782326A (zh) 像素电路及其驱动方法、显示装置
CN111768742B (zh) 像素驱动电路及显示面板
TW201643886A (zh) 移位暫存電路
TWI556217B (zh) 電源管理電路及其閘極脈衝調變電路