TWI573120B - 具有多功能分享後端通道的顯示驅動器電路及其操作方法 - Google Patents

具有多功能分享後端通道的顯示驅動器電路及其操作方法 Download PDF

Info

Publication number
TWI573120B
TWI573120B TW101133831A TW101133831A TWI573120B TW I573120 B TWI573120 B TW I573120B TW 101133831 A TW101133831 A TW 101133831A TW 101133831 A TW101133831 A TW 101133831A TW I573120 B TWI573120 B TW I573120B
Authority
TW
Taiwan
Prior art keywords
data
signal
clock
driver circuit
mode
Prior art date
Application number
TW101133831A
Other languages
English (en)
Other versions
TW201317972A (zh
Inventor
白東勳
李在烈
Original Assignee
三星電子股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 三星電子股份有限公司 filed Critical 三星電子股份有限公司
Publication of TW201317972A publication Critical patent/TW201317972A/zh
Application granted granted Critical
Publication of TWI573120B publication Critical patent/TWI573120B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/04Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Plasma & Fusion (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Description

具有多功能分享後端通道的顯示驅動器電路及其操作方法 【對優先權申請案之參考】
本申請案主張2011年9月23日申請之韓國專利申請案第10-2011-0096478號之優先權,所述專利申請案之揭露內容據此以引用之方式併入本文中。
本發明是關於積體電路器件以及操作所述積體電路器件的方法,且更特定而言是關於積體電路顯示器件以及操作積體電路顯示器件的方法。
諸如液晶顯示器(Liquid Crystal Display,LCD)以及電漿顯示面板(Plasma Display Panel,PDP)等顯示器在其中可包含有顯示驅動器IC(display driver IC,DDI)。顯示器可包含具有DDI組態的多個源極驅動器晶片(亦即,源極驅動器)。每一源極驅動器基於時序控制器之顯示資料而可包含面板之驅動器源極線(例如,資料線)。作為後向信號線,分享後端通道(SBC)可被用作用於將自源極驅動器中之任一者輸出之軟故障信號傳送至時序控制器的專用匯流排。本文中,軟故障信號可指示時脈恢復單元之解鎖狀態,或設定值是否歸因於靜電放電(Electro-Static Discharge,ESD)而改變。當時脈被鎖定時,軟故障信號可藉由源極驅動器內之分享後端通道驅動器的關斷操作而設定為邏輯高位準。當時脈被解鎖時,軟故障信號可藉由源極驅動器內之分享後端通道驅動器的接通操作而設定為 邏輯低位準。顯示驅動器IC之實例在張(Chang)等人之美國專利第7,259,742號以及沈(Shin)等人之美國專利第7,737,939號中予以揭露,所述專利之揭露內容據此以引用之方式併入本文中。
根據本發明之實施例的顯示驅動器電路包含第一多功能驅動器,其經組態以支援至少第一操作模式以及第二操作模式。第一多功能驅動器藉由以第一輸出信號驅動匯流排而回應於第一控制信號來支援第一操作模式。此第一輸出信號具有指示所述第一輸出信號中之第一時脈信號的鎖定或解鎖狀態之值。第一多功能驅動器亦藉由以第一資料驅動匯流排而回應於第二控制信號來支援第二操作模式,所述第一資料與第一時脈信號的鎖定或解鎖狀態無關。此第一資料可為多位元資料串流。亦可提供第二多功能驅動器。此第二多功能驅動器經組態以藉由以具有值的第二輸出信號驅動匯流排而回應於第三控制信號來支援第一操作模式,所述值指示第二輸出信號中之第二時脈信號的鎖定或解鎖狀態。第二多功能驅動器經組態以藉由以第二資料驅動匯流排而回應於第四控制信號來支援第二操作模式,所述第二資料與第二時脈信號的鎖定或解鎖狀態無關。第一控制信號以及第二控制信號可經提供作為第一讀取啟用信號的非作用中狀態以及作用中狀態或反之亦然,且第三控制信號以及第四控制信號可經提供作為第二讀取啟用信號的非作用中狀態以及作用中狀態或反之亦然。
根據本發明之一些實施例,匯流排可作為分享後端通道信號線操作,且第一多功能驅動器以及所述第二多功能驅動器可經組態以在第一操作模式期間分別以第一輸出信號以及第二輸出信號來驅動分享後端通道信號線。此外,第一多功能驅動器以及第二多功能驅動器可以線「或」(wired-OR)組態電連接至分享後端通道信號線。在本發明之又其他實施例中,第一多功能驅動器可經組態以藉由以資料串流驅動分享後端通道信號線來支援第二操作模式,所述資料串流與觸摸感測器資料、環境光感測器資料、溫度感測器資料以及位元錯誤計數資料中的至少一者相關。
亦可提供時序控制器。此控制器經組態以回應於接收到具有值的第一輸出信號而將第一訓練時脈提供至第一多功能驅動器,所述值指示第一時脈信號的解鎖狀態。詳言之,時序控制器可經組態以回應於在分享後端通道信號線上偵測到信號而在第一操作模式期間將各別第一訓練時脈以及第二訓練時脈提供至第一多功能驅動器以及第二多功能驅動器,所述信號反映第一時脈信號以及第二時脈信號中之任一者的解鎖狀態。
根據本發明之額外實施例,一種顯示驅動器電路具備多個驅動器。此等驅動器具有共同電耦接至分享後端通道信號線之各別輸出端子。多個驅動器經組態以藉由向分享後端通道信號線通知多個驅動器中之信號或器件的狀態而對共同提供至驅動器之第一監視命令作出回應。多個驅動器經進一步組態以藉由以各別讀取資料驅動分享後端通道 信號線來對一次一個地提供至驅動器的讀取命令個別地作出回應。顯示驅動器電路亦可包含電連接至分享後端通道信號線之接收器,以及多個傳輸器。多個傳輸器經組態以在監視操作模式期間以第一監視命令並行地驅動多個驅動器,以便判定多個驅動器內之各別時脈信號已皆變為被鎖定的時間。時序控制器亦可經組態以在監視操作模式期間將訓練時脈提供至多個驅動器。
一種根據本發明之其他實施例的顯示驅動器電路可包含具有以線「或」組態共同電連接至分享後端通道信號線之各別第一端子的多個驅動器。驅動器經組態以藉由以第一信號驅動分享後端通道信號線來支援時脈訓練操作模式,所述第一信號指定所述多個驅動器內之至少一時脈的解鎖狀態。驅動器亦經組態以藉由在非重疊時間間隔期間以各別資料串流驅動分享後端通道信號線來一次一個地支援資料讀取操作模式。此等資料串流中之每一者可包含等效標頭以及註腳位元串。
根據本發明之又其他實施例,一種操作顯示器件的方法包含回應於經由共同匯流排偵測到產生於第一多功能驅動器電路中之第一時脈的解鎖狀態而將訓練時脈提供至第一多功能驅動器電路,所述共同匯流排連接至第一多功能驅動器電路的輸出端。此方法更包含回應於經由共同匯流排偵測到第一時脈的鎖定狀態而將第一作用中讀取控制信號提供至第一多功能驅動器電路。回應於第一作用中讀取控制信號,第一多功能驅動器將第一讀取資料傳輸至共同 匯流排。
方法更包含回應於經由共同匯流排偵測到產生於第二多功能驅動器電路中之第二時脈以及第一時脈中之至少一者的解鎖狀態而將訓練時脈提供至第二多功能驅動器電路,所述共同匯流排連接至第二多功能驅動器電路的輸出端。可回應於經由共同匯流排偵測到第一時脈以及第二時脈之鎖定狀態而將第二作用中讀取控制信號提供至第二多功能驅動器電路。可回應於第二作用中讀取控制信號而將第二讀取資料自第二多功能驅動器電路傳輸至共同匯流排。提供第一作用中讀取控制信號以及提供第二作用中讀取控制信號僅一次一個地被執行。將訓練時脈提供至第二多功能驅動器電路亦可包含將第一訓練時脈以及第二訓練時脈分別提供至第一多功能驅動器電路以及第二多功能驅動器電路。
以上以及其他目標以及特徵參看以下諸圖將自以下描述變得顯而易見,其中類似參考數字貫穿各圖指代類似部件,除非另有指定。
下文參看隨附圖式更充分地描述發明概念,在隨附圖式中繪示發明概念之實施例。然而,本發明概念可能以許多不同形式來體現,且不應解釋為限於本文中所闡述之實施例。確切而言,此等實施例經提供,使得本發明將為詳盡且完整的,且將向熟習此項技術者充分傳達發明概念的範疇。在圖式中,可為了清楚而誇示區之大小以及相對大 小。類似數字始終指代類似元件。
應理解,儘管可在本文中使用術語第一、第二、第三等來描述各種元件、組件、區、層以及/或區段,但此等元件、組件、區、層以及/或區段不應受此等術語限制。此等術語僅用以區分一元件、組件、區、層或區段與另一區、層或區段。因此,在不偏離發明概念之教示的情況下,可將下文所論述之第一元件、組件、區、層或區段稱為第二元件、組件、區、層或區段。
為了便於描述,本文中可使用空間相對術語,諸如「在……之下」、「在……下面」、「下部」、「在……以下」、「在……以上」、「上部」以及其類似術語來描述如諸圖中所說明之一元件或特徵與另外元件或特徵的關係。應理解,除了諸圖中所描繪之定向外,空間相對術語意欲涵蓋器件在使用或操作中之不同定向。舉例而言,若諸圖中之器件經翻轉,則描述為在其他元件或特徵「下面」或「之下」或「以下」之元件將接著定向為在其他元件或特徵「以上」。因此,例示性術語「在……下面」或「在……以下」可涵蓋在……以上以及以下兩種定向。可以其他方式來定向器件(旋轉90度或處於其他定向)且可相應地解譯本文中所使用之空間相對描述詞。此外,亦應理解,當將層稱為「在兩個層之間」時,所述層可為兩個層之間的唯一層,或一或多個介入層亦可存在。
本文中所使用之術語僅出於描述特定實施例之目的,且並非意欲限制發明概念。如本文所使用,單數形式 「一」以及「所述」意欲亦包含複數形式,除非上下文明確指示不包含複數形式。應進一步理解,術語「包括」在於本說明書中使用時指定所述特徵、整體、步驟、操作、元件以及/或組件之存在,但並不排除一或多個其他特徵、整體、步驟、操作、元件、組件以及/或其群組之存在或添加。如本文所使用,術語「以及/或」包含相關聯的所列項目中之一或多者中的任一者以及所有組合。
應理解,當元件或層稱為「在另一元件或層上」、「連接至」、「耦接至」或「鄰近於」另一元件或層時,所述元件或層可直接在另一元件或層上、連接至、耦接至或鄰近於另一元件或層,或可存在介入元件或層。相反,當元件被稱為「直接在另一元件或層上」、「直接連接至」、「直接耦接至」或「直接鄰近於」另一元件或層時,不存在介入元件或層。
除非另外界定,否則本文中所使用之所有術語(包含技術以及科學術語)具有與一般熟習發明概念所屬技術者通常所理解相同的含義。應進一步理解,諸如通用字典中所界定之術語應解譯為具有與其在相關技術以及/或本說明書之內容脈絡中含義一致的含義,且不應以理想化或過度正式意義來解譯,除非本文中明確地如此界定。
圖1A至圖1B為根據發明概念之實施例的多功能驅動器電路之方塊圖。參看圖1A,驅動器25可藉由控制器220控制,且可連接至共同匯流排CB。驅動器25可具有輸入端子IN。驅動器25可根據經由線路L20施加之讀取啟用 信號RE而具有第一操作模式或第二操作模式。第一操作模式可稱為監視或訓練模式,且第二操作模式可稱為資料讀取模式。若回應於讀取啟用信號RE之非作用中狀態來執行第一操作模式,則軟故障信號可顯現於共同匯流排CB上作為第一輸出信號,共同匯流排CB能夠變成分享後端通道。此第一輸出信號可具有邏輯高值或邏輯低值。若回應於讀取啟用信號RE之作用中狀態來執行第二操作模式,則自各種內部電路輸出之讀出資料可顯現於共同匯流排上作為第一資料FDATA。舉例而言,第一資料FDATA可為具有根據時脈建立之格式的資料串流。驅動共同匯流排CB之驅動器25可根據讀取啟用信號RE之狀態而具有至少兩種操作模式。為此,驅動器25可被稱為多功能驅動器。在提供一驅動器25之狀況下,區域匯流排LB可為共同匯流排CB。然而,在提供多個驅動器之狀況下,一共同匯流排CB可連接至多個區域匯流排LB。舉例而言,如藉由圖1B所說明,驅動器25-1以及25-2可藉由控制器220控制,且可連接至共同匯流排CB。此等驅動器25-1以及25-2可具有各別輸入端子IN1以及IN2。如所說明,此等驅動器25-1、25-2中之每一者可根據經由線路L20(或L30)施加之讀取啟用信號RE1(或RE2)而具有第一操作模式或第二操作模式。第一操作模式可稱為監視或訓練模式,且第二操作模式可稱為資料讀取模式。若回應於讀取啟用信號RE之非作用中狀態來執行第一操作模式,則軟故障信號可顯現於共同匯流排CB上作為第一(或第二) 輸出信號,共同匯流排CB能夠變成分享後端通道。此第一(或第二)輸出信號可具有邏輯高值或邏輯低值。若回應於讀取啟用信號RE之作用中狀態來執行第二操作模式,則自各種內部電路輸出之讀出資料可顯現於共同匯流排上作為第一資料FDATA(或第二資料SDATA),第一資料FDATA(或第二資料SDATA)可為具有根據時脈建立之格式的資料串流。
圖2為根據發明概念之另一實施例的驅動器之方塊圖。參看圖2,第一驅動器25-1可經由第一區域匯流排LB1連接至共同匯流排CB,且第二驅動器25-2可經由第二區域匯流排LB2連接至共同匯流排CB。共同接收器224可自第一驅動器25-1接收第一讀取資料或自第二驅動器25-2接收第二讀取資料。經由共同匯流排CB傳送此讀取資料,共同匯流排CB可藉由提昇電阻器R「弱地」(weakly)固持於邏輯1電壓位準(例如,Vdd)。如下文更充分地說明,此電阻器可體現為PMOS提昇電晶體,所述PMOS提昇電晶體具有短路連接在一起之閘極端子以及汲極端子。當第一讀取啟用信號RE1設定為處於非作用中狀態時,可獨立地啟動第二讀取啟用信號RE2。在此狀況下,來自第二驅動器25-2之第二資料輸出(亦即,第二讀取資料)可經由共同匯流排CB傳送至共同接收器224,共同匯流排CB作為分享後端通道操作。另一方面,當第二讀取啟用信號RE2處於非作用中狀態時,可獨立地啟動第一讀取啟用信號RE1。在此狀況下,來自第一驅動器25-1之第一資 料輸出(亦即,第一讀取資料)可經由共同匯流排CB傳送至共同接收器224。如下文更充分地描述,每一驅動器可支援兩種操作模式,但藉由共同匯流排CB可僅一次一個地安置於作用中讀取操作模式。
圖3A為多個源極驅動器250-1、250-2、……、250-n之電路圖,所述電路圖包含如藉由圖2繪示之多個對應驅動器電路25-1以及25-2。如下文更充分描述,驅動器電路25-1以及25-2可具有兩種操作模式,且可受時序控制器220控制。參看圖3A,第一驅動器電路25-1可包含三個MOS電晶體以及兩個選擇器(例如,多工器)。用於資料傳輸之第一驅動器電路25-1可包含第一MOS電晶體N1,所述第一MOS電晶體N1具有經由節點ND1連接至共同匯流排CB的汲極、經接地之源極以及經連接以接收第一輸入信號RD1的閘極。亦提供第二MOS電晶體N2,其具有經由節點ND1連接至共同匯流排CB的汲極以及經接地的源極。提供第三PMOS電晶體P1,其具有經由節點ND1連接至共同匯流排CB的汲極以及連接至電源供應器電壓(例如,Vdd)的源極。提供第一選擇器/多工器S1,其根據讀取控制信號RC1之狀態來選擇第一輸入以及第二輸入中的一者。第一選擇器S1具有連接至第三PMOS電晶體P1之閘極端子的輸出端。此讀取控制信號RC1可對應於可藉由時序控制器220提供的外部施加之讀取啟用信號RE1。提供第二選擇器/多工器S2,其根據讀取控制信號RC1之狀態來選擇第三輸入以及第四輸入中的一者。此第 二選擇器S2具有連接至第二MOS電晶體N2之閘極的輸出端。
在圖3A中,至第一選擇器S1之第一輸入以及至第二選擇器S2之第三輸入可為同一信號(亦即,兩者可皆為信號RD1)。視操作模式而定,此同一信號RD1可被視作軟故障信號(其指定內部時脈之鎖定或解鎖狀態)或視作讀出資料信號。第一MOS電晶體N1以及第二MOS電晶體N2可為n通道MOS場效電晶體,且第三MOS電晶體P1可為p通道MOS場效電晶體。然而,發明概念並不限於此,且此等電晶體類型可相應地作出改變。此外,在至第一選擇器S1之第二輸入固定至第一邏輯狀態(例如,邏輯1=Vdd)情況下,至第二選擇器S2之第四輸入可固定至第二邏輯狀態(例如,邏輯0=Gnd),然而,根據本發明之額外實施例可使用替代性固定狀態。如所說明,第二驅動器電路25-2以及所有其他驅動器電路可具有與第一驅動器電路25-1相同的組態。
現將描述圖3A之多功能驅動器電路的操作。分別提供至第一驅動器25-1以及第二驅動器25-2中之選擇器/多工器S1、S2之選擇端子的讀取控制信號RC1以及RC2中的每一者在監視操作模式期間可被撤銷,且在資料讀取操作模式期間可一次一個地被獨立啟動。若讀取控制信號RC1在監視模式期間經撤銷,則第一驅動器電路25-1內之第一選擇器S1可選擇第二輸入,且藉此將高狀態信號(例如,Vdd)傳遞至第三MOS電晶體P1的閘極,藉此使第 三MOS電晶體P1維持於「斷開」狀態。此外,第一驅動器電路25-1內之第二選擇器S2可選擇第三輸入,且藉此將軟故障信號輸入傳遞至第二MOS電晶體N2的閘極。結果,當輸入信號RD1在監視操作模式期間為邏輯低時,第一MOS電晶體N1以及第二MOS電晶體N2可連同第三MOS電晶體P1一起被關斷,此情形藉由具有相對高電阻的一直接通之PMOS提昇電晶體PU1(或另一類型之電阻器R)而使節點ND1(以及共同匯流排CB)能夠「弱地」固持於預充電電壓位準。
因此,在第一源極驅動器250-1內之時脈回復單元的時脈經鎖定(亦即,經適當地同步化)情況下,輸入信號RD1可具有邏輯低位準,其意謂具有邏輯高狀態之第一資料在共同匯流排CB上維持於預充電位準。另一方面,當輸入信號RD1為邏輯高時,第一MOS電晶體N1以及第二MOS電晶體N2將被接通。在此狀況下,節點ND1之電位將被拉低(亦即,放電)至接地電壓位準(例如,Gnd),其意謂具有邏輯低狀態之第一資料顯現於共同匯流排CB處。如下文更充分地描述,在時脈回復單元之時脈經解鎖(例如,不同步)情況下,對應輸入信號RD1可具有邏輯高位準,其意謂具有邏輯低狀態之第一資料經傳送至共同匯流排CB以藉此反映第一源極驅動器250-1內之時脈的解鎖狀態。此外,若邏輯低狀態之第一資料在監視模式期間提供於分享後端通道上,則其中具有共同接收器224之時序控制器220可將時脈辨識為經解鎖,且可提供(或繼 續提供)訓練時脈至對應源極驅動器。因此,在第一操作模式期間,指示源極驅動器內之時脈回復單元之鎖定/解鎖狀態的鎖定狀態信號可經由共同匯流排CB進行傳輸。
相反,若讀取控制信號RC1在資料讀取操作模式(亦即,第二操作模式)期間被啟動,則第一選擇器S1可選擇第一輸入(亦即,信號RD1),並將所述第一輸入輸出至第三MOS電晶體P1的閘極。第三MOS電晶體P1可根據第一輸入RD1之邏輯狀態而被接通或關斷。第一MOS電晶體N1以及第三MOS電晶體P1可構成互補金氧半導體(complementary metal oxide semiconductor,CMOS)反相器INV。第二選擇器S2亦可選擇第四輸入(例如,邏輯低位準)並將所述第四輸入輸出至第二MOS電晶體N2的閘極。因而,第二MOS電晶體N2可經關斷。因而,當輸入信號RD1為邏輯低時,第一MOS電晶體N1可經關斷,而第三MOS電晶體P1可經接通。此情形可意謂,節點ND1藉由PMOS電晶體P1驅動至電源供應器電壓(例如,Vdd),其意謂具有邏輯高狀態之第二資料可顯現於共同匯流排CB上。但當輸入信號RD1為邏輯高時,第一MOS電晶體N1可經接通,而第三MOS電晶體P1可經關斷。此情形將使得節點ND1拉低至邏輯0電壓位準(例如,Gnd),此是因為第一MOS電晶體N1之拉低強度大於PMOS提昇電晶體PU1的提昇強度。因此,在資料讀取操作模式期間,時序控制器220內之共同接收器224可經由共同匯流排(亦即,分享後端通道SBC)接收第二資料作 為所選擇驅動器(例如,25-1、25-2、……、25-n)之第一輸入RD1的經反相版本。此第二資料可為位元錯誤率(BER)測試資料、面板觸控資料、亮度資料、溫度資料或儲存於對應源極驅動器內的其他資料。
此外,為了達成自第二操作模式(例如,資料讀取模式)至第一操作模式(例如,監視/訓練模式)的平滑轉變,接收非作用中讀取控制信號RCn(亦即,非作用中讀取啟用信號REn)之非所選擇驅動器25-n內之第二MOS電晶體N2的拉低驅動能力應大於回應於作用中讀取控制信號而提供讀取資料至共同匯流排CB的所選擇驅動器內之共同PMOS提昇電晶體PU1以及PMOS提昇電晶體P1的經組合(亦即,並行)提昇強度。因此,如下文關於圖3E之時序圖所更充分描述,即使PMOS提昇電晶體P1正以邏輯1資料值驅動共同匯流排CB,在其中具有解鎖時脈之非選擇驅動器25-n仍藉由將共同匯流排CB拉動至邏輯0電壓位準並將共同匯流排CB固持於邏輯0電壓位準而將越控邏輯1資料值,直至執行新訓練時脈操作以鎖定非選擇驅動器25-n內之時脈。
圖3B說明根據本發明之額外實施例之顯示驅動器電路的在當源極驅動器250-1、250-2、……、250-n中之每一者正接收各別訓練時脈時之第一監視操作模式期間的組件。此等訓練時脈支援源極驅動器250-1、250-2、……、250-n內之時脈信號的同步。與圖3A之實施例形成對比,將圖3B之時序控制器220說明為包含:具有電耦接至共 同匯流排(CB)之輸入端子的共同接收器224,共同匯流排(CB)作為分享後端通道SBC操作;以及多個傳輸器221-1、221-2、……、221-n。此等傳輸器具有電耦接至輸入匯流排210之輸入端子,以及連接至各別信號線L40、L42、……、L44的輸出端子,所述各別信號線L40、L42、……、L44將各別讀取啟用信號RE1、RE2、……、REn提供至源極驅動器250-1、250-2、……、250-n。如藉由圖3B所繪示,圖3A之驅動器25-1、25-2、……、25-n中的回應於非作用中讀取啟用信號(亦即,RC1、RC2、……、RCn=0)而是在非作用中的元件已自視圖被省略。輸入信號RD1、RD2、……、RDn中之每一者經提供至各別成對NMOS拉低電晶體N1、N2,其意謂只要輸入信號RD1、RD2、……、RDn中之一者(或多者)設定為邏輯1值以反映對應源極驅動器250-1、250-2、……、250-n內之時脈的解鎖狀態,共同匯流排CB便將自「弱地」預充電之邏輯1電壓位準被拉低。在監視操作模式期間在共同匯流排CB上維持持續邏輯0電壓位準(亦即,當RE1、RE2、……、REn=0時)將導致至源極驅動器中之每一者的訓練時序之持續產生,直至共同匯流排CB返回至邏輯1電壓位準。當所有輸入信號RD1、RD2、……、RDn切換至邏輯0電壓位準以藉此關斷驅動器25-1、25-2、……、25-n中之每一者內的NMOS拉低電晶體N1、N2,且實證源極驅動器(250-1、250-2、……、250-n)內之所有對應時脈已經充分訓練(亦即,同步化)時,至邏 輯1電壓位準之此返回將發生。
圖3C說明關於圖3B所描述之時脈訓練操作可如何繼之以自第二源極驅動器250-2內之第二驅動器25-2讀取資料(例如,位元錯誤率(BER)測試資料、面板觸控資料、亮度資料、溫度資料等)的操作同時監視第一源極驅動器250-1(以及其他源極驅動器)內之時脈的狀態。此等操作模式可藉由以非作用中讀取啟用信號RE1驅動第一源極驅動器250-1同時以作用中讀取啟用信號RE1同時驅動第二源極驅動器250-2來達成,所述非作用中讀取啟用信號RE1可經轉譯為第一源極驅動器250-1內的非作用中讀取控制信號RC1,且作用中讀取啟用信號RE1可經轉譯為第二源極驅動器250-2內的作用中讀取控制信號RC2。此作用中讀取控制信號RC2將啟用反相器(亦即,PMOS提昇電晶體P1以及NMOS拉低電晶體N1)之操作,此是因為作用中讀取控制信號RC2將支援經由選擇器/多工器S1將輸入信號RD2傳遞至PMOS電晶體P1的閘極端子(同時藉由經由選擇器/多工器S2(在圖3C中未繪示)傳遞邏輯0電壓信號(例如,Gnd)而同時使NMOS拉低電晶體N2維持於關斷狀態)。因而,只要第一源極驅動器250-1內之輸入信號RD1維持於邏輯0電壓位準以藉此反映輸入信號RD1中之時脈的連續同步,時序控制器220內之共同接收器224的輸入端子便將以來自第二源極驅動器250-2之讀取資料來驅動(例如,CB=/RD2)。
圖3D至圖3E為說明上文關於圖3C所描述之操作之 時序的時序圖,在所述時序期間,回應於作用中讀取啟用信號RE2將讀取資料(/RD2)自第二源極驅動器250-2提供至分享後端通道SBC(亦即,共同匯流排CB)。如藉由圖3D所繪示,在當讀取啟用信號RE1、RE2、……、REn固持於邏輯0電壓位準(亦即,非作用中)時的監視操作模式期間,源極驅動器250-1、250-2、……、250-n對各別訓練時脈作出回應。回應於此等訓練時脈,源極驅動器內之內部時脈信號(例如,PLL時脈信號)經同步化。一旦內部時脈信號中之最後時脈信號經同步化,分享後端通道SBC便借助於PMOS提昇電晶體PU1之提昇強度以及所有輸入信號RD1、RD2、……、RDn已設定為邏輯0電壓位準的事實而自邏輯0電壓位準切換至邏輯1電壓位準,以藉此關斷驅動器25-1、25-2、……、25-n內之NMOS拉低電晶體N1、N2。其後,在於時間間隔T21期間啟動讀取啟用信號RE2之後,自第二驅動器25-2之資料讀取操作便在時間間隔T0期間(亦即,自時間點t1至時間點t4)開始。在此資料讀取操作期間,分別在時間點t1、t2以及t3將標頭資訊(開始)、資料(讀取資料)以及註腳資訊(結束)提供至分享後端通道SBC上。提供標頭以及註腳資訊作為邏輯1以及邏輯0資料位元之相對短的交替序列以便啟用時序控制器220,從而確認與作用中讀取啟用信號RE2相關聯之有效資料讀取間隔(T0)的開始以及終止。然而,如藉由圖3E中信號RD1在時間間隔T0期間的0至1轉變所繪示,若錯誤事件(例如,ESD電湧) 發生(此情形導致源極驅動器250-1、250-2、……、250-n內之任何時脈變得不同步),則時間間隔T0期間在分享後端通道SBC上之持續邏輯0值將藉由時序控制器220(例如,借助於含有交替邏輯1以及邏輯0資料位元的遺漏註腳)適當地解譯為無效資料。回應於自時間點t3至時間點t4之時間間隔期間的遺漏註腳,時序控制器220將恢復撤銷經先前啟用之讀取啟用信號(亦即,RE1、RE2、……、REn=0)的監視操作模式。在此監視操作期間,各別訓練時脈再次提供至源極驅動器250-1、250-2、……、250-n,直至所有時脈經重新同步化,且分享後端通道SBC再次重設為邏輯1電壓位準。
圖4為根據發明概念之實施例的示意性地說明源極驅動器以及時序控制器的方塊圖。參看圖4,時序控制器220可包含多個傳輸器221-1至221-n以及共同接收器224。時序控制器220可連接至系統控制器210。多個源極驅動器250-1至250-n可連接至時序控制器220內之多個傳輸器221-1至221-n。用於將顯示資料自時序控制器220傳輸至源極驅動器250-1至250-n之介面可稱作面板內介面。面板內介面可使用以下兩種介面:採用多點(multi-drop)方式的減小之擺動差分信號傳輸(Reduced Swing Differential Signaling,RSDS)介面,或採用點對點方式之點對點差分信號傳輸(Point-to-Point Differential Signaling,PPDS)介面。
源極驅動器250-1可包含分享後端通道驅動器電路 25-1、時脈恢復單元26-1、內部電路28-1以及顯示面板驅動單元29-1。作為使時脈恢復之電路,時脈恢復單元26-1可包含延遲鎖定迴路(Delay-Locked Loop,DLL)或鎖相迴路(Phase-Locked Loop,PLL)電路,且可輸出軟故障信號,所述軟故障信號指示軟故障信號中之時脈鎖定與否。內部電路28-1可為用於經由線路LC輸出讀出資料的電路,且可包含說明於圖11中的電路。此情形可意謂,位元錯誤率測試資料、面板觸控資料、亮度資料或溫度資料等可藉由分享後端通道驅動器電路25-1驅動,以便傳輸至共同匯流排CB。驅動單元29-1可為用於驅動面板之源極線的電路,且可受時序控制器220控制。
作為後端通道信號線操作之共同匯流排CB在第一操作模式期間可將軟故障信號提供至時序控制器220。舉例而言,在時脈恢復單元解鎖或設定值藉由靜電放電(ESD)改變的狀況下,源極驅動器250-1至250-n可將共同匯流排CB設定為邏輯低狀態。共同匯流排CB可為藉由源極驅動器250-1至250-n分享的分享後端通道SBC。在圖4中,存在時序控制器220以及源極驅動器250-1至250-n以多點方式來連接的所說明實施例。然而,發明概念並不限於此。舉例而言,分享後端通道SBC可以菊鏈方式連接於時序控制器220與源極驅動器250-1至250-n之間。分享後端通道SBC可利用增強型減小之電壓差分信號傳輸(Enhanced Reduced Voltage Differential Singnaling,eRVDS)方法來達成平滑信號介面。
圖5為根據發明概念之實施例的用於描述資料傳輸操作的流程圖。在操作S50期間,進行檢查以判定是否需要第一操作模式。若需要第一操作模式,則操作S51經執行以執行第一操作模式。參看圖4中之第二源極驅動器250-2,在第一操作模式期間,經由第二傳輸器221-2施加之第二讀取啟用信號RE2可經由線路L42施加至源極驅動器250-2。此第二讀取啟用信號RE2可設定為非作用中狀態。因而,如上文所描述,若為與第二讀取啟用信號RE2相同之信號的第二讀取控制信號RC2經撤銷,則驅動器電路25-2內之第三MOS電晶體P1可被關斷。此外,在時脈恢復單元26-2之時脈經鎖定情況下,可將輸入信號RD2設定為邏輯低位準,其意謂具有邏輯高狀態之第一資料可顯現於共同匯流排CB處。然而,若時脈恢復單元26-2內之時脈經解鎖,則具有邏輯低狀態之第一資料可顯現於共同匯流排CB處。若具有邏輯低狀態之第一資料在第一操作模式(例如,監視模式)期間經由分享後端通道SBC接收到,則時序控制器220與其中之共同接收器224一起可判定時脈在至少一源極驅動器內被解鎖。
再次參看圖5,若操作S50判定不需要第一模式,則方法進行至操作S52。在操作S52期間,進行檢查以判定是否已選擇了第二操作模式。若選擇了第二操作模式,則在S53處執行操作以執行第二模式。再次參看圖4中之源極驅動器250-2,藉由第二傳輸器221-2產生之第二讀取啟用信號RE2可經由線路L42施加至源極驅動器250-2。因 而,如上文關於圖3A至圖3E所描述,若為與第二讀取啟用信號RE2相同之信號的第二讀取控制信號RC2經啟動,則驅動器電路25-2內之第一選擇器S1可選擇第一輸入RD2並將第一輸入RD2輸出至第三MOS電晶體P1的閘極。因此,信號RD2可藉由由第一MOS電晶體N1以及第三MOS電晶體P1界定的CMOS反相器經反相。經關斷之第二MOS電晶體N2可不參與第二操作模式期間的操作。基於第二驅動器25-2之此啟動,當輸入信號RD2為邏輯低(高)時,具有邏輯高(低)狀態之第二資料將顯現於共同匯流排CB上。
在此第二操作模式期間,時序控制器220可經由分享後端通道SBC接收第二資料作為第一輸入RD2的經反相版本。舉例而言,第二資料可為位元錯誤率測試資料、面板觸控資料、亮度資料、色彩資料或溫度資料。當驅動器25-1、25-3、……、25-n正以第一操作模式操作時,第二驅動器25-2可獨立地以第二操作模式操作以經由共同匯流排CB傳輸具有所建立格式的第二資料。具有所建立格式之資料可包含:指示資料傳輸之開始的開始資料(亦即,封包標頭)、為待傳輸之資料的讀出資料,以及指示資料傳輸之結束的結束資料(亦即,封包註腳)。在圖5之操作S52處的決策指示第二操作模式並非作用中情況下,操作S54可經執行以藉此執行另一操作模式而非第一操作模式或第二操作模式。最終,如藉由圖5中之操作S55所繪示,可執行檢查以一旦已完成先前所選擇之操作模式便結束操 作。
圖6為是關於圖5之流程圖的更詳細流程圖。在圖6中,監視操作模式為主要操作模式,直至週期性地執行資料讀取模式。在此資料讀取模式期間,操作可經執行以當經由分享後端通道傳輸資料時與錯誤產生協作。如藉由圖6中之區塊S60所繪示,可執行初始化(訓練)操作,在所述操作期間,可將訓練信號提供至源極驅動器250-1、250-2、……、250-n。訓練信號可為應用於各別時脈恢復單元之時脈鎖定操作的訓練時脈。詳言之,時脈恢復單元26-1、26-2、……、26-n可執行操作以將內部時脈鎖定至對應訓練時脈以藉此使得對應源極驅動器內之資料能夠同步。在時脈經鎖定之情形下,如藉由圖9所繪示,源極驅動器可根據輸入顯示資料正常地驅動顯示面板280的源極線。
如藉由圖6中之操作S61所繪示,進行檢查以判定分享後端通道SBC上之第一資料是處於邏輯低狀態抑或邏輯高狀態。若分享後端通道SBC上之第一資料判斷為處於邏輯低狀態,則可將時脈判斷為經解鎖,此情形意謂訓練操作需要繼續(參見例如區塊S60)。然而,若分享後端通道SBC上之第一資料判斷為處於邏輯高狀態,則源極驅動器內之所有時脈可判斷為經鎖定,且監視模式繼續而作為主要操作模式(參見例如區塊S62)。在此正常操作模式期間,源極驅動器250-1、250-2、……、250-n可驅動顯示面板280之源極線,且時序控制器220可經由分享後端通 道SBC繼續監視是否所有時脈保持鎖定。
此外,在圖4中之系統控制器210經由外部測試器件接收與面板之內部資料相關聯的讀取請求(或在系統控制器210自身內需要與面板相關聯之內部資料)情況下,圖6之操作S63可經執行以確認,資料讀取模式已被請求。若資料讀取模式已被請求,則操作進行至操作S64。操作S64可包含將作用中讀取控制信號應用至所選擇源極驅動器250-2,此情形意謂第二驅動器25-2之第一輸入RD2可為自圖4之內部電路28-2讀出的資料,而第一驅動器25-1之第一輸入RD1可為自時脈恢復單元26-1輸出的鎖定信號。
因而,如上文關於圖3D所描述,第二驅動器25-2之第一輸入RD2可顯現為具有所建立格式的資料,所述資料包含開始資料(指示資料傳輸之開始)、為待傳輸之資料的讀出資料,以及結束資料(指示資料傳輸之結束)。歸因於第二驅動器25-2內之反相器功能,此第二資料可具有作為第一資料RD2施加的資料之經反相版本。結果,在第二操作模式期間,自內部電路28-2讀出的第二資料在操作S65中可經由分享後端通道SBC進行傳輸,且共同接收器224可接收第二資料。在操作S66中,時序控制器220可檢查經由共同接收器224輸入之資料是否為有錯誤的。因為所傳輸第二資料封包具有所建立格式(亦即,標頭、資料、註腳),所以錯誤資料之接收可被偵測到。若經由共同接收器224輸入之資料判斷為有錯誤的,則必須再次執行資料 傳輸,且此情形必須藉由時序控制器20來辨識。當第二源極驅動器250-2經由分享後端通道SBC傳送第二資料且時脈之解鎖狀態產生於第一源極驅動器250-1內時,資料傳送錯誤可產生。如圖3E中所繪示,若在第二資料之傳送期間在波形RD1內產生高輸入,則異常波形SBC可顯現於分享後端通道SBC處,即使第二驅動器25-2之第一輸入RD2為有效資料。結果,時序控制器220可能不接收準確結束資料簽名(亦即,交替之0-1註腳序列)。回應地,時序控制器220可辨識第二資料在週期T0期間的傳送錯誤。若在操作S66中偵測到資料傳送中之錯誤,則方法返回至操作S60,但若未偵測到資料傳送中之錯誤,則方法移動至操作S67。在圖6之操作S67中,可判斷資料讀取模式之執行是否已結束。若資料讀取模式尚未結束,則方法返回至操作S64。然而,若資料讀取模式已結束,則為第一操作模式的監視模式可經執行。
圖7A為多個源極驅動器250-1、250-2、……、250-n之電路圖,所述電路圖包含如藉由圖2所繪示之多個對應驅動器電路25-1以及25-2。驅動器電路25-1以及25-2可具有兩種操作模式,且可至少部分藉由時序控制器220來控制。參看圖7A,第一驅動器電路25-1可包含三個MOS電晶體以及兩個選擇器(例如,多工器)。用於資料傳輸之第一驅動器電路25-1可包含第一MOS電晶體N1,所述第一MOS電晶體N1具有經由節點ND1以及區域匯流排LB1連接至共同匯流排CB的汲極、經接地之源極,以及經連 接以接收第一輸入信號RD1的閘極。亦提供第二MOS電晶體N2,其具有經由節點ND1連接至共同匯流排CB的汲極,以及經接地的源極。提供第三PMOS電晶體P1,其具有經由節點ND1連接至共同匯流排CB的汲極,以及連接至電源供應器電壓(例如,Vdd)的源極。提供第一選擇器/多工器S11,其根據第一讀取控制信號RC11之狀態來選擇第一輸入以及第二輸入中的一者。第一選擇器S11具有連接至第三PMOS電晶體P1之閘極端子的輸出端。此第一讀取控制信號RC12可對應於外部施加之讀取啟用信號RE1,所述讀取啟用信號RE1可藉由時序控制器220來提供。亦提供第二選擇器/多工器S12,其根據第二讀取控制信號RC12之狀態選擇第三輸入FCDR1以及第四輸入中的一者,所述第二讀取控制信號RC12可對應於所施加讀取啟用信號RE1。此第二選擇器S12具有連接至第二MOS電晶體N2之閘極的輸出端。
在圖7A中,信號RD1可被視作讀出資料信號,且信號FCDR1可被視作指定內部時脈之鎖定或解鎖狀態的軟故障信號。第一MOS電晶體N1以及第二MOS電晶體N2可為n通道MOS場效電晶體,且第三MOS電晶體P1可為p通道MOS場效電晶體。此外,在至第一選擇器S11之第二輸入固定至第一邏輯狀態(例如,邏輯1=Vdd)情況下,至第二選擇器S12之第四輸入可固定至第二邏輯狀態(例如,邏輯0=Gnd),然而,根據本發明之額外實施例,可使用替代性固定狀態。
用於資料傳輸之第二驅動器電路25-2可包含第一MOS電晶體N1,所述第一MOS電晶體N1具有經由節點ND2以及區域匯流排LB2連接至共同匯流排CB的汲極、經接地之源極,以及經連接以接收第一輸入信號RD2的閘極。亦提供第二MOS電晶體N2,其具有經由節點ND2連接至共同匯流排CB的汲極,以及經接地的源極。提供第三PMOS電晶體P1,其具有經由節點ND2連接至共同匯流排CB的汲極,以及連接至電源供應器電壓(例如,Vdd)的源極。提供第一選擇器/多工器S21,其根據讀取控制信號RC21之狀態來選擇第一輸入以及第二輸入中的一者。第一選擇器S21具有連接至第三PMOS電晶體P1之閘極端子的輸出端。此讀取控制信號RC21可對應於外部施加之讀取啟用信號RE1,所述讀取啟用信號RE1可藉由時序控制器220來提供。亦提供第二選擇器/多工器S22,其根據讀取控制信號RC22之狀態選擇第三輸入FCDR2以及第四輸入中的一者,所述讀取控制信號RC22可對應於所施加讀取啟用信號RE1。此第二選擇器S22具有連接至第二MOS電晶體N2之閘極的輸出端。在圖7A中,信號RD2可被視作讀出資料信號,且信號FCDR2可被視作指定內部時脈之鎖定或解鎖狀態的軟故障信號。
現將描述圖7A之多功能驅動器電路的操作。分別提供至第一驅動器25-1以及第二驅動器25-2中之選擇器/多工器S11、S12、S21、S22之選擇端子的讀取控制信號RC11、RC12、RC21、RC22中的每一者在監視操作模式期 間可經撤銷,且在資料讀取操作模式期間可一次一個地經獨立啟動。若讀取控制信號RC11、RC12在監視模式期間經撤銷,則第一驅動器電路25-1內之第一選擇器S11可選擇第二輸入,且藉此將高狀態信號(例如,Vdd)傳遞至第三MOS電晶體P1的閘極,以藉此使第三MOS電晶體P1維持於「關斷」狀態。此外,第一驅動器電路25-1內之第二選擇器S12可選擇第三輸入,且藉此將軟故障信號輸入傳遞至閘極第二MOS電晶體N2的閘極。結果,當輸入信號RD1以及FCDR1在監視操作模式期間為邏輯低時,第一MOS電晶體N1以及第二MOS電晶體N2連同第三MOS電晶體P1一起可被關斷,此情形使得節點ND1(以及共同匯流排CB)能夠藉由PMOS提昇電晶體PU1「弱地」固持於預充電電壓為準。因此,在第一源極驅動器250-1內之時脈恢復單元的時脈經鎖定(亦即,經適當同步)情況下,輸入信號RD1以及FCDR1可具有邏輯低位準,此情形意謂具有邏輯高狀態之第一資料在共同匯流排CB上維持於預充電為準。另一方面,當輸入信號FCDR1為邏輯高時,第二MOS電晶體N2將被接通(而與RD1之值無關)。在此狀況下,節點ND1之電位將被拉低(亦即,放電)至接地電壓位準(例如,Gnd),此情形意謂具有邏輯低狀態之第一資料顯現於共同匯流排CB處。如下文更充分地描述,在時脈恢復單元之時脈解鎖(例如,未同步)情況下,對應輸入信號FCDR1可具有邏輯高為準,此情形意謂具有邏輯低狀態之第一資料經傳送至共同匯流排 CB以藉此反映第一源極驅動器250-1內之時脈的解鎖狀態。此外,若邏輯低狀態之第一資料在監視模式期間提供至分享後端通道上,則在其中具有共同接收器224的時序控制器220可將時脈辨識為經解鎖,且可提供(或繼續提供)訓練時脈至對應源極驅動器。因此,在第一操作模式期間,指示源極驅動器內之時脈恢復單元之鎖定/解鎖狀態的鎖定狀態信號可經由共同匯流排CB進行傳輸。
相反,若讀取控制信號RC11以及RC12在資料讀取操作模式(亦即,第二操作模式)期間經啟用,則第一選擇器S11可選擇第一輸入(亦即,信號RD1),且將第一輸入輸出至第三MOS電晶體P1的閘極。第三MOS電晶體P1根據第一輸入RD1的邏輯狀態可經接通或關斷。第一MOS電晶體N1以及第三MOS電晶體P1可構成CMOS反相器INV。第二選擇器S12亦可選擇第四輸入(例如,邏輯低位準),且將第四輸入輸出至第二MOS電晶體N2的閘極。因而,第二MOS電晶體N2可經關斷。因而,當輸入信號RD1為邏輯低時,第一MOS電晶體N1可經關斷,而第三MOS電晶體P1可經接通。此情形可意謂,節點ND1藉由PMOS電晶體P1而經驅動至電源供應器電壓(例如,Vdd),此情形意謂具有邏輯高狀態之第二資料可顯現於共同匯流排CB上。但當輸入信號RD1為邏輯高時,第一MOS電晶體N1可經接通,而第三MOS電晶體P1可經關斷。此情形將使得節點ND1被拉低至邏輯0電壓位準(例如,Gnd),此是因為第一MOS電晶體N1之 拉低強度大於PMOS提昇電晶體PU1的提昇強度。因此,在資料讀取操作模式期間,時序控制器220內之共同接收器224可經由共同匯流排(亦即,分享後端通道SBC)接收第二資料作為所選擇驅動器(例如,25-1、25-2、……、25-n)之第一輸入RD1的經反相版本。此第二資料可為位元錯誤率(BER)測試資料、面板觸控資料、亮度資料、溫度資料,或儲存於對應源極驅動器內的其他資料。
圖7B說明根據本發明之額外實施例的在當源極驅動器250-1、250-2、……、250-n中之每一者正接收各別訓練時脈時之第一監視操作模式期間顯示驅動器電路的組件。此等訓練時脈支援源極驅動器250-1、250-2、……、250-n內之時脈信號的同步。與圖7A之實施例形成對比,圖7B之時序控制器220說明為包含以下兩者:共同接收器224,其具有電耦接至作為分享後端通道SBC操作之共同匯流排(CB)的輸入端子;以及多個傳輸器221-1、221-2、……、221-n。此等傳輸器具有電耦接至輸入匯流排210之輸入端子以及連接至各別信號線L40、L42、……、L44之輸出端子,所述各別信號線L40、L42、……、L44將各別讀取啟用信號RE1、RE2、……、Ren提供至源極驅動器250-1、250-2、……、250-n。如藉由圖7B所繪示,回應於非作用中讀取控制信號(亦即,RC11、RC12、RC21、RC22、……=0)而是在非作用中的圖7A之驅動器25-1、25-2、……、25-n之元件已自視圖被省略。將輸入信號FCDR1、FCDR2、……中的每一者 提供至NMOS拉低電晶體N2,此情形意謂共同匯流排CB將自「弱地」預充電之邏輯1電壓位準拉低,只要輸入信號FCDR1、FCDR2、……中之一者(或多者)設定為邏輯1值以反映對應源極驅動器250-1、250-2、……、250-n內之時脈的解鎖狀態。共同匯流排CB上在監視操作模式期間之持續邏輯0電壓位準(亦即,當RE1、RE2、……、REn=0)的維持將導致至源極驅動器中之每一者之訓練時脈的持續產生,直至共同匯流排CB返回至邏輯1電壓位準為止。此返回至邏輯1電壓位準在所有輸入信號FCDR1、FCDR2、……、FCDRn切換至邏輯0電壓位準以藉此關斷驅動器25-1、25-2、……、25-n中之每一者內的NMOS拉低電晶體N2時將發生,且實證源極驅動器(250-1、250-2、……、250-n)內之所有對應時脈已經充分訓練(亦即,經同步化)。
圖8A說明關於圖7B所描述之時脈訓練操作可如何繼之以自第二源極驅動器250-2內之第二驅動器25-2讀取資料(例如,位元錯誤率(BER)測試資料、面板觸控資料、亮度資料、溫度資料等)的操作同時監視第一源極驅動器250-1(以及其他源極驅動器)內之時脈的狀態。此等操作模式可藉由以非作用中讀取啟用信號RE1驅動第一源極驅動器250-1同時以作用中讀取啟用信號RE1同時驅動第二源極驅動器250-2來達成,所述非作用中讀取啟用信號RE1可解譯為第一源極驅動器250-1內的非作用中讀取控制信號RC11、RC12,作用中讀取啟用信號RE1可解譯為第二 源極驅動器250-2內的作用中讀取控制信號RC21、RC22。作用中讀取控制信號RC21將啟用反相器(亦即,PMOS提昇電晶體P1以及NMOS拉低電晶體N1)的操作,此是因為作用中讀取控制信號RC21將支援經由選擇器/多工器S21將輸入信號RD2傳遞至PMOS電晶體P1的閘極端子(同時藉由經由選擇器/多工器S22(在圖8A中未繪示)傳遞邏輯0電壓新號(例如,Gnd)來將NMOS拉低電晶體N2維持於關斷狀態)。因而,只要第一源極驅動器250-1內之輸入信號FCDR1維持於邏輯0電壓位準以藉此反映其中之時脈的連續同步,時序控制器220內之共同接收器224的輸入端子便將以來自第二源極驅動器250-2的讀取資料(例如,CB=/RD2)來驅動。
圖8B至圖8C為說明上文關於圖8A所描述之操作之時序的時序圖,在所述時序期間,回應於作用中讀取啟用信號RE2而將讀取資料(/RD2)自第二源極驅動器250-2提供至分享後端通道SBC(亦即,共同匯流排CB)。如藉由圖8B所繪示,源極驅動器250-1、250-2、……、250-n在當讀取啟用信號RE1、RE2、……、Ren固持於邏輯0電壓位準(亦即,非作用中)時的監視操作模式期間對各別訓練時脈作出回應。回應於此等訓練時脈,源極驅動器內之內部時脈信號(例如,PLL時脈信號)經同步化。一旦內部時脈信號之最後時脈信號經同步化,分享後端通道SBC便借助於PMOS提昇電晶體PU1之提昇強度以及以下事實而自邏輯0電壓位準切換至邏輯1電壓位準:所有 輸入信號RD1、RD2、……、RDn、FCDR1、FCDR2、……、FCDRn已設定為邏輯0電壓位準以藉此關斷驅動器25-1、25-2、……、25-n內的NMOS拉低電晶體N1以及N2。其後,在於時間間隔T21期間啟動讀取啟用信號RE2之後,自第二驅動器25-2之資料讀取操作便在時間間隔T0期間(亦即,自時間點t1至時間點t4)開始。在此資料讀取操作期間,標頭資訊(開始)、資料(讀取資料)以及註腳資訊(結束)分別在時間點t1、t2以及t3提供於分享後端通道SBC上。標頭以及註腳資訊作為邏輯1以及邏輯0資料位元之相對短之交替序列來提供,以便使得時序控制器220確認與作用中讀取啟用信號RE2相關聯之有效資料讀取間隔(T0)的開始以及終止。然而,如藉由圖8C中信號FCDR1在時間間隔T0期間之0至1轉變所繪示,若導致源極驅動器250-1、250-2、……、250-n內之任何時脈變為不同步的錯誤事件(例如,ESD電湧)發生,則分享後端通道SBC在時間間隔T0期間的持續邏輯0值藉由時序控制器220(例如,借助於含有交替邏輯1以及邏輯0資料位元之遺漏註腳)適當地解譯為無效資料。回應於在自時間點t3至時間點t4之時間間隔期間的遺漏註腳,時序控制器220將恢復監視操作模式,在所述監視操作模式期間,撤銷先前啟用之讀取啟用信號(亦即,RE1、RE2、……、REn=0)。在此監視操作模式期間,各別訓練時脈再次提供至源極驅動器250-1、250-2、……、250-n,直至所有時脈經同步化,且分享後端通道SBC再次重設為 邏輯1電壓位準。
圖9為示意性地說明根據發明概念之實施例的顯示器件之方塊圖。參看圖9,顯示器件200可包含系統控制器210、時序控制器220、閘極驅動器240、源極驅動器250、伽瑪電壓產生器260以及顯示面板280。電源供應器230可經由線路L12與系統控制器210連接,且可產生用於顯示器件200的各種電壓P1、P2以及P3。如熟習此項技術者將理解,系統控制器210可向時序控制器220提供垂直同步信號Vsync以及水平同步信號Hsync、時脈信號DCLK、資料啟用信號DE、資料(RGB資料值)等。電源供應器230可提昇或減小3伏特之電壓以藉此產生待供應至面板280的電壓。電源供應器230可進行DC/DC轉換,且可產生伽瑪參考電壓、閘極高電壓VGH、閘極低電壓VGL、驅動電源電壓以及共同電壓Vcom。
面板280可實施為液晶顯示器,且可包含配置於資料線D1至Dn以及閘極線G1至Gm之交叉點處的多個液晶胞Clc。每一液晶胞Clc之薄膜電晶體(Thin Film Transistor,TFT)資料電晶體(data transistor,DT)可回應於來自閘極線Gi之掃描信號向對應液晶胞Clc提供自對應資料線供應的資料信號。儲存電容器Cst可形成於每一液晶胞Clc處。儲存電容器Cst可形成於液晶胞Cls之像素電極與前段之閘極線之間,或液晶胞Cls之像素電極與共同電極線之間以藉此持續地保持液晶胞Clc的電壓。
或者,例如,面板280可為有機發光顯示面板或電漿 顯示面板。時序控制器220可使用來自系統控制器210的垂直同步信號Vsyn以及水平同步信號Hsync、時脈信號DCLK以及資料啟用信號DE來產生用於控制閘極驅動器240以及源極驅動器250的閘極控制信號GCS以及資料控制信號DCS。本文中,用於控制閘極驅動器240之閘極控制信號GCS可包含閘極起動脈衝GSP、閘極移位時脈GSC以及閘極輸出啟用信號GOE。用於控制源極驅動器250之資料控制信號DCS可包含源極起動脈衝SSP、源極移位時脈SSC、源極輸出啟用信號SOE以及極性信號POL。時序控制器220可使自系統控制器210提供之資料(例如,RGB資料)對準以將所述資料經由資料線L16輸出至源極驅動器250。
伽瑪電壓產生器260可使用來自電源供應器230驅動電壓來產生伽瑪電壓以將所述伽瑪電壓供應至源極驅動器250。源極驅動器250可回應於來自時序控制器220之資料控制信號DCS來執行驅動操作。源極驅動器250可根據經由線路L16輸入之資料的等級值而輸出不同位準之伽瑪電壓。結果,可根據資料之等級值來判定電流值,且所判定電流值可供應至資料線D1至Dn作為類比信號。
閘極驅動器240可回應於來自時序控制器220之閘極控制信號GCS而順序地供應掃描脈衝(亦即,閘極高電壓VGH)至閘極線G1至Gm。因而,由於面板280之水平線被選擇,因此可根據經由垂直線施加之資料經由面板280來顯示影像。
在實施例中,自內部電路區塊讀出之軟故障信號以及資料可經由分享後端通道向後傳輸,所述分享後端通道作為連接於源極驅動器250與時序控制器220之間的共同匯流排CB而操作。因而,在系統控制器210與外部測試器件連接情況下,自內部電路區塊讀出的位元錯誤率測試資料或面板觸控資料可經傳送至外部測試器件。此外,若時序控制器220經由分享後端通道接收自溫度感測器輸出之溫度資料或自顏色感測器輸出的亮度資料,則可適當地控制對色度座標或亮度之補償。
圖10為示意性地說明圖9中之通信裝置與顯示器件之間的連接關係之方塊圖。參看圖10,顯示器件200可經由系統匯流排L1與通信裝置100連接。舉例而言,通信裝置100可為DVD播放器、電腦、機上盒(set top box,STB)、遊戲機、數位攝錄影機、行動電話之處理器。在顯示器件200為監視器且通信裝置100為電腦情況下,自電腦之儲存器提供的資料可顯示於監視器上。儲存器可用以儲存具有以下各種資料格式的資料資訊:諸如文字、圖形、軟體碼等。儲存器例如為電可抹除可程式化唯讀記憶體(Electrically Erasable Programmable Read-Only Memory,EEPROM)、快閃記憶體、磁性RAM(Magnetic RAM,MRAM)、自旋力矩轉移(Spin-Transfer Torque)MRAM、導電橋接RAM(Conductive bridging RAM,CBRAM)、鐵電RAM(Ferroelectric RAM,FeRAM)、稱作雙向統一記憶體(Ovonic Unified Memory,OUM)的相變RAM(Phase change RAM,PRAM)、電阻性RAM(RRAM或ReRAM)、奈米管RRAM、聚合物RAM(Polymer RAM,PoRAM)、奈米浮動閘極記憶體(Nano Floating Gate Memory,NFGM)、全像記憶體、分子電子記憶體器件、絕緣體阻值變化記憶體,或其類似者。
電腦可包含中央處理單元(Center processing unit,CPU)、隨機存取記憶體(random access memory,RAM)、使用者介面、包含基帶晶片組之數據機,以及記憶體系統。電腦之CPU可藉由一類型之多處理器來安裝。在此狀況下,有可能避免在每一處理器中安裝RAM。因而,RAM可包含多埠以及分享記憶體區以便供處理器分享。儘管在圖中未繪示,但電腦可更包含應用程式晶片組、相機影像處理器(camera image processor,CIS)、行動動態隨機存取記憶體(Dynamic Random Access Memory,DRAM)等。記憶體以及/或記憶體系統之記憶體控制器可使用諸如以下各者之各種封裝來進行封裝:疊層封裝(Package on Package,PoP)、球格陣列(Ball grid array,BGA)、晶片尺寸封裝(Chip scale packages,CSP)、塑膠帶引線晶片承載(Plastic Leaded Chip Carrier,PLCC)、雙列直插式塑膠封裝(Plastic Dual In-Line Package,PDIP)、窩伏爾組件中晶粒(Die in Waffle Pack)、晶圓形式晶粒、板上晶片(Chip On Board,COB)、雙列直插式陶瓷封裝(Ceramic Dual In-Line Package,CERDIP)、塑膠公制四邊扁平封裝(Plastic Metric Quad Flat Pack,MQFP)、薄型四邊扁平封裝(Thin Quad Flatpack,TQFP)、小型(Small Outline,SOIC)、收縮型小型封裝(Shrink Small Outline Package,SSOP)、薄型小型(Thin Small Outline,TSOP)、系統級封裝(System In Package,SIP)、多晶片封裝(Multi Chip Package,MCP)、晶圓級製造之封裝(Wafer-level Fabricated Package,WFP)、晶圓級處理之堆疊封裝(Wafer-Level Processed Stack Package,WSP)等。
在圖10中,若將通信裝置100用作用於測試顯示器件200之測試器,則通信裝置100之電腦可自顯示器件100之控制器接收位元錯誤率測試資料或面板觸控資料。此外,通信裝置100之電腦可偶爾接收自溫度感測器輸出之溫度資料或自顏色感測器輸出的亮度資料。
圖11為根據發明概念之實施例的示意性地說明圖4中之內部電路的方塊圖。參看圖11,內部電路28-1可包含:輸出位元錯誤率(BER)測試資料之電路280、輸出由面板之觸控式螢幕產生之面板觸控資料的電路282、輸出自顏色感測器感測之亮度資料的電路284,以及輸出自溫度感測器感測之溫度資料的電路286。若控制器自電路280接收到BER測試資料,則控制器可將所接收資料傳輸至外部測試裝置。外部測試裝置可在無分離通道情況下對顯示器件進行BER測試。若控制器自電路282接收到面板觸控資料,則控制器可將所接收資料傳輸至外部測試裝置。外部測試裝置可在無分離通道情況下對顯示器件執行與面板觸控相關聯的測試操作。
能夠安裝於電路282之前段上的觸控式系統可包含觸控式螢幕面板,所述觸控式螢幕面板包含多個感測單元,以及回應於觸控式螢幕面板之感測單元的電容變化而產生觸控資料的信號處理單元。寄生電容分量可存在於觸控式螢幕面板之感測單元處。此等寄生電容分量可包含在感測單元之間產生之水平電容分量,以及在感測單元與顯示面板之間產生的垂直電容分量。若總寄生電容值為大的,則電容之歸因於手指或觸控筆之觸碰的變化與寄生電容相比較可為相對小的。舉例而言,隨著手指或觸控筆逼近感測單元,感測單元之電容值可增加。儘管感測單元為相對大寄生電容值,但其敏感度可被減低。提供至顯示面板之頂板之共同電極電壓VCOM的變化經由垂直寄生電容可引起觸碰操作之感測雜訊的產生。因而,在測試經執行(例如,藉由外部測試裝置)以判定觸控系統正常抑或異常地操作情況下,根據發明概念之實施例的資料傳輸可為有利的。若控制器接收自電路284輸出之亮度資料,則藉由與參考亮度資料進行比較來補償亮度為可能的。若控制器接收到自電路286輸出之溫度資料,則根據參看溫度特性表之溫度變化來補償色度座標為有可能的。
圖12為應用至各種顯示器件之發明概念之應用的方塊圖。參看圖12,顯示器件200可例如應用至蜂巢式電話1310、LCD或PDP TV 1320、ATM機1330、升降機1340、自動售票機1350、PMP 1360、電子書1370、導航儀1380。關於使使用者介面成為必要的所有應用,顯示器件200可 包含使用觸控式螢幕的系統。詳言之,在蜂巢式電話之狀況下,採用觸控式螢幕系統可為有效的。
顯示器件200可經由分享後端通道將在器件內產生之軟故障信號以及讀出資料傳送至時序控制器。由於器件之控制器在不添加分離線路情況下經由分享後端通道接收藉由內部電路產生的面板測試資料以及內部資料,因此可進行適當控制。舉例而言,當與外部測試器件連接時,控制器可經由分享後端通道接收自內部電路區塊或面板觸控資料讀出的BER測試資料,以便將BER測試資料發送至測試器件。另外,若控制器接收自溫度感測器輸出之溫度資料或自顏色感測器輸出的亮度資料,則補償色度座標或亮度為有可能的。
上文所揭露之標的應視為說明性而非限制性的,且附加申請專利範圍意欲涵蓋屬於真正精神以及範疇的所有此等修改、增強以及其他實施例。因此,在法律所允許之最大程度上,範疇應由以下申請專利範圍以及其等效物之最寬廣可容許解譯來判定,且不應受前述實施方式約束或限制。舉例而言,分享後端通道驅動器、資料傳送模式、資料傳送格式可有所改變或修改。
25‧‧‧驅動器
25-1‧‧‧驅動器/驅動器電路/第一驅動器/分享後端通道驅動器電路/第一驅動器電路
25-2‧‧‧驅動器/驅動器電路/第二驅動器/第二驅動器電路
25-n‧‧‧驅動器/驅動器電路
26-1‧‧‧時脈恢復單元
26-2‧‧‧時脈恢復單元
26-n‧‧‧時脈恢復單元
28-1‧‧‧內部電路
28-2‧‧‧內部電路
29-1‧‧‧顯示面板驅動單元
100‧‧‧通信裝置
200‧‧‧顯示器件
210‧‧‧系統控制器
220‧‧‧控制器
221-1~221-n‧‧‧傳輸器
224‧‧‧共同接收器
230‧‧‧電源供應器
240‧‧‧閘極驅動器
250‧‧‧源極驅動器
250-1‧‧‧源極驅動器
250-2‧‧‧源極驅動器
250-n‧‧‧源極驅動器
260‧‧‧伽瑪電壓產生器
280‧‧‧顯示面板/輸出位元錯誤率(BER)測試資料之電路
282‧‧‧輸出由面板之觸控式螢幕產生之面板觸控資料的電路
284‧‧‧輸出自顏色感測器感測之亮度資料的電路
286‧‧‧輸出自溫度感測器感測之溫度資料的電路
1310‧‧‧蜂巢式電話
1320‧‧‧LCD或PDP TV
1330‧‧‧ATM機
1340‧‧‧升降機
1350‧‧‧自動售票機
1360‧‧‧PMP
1370‧‧‧電子書
1380‧‧‧導航儀
CB‧‧‧共同匯流排
Clc‧‧‧液晶胞
Cst‧‧‧儲存電容器
D1~Dn‧‧‧資料線
DCS‧‧‧資料控制信號
G1~Gm‧‧‧閘極線
GCS‧‧‧閘極控制信號
FCDR1‧‧‧第三輸入
FCDR2‧‧‧第三輸入
FDATA‧‧‧第一資料
IN‧‧‧輸入端子
IN1‧‧‧輸入端子
IN2‧‧‧輸入端子
INV‧‧‧互補金氧半導體反相器
L1‧‧‧系統匯流排
L12‧‧‧線路
L16‧‧‧資料線
L20‧‧‧線路
L30‧‧‧線路
L40‧‧‧信號線
L42‧‧‧信號線
L44‧‧‧信號線
LB‧‧‧區域匯流排
LB1‧‧‧第一區域匯流排
LB2‧‧‧第二區域匯流排
LC‧‧‧線路
N1‧‧‧第一MOS電晶體
N2‧‧‧第二MOS電晶體
ND1‧‧‧節點
P1‧‧‧第三PMOS電晶體
P1‧‧‧電壓
P2‧‧‧電壓
P3‧‧‧電壓
PU1‧‧‧PMOS提昇電晶體
R‧‧‧提昇電阻器
RC2‧‧‧讀取控制信號
RC11‧‧‧第一讀取控制信號
RC12‧‧‧第一讀取控制信號/第二讀取控制信號
RC21‧‧‧讀取控制信號
RC22‧‧‧讀取控制信號
RC1‧‧‧讀取控制信號
RD1‧‧‧第一輸入信號
RD2‧‧‧輸入信號
RDn‧‧‧輸入信號
RE‧‧‧讀取啟用信號
RE1‧‧‧讀取啟用信號
RE2‧‧‧讀取啟用信號
REn‧‧‧讀取啟用信號
S1‧‧‧第一選擇器/多工器
S2‧‧‧第二選擇器/多工器
S11‧‧‧第一選擇器/多工器
S12‧‧‧第二選擇器/多工器
S21‧‧‧第一選擇器/多工器
S22‧‧‧第二選擇器/多工器
SBC‧‧‧分享後端通道
SDATA‧‧‧第二資料
T0‧‧‧時間間隔
t1‧‧‧時間點
t2‧‧‧時間點
t3‧‧‧時間點
t4‧‧‧時間點
Vcom‧‧‧共同電壓
圖1A至圖1B為根據發明概念之實施例的多功能驅動器電路之方塊圖。
圖2為根據發明概念之實施例的說明電耦接至共同匯流排之多個驅動器的方塊圖。
圖3A為根據本發明之實施例的說明藉由共同匯流排電耦接至時序控制電路之多個源極驅動器的電路示意圖。
圖3B為圖3A之多個源極驅動器的電路示意圖,其中移除了選擇性組件以突出在監視操作模式期間源極驅動器之操作。
圖3C為圖3A之多個源極驅動器的電路示意圖,其中移除了選擇性組件以突出在資料讀取操作模式期間源極驅動器中之一者之操作。
圖3D為說明在訓練多個源極驅動器之操作繼之以自第二源極驅動器讀取資料之操作期間來自圖3C的信號RD1、RD2以及SBC之時序的時序圖。
圖3E為說明在訓練多個源極驅動器之操作繼之以在ESD電湧事件期間自第二源極驅動器讀取資料之操作期間來自圖3C的信號RD1、RD2以及SBC之時序的時序圖。
圖4為根據發明概念之實施例的示意性地說明多個源極驅動器以及時序控制器的方塊圖。
圖5為根據本發明之實施例的說明操作圖4之源極驅動器以及時序控制器之多個模式的流程圖。
圖6為根據本發明之實施例的說明操作圖4之源極驅動器以及時序控制器之多個模式的詳細流程圖。
圖7A為根據本發明之實施例的說明藉由共同匯流排電耦接至時序控制電路之多個源極驅動器的電路簡圖。
圖7B為圖7A之多個源極驅動器的電路示意圖,其中移除了選擇性組件以突出在監視操作模式期間源極驅動器 之操作。
圖8A為圖7A之多個源極驅動器的電路示意圖,其中移除了選擇性組件以突出在資料讀取操作模式期間源極驅動器中之一者之操作。
圖8B為說明在訓練多個源極驅動器之操作繼之以自第二源極驅動器讀取資料之操作期間來自圖8A的信號RD1、RD2以及SBC之時序的時序圖。
圖8C為說明在訓練多個源極驅動器之操作繼之以在ESD電湧事件期間自第二源極驅動器讀取資料之操作期間來自圖8A的信號RD1、RD2以及SBC之時序的時序圖。
圖9為示意性地說明根據發明概念之實施例的顯示器件之方塊圖。
圖10為在圖9中示意性地說明通信裝置與顯示器件之間的連接關係之方塊圖。
圖11為根據發明概念之實施例的示意性地說明圖4中之內部電路的方塊圖。
圖12為應用至各種顯示器件之發明概念之應用的方塊圖。
25-1‧‧‧驅動器驅動器電路/第一驅動器/分享後端通道驅動器電路/第一驅動器電路
25-2‧‧‧驅動器/驅動器電路/第二驅動器/第二驅動器電路
224‧‧‧共同接收器
CB‧‧‧共同匯流排
IN1‧‧‧輸入端子
IN2‧‧‧輸入端子
LB1‧‧‧第一區域匯流排
LB2‧‧‧第二區域匯流排
R‧‧‧提昇電阻器
RE1‧‧‧讀取啟用信號
RE2‧‧‧讀取啟用信號

Claims (20)

  1. 一種顯示驅動器電路,其包括:第一多功能驅動器,其經組態以藉由以具有值的第一輸出信號驅動匯流排而通過單一線回應於第一控制信號來支援第一操作模式,所述值指示所述第一輸出信號中之第一時脈信號的鎖定或解鎖狀態,且經進一步組態以藉由以第一資料驅動所述匯流排而通過所述單一線回應於第二控制信號來支援第二操作模式,所述第一資料與所述第一時脈信號之所述鎖定或解鎖狀態無關,所述第一資料經格式化以依序包含具有交替位元簽名的開始資料標頭、讀出資料以及結束資料註腳;以及時序控制器,經組態以回應於接收到具有指示所述第一時脈信號的解鎖狀態之所述值的所述第一輸出信號而將第一訓練時脈提供至所述第一多功能驅動器,所述解鎖狀態通過遺漏結束資料註腳後隨之而來的通過關聯於所述第一資料的所述開始資料標頭的所述時序控制器的偵測反映。
  2. 如申請專利範圍第1項所述之顯示驅動器電路,其中所述第一資料為多位元資料串流。
  3. 如申請專利範圍第1項所述之顯示驅動器電路,其更包括:第二多功能驅動器,其經組態以藉由以具有值的第二輸出信號驅動所述匯流排而回應於第三控制信號來支援所述第一操作模式,所述值指示所述第二輸出信號中之第二 時脈信號的鎖定或解鎖狀態;且經進一步組態以藉由以第二資料驅動所述匯流排而回應於第四控制信號來支援所述第二操作模式,所述第二資料與所述第二時脈信號之所述鎖定或解鎖狀態無關。
  4. 如申請專利範圍第3項所述之顯示驅動器電路,其中所述匯流排包括分享後端通道信號線;且其中所述第一多功能驅動器以及所述第二多功能驅動器經組態以在所述第一操作模式期間分別以所述第一輸出信號以及所述第二輸出信號來驅動所述分享後端通道信號線。
  5. 如申請專利範圍第4項所述之顯示驅動器電路,其中所述第一多功能驅動器以及所述第二多功能驅動器以線「或」組態電連接至所述分享後端通道信號線。
  6. 如申請專利範圍第3項所述之顯示驅動器電路,其中所述第一控制信號以及所述第二控制信號經提供作為第一讀取啟用信號的非作用中狀態以及作用中狀態或反之亦然;且其中所述第三控制信號以及所述第四控制信號經提供作為第二讀取啟用信號的非作用中狀態以及作用中狀態或反之亦然。
  7. 如申請專利範圍第4項所述之顯示驅動器電路,其中所述第一多功能驅動器經組態以藉由以所述第一資料驅動所述分享後端通道信號線來支援所述第二操作模式。
  8. 如申請專利範圍第5項所述之顯示驅動器電路,其中所述第一多功能驅動器經組態以藉由以所述第一資料驅動所述分享後端通道信號線來支援所述第二操作模式。
  9. 如申請專利範圍第7項所述之顯示驅動器電路,其中所述第一多功能驅動器經組態以藉由以資料串流驅動所述分享後端通道信號線來支援所述第二操作模式,所述資料串流與觸摸感測器資料、環境光感測器資料、溫度感測器資料以及位元錯誤計數資料中的至少一者相關。
  10. 如申請專利範圍第4項所述之顯示驅動器電路,所述時序控制器經組態以回應於在所述分享後端通道信號線上偵測到信號而在所述第一操作模式期間將各別第一訓練時脈以及第二訓練時脈提供至所述第一多功能驅動器以及所述第二多功能驅動器,所述信號反映所述第一時脈信號以及所述第二時脈信號中之任一者的解鎖狀態。
  11. 一種顯示驅動器電路,其包括:具有共同電耦接至分享後端通道信號線之各別輸出端子的多個驅動器,所述多個驅動器經組態以藉由向所述分享後端通道信號線通知所述多個驅動器中之信號或器件的狀態而對共同提供至所述驅動器之第一監視命令作出回應,且經進一步組態以藉由以各別讀取資料驅動所述分享後端通道信號線來對一次一個地提供至所述驅動器的讀取命令個別地作出回應。
  12. 如申請專利範圍第11項所述之顯示驅動器電路,其更包括:電連接至所述分享後端通道信號線之接收器;以及多個傳輸器,其經組態以在監視操作模式期間以所述第一監視命令並行地驅動所述多個驅動器,以判定所述多 個驅動器內之各別時脈信號已皆變為被鎖定的時間。
  13. 如申請專利範圍第12項所述之顯示驅動器電路,其中所述時序控制器經組態以在所述監視操作模式期間將訓練時脈提供至所述多個驅動器。
  14. 如申請專利範圍第11項所述之顯示驅動器電路,其中所述多個驅動器經組態以藉由以具有值的信號驅動所述分享後端通道信號線來對所述第一監視命令作出回應,所述值指示所述信號中之時脈信號的鎖定或解鎖狀態。
  15. 一種顯示驅動器電路,其包括:具有以線「或」組態共同電連接至分享後端通道信號線之各別第一端子的多個驅動器,所述多個驅動器經組態以藉由以第一信號驅動所述分享後端通道信號線來支援時脈訓練操作模式,所述第一信號指定所述多個驅動器內之至少一時脈的解鎖狀態,且經進一步組態以藉由在非重疊時間間隔期間以各別資料串流驅動所述分享後端通道信號線來一次一個地支援資料讀取操作模式。
  16. 如申請專利範圍第15項所述之顯示驅動器電路,其中所述資料串流中之每一者包含等效標頭以及註腳位元串。
  17. 一種操作顯示器件之方法,其包括:回應於經由共同匯流排偵測到產生於第一多功能驅動器電路中之第一時脈的解鎖狀態而將訓練時脈提供至所述第一多功能驅動器電路,所述共同匯流排連接至所述第一多功能驅動器電路的輸出端; 回應於經由所述共同匯流排偵測到所述第一時脈的鎖定狀態而將第一作用中讀取控制信號提供至所述第一多功能驅動器電路;以及回應於所述第一作用中讀取控制信號而將第一讀取資料自所述第一多功能驅動器電路傳輸至所述共同匯流排。
  18. 如申請專利範圍第17項所述之方法,其更包括:回應於經由共同匯流排偵測到產生於第二多功能驅動器電路中之第二時脈以及所述第一時脈中之至少一者的解鎖狀態而將訓練時脈提供至所述第二多功能驅動器電路,所述共同匯流排連接至所述第二多功能驅動器電路的輸出端;回應於經由所述共同匯流排偵測到所述第一時脈以及所述第二時脈之鎖定狀態而將第二作用中讀取控制信號提供至所述第二多功能驅動器電路;以及回應於所述第二作用中讀取控制信號而將第二讀取資料自所述第二多功能驅動器電路傳輸至所述共同匯流排。
  19. 如申請專利範圍第18項所述之方法,其中所述提供所述第一作用中讀取控制信號以及所述提供所述第二作用中讀取控制信號僅一次一個地被執行。
  20. 如申請專利範圍第18項所述之方法,其中所述將訓練時脈提供至第二多功能驅動器電路包括將第一訓練時脈以及第二訓練時脈分別提供至所述第一多功能驅動器電 路以及所述第二多功能驅動器電路。
TW101133831A 2011-09-23 2012-09-14 具有多功能分享後端通道的顯示驅動器電路及其操作方法 TWI573120B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020110096478A KR101885186B1 (ko) 2011-09-23 2011-09-23 공유 백 채널을 통한 데이터 전송 방법 및 데이터 전송을 위한 멀티 펑션 드라이버 회로 그리고 이를 채용한 디스플레이 구동 장치
US13/371,601 US8878828B2 (en) 2011-09-23 2012-02-13 Display driver circuits having multi-function shared back channel and methods of operating same

Publications (2)

Publication Number Publication Date
TW201317972A TW201317972A (zh) 2013-05-01
TWI573120B true TWI573120B (zh) 2017-03-01

Family

ID=47910770

Family Applications (1)

Application Number Title Priority Date Filing Date
TW101133831A TWI573120B (zh) 2011-09-23 2012-09-14 具有多功能分享後端通道的顯示驅動器電路及其操作方法

Country Status (4)

Country Link
US (1) US8878828B2 (zh)
KR (1) KR101885186B1 (zh)
CN (1) CN103021313B (zh)
TW (1) TWI573120B (zh)

Families Citing this family (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5681657B2 (ja) * 2012-02-27 2015-03-11 双葉電子工業株式会社 表示装置、表示装置の駆動回路、および表示装置の駆動方法
TWI463457B (zh) * 2012-08-14 2014-12-01 Novatek Microelectronics Corp 呈現顯示器之資料通道錯誤率的方法
JP6088202B2 (ja) * 2012-10-26 2017-03-01 ラピスセミコンダクタ株式会社 表示パネルドライバの設定方法、表示パネルドライバ及びこれを含む表示装置
KR102093187B1 (ko) 2013-08-30 2020-03-26 삼성디스플레이 주식회사 표시 장치
JP2015079078A (ja) * 2013-10-16 2015-04-23 セイコーエプソン株式会社 表示制御装置及び方法、半導体集積回路装置、並びに、表示装置
KR102112089B1 (ko) * 2013-10-16 2020-06-04 엘지디스플레이 주식회사 표시장치와 그 구동 방법
TWI497481B (zh) * 2013-12-02 2015-08-21 Novatek Microelectronics Corp 用於顯示裝置之傳輸方法
KR102236128B1 (ko) * 2014-12-31 2021-04-05 엘지디스플레이 주식회사 액정 표시 장치 및 이를 구비한 디스플레이 시스템
CN104766584B (zh) * 2015-04-27 2017-03-01 深圳市华星光电技术有限公司 具有正反向扫描功能的goa电路
KR102321216B1 (ko) * 2015-05-29 2021-11-04 삼성디스플레이 주식회사 표시 장치
KR102368864B1 (ko) 2015-10-22 2022-03-03 삼성전자주식회사 위상 고정 루프의 출력의 락을 감지하는 클록 및 데이터 복원 회로
KR102429907B1 (ko) 2015-11-06 2022-08-05 삼성전자주식회사 소스 드라이버의 동작 방법, 디스플레이 구동 회로 및 디스플레이 구동 회로의 동작 방법
KR102543180B1 (ko) 2016-09-02 2023-06-14 삼성전자주식회사 디스플레이 구동 장치
KR102655052B1 (ko) * 2016-12-14 2024-04-05 주식회사 엘엑스세미콘 디스플레이 장치 및 그의 소스 드라이버와 패킷 인식 방법
KR102418971B1 (ko) * 2017-11-15 2022-07-11 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
KR102383290B1 (ko) * 2017-11-21 2022-04-05 주식회사 엘엑스세미콘 디스플레이 장치
KR102637731B1 (ko) * 2017-12-26 2024-02-19 삼성전자주식회사 데이터 라인 구동 회로, 이를 포함하는 디스플레이 구동 회로 및 디스플레이 구동 방법
KR102577236B1 (ko) 2018-06-05 2023-09-12 삼성전자주식회사 디스플레이 장치 및 그것의 인터페이스 동작
KR102514636B1 (ko) 2018-10-22 2023-03-28 주식회사 엘엑스세미콘 디스플레이장치를 구동하기 위한 데이터처리장치, 데이터구동장치 및 시스템
CN109192127B (zh) * 2018-10-29 2022-06-24 合肥鑫晟光电科技有限公司 时序控制器及其驱动方法、显示装置
KR20210073732A (ko) 2019-12-11 2021-06-21 주식회사 실리콘웍스 디스플레이를 위한 시스템
KR20210081867A (ko) * 2019-12-24 2021-07-02 주식회사 실리콘웍스 디스플레이 구동 장치 및 이를 포함하는 디스플레이 장치
KR20210081864A (ko) * 2019-12-24 2021-07-02 주식회사 실리콘웍스 디스플레이 구동 장치 및 이를 포함하는 디스플레이 장치
TWI731766B (zh) * 2020-08-05 2021-06-21 友達光電股份有限公司 源極驅動器及其通道選擇方法
US11488548B2 (en) 2020-10-08 2022-11-01 Samsung Electronics Co., Ltd. Backlight system, display device including the backlight system and method of transferring data in the backlight system
CN114007035B (zh) * 2021-09-24 2023-12-26 深圳壹秘科技有限公司 会议数据分享系统及方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI258724B (en) * 2003-10-28 2006-07-21 Samsung Electronics Co Ltd Circuits and methods providing reduced power consumption for driving flat panel displays
US20080284712A1 (en) * 2006-08-04 2008-11-20 Seiko Epson Corporation Display driver and electronic equipment
TW200929132A (en) * 2007-11-08 2009-07-01 Koninkl Philips Electronics Nv Driving pixels of a display
TW201112204A (en) * 2009-09-23 2011-04-01 Raydium Semiconductor Corp Driving circuit, electronic display device applying the same and driving method thereof

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4413865B2 (ja) * 2003-08-07 2010-02-10 パナソニック株式会社 表示装置
WO2005076536A1 (en) * 2004-02-04 2005-08-18 Matsushita Electric Industrial Co., Ltd. Method and apparatus for generating packet frames for carrying data
KR100642946B1 (ko) 2004-12-15 2006-11-10 삼성전자주식회사 수평 라인의 영상 데이터를 파이프라인 방식으로 제공하는소스 구동 회로 및 방법
KR100752652B1 (ko) 2006-01-16 2007-08-29 삼성전자주식회사 다양한 드라이빙 모드를 지원하는 디스플레이 구동집적회로 및 디스플레이 구동 방법
TW200909914A (en) * 2007-08-21 2009-03-01 Himax Tech Ltd Defect repairing method of liquid crystal display and signal transmission method of source driver and timing controller thereof
CN201114910Y (zh) * 2007-10-18 2008-09-10 康佳集团股份有限公司 一种led驱动电路
CN201191496Y (zh) * 2007-12-14 2009-02-04 康佳集团股份有限公司 一种具有故障回传功能的led恒流驱动芯片
JP5507090B2 (ja) 2008-09-30 2014-05-28 富士通テン株式会社 表示装置
KR100986041B1 (ko) * 2008-10-20 2010-10-07 주식회사 실리콘웍스 클럭 신호가 임베딩된 단일 레벨 신호 전송을 이용한 디스플레이 구동 시스템
KR101325362B1 (ko) * 2008-12-23 2013-11-08 엘지디스플레이 주식회사 액정표시장치
KR101037559B1 (ko) 2009-03-04 2011-05-27 주식회사 실리콘웍스 데이터 구동부의 모니터링 수단이 구비된 디스플레이 구동 시스템
KR20110021386A (ko) 2009-08-26 2011-03-04 삼성전자주식회사 디스플레이 데이터 전송 방법
US8878792B2 (en) 2009-08-13 2014-11-04 Samsung Electronics Co., Ltd. Clock and data recovery circuit of a source driver and a display device
TWI415064B (zh) * 2010-12-30 2013-11-11 Au Optronics Corp 顯示面板之控制電路裝置及其控制方法
US9053673B2 (en) * 2011-03-23 2015-06-09 Parade Technologies, Ltd. Scalable intra-panel interface
US8788890B2 (en) * 2011-08-05 2014-07-22 Apple Inc. Devices and methods for bit error rate monitoring of intra-panel data link

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI258724B (en) * 2003-10-28 2006-07-21 Samsung Electronics Co Ltd Circuits and methods providing reduced power consumption for driving flat panel displays
US20080284712A1 (en) * 2006-08-04 2008-11-20 Seiko Epson Corporation Display driver and electronic equipment
TW200929132A (en) * 2007-11-08 2009-07-01 Koninkl Philips Electronics Nv Driving pixels of a display
TW201112204A (en) * 2009-09-23 2011-04-01 Raydium Semiconductor Corp Driving circuit, electronic display device applying the same and driving method thereof

Also Published As

Publication number Publication date
CN103021313A (zh) 2013-04-03
CN103021313B (zh) 2017-12-15
KR101885186B1 (ko) 2018-08-07
KR20130032718A (ko) 2013-04-02
US8878828B2 (en) 2014-11-04
US20130076703A1 (en) 2013-03-28
TW201317972A (zh) 2013-05-01

Similar Documents

Publication Publication Date Title
TWI573120B (zh) 具有多功能分享後端通道的顯示驅動器電路及其操作方法
KR102381885B1 (ko) 디스플레이 장치
US10078980B2 (en) Data driver, display driving circuit, and operating method of display driving circuit
CN110262696B (zh) 栅极驱动器电路和触摸屏集成式显示装置
KR101315227B1 (ko) 터치스크린 일체형 표시장치 및 그 구동 방법
KR101330320B1 (ko) 터치스크린 일체형 표시장치 및 그 구동 방법
US9442593B2 (en) Touch screen panel integrated display device and display panel
US9514713B2 (en) Timing controller, source driver, and display driver integrated circuit having improved test efficiency and method of operating display driving circuit
US9189097B2 (en) Display device with integrated in-cell touch screen and method of driving the same
KR101606874B1 (ko) 터치스크린 일체형 표시장치 및 그 구동 방법
KR102490159B1 (ko) 게이트 구동 회로와 이를 이용한 인셀 터치 센서를 갖는 표시장치
KR20170111788A (ko) 디스플레이 구동 회로 및 이를 포함하는 디스플레이 장치
US10770017B2 (en) Display device
JP2012113284A (ja) ソース駆動回路、ソース駆動回路を含むディスプレー装置、及びディスプレー装置の動作方法
KR20150051462A (ko) 액정 표시 장치 및 그 구동 방법
JP2017021793A (ja) 画像表示システムおよびゲート駆動回路
KR20170024920A (ko) 디스플레이 구동 회로 및 디스플레이 장치
US10884556B2 (en) Gate driving integrated circuit for a touch display and operating method thereof
KR20130009120A (ko) 평판표시장치 및 이의 구동회로
KR20140087531A (ko) 터치스크린 일체형 표시장치 및 그 구동 방법
KR102577236B1 (ko) 디스플레이 장치 및 그것의 인터페이스 동작
US9035925B2 (en) Circuit for controlling non-signal of flat panel display device
KR101689301B1 (ko) 액정 표시 장치
KR102276866B1 (ko) 게이트 구동회로와 이를 포함하는 터치 스크린 일체형 표시장치
US20230343257A1 (en) Fault detection display apparatus and operation method thereof