JP6088202B2 - 表示パネルドライバの設定方法、表示パネルドライバ及びこれを含む表示装置 - Google Patents
表示パネルドライバの設定方法、表示パネルドライバ及びこれを含む表示装置 Download PDFInfo
- Publication number
- JP6088202B2 JP6088202B2 JP2012236861A JP2012236861A JP6088202B2 JP 6088202 B2 JP6088202 B2 JP 6088202B2 JP 2012236861 A JP2012236861 A JP 2012236861A JP 2012236861 A JP2012236861 A JP 2012236861A JP 6088202 B2 JP6088202 B2 JP 6088202B2
- Authority
- JP
- Japan
- Prior art keywords
- display panel
- memory
- panel driver
- setting data
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2092—Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/36—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
- G09G5/39—Control of the bit-mapped memory
- G09G5/395—Arrangements specially adapted for transferring the contents of the bit-mapped memory to the screen
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/026—Arrangements or methods related to booting a display
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2360/00—Aspects of the architecture of display systems
- G09G2360/12—Frame memory handling
- G09G2360/127—Updating a frame memory using a transfer of data from a source area to a destination area
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Transforming Electric Information Into Light Information (AREA)
Description
DLT:"m"
DSCN:"0"
すなわち、表示ラインの先頭の画素データ片の取り込みを担うラッチのラッチ番号"1"を示す先頭ラッチ指定データDLH、表示ラインの最後尾の画素データ片の取り込みを担うラッチのラッチ番号"m"を示す後尾ラッチ指定データDLTを、設定データメモリ14に書き込んでおく。更に、ラッチ番号の昇順に画素データ片の取り込みを行うことを示す論理レベル0のスキャン方向指定データDSCNを設定データメモリ14に書き込んでおく。
DLT:"1"
DSCN:"1"
すなわち、表示ラインの先頭の画素データ片の取り込みを担うラッチのラッチ番号"m"を示す先頭ラッチ指定データDLH、表示ラインの最後尾の画素データ片の取り込みを担うラッチのラッチ番号"1"を示す後尾ラッチ指定データDLTを、設定データメモリ14に書き込んでおく。更に、ラッチ番号の降順に画素データ片の取り込みを行うことを示す論理レベル1のスキャン方向指定データDSCNを設定データメモリ14に書き込んでおく。
14 設定データメモリ
130 設定データ取得制御部
Claims (16)
- 映像信号に応じた画像を表示する表示パネルを駆動する複数の表示パネルドライバを、メモリに格納された設定データに基づいて仕様に合わせた設定とする表示パネルドライバの設定方法であって、
前記表示パネルドライバ各々の内の1の表示パネルドライバが、メモリアクセス信号を前記メモリ及び前記1の表示パネルドライバを除く他の表示パネルドライバに供給すると共に、前記メモリから第1ライン上に読み出された前記設定データを取り込んで当該設定データに基づく設定を行うステップと、
前記他の表示パネルドライバが、前記1の表示パネルドライバから供給された前記メモリアクセス信号に応じて前記第1ライン上から前記設定データを取り込んで当該設定データに基づく設定を行うステップと、を有することを特徴とする表示パネルドライバの設定方法。 - 前記設定を、電源立上後の所定期間に実施することを特徴とする請求項1に記載の表示パネルのドライバの設定方法。
- 前記設定を、電源立上後、定期的に実施することを特徴とする請求項1又は2に記載の表示パネルのドライバの設定方法。
- 前記メモリ、前記1の表示パネルドライバ及び前記他の表示パネルドライバは前記第1ラインに夫々接続されていることを特徴とする請求項1〜3のいずれか1に記載の表示パネルドライバの設定方法。
- 前記メモリ、前記1の表示パネルドライバ及び前記他の表示パネルドライバは、更に前記第1ラインとは異なる第2ラインに夫々接続されており、
前記1の表示パネルドライバは、前記メモリアクセス信号を前記第2ラインによって前記メモリ及び前記他の表示パネルドライバに供給することを特徴とする請求項3〜4のいずれか1に記載の表示パネルドライバの設定方法。 - メモリに記憶されている設定データに応じて設定が為される表示パネルドライバであって、
前記設定データを読み出すメモリアクセス信号を双方向端子を介して出力する第1回路と、
前記メモリアクセス信号、又は前記双方向端子を介して外部から入力されたメモリアクセス信号に応じて取込イネーブル信号を生成する取込制御回路と、
前記メモリから読み出された前記設定データを前記取込イネーブル信号に応じて取り込むレジスタと、を有することを特徴とする表示パネルドライバ。 - 前記第1回路は、前記メモリアクセス信号を生成するメモリ制御回路であることを特徴とする請求項6に記載の表示パネルドライバ。
- 前記メモリ制御回路は、外部供給されたマスタスレイブ指定信号がマスタ側を示す場合には前記メモリアクセス信号を双方向端子を介して出力する一方、前記マスタスレイブ指定信号がスレイブ側を示す場合には前記メモリアクセ信号を生成することなく前記双方向端子を入力端子として動作させる状態に設定することを特徴とする請求項7に記載の表示パネルドライバ。
- 前記メモリ制御回路は、前記メモリに対して前記設定データの書き込みを行う場合には書込命令を示すメモリアクセス信号を生成し、
前記取込制御回路は、前記メモリ制御回路が前記書込命令を示すメモリアクセス信号を生成した場合、又は前記双方向端子を介して外部から入力された前記メモリアクセス信号が前記書込命令を示す場合には前記取込イネーブル信号の生成を停止することを特徴とする請求項7又は8に記載の表示パネルドライバ。 - 前記メモリ制御回路は、外部供給されたマスタスレイブ指定信号がマスタ側を示す場合に限り所定のタイミングで前記メモリアクセス信号の生成を行うことを特徴とする請求項7〜9のいずれか1に記載の表示パネルドライバ。
- 映像信号に応じた画像を表示する表示パネルと、前記表示パネルを駆動する第1表示パネルドライバ及び第2表示パネルドライバと、設定データが記憶されているメモリと、を有する表示装置であって、
前記第1表示パネルドライバは、前記設定データを読み出すメモリアクセス信号を第1双方向端子を介して出力する第1回路と、前記メモリアクセス信号に応じて取込イネーブル信号を生成する第1取込制御回路と、前記メモリから読み出された前記設定データを入力端子を介して受けこれを前記取込イネーブル信号に応じて取り込む第1レジスタと、を有し、
前記第2表示パネルドライバは、前記第1双方向端子を介して外部から第2双方向端子に入力された前記メモリアクセス信号に応じて取込イネーブル信号を生成する第2取込制御回路と、前記メモリから読み出された前記設定データを入力端子を介して受けこれを前記取込イネーブル信号に応じて取り込む第2レジスタと、を有し、
前記メモリの出力端子が第1ラインによって前記第1及び第2表示パネルドライバの前記入力端子に接続されており、前記第1及び第2表示パネルドライバ各々の前記第1及び第2双方向端子及び前記メモリが第2ラインによって接続されていることを特徴とする表示装置。 - 前記第1回路は、前記メモリアクセス信号を生成するメモリ制御回路であることを特徴とする請求項11に記載の表示装置。
- 前記メモリ制御回路は、外部供給されたマスタスレイブ指定信号がマスタ側を示す場合には前記メモリアクセス信号を双方向端子を介して出力する一方、前記マスタスレイブ指定信号がスレイブ側を示す場合には前記メモリアクセ信号を生成することなく前記双方向端子を入力状態に設定することを特徴とする請求項12に記載の表示装置。
- 前記第1及び第2表示パネルドライバ各々の内の1の表示パネルドライバにはマスタ側を示す前記マスタスレイブ指定信号が外部供給されており、前記1の表示パネルドライバを除く他の表示パネルドライバ各々にはスレイブ側を示す前記マスタスレイブ指定信号が外部供給されていることを特徴とする請求項13に記載の表示装置。
- 前記1の表示パネルドライバの前記メモリ制御回路は、前記メモリに対して前記設定データの書き込みを行う場合には書込命令を示すメモリアクセス信号を生成し、
前記取込制御回路は、前記メモリ制御回路が前記書込命令を示すメモリアクセス信号を生成した場合、又は前記双方向端子を介して外部から入力された前記メモリアクセス信号が前記書込命令を示す場合には前記取込イネーブル信号の生成を停止することを特徴とする請求項14に記載の表示装置。 - 前記1の表示パネルドライバの前記メモリ制御回路は、電源投入後の所定のタイミングで前記メモリアクセス信号の生成を行うことを特徴とする請求項12〜15のいずれか1に記載の表示装置。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012236861A JP6088202B2 (ja) | 2012-10-26 | 2012-10-26 | 表示パネルドライバの設定方法、表示パネルドライバ及びこれを含む表示装置 |
US14/061,205 US9601065B2 (en) | 2012-10-26 | 2013-10-23 | Display panel driver setting method, display panel driver, and display apparatus including the same |
CN201310509926.9A CN103794166B (zh) | 2012-10-26 | 2013-10-25 | 显示面板驱动器的设定方法、显示面板驱动器及显示装置 |
US15/451,219 US10249232B2 (en) | 2012-10-26 | 2017-03-06 | Display panel driver setting method, display panel driver, and display apparatus including the same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012236861A JP6088202B2 (ja) | 2012-10-26 | 2012-10-26 | 表示パネルドライバの設定方法、表示パネルドライバ及びこれを含む表示装置 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2017018518A Division JP6616341B2 (ja) | 2017-02-03 | 2017-02-03 | 表示パネルドライバの設定方法及び表示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2014085630A JP2014085630A (ja) | 2014-05-12 |
JP6088202B2 true JP6088202B2 (ja) | 2017-03-01 |
Family
ID=50546666
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012236861A Active JP6088202B2 (ja) | 2012-10-26 | 2012-10-26 | 表示パネルドライバの設定方法、表示パネルドライバ及びこれを含む表示装置 |
Country Status (3)
Country | Link |
---|---|
US (2) | US9601065B2 (ja) |
JP (1) | JP6088202B2 (ja) |
CN (1) | CN103794166B (ja) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9818379B2 (en) * | 2013-08-08 | 2017-11-14 | Nvidia Corporation | Pixel data transmission over multiple pixel interfaces |
KR102634475B1 (ko) * | 2017-12-21 | 2024-02-06 | 주식회사 엘엑스세미콘 | 디스플레이를 위한 데이터 구동 장치 |
CN109064967A (zh) * | 2018-10-31 | 2018-12-21 | 京东方科技集团股份有限公司 | 一种控制电路及其驱动方法、栅极驱动芯片、检测装置 |
JP2020181040A (ja) | 2019-04-24 | 2020-11-05 | 三菱電機株式会社 | 表示装置 |
CN114846537B (zh) * | 2020-12-01 | 2024-02-09 | 京东方科技集团股份有限公司 | 一种显示基板、驱动方法及显示面板 |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3618086B2 (ja) * | 2000-07-24 | 2005-02-09 | シャープ株式会社 | 複数の列電極駆動回路および表示装置 |
JP3866577B2 (ja) | 2002-01-18 | 2007-01-10 | シャープ株式会社 | 表示駆動装置 |
JP2004264720A (ja) * | 2003-03-04 | 2004-09-24 | Seiko Epson Corp | 表示ドライバ及び電気光学装置 |
JP3724578B2 (ja) * | 2003-07-18 | 2005-12-07 | セイコーエプソン株式会社 | 半導体装置及びその制御方法 |
TWI331743B (en) * | 2005-03-11 | 2010-10-11 | Chimei Innolux Corp | Driving system in a liquid crystal display |
JP2006284924A (ja) * | 2005-03-31 | 2006-10-19 | Optrex Corp | 表示装置 |
JP4732091B2 (ja) | 2005-09-14 | 2011-07-27 | シャープ株式会社 | タイミングコントローラ及び画像表示装置 |
JP2009032714A (ja) * | 2007-07-24 | 2009-02-12 | Renesas Technology Corp | 半導体集積回路、表示装置及び電子回路 |
EP2346024A4 (en) * | 2008-11-10 | 2012-04-25 | Sharp Kk | DISPLAY DEVICE |
JP2010127829A (ja) | 2008-11-28 | 2010-06-10 | Seiko Epson Corp | 集積回路装置及び電子機器 |
JP5137873B2 (ja) | 2009-02-16 | 2013-02-06 | 三菱電機株式会社 | 表示装置および駆動装置 |
TWI420459B (zh) * | 2010-12-10 | 2013-12-21 | Au Optronics Corp | 顯示裝置之資料驅動電路及其控制方法 |
KR101186102B1 (ko) * | 2011-03-18 | 2012-09-28 | 주식회사 실리콘웍스 | 표시장치의 구동회로 |
KR101885186B1 (ko) * | 2011-09-23 | 2018-08-07 | 삼성전자주식회사 | 공유 백 채널을 통한 데이터 전송 방법 및 데이터 전송을 위한 멀티 펑션 드라이버 회로 그리고 이를 채용한 디스플레이 구동 장치 |
KR20130097528A (ko) * | 2012-02-24 | 2013-09-03 | 삼성디스플레이 주식회사 | 입체 영상 표시 장치 |
-
2012
- 2012-10-26 JP JP2012236861A patent/JP6088202B2/ja active Active
-
2013
- 2013-10-23 US US14/061,205 patent/US9601065B2/en active Active
- 2013-10-25 CN CN201310509926.9A patent/CN103794166B/zh active Active
-
2017
- 2017-03-06 US US15/451,219 patent/US10249232B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
US20140118371A1 (en) | 2014-05-01 |
US10249232B2 (en) | 2019-04-02 |
US9601065B2 (en) | 2017-03-21 |
CN103794166B (zh) | 2019-05-10 |
US20170178561A1 (en) | 2017-06-22 |
CN103794166A (zh) | 2014-05-14 |
JP2014085630A (ja) | 2014-05-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6088202B2 (ja) | 表示パネルドライバの設定方法、表示パネルドライバ及びこれを含む表示装置 | |
JP4063800B2 (ja) | 表示パネル駆動装置 | |
US10991282B2 (en) | Light up control system board, detection method, and light up detection device | |
US20200135087A1 (en) | Method for updating mura compensation data of display panels | |
WO2016140158A1 (ja) | 表示装置 | |
US8963937B2 (en) | Display controller driver and testing method thereof | |
US10504478B2 (en) | Semiconductor device having shifted operation voltages in different modes and electronic apparatus thereof | |
JP2014085619A (ja) | 表示パネルドライバ及びその駆動方法 | |
CN113643637B (zh) | 显示面板的调试方法、显示设备及存储介质 | |
KR101689301B1 (ko) | 액정 표시 장치 | |
CN105825826A (zh) | 显示驱动器 | |
KR101423334B1 (ko) | 표시 제어용 반도체 집적 회로 | |
JP6616341B2 (ja) | 表示パネルドライバの設定方法及び表示装置 | |
JP6674002B2 (ja) | 表示パネルドライバ | |
JP4732091B2 (ja) | タイミングコントローラ及び画像表示装置 | |
US20190114985A1 (en) | Image signal preparation circuit, image signal preparation method, and recording medium storing image signal preparation program for display drive circuit | |
JPH10340067A (ja) | 液晶表示制御駆動回路 | |
KR101957296B1 (ko) | 전원공급장치와 이를 구비한 액정표시장치, 및 전원공급방법 | |
US10643515B2 (en) | Display driver, display device and method of operating display driver | |
JP2007264762A (ja) | 検証シミュレータ及び検証シミュレーション方法 | |
JP2007183377A (ja) | 表示制御装置 | |
JP2012053762A (ja) | データ入出力制御装置 | |
JP2011039791A (ja) | 集積回路装置及び電子機器 | |
CN117198191A (zh) | 一种显示方法及显示装置 | |
JP2005080728A (ja) | 遊技機 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20150930 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20160627 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20160705 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20160830 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20170104 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20170203 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6088202 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |