WO2016140158A1 - 表示装置 - Google Patents

表示装置 Download PDF

Info

Publication number
WO2016140158A1
WO2016140158A1 PCT/JP2016/055801 JP2016055801W WO2016140158A1 WO 2016140158 A1 WO2016140158 A1 WO 2016140158A1 JP 2016055801 W JP2016055801 W JP 2016055801W WO 2016140158 A1 WO2016140158 A1 WO 2016140158A1
Authority
WO
WIPO (PCT)
Prior art keywords
data
correction data
connector
storage unit
display device
Prior art date
Application number
PCT/JP2016/055801
Other languages
English (en)
French (fr)
Inventor
佐々木 崇
幸二 長坂
一正 秦
Original Assignee
シャープ株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by シャープ株式会社 filed Critical シャープ株式会社
Priority to CN201680013108.1A priority Critical patent/CN107430837A/zh
Priority to US15/555,793 priority patent/US20180039107A1/en
Publication of WO2016140158A1 publication Critical patent/WO2016140158A1/ja

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/1306Details
    • G02F1/1309Repairing; Testing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G3/2096Details of the interface to the display terminal specific for a flat panel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/006Electronic inspection or testing of displays and display drivers, e.g. of LED or LCD displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3607Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals for displaying colours or for displaying grey scales with a specific pixel layout, e.g. using sub-pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3666Control of matrices with row and column drivers using an active matrix with the matrix divided into sections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0242Compensation of deficiencies in the appearance of colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0285Improving the quality of display appearance using tables for spatial correction of display data
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/57Control of contrast or brightness

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Nonlinear Science (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)

Abstract

 表示パネルに現れる表示ムラを補正するための複数の補正データを複数のメモリにそれぞれ誤りなく書き込むことができる表示装置を提供する。 補正データ書込治具(80a)、(80b)をコネクタ(24a)、(24b)に接続する際に、誤って逆に接続した場合にも、PC(90)は、各コネクタ(24a)、(24b)から与えられるSEL信号がHレベル/Lレベルのいずれであるかを判定する。これにより、PC(90)は、補正データ書込治具(80a)、(80b)が接続されているコネクタ(24a)、(24b)を判別し、各メモリ(50a)、(50b)にそれぞれ書き込むべき補正データを誤りなく書き込むことができる。

Description

表示装置
 本発明は、液晶表示装置などの表示装置に関し、特に、表示ムラを補正するための補正データの書き込み時に作業ミスがあっても正しく書き込むことが可能な表示装置に関する。
 液晶表示装置の液晶パネルに画像を表示したときに現れる輝度ムラや色ムラなどの表示ムラは、画像の表示品位を低下させる原因になるので、表示ムラが現れないようにすることが望ましい。このような表示ムラには、例えばバックライトユニットの光源の配置などのように設計に起因する各液晶表示装置に共通の表示ムラと、液晶パネルの製造プロセスのばらつきに起因する各液晶表示装置に固有の表示ムラがある。このため、表示ムラの発生を抑制するために設計および製造プロセスの改良が行われているが、設計および製造プロセスの改良だけで表示ムラをなくすことは難しい。
 そこで、特許文献1に開示されている表示装置は、表示ムラをなくすために、補正データを格納したメモリを備え、外部から画像データが入力されると、メモリから読み出した補正データを用いて画像データを補正し、補正後の画像データに基づいて画像を表示する。これにより、表示装置は表示ムラのない画像を表示することができる。
日本の特開平11-352920号公報
 液晶パネルの大型化、高解像度化の進展に伴い、画像を表示する際に必要なデータ量が多くなってきたので、1個のタイミングコントローラだけで必要なデータをすべて処理することが困難になっている。そこで、複数個のタイミングコントローラを設け、各タイミングコントローラでデータ処理を分担して行うことが行われている。この場合、表示ムラを補正するための補正データを格納するメモリも、タイミングコントローラ毎に1個ずつ設ける必要がある。
 しかし、例えばタイミングコントローラが2個設けられている場合、各タイミングコントローラに対応して設けられた2個のメモリに補正データをそれぞれ書き込む工程において、一方のメモリに書き込むべき補正データを他方のメモリに書き込み、他方のメモリに書き込むべき補正データを一方のメモリに書き込む作業ミスが発生する場合がある。
 このような作業ミスをなくすために、補正データを書き込む際に使用する補正データ書込治具を接続するコネクタをメモリ毎に決められた専用コネクタとすべく、コネクタ毎にその形状を変えることが考えられる。この場合、作業者はコネクタの形状から補正データを書き込むべきメモリに電気的に接続されたコネクタを選択し、当該コネクタに補正データ書込治具を接続することができるので、補正データを誤って他のメモリに書き込む作業ミスが大幅に低減される。しかし、メモリ毎に異なる形状を有するコネクタを準備すれば、コネクタの製造コストが上昇すると共に、その管理に手間がかかるという問題がある。このため、複数のメモリに異なる補正データをそれぞれ書き込む際に使用するコネクタはすべて同じ形状であることが好ましい。
 そこで、本発明は、表示パネルに現れる表示ムラを補正するための複数の補正データを複数のメモリにそれぞれ誤りなく書き込むことができる表示装置を提供することを目的とする。
 本発明の第1の局面は、表示パネルと、
 前記表示パネルを駆動する複数の駆動回路と、
 外部から与えられる画像信号に基づき、前記駆動回路を制御するためのタイミング制御信号および画像データを生成して前記駆動回路に与えることにより、前記表示パネルの表示画面を分担して制御する複数のタイミングコントローラと、
 前記表示パネルに画像を表示する際に現れる表示ムラをなくすために、前記タイミングコントローラに接続され、前記画像データの補正に使用される補正データを格納するための複数の第1データ格納部と、
 前記第1データ格納部と前記タイミングコントローラとに電気的に接続された複数のコネクタとを備え、
 前記補正データを書き込むことができる複数の補正データ書込治具を前記複数のコネクタにそれぞれ接続すれば、前記補正データ書込治具は前記コネクタを介して、前記第1データ格納部を判別するための判別情報を取得し、前記判別情報に基づいて、前記第1データ格納部に書き込むべき前記補正データをそれぞれ書き込み、
 前記タイミングコントローラは、前記第1データ格納部から読み出した前記補正データを使用して前記画像データを補正することを特徴とする。
 本発明の第2の局面は、本発明の第1の局面において、
 前記判別情報は、前記第1データ格納部毎に割り当てられた異なる電圧レベルの組合せであり、
 前記コネクタは割り当てられた前記電圧レベルの組合せを出力する端子を含み、
 前記コネクタに接続された前記補正データ書込治具は、前記端子から出力される前記電圧レベルの組合せに基づいて、接続されている前記コネクタを判別し、当該コネクタを介して前記補正データを前記第1データ格納部に書き込むことを特徴とする。
 本発明の第3の局面は、本発明の第1の局面において、
 前記判別情報は、前記第1データ格納部に書き込まれた複数ビットからなる判別データであり、
 前記コネクタに接続された前記補正データ書込治具は、前記コネクタに電気的に接続された前記第1データ格納部から読み出した前記判別データに基づいて、電気的に接続されている前記コネクタを判別し、当該コネクタを介して前記補正データを前記第1データ格納部に書き込むことを特徴とする。
 本発明の第4の局面は、本発明の第1の局面において、
 前記判別情報は、前記第1データ格納部に書き込まれた複数ビットからなる判別データであり、
 前記タイミングコントローラと電気的に接続され、前記画像信号と共に外部から与えられた前記判別データを格納する複数の第2データ格納部をさらに備え、
 前記タイミングコントローラは第3データ格納部を含み、前記第2データ格納部に所定のタイミングでアクセスして格納された前記判別データを含む前記画像信号を読み出し、少なくとも前記判別データを前記第3データ格納部に書き込み、
 前記第3データ格納部に前記判別データが書き込まれれば、前記補正データ書込治具は、前記コネクタを介して前記タイミングコントローラの前記第3データ格納部に書き込まれた前記判別データを読み出し、当該判別データに基づいて前記コネクタと電気的に接続された前記第1データ格納部を判別し、前記コネクタを介して当該第1データ格納部に前記補正データを書き込むことを特徴とする。
 本発明の第5の局面は、本発明の第4の局面において、
 前記表示パネルの近傍に設けられ、表示装置を構成する各構成要素を実装するためのコントロール基板およびソース基板をさらに備え、
 前記駆動回路は、前記表示パネルに形成されたデータ信号線を駆動するデータ信号線駆動回路を含み、
 前記データ信号線駆動回路および前記第1データ格納部は前記ソース基板に実装され、前記タイミングコントローラおよび前記コネクタは前記コントロール基板に実装されていることを特徴とする。
 本発明の第6の局面は、本発明の第4の局面において、
 前記所定のタイミングとは、所定の時間間隔毎、電源投入時、人為的に操作されたとき、または環境の変化を検知したときを含むことを特徴とする。
 本発明の第7の局面は、本発明の第3または第4の局面において、
 前記補正データ書込治具は、SPI方式によって前記第1データ格納部に前記補正データを書き込み、
 前記判別データは8ビットのシリアルデータであることを特徴とする。
 本発明の第8の局面は、本発明の第1から第4のいずれかの局面において、
 前記第1データ格納部は、前記タイミングコントローラ毎に1個ずつ設けられていることを特徴とする。
 本発明の第9の局面は、本発明の第1から第4のいずれかの局面において、
 前記第1データ格納部は、外部から前記コネクタを介して前記補正データの書き換えが可能な半導体メモリであることを特徴とする。
 本発明の第10の局面は、本発明の第1の局面において、
 前記補正データ書込治具は、前記複数の第1データ格納部にそれぞれ書き込むべき補正データを備えたコンピュータに接続され、
 前記コンピュータは、前記補正データ書込治具から与えられる前記判別情報に基づき、前記補正データ書込治具に対して、前記第1データ格納部に書き込むべき補正データの書込みを命令することを特徴とする。
 本発明の第11の局面は、本発明の第1の局面において、
 前記補正データ書込治具は、前記第1データ格納部に書き込むべき前記補正データと、前記判別情報に基づき前記コネクタを介して電気的に接続された前記第1データ格納部の判別が可能なプロセッサとを備え、
 前記補正データ書込治具は、与えられた前記判別情報に基づき、前記補正データ書込治具が接続された前記第1データ格納部に書き込むべき前記補正データを書き込むことを特徴とする。
 上記本発明の第1の局面によれば、複数のタイミングコントローラで分担して表示画面を制御する表示装置において、各補正データ書込治具を対応するコネクタに接続し、当該コネクタに接続された第1データ格納部を判別するための判別情報を取得する。その後、取得した判別情報に基づいて、書き込むべき補正データを当該第1データ格納部に書き込む。これにより、作業者が補正データ書込治具の接続を間違えた場合であっても、表示パネルに現れる表示ムラを補正するための補正データを対応する第1データ格納部に誤りなく書き込むことができる。
 上記本発明の第2の局面によれば、各コネクタは割り当てられた電圧レベルの組合せを出力する端子を含む。コネクタに接続された補正データ書込治具は、端子から出力される電圧レベルの組合せに基づいて、接続されているコネクタを判別し、当該コネクタを介して書き込むべき補正データを第1データ格納部に書き込む。これにより、作業者が補正データ書込治具の接続を間違えた場合であっても、表示パネルに現れる表示ムラを補正するための各補正データを対応する第1データ格納部に誤りなく書き込むことができる。
 上記本発明の第3の局面によれば、コネクタに接続された補正データ書込治具は、コネクタと電気的に接続された第1データ格納部から読み出した、複数ビットからなる判別データに基づいて、接続されているコネクタを判別し、当該コネクタを介して補正データを第1データ格納部に書き込む。これにより、作業者が補正データ書込治具の接続を間違えた場合であっても、表示パネルに現れる表示ムラを補正するための複数の補正データを複数の第1データ格納部にそれぞれ誤りなく書き込むことができる。
 上記本発明の第4の局面によれば、判別データを格納する第2データ格納部に所定のタイミングでアクセスして、格納されている複数ビットからなる判別データを読み出し、当該判別データを各タイミングコントローラに設けられた第3データ格納部に書き込む。判別データが第3データ格納部に書き込まれれば、補正データ書込治具は、コネクタを介して所定のタイミングで第3データ格納部に書き込まれた判別データを読み出す。そして、当該判別データに基づいて、コネクタに電気的に接続された第1データ格納部を判別し、当該第1データ格納部に補正データを書き込む。これにより、作業者が補正データ書込治具の接続を間違えた場合であっても、表示パネルに現れる表示ムラを補正するための補正データを対応する第1データ格納部に誤りなく書き込むことができる。
 上記本発明の第5の局面によれば、コントロール基板とは別に、ソース基板を設けることによって、液晶表示装置を出張修理してもらう際に、最も頻度が高いコントロール基板の交換時に、液晶パネル毎に異なる固有の補正データを含む補正データが記憶された第1データ格納部をコントロール基板から取り外す必要がなくなる。これにより、修理作業者の負担を大幅に軽減することができる。
 上記本発明の第6の局面によれば、補正データ書込治具がコネクタを介して第3データ格納部から判別データを読み出すタイミングを、所定の時間間隔毎、電源投入時、人為的に操作されたとき、または環境の変化を検知したときに、画像を補正するための最適なタイミングで判別データを読み出すことができる。
 上記本発明の第7の局面によれば、判別データを8ビットのシリアルデータとすることにより、データ書込治具は、SPI方式によって第1データ格納部への補正データの書込みを容易に行うことができる。
 上記本発明の第8の局面によれば、第1データ格納部をタイミングコントローラ毎に1個ずつ設けるので、表示パネルに現れる表示ムラを補正するための補正データを当該タイミングコントローラに接続された第1データ格納部に確実に書き込むことができる。
 上記本発明の第9の局面によれば、第1データ格納部は、外部からコネクタを介して補正データの書き換えが可能な半導体メモリであるので、補正データを変更する必要が生じたときに迅速に対応することができる。
 上記本発明の第10の局面によれば、各補正データ書込治具は第1データ格納部に書き込むべき複数の補正データを格納するコンピュータに接続されている。コンピュータは、判別情報に基づき、各補正データ書込治具に対して、第1データ格納部に書き込むべき補正データの書込みを命令する。各補正データ書込治具は、書き込むべき補正データを対応する第1データ格納部に書込む。これにより、液晶表示装置では、作業者が補正データ書込治具の接続を間違えた場合であっても、書き込むべき第1データ格納部に補正データを確実に書き込むことができる。
 上記本発明の第11の局面によれば、各補正データ書込治具は、各第1データ格納部に書き込むべき複数の補正データと、判別情報に基づきコネクタを介して接続された第1データ格納部の判別が可能なプロセッサとを備えている。これにより、液晶表示装置では、作業者が補正データ書込治具の接続を間違えた場合であっても、補正データを書き込むべき第1データ格納部に確実に書き込むことができる。さらに、コンピュータが不要になるので、補正データ書込時のコストを低減することができる。
本発明の第1の実施形態に係る液晶表示装置の構成を示すブロック図である。 図1に示す液晶表示装置の液晶パネルの構成を示す図であり、より詳しくは、(A)は液晶パネルに形成されたデータ信号線および走査信号線の配置を示す図であり、(B)は液晶パネルに形成された画素形成部を示す図である。 SPI方式の通信で使用されるコネクタのピン配列を示す図であり、より詳しくは、(A)は従来からあるコネクタのピン配列を示す図であり、(B)は液晶表示装置に使用されるコネクタのピン配列を示す図である。 図1に示す液晶表示装置のメモリに補正データを書き込むための補正データ書込治具の接続方法を示す図である。 図1に示す液晶表示装置のメモリに補正データを書き込むための補正データ書込治具の他の接続方法を示す図である。 液晶パネルの表示画面を4個のタイミングコントローラで分担して制御する場合に使用されるコネクタの端子配列を示す図である。 液晶パネルの表示画面を8個のタイミングコントローラで分担して制御する場合に使用されるコネクタの端子配列を示す図である。 本発明の第2の実施形態に係る液晶表示装置の構成を示すブロック図である。 図8に示す液晶表示装置のメモリに補正データを書き込むための補正データ書込治具の接続方法を示す図である。 図8に示す液晶表示装置のメモリに補正データを書き込むための補正データ書込治具の他の接続方法を示す図である。 本発明の第3の実施形態に係る液晶表示装置の構成を示すブロック図である。 図11に示す液晶表示装置のメモリに補正データを書き込むための補正データ書込治具の接続方法を示す図である。 図11に示す液晶表示装置のメモリに補正データを書き込むための補正データ書込治具の他の接続方法を示す図である。 図11に示す液晶表示装置の変形例の構成を示すブロック図である。
<1.第1の実施形態>
<1.1 液晶表示装置の構成>
 図1は、本発明の第1の実施形態に係る液晶表示装置100の構成を示すブロック図である。図1に示すように、液晶表示装置100は、液晶パネル10(「表示パネル」ともいう)と、2個のタイミングコントローラ21a、21bと、複数個のソースドライバ31a、31b(「データ信号線駆動回路」ともいう)と、複数個のゲートドライバ41a、41b(「走査信号線駆動回路」ともいう)と、補正データを格納するための2個のメモリ50a、50b(「第1データ格納部」ともいう)と、2個のコネクタ23a、23bと、2個の画像信号入力用コネクタ27a、27bとを備えている。このうち、タイミングコントローラ21aには、ソースドライバ31aと、ゲートドライバ41aと、メモリ50aと、コネクタ23aと、画像信号入力用コネクタ27aとが電気的に接続され、タイミングコントローラ21bには、ソースドライバ31bと、ゲートドライバ41bと、メモリ50bと、コネクタ23bと、画像信号入力用コネクタ27bとが電気的に接続されている。これらの構成要素のうち、液晶パネル10とゲートドライバ41a、41bを除く他の構成要素は、液晶パネル10の近傍に配置されたコントロール基板20に実装され、ゲートドライバ41a、41bは2枚のゲート基板40a、40bにそれぞれ実装され、液晶パネル10の左右の側面にそれぞれ配置されている。なお、ソースドライバ31a、31bおよびゲートドライバ41a、41bはいずれも複数個ずつ実装されているとしたが、1個ずつ実装されていてもよい。
 液晶表示装置100では、液晶パネル10の表示画面を左右の領域に分け、各領域の制御を2個のタイミングコントローラ21a、21bで分担して行っている。図1に示すように、タイミングコントローラ21aは、表示画面の左半分の領域に画像を表示するための制御を行い、タイミングコントローラ21bは、表示画面の右半分に画像を表示するための制御を行う。
 図2は、図1に示す液晶表示装置100の液晶パネル10の構成を示す図であり、より詳しくは、図2(A)は液晶パネル10に形成されたデータ信号線および走査信号線の配置を示す図であり、図2(B)は液晶パネル10に形成された画素形成部5を示す図である。図2(A)に示すように、液晶パネル10には、複数本(M本)のデータ信号線SL(1)~SL(M)と、複数本(N本)の走査信号線GL(1)~GL(N)が形成されている。また、図2(B)には、説明の便宜上、1個の画素形成部5だけが記載されているが、実際には、複数本のデータ信号線SL(1)~SL(M)と複数本の走査信号線GL(1)~GL(N)との各交差点にそれぞれ対応して複数個(M×N個)の画素形成部5が形成されている。
<1.2 液晶表示装置の動作>
 図1を参照して、液晶表示装置100の動作について説明する。画像データを含む画像信号は、表示画面の左半分に画像を表示するための画像信号と、右半分に画像を表示するための画像信号に分離された信号として、外部から液晶表示装置100に与えられる。表示画面の左半分に画像を表示するための画像信号は、画像信号入力用コネクタ27aを介してタイミングコントローラ21aに与えられ、表示画面の右半分に画像を表示するための画像信号は、画像信号入力用コネクタ27bを介してタイミングコントローラ21bに与えられる。
 タイミングコントローラ21aは、入力された画像信号に基づいて、ソースドライバ31aおよびゲートドライバ41aを駆動するために必要なスタートパルス信号、クロック信号などの各種タイミング制御信号を生成してソースドライバ31aおよびゲートドライバ41aに与えると共に、画像データを補正した補正画像データを生成してソースドライバ31aに与える。タイミングコントローラ21bは、入力された画像信号に基づいて、ソースドライバ31bおよびゲートドライバ41bを駆動するために必要なスタートパルス信号、クロック信号などの各種タイミング制御信号を生成してソースドライバ31bおよびゲートドライバ41bに与えると共に、画像データを補正した補正画像データを生成してソースドライバ31aに与える。
 液晶パネル10の両側面に実装されたゲートドライバ41a、41bは、液晶パネル10に形成されたN本の走査信号線GL(1)~GL(N)を1本ずつ順に活性化する。ソースドライバ31aは、補正画像データに基づいて階調表示するためのアナログ信号を生成し、液晶パネル10の左半分に形成されたM/2本のデータ信号線SL(1)~SL(M/2)に所定のタイミングでアナログ信号を印加し、表示画面の左半分に補正された画像を表示する。ソースドライバ31bは、液晶パネル10の右半分に形成されたM/2本のデータ信号線SL(M/2+1)~SL(M)に所定のタイミングでアナログ信号を印加し、表示画面の右半分に補正された画像を表示する。
<1.3 画像データの補正>
 次に、補正データを用いて画像データを補正する場合について説明する。画像が表示された表示画面に現れる輝度ムラや色ムラなどの表示ムラをなくすために、液晶表示装置100に補正データを予め格納しておいた2個のメモリ50a、50bを設ける。
 タイミングコントローラ21aは、外部から画像信号入力用コネクタ27aを介して画像信号を与えられると、メモリ50aに格納されている補正データを読み出し、表示画面の左半分に表示するための画像データを、補正データを用いて表示画面の左半分に表示するための画像データを補正し、補正画像データを生成する。同様に、タイミングコントローラ21bは、外部から画像信号入力用コネクタ27bを介して画像信号を与えられると、メモリ50bに格納されている補正データを読み出し、補正データを用いて表示画面の右半分に表示するための画像データを補正し、補正画像データを生成する。
 表示画面に現れる表示ムラには、各液晶表示装置100に共通する表示ムラだけでなく、液晶表示装置100毎に異なる固有の表示ムラも含まれ、これらの表示ムラは表示画面の左半分と右半分で異なる。このため、補正データを書き込む工程における作業者のミスにより、画面の左半分の画像データを補正するための補正データが画面の右半分を補正する補正データを格納すべきメモリに書き込まれ、画面の右半分の画像データを補正するための補正データが画面の左半分を補正する補正データを格納すべきメモリに書き込まれてしまう場合がある。そこで、作業者がミスした場合であっても、各補正データを各メモリ50a、50bに正しく書き込む方法を以下に説明する。
 図3は、SPI方式の通信で使用されるコネクタのピン配列を示す図であり、より詳しくは、図3(A)は従来からあるコネクタ23a、23bのピン配列を示す図であり、図3(B)は液晶表示装置100に使用されるコネクタ24a、24bのピン配列を示す図である。
 図3(A)に示す従来からあるコネクタ23a、23bは6ピンのコネクタであり、そのうち1番ピンから4番ピンまではSPI(Serial Peripheral Interface)方式による信号を受信するための端子であり、5番ピンは接地端子であり、6番ピンはライトプロテクト解除信号を受信するための端子である。
 図4は、図1に示す液晶表示装置100のメモリ50a、50bに補正データを書き込むための補正データ書込治具80a、80bの接続方法を示す図である。なお、図4では、ゲート基板40a、40bおよびゲートドライバ41a、41bは省略されている。
 液晶表示装置100には、図3(B)に示す7ピンのコネクタ24a、24bが使用されている。コネクタ24a、24bのピン配列は、1番ピンから6番ピンまでは図3(A)に示すコネクタ23a、23bと同じピン配列であり、さらに7番ピンが追加されている。7番ピンは、補正データ書込治具80a、80bによって補正データを書き込むべきメモリ50a、50bを指定するSEL信号を出力するための端子である。コネクタ24aの7番ピンは、SEL信号として、タイミングコントローラ21aからハイレベル(Hレベル)の信号を出力し、コネクタ24bの7番ピンは、SEL信号として、タイミングコントローラ21bから出力されるローレベル(Lレベル)の信号を出力する。なお、これらのSEL信号は、補正データを各メモリ50a、50bに書き込むときだけでなく、常時出力されている。また、これらのHレベル、LレベルのSEL信号をまとめて「判別情報」という場合がある。
 メモリ50a、50bは、例えばフラッシュメモリやEEPROMのように書き換え可能な半導体メモリなどを含む記憶媒体からなり、液晶パネル10の表示画面に現れる表示ムラを補正するための補正データを格納している。より詳しくは、メモリ50aは、表示画面の左半分に現れる表示ムラを補正するための補正データを格納し、メモリ50bは、表示画面の右半分に現れる表示ムラを補正するための補正データを格納している。なお、メモリ50a、50bは書き換え可能な半導体メモリからなるので、メモリ50a、50bに格納された補正データを変更する必要が生じたときには迅速に対応することができる。
 図4に示すように、補正データ書込治具80aは本来接続されるべきコネクタ24aに接続され、補正データ書込治具80bは本来接続されるべきコネクタ24bに接続されている。
 この場合、PC90は、コネクタ24aから補正データ書込治具80aを介してHレベルのSEL信号を与えられると、当該SEL信号に基づいて補正データ書込治具80aが接続されているのはコネクタ24aであると判定し、メモリ50aに書き込むべき補正データを補正データ書込治具80aに与える。これにより、補正データ書込治具80aは、コネクタ24aを介して当該補正データをメモリ50aに書き込むことができる。
 同様にして、PC90は、コネクタ24bから補正データ書込治具80bを介してLレベルのSEL信号を与えられると、当該SEL信号に基づいて補正データ書込治具80bが接続されているのはコネクタ24bであると判定し、メモリ50bに書き込むべき補正データを補正データ書込治具80bに与える。これにより、補正データ書込治具80bは、コネクタ24bを介して当該補正データをメモリ50bに書き込むことができる。
 図5は、図1に示す液晶表示装置100のメモリ50a、50bに補正データを書き込むための補正データ書込治具80a、80bの他の接続方法を示す図である。なお、図5でも、ゲート基板40a、40bおよびゲートドライバ41a、41bは省略されている。
 図5に示すように、補正データ書込治具80aは、作業者のミスにより、本来接続されるべきコネクタ24aではなく、コネクタ24bに接続され、補正データ書込治具80bは、コネクタ24bではなく、コネクタ24aに接続されている。
 この場合、PC90は、コネクタ24aから補正データ書込治具80bを介してHレベルのSEL信号を与えられると、当該SEL信号に基づいて補正データ書込治具80bが接続されているのはコネクタ24aであると判定し、メモリ50aに書き込むべき補正データを補正データ書込治具80bに与える。これにより、補正データ書込治具80bは、コネクタ24aを介して当該補正データをメモリ50aに書き込むことができる。
 同様にして、PC90は、コネクタ24bから補正データ書込治具80aを介してLレベルのSEL信号を与えられると、当該SEL信号に基づいて補正データ書込治具80aが接続されているのはコネクタ24bであると判定し、メモリ50bに書き込むべき補正データを補正データ書込治具80aに与える。これにより、補正データ書込治具80aは、コネクタ24bを介して当該補正データをメモリ50bに書き込むことができる。
 このように、補正データ書込治具80aをコネクタ24aに接続し、補正データ書込治具80bをコネクタ24bに接続すべきところ、作業者が誤って、補正データ書込治具80aをコネクタ24bに接続し、補正データ書込治具80bをコネクタ24aに接続してしまう場合がある。この場合であっても、コネクタ24a、24bから出力されるSEL信号のレベルを判定することにより、正しく接続された場合と同様に、メモリ50aに書き込むべき左画面を補正するための補正データをメモリ50aに書き込み、メモリ50bに書き込むべき右画面を補正するための補正データをメモリ50bに書き込むことができる。
 なお、本発明の各実施形態では、メモリ50a、50bに補正データを書き込むための通信方式としてSPI方式が最も適しているが、これに限定されず、例えばI2C(Inter-Integrated Circuit)方式などの他の通信方式であってもよい。
<1.4 効果>
 本実施形態によれば、図4に示すように、補正データ書込治具80aをコネクタ24aに接続し、補正データ書込治具80bをコネクタ24bに接続した場合だけでなく、図5に示すように、作業者が誤って補正データ書込治具80aをコネクタ24bに接続し、補正データ書込治具80bをコネクタ24aに接続してしまう場合がある。この場合であっても、PC90は、接続されたコネクタ24a、24bの各7番ピンから与えられるSEL信号がHレベル/Lレベルのいずれであるかを判定することによって、補正データ書込治具80a、80bがそれぞれ2個のコネクタ24a、24bのうちいずれに接続されているかを判別することができる。
 これにより、PC90は、例えば補正データ書込治具80aがコネクタ24aに接続されていると判定した場合には、メモリ50aに書き込むべき補正データを補正データ書込治具80aに与え、コネクタ24bに接続されていると判定した場合には、メモリ50bに書き込むべき補正データを補正データ書込治具80aに与える。このため、メモリ50aに書き込むべき補正データがメモリ50bに書き込まれたり、メモリ50bに書き込むべき補正データがメモリ50aに書き込まれたりすることはない。
 このため、補正データを各メモリ50a、50bにそれぞれ書き込む際に、作業者のミスにより、補正データ書込治具を誤って本来接続すべきコネクタではないコネクタに接続してしまった場合であっても、補正データを書き込むべきメモリ50a、50bにそれぞれ書き込むことができる。その結果、液晶表示装置100に入力された画像データのうち、左画面用の画像データはメモリ50aから読み出された補正データを用いて補正され、右画面用の画像データはメモリ50bから読み出された補正データを用いて補正されるので、液晶表示装置100は表示ムラのない画像を表示することができる。
 また、液晶表示装置100では、タイミングコントローラ21a、21bから、コネクタ24aの7番ピンにHレベルの電圧からなるSEL信号が出力され、コネクタ24bの7番ピンにLレベルの電圧からなるSEL信号が出力されるように設計すればよい。このため、液晶表示装置100は、後述する他の実施形態に係る液晶表示装置に比べて設計しやすく、実現可能性が高い。
<1.5 変形例>
 図6は、液晶パネル10の表示画面を4個のタイミングコントローラで分担して制御する場合に使用されるコネクタ25の端子配列を示す図である。図6に示すコネクタ25は8ピンのコネクタであり、7番および8番ピンからHレベルまたはLレベルのSEL信号が出力される。その結果、7番ピンと8番ピンに出力されるSEL信号のレベルの組合せは、Hレベル/Hレベル、Hレベル/Lレベル、Lレベル/Hレベル、Lレベル/Lレベルの4種類である。これらの組合せをまとめて「判別情報」という場合がある。
 そこで、液晶パネル10の表示画面を4個のタイミングコントローラで分担して制御する場合、液晶表示装置には、各タイミングコントローラに補正データを格納するためのメモリを1個ずつ、合計4個のメモリが必要になる。これら4個のメモリに補正データを書き込む際にコネクタ25を使用し、各メモリに上記4種類の組合せをそれぞれ対応させれば、作業者が誤って補正データ書込治具を本来接続すべきでないコネクタに接続した場合であっても、書き込むべきメモリに補正データを正しく書き込むことができる。
 図7は、液晶パネル10の表示画面を8個のタイミングコントローラで分担して制御する場合に使用されるコネクタ26の端子配列を示す図である。図7に示すコネクタ26は9ピンのコネクタであり、7番~9番ピンからHレベルまたはLレベルのSEL信号が出力される。その結果、7番~9番ピンに出力されるSEL信号のレベルの組合せは8種類である。
 そこで、液晶パネル10の表示画面を8個のタイミングコントローラで分担して制御する場合、液晶表示装置には、各タイミングコントローラに補正データを格納するためのメモリを1個ずつ、合計8個のメモリを設ける必要がある。これら8個のメモリに補正データを書き込む際にコネクタ26を使用し、各メモリに上記4種類の組合せをそれぞれ対応させれば、作業者が誤って補正データ書込治具を本来接続すべきでないコネクタに接続した場合であっても、書き込むべきメモリに補正データを正しく書き込むことができる。
 表示画面をさらに多くの偶数個のタイミングコントローラで分担して制御する場合も同様である。また、偶数個のタイミングコントローラで分担して制御する場合に比べて信号処理が複雑になるが、表示画面を奇数個のタイミングコントローラで分担して制御することも可能である。
<2.第2の実施形態>
 図8は、本発明の第2の実施形態に係る液晶表示装置110の構成を示すブロック図である。図8に示すように、液晶表示装置110の構成要素のうち、コネクタ23a、23bを除いて、図1に示す液晶表示装置100の構成要素と同じである。そこで、図8に示す液晶表示装置110の構成要素のうち、図1に示す液晶表示装置100の構成要素と同じ構成要素には同じ参照符号を付して、その説明を省略する。
 液晶表示装置110では、メモリ50a、50bに補正データをそれぞれ書き込むためのコネクタとして、図3(A)に示す6ピンのコネクタ23a、23bが用いられている。コネクタ23a、23bにはSEL端子が設けられていないので、コネクタ23a、23bは補正データ書込治具80a、80bが接続されてもHレベルまたはLレベルのSEL信号を出力することはできない。
 メモリ50a、50bには、画像データを補正するための補正データだけではなく、メモリ50aとメモリ50bを判別するためのデータ(「判別データ」という)も書き込まれている。コネクタ23aおよびコネクタ23bにそれぞれ補正データ書込治具80aおよび補正データ書込治具80bを接続し、PC90によって補正データ書込治具80a、80bを制御する。これにより、メモリ50a、50bの所定のアドレスに判別データを書き込んだり、書き込まれている判別データを書き換えたりすることができる。
 なお、メモリ50a、50bに書き込まれた補正データを用いて、画像データを補正して補正画像データを生成し、当該補正画像データをソースドライバ31aに出力することによって液晶パネル10の表示画面に画像を表示することは、図1に示す液晶表示装置100の場合と同様であるので、その説明を省略する。
<2.1 補正データの書き込み方法>
 図9は、図8に示す液晶表示装置110のメモリ50a、50bに補正データを書き込むための補正データ書込治具80a、80bの接続方法を示す図である。メモリ50a、50bの共通のアドレスには、判別データがそれぞれ書き込まれている。なお、図9では、ゲート基板40a、40bおよびゲートドライバ41a、41bは省略されている。
 図9に示すように、補正データ書込治具80aは本来接続されるべきコネクタ23aに接続され、補正データ書込治具80bは本来接続されるべきコネクタ23bに接続されている。
 この場合、PC90は、コネクタ23aに接続されている補正データ書込治具80aによってメモリ50aに書き込まれている判別データを読み出す。次に、PC90は、当該判別データに基づいて補正データ書込治具80aが接続されているのはコネクタ23aであると判定し、メモリ50aに書き込むべき補正データを補正データ書込治具80aに与える。これにより、補正データ書込治具80aは、コネクタ23aを介して当該補正データをメモリ50aに書き込むことができる。
 同様にして、PC90は、コネクタ23bに接続されている補正データ書込治具80bによってメモリ50bに書き込まれている判別データを読み出す。次に、PC90は、当該判別データに基づいて補正データ書込治具80bが接続されているのはコネクタ23bであると判定し、メモリ50bに書き込むべき補正データを補正データ書込治具80bに与える。これにより、補正データ書込治具80bは、コネクタ23bを介して当該補正データをメモリ50bに書き込むことができる。
 図10は、図8に示す液晶表示装置110のメモリ50a、50bに補正データを書き込むための補正データ書込治具80a、80bの他の接続方法を示す図である。なお、図10でも、ゲート基板40a、40bおよびゲートドライバ41a、41bは省略されている。
 図10に示すように、補正データ書込治具80aは、作業者のミスにより、本来接続されるべきコネクタ23aではなく、コネクタ23bに接続され、補正データ書込治具80bは、コネクタ23bではなく、コネクタ23aに接続されている。
 この場合、PC90は、コネクタ23aに接続されている補正データ書込治具80bによってメモリ50aに書き込まれている判別データを読み出す。次に、PC90は、当該判別データに基づいて補正データ書込治具80bが接続されているのはコネクタ23aであると判定し、メモリ50aに書き込むべき補正データを補正データ書込治具80bに与える。これにより、補正データ書込治具80bは、コネクタ23aを介して当該補正データをメモリ50aに書き込むことができる。
 同様にして、PC90は、コネクタ23bに接続されている補正データ書込治具80aによってメモリ50bに書き込まれている判別データを読み出す。次に、PC90は、当該判別データに基づいて補正データ書込治具80aが接続されているのはコネクタ23bであると判定し、メモリ50bに書き込むべき補正データを補正データ書込治具80aに与える。これにより、補正データ書込治具80aは、コネクタ23bを介して当該補正データをメモリ50bに書き込むことができる。
 このように、補正データ書込治具80aをコネクタ23aに接続し、補正データ書込治具80bをコネクタ23bに接続すべきところ、作業者が誤って補正データ書込治具80aをコネクタ23bに接続し、補正データ書込治具80bをコネクタ23aに接続してしまう場合がある。この場合であっても、メモリ50a、50bからそれぞれ読み出された判別データに基づいて、正しく接続された場合と同様に、メモリ50aに書き込むべき左画面を補正するための補正データをメモリ50aに書き込み、メモリ50bに書き込むべき右画面を補正するための補正データをメモリ50bに書き込むことができる。
 液晶表示装置110においても、補正データ書込治具80a、80bは、SPI方式によって補正データをメモリ50a、50bにそれぞれ書き込む。通常、SPI方式では1データを8ビットで構成するので、液晶表示装置110においても判別データも8ビットのシリアルデータで表現することが好ましい。そこで、メモリ50aと、メモリ50bとを判別するために、例えば、メモリ50aの所定のアドレスに書き込んでおく判別データを“00000000”とし、メモリ50bの所定のアドレスに書き込んでおく判別データを“00000001”と表す。PC90は、メモリ50a、50bからそれぞれ読み出した判別データに基づき、メモリ50aと電気的に接続されたコネクタ23aと、メモリ50bと電気的に接続されたコネクタ23bとを判別することによって、コネクタ23a、23bにそれぞれ接続された補正データ書込治具を判別することができる。このように、判別データを8ビットのシリアルデータとして表す場合、最大256種類の判別データを判別することができるので、表示画面を最大256個のタイミングコントローラで分担して制御することができる。なお、判別データは8ビットのシリアルデータに限定されず、より多くのビット数からなるシリアルデータであってもよい。
<2.2 効果>
 本実施形態によれば、第1の実施形態の場合と同様に、補正データをメモリ50a、50bにそれぞれ書き込む際に使用する補正データ書込治具がコネクタ23a、23bのいずれに接続されている場合であっても、各メモリ50a、50bに書き込まれている判別データを読み出すことによって、PC90は、各補正データ書込治具が接続されているコネクタを判別することができる。これにより、PC90は、各コネクタ23a、23bに接続された補正データ書込治具にそれぞれ正しい補正データを与えることによって、各メモリ50a、50bにそれぞれ正しい補正データを書き込むことができる。その結果、液晶表示装置110に入力された画像データのうち、左画面用の画像データはメモリ50aから読み出された補正データによって補正され、右画面用の画像データはメモリ50bから読み出された補正データによって補正されるので、液晶表示装置110は表示ムラのない画像を表示することができる。
 また、液晶表示装置110では、コネクタ23a、23bとして従来からある6ピンのコネクタ23a、23bを使用することができる。このため、液晶表示装置110は、コストの高いコネクタ24a、24bを使用する液晶表示装置と比較して、より安価なコストで製造することができる。
<3.第3の実施形態>
<3.1 液晶表示装置の構成>
 図11は、本発明の第3の実施形態に係る液晶表示装置120の構成を示すブロック図である。図11に示す液晶表示装置120は、図1に示す液晶表示装置100に、さらに制御データ用メモリ55a、55b(「第2データ格納部」ともいう)が追加された構成である。また、コネクタ23a、23bは、図3(A)に示す6ピンのコネクタである。そこで、図11に示す液晶表示装置120の構成要素のうち、図1に示す液晶表示装置100の構成要素と同じ構成要素には同じ参照符号を付して、その説明を省略する。
 液晶表示装置120も、図1に示す液晶表示装置100の場合と同様に、メモリ50a、50bに書き込まれた補正データを用いて、画像データを補正して補正画像データを生成し、当該補正画像データをソースドライバ31a、31bに出力することによって液晶パネル10の表示画面に画像を表示するので、その説明を省略する。
 図11に示すように、液晶表示装置120では、第1および第2実施形態の場合と異なり、コントロール基板20とゲート基板40a、40bだけでなく、液晶パネル10に圧着接続された2枚のソース基板30a、30bが配置されている。ソース基板30aには、ソースドライバ31aとメモリ50aが実装され、ソース基板30bには、ソースドライバ31bとメモリ50bが実装されている。
 このように、コントロール基板20とは別に、ソース基板30a、30bを設けることによって、液晶表示装置120を出張修理してもらう際に、最も頻度が高いコントロール基板20の交換時に、液晶パネル10毎に異なる固有の補正データを含む補正データが記憶されたメモリ50a、50bをコントロール基板20から取り外す必要がなくなる。これにより、修理作業者がコントロール基板20を交換する際に必要であった、交換前のコントロール基板20のメモリ50a、50bに格納されていた補正データを新しいコントロール基板20のメモリ50a、50bに移し替えたり、交換前のコントロール基板20からメモリ50a、50bだけを取り外して新しいコントロール基板20に取り付けたりする作業が不要になる。これらの作業は、液晶表示装置を出張修理する際に修理作業者にとって大きな負担になるので、これらの作業が不要になれば修理作業者の負担は大幅に軽減される。
 液晶表示装置120には、表示ムラの補正データを書き込むために設けた2個のメモリ50a、50bと、2個の制御データ用メモリ55a、55bとが設けられている。制御データ用メモリ55aは、画像信号入力用コネクタ27aおよびタイミングコントローラ21aと電気的に接続され、制御データ用メモリ55bは、画像信号入力用コネクタ27bおよびタイミングコントローラ21bと電気的に接続されている。制御データ用メモリ55a、55bには、外部から画像信号入力用コネクタ27a、27bをそれぞれ介して、デジタルガンマ補正やオーバーシュート駆動など、表示ムラを補正するためのデータを除く各種の補正に必要なデータ処理用パラメータ、タイミングコントローラ21a、21bの動作制御に必要なデータ、および画像信号などと共に、メモリ50a、50bを判別するための判別データも書き込まれる。
 メモリ50aとタイミングコントローラ21aとを電気的に接続するデータバスは、制御データ用メモリ55aとタイミングコントローラ21aとを電気的に接続するデータバスとは異なるデータバスとして形成されている。このため、補正データ書込治具80aをコネクタ23aに接続しても、補正データ書込治具80aは制御データ用メモリ55aに書き込まれた判別データを直接読み出すことはできない。同様に、補正データ書込治具80bをコネクタ23bに接続しても、補正データ書込治具80bは制御データ用メモリ55bに書き込まれた判別データを直接読み出すことはできない。
 また、液晶表示装置の生産工程において、作業者がソース基板30a、30bに対して行う作業は、部品を実装して通電検査を行うだけの単純な作業だけであり、メモリ50a、50bにデータを書き込むような複雑な作業は含まれていない。このような生産工程に、データを書き込む工程を追加すると、作業者の作業ミスを誘発しやすくなったり、製造コストが高くなったりするので、新しい作業を追加することは好ましくない。
 補正データ書込治具80a、80bがレジスタ22a、22bに書き込まれた判別データをそれぞれ読み出すタイミングは、タイミングコントローラ21aが、制御データ用メモリ55aに書き込まれた判別データを読み出してレジスタ22aに書き込み、タイミングコントローラ21bが、制御データ用メモリ55bに書き込まれた判別データを読み出してレジスタ22bに書き込んだ後である。その結果、後述するように、コネクタ23aに接続された補正データ書込治具80aは、補正データをメモリ50aに書き込む前に、タイミングコントローラ21aのレジスタ22aに書き込まれた判別データを読み出すことができる。コネクタ23bに接続された補正データ書込治具80bは、タイミングコントローラ21bのレジスタ22bに書き込まれた判別データを読み出すことができる。なお、レジスタ22a、22bを「第3データ格納部」ともいう。
 次に、補正データを書き込むメモリ50aと、補正データを除くデータを書き込む制御データ用メモリ55aを別のデータバスと電気的に接続する理由について説明する。タイミングコントローラ21aは、制御データ用メモリ55aに書き込まれたデータを定期的に読み出すためにアクセスする場合がある。このとき、制御データ用メモリ55aを、メモリ50aと同じソース基板30aに実装し、同じデータバスと電気的に接続すれば、タイミングコントローラ21aが制御データ用メモリ55aにアクセスすることによってEMI(electromagnetic interference:電磁障害)が悪化する場合がある。そこで、制御データ用メモリ55aは、メモリ50aが電気的に接続されたデータバスラインとは異なるデータバスラインに接続されることが好ましい。
 また、制御データ用メモリ55aには、メモリ50aとは異なり、各液晶表示装置120に共通のデータが書き込まれるので、出張修理の際にコントロール基板20を交換する際に、制御データ用メモリ55aを交換しても修理作業者の大きな負担にはならない。このため、制御データ用メモリ55aは、ソース基板30aではなくコントロール基板20に実装されている。補正データを書き込むメモリ50b、および、補正データを除くデータを書き込む制御データ用メモリ55bを別のデータバスと電気的に接続するのも、上記と同じ理由による。
 タイミングコントローラ21aは制御データ用メモリ55aにアクセスする際に、判別データも制御データ用メモリ55aから読み出し、タイミングコントローラ21aのレジスタ22aに書き込む。タイミングコントローラ21bも同様に制御データ用メモリ55bにアクセスする際に、判別データも制御データ用メモリ55bから読み出し、タイミングコントローラ21bのレジスタ22bに書き込む。なお、タイミングコントローラ21aが制御データ用メモリ55aにアクセスするタイミングは、所定の時間間隔毎であったり、電源投入時の一度だけであったり、外的要因をトリガにしたりしてもよい。この場合の外的要因には、例えばスイッチやリモコンなどを操作することによる人為的な命令、周囲温度などの環境の変化を検知したセンサからの情報などが含まれる。これにより、画像を補正するための最適なタイミングで判別データを読み出すことができる。
<3.2 補正データの書き込み方法>
 図12は、図11に示す液晶表示装置120のメモリ50a、50bに補正データを書き込むための補正データ書込治具80a、80bの接続方法を示す図である。なお、図12では、ゲート基板40a、40bおよびゲートドライバ41a、41bは省略されている。
 図12に示すように、補正データ書込治具80aは本来接続されるべきコネクタ23aに接続され、補正データ書込治具80bは本来接続されるべきコネクタ23bに接続されている。
 この場合、PC90は、コネクタ23aに接続されている補正データ書込治具80aによってタイミングコントローラ21aのレジスタ22aに書き込まれている判別データを読み出す。次に、PC90は、当該判別データに基づいて補正データ書込治具80aが接続されているのはコネクタ23aであると判定し、メモリ50aに書き込むべき補正データを補正データ書込治具80aに与える。これにより、補正データ書込治具80aは、コネクタ23aを介して当該補正データをメモリ50aに書き込むことができる。
 同様にして、PC90は、コネクタ23bに接続されている補正データ書込治具80bによってタイミングコントローラ21aのレジスタ22aに書き込まれている判別データを読み出す。次に、PC90は、当該判別データに基づいて補正データ書込治具80bが接続されているのはコネクタ23bであると判定し、メモリ50bに書き込むべき補正データを補正データ書込治具80bに与える。これにより、補正データ書込治具80bは、コネクタ23bを介して当該補正データをメモリ50bに書き込むことができる。
 図13は、図11に示す液晶表示装置120のメモリ50a、50bに補正データを書き込むための補正データ書込治具80a、80bの他の接続方法を示す図である。なお、図13では、ゲート基板40a、40bおよびゲートドライバ41a、41bは省略されている。
 図13に示すように、補正データ書込治具80aは、作業者のミスにより、本来接続されるべきコネクタ23aではなく、コネクタ23bに接続され、補正データ書込治具80bは、コネクタ23bではなく、コネクタ23aに接続されている。
 この場合、PC90は、コネクタ23aに接続されている補正データ書込治具80bによってタイミングコントローラ21aのレジスタ22aに書き込まれている判別データを読み出す。次に、PC90は、当該判別データに基づいて補正データ書込治具80bが接続されているのはコネクタ23aであると判定し、メモリ50aに書き込むべき補正データを補正データ書込治具80bに与える。これにより、補正データ書込治具80bは、コネクタ23aを介して当該補正データをメモリ50aに書き込むことができる。
 同様にして、PC90は、コネクタ23bに接続されている補正データ書込治具80aによってタイミングコントローラ21bのレジスタ22bに書き込まれている判別データを読み出す。次に、PC90は、当該判別データに基づいて補正データ書込治具80aが接続されているのはコネクタ23bであると判定し、メモリ50bに書き込むべき補正データを補正データ書込治具80aに与える。これにより、補正データ書込治具80aは、コネクタ23bを介して当該補正データをメモリ50bに書き込むことができる。
 このように、補正データ書込治具80aをコネクタ23aに接続し、補正データ書込治具80bをコネクタ23bに接続すべきところ、作業者が誤って補正データ書込治具80aをコネクタ23bに接続し、補正データ書込治具80bをコネクタ23aに接続してしまう場合がある。この場合であっても、タイミングコントローラ21a、21bの各レジスタ22a、22bからそれぞれ読み出した判別データに基づいて、正しく接続された場合と同様に、メモリ50aに書き込むべき左画面を補正するための補正データをメモリ50aに書き込み、メモリ50bに書き込むべき右画面を補正するための補正データをメモリ50bに書き込むことができる。
 第2の実施形態において説明した液晶表示装置110の場合と同様に、液晶表示装置120もSPI方式によって、補正データをメモリ50a、50bに書き込む。通常、SPI方式では1データを8ビットで構成するので、判別データも8ビットのシリアルデータで表現することが好ましい。この場合、第2の実施形態において説明したように、表示画面は最大256個のタイミングコントローラにより分担して制御され、各タイミングコントローラは、それぞれに対応して1個ずつ設けられたメモリに書き込まれた補正データに基づき画像データを補正する。なお、判別データは8ビットのシリアルデータに限定されず、より多くのビット数からなるシリアルデータであってもよい。
<3.3 効果>
 本実施形態によれば、第1の実施形態の場合と同様に、補正データをメモリ50a、50bにそれぞれ書き込む際に使用する補正データ書込治具がコネクタ23a、23bのうちいずれのコネクタに接続されている場合であっても、タイミングコントローラ21a、21bの各レジスタ22a、22bに書き込まれている判別データを読み出すことによって、PC90は、各補正データ書込治具が接続されているコネクタを判別することができる。これにより、各コネクタ23a、23bに接続された補正データ書込治具にそれぞれ正しい補正データを与えることによって、各メモリ50a、50bにそれぞれ正しい補正データを書き込むことができる。その結果、液晶表示装置120に入力された画像データのうち、左画面用の画像データはメモリ50aから読み出された補正データによって補正され、右画面用の画像データはメモリ50bから読み出された補正データによって補正されるので、液晶表示装置120は表示ムラのない画像を表示することができる。
<3.4 変形例>
 図14は、本実施形態の変形例に係る液晶表示装置の構成を示すブロック図である。図14に示すように、液晶表示装置130の各構成要素は、ソース基板30a、30bが含まれていないことを除いて、図11に示す液晶表示装置120の各構成要素と同一である。そこで、液晶表示装置130の各構成要素に、対応する液晶表示装置120の各構成要素に付された参照符号を付して、その説明を省略する。
 図14に示すように、液晶表示装置130では、ソース基板が設けられていないので、ソースドライバ31a、31bおよびメモリ50a、50bもコントロール基板20に実装されている。これにより、液晶表示装置130の製造コストを低減することができる。
<4.各実施形態に共通の変形例>
 上記各実施形態および変形例では、補正データを格納するメモリは、各タイミングコントローラに対してそれぞれ1個ずつ設けるとして説明した。しかし、複数のタイミングコントローラに対して1個のメモリを設けてもよい。例えば、4個のタイミングコントローラによって制御する液晶表示装置では、タイミングコントローラを2個ずつ2つのグループに分け、各グループに1個のメモリを設けてもよい。すなわち、2個のタイミングコントローラは共有する1個のメモリにそれぞれの補正データを書き込んだり、書き込んだ補正データを読み出したりしてもよい。
 また、上記各実施形態および変形例では、PC90が、SEL信号のレベルを判定し、その結果に応じて補正データを本来書き込むべきメモリに書き込むと説明した。しかし、補正データ書込治具80a、80bがプロセッサと補正データを記憶させるためメモリとを備える構成にし、各補正データ書込治具80a、80bは、それぞれプロセッサによってSEL信号のレベルを判定し、その判定結果に応じて補正データを各メモリ50a、50bに書き込むようにしてもよい。この場合、PC90が不要になるので補正データ書込時のコストを低減することができる。
 本発明は、作業者のミスにより現れる表示ムラを補正するための補正データを正しく書き込むことが可能な表示装置に適用することができる。
 10 … 液晶パネル(表示パネル)
 20 … コントロール基板
 21a、21b … タイミングコントローラ
 22a、22b … レジスタ(第3データ格納部)
 23a、23b … コネクタ
 24a、24b … コネクタ
 27a、27b … 画像信号入力用コネクタ
 30a、30b … ソース基板
 31 … ソースドライバ(データ信号線駆動回路)
 50a、50b … メモリ(第1データ格納部)
 55a、55b … 制御データ用メモリ(第2データ格納部)
 80a、80b … 補正データ書込治具
 90 … PC(パーソナルコンピュータ)
 110~130 … 液晶表示装置

Claims (11)

  1.  表示パネルと、
     前記表示パネルを駆動する複数の駆動回路と、
     外部から与えられる画像信号に基づき、前記駆動回路を制御するためのタイミング制御信号および画像データを生成して前記駆動回路に与えることにより、前記表示パネルの表示画面を分担して制御する複数のタイミングコントローラと、
     前記表示パネルに画像を表示する際に現れる表示ムラをなくすために、前記タイミングコントローラに接続され、前記画像データの補正に使用される補正データを格納するための複数の第1データ格納部と、
     前記第1データ格納部と前記タイミングコントローラとに電気的に接続された複数のコネクタとを備え、
     前記補正データを書き込むことができる複数の補正データ書込治具を前記複数のコネクタにそれぞれ接続すれば、前記補正データ書込治具は前記コネクタを介して、前記第1データ格納部を判別するための判別情報を取得し、前記判別情報に基づいて、前記第1データ格納部に書き込むべき前記補正データをそれぞれ書き込み、
     前記タイミングコントローラは、前記第1データ格納部から読み出した前記補正データを使用して前記画像データを補正することを特徴とする、表示装置。
  2.  前記判別情報は、前記第1データ格納部毎に割り当てられた異なる電圧レベルの組合せであり、
     前記コネクタは割り当てられた前記電圧レベルの組合せを出力する端子を含み、
     前記コネクタに接続された前記補正データ書込治具は、前記端子から出力される前記電圧レベルの組合せに基づいて、接続されている前記コネクタを判別し、当該コネクタを介して前記補正データを前記第1データ格納部に書き込むことを特徴とする、請求項1に記載の表示装置。
  3.  前記判別情報は、前記第1データ格納部に書き込まれた複数ビットからなる判別データであり、
     前記コネクタに接続された前記補正データ書込治具は、前記コネクタに電気的に接続された前記第1データ格納部から読み出した前記判別データに基づいて、電気的に接続されている前記コネクタを判別し、当該コネクタを介して前記補正データを前記第1データ格納部に書き込むことを特徴とする、請求項1に記載の表示装置。
  4.  前記判別情報は、前記第1データ格納部に書き込まれた複数ビットからなる判別データであり、
     前記タイミングコントローラと電気的に接続され、前記画像信号と共に外部から与えられた前記判別データを格納する複数の第2データ格納部をさらに備え、
     前記タイミングコントローラは第3データ格納部を含み、前記第2データ格納部に所定のタイミングでアクセスして格納された前記判別データを含む前記画像信号を読み出し、少なくとも前記判別データを前記第3データ格納部に書き込み、
     前記第3データ格納部に前記判別データが書き込まれれば、前記補正データ書込治具は、前記コネクタを介して前記タイミングコントローラの前記第3データ格納部に書き込まれた前記判別データを読み出し、当該判別データに基づいて前記コネクタと電気的に接続された前記第1データ格納部を判別し、前記コネクタを介して当該第1データ格納部に前記補正データを書き込むことを特徴とする、請求項1に記載の表示装置。
  5.  前記表示パネルの近傍に設けられ、表示装置を構成する各構成要素を実装するためのコントロール基板およびソース基板をさらに備え、
     前記駆動回路は、前記表示パネルに形成されたデータ信号線を駆動するデータ信号線駆動回路を含み、
     前記データ信号線駆動回路および前記第1データ格納部は前記ソース基板に実装され、前記タイミングコントローラおよび前記コネクタは前記コントロール基板に実装されていることを特徴とする、請求項4に記載の表示装置。
  6.  前記所定のタイミングとは、所定の時間間隔毎、電源投入時、人為的に操作されたとき、または環境の変化を検知したときを含むことを特徴とする、請求項4に記載の表示装置。
  7.  前記補正データ書込治具は、SPI方式によって前記第1データ格納部に前記補正データを書き込み、
     前記判別データは8ビットのシリアルデータであることを特徴とする、請求項3または4に記載の表示装置。
  8.  前記第1データ格納部は、前記タイミングコントローラ毎に1個ずつ設けられていることを特徴とする、請求項1から4のいずれかに記載の表示装置。
  9.  前記第1データ格納部は、外部から前記コネクタを介して前記補正データの書き換えが可能な半導体メモリであることを特徴とする、請求項1から4のいずれかに記載の表示装置。
  10.  前記補正データ書込治具は、前記複数の第1データ格納部にそれぞれ書き込むべき補正データを備えたコンピュータに接続され、
     前記コンピュータは、前記補正データ書込治具から与えられる前記判別情報に基づき、前記補正データ書込治具に対して、前記第1データ格納部に書き込むべき補正データの書込みを命令することを特徴とする、請求項1に記載の表示装置。
  11.  前記補正データ書込治具は、前記第1データ格納部に書き込むべき前記補正データと、前記判別情報に基づき前記コネクタを介して電気的に接続された前記第1データ格納部の判別が可能なプロセッサとを備え、
     前記補正データ書込治具は、与えられた前記判別情報に基づき、前記補正データ書込治具が接続された前記第1データ格納部に書き込むべき前記補正データを書き込むことを特徴とする、請求項1に記載の表示装置。
PCT/JP2016/055801 2015-03-05 2016-02-26 表示装置 WO2016140158A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201680013108.1A CN107430837A (zh) 2015-03-05 2016-02-26 显示装置
US15/555,793 US20180039107A1 (en) 2015-03-05 2016-02-26 Display device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2015-043481 2015-03-05
JP2015043481 2015-03-05

Publications (1)

Publication Number Publication Date
WO2016140158A1 true WO2016140158A1 (ja) 2016-09-09

Family

ID=56848175

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2016/055801 WO2016140158A1 (ja) 2015-03-05 2016-02-26 表示装置

Country Status (3)

Country Link
US (1) US20180039107A1 (ja)
CN (1) CN107430837A (ja)
WO (1) WO2016140158A1 (ja)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102582841B1 (ko) * 2016-07-07 2023-09-27 삼성디스플레이 주식회사 표시 장치
US10650727B2 (en) * 2016-10-04 2020-05-12 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, display device, and electronic device
EP3832636A4 (en) * 2018-07-27 2021-08-04 Shenzhen Royole Technologies Co., Ltd DISPLAY PANEL AND RELATED IMAGE DATA COMPENSATION METHOD
CN109272956B (zh) 2018-11-06 2020-12-29 惠科股份有限公司 显示面板中存储单元的保护电路及显示装置
KR20210145480A (ko) * 2020-05-25 2021-12-02 삼성전자주식회사 디스플레이 구동 장치 및 디스플레이 구동 장치를 포함하는 디스플레이 장치
KR20220055554A (ko) * 2020-10-26 2022-05-04 삼성디스플레이 주식회사 화소 회로, 이를 포함하는 표시 장치 및 화소 회로의 구동 방법
CN112687226B (zh) * 2020-12-30 2023-03-10 北京奕斯伟计算技术股份有限公司 驱动方法、驱动装置和显示设备
CN116547739A (zh) * 2021-11-29 2023-08-04 京东方科技集团股份有限公司 显示装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11282420A (ja) * 1998-03-31 1999-10-15 Sanyo Electric Co Ltd エレクトロルミネッセンス表示装置
JP2003195846A (ja) * 2001-12-27 2003-07-09 Sony Corp 表示装置、信号処理装置、映像表示装置
WO2010146929A1 (ja) * 2009-06-16 2010-12-23 シャープ株式会社 表示装置

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3473748B2 (ja) * 1999-07-30 2003-12-08 シャープ株式会社 液晶表示装置
US20070109284A1 (en) * 2005-08-12 2007-05-17 Semiconductor Energy Laboratory Co., Ltd. Display device
JP2007133351A (ja) * 2005-10-12 2007-05-31 Canon Inc 表示装置、アクティブマトリクス装置およびそれらの駆動方法
US8054275B2 (en) * 2006-09-12 2011-11-08 Sharp Kabushiki Kaisha Liquid crystal driving circuit and method with correction coefficients based on current and previous frame gradation ranges
JP2008203478A (ja) * 2007-02-20 2008-09-04 Sony Corp 表示装置とその駆動方法
JP5157791B2 (ja) * 2008-09-29 2013-03-06 カシオ計算機株式会社 表示駆動装置及び表示装置、並びに表示装置の駆動制御方法
JP4743286B2 (ja) * 2009-02-04 2011-08-10 セイコーエプソン株式会社 集積回路装置、電気光学装置及び電子機器
JP4692645B2 (ja) * 2009-02-04 2011-06-01 セイコーエプソン株式会社 集積回路装置、電気光学装置及び電子機器
KR101295882B1 (ko) * 2009-11-30 2013-08-12 엘지디스플레이 주식회사 액정표시장치 및 그의 로컬디밍 제어방법
US20130169663A1 (en) * 2011-12-30 2013-07-04 Samsung Electronics Co., Ltd. Apparatus and method for displaying images and apparatus and method for processing images
JP5908084B2 (ja) * 2012-08-02 2016-04-26 シャープ株式会社 表示装置およびその駆動方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11282420A (ja) * 1998-03-31 1999-10-15 Sanyo Electric Co Ltd エレクトロルミネッセンス表示装置
JP2003195846A (ja) * 2001-12-27 2003-07-09 Sony Corp 表示装置、信号処理装置、映像表示装置
WO2010146929A1 (ja) * 2009-06-16 2010-12-23 シャープ株式会社 表示装置

Also Published As

Publication number Publication date
US20180039107A1 (en) 2018-02-08
CN107430837A (zh) 2017-12-01

Similar Documents

Publication Publication Date Title
WO2016140158A1 (ja) 表示装置
US10152908B2 (en) Timing controller, display device, and method of driving the same
US8542176B2 (en) Timing controller, error detection method of the timing controller, and display device having the timing controller
US8547367B2 (en) Method for restoring a timing controller and driving device for performing the method
US10249232B2 (en) Display panel driver setting method, display panel driver, and display apparatus including the same
WO2012053466A1 (ja) 表示装置およびその駆動方法
KR100674662B1 (ko) 표시 장치, 구동 회로, 검사 장치 및 기록 매체
KR102577409B1 (ko) 리셋회로, 표시장치 및 그 구동방법
KR102450859B1 (ko) 클럭 리커버리를 이용한 표시 장치의 선로 점검 방법 및 그 표시 장치
KR20190070379A (ko) 표시 장치 및 이의 구동 방법
CN100511350C (zh) 其中存储有特征数据的显示设备及其制造方法
KR20110114130A (ko) 액정 표시 장치
CN109584769A (zh) 显示面板的控制方法、显示面板及存储介质
KR101784522B1 (ko) 멀티 마스터의 데이터 통신 장치와 이를 이용한 표시장치
JP5069932B2 (ja) 信号処理装置及びこれを有する液晶表示装置
JP2009145814A (ja) 半導体集積回路装置及び表示装置
JP2006154496A (ja) アクティブマトリクス型液晶表示装置
US11922898B2 (en) Display device and source driver
KR100961962B1 (ko) 액정 표시 장치용 구동 장치 및 방법
JP6674002B2 (ja) 表示パネルドライバ
JP2014153566A (ja) 表示装置及び表示装置の検査方法
US20240144888A1 (en) Display apparatus and image displaying method thereof
KR20060119308A (ko) 액정표시장치
TW201824228A (zh) 畫素陣列裝置及分段驅動方法
KR102448373B1 (ko) 표시장치 및 표시장치 구동방법

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 16758852

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 15555793

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE

NENP Non-entry into the national phase

Ref country code: JP

122 Ep: pct application non-entry in european phase

Ref document number: 16758852

Country of ref document: EP

Kind code of ref document: A1