KR20110114130A - 액정 표시 장치 - Google Patents

액정 표시 장치 Download PDF

Info

Publication number
KR20110114130A
KR20110114130A KR1020100033605A KR20100033605A KR20110114130A KR 20110114130 A KR20110114130 A KR 20110114130A KR 1020100033605 A KR1020100033605 A KR 1020100033605A KR 20100033605 A KR20100033605 A KR 20100033605A KR 20110114130 A KR20110114130 A KR 20110114130A
Authority
KR
South Korea
Prior art keywords
timing controller
unit
driving
timing
storage unit
Prior art date
Application number
KR1020100033605A
Other languages
English (en)
Other versions
KR101689301B1 (ko
Inventor
안익현
김우철
김병관
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020100033605A priority Critical patent/KR101689301B1/ko
Priority to US12/889,793 priority patent/US8619066B2/en
Publication of KR20110114130A publication Critical patent/KR20110114130A/ko
Application granted granted Critical
Publication of KR101689301B1 publication Critical patent/KR101689301B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/12Frame memory handling
    • G09G2360/126The frame memory having additional data ports, not inclusive of standard details of the output serial port of a VRAM
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/18Use of a frame buffer in a display terminal, inclusive of the display panel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 액정 표시 장치에 관한 것으로, 구동신호에 응답하여 영상을 표시하는 표시부와, 복수의 제어신호에 응답하여 상기 표시부에 상기 구동신호를 출력하는 구동부와, 상기 복수의 제어신호 및 이미지 데이터를 출력하는 제어부를 포함하며, 상기 제어부는 이미지 데이터와 복수의 제어신호를 생성하는 복수의 타이밍 컨트롤러부와, 상기 타이밍 컨트롤러부에 설정되는 구동 설정값을 포함하는 저장부를 포함하며, 상기 복수의 타이밍 컨트롤러부는 상호간에 직렬로 연결되고, 상기 복수의 타이밍 컨트롤러부 각각과 저장부는 전기적으로 연결되어, 저장부 개수의 감소시켜 비용을 감소시키고, 각 저장부가 차지하는 공간을 감소시켜 효율성을 증가시킨다.

Description

액정 표시 장치{The apparatus for liquid crystal display}
본 발명은 액정 표시 장치에 관한 것으로, 특히 액정 표시장치에서 액정의 구동을 제어하는 복수의 제어부에 포함되어 있는 복수의 타이밍 컨트롤러부가 하나의 저장부를 공유할 수 있도록 하는 액정 표시 장치에 관한 발명이다.
일반적으로 액정 표시 장치는 데이터 신호와 게이트 신호에 응답하여 영상을 표시하는 액정표시패널, 데이터 신호와 게이트 신호를 각각 출력하는 데이터 구동부와 게이트 구동부를 포함한다.
액정 표시 장치는 데이터 구동부와 게이트 구동부를 제어하는 타이밍 컨트롤러부를 더 구비한다. 상기 타이밍 컨트롤러부는 외부장치로부터 영상 데이터와 각종 외부 제어신호를 입력받아 이미지 데이터와 다양한 제어신호를 생성한다.
한편, 근래에는 화면에 표시되는 영상의 끌림을 감소시키기 위하여 고해상도 및 고속구동 방식으로 동작하는 액정 표시 장치가 점차 증가하고 있다. 하지만 고해상도 및 고속구동 방식의 액정 표시 장치의 구현은 상기 타이밍 컨트롤러부 개수의 증가를 요한다. 상기 타이밍 컨트롤러부 개수의 증가는 각 타이밍 컨트롤러부와 연결되며 타이밍 컨트롤러부의 구동 설정값들이 저장되어 있는 저장부 개수의 증가를 요한다.
상기 저장부 개수의 증가는 비용의 증가를 유발하고, 각 저장부가 차지하는 공간의 증가로 인하여 효율성을 떨어뜨린다.
따라서 본 발명의 목적은 복수의 타이밍 컨트롤러부가 요구되는 경우에도 타이밍 컨트롤러부와 연결되는 하나의 저장부를 공유함으로써 비용을 감소시키고 효율성을 증가시키는 액정 표시 장치를 제공하는 데 있다.
이러한 목적을 이루기 위한 본 발명의 액정 표시 장치는 구동신호에 응답하여 영상을 표시하는 표시부와, 복수의 제어신호에 응답하여 상기 표시부에 상기 구동신호를 출력하는 구동부와, 상기 복수의 제어신호 및 이미지 데이터를 출력하는 제어부를 포함하며, 상기 제어부는 이미지 데이터와 복수의 제어신호를 생성하는 복수의 타이밍 컨트롤러부와, 상기 타이밍 컨트롤러부에 설정되는 구동 설정값을 포함하는 저장부를 포함하며, 상기 복수의 타이밍 컨트롤러부는 상호간에 직렬로 연결되고, 상기 복수의 타이밍 컨트롤러부 각각과 저장부는 전기적으로 연결되는 것을 특징으로 한다.
상기 복수의 타이밍 컨트롤러부는 리셋신호를 입력받고, 상기 입력받은 리셋신호에따라 활성화 상태 또는 비활성화 상태로 설정되는 것을 특징으로 한다.
상기 제어부는 N개의 타이밍 컨트롤러부를 포함하며, 상기 제 1 타이밍 컨트롤러부는 외부로부터 리셋신호를 수신하며, 상기 제 K 타이밍 컨트롤러부는 제 K-1 타이밍 컨트롤러부의 타이밍 컨트롤러 준비완료 신호를 리셋신호로 수신하며, 상기 타이밍 컨트롤러부 리셋신호가 “0”이 입력된 경우에 비활성화 상태로, “1”이 입력된 경우에 활성화 상태로 설정되는 것을 특징으로 하며, 상기 K는 N이하의 자연수인 것을 특징으로 한다.
상기 저장부는 각 타이밍 컨트롤러부에 상응하는 구동 설정값이 포함된 고유영역과 상기 복수의 타이밍 컨트롤러부에 공통된 구동 설정값이 포함된 공통 영역을 포함하는 것을 특징으로 한다.
상기 타이밍 컨트롤러부가 활성화 상태인 경우에, 상기 저장부에서 해당 타이밍 컨트롤러부에 상응하는 고유 영역에 포함된 구동 설정값 및 공통 영역에 포함된 구동 설정값을 독출하는 것을 특징으로 한다.
상기 타이밍 컨트롤러부가 구동 설정값을 독출한 이후에, 타이밍 컨트롤러 준비완료 신호가 “0”에서 “1”로 변하는 것을 특징으로 한다.
상기 제 1 타이밍 컨트롤러부는 상기 제 N 타이밍 컨트롤러부가 출력하는 타이밍 컨트롤러 준비완료 신호를 입력받는 것을 특징으로 한다.
상기 제 N 타이밍 컨트롤러부가 출력하는 타이밍 컨트롤러 준비완료 신호는 패널에 구동전원을 출력하는 패널 구동 전원부로 입력되는 것을 특징으로 한다.
상기 타이밍 컨트롤러부와 저장부는 상호간에 I2C 방식으로 통신을 수행하는 것을 특징으로 한다.
본 발명의 액정 표시 장치는 구동신호에 응답하여 영상을 표시하는 표시부와, 복수의 제어신호에 응답하여 상기 표시부에 상기 구동신호를 출력하는 구동부와 상기 복수의 제어신호 및 이미지 데이터를 출력하는 제어부를 포함하며, 상기 제어부는 이미지 데이터와 복수의 제어신호를 생성하는 복수의 타이밍 컨트롤러부와, 상기 타이밍 컨트롤러부에 설정되는 구동 설정값을 포함하는 저장부;를 포함하며, 상기 복수의 타이밍 컨트롤러부는 상호간에 병렬로 연결되고, 상기 복수의 타이밍 컨트롤러부 각각과 저장부는 전기적으로 연결되는 것을 특징으로 한다.
상기 복수의 타이밍 컨트롤러부는 리셋신호를 입력받고, 상기 입력받은 리셋신호에따라 활성화 상태 또는 비활성화 상태로 설정되는 것을 특징으로 한다.
상기 복수의 타이밍 컨트롤러부는 외부로부터 리셋신호를 수신하고, 리셋신호가 “0”이 입력된 경우에 비활성화 상태로, “1”이 입력된 경우에 활성화 상태로 설정되는 것을 특징으로 한다.
상기 저장부는 각 타이밍 컨트롤러부에 상응하는 구동 설정값이 포함된 고유영역과 상기 복수의 타이밍 컨트롤러부에 공통된 구동 설정값이 포함된 공통 영역을 포함하는 것을 특징으로 한다.
상기 타이밍 컨트롤러부가 활성화 상태인 경우에, 상기 저장부로부터 상기 고유 영역 및 공통영역에 포함된 구동 설정값을 독출하고, 상기 타이밍 컨트롤러부는 해당 타이밍 컨트롤러부에 상응하는 구동 설정값만으로 설정되는 것을 특징으로 한다.
상기 타이밍 컨트롤러부가 구동 설정값을 독출한 이후에, 타이밍 컨트롤러 준비완료 신호가 “0”에서 “1”로 변하는 것을 특징으로 한다.
상기 복수의 타이밍 컨트롤러부가 출력하는 타이밍 컨트롤러 준비완료 신호는 패널에 구동전원을 출력하는 패널 구동 전원부로 입력되는 것을 특징으로 한다.
상기 타이밍 컨트롤러부와 저장부는 상호간에 I2C 방식으로 통신을 수행하는 것을 특징으로 한다.
그러므로 본 발명의 액정 표시 장치는 저장부 개수의 감소시켜 비용을 감소시키고, 각 저장부가 차지하는 공간을 감소시켜 효율성을 증가시킨다.
도 1은 본 발명의 액정 표시 장치의 구성을 나타낸 도면.
도 2는 저장부에 구동 설정값이 저장되는 구성을 나타낸 도면.
도 3은 복수의 타이밍 컨트롤러부가 저장부와 연결되는 실시예를 나타낸 도면.
도 4a 및 도 4b는 도 3의 실시예의 타이밍도를 나타낸 도면.
도 5는 복수의 타이밍 컨트롤러부가 저장부와 연결되는 다른 실시예를 나타낸 도면.
도 6은 도 5의 실시예의 타이밍도를 나타낸 도면.
이하 도면을 참조하여 본 발명의 액정 표시 장치에 관하여 상세히 설명하기로 한다.
도 1은 본 발명의 액정 표시 장치의 구성을 나타낸 도면이다. 도시된 바와 같이 본 발명의 액정 표시 장치는 표시부(100), 게이트 구동부(110), 데이터 구동부(120) 및 제어부(130)를 포함한다.
상기 표시부(100)에 서로 교차하는 다수의 게이트 라인(GL1~GLn)과 다수의 데이터 라인(DL1~DLm)이 구비되고, 상기 게이트 라인들(GL1~GLn)과 데이터 라인들(DL1~DLm)에 연결된 다수의 화소가 각각 구비된다.
상기 화소들 각각은 박막 트랜지스터(Tr)와 액정 커패시터(Clc)로 이루어진다. 예를 들어, 제 1 화소에서 상기 박막 트랜지스터(Tr)의 게이트 전극은 제 1 게이트 라인(GL1)에 연결되고, 소스 전극은 제 1 데이터 라인(DL1)에 연결되며, 드레인 전극은 상기 액정 커패시터(Clc)의 일단에 결합된다.
게이트 구동부(110)는 상기 다수의 게이트 라인(GL1~GLn)에 전기적으로 연결되어 게이트 신호를 상기 게이트 라인들(GL1~GLn)로 순차적으로 출력한다.
데이터 구동부(120)는 상기 다수의 데이터 라인(DL1~DLm)에 전기적으로 연결되어, 데이터 신호를 상기 다수의 데이터 라인(DL1~DLm)으로 출력한다.
상기 제어부(130)는 복수의 타이밍 컨트롤러부(131) 및 저장부(132)를 포함한다.
상기 타이밍 컨트롤러부(131)는 외부장치로부터 영상 데이터와 각종 외부 제어신호를 입력받아 이미지 데이터와 다양한 제어신호를 생성한다. 상기 생성되는 다양한 제어신호는 액정 표시 장치의 구동에 관련된 신호 및 타이밍 컨트롤러 준비완료 신호를 포함한다.
상기 각 타이밍 컨트롤러부(131)는 모드 선택값을 입력받고, 상기 입력되는 값에 따라서 타이밍 컨트롤러부(131)가 고유의 ID(Identification)으로 설정된다. 예를 들면, 제어부(130)가 4개의 타이밍 컨트롤러부(131)를 포함하는 경우에, 각 타이밍 컨트롤러부(131)는 “00”, “01”, “10”, “11”의 모드 선택값이 입력되어 각 타이밍 컨트롤러부(131) 고유의 ID로 설정된다.
상기 각 타이밍 컨트롤러부(131)는 리셋 신호를 입력받고, 상기 입력된 리셋신호에 따라서 활성화 상태와 비활성화 상태로 설정된다. 예를 들면, 타이밍 컨트롤러부(131)는 외부로부터 리셋 신호 “0”이 입력되는 경우에 타이밍 컨트롤러부(131)는 비활성화 상태로 설정되고, “1”이 입력되는 경우에 활성화상태로 설정된다. 상기 타이밍 컨트롤러부(131)가 활성화 상태로 설정된 경우에, 타이밍 컨트롤러부(131)는 상기 저장부(132)로부터 구동 설정값을 독출하는 등의 프로세스(Process)를 수행한다.
상기 각 타이밍 컨트롤러부(131)는 타이밍 컨트롤러 준비완료 신호를 출력한다. 상기 타이밍 컨트롤러 준비완료 신호는 타이밍 컨트롤러부(131)가 화면을 디스플레이할 수 있을정도로 설정이 완료된 경우에 출력된다.
상기 각 타이밍 컨트롤러부(131)는 상기 저장부(132)와 상호간에 기설정된 인터페이스를 사용하여 통신한다. 예를 들면, 타이밍 컨트롤러부(131)는 저장부(132)와 I2C(Inter-Intergrated Circuit) 방식을 사용하여 상호간에 통신을 수행한다.
상기 저장부(132)는 구동 설정값을 포함한다. 상기 구동 설정값은 액정 표시 장치의 구동에 관련되며, 타이밍 컨트롤러부(131)에 셋팅되는 값이다. 상기 구동 설정값이 저장부(132)에 저장되는데 있어서, 도 2에 도시된 바와 같이, 저장부(132)는 각 타이밍 컨트롤러부(131)에 상응하는 복수의 고유 영역들과 모든 타이밍 컨트롤러부(131)에 공통적으로 적용되는 공통 영역을 포함한다.
상기 복수의 고유영역은 상응하는 타이밍 컨트롤러부(131)에 따라서 상이한 어드레스로 저장된다. 예를 들면, 제 1 타이밍 컨트롤러부(131)에 상응하는 고유 영역의 구동 설정값은 저장부(132)의 (A, B) 어드레스에 저장되고, 제 2 타이밍 컨트롤러부(131)에 상응하는 고유 영역의 구동 설정값은 저장부(132)의 (C, D) 어드레스에 저장된다. 상기 공통영역은 상기 저장부(132)에서 고유 영역에 할당되어 있는 어드레스 이외의 어드레스에 저장된다.
도 3은 복수의 타이밍 컨트롤러부가 저장부와 연결되는 실시예를 나타낸 도면이다. 도시된 바와 같이, 상기 복수의 타이밍 컨트롤러부(300)는 상호간에 직렬로 연결되며, 각 타이밍 컨트롤러부(300)가 하나의 저장부(310)를 공유한다. 즉, 제 1 타이밍 컨트롤러부(300-1)가 출력하는 타이밍 컨트롤러 준비완료 신호는 제 2 타이밍 컨트롤러부(300-2)의 리셋(Reset)신호로 입력되고, 제 2 타이밍 컨트롤러부(300-2)가 출력하는 타이밍 컨트롤러 준비완료 신호는 제 3 타이밍 컨트롤러부(300-3)의 리셋신호로 입력되는것과 같이, 이전단의 타이밍 컨트롤러부(300)가 출력하는 타이밍 컨트롤러 준비완료 신호는 다음단의 타이밍 컨트롤러부(300)의 리셋신호로 입력된다. 다만, 마지막단의 타이밍 컨트롤러부(300-N)가 출력하는 타이밍 컨트롤러 준비완료 신호는 제 1 타이밍 컨트롤러부(300-1)로 입력되어, 복수의 타이밍 컨트롤러부(300)는 귀환루프를 형성한다.
상기 복수의 타이밍 컨트롤러부(300)들간의 귀환루프를 형성하는 이유는 복수의 타이밍 컨트롤러부(300)들중 하나라도 저장부(310)와의 인터페이스의 오류 등으로 인하여 잘못된 구동 설정값이 설정되거나, 타이밍 컨트롤러부(300) 자체에 오류가 있는 경우, 모든 타이밍 컨트롤러부(300)가 셧-다운(Shut-down)되어, 비정상적인 화면이 보이지 않도록 하는 것이다.
도 4a 및 도 4b는 상기 도 3의 실시예의 타이밍도를 나타낸 도면이다. 도시된 바와 같이, 제 1 타이밍 컨트롤러부는 외부로부터 입력되는 리셋신호가 “0”에서 “1”로 상태가 변하면 비활성화 상태에서 활성화 상태로 설정된다. 제 1 타이밍 컨트롤러부가 활성화 상태로 설정되면, 제 1 타이밍 컨트롤러부와 저장부 상호간의 인터페이스를 통해 제 1 타이밍 컨트롤러부는 저장부로부터 구동 설정값을 독출한다. 상기 독출되는 구동 설정값은 저장부에서 제 1 타이밍 컨트롤러부에 상응하는 고유 영역에 해당하는 구동 설정값과 공유 영역에 있는 구동 설정값을 포함한다.
상기 구동 설정값을 독출한 이후에 제 1 타이밍 컨트롤러부는 타이밍 컨트롤러 준비완료 신호는 “0”에서 “1”로 상태가 변하고 타이밍 컨트롤러 준비완료 신호를 출력한다. 상기 출력된 신호는 제 2 타이밍 컨트롤러부의 리셋신호로 입력된다. 다만, 상기 타이밍 컨트롤러 준비완료 신호가 “0”에서 “1”로 변하는 시점은 타이밍 컨트롤러부와 저장부 상호간에 통신이 끝난 이후로만 한정되는 것은 아니다. 즉, 타이밍 컨트롤러부와 저장부 상호간에 통신이 끝나기 이전이라도, 화질이 열화가 발생하지 않을 만큼으로 타이밍 컨트롤러부가 설정되면 타이밍 컨트롤러 준비완료 신호의 값이 변하도록 사용자의 선택에 따라 설정할 수 있다.
상기 제 2 타이밍 컨트롤러부는 리셋신호가 “0”에서 “1”로 변하면 상기 제 1 타이밍 컨트롤러부가 수행했던 동작과 유사한 동작을 수행한다. 다만, 상기 저장부에서 독출되는 구동 설정값은 저장부에서 제 2 타이밍 컨트롤러부에 상응하는 고유 영역에 있는 구동 설정값과 공유 영역에 있는 구동 설정값을 포함한다.
상기와 같이 복수의 타이밍 컨트롤러부가 일련의 동작을 수행하며, 마지막단의 타이밍 컨트롤러부가 출력하는 타이밍 컨트롤러 준비완료 신호는 “0”에서 “1”로 변하며, 패널 구동 전원부 및 제 1 타이밍 컨트롤러부로 입력된다.
“0”에서 “1”로 변한 타이밍 컨트롤러 준비완료 신호가 입력된 패널 구동 전원부는 패널구동을 위한 전원을 출력한다. 그리고 “0”에서 “1”로 변한 타이밍 컨트롤러 준비완료 신호가 입력된 제 1 타이밍 컨트롤러부는 현재 제 1 타이밍 컨트롤러부에서 출력되고 있는 타이밍 컨트롤러 준비완료 신호의 상태를 그대로 유지하도록 한다.
한편, 상기 타이밍 컨트롤러부에 오류가 있거나 저장부와의 인터페이스를 수행하는데 오류가 발생한 경우에, 해당 타이밍 컨트롤러부가 출력하는 타이밍 컨트롤러 준비완료 신호는 “0”의 상태를 유지하게 된다. 상기 “0”인 타이밍 컨트롤러 준비완료 신호가 다음단 타이밍 컨트롤러부의 리셋신호로 입력되며, 상기 “0”의 리셋신호를 입력받은 다음단 타이밍 컨트롤러부는 비활성화 상태를 유지하게 된다. 마지막단 타이밍 컨트롤러부가 출력하는 타이밍 컨트롤러 준비완료 신호는 “0”의 상태를 유지하여 패널 전원부가 동작을 하지 않도록 한다. 상기 “0”인 타이밍 컨트롤러 준비완료 신호를 입력받은 제 1 타이밍 컨트롤러부는 현재 비활성화 상태 또는 활성화 상태인지의 여부에 관계없이 타이밍 컨트롤러 준비완료 신호가 “0”이 된다. 상기 제 1 타이밍 컨트롤러부가 출력하는 타이밍 컨트롤러 준비완료 신호가 “0”인 경우에 직렬로 연결되어 있는 모든 타이밍 컨트롤러부는 비활성화 상태가 된다.
도 5는 복수의 타이밍 컨트롤러부가 저장부와 연결되는 다른 실시예를 나타낸 도면이다. 도시된 바와 같이, 상기 복수의 타이밍 컨트롤러부(500)는 상호간에 병렬로 연결되며, 각 타이밍 컨트롤러부(500)가 하나의 저장부(510)를 공유한다. 즉, 복수의 타이밍 컨트롤러부(500)는 동일한 리셋신호를 외부에서 입력받고, 각 타이밍 컨트롤러부(500)가 출력하는 타이밍 컨트롤러 준비완료 신호는 상호간에 연결되어 패널 구동 전원부로 출력된다.
도 3에서 상술한 바와 같이, 상기 각 타이밍 컨트롤러부(500)는 모드 선택값이 입력되어 각 타이밍 컨트롤러부(500) 고유의 ID로 설정되며, 상기 저장부(510)와 상호간에 기설정된 인터페이스를 사용하여 통신한다. 그리고 상기 저장부(510)는 상술한 바와 같이 고유 영역과 공통 영역으로 구분된 구동 설정값을 포함한다.
상기 병렬로 연결된 각 타이밍 컨트롤러부(500)는 동일한 리셋신호를 입력받고, 이로 인하여 복수의 타이밍 컨트롤러부(500)는 동시에 비활성화 상태 또는 활성화 상태로 설정된다. 타이밍 컨트롤러부(500)가 활성화 상태로 설정되면 상기 저장부(510)에 저장되어 있는 구동 설정값을 독출한다. 그리고 각 타이밍 컨트롤러부(500)에서 출력되는 타이밍 컨트롤러 준비완료 신호는 패널 구동 전원부로 출력된다.
도 6은 상기 도 5의 실시예의 타이밍도를 나타낸 도면이다. 도시된 바와 같이, 각 타이밍 컨트롤러부에 입력되는 리셋신호가 “0”에서 “1”로 변하면, 병렬로 연결되어 있는 모든 타이밍 컨트롤러부가 활성화 상태로 설정된다. 상기 활성화 상태로 설정된 모든 타이밍 컨트롤러부는 저장부와의 상호간 인터페이스를 통해 저장부로부터 구동 설정값을 독출한다.
상기 각 타이밍 컨트롤러부가 구동 설정값을 독출하는데 있어서, 저장부에 저장되어 있는 모든 구동 설정값을 독출한 이후에, 각 타이밍 컨트롤러부에 해당하는 구동 설정값만을 저장하고 다른 타이밍 컨트롤러부에 해당하는 구동 설정값을 무시한다.
한편, 복수의 타이밍 컨트롤러부들중 하나라도 저장부와의 인터페이스의 오류로 인하여 잘못된 구동 설정값이 설정되거나, 타이밍 컨트롤러부 자체에 오류가 있는 경우, 상기 패널구동 전원부는 셧 다운된다.
한편, 상기에서는 본 발명을 특정의 바람직한 실시 예에 관련하여 도시하고 설명하였지만, 이하의 특허청구범위에 의해 마련되는 본 발명의 정신이나 분야를 이탈하지 않는 한도 내에서 본 발명이 다양하게 개조 및 변화될 수 있다는 것을 당 업계에서 통상의 지식을 가진 자는 용이하게 알 수 있다.
100 : 표시부 110 : 게이트 구동부
120 : 데이터 구동부 130 : 제어부
131 : 복수의 타이밍 컨트롤러부 132 : 저장부

Claims (17)

  1. 구동신호에 응답하여 영상을 표시하는 표시부;
    복수의 제어신호에 응답하여 상기 표시부에 상기 구동신호를 출력하는 구동부;
    상기 복수의 제어신호 및 이미지 데이터를 출력하는 제어부;를 포함하며
    상기 제어부는
    이미지 데이터와 복수의 제어신호를 생성하는 복수의 타이밍 컨트롤러부;
    상기 타이밍 컨트롤러부에 설정되는 구동 설정값을 포함하는 저장부;를 포함하며,
    상기 복수의 타이밍 컨트롤러부는 상호간에 직렬로 연결되고, 상기 복수의 타이밍 컨트롤러부 각각과 저장부는 전기적으로 연결되는 것을 특징으로 하는 액정 표시 장치.
  2. 제 1항에 있어서,
    상기 복수의 타이밍 컨트롤러부는 리셋신호를 입력받고, 상기 입력받은 리셋신호에따라 활성화 상태 또는 비활성화 상태로 설정되는 것을 특징으로 하는 액정 표시 장치.
  3. 제 2 항에 있어서,
    상기 제어부는 N개의 타이밍 컨트롤러부를 포함하며,
    상기 제 1 타이밍 컨트롤러부는 외부로부터 리셋신호를 수신하며,
    상기 제 K 타이밍 컨트롤러부는 제 K-1 타이밍 컨트롤러부의 타이밍 컨트롤러 준비완료 신호를 리셋신호로 수신하며,
    상기 타이밍 컨트롤러부 리셋신호가 “0”이 입력된 경우에 비활성화 상태로, “1”이 입력된 경우에 활성화 상태로 설정되는 것을 특징으로 하며,
    상기 K는 N이하의 자연수인 것을 특징으로 하는 액정 표시 장치.
  4. 제 3항에 있어서,
    상기 저장부는 각 타이밍 컨트롤러부에 상응하는 구동 설정값이 포함된 고유영역;
    상기 복수의 타이밍 컨트롤러부에 공통된 구동 설정값이 포함된 공통 영역;을 포함하는 것을 특징으로 하는 액정 표시 장치.
  5. 제 4항에 있어서,
    상기 타이밍 컨트롤러부가 활성화 상태인 경우에, 상기 저장부에서 해당 타이밍 컨트롤러부에 상응하는 고유 영역에 포함된 구동 설정값 및 공통 영역에 포함된 구동 설정값을 독출하는 것을 특징으로 하는 액정 표시 장치.
  6. 제 4항에 있어서,
    상기 타이밍 컨트롤러부가 구동 설정값을 독출한 이후에, 타이밍 컨트롤러 준비완료 신호가 “0”에서 “1”로 변하는 것을 특징으로 하는 액정 표시 장치.
  7. 제 3항에 있어서,
    상기 제 1 타이밍 컨트롤러부는 상기 제 N 타이밍 컨트롤러부가 출력하는 타이밍 컨트롤러 준비완료 신호를 입력받는 것을 특징으로 하는 액정 표시 장치.
  8. 제 7항에 있어서,
    상기 제 N 타이밍 컨트롤러부가 출력하는 타이밍 컨트롤러 준비완료 신호는 패널에 구동전원을 출력하는 패널 구동 전원부로 입력되는 것을 특징으로 하는 액정 표시 장치.
  9. 제 8항에 있어서,
    상기 타이밍 컨트롤러부와 저장부는 상호간에 I2C 방식으로 통신을 수행하는 것을 특징으로 하는 액정 표시 장치.
  10. 구동신호에 응답하여 영상을 표시하는 표시부;
    복수의 제어신호에 응답하여 상기 표시부에 상기 구동신호를 출력하는 구동부;
    상기 복수의 제어신호 및 이미지 데이터를 출력하는 제어부;를 포함하며
    상기 제어부는
    이미지 데이터와 복수의 제어신호를 생성하는 복수의 타이밍 컨트롤러부;
    상기 타이밍 컨트롤러부에 설정되는 구동 설정값을 포함하는 저장부;를 포함하며,
    상기 복수의 타이밍 컨트롤러부는 상호간에 병렬로 연결되고, 상기 복수의 타이밍 컨트롤러부 각각과 저장부는 전기적으로 연결되는 것을 특징으로 하는 액정 표시 장치.
  11. 제 10항에 있어서,
    상기 복수의 타이밍 컨트롤러부는 리셋신호를 입력받고, 상기 입력받은 리셋신호에따라 활성화 상태 또는 비활성화 상태로 설정되는 것을 특징으로 하는 액정 표시 장치.
  12. 제 11 항에 있어서,
    상기 복수의 타이밍 컨트롤러부는 외부로부터 리셋신호를 수신하고, 리셋신호가 “0”이 입력된 경우에 비활성화 상태로, “1”이 입력된 경우에 활성화 상태로 설정되는 것을 특징으로 하는 액정 표시 장치.
  13. 제 12항에 있어서,
    상기 저장부는 각 타이밍 컨트롤러부에 상응하는 구동 설정값이 포함된 고유영역;
    상기 복수의 타이밍 컨트롤러부에 공통된 구동 설정값이 포함된 공통 영역;을 포함하는 것을 특징으로 하는 액정 표시 장치.
  14. 제 13항에 있어서,
    상기 타이밍 컨트롤러부가 활성화 상태인 경우에, 상기 저장부로부터 상기 고유 영역 및 공통영역에 포함된 구동 설정값을 독출하고,
    상기 타이밍 컨트롤러부는 해당 타이밍 컨트롤러부에 상응하는 구동 설정값만으로 설정되는 것을 특징으로 하는 액정 표시 장치.
  15. 제 12항에 있어서,
    상기 타이밍 컨트롤러부가 구동 설정값을 독출한 이후에, 타이밍 컨트롤러 준비완료 신호가 “0”에서 “1”로 변하는 것을 특징으로 하는 액정 표시 장치.
  16. 제 12항에 있어서,
    상기 복수의 타이밍 컨트롤러부가 출력하는 타이밍 컨트롤러 준비완료 신호는 패널에 구동전원을 출력하는 패널 구동 전원부로 입력되는 것을 특징으로 하는 액정 표시 장치.
  17. 제 16항에 있어서,
    상기 타이밍 컨트롤러부와 저장부는 상호간에 I2C 방식으로 통신을 수행하는 것을 특징으로 하는 액정 표시 장치.
KR1020100033605A 2010-04-13 2010-04-13 액정 표시 장치 KR101689301B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020100033605A KR101689301B1 (ko) 2010-04-13 2010-04-13 액정 표시 장치
US12/889,793 US8619066B2 (en) 2010-04-13 2010-09-24 Liquid crystal display

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020100033605A KR101689301B1 (ko) 2010-04-13 2010-04-13 액정 표시 장치

Publications (2)

Publication Number Publication Date
KR20110114130A true KR20110114130A (ko) 2011-10-19
KR101689301B1 KR101689301B1 (ko) 2016-12-26

Family

ID=44760588

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020100033605A KR101689301B1 (ko) 2010-04-13 2010-04-13 액정 표시 장치

Country Status (2)

Country Link
US (1) US8619066B2 (ko)
KR (1) KR101689301B1 (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20140093037A (ko) * 2013-01-17 2014-07-25 엘지디스플레이 주식회사 표시장치용 구동집적회로
KR20150081891A (ko) * 2014-01-07 2015-07-15 삼성디스플레이 주식회사 구동 모듈의 동기화 방법 및 이를 수행하는 표시 장치
US9697756B2 (en) 2014-08-27 2017-07-04 Samsung Display Co., Ltd. Timing controller including configurable clock signal generators according to display mode and display device having the same

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9633611B2 (en) * 2011-05-18 2017-04-25 Sharp Kabushiki Kaisha Readiness signaling between master and slave controllers of a liquid crystal display
KR102029089B1 (ko) 2012-12-18 2019-10-08 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
CN104599627B (zh) * 2015-03-02 2016-11-09 京东方科技集团股份有限公司 阵列基板行驱动电路及其驱动方法和显示装置
KR102565753B1 (ko) * 2016-12-28 2023-08-11 엘지디스플레이 주식회사 전계 발광 표시장치와 그 구동 장치

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20060096294A (ko) * 2005-03-04 2006-09-11 엔이씨 엘씨디 테크놀로지스, 엘티디. 표시 패널의 구동 방법 및 그 장치
KR20100023418A (ko) * 2008-08-22 2010-03-04 삼성전자주식회사 타이밍 제어장치 및 이를 갖는 표시장치

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5874931A (en) 1996-06-28 1999-02-23 Microchip Technology Incorporated Microcontroller with dual port ram for LCD display and sharing of slave ports
KR100706742B1 (ko) 2000-07-18 2007-04-11 삼성전자주식회사 평판 디스플레이 장치
JP4330355B2 (ja) 2003-02-25 2009-09-16 シャープ株式会社 表示装置
KR100989246B1 (ko) 2004-05-27 2010-10-20 엘지디스플레이 주식회사 액정표시장치에서의 타이밍 콘트롤러 업데이트 방법 및 장치
KR20060023456A (ko) 2004-09-09 2006-03-14 삼성전자주식회사 표시 장치의 타이밍 컨트롤러 옵션 제어 장치
KR20060039243A (ko) 2004-11-02 2006-05-08 엘지.필립스 엘시디 주식회사 액정표시장치용 이이피롬 인터페이스 회로
JP4732091B2 (ja) 2005-09-14 2011-07-27 シャープ株式会社 タイミングコントローラ及び画像表示装置
KR20080029711A (ko) 2006-09-29 2008-04-03 오도환 복수의 타이밍콘트롤러를 구비한 디스플레이용 구동장치 및이를 구비한 디스플레이
KR20080048777A (ko) 2006-11-29 2008-06-03 삼성전자주식회사 디스플레이장치 및 그 제어방법
KR20080075729A (ko) 2007-02-13 2008-08-19 삼성전자주식회사 표시장치
KR101642849B1 (ko) * 2009-06-02 2016-07-27 삼성디스플레이 주식회사 구동 장치의 동기화 방법 및 이를 수행하기 위한 표시 장치

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20060096294A (ko) * 2005-03-04 2006-09-11 엔이씨 엘씨디 테크놀로지스, 엘티디. 표시 패널의 구동 방법 및 그 장치
KR20100023418A (ko) * 2008-08-22 2010-03-04 삼성전자주식회사 타이밍 제어장치 및 이를 갖는 표시장치

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20140093037A (ko) * 2013-01-17 2014-07-25 엘지디스플레이 주식회사 표시장치용 구동집적회로
KR20150081891A (ko) * 2014-01-07 2015-07-15 삼성디스플레이 주식회사 구동 모듈의 동기화 방법 및 이를 수행하는 표시 장치
US9697756B2 (en) 2014-08-27 2017-07-04 Samsung Display Co., Ltd. Timing controller including configurable clock signal generators according to display mode and display device having the same

Also Published As

Publication number Publication date
KR101689301B1 (ko) 2016-12-26
US20110248966A1 (en) 2011-10-13
US8619066B2 (en) 2013-12-31

Similar Documents

Publication Publication Date Title
US9793006B2 (en) Gate driving circuit and display apparatus
KR101689301B1 (ko) 액정 표시 장치
KR101960365B1 (ko) 액정표시장치의 구동회로
JP5403879B2 (ja) 液晶表示装置及びその駆動方法
US9305483B2 (en) Display device including a timing controller with a self-recovery block and method for driving the same
JP2020511692A (ja) ディスプレイパネルの駆動方法、タイマーコントローラ及び液晶ディスプレイ
US9368083B2 (en) Liquid crystal display device adapted to partial display
WO2016106866A1 (zh) 液晶显示装置及其驱动方法
JP2015079078A (ja) 表示制御装置及び方法、半導体集積回路装置、並びに、表示装置
US20080084406A1 (en) Method of automatically recovering bit values of control register and lcd drive integrated circuit for performing the same
JP2015094806A (ja) 表示ドライバ、表示システム、及びマイクロコンピュータ
US7777706B2 (en) Impulse driving apparatus and method for liquid crystal device
KR101308295B1 (ko) 표시장치 및 그 구동방법
KR102133225B1 (ko) 픽셀 데이터 모니터링 장치 및 방법과 이를 채용한 표시 시스템
KR102449326B1 (ko) 표시 장치 및 이의 구동 방법
US9542721B2 (en) Display control device and data processing system
US11074873B2 (en) Display device and display driving method
US20120044215A1 (en) Memory Circuit, Pixel Circuit, and Data Accessing Method Thereof
KR20080074303A (ko) 표시 장치의 구동 장치 및 방법
CN102945658A (zh) 一种tft-lcd控制器
KR101957296B1 (ko) 전원공급장치와 이를 구비한 액정표시장치, 및 전원공급방법
US9966048B2 (en) Memory, display device including the same, and writing method of the same
US20090009507A1 (en) Display controller and method of controlling the same
US7859506B2 (en) Liquid crystal display device and method for displaying a landscape mode image
CN110875017B (zh) 显示装置以及显示驱动方法

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant