TWI567811B - 拋光半導體晶圓兩面的方法 - Google Patents

拋光半導體晶圓兩面的方法 Download PDF

Info

Publication number
TWI567811B
TWI567811B TW098136482A TW98136482A TWI567811B TW I567811 B TWI567811 B TW I567811B TW 098136482 A TW098136482 A TW 098136482A TW 98136482 A TW98136482 A TW 98136482A TW I567811 B TWI567811 B TW I567811B
Authority
TW
Taiwan
Prior art keywords
polishing
polishing pad
semiconductor wafer
pad
abrasive
Prior art date
Application number
TW098136482A
Other languages
English (en)
Other versions
TW201017745A (en
Inventor
尤爾根 史卻汪德
Original Assignee
世創電子材料公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 世創電子材料公司 filed Critical 世創電子材料公司
Publication of TW201017745A publication Critical patent/TW201017745A/zh
Application granted granted Critical
Publication of TWI567811B publication Critical patent/TWI567811B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/304Mechanical treatment, e.g. grinding, polishing, cutting
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B24GRINDING; POLISHING
    • B24BMACHINES, DEVICES, OR PROCESSES FOR GRINDING OR POLISHING; DRESSING OR CONDITIONING OF ABRADING SURFACES; FEEDING OF GRINDING, POLISHING, OR LAPPING AGENTS
    • B24B37/00Lapping machines or devices; Accessories
    • B24B37/04Lapping machines or devices; Accessories designed for working plane surfaces
    • B24B37/042Lapping machines or devices; Accessories designed for working plane surfaces operating processes therefor
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B24GRINDING; POLISHING
    • B24BMACHINES, DEVICES, OR PROCESSES FOR GRINDING OR POLISHING; DRESSING OR CONDITIONING OF ABRADING SURFACES; FEEDING OF GRINDING, POLISHING, OR LAPPING AGENTS
    • B24B37/00Lapping machines or devices; Accessories
    • B24B37/04Lapping machines or devices; Accessories designed for working plane surfaces
    • B24B37/07Lapping machines or devices; Accessories designed for working plane surfaces characterised by the movement of the work or lapping tool
    • B24B37/08Lapping machines or devices; Accessories designed for working plane surfaces characterised by the movement of the work or lapping tool for double side lapping
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/34Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies not provided for in groups H01L21/0405, H01L21/0445, H01L21/06, H01L21/16 and H01L21/18 with or without impurities, e.g. doping materials
    • H01L21/46Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/428
    • H01L21/461Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/428 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T428/00Stock material or miscellaneous articles
    • Y10T428/24Structurally defined web or sheet [e.g., overall dimension, etc.]
    • Y10T428/24355Continuous and nonuniform or irregular surface on layer or component [e.g., roofing, etc.]

Description

拋光半導體晶圓兩面的方法
本發明係關於一種拋光半導體晶圓兩面的方法。
特定言之,本發明係用於拋光下一技術世代的矽晶圓,主要是直徑450毫米的晶圓。目前,在電子工業中大多數領域需要使用直徑300毫米之經拋光或磊晶加工的半導體晶圓。直徑200毫米的矽晶圓正逐漸被300毫米的晶圓取代。
電子工業希望較大的基材來生產其元件(微處理器或記憶體晶片)的主要原因在於它們所具有的巨大經濟優勢。在半導體工業中,長期以來習慣聚焦於可獲得的基材面積,或者換句話說,係考慮在個別基材上可容納多少數量的元件,即邏輯晶片或記憶體晶片。這係與以下事實有關:元件製造商的多個加工步驟意欲在整個基材上進行,但是也有個別步驟係用於使基材結構化,即製造隨後可獲得個別晶片的元件結構,因此兩組加工步驟的製造成本係非常特別地由基材尺寸決定的。基材尺寸相當大程度的影響每個元件的製造成本,因此有重大的經濟重要性。
然而,增加基材直徑必須承擔巨大且有時是全新的、迄今仍未知的技術問題。
最後,所有的處理步驟,無論他們是純機械處理(鋸切、研磨、精研)、化學處理(蝕刻、清潔)或本質上的化學-機械處理(拋光)以及熱處理(磊晶、退火),都需要完全的修正,尤其是它們所用的機械和系統(設備)。
本發明係致力於當晶圓用於製造記憶體晶片時,作為半導體晶圓之最後實質處理步驟的拋光,或者當晶圓用作生產微處理器之磊晶圓(epi wafer)時,原則上是作為半導體晶圓之磊晶生長前的倒數第二實質處理步驟的拋光。
本案發明人已經發現拋光450毫米晶圓的方法需要根本的改變。以下將描述現有技術中已知的那些拋光方法,在界定新的拋光方法時,已將它們納入考量。它們實質上包含對傳統上所用之雙面拋光(DSP)和化學-機械拋光(CMP)方法的改良,其在一種情況下包含在施加拋光劑的同時透過一拋光墊來拋光半導體晶圓的兩面,以作為材料(stock)拋光(DSP步驟);而在另一種情況下,僅在使用軟性拋光墊的同時,精整拋光(finish polishing)正面(元件面),稱為無光霧拋光(haze-free polishing)(CMP步驟,精整),但也有相對較新的「固定研磨拋光(FAP)」技術、其中半導體晶圓係在一拋光墊上拋光,但是後者含有一固定在拋光墊中的研磨劑(固定研磨劑墊)。其中,使用此類FAP墊的拋光步驟在下文將簡稱為FAP步驟。
WO 99/55491 A1描述了一種二階段拋光法,包含一第一FAP拋光步驟和一隨後的第二CMP拋光步驟。對於CMP而言、拋光墊不含有固定研磨劑。如同在DSP步驟中,係在半導體晶圓和拋光墊之間以懸浮液的形式引入研磨劑。此種二階段拋光法尤其用於除去FAP步驟在基材之經拋光表面上所留下的刮痕。
EP 1 717 001 A1是用於拋光半導體晶圓的FAP步驟的例子,其中在半導體晶圓表面上還沒有形成元件結構。此類半導體晶圓的拋光之主要目的係在於製造至少一側是特別平整的表面,且該表面具有最小可能微粗糙度和奈米形貌。
US 2002/00609967 A1係關於在製造電子元件期間,使形貌表面平坦化的CMP法。其主要目的是當使用FAP拋光墊時,可緩和較低除去速率的缺點。其提出了拋光步驟的順序,其中首先用一FAP墊結合一拋光劑懸浮液以實施拋光,隨後用一FAP墊結合一拋光劑溶液以實施拋光。謹慎地選擇步驟的順序,以便增加除去速率。在該專利中並未揭露以一均質組合物的材料所製得之晶圓(例如,矽晶圓)的拋光。
同樣地,WO 03/074228 A1也揭露了一種在製造電子元件期間使形貌表面平坦化的方法。在此,該發明的重點係在於CMP法的終端檢測。眾所周知,終端檢測包含終止拋光,並因此在去除實際上不準備拋光的區域之前迅速地終止材料的去除。為此,建議使用二階段法來拋光一銅層。在第一步驟中,係使用一FAP拋光墊來實施拋光,在此情況下,拋光劑視需要可含有或不含有自由研磨劑顆粒。然而,在同樣使用一FAP墊的第二拋光步驟中,係必須使用一不含有自由研磨劑顆粒的拋光劑。
申請號為102 007 035 266的德國專利申請案中,在本申請案之優先權日時尚未公開,其描述了一種拋光由半導體材料所製得之基材的方法,包含兩個FAP型拋光步驟,彼此之間的區別係在於:在一拋光步驟中,在基材和拋光墊之間引入一含有固定研磨劑作為一固體物質的拋光劑懸浮液;而在第二拋光步驟中,以一不含固體之拋光劑溶液取代該拋光劑懸浮液。
在下文中所使用的術語拋光劑係涵蓋拋光劑懸浮液和拋光劑溶液。
現有技術中已知的所有方法,包含傳統的雙面拋光方法和FAP方法,在材料拋光方面都具有嚴重的缺點。
半導體晶圓的二面同時拋光,會導致不利的邊緣對稱,在傳統的雙面拋光中係稱為「邊緣下降(edge roll-off)」,即相對於半導體晶圓厚度的邊緣減少。實驗已顯示,當拋光具有較大直徑的晶圓時,即拋光例如上述具有450毫米直徑的晶圓時,此問題會進一步地惡化。較大的基材使得在晶圓邊緣處和在晶圓剩餘區域中的拋光除去差異增加,從而使邊緣下降更加明顯。
這是有問題的,尤其是因為根據國際公認的藍圖(國際半導體技術藍圖(International Technology Roadmap for Semiconductors(ITRS))的前段製程(Front End Processes)章節),半導體晶圓的製造商必須增加可用於製造元件的晶圓面積,並降低無法供元件使用的「邊緣排除(edge exclusion)」。
儘管2毫米的邊緣排除是目前認為可以接受的,最初此尺寸在將來由於晶圓直徑增加到450毫米而變得更難以達成,且其隨後將甚至降低到1毫米。這將只能透過顯著地降低邊緣下降而達成。將其完全消除將是所欲者。
根據ITRS藍圖更嚴格要求的另一個量是半導體晶圓的奈米形貌。奈米形貌通常係以面積為2毫米×2毫米的正方形測量窗為基準,以高度變化PV(=峰到谷)表示。
這裡再次提及,很久以前已發現先前的拋光方法不足以滿足半導體晶圓的增加要求。
最後,除了邊緣幾何和奈米形貌,整體和局部平坦度,對於使下一個及隨後的技術世代成為可能,也具有絕對重要性。
一個特別嚴格的性質是半導體晶圓在其正面上的局部平坦度或局部幾何。現代投影式光機技術(modern stepper technology)在半導體晶圓的正面子區域需要優良的局部平坦度,例如表示為SFQR(「正面參考位置最小平方值/範圍」=對於具限定尺寸的元件表面(測量窗,「位置」)而言,由最小平方值的最小化所確定之正面的正偏差和負偏差的幅度。最大的局部平坦度值SFQRmax表示在半導體晶圓上列入考量之元件表面的最高SFQR值。
最大局部平坦度值通常係藉由將2毫米的邊緣排除納入考量而確定的。在半導體晶圓上之邊緣排除內的面積通常稱為「固定品質面積」,簡稱為FQA。那些一部分面積在FQA之外、而中心位於FQA之內的位置稱為「部分位置」。
通常公認的經驗法則表明半導體晶圓的SFQRmax值必須等於或小於半導體晶圓供於其上製造半導體元件的可能線寬。超過此值會導致投影式光機(stepper)的聚焦問題,從而導致相關元件的損失。
目前,市場上可購得的符合於45奈米技術世代(線寬=45奈米)的半導體晶圓,其正逐漸被已開發的32奈米技術取代,為此,製造商也正逐漸改變他們的裝置製程。在此之後的22奈米技術世代已經在開發中。已經發現傳統的拋光方法確實不足以滿足22奈米之設計規則的要求。
因此,本發明之目的是在於提供一種新的拋光方法,其既滿足未來技術世代的要求,又適用於新一代的450毫米晶圓。
上述目的係透過一種拋光半導體晶圓兩面的方法而實現,該方法包含以下規定順序之步驟:
a)在一拋光墊上拋光該半導體晶圓之背面,該拋光墊含有一固定在該拋光墊中之研磨劑,在該拋光步驟期間、在該半導體晶圓之背面和該拋光墊之間引入一不含固體之拋光劑溶液;
b)在一拋光墊上材料拋光該半導體晶圓之正面,該拋光墊含有一固定在該拋光墊中之研磨劑,在該拋光步驟期間、在該半導體晶圓之正面和該拋光墊之間引入一不含固體之拋光劑溶液;
c)藉由在一拋光墊上拋光該半導體晶圓之正面而自該半導體晶圓之正面除去微粗糙度和微損傷,在該拋光步驟期間、在該半導體晶圓之正面和該拋光墊之間引入一含有研磨劑之拋光劑懸浮液;
d)藉由在一拋光墊上拋光半導體晶圓之正面而精整拋光該半導體晶圓之正面,該拋光墊不含有固定在該拋光墊中之研磨劑,在該拋光步驟期間、在該半導體晶圓之正面和該拋光墊之間引入一含有研磨劑之拋光劑懸浮液。
發明人已經發現只有半導體晶圓之正面和背面的依序拋光才適合於此。迄今所用之批量拋光方法,其同時拋光多個由載具盤所支承之半導體晶圓的兩面,係完全不適合於此且需要以單盤加工所取代。
根據本發明,該半導體晶圓之正面和背面的單盤加工係依順序進行且較佳係於相同的拋光機上進行,其包含相當於材料拋光的拋光步驟(與傳統DSP中相同)和相當於無光霧拋光的拋光步驟(與傳統CMP中相同)。
該背面的加工可在一第二拋光機或與該半導體晶圓正面加工所用之相同拋光機上進行,後者可提供比先前在傳統順序中所用之更少拋光設備的優點,該傳統順序總是包含一DSP步驟和一CMP步驟,尤其是因為用於單盤加工的拋光機比現在所用的大批量型拋光機小很多且空間需求也小很多,因此產生了具有前瞻性之生產線重建的全新製造工廠計畫。為了使加工晶圓背面的第二拋光機方案可更有效地設置,可想到設置一拋光機(例如來自Applied Materials的Reflection型),其在全部3個拋光板上具有固定研磨劑之拋光墊,隨後進行該等晶圓的背面拋光。在一隨後步驟中,已經經背面拋光的晶圓係於相同型號的另一台拋光機上拋光正面,例如逐批進行,在此情況下,b)至d)點中所描述的拋光步驟係依序進行。
該製造順序所伴隨的簡化可進一步節省額外的成本。
藉由改善邊緣下降,尤其是藉由改善部分位置,本發明可達成經拋光之半導體晶圓的邊緣幾何之改良。關於奈米拓撲或奈米形貌,已可達成滿足22奈米設計規則要求的值。
這是可能的,因為該半導體晶圓的兩面由於該順序拋光而可以受控制的方式來彼此適應,以例如對邊緣區域的幾何產生正面的影響。
本發明的方法無法由現有技術所預見,因為US 2002/00609967 A1所描述的方法實際上要求與正面的FAP步驟(即本發明方法的步驟b)和c))相反的順序。由此公開著手,為了達成本發明,本領域技術人員將因而必須超出該公開的教示內容。然而,在該公開中並無任何該如何進行的明顯建議。
關於WO 03/074228 A1,應強調的是,其所述之方法並不包含銅的拋光,且在第一拋光步驟中,拋光劑含有或不含有自由研磨劑顆粒係被視為不重要的。
在最簡單的情況下,根據本發明步驟a)和b)的拋光劑溶液是水,較佳為去離子水(DIW),其具有半導體工業中所用的通常純度。
但是,該拋光劑溶液也可以包含化合物,例如碳酸鈉(Na2CO3)、碳酸鉀(K2CO3)、氫氧化鈉(NaOH)、氫氧化鉀(KOH)、氫氧化銨(NH4OH)、四甲基氫氧化銨(TMAH)或前述之任何混合物。尤佳係使用碳酸鉀。在此情況下,該拋光劑溶液之pH值較佳為10至12,且該拋光劑溶液中之該等化合物的比例較佳為0.01重量%至10重量%,尤佳為0.01重量%至0.2重量%。
該拋光劑溶液可進一步包含一或多種其他添加劑,例如表面活性添加劑(例如潤濕劑和表面活性劑)、起保護性膠體作用的穩定劑、防腐劑、殺生物劑、醇和螯合劑。
在步驟b)和c)之間,較佳係進行一另外的FAP步驟,其係藉由使用步驟c)中的拋光劑懸浮液、但使用一FAP墊而進行的。
本發明方法之步驟c)和d)的拋光劑懸浮液中之研磨劑的比例較佳為0.25重量%至20重量%,特別較佳為0.25重量%至1重量%。
該研磨劑顆粒的尺寸分佈較佳為單峰形。
平均顆粒尺寸為5奈米至300奈米,特別較佳為5奈米至50奈米。
該研磨劑係由一種可機械性去除基材材料的材料所構成,較佳為鋁、鈰或矽元素之氧化物中的一或多種。
一含有膠體分散之二氧化矽的拋光劑懸浮液係尤佳的(矽溶膠,參見表1和相關說明;Glanzox)。
該拋光劑懸浮液之pH值較佳為9至11.5,且較佳係透過選自以下的添加劑來調節:碳酸鈉(Na2CO3)、碳酸鉀(K2CO3)、氫氧化鈉(NaOH)、氫氧化鉀(KOH)、氫氧化銨(NH4OH)、四甲基氫氧化銨(TMAH)或該等化合物之任何混合物。尤其更佳係使用碳酸鉀。
該拋光劑懸浮液可進一步包含一或多種其他添加劑,例如表面活性添加劑(例如潤濕劑和表面活性劑)、起保護性膠體作用的穩定劑、防腐劑、殺生物劑、醇和螯合劑。
可根據本發明進行拋光的基材,尤其可考慮由諸如以下材料所製得之半導體晶圓:矽、砷化鎵、SixGe1-x、藍寶石和碳化矽。
尤其適合的基材是由矽所製得的半導體晶圓以及由其所衍生的基材。該矽半導體晶圓之待拋光的正面可為當其係由一晶體切割出該半導體晶圓之後、在精研該半導體晶圓之後、在研磨該半導體晶圓之後、在蝕刻該半導體晶圓之後或者在已經拋光之半導體晶圓之後所得到的狀態。
由一矽半導體晶圓所衍生的基材尤其意指具有一層結構的基材,例如具有一透過磊晶沉積之層的半導體晶圓、SOI基材(“絕緣體上覆矽(Silicon On Insulator))和sSOI基材(應變型絕緣體上覆矽(Strained Silicon On Insulator)),以及前述之相應的中間產物(例如SGOI=絕緣體上覆矽-鍺(Silicon-Germanium On Insulator))。
該等中間產物亦可包含供體半導體晶圓,由該等供體半導體晶圓將層轉移到其他基材上,尤其是在製造SOI基材的期間。為了使其可被再使用,必須使因該層轉移而暴露之供體半導體晶圓的表面平滑,其是相對較粗糙且在邊緣區域具有一特徵臺階(characteristic step)。
該等待拋光之基材的表面不必須是由矽所構成或者僅由矽構成。它們可例如為由一III-V化合物半導體(例如砷化鎵)所構成的層,或由一矽與鍺的合金(SixGe1-x)所構成的層。
其他例子為磷化銦、氮化鎵和鋁-鎵砷化物的層。此類層目前係相當受到關注的,尤其對於「發光二極體(Lighting Emitting Diodes=LEDs)」的生產。
SixGe1-x層的表面通常係以一圖案為特徵,稱為「交叉影線(cross hatch)」且係因位錯而引起的,且原則上必須在於該表面上沉積一或多個其他層之前使其平滑。
如果具有鍺或SixGe1-x層的基材欲根據本發明拋光,那麼該拋光劑懸浮液或該拋光劑溶液(或者二者)可含有一氧化劑作為其他添加劑。
適合的氧化劑為過氧化氫(H2O2)和臭氧(O3)。添加它們會使鍺轉化為一水溶性化合物。
沒有添加它們,則在拋光的過程中可能會形成含有鍺的顆粒,其會劃傷該經拋光之表面。
具有一大直徑的基材,例如直徑為300毫米的矽半導體晶圓或者尤其是直徑為450毫米的矽半導體晶圓,係根據本發明而個別地被拋光。在正面和背面上都依順序實施各個拋光步驟(至少4個根據本發明方法的步驟a)、b)、c)和d))。
本發明並未涉及在相同時間內同時拋光正面和背面(DSP)。根據本發明,在各個加工步驟中僅分別加工半導體晶圓的一面。
藉助於「拋光頭」,該等半導體晶圓係實質上被加壓,使得該待拋光之側表面與放置在一拋光板上的該拋光墊相對。
拋光頭亦具有一「卡環(retainer ring)」,其側向圈住該基材,並防止其在拋光期間自拋光頭滑脫。
在現代的拋光頭中,背向該拋光頭之半導體晶圓的側表面承載在一彈性膜上,該彈性膜係傳送所施加的拋光壓力。該膜為一視需要之細分室系統的一元件,其形成一氣體或液體墊。
然而,在有些使用中的拋光頭中,係以一彈性背襯(背襯墊)取代該膜。此彈性背襯通常係施用於一牢固製造的板(背襯板)上。在該背襯墊和該晶圓背面之間,一空氣墊可任選地在該晶圓背面的各個區域產生。此外,也有些使用中的拋光頭中,該晶圓係藉助於所謂的「樣板(template)」,即藉助於一背襯板及一施用於一彈性背襯(背襯墊)上的卡環來進行拋光。使用具有一限定厚度之卡環,以使該晶圓在拋光期間可保持其在該載具中的位置。此卡環的厚度可經選擇,以使其比該晶圓本身厚(以「凹陷型晶圓(recessed wafer)」來描述),或者更薄(在此情況下,係使用術語「突起型晶圓(projecting wafer)」。
該基材之拋光係藉由旋轉該拋光頭和該拋光墊,同時在該基材和該拋光墊之間提供一拋光劑來進行。
此外,該拋光頭亦可在該拋光墊上轉換移動,從而實現該拋光墊表面的更廣泛使用。
再者,本發明的方法在單板拋光機和多板拋光機上均可妥善地進行。
較佳係使用多板拋光機,其較佳具有兩個、尤佳具有三個拋光板和拋光頭。
亦可使用不同的拋光墊和不同的拋光劑。
在本發明方法中,在步驟a)和b)中分別使用一拋光墊,其含有一固定在該拋光墊中之研磨劑(FAP或FA墊)。
適合的研磨劑包含例如鈰、鋁、矽或鋯元素之氧化物的顆粒,以及例如碳化矽、氮化硼和金剛石之堅硬物質的顆粒。
特別適合的拋光墊具有一透過複雜的微結構而賦予的表面形貌。舉例而言,這些微結構(柱(posts))具有一含圓柱形或多邊形截面之柱狀,或者這些微結構具有棱錐體(pyramids)或截棱錐體(pyramid frustums)的形狀。
此類拋光墊係商業可購得的,且可由例如3M Corp.,USA提供(例如來自3M的「ESP 001」)。此類拋光墊的更詳細說明係例如包含於WO 92/13680 A1及US 2005/227590 A1中。
在步驟c)中,較佳係使用一材料拋光墊。舉例言之,來自Rohm & Haas之SUBATM範圍的拋光墊係適用於此、例如SUBATM 1250(材料墊)、或例如來自Rodel的SPM 3100之典型的CMP拋光墊(精整墊)。然而,亦可為本發明方法之步驟b)中的一FAP拋光墊,即不同於材料拋光墊和CMP拋光墊之一含有固定研磨劑的拋光墊。
加工步驟b)和c)因此可使用相同的拋光墊,或者也可使用不同的拋光墊。在步驟c)中,例如可使用一FAP拋光墊。然而,其亦較佳係使用一CMP拋光墊。
在步驟d)中係使用一CMP拋光墊,例如來自Rodel的SPM 3100,其不含有固定研磨劑。步驟d)係對應於一傳統CMP拋光步驟。該CMP拋光墊可透過標準拋光調節而調節。例如,來自KINIC的鑽石整形器(diamond dresser)可適用於此。
[實施例]
例示性之實施態樣係使用一來自3M Corp.,USA的FAP墊,其具有固定在該FAP墊中之由氧化鈰(CeO2)所製得的研磨劑顆粒且平均粒徑為0.55微米(ESP 001)。
表1所示為具有所有重要參數之正面拋光的加工順序例子。
該測試係使用一多板拋光機(來自Applied Materials,Inc.的AMAT Reflection)。
該拋光機包含一5-區域之膜載具,其可使該載具的壓力量變曲線在5個區域內係設置為不同的。
表1中所規定之加工參數對於拋光技術領域人員而言係已知的,以至於在此省略了詳細說明。多數參數係被歸為現有技術,該等參數(壓力、速度)的最佳化是在本領域技術人員的能力範圍內。本發明之精髓係在於加工順序和各順序中所分別使用之拋光墊(FAP或CMP,固定研磨劑:是/否)和拋光劑(溶液、懸浮液)。
首先在板1上藉由使用一FA拋光墊和一拋光劑溶液(碳酸鉀(K2CO3))來進行一材料拋光步驟。隨後於該相同之拋光板上進行一平滑步驟,同樣地係使用一FAP墊,但是使用一拋光劑懸浮液。
在板2和板3上所進行之步驟3和4係對應傳統的CMP步驟。
使用KLA Tencor的Nanomapper儀器來研究奈米形貌。此干涉計係適用於測量一半導體晶圓之正面上的-20奈米和+20奈米之間的形貌。在該測量期間,該半導體晶圓係放置於一軟且平坦的晶圓支架(夾盤(chuck))上。所得之峰-谷(PV)值係經過濾(高斯高通濾波器(Gaussian high-pass filter)),並在直徑為2毫米之圓上分析(此外,亦在直徑為10毫米之圓上分析)峰谷偏差。在THA分析(臨界高度分析(threshold height analysis))中,細節請參半導體工業標準(SEMI Standard)M43,最後從所有PV值的分佈來計算出3-Σ PV值,作為一所稱之THA值。
根據本發明所拋光之晶圓可提供10奈米或更好的THA值。當使用表1所規定之拋光參數時,可獲得5.1奈米之THA值。該分析範圍係對應於前述之直徑為2毫米的圓。此THA值通常亦稱為THA-2值,使其可明顯看出係使用2毫米之小分析窗。該參數的其他改良可預期將從拋光方法的最佳化而得到。
根據本發明所拋光之半導體晶圓因此具有一1奈米至10奈米之奈米形貌,較佳為1奈米至5奈米之奈米形貌,該奈米形貌係以THA-2表示。
藉助於第1圖,以下將解釋透過改善所稱「部分位置」之局部平坦度而改善該邊緣幾何。
第1圖所示為在該等部分位置所發現之SFQR值的分佈(頻率),其一為一實施本發明方法之前的晶圓,另一種情況為已根據本發明拋光後之該晶圓。
研究一直徑為300毫米之單晶矽之經DSP拋光的晶圓。為了證實本發明方法於該邊緣幾何方面之影響,對相同的晶圓進行正面的相應拋光,為此而使用以下參數(參見表1中之步驟順序):
-板1,其具有FAP墊:步驟1:33秒,僅K2CO3溶液(0.2重量%);接著步驟2:8秒,Glanzox(二氧化矽溶膠)。
-板2和3,其具有無光霧拋光墊(CMP「SPM 3100」)且僅具有Glanzox作為拋光劑;在各個情況下43秒。
在整個分佈中,可發現約0.01微米之顯著改善。該等部分位置之SFQRmax亦約改善了這個量。
本發明之方法因此係適用於改善邊緣區域之局部幾何。
第1圖所示為在部分位置所發現之SFQR值的分佈(頻率),其中之一為一實施本發明方法之前的晶圓,另一種情況為該晶圓已根據本發明方法拋光之後。

Claims (18)

  1. 一種拋光半導體晶圓兩面的方法,其包含以下規定順序之步驟:a)在一拋光墊上拋光該半導體晶圓之背面,該拋光墊含有一固定在該拋光墊中之研磨劑,在該拋光步驟期間、在該半導體晶圓之背面和該拋光墊之間引入一不含固體之拋光劑溶液;b)在一拋光墊上材料拋光(stock polishing)該半導體晶圓之正面,該拋光墊含有一固定在該拋光墊中之研磨劑,在該拋光步驟期間、在該半導體晶圓之正面和該拋光墊之間引入一不含固體之拋光劑溶液;c)藉由在一拋光墊上拋光該半導體晶圓之正面而自該半導體晶圓之正面除去微粗糙度和微損傷,在該拋光步驟期間、在該半導體晶圓之正面和該拋光墊之間引入一含有研磨劑之拋光劑懸浮液;以及d)藉由在一拋光墊上拋光該半導體晶圓之正面而精整拋光(finish polishing)該半導體晶圓之正面,該拋光墊不含有固定在該拋光墊中之研磨劑,在該拋光步驟期間、在該半導體晶圓之正面和該拋光墊之間引入一含有研磨劑之拋光劑懸浮液,其中拋光步驟a)係一單面拋光步驟。
  2. 如請求項1所述之方法,其中步驟a)和b)之該拋光劑溶液為水或為以下化合物之水溶液:碳酸鈉(Na2CO3)、碳酸鉀 (K2CO3)、氫氧化鈉(NaOH)、氫氧化鉀(KOH)、氫氧化銨(NH4OH)、四甲基氫氧化銨(TMAH)或前述之任何混合物。
  3. 如請求項2所述之方法,其中該拋光劑溶液之pH值為10至12,且該拋光劑溶液中之該等化合物的比例為0.01重量%至10重量%。
  4. 如請求項1至3中任一項所述之方法,其中在步驟b)和c)之間、在一拋光墊上進行一另外的拋光步驟,該拋光墊含有一固定在該拋光墊中之研磨劑,在該拋光步驟期間、在該半導體晶圓之正面和該拋光墊之間引入一含有研磨劑之拋光劑懸浮液。
  5. 如請求項1至3中任一項所述之方法,其中步驟c)和d)之該拋光劑懸浮液中之該研磨劑的比例為0.25重量%至20重量%。
  6. 如請求項1至3中任一項所述之方法,其中步驟c)和d)之該拋光劑懸浮液中之該研磨劑的比例為0.25重量%至1重量%。
  7. 如請求項6所述之方法,其中該研磨劑之平均顆粒尺寸為5奈米至300奈米。
  8. 如請求項7所述之方法,其中該研磨劑之平均顆粒尺寸為5奈米至50奈米。
  9. 如請求項1至3中任一項所述之方法,其中該拋光劑懸浮液 中之該研磨劑係由鋁、鈰或矽元素之氧化物中的一或多種所構成。
  10. 如請求項9所述之方法,其中該拋光劑懸浮液含有膠體分散之二氧化矽。
  11. 如請求項1至3中任一項所述之方法,其中該拋光劑懸浮液之pH值為9至11.5。
  12. 如請求項1至3中任一項所述之方法,其中該拋光劑懸浮液之pH值係透過選自碳酸鈉(Na2CO3)、碳酸鉀(K2CO3)、氫氧化鈉(NaOH)、氫氧化鉀(KOH)、氫氧化銨(NH4OH)、四甲基氫氧化銨(TMAH)或該等化合物之任何混合物之添加劑來調節。
  13. 如請求項1至3中任一項所述之方法,其中步驟a)和b)中所用之拋光墊含有研磨劑,該等研磨劑係選自元素鈰、鋁、矽或鋯之氧化物的顆粒,或係堅硬物質之顆粒。
  14. 如請求項13所述之方法,其中該堅硬物質係氮化矽、氮化硼或鑽石。
  15. 如請求項1至3中任一項所述之方法,其中在步驟c)中係使用一不含有固定研磨劑之拋光墊。
  16. 如請求項1至3中任一項所述之方法,其中在步驟c)中係使用一含有固定研磨劑之拋光墊。
  17. 如請求項16所述之方法,其中在步驟c)中所使用之拋光墊含有研磨劑,該研磨劑係選自元素鈰、鋁、矽或鋯之氧化物 的顆粒,或係堅硬物質之顆粒。
  18. 如請求項1至3中任一項所述之方法,其中該半導體晶圓係一直徑為300毫米或以上之矽晶圓。
TW098136482A 2008-10-29 2009-10-28 拋光半導體晶圓兩面的方法 TWI567811B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE102008053610A DE102008053610B4 (de) 2008-10-29 2008-10-29 Verfahren zum beidseitigen Polieren einer Halbleiterscheibe

Publications (2)

Publication Number Publication Date
TW201017745A TW201017745A (en) 2010-05-01
TWI567811B true TWI567811B (zh) 2017-01-21

Family

ID=42117783

Family Applications (1)

Application Number Title Priority Date Filing Date
TW098136482A TWI567811B (zh) 2008-10-29 2009-10-28 拋光半導體晶圓兩面的方法

Country Status (7)

Country Link
US (1) US9224613B2 (zh)
JP (1) JP5557506B2 (zh)
KR (1) KR101103415B1 (zh)
CN (1) CN101722462B (zh)
DE (1) DE102008053610B4 (zh)
SG (1) SG161170A1 (zh)
TW (1) TWI567811B (zh)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101133355B1 (ko) * 2009-10-28 2012-04-06 실트로닉 아게 반도체 웨이퍼의 연마 방법
DE102009051007B4 (de) 2009-10-28 2011-12-22 Siltronic Ag Verfahren zum Polieren einer Halbleiterscheibe
DE102009057593A1 (de) 2009-12-09 2011-06-16 Siltronic Ag Verfahren zur Herstellung einer Halbleiterscheibe
DE102011083041B4 (de) 2010-10-20 2018-06-07 Siltronic Ag Stützring zum Abstützen einer Halbleiterscheibe aus einkristallinem Silizium während einer Wärmebehandlung und Verfahren zur Wärmebehandlung einer solchen Halbleiterscheibe unter Verwendung eines solchen Stützrings
JP5750877B2 (ja) * 2010-12-09 2015-07-22 株式会社Sumco ウェーハの片面研磨方法、ウェーハの製造方法およびウェーハの片面研磨装置
JP5614397B2 (ja) * 2011-11-07 2014-10-29 信越半導体株式会社 両面研磨方法
KR102028217B1 (ko) * 2011-11-25 2019-10-02 가부시키가이샤 후지미인코퍼레이티드 연마용 조성물
JP6077209B2 (ja) * 2011-11-25 2017-02-08 株式会社フジミインコーポレーテッド 研磨用組成物
DE102011089362B4 (de) * 2011-12-21 2014-01-16 Siltronic Ag Verfahren zum Polieren eines Substrates aus Halbleitermaterial
JP6100002B2 (ja) * 2013-02-01 2017-03-22 株式会社荏原製作所 基板裏面の研磨方法および基板処理装置
DE102013205448A1 (de) 2013-03-27 2014-10-16 Siltronic Ag Verfahren zum Polieren eines Substrates aus Halbleitermaterial
DE102013213838A1 (de) 2013-07-15 2014-09-25 Siltronic Ag Verfahren zum Polieren eines Substrates aus Halbleitermaterial
DE102015224933A1 (de) * 2015-12-11 2017-06-14 Siltronic Ag Monokristalline Halbleiterscheibe und Verfahren zur Herstellung einer Halbleiterscheibe
JP7125386B2 (ja) * 2017-03-23 2022-08-24 株式会社フジミインコーポレーテッド 研磨用組成物
DE102018221922A1 (de) 2018-12-17 2020-06-18 Siltronic Ag Verfahren zur Herstellung von Halbleiterscheiben mittels einer Drahtsäge, Drahtsäge und Halbleiterscheibe aus einkristallinem Silizium

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5860848A (en) * 1995-06-01 1999-01-19 Rodel, Inc. Polishing silicon wafers with improved polishing slurries
US6080673A (en) * 1997-05-07 2000-06-27 Samsung Electronics Co., Ltd. Chemical mechanical polishing methods utilizing pH-adjusted polishing solutions
US20020009955A1 (en) * 1998-09-24 2002-01-24 Towery Daniel L. Oxidizing polishing slurries for low dielectric constant materials
US20030022495A1 (en) * 2000-10-26 2003-01-30 Shigeyoshi Netsu Wafer manufacturing method, polishing apparatus , and wafer
US20030084998A1 (en) * 1998-07-30 2003-05-08 Souichi Katagiri Semiconductor device fabricating method
US6722962B1 (en) * 1997-04-22 2004-04-20 Sony Corporation Polishing system, polishing method, polishing pad, and method of forming polishing pad
US20050121969A1 (en) * 2003-12-04 2005-06-09 Ismail Emesh Lubricant for wafer polishing using a fixed abrasive pad
US20050227590A1 (en) * 2004-04-09 2005-10-13 Chien-Min Sung Fixed abrasive tools and associated methods
CN1773682A (zh) * 2004-11-11 2006-05-17 硅电子股份公司 校平半导体晶圆的方法及装置,及平坦度改进的半导体晶圆
EP1717001A1 (en) * 2005-04-25 2006-11-02 Nippei Toyama Corporation Method for manufacturing semiconductor wafers, method for their slicing and wire saw used for the same

Family Cites Families (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5152917B1 (en) 1991-02-06 1998-01-13 Minnesota Mining & Mfg Structured abrasive article
JP3510036B2 (ja) 1996-02-22 2004-03-22 株式会社ルネサステクノロジ 半導体装置の製造方法
JP2000315665A (ja) * 1999-04-29 2000-11-14 Ebara Corp 研磨方法及び装置
JPH11204467A (ja) 1998-01-19 1999-07-30 Sony Corp 半導体製造装置および半導体装置の製造方法
US5897426A (en) 1998-04-24 1999-04-27 Applied Materials, Inc. Chemical mechanical polishing with multiple polishing pads
JP2000080350A (ja) * 1998-09-07 2000-03-21 Speedfam-Ipec Co Ltd 研磨用組成物及びそれによるポリッシング加工方法
KR20010039590A (ko) * 1999-04-29 2001-05-15 마에다 시게루 작업대상물을 폴리싱하는 방법 및 장치
US6331135B1 (en) * 1999-08-31 2001-12-18 Micron Technology, Inc. Method and apparatus for mechanical and chemical-mechanical planarization of microelectronic substrates with metal compound abrasives
JP3439402B2 (ja) 1999-11-05 2003-08-25 Necエレクトロニクス株式会社 半導体装置の製造方法
US20010039101A1 (en) * 2000-04-13 2001-11-08 Wacker Siltronic Gesellschaft Fur Halbleitermaterialien Ag Method for converting a reclaim wafer into a semiconductor wafer
US6387289B1 (en) * 2000-05-04 2002-05-14 Micron Technology, Inc. Planarizing machines and methods for mechanical and/or chemical-mechanical planarization of microelectronic-device substrate assemblies
JP3950622B2 (ja) 2000-10-25 2007-08-01 スピードファム株式会社 ナノトポグラフィ評価用基準ウェーハとその製造方法
DE10054159A1 (de) 2000-11-02 2002-05-16 Wacker Siltronic Halbleitermat Verfahren zur Montage von Halbleiterscheiben
JP3617665B2 (ja) 2001-01-29 2005-02-09 三菱住友シリコン株式会社 半導体ウェーハ用研磨布
JP2002252189A (ja) 2001-02-26 2002-09-06 Mitsubishi Materials Silicon Corp 半導体ウェーハ用研磨液
DE10142400B4 (de) 2001-08-30 2009-09-03 Siltronic Ag Halbleiterscheibe mit verbesserter lokaler Ebenheit und Verfahren zu deren Herstellung
EP1472047A1 (en) 2002-01-17 2004-11-03 Nutool, Inc. Advanced chemical mechanical polishing system with smart endpoint detection
JPWO2003071592A1 (ja) * 2002-02-20 2005-06-16 株式会社荏原製作所 ポリッシング方法および装置
DE10328842B4 (de) * 2003-06-26 2007-03-01 Siltronic Ag Suszeptor für eine chemische Gasphasenabscheidung, Verfahren zur Bearbeitung einer Halbleiterscheibe durch chemische Gasphasenabscheidung und nach dem Verfahren bearbeitete Halbleiterscheibe
JP4608856B2 (ja) 2003-07-24 2011-01-12 信越半導体株式会社 ウエーハの研磨方法
JP2006093655A (ja) 2004-08-24 2006-04-06 Disco Abrasive Syst Ltd 研磨液,及び研磨装置
JP4942516B2 (ja) 2007-03-07 2012-05-30 信越ポリマー株式会社 基板収納容器用の収容槽
JP5037974B2 (ja) 2007-03-14 2012-10-03 株式会社岡本工作機械製作所 研磨加工ステージにおける半導体基板の監視機器および監視方法
DE102007035266B4 (de) * 2007-07-27 2010-03-25 Siltronic Ag Verfahren zum Polieren eines Substrates aus Silicium oder einer Legierung aus Silicium und Germanium

Patent Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5860848A (en) * 1995-06-01 1999-01-19 Rodel, Inc. Polishing silicon wafers with improved polishing slurries
US6722962B1 (en) * 1997-04-22 2004-04-20 Sony Corporation Polishing system, polishing method, polishing pad, and method of forming polishing pad
US6080673A (en) * 1997-05-07 2000-06-27 Samsung Electronics Co., Ltd. Chemical mechanical polishing methods utilizing pH-adjusted polishing solutions
US20030084998A1 (en) * 1998-07-30 2003-05-08 Souichi Katagiri Semiconductor device fabricating method
US20020009955A1 (en) * 1998-09-24 2002-01-24 Towery Daniel L. Oxidizing polishing slurries for low dielectric constant materials
US20030022495A1 (en) * 2000-10-26 2003-01-30 Shigeyoshi Netsu Wafer manufacturing method, polishing apparatus , and wafer
US20050121969A1 (en) * 2003-12-04 2005-06-09 Ismail Emesh Lubricant for wafer polishing using a fixed abrasive pad
US20050227590A1 (en) * 2004-04-09 2005-10-13 Chien-Min Sung Fixed abrasive tools and associated methods
CN1773682A (zh) * 2004-11-11 2006-05-17 硅电子股份公司 校平半导体晶圆的方法及装置,及平坦度改进的半导体晶圆
EP1717001A1 (en) * 2005-04-25 2006-11-02 Nippei Toyama Corporation Method for manufacturing semiconductor wafers, method for their slicing and wire saw used for the same
US20060258268A1 (en) * 2005-04-25 2006-11-16 Nippei Toyama Corporation & Disco Corporation Manufacturing method for semiconductor wafers, slicing method for slicing work and wire saw used for the same

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Stanley Wolf,Silicon processing for the VLSI era Vol.4 : Deep-submicron process technology, pages 382-385,Lattice press,2002 *

Also Published As

Publication number Publication date
CN101722462A (zh) 2010-06-09
JP2010109370A (ja) 2010-05-13
KR20100047802A (ko) 2010-05-10
TW201017745A (en) 2010-05-01
SG161170A1 (en) 2010-05-27
DE102008053610B4 (de) 2011-03-31
US20100104806A1 (en) 2010-04-29
KR101103415B1 (ko) 2012-01-06
JP5557506B2 (ja) 2014-07-23
CN101722462B (zh) 2013-06-19
DE102008053610A1 (de) 2010-07-01
US9224613B2 (en) 2015-12-29

Similar Documents

Publication Publication Date Title
TWI567811B (zh) 拋光半導體晶圓兩面的方法
TWI470684B (zh) 拋光由半導體材料所構成之基材的方法
KR101862139B1 (ko) 반도체 웨이퍼의 제조 방법
US8338302B2 (en) Method for polishing a semiconductor wafer with a strained-relaxed Si1−xGex layer
US20080113510A1 (en) Semiconductor Wafer Fabricating Method and Semiconductor Wafer Mirror Edge Polishing Method
US9956663B2 (en) Method for polishing silicon wafer
TWI393183B (zh) 雙面拋光半導體晶圓的方法
JP5481284B2 (ja) 半導体ウェハの製造方法
TWI566287B (zh) 半導體材料晶圓的拋光方法
JP2006222453A (ja) シリコンウエーハの製造方法及びシリコンウエーハ並びにsoiウエーハ
KR20000017512A (ko) 웨이퍼 기판 재생방법 및 웨이퍼 기판 재생을 위한 연마액 조성물
JP2003249466A (ja) シリコンからなる半導体ウェーハ、多数の半導体ウェーハの製造方法及びその使用
JP5493956B2 (ja) 半導体ウェーハの製造方法
JP3943869B2 (ja) 半導体ウエーハの加工方法および半導体ウエーハ
JP7341223B2 (ja) パッド-パッド変動のために調整を行う半導体基板の研磨方法
JPWO2019043890A1 (ja) 半導体ウェーハの製造方法
KR101581469B1 (ko) 웨이퍼 연마방법
JPWO2020055571A5 (zh)
US20070289947A1 (en) Method for polishing lithium aluminum oxide crystal
KR20080063641A (ko) 에피텍셜 웨이퍼의 제작 방법

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees