TWI464571B - A power saving electronic device for a computer motherboard in a standby dormant state and a computer motherboard - Google Patents

A power saving electronic device for a computer motherboard in a standby dormant state and a computer motherboard Download PDF

Info

Publication number
TWI464571B
TWI464571B TW098120188A TW98120188A TWI464571B TW I464571 B TWI464571 B TW I464571B TW 098120188 A TW098120188 A TW 098120188A TW 98120188 A TW98120188 A TW 98120188A TW I464571 B TWI464571 B TW I464571B
Authority
TW
Taiwan
Prior art keywords
power
memory
computer motherboard
state
sio
Prior art date
Application number
TW098120188A
Other languages
English (en)
Other versions
TW201037504A (en
Original Assignee
Micro Star Int Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Micro Star Int Co Ltd filed Critical Micro Star Int Co Ltd
Publication of TW201037504A publication Critical patent/TW201037504A/zh
Application granted granted Critical
Publication of TWI464571B publication Critical patent/TWI464571B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3287Power saving characterised by the action undertaken by switching off individual functional units in the computer system
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/50Reducing energy consumption in communication networks in wire-line communication networks, e.g. low power modes or reduced link rate

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • Power Sources (AREA)
  • Semiconductor Integrated Circuits (AREA)

Description

用於在待機休眠狀態下的電腦主機板的節電電子裝置及其電腦主機板
本發明是關於一種具節電功能的電腦主機板,特別是關於一種電腦主機板在休眠到記憶體(Suspend to memory)狀態時,強迫南橋晶片與超級輸入輸出(Super Input Output,SIO)晶片斷電,以節省電力。
習知電腦主機板當系統進入先進組態和電源介面(Advanced Configuration and Power Interface,ACPI)S3(Suspend to Memory)的待機休眠狀態時,雖然習知電腦主機板已進入省電模式,但習知電腦主機板還是有部分的晶片會持續耗電,例如包括:主記憶體、南橋晶片、北橋晶片、超級輸入輸出(Super Input Output,SIO)晶片及記憶體控制器等都會耗電,甚至於CPU亦會耗電,無法進一步有效降低電源損耗。習知電腦主機板如果要達成省電,皆是透過個別的控制將耗電的零組件其輸入電源部分關閉,甚至僅將耗電零組件透過程式控制,使其進入睡眠模式以便降低耗電,但是南橋晶片是控制ACPI,而SIO晶片則是控制開關機,兩者都無法在待機休眠狀態下被關閉 使用不同的晶片組(chipset)的電腦主機板其設計方法皆有所不同,且需考慮電腦主機板上不同的零組件,而分別設計不同的控制方式,不僅複雜且增加成本,更無法套用至其他的設計,乃造成設計時耗費的人力較多且開發時間冗長,使得成本相對提高。
美國專利US6,266,776「ACPI睡眠控制(ACPI Sleep Control)」已揭露當內部電池(Internal battery)或外部電源供應器(External power supply)的狀態發生改變時,該改變可被內嵌式控制器偵測到,該改變利用電源管理事件訊號(Power Management Event Signal,POWER_PME)以及SCI中斷(Interrupt),使作業系統因而被通知到該改變,作業系統的目前系統狀態(Current system state)因而變換到另一個系統狀態。美國專利US6,266,776並無揭露在ACPI的S3狀態時,進一步至少致使電腦主機板的南橋晶片與SIO晶片斷電,以節省電力。
本發明人有鑑於上述習知電腦主機板的缺失,乃亟思發明而改良一種用於在待機休眠狀態下的電腦主機板的節電電子裝置,可解決上述缺失。
本發明的第一目的係提供一種節電電子裝置,用來減少電腦主機板在休眠到記憶體(Suspend to memory)狀態時的耗電量。
本發明的第二目的係提供一種電腦主機板,在休眠到記憶體(Suspend to memory)狀態時,會致使電腦主機板的南橋晶片與超級輸入輸出(Super Input Output,SIO)晶片斷電,以節省電力。
為達成本發明上述第一目的,本發明提供一種用於在待機休眠狀態下的電腦主機板的節電電子裝置,乃包括:第一裝置乃係受控於一第二裝置,以及係用於控制一第一恆備電力(Standby Power)是否與該電腦主機板的南橋晶片以及超級輸入輸出(Super Input Output,SIO)晶片形成通路或形成斷路;該第二裝置乃係用來判斷當該電腦主機板係處於該休眠到記憶體(Suspend to memory)狀態時,令該第一裝置控制該第一恆備電力與該南橋晶片以及該SIO晶片形成斷路,同時發出記憶體電源控制訊號,藉由記憶體電源控制器的切換,讓電腦主機板的記憶體控制器、主記憶體係與第二恆備電力形成通路,而保持有電的狀態,電腦主機板將會進入待機休眠模式;以及係用來接收由一電源開關所產生的電源開關訊號,以及係用於當接收到該電源開關訊號後,令該第一裝置控制該第一恆備電力與該南橋晶片以及該SIO晶片形成通路。
為達成本發明上述第二目的,本發明提供一種電腦主機板,乃包括:南橋晶片乃係電氣性連接於一第一裝置;超級輸入輸出(Super Input Output,SIO)晶片乃係電氣性連接於該第一裝置;該第一裝置乃係受控於一第二裝置,以及係用於控制一第一恆備電力(Standby Power)是否與該南橋晶片以及該SIO晶片形成通路或形成斷路;該第二裝置乃係用來判斷當該電腦主機板係處於該休眠到記憶體(Suspend to memory)狀態時,令該第一裝置控制該第一恆備電力與該南橋晶片以及該SIO晶片形成斷路,同時發出記憶體電源控制訊號,藉由記憶體電源控制器的切換,讓電腦主機板的記憶體控制器、主記憶體係與第二恆備電力形成通路,而保持有電的狀態,電腦主機板將會進入待機休眠模式;以及係用來接收由一電源開關所產生的電源開關訊號,以及係用於當接收到該電源開關訊號後,令該第一裝置控制該第一恆備電力與該南橋晶片以及該SIO晶片形成通路;基本輸入輸出系統(BIOS)乃係至少包括一程式碼,其係用於當該電腦主機板係處於該休眠到記憶體狀態時,儲存旗標於記憶單元,以及該程式碼係用於當該南橋晶片以及該SIO晶片被恢復供電時,檢查該旗標判斷該電腦主機板的前一個狀態是否進入該休眠到記憶體狀態,如果為真,則執行自該休眠到記憶體(Suspend to memory)狀態的喚醒恢復。
為使 貴審查委員對本發明之構造、特徵及其使用功效有更深一層的認識與瞭解,茲舉較佳之可行實施例並配合圖式詳細說明如下:
請參見第一、二圖。為了揭露本發明的方便性與易於了解的目的,在第一、二圖中,電腦主機板20只繪出與本發明直接相關的硬體組件,然而屬於電腦主機板20的其它該些組件但與本發明並無直接關聯,則省略繪出其它該些組件。節電電子裝置10能夠應用於電腦主機板20其進入休眠到記憶體(Suspend to memory)狀態的節電處理,例如符合先進組態和電源介面(Advanced Configuration and Power Interface,ACPI)規範的電腦主機板,其進入S3(Suspend to RAM)狀態。凡熟悉該項技藝人士皆知道,習知電腦主機在ACPI的S3(Suspend to RAM)狀態時,習知電腦主機的一部份電子仍會消耗恆備電力,例如:串行週邊介面(Serial Peripheral Interface,SPI)ROM(唯讀記憶體)、網路晶片(LAN Chip)、音效晶片(Audio Chip)、南橋晶片、以及超級輸入輸出(Super Input Output,SIO)晶片仍會消耗恆備電力。對照於本發明,具備節電電子裝置10的電腦主機板20在進入ACPI的S3狀態後,節電電子裝置10會關閉南橋晶片205與SIO晶片203的供電。再者,當電腦主機板20將南橋晶片205、SIO晶片203、SPI ROM、網路晶片、音效晶片等設計成共同使用一個相同電力源時,節電電子裝置10便能夠進一步關閉SPI ROM、網路晶片、音效晶片等的供電。請注意到:此時,電腦主機板20的節電電子裝置10、記憶體控制器207、以及主記憶體209等仍然維持電力的供應。
請參見下列的比較表,分別比較習知電腦主機板與本發明電腦主機板20在ACPI的S3狀態時消耗恆備電力的情形:
從上述的比較表來看,具備節電電子裝置10的電腦主機板20確實地比習知電腦主機板能夠儘量地將耗電量下降,甚至於克服了習知電腦主機無法在S3狀態下,關閉南橋晶片與SIO晶片的電力的缺點。
本發明的節電電子裝置10能夠減少電腦主機板20在休眠到記憶體(Suspend to memory)狀態下,其等待喚醒的耗電量,例如電腦主機板20在ACPI的S3狀態下,電子裝置10乃包括第一裝置101與第二裝置103,茲分別說明如下內文。
為了配合節電電子裝置10,本發明的電腦主機板20的記憶體控制器(Memory Controller)207以及主記憶體(Main Memory)209的電力源是經由記憶體電源控制器211的切換,而在第二恆備電力30b與電力30c之間選擇其中一個。記憶體電源控制器211是受控於第二裝置103。電力30c的具體範例可採用系統電源201的電力,例如:5V或3V或5VSB 或3VSB 或3.3VSB 。第二恆備電力30b的具體範例可採用電源供應器30的恆備電力,例如5V恆備電力(5V Standby Power)或3V恆備電力或3.3V恆備電力。主記憶體209的具體元件例如可採用DDR或DDR2或DDR3等隨機記憶體模組(SIMM)。
第一裝置101的主要功能是用來控制第一恆備電力30a(Standby Power)至少與南橋晶片205、SIO晶片203是否形成通路或形成斷路。第一裝置101的具體元件可採用場效電晶體(MOSFET),例如採用N-MOS場效電晶體或P-MOS場效電晶體。透過第二裝置103對該場效電晶體的閘極(Gate)的控制,能夠達成對第一恆備電力30a與南橋晶片205、SIO晶片203等形成通路或形成斷路的控制目的。
電源供應器30的具體範例可採用ATX電源供應器。第一恆備電力30a的具體範例可採用該ATX電源供應器的恆備電力,例如5V恆備電力(5V Standby Power)或3V恆備電力或3.3V恆備電力。以場效電晶體為例,第二裝置103的其中一個訊號輸出端連接於閘極,汲極連接於第一恆備電力30a,源極分別連接於南橋晶片205與SIO晶片203的電源接腳。
再者,該場效電晶體源極進一步分別連接於該SPI ROM、該網路晶片、該音效晶片等的電源接腳。
第二裝置103的功能分述如下。第二裝置103的第一項功能是係用來接收由電源開關105所產生的電源開關訊號105a,以及係用於當接收到電源開關訊號105a後,令第一裝置101控制第一恆備電力30a至少與南橋晶片205、SIO晶片203形成通路。
具體實施第二裝置103的主要元件乃至少包括有微控制器1031。當微控制器1031接收到電源開關訊號105a後,微控制器1031對該場效電晶體101的閘極輸出導通控制訊號103a,而使得該場效電晶體101導通,如此致使第一恆備電力30a與南橋晶片205、SIO晶片203形成通路。
再者,該SPI ROM、該網路晶片、該音效晶片等亦恢復電力供應。
第二裝置103的第二項功能是係用來判斷當電腦主機板20係處於休眠到記憶體(Suspend to memory)狀態時,令第一裝置101控制第一恆備電力30a至少與南橋晶片205、SIO晶片203等形成斷路。同時,第二裝置103會發出一個記憶體電源控制訊號103b,並輸出給記憶體電源控制器211,第二裝置103令記憶體電源控制器211將第二恆備電力30b切換給記憶體控制器(Memory Controller)207以及主記憶體(Main Memory)209使用,如此使得記憶體控制器 207以及主記憶體209仍維持著電力,不被斷電。
茲說明第二裝置103的第二項功能的具體範例。微控制器1031接收來自於南橋晶片205的SLP_S3、SLP_S5等訊號,便能夠判斷電腦主機板20是否處於ACPI的S3狀態,如果為真的話,則微控制器1031令該場效電晶體101呈截止狀態,如此使得第一恆備電力30a與南橋晶片205、SIO晶片203等形成斷路。
同時,微控制器1031判斷出電腦主機板20是處於ACPI的S3狀態的話,微控制器1031輸出記憶體電源控制訊號103b給記憶體電源控制器211,接著,記憶體電源控制器211立即進行切換,將第二恆備電力30b與記憶體控制器207以及主記憶體209形成通路,如此使得在ACPI的S3狀態下,記憶體控制器207以及主記憶體209仍維持著電力,不被斷電。
再者,該SPI ROM、該網路晶片、該音效晶片等亦皆與第一恆備電力30a形成斷路。
再者,第二裝置103的第三項功能是係當接收到電源開關訊號105a後,複製電源開關訊號105a,並且輸出複製的電源開關訊號105a’至電腦主機板20的SIO晶片203。
茲說明第二裝置103的第三項功能的實施例。微控制器1031當接收到電源開關訊號105a後,藉由內建於微控制器1031的電源開關訊號複製電路(圖未顯示)複製電源開關訊號105a,然後輸出複製的電源開關訊號105a’至電腦主機板20的SIO晶片203。或者,微控制器1031當接收到電源開關訊號105a後,藉由微控制器1031執行程式的方式,來控制微控制器1031的輸出埠(Output port)的電壓位準,使得該輸出埠輸出複製的電源開關訊號105a’至電腦主機板20的SIO晶片203。
獲得第一恆備電力30a供應後的電腦主機板20,乃會產生RSMRST訊號(RSMRST訊號例如由第二裝置103或SIO 晶片203產生),並且傳輸給南橋晶片205。第二裝置103會等待一個預定時間,這個預定時間的長度是取決於電腦主機板20已經完成產生RSMRST訊號所需要的時間,例如:預定時間可採行為100ms。
微控制器1031令該場效電晶體導通後,隨即等待(Wait)100ms預定時間,過完100ms後(電腦主機板20已經完成產生RSMRST訊號),微控制器1031即產生電源開關訊號105a’,並且將電源開關訊號105a’傳輸給SIO晶片203。當SIO晶片203接收到電源開關訊號105a’後,電腦主機板205便可執行自S3狀態恢復S0狀態的後續程序。
由於,導通後的該場效電晶體如果瞬間流入過大電流,則可能會使得該場效電晶體發生負載過大而燒燬,本發明可增設緩啟動(Soft Start)電路單元1033,用來避免燒燬該場效電晶體發生此種情況。緩啟動電路單元1033可採行相關習知電路手段來予以實現。
再者,為了提高控制電壓,以便能夠使用成本較為便宜的場效電晶體,本發明可增設充電幫浦(Charge pump)電路單元1035。充電幫浦電路單元1035可採行相關習知電路手段來予以實現。
本發明的第二裝置103亦可採行特殊應用積體電路(Application Specific Integrated Circuit,ASIC)來予以實現。
上述的南橋晶片205、SIO晶片203、記憶體控制器207、主記憶體209等皆可直接採用對應的習知元件。
上述的記憶體電源控制器211可直接採用習知電子式切換開關或習知電子式切換電路。
本發明的節電電子裝置10可採行設置於電腦主機板20上,或者,本發明的節電電子裝置10係可採行整合於電腦主機板20的SIO晶片203。
系統電源201的具體範例可採行來自於電腦主機板20的ATX電源介面(連接器)的電力源,而ATX電源介面是藉由電源線電纜與電源供應器30連接。
微控制器1031的內建記憶體1031a可作為韌體使用,內建記憶體1031a可用來儲存執行上述第一、二、三項功能的程式碼。再者,微控制器1031可通過SM匯流排(SM Bus)來與南橋晶片205連接,因此,微控制器1031的新韌體的更新即可透過該SM匯流排來完成。
為了配合節電電子裝置10切斷南橋晶片205與SIO晶片的電力供應的因素使然,本發明的電腦主機板20的基本輸入輸出系統(BIOS)40乃增設程式碼40a。程式碼40a係用於當電腦主機板20係處於休眠到記憶體(Suspend to memory)狀態時,儲存旗標(Flag)於一記憶單元;並且,程式碼40a係用於當南橋晶片205以及SIO晶片203被恢復供電時,檢查該旗標,來判斷電腦主機板20的前一個狀態是否進入休眠到記憶體狀態,如果為真,則執行自休眠到記憶體狀態的喚醒恢復。
請參見第三圖,當電腦主機板20發生休眠到記憶體(Suspend to memory)事件(Event)時(例如ACPI的S3事件),視窗(例如:微軟公司(MicrosoftTM )的WindowsTM )作業系統將資料儲存至主記憶體209(S401)。接著,BIOS 40的程式碼40a儲存旗標(Flag)於記憶單元210(S402)。接著,該視窗作業系統通知南橋晶片205發生休眠到記憶體事件(S403)。接著,南橋晶片205軟關閉(Soft shut down)電源供應器30,但是,南橋晶片205、SIO晶片203、該SPI ROM、該網路晶片、該音效晶片等的電力未被切斷(S404)。接著,節電電子裝置10運作上述的節電功能,使得南橋晶片205、SIO晶片203、該SPI ROM、該網路晶片、該音效晶片等的電力被切斷。透過記憶體電源控制訊號103b,令記憶體電源控制器211切換到第二恆備電力30b,讓記憶體控制器207以及主記憶體209仍保持有電的狀態(S405)。
接著,電腦主機板20完成進行S3狀態(S406)。
第三圖的S401、S403、S404、S406等步驟皆是屬於處理發生S3事件的習知技藝,請注意到:本發明新增S402與S405等新步驟,如此能夠使得電腦主機板20更為節電,並且能夠記錄到電腦主機板20其已發生S3事件。
請參見第四圖,當使用者按壓下電源開關105時,電腦主機板20乃發生自休眠到記憶體(Suspend to memory)狀態而喚醒恢復的事件,例如電腦主機板20乃發生自ACPI的S3狀態而喚醒恢復至S0的事件,此時,節電電子裝置10運作上述的恢復電力功能,使得南橋晶片205、SIO晶片203、該SPI ROM、該網路晶片、該音效晶片等的電力被恢復供電(S501)。再者,在步驟S501中,節電電子裝置10能夠進一步令記憶體電源控制器211切換,而將電力30c與記憶體控制器207以及主記憶體209形成通路。南橋晶片205進入電力供電中狀態(Poweron State)(S502)。接著,BIOS 40的程式碼40a讀取該旗標以檢查是否有被設定,如果為真的話(旗標被設定),則判斷電腦主機板20的前一個狀態是休眠到記憶體狀態,然後,程式碼40a使得南橋晶片205執行喚醒休眠到記憶體事件(S503)。再者,在步驟S503中,程式碼40a能夠進一步清除(Clear)該旗標值。接著,該視窗作業讀取主記憶體209將資料回存(Restore)(S504)。接著,電腦主機板20復原自休眠到記憶體狀態而喚醒恢復(S505)。
第四圖的S502、S504、S505等步驟皆是屬於處理自休眠到記憶體(Suspend to memory)事件的喚醒恢復的習知技藝,請注意到:本發明新增S501與S503等新步驟,如此能夠使得南橋晶片205與SIO晶片在斷電後,電腦主機板20依然能夠自休眠到記憶體狀態而喚醒恢復。
記憶單元210可採用電腦主機板20內建的CMOS記憶體,或是在筆記型電腦中內建的嵌入式控制器(Embedded Controller,EC),或是第二裝置103的內部暫存器。
本發明的節電電子裝置讓電腦主機板在休眠到記憶體(Suspend to memory)狀態時,為了進一步節電目的,而將南橋晶片與SIO晶片予以斷電,但本發明電腦主機板仍具有自S3狀態喚醒恢復的能力,此項特徵乃為本發明的優點與最大特色。
惟以上所述者,僅為本發明之較佳實施例,當不能用以限定本發明可實施之範圍,凡熟悉於本技藝人士所明顯可作變化與修飾,皆應視為不悖離本發明之實質內容。
10...節電電子裝置
20...電腦主機板
30...電源供應器
30a...第一恆備電力
30b...第二恆備電力
30c...電力
40...BIOS
40a...程式碼
101...第一裝置
103...第二裝置
103a...導通控制訊號
103b...記憶體電源控制訊號
1031...微控制器
1031a...內建記憶體
1033...緩啟動電路單元
1035...充電幫浦電路單元
105...電源開關
105a...電源開機訊號
201...系統電源
203...SIO晶片
205...南橋晶片
207...記憶體控制器
209...主記憶體
210...記憶單元
211...記憶體電源控制器
第一圖顯示本發明用於在待機休眠狀態下的電腦主機板的節電電子裝置的架構示意圖。
第二圖顯示依據第一圖的本發明具體實施例。
第三圖顯示本發明電腦主機板處理發生休眠到記憶體事件的流程圖。
第四圖顯示本發明電腦主機板處理自休眠到記憶體狀態而喚醒恢復的流程圖。
10...節電電子裝置
20...電腦主機板
30...電源供應器
30a...第一恆備電力
30b...第二恆備電力
30c...電力
40...BIOS
40a...程式碼
101...第一裝置
103...第二裝置
103a...導通控制訊號
103b...記憶體電源控制訊號
1031...微控制器
1031a...內建記憶體
1033...緩啟動電路單元
1035...充電幫浦電路單元
105...電源開關
105a...電源開機訊號
201...系統電源
203...SIO晶片
205...南橋晶片
207...記憶體控制器
209...主記憶體
210...記憶單元
211...記憶體電源控制器

Claims (25)

  1. 一種用於在待機休眠狀態下的電腦主機板的節電電子裝置,包括:一第一裝置,係受控於一第二裝置,以及係用於控制一第一恆備電力(Standby Power)是否與該電腦主機板的南橋晶片以及超級輸入輸出(Super Input Output,SIO)晶片形成通路或形成斷路;該第二裝置,係用來判斷當該電腦主機板係處於一休眠到記憶體(Suspend to memory)狀態時,令該第一裝置控制該第一恆備電力與該南橋晶片以及該SIO晶片形成斷路,以及係用來判斷當該電腦主機板係處於該休眠到記憶體狀態時,使得該電腦主機板的記憶體控制器與主記憶體是與一第二恆備電力形成通路,以及係用來接收由一電源開關所產生的電源開關訊號,以及係用於當接收到該電源開關訊號後,令該第一裝置控制該第一恆備電力與該南橋晶片以及該SIO晶片形成通路。
  2. 如申請專利範圍第1項所述之節電電子裝置,其中該休眠到記憶體狀態,係為先進組態和電源介面(Advanced Configuration and Power Interface,ACPI)的S3狀態。
  3. 如申請專利範圍第1項所述之節電電子裝置,進一步包括:一記憶體電源控制器,係用於切換該記憶體控制器與主記憶體的電力源,其中當該電腦主機板係處於該休眠到記憶體狀態時,該記憶體電源控制器係受控於該第二裝置,而將該電腦主機板的記憶體控制器與主記憶體的電力源切換至該第二恆備電力。
  4. 如申請專利範圍第1項所述之節電電子裝置,其中該第一恆備電力係來自於一電源供應器的恆備電力。
  5. 如申請專利範圍第1項所述之節電電子裝置,其中該第二恆備電力係來自於一電源供應器的恆備電力。
  6. 如申請專利範圍第1項所述之電子裝置,進一步包括:一充 電幫浦(Charge pump)電路單元。
  7. 如申請專利範圍第1項所述之節電電子裝置,進一步包括:一緩啟動(Soft Start)電路單元。
  8. 如申請專利範圍第1項所述之節電電子裝置,其中該節電電子裝置電子裝置,係整合於該超級輸入輸出(Super Input Output,SIO)晶片。
  9. 如申請專利範圍第1項所述之節電電子裝置,其中該第二裝置,係一微控制器或一特殊應用積體電路。
  10. 如申請專利範圍第1項所述之節電電子裝置,其中該第二裝置,係進一步用於複製該電源開關訊號並且輸出該複製電源開關訊號至該SIO晶片。
  11. 如申請專利範圍第10項所述之節電電子裝置,其中該第二裝置,係利用執行程式碼而控制該第二裝置的輸出埠的電壓位準,而複製出該電源開關訊號,並且輸出該複製電源開關訊號至該SIO晶片。
  12. 一種電腦主機板,包括:一南橋晶片,係電氣性連接於一第一裝置;一超級輸入輸出(Super Input Output,SIO)晶片,係電氣性連接於該第一裝置;該第一裝置,係受控於一第二裝置,以及係用於控制一第一恆備電力(Standby Power)是否與該南橋晶片以及該SIO晶片形成通路或形成斷路;該第二裝置,係用來判斷當該電腦主機板係處於一休眠到記憶體(Suspend to memory)狀態,令該第一裝置控制該第一恆備電力與該南橋晶片以及該SIO晶片形成斷路,以及係用來判斷當該電腦主機板係處於該休眠到記憶體狀態時,使得該電腦主機板的記憶體控制器與主記憶體是與一第二恆備電力形成通路,以及係用來接收由一電源開關所產生的電源開關訊號,以及係用於當接收到該電源開關訊號後,令該第一裝置控制該第一恆備電力與該南橋晶片以及該SIO晶片形成通路; 一基本輸入輸出系統(BIOS),係至少包括一程式碼,其係用於當該電腦主機板係處於該休眠到記憶體狀態時,儲存一旗標於一記憶單元,以及該程式碼係用於當該南橋晶片以及該SIO晶片被恢復供電時,檢查該旗標判斷該電腦主機板的前一個狀態是否進入該休眠到記憶體狀態,如果為真,則執行自該休眠到記憶體狀態的喚醒恢復。
  13. 如申請專利範圍第12項所述之電腦主機板,其中該休眠到記憶體狀態,係為先進組態和電源介面(Advanced Configuration and Power Interface,ACPI)的S3狀態。
  14. 如申請專利範圍第12項所述之電腦主機板,進一步包括:一記憶體電源控制器,係用於切換該記憶體控制器與主記憶體的電力源,其中當該電腦主機板係處於該休眠到記憶體狀態時,該記憶體電源控制器係受控於該第二裝置,而將該電腦主機板的記憶體控制器與主記憶體的電力源切換至該第二恆備電力。
  15. 如申請專利範圍第12項所述之電腦主機板,進一步包括:一充電幫浦(Charge pump)電路單元。
  16. 如申請專利範圍第12項所述之電腦主機板,進一步包括:一緩啟動(Soft Start)電路單元。
  17. 如申請專利範圍第12項所述之電腦主機板,其中該第一裝置與該第二裝置,係整合於該超級輸入輸出(Super Input Output,SIO)晶片。
  18. 如申請專利範圍第12項所述之電腦主機板,其中該第二裝置,係一微控制器或一特殊應用積體電路。
  19. 如申請專利範圍第12項所述之電腦主機板,其中該第二裝置,係進一步用於複製該電源開關訊號並且輸出該複製電源開關訊號至該電腦主機板的超級輸入輸出(Super Input Output,SIO)晶片。
  20. 如申請專利範圍第19項所述之電腦主機板,其中該第二裝置,係利用執行程式碼而控制該第二裝置的輸出埠的電壓位準,而複製出該電源開關訊號,並且輸出該複製電源開關訊號 至該SIO晶片。
  21. 如申請專利範圍第12項所述之電腦主機板,其中該記憶單元,係為該電腦主機板內建的CMOS記憶體或是一筆記型電腦中內建的嵌入式控制器(Embedded Controller,EC)或是該第二裝置的內部暫存器。
  22. 一種電腦主機板,包括:一基本輸入輸出系統(BIOS),係至少包括一程式碼,其係用於當該電腦主機板係處於休眠到記憶體(Suspend to memory)狀態時,儲存一旗標於一記憶單元,以及該程式碼係用於當一南橋晶片以及一SIO晶片被恢復供電時,檢查該旗標判斷該電腦主機板的前一個狀態是否進入該休眠到記憶體狀態,如果為真,則執行自該休眠到記憶體狀態的喚醒恢復。
  23. 如申請專利範圍第22項所述之電腦主機板,其中該休眠到記憶體狀態,係為先進組態和電源介面(Advanced Configuration and Power Interface,ACPI)的S3狀態。
  24. 如申請專利範圍第22項所述之電腦主機板,其中該記憶單元,係為該電腦主機板內建的CMOS記憶體或是一筆記型電腦中內建的嵌入式控制器(Embedded Controller,EC)或是該第二裝置的內部暫存器。
  25. 如申請專利範圍第22項所述之電腦主機板,進一步包括:一記憶體電源控制器,以及係用於切換該記憶體控制器與主記憶體的電力源,其中當該電腦主機板係處於該休眠到記憶體狀態時,該記憶體電源控制器係用於將該電腦主機板的該記憶體控制器與主記憶體的電力源切換至一恆備電力,藉此該記憶體控制器與該主記憶體的電力仍維持著。
TW098120188A 2009-04-10 2009-06-17 A power saving electronic device for a computer motherboard in a standby dormant state and a computer motherboard TWI464571B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US12/422,118 US8132032B2 (en) 2009-04-10 2009-04-10 Electronic device for reducing power consumption during sleep mode of computer motherboard and motherboard thereof

Publications (2)

Publication Number Publication Date
TW201037504A TW201037504A (en) 2010-10-16
TWI464571B true TWI464571B (zh) 2014-12-11

Family

ID=41335449

Family Applications (2)

Application Number Title Priority Date Filing Date
TW098120188A TWI464571B (zh) 2009-04-10 2009-06-17 A power saving electronic device for a computer motherboard in a standby dormant state and a computer motherboard
TW098121493A TW201003378A (en) 2009-04-10 2009-06-26 Power saving electronic device for computer main board and the computer main board thereof

Family Applications After (1)

Application Number Title Priority Date Filing Date
TW098121493A TW201003378A (en) 2009-04-10 2009-06-26 Power saving electronic device for computer main board and the computer main board thereof

Country Status (6)

Country Link
US (1) US8132032B2 (zh)
EP (1) EP2239647B1 (zh)
JP (1) JP5165652B2 (zh)
CN (1) CN101859173B (zh)
DE (1) DE202009011250U1 (zh)
TW (2) TWI464571B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI768373B (zh) * 2020-06-12 2022-06-21 宏碁股份有限公司 記憶體儲存裝置的電源控制方法與記憶體儲存系統

Families Citing this family (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102008054601A1 (de) * 2008-12-14 2010-06-24 Getac Technology Corp. Festplattentemperaturüberwachungseinrichtung und Festplattentemperaturüberwachungsverfahren
US20100332870A1 (en) * 2009-06-25 2010-12-30 Micro-Star International Co., Ltd. Electronic device for reducing power consumption of computer motherboard and motherboard thereof
CN102136791A (zh) * 2010-01-22 2011-07-27 环旭电子股份有限公司 电源控制电路
CN102314209B (zh) * 2010-07-06 2014-08-27 南京亚士德科技有限公司 主机板电源控制电路
TWM412423U (en) * 2010-08-13 2011-09-21 Micro Star Int Co Ltd Computer motherboard for reducing power consumption during sleep mode
CN201780549U (zh) * 2010-08-16 2011-03-30 鸿富锦精密工业(深圳)有限公司 多状态开关控制装置及系统
CN102375522A (zh) * 2010-08-27 2012-03-14 鸿富锦精密工业(深圳)有限公司 电子装置供电系统
CN102566656A (zh) * 2010-12-20 2012-07-11 鸿富锦精密工业(深圳)有限公司 计算机主板
US10042650B2 (en) * 2011-03-23 2018-08-07 Lenovo (Beijing) Co., Ltd. Computer startup method, startup apparatus, state transition method and state transition apparatus
CN102799252A (zh) * 2011-05-26 2012-11-28 华硕电脑股份有限公司 电脑装置及其电源产生器
CN102360244A (zh) * 2011-09-28 2012-02-22 深圳市卓怡恒通电脑科技有限公司 用于延长电脑待机时间的待机方法
TWI459289B (zh) * 2012-01-03 2014-11-01 Sk Hynix Inc Embedded memory card control system with no power sleep mode and its embedded memory card
CN103197750B (zh) * 2012-01-09 2015-10-28 爱思开海力士有限公司 内嵌式记忆卡控制系统及其内嵌式记忆卡
JP5975662B2 (ja) * 2012-02-06 2016-08-23 キヤノン株式会社 画像形成装置及び画像形成装置の制御方法
CN103455127B (zh) * 2012-05-29 2016-02-03 国基电子(上海)有限公司 电源监控装置、电子装置及其电源监控方法
CN103885861A (zh) * 2012-12-22 2014-06-25 鸿富锦精密工业(武汉)有限公司 用于电子装置启动测试的测试装置
US9268699B2 (en) * 2013-06-03 2016-02-23 Samsung Electronics Co., Ltd. Dynamic cache allocation in a solid state drive environment
CN104345850B (zh) * 2013-08-09 2018-05-08 瑞祺电通股份有限公司 智能型自动开机装置
US9891696B2 (en) 2014-10-03 2018-02-13 Google Llc Intelligent device wakeup
CN105652995A (zh) * 2014-11-13 2016-06-08 鸿富锦精密工业(武汉)有限公司 主板供电电路
TWI547796B (zh) * 2014-11-13 2016-09-01 鴻海精密工業股份有限公司 主機板供電電路
CN105700654B (zh) * 2014-11-28 2020-04-17 鸿富锦精密工业(武汉)有限公司 电子设备及防止带电操作主机板的电路
CN104539018B (zh) * 2014-12-26 2017-12-22 英华达(上海)科技有限公司 电子装置及省电方法
TWI563373B (en) * 2015-03-20 2016-12-21 Giga Byte Tech Co Ltd Motherboard with backup power
CN106155250B (zh) * 2015-04-17 2019-08-06 鸿富锦精密工业(武汉)有限公司 电脑回复电路
CN107807728B (zh) * 2016-09-09 2020-07-21 佛山市顺德区顺达电脑厂有限公司 关机放电系统
KR101972917B1 (ko) * 2018-12-26 2019-04-26 (주)엠텍정보 컴퓨터 유휴자원에 따라 자동으로 레지스트리 설정 값을 제어하는 에너지 절감 방법
CN110570644B (zh) * 2019-09-24 2020-09-22 广州华端科技有限公司 遥控装置
TWI788759B (zh) * 2020-08-27 2023-01-01 瑞昱半導體股份有限公司 用於電源管理的擴充基座
TWI821949B (zh) * 2022-03-17 2023-11-11 茂達電子股份有限公司 電池充電器的節電系統

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6308278B1 (en) * 1997-12-29 2001-10-23 Intel Corporation Supplying standby voltage to memory and wakeup circuitry to wake a computer from a low power mode
US6446213B1 (en) * 1997-09-01 2002-09-03 Kabushiki Kaisha Toshiba Software-based sleep control of operating system directed power management system with minimum advanced configuration power interface (ACPI)-implementing hardware
US7489579B2 (en) * 2006-01-25 2009-02-10 Via Technologies, Inc. Device and method for controlling refresh rate of memory
TW200907659A (en) * 2007-08-15 2009-02-16 Via Tech Inc Method and device for adjusting data transmission rate and computer system with the same function

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10149236A (ja) * 1996-11-15 1998-06-02 Nec Corp ハイバーネーションリカバリー方法
JPH11161385A (ja) * 1997-11-28 1999-06-18 Toshiba Corp コンピュータシステムおよびそのシステムステート制御方法
JP3851736B2 (ja) * 1999-01-12 2006-11-29 株式会社東芝 電子機器およびそのシステム起動方法
TW448352B (en) * 1999-09-06 2001-08-01 Via Tech Inc Power-saving device and method for suspend to RAM
JP2003196096A (ja) * 2001-12-07 2003-07-11 Internatl Business Mach Corp <Ibm> コンピュータシステム、その起動制御方法及びプログラム
JP3777136B2 (ja) * 2002-04-01 2006-05-24 インターナショナル・ビジネス・マシーンズ・コーポレーション コンピュータ装置、データのデッドコピー方法、プログラム、コンピュータ装置の稼動方法
TWI224728B (en) * 2002-10-03 2004-12-01 Via Tech Inc Method and related apparatus for maintaining stored data of a dynamic random access memory
US20050044449A1 (en) * 2003-08-19 2005-02-24 Dunstan Robert A. Power button and device wake event processing methods in the absence of AC power
US7089433B2 (en) * 2003-09-26 2006-08-08 Dell Products L.P. Method and system for operating system quiescent state
US8194692B2 (en) * 2004-11-22 2012-06-05 Via Technologies, Inc. Apparatus with and a method for a dynamic interface protocol
JP2007133564A (ja) * 2005-11-09 2007-05-31 Canon Inc 情報処理装置
JP2007249660A (ja) * 2006-03-16 2007-09-27 Toshiba Corp 情報処理装置およびシステムステート制御方法
JP4459946B2 (ja) * 2006-11-21 2010-04-28 レノボ・シンガポール・プライベート・リミテッド 携帯式コンピュータおよび動作モードの制御方法
US20090106573A1 (en) * 2007-10-18 2009-04-23 Inventec Corporation Power saving method

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6446213B1 (en) * 1997-09-01 2002-09-03 Kabushiki Kaisha Toshiba Software-based sleep control of operating system directed power management system with minimum advanced configuration power interface (ACPI)-implementing hardware
US6308278B1 (en) * 1997-12-29 2001-10-23 Intel Corporation Supplying standby voltage to memory and wakeup circuitry to wake a computer from a low power mode
US7489579B2 (en) * 2006-01-25 2009-02-10 Via Technologies, Inc. Device and method for controlling refresh rate of memory
TW200907659A (en) * 2007-08-15 2009-02-16 Via Tech Inc Method and device for adjusting data transmission rate and computer system with the same function

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI768373B (zh) * 2020-06-12 2022-06-21 宏碁股份有限公司 記憶體儲存裝置的電源控制方法與記憶體儲存系統

Also Published As

Publication number Publication date
CN101859173A (zh) 2010-10-13
DE202009011250U1 (de) 2009-11-19
TW201037504A (en) 2010-10-16
JP2010250792A (ja) 2010-11-04
EP2239647A2 (en) 2010-10-13
CN101859173B (zh) 2013-06-26
EP2239647A3 (en) 2011-10-26
US8132032B2 (en) 2012-03-06
JP5165652B2 (ja) 2013-03-21
TW201003378A (en) 2010-01-16
EP2239647B1 (en) 2014-11-26
US20100262849A1 (en) 2010-10-14

Similar Documents

Publication Publication Date Title
TWI464571B (zh) A power saving electronic device for a computer motherboard in a standby dormant state and a computer motherboard
EP2267575B1 (en) Electronic device for reducing power consumption of computer motherboard and motherboard thereof
CN101470509B (zh) 计算机系统的控制方法、该计算机系统及笔记本电脑
JP3168471U (ja) サスペンド中の電力消費削減が可能なコンピューターマザーボード
US8707066B2 (en) Method and apparatus for a zero voltage processor sleep state
JP3974510B2 (ja) コンピュータ装置、電力管理方法、およびプログラム
JP4515093B2 (ja) Cpuのパワーダウン方法及びそのための装置
JP3150567U (ja) コンピューターマザーボードのシャットダウン時の電力消費を減少させる電子装置
TWI438615B (zh) 電源管理方法及相關裝置
US20110131427A1 (en) Power management states
JP2011523149A (ja) スリーププロセッサ
JP5885881B2 (ja) コンピューティングデバイスにおける電源オフ状態の実施
TWI482012B (zh) 電腦及其喚醒方法
CN111741518A (zh) 一种WiFi芯片电路及WiFi装置
TW200928982A (en) Host device and computer system for reducing power consumption in graphic cards
US20120278542A1 (en) Computer system and sleep control method thereof
CN112947738A (zh) 一种智能终端电源系统及智能终端待机、唤醒方法
TWI783163B (zh) 電源調控裝置、電腦系統及其相關電源調控方法
TW541453B (en) Power saving device for computer and method thereof
TWI432952B (zh) 電源管理方法及電腦系統
TWI501073B (zh) 電腦裝置及通用連接埠模組的供電方法
CN116705088A (zh) 上掉电控制电路、上电控制方法、带sram的外设和电子设备
TWI454936B (zh) 開機方法
KR20080063672A (ko) 전원 제어 장치 및 방법
TW201232247A (en) System and method for controlling a server to sleep or awake