CN101859173B - 待机休眠状态下的计算机主机板的节电装置及其主机板 - Google Patents

待机休眠状态下的计算机主机板的节电装置及其主机板 Download PDF

Info

Publication number
CN101859173B
CN101859173B CN2009101657804A CN200910165780A CN101859173B CN 101859173 B CN101859173 B CN 101859173B CN 2009101657804 A CN2009101657804 A CN 2009101657804A CN 200910165780 A CN200910165780 A CN 200910165780A CN 101859173 B CN101859173 B CN 101859173B
Authority
CN
China
Prior art keywords
main frame
computer main
frame panel
memory
power
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN2009101657804A
Other languages
English (en)
Other versions
CN101859173A (zh
Inventor
陈仲文
叶俊德
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Micro Star International Co Ltd
Original Assignee
Micro Star International Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Micro Star International Co Ltd filed Critical Micro Star International Co Ltd
Publication of CN101859173A publication Critical patent/CN101859173A/zh
Application granted granted Critical
Publication of CN101859173B publication Critical patent/CN101859173B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3287Power saving characterised by the action undertaken by switching off individual functional units in the computer system
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/50Reducing energy consumption in communication networks in wire-line communication networks, e.g. low power modes or reduced link rate

Abstract

本发明揭示了一种待机休眠状态下的计算机主机板的节电装置及其主机板。计算机主机板在休眠到存储器(Suspend to memory)状态,例如先进组态和电源接口(Advanced Configuration and Power Interface,ACPI)的S3状态时,节电电子装置会致使计算机主机板的南桥芯片与超级输入输出(SuperInput Output,SIO)芯片强迫断电,以节省电力。当使用者按下电源开关后,节电电子装置才将备用电力导通连接至的南桥芯片与SIO芯片,同时计算机主机板仍具有自S3状态唤醒恢复的能力。

Description

待机休眠状态下的计算机主机板的节电装置及其主机板
技术领域
本发明涉及一种具有节电功能的计算机主机板,特别是涉及一种计算机主机板在休眠到存储器(Suspend to memory)状态时,强迫南桥芯片与超级输入输出(Super Input Output,SIO)芯片断电,以节省电力。
背景技术
现有的计算机主机板当系统进入先进组态和电源接口(AdvancedConfiguration and Power Interface,ACPI)S3(Suspend to Memory)的待机休眠状态时,虽然现有的计算机主机板已进入省电模式,但现有的计算机主机板还是有部分的芯片会持续耗电,例如包括:主存储器,南桥芯片,北桥芯片,超级输入输出(Super Input Output,SIO)芯片,存储器控制器等都会耗电,甚至于CPU亦会耗电,无法进一步有效降低电源损耗。现有的计算机主机板如果要实现省电,均是通过个别的控制将耗电的零部件其输入电源部分关闭,甚至仅将耗电零部件通过程控,使其进入睡眠模式以便降低耗电,但是南桥芯片是控制ACPI,SIO芯片是控制开关机,两者都无法在待机休眠状态下被关闭。使用不同的芯片组(chipset)的计算机主机板其设计方法均有所不同,且需考虑计算机主机板上不同的零部件,而分别设计不同的控制方式,不仅复杂且增加成本,更无法套用至其它的设计,造成设计时耗费的人力较多且开发时间冗长,使得成本相对提高。
美国专利US6,266,776「ACPI睡眠控制(ACPI Sleep Control)」揭示了当内部电池(Internal battery)或外部电源供应器(External power supply)的状态发生改变时,该改变可被内嵌式控制器检测到,该改变利用电源管理事件讯号(Power Management Event Signal,POWER_PME)以及SCI中断(Interrupt),使操作系统因而被通知到该改变,操作系统的目前系统状态(Current systemstate)因而变换到另一个系统状态。美国专利US6,266,776并无揭示在ACPI的S3状态时,进一步至少致使计算机主机板的南桥芯片与SIO芯片断电,以节省电力。
本发明鉴于上述现有的计算机主机板的缺失,提出了一种用于在待机休眠状态下的计算机主机板的节电电子装置,可解决上述缺失。
发明内容
本发明的第一目的是提供一种节电电子装置,用来减少计算机主机板在休眠到存储器(Suspend to memory)状态时的耗电量。
本发明的第二目的是提供一种计算机主机板,在休眠到存储器(Suspendto memory)状态时,会致使计算机主机板的南桥芯片与超级输入输出(SuperInput Output,SIO)芯片断电,以节省电力。
为实现本发明上述第一目的,本发明提供一种用于在待机休眠状态下的计算机主机板的节电电子装置,其包括:第一装置受控于一第二装置,以及用于控制一第一备用电力(Standby Power)是否与该计算机主机板的南桥芯片以及超级输入输出(Super Input Output,SIO)芯片形成通路或形成断路;该第二装置用来判断当该计算机主机板处于该休眠到存储器(Suspend tomemory)状态时,令该第一装置控制该第一备用电力与该南桥芯片以及该SIO芯片形成断路,同时发出存储器电源控制讯号,藉由存储器电源控制器的切换,让计算机主机板的存储器控制器、主存储器与第二备用电力形成通路,而保持有电的状态,计算机主机板将会进入待机休眠模式;以及用来接收由一电源开关所产生的电源开关讯号,以及用于当接收到该电源开关讯号后,令该第一装置控制该第一备用电力与该南桥芯片以及该SIO芯片形成通路。
为实现本发明上述第二目的,本发明提供一种计算机主机板,其包括:南桥芯片电连接于一第一装置;超级输入输出(Super Input Output,SIO)芯片电连接于该第一装置;该第一装置受控于一第二装置,以及用于控制一第一备用电力(Standby Power)是否与该南桥芯片以及该SIO芯片形成通路或形成断路;该第二装置用来判断当该计算机主机板处于该休眠到存储器(Suspend to memory)状态时,令该第一装置控制该第一备用电力与该南桥芯片以及该SIO芯片形成断路,同时发出存储器电源控制讯号,藉由存储器电源控制器的切换,让计算机主机板的存储器控制器、主存储器与第二备用电力形成通路,而保持有电的状态,计算机主机板将会进入待机休眠模式;以及用来接收由一电源开关所产生的电源开关讯号,以及用于当接收到该电源开关讯号后,令该第一装置控制该第一备用电力与该南桥芯片以及该SIO芯片形成通路;基本输入输出系统(BIOS)至少包括一程序代码,其用于当该计算机主机板处于该休眠到存储器状态时,储存标志于存储单元,以及该程序代码用于当该南桥芯片以及该SIO芯片被恢复供电时,检查该标志判断该计算机主机板的前一个状态是否进入该休眠到存储器状态,如果为真,则执行自该休眠到存储器(Suspend to memory)状态的唤醒恢复。
为对本发明的构造、特征及其使用功效有更深一层的认识与了解,现举较佳的可行实施例并结合附图详细说明如下。
附图说明
图1显示本发明用于在待机休眠状态下的计算机主机板的节电电子装置的架构示意图。
图2显示依据图1的本发明具体实施例。
图3显示本发明计算机主机板处理发生休眠到存储器事件的流程图。
图4显示本发明计算机主机板处理自休眠到存储器状态而唤醒恢复的流程图。
附图符号说明
10     节电电子装置
20     计算机主机板
30     电源供应器
30a    第一备用电力
30b    第二备用电力
30c    电力
40     BIOS
40a    程序代码
101    第一装置
103    第二装置
103a   导通控制讯号
103b   存储器电源控制讯号
1031   微控制器
1031a  内建存储器
1033   缓启动电路单元
1035   充电泵浦电路单元
105    电源开关
105a   电源开机讯号
201    系统电源
203    SIO芯片
205    南桥芯片
207    存储器控制器
209    主存储器
210    存储单元
211    存储器电源控制器
具体实施方式
请参见图1、图2。为了揭示本发明的方便性与易于了解的目的,在图1、图2中,计算机主机板20只绘出与本发明直接相关的硬件部件,然而属于计算机主机板20的其它部件由于与本发明并无直接关联,则省略绘出。节电电子装置10能够应用于计算机主机板20其进入休眠到存储器(Suspendto memory)状态的节电处理,例如符合先进组态和电源接口(AdvancedConfiguration and Power Interface,ACPI)规范的计算机主机板,其进入S3(Suspend to RAM)状态。本领域的技术人员均了解,现有的计算机主机在ACPI的S3(Suspend to RAM)状态时,现有的计算机主机的一部份电子仍会消耗备用电力,例如:串行外围接口(Serial Peripheral Interface,SPI)ROM(只读存储器)、网络芯片(LAN Chip)、音效芯片(Audio Chip)、南桥芯片、以及超级输入输出(Super Input Output,SIO)芯片仍会消耗备用电力。对照于本发明,具备节电电子装置10的计算机主机板20在进入ACPI的S3状态后,节电电子装置10会关闭南桥芯片205与SIO芯片203的供电。再者,当计算机主机板20将南桥芯片205、SIO芯片203、SPI ROM、网络芯片、音效芯片等设计成共同使用一个相同电力源时,节电电子装置10便能够进一步关闭SPI ROM、网络芯片、音效芯片等的供电。请注意到:此时,计算机主机板20的节电电子装置10、存储器控制器207、以及主存储器209等仍然维持电力的供应。
请参见下列的比较表,分别比较现有的计算机主机板与本发明计算机主机板20在ACPI的S3状态时消耗备用电力的情形:
  电子零件名称   现有的计算机主机板是否消耗备用电力   本发明计算机主机板是否消耗备用电力
  存储器控制器   是   是
  主存储器   是   是
  南桥芯片   是   否
  SIO芯片   是   否
  网络芯片   是   否
  音效芯片   是   否
  SPI ROM   是   否
  节电电子装置10   否   是
从上述的比较表来看,具备节电电子装置10的计算机主机板20确实地比现有的计算机主机板能够尽量地将耗电量下降,甚至于克服了现有的计算机主机无法在S3状态下,关闭南桥芯片与SIO芯片的电力的缺点。
本发明的节电电子装置10能够减少计算机主机板20在休眠到存储器(Suspend to memory)状态下,其等待唤醒的耗电量,例如计算机主机板20在ACPI的S3状态下,电子装置10包括第一装置101与第二装置103,兹分别说明如下内文。
为了配合节电电子装置10,本发明的计算机主机板20的存储器控制器(Memory Controller)207以及主存储器(Main Memory)209的电力源是经由存储器电源控制器211的切换,而在第二备用电力30b与电力30c之间选择其中一个。存储器电源控制器211是受控于第二装置103。电力30c的具体范例可采用系统电源201的电力,例如:5V或3V或5VSB或3VSB或3.3VSB。第二备用电力30b的具体范例可采用电源供应器30的备用电力,例如5V备用电力(5V Standby Power)或3V备用电力或3.3V备用电力。主存储器209的具体部件例如可采用DDR或DDR2或DDR3等随机存储器模块(SIMM)。
第一装置101的主要功能是用来控制第一备用电力30a(Standby Power)至少与南桥芯片205、SIO芯片203是否形成通路或形成断路。第一装置101的具体部件可采用场效晶体管(MOSFET),例如采用N-MOS场效晶体管或P-MOS场效晶体管。通过第二装置103对该场效晶体管的栅极(Gate)的控制,能够实现对第一备用电力30a与南桥芯片205、SIO芯片203等形成通路或形成断路的控制目的。
电源供应器30的具体范例可采用ATX电源供应器。第一备用电力30a的具体范例可采用该ATX电源供应器的备用电力,例如5V备用电力(5VStandby Power)或3V备用电力或3.3V备用电力。以N-MOS场效晶体管为例,第二装置103的其中一个讯号输出端连接于栅极,漏极连接于第一备用电力30a,源极分别连接于南桥芯片205与SIO芯片203的电源接脚。
再者,该N-MOS场效晶体管源极进一步分别连接于该SPI ROM、该网络芯片、该音效芯片等的电源接脚。
第二装置103的功能分述如下。第二装置103的第一项功能是用来接收由电源开关105所产生的电源开关讯号105a,以及用于当接收到电源开关讯号105a后,令第一装置101控制第一备用电力30a至少与南桥芯片205、SIO芯片203形成通路。
具体实施第二装置103的主要部件至少包括有微控制器1031。当微控制器1031接收到电源开关讯号105a后,微控制器1031对该N-MOS场效晶体管101的栅极输出导通控制讯号103a,而使得该N-MOS场效晶体管101导通,如此致使第一备用电力30a与南桥芯片205、SIO芯片203形成通路。
再者,该SPI ROM、该网络芯片、该音效芯片等亦恢复电力供应。
第二装置103的第二项功能是用来判断当计算机主机板20处于休眠到存储器(Suspend to memory)状态时,令第一装置101控制第一备用电力30a至少与南桥芯片205、SIO芯片203等形成断路。同时,第二装置103会发出一个存储器电源控制讯号103b,并输出给存储器电源控制器211,第二装置103令存储器电源控制器211将第二备用电力30b切换给存储器控制器(Memory Controller)207以及主存储器(Main Memory)209使用,如此使得存储器控制器207以及主存储器209仍维持着电力,不被断电。
现说明第二装置103的第二项功能的具体范例。微控制器1031接收来自于南桥芯片205的SLP_S3、SLP_S5等讯号,便能够判断计算机主机板20是否处于ACPI的S3状态,如果为真的话,则微控制器1031令该N-MOS场效晶体管101呈截止,如此使得第一备用电力30a与南桥芯片205、SIO芯片203等形成断路。
同时,微控制器1031判断出计算机主机板20是处于ACPI的S3状态的话,微控制器1031输出存储器电源控制讯号103b给存储器电源控制器211,接着,存储器电源控制器211立即进行切换,将第二备用电力30b与存储器控制器207以及主存储器209形成通路,如此使得在ACPI的S3状态下,存储器控制器207以及主存储器209仍维持着电力,不被断电。
再者,该SPI ROM、该网络芯片、该音效芯片等亦皆与第一备用电力30a形成断路。
再者,第二装置103的第三项功能是当接收到电源开关讯号105a后,然后,复制电源开关讯号105a,并且输出复制的电源开关讯号105a’至计算机主机板20的SIO芯片203。
现说明第二装置103的第三项功能的实施例。微控制器1031当接收到电源开关讯号105a后,藉由内建于微控制器1031的电源开关讯号复制电路(图未显示)复制电源开关讯号105a,然后输出复制的电源开关讯号105a’至计算机主机板20的SIO芯片203。或者,微控制器1031当接收到电源开关讯号105a后,藉由微控制器1031执行程序的方式,来控制微控制器1031的输出端口(Output port)的电压电平,使得该输出端口输出复制的电源开关讯号105a’至计算机主机板20的SIO芯片203。
获得第一备用电力30a供应后的计算机主机板20,会产生RSMRST讯号(RSMRST讯号例如由第二装置103或SIO芯片203产生),并且传输给南桥芯片205。第二装置103会等待一个预定时间,这个预定时间的长度是取决于等待直到计算机主机板20已经完成产生RSMRST讯号所需要的时间,例如:预定时间可实行为100ms。
微控制器103I令该N-MOS场效晶体管导通后,随即等待(Wait)100ms预定时间,过完100ms后(计算机主机板20已经完成产生RSMRST讯号),微控制器1031即产生电源开关讯号105a’,并且将电源开关讯号105a’传输给SIO芯片203。当SIO芯片203接收到电源开关讯号105a’后,计算机主机板205便可执行自S3状态恢复S0状态的后续程序。
由于,导通后的该N-MOS场效晶体管如果瞬间流入过大电流,则可能会使得该N-MOS场效晶体管发生负载过大而烧毁,本发明可增设缓启动(Soft Start)电路单元1033,用来避免烧毁该N-MOS场效晶体管发生此种情况。缓启动电路单元1033可实行相关现有的电路手段来予以实现。
再者,为了提高控制电压,以便能够使用成本较为便宜的场效晶体管,本发明可增设充电泵浦(Charge pump)电路单元1035。充电泵浦电路单元1035可实行相关现有的电路手段来予以实现。
本发明的第二装置103亦可实行特殊应用集成电路(Application SpecificIntegrated Circuit,ASIC)来予以实现。
上述的南桥芯片205、SIO芯片203、存储器控制器207、主存储器209等皆可直接采用对应的现有的部件。
上述的存储器电源控制器211可直接采用现有的电子式切换开关或现有的电子式切换电路。
本发明的节电电子装置10可实行设置于计算机主机板20上,或者,本发明的节电电子装置10可实行整合于计算机主机板20的SIO芯片203。
系统电源201的具体范例可实行来自于计算机主机板20的ATX电源接口(连接器)的电力源,而ATX电源接口是藉由电源线电缆与电源供应器30连接。
微控制器1031的内建存储器1031a可作为固件使用,内建存储器1031a可用来储存执行上述第一、二、三项功能的程序代码。再者,微控制器1031可通过SM总线(SM Bus)来与南桥芯片205连接,因此,微控制器1031的新固件的更新即可通过该SM总线来完成。
为了配合节电电子装置10切断南桥芯片205与SIO芯片的电力供应的因素使然,本发明的计算机主机板20的基本输入输出系统(BIOS)40增设了程序代码40a。程序代码40a用于当计算机主机板20处于休眠到存储器(Suspend to memory)状态时,储存标志(Flag)于一存储单元;并且,程序代码40a用于当南桥芯片205以及SIO芯片203被恢复供电时,检查该标志,来判断计算机主机板20的前一个状态是否进入休眠到存储器状态,如果为真,则执行自休眠到存储器状态的唤醒恢复。
请参见图3,当计算机主机板20发生休眠到存储器(Suspend to memory)事件(Event)时(例如ACPI的S3事件),窗口(例如:微软公司(MicrosoftTM)的WindowsTM)操作系统将数据储存至主存储器209(S401)。接着,BIOS 40的程序代码40a储存标志(Flag)于存储单元210(S402)。接着,该窗口操作系统通知南桥芯片205发生休眠到存储器事件(S403)。接着,南桥芯片205软关闭(Soft shut down)电源供应器30,但是,南桥芯片205、SIO芯片203、该SPI ROM、该网络芯片、该音效芯片等的电力未被切断(S404)。接着,节电电子装置10运作上述的节电功能,使得南桥芯片205、SIO芯片203、该SPI ROM、该网络芯片、该音效芯片等的电力被切断。通过存储器电源控制讯号103b,令存储器电源控制器211切换到第二备用电力30b,让存储器控制器207以及主存储器209仍保持有电的状态(S405)。
接着,计算机主机板20完成进行S3状态(S406)。
图3的S401、S403、S404、S406等步骤皆是属于处理发生S3事件的现有技术,请注意到:本发明新增S402与S405等新步骤,如此能够使得计算机主机板20更为节电,并且能够记录到计算机主机板20其已发生S3事件。
请参见图4,当使用者按压下电源开关105时,计算机主机板20发生自休眠到存储器(Suspend to memory)状态而唤醒恢复的事件,例如计算机主机板20发生自ACPI的S3状态而唤醒恢复至S0的事件,此时,节电电子装置10运作上述的恢复电力功能,使得南桥芯片205、SIO芯片203、该SPI ROM、该网络芯片、该音效芯片等的电力被恢复供电(S501)。再者,在步骤S501中,节电电子装置10能够进一步令存储器电源控制器211切换,而将电力30c与存储器控制器207以及主存储器209形成通路。南桥芯片205进入电力供电中状态(Poweron State)(S502)。接着,BIOS 40的程序代码40a读取该标志以检查是否有被设定,如果为真的话(标志被设定),则判断计算机主机板20的前一个状态是休眠到存储器状态,然后,程序代码40a使得南桥芯片205执行唤醒休眠到存储器事件(S503)。再者,在步骤S503中,程序代码40a能够进一步清除(Clear)该标志值。接着,该窗口作业读取主存储器209将数据回存(Restore)(S504)。接着,计算机主机板20复原自休眠到存储器状态而唤醒恢复(S505)。
图4的S502、S504、S505等步骤皆是属于处理自休眠到存储器(Suspendto memory)事件的唤醒恢复的现有技术,请注意到:本发明新增S501与S503等新步骤,如此能够使得南桥芯片205与SIO芯片在断电后,计算机主机板20依然能够自休眠到存储器状态而唤醒恢复。
存储单元210可采用计算机主机板20内建的CMOS存储器,或是在笔记型计算机中内建的嵌入式控制器(Embedded Controller,EC),或是第二装置103的内部缓存器。
本发明的节电电子装置让计算机主机板在休眠到存储器(Suspend tomemory)状态时,为了进一步节电目的,而将南桥芯片与SIO芯片予以断电,但本发明计算机主机板仍具有自S3状态唤醒恢复的能力,此特征为本发明的优点与最大特色。
以上所述为本发明的较佳实施例,而不能用以限定本发明可实施的范围,本领域的技术人员在不悖离本发明的实质内容的前提下可对其作若干的变化与修饰。

Claims (24)

1.一种用于在待机休眠状态下的计算机主机板的节电电子装置,包括:
一第一装置,受控于一第二装置,以及用于控制一第一备用电力是否与该计算机主机板的南桥芯片以及超级输入输出芯片形成通路或形成断路;以及
该第二装置,用来判断当该计算机主机板处于一休眠到存储器状态时,令该第一装置控制该第一备用电力与该南桥芯片以及该超级输入输出芯片形成断路,以及用来判断当该计算机主机板处于该休眠到存储器状态时,使得该计算机主机板的存储器控制器与主存储器是与一第二备用电力形成通路,以及用来接收由一电源开关所产生的电源开关讯号,以及用于当接收到该电源开关讯号后,令该第一装置控制该第一备用电力与该南桥芯片以及该超级输入输出芯片形成通路,
其中,该计算机主机板的基本输入输出系统当该计算机主机板处于该休眠到存储器状态时,储存一标志于一存储单元,以及当该南桥芯片以及该超级输入输出芯片被恢复供电时,检查该标志判断该计算机主机板的前一个状态是否进入该休眠到存储器状态,如果为真,则执行自该休眠到存储器状态的唤醒恢复。
2.如权利要求1所述的节电电子装置,其中该休眠到存储器状态,为先进组态和电源界面的S3状态。
3.如权利要求1所述的节电电子装置,进一步包括:一存储器电源控制器,用于切换该存储器控制器与主存储器的电力源,其中当该计算机主机板处于该休眠到存储器状态时,该存储器电源控制器受控于该第二装置,而将该计算机主机板的存储器控制器与主存储器的电力源切换至该第二备用电力。
4.如权利要求1所述的节电电子装置,其中该第一备用电力来自于一电源供应器的备用电力。
5.如权利要求1所述的节电电子装置,其中该第二备用电力来自于一电源供应器的备用电力。
6.如权利要求1所述的节电电子装置,进一步包括:一充电泵浦电路单元,用于当所述第一装置采用场效应晶体管时,提高所述场效应晶体管的控制电压。
7.如权利要求1所述的节电电子装置,进一步包括:一缓启动电路单元,用于当所述第一装置采用场效应晶体管时,避免烧毁所述场效应晶体管。
8.如权利要求1所述的节电电子装置,其中该节电电子装置,整合于该超级输入输出芯片。
9.如权利要求1所述的节电电子装置,其中该第二装置,是一微控制器或一特殊应用集成电路。
10.如权利要求1所述的节电电子装置,其中该第二装置,进一步用于复制该电源开关讯号并且输出该复制电源开关讯号至该超级输入输出芯片。
11.如权利要求10所述的节电电子装置,其中该第二装置,利用执行程序代码而控制该第二装置的输出端口的电压电平,而复制出该电源开关讯号,并且输出该复制电源开关讯号至该超级输入输出芯片。
12.一种计算机主机板,包括:
一南桥芯片,电气性连接于一第一装置;
一超级输入输出芯片,电气性连接于该第一装置;
该第一装置,受控于一第二装置,以及用于控制一第一备用电力是否与该南桥芯片以及该超级输入输出芯片形成通路或形成断路;
该第二装置,用来判断当该计算机主机板处于一休眠到存储器状态,令该第一装置控制该第一备用电力与该南桥芯片以及该超级输入输出芯片形成断路,以及用来判断当该计算机主机板处于该休眠到存储器状态时,使得该计算机主机板的存储器控制器与主存储器是与一第二备用电力形成通路,以及用来接收由一电源开关所产生的电源开关讯号,以及用于当接收到该电源开关讯号后,令该第一装置控制该第一备用电力与该南桥芯片以及该超级输入输出芯片形成通路;
一基本输入输出系统,用于当该计算机主机板处于该休眠到存储器状态时,储存一标志于一存储单元,以及当该南桥芯片以及该超级输入输出芯片被恢复供电时,检查该标志判断该计算机主机板的前一个状态是否进入该休眠到存储器状态,如果为真,则执行自该休眠到存储器状态的唤醒恢复。
13.如权利要求12所述的计算机主机板,其中该休眠到存储器状态,为先进组态和电源界面的S3状态。
14.如权利要求12所述的计算机主机板,进一步包括:一存储器电源控制器,用于切换该存储器控制器与主存储器的电力源,其中当该计算机主机板处于该休眠到存储器状态时,该存储器电源控制器受控于该第二装置,而将该计算机主机板的存储器控制器与主存储器的电力源切换至该第二备用电力。
15.如权利要求12所述的计算机主机板,进一步包括:一充电泵浦电路单元,用于当所述第一装置采用场效应晶体管时,提高所述场效应晶体管的控制电压。
16.如权利要求12所述的计算机主机板,进一步包括:一缓启动电路单元,用于当所述第一装置采用场效应晶体管时,避免烧毁所述场效应晶体管。
17.如权利要求12所述的计算机主机板,其中该第二装置,是一微控制器或一特殊应用集成电路。
18.如权利要求12所述的计算机主机板,其中该第二装置,进一步用于复制该电源开关讯号并且输出该复制电源开关讯号至该计算机主机板的超级输入输出芯片。
19.如权利要求18所述的计算机主机板,其中该第二装置,利用执行程序代码而控制该第二装置的输出端口的电压电平,而复制出该电源开关讯号,并且输出该复制电源开关讯号至该超级输入输出芯片。
20.如权利要求12所述的计算机主机板,其中该存储单元,为该计算机主机板内建的CMOS存储器或是一笔记型计算机中内建的嵌入式控制器或是该第二装置的内部缓存器。
21.一种计算机主机板,包括:
一基本输入输出系统,用于当该计算机主机板处于休眠到存储器状态时,储存一标志于一存储单元,以及当一南桥芯片以及一超级输入输出芯片被恢复供电时,检查该标志判断该计算机主机板的前一个状态是否进入该休眠到存储器状态,如果为真,则执行自该休眠到存储器状态的唤醒恢复;
一第一装置,受控于一第二装置,以及用于控制一第一备用电力是否与该南桥芯片以及该超级输入输出芯片形成通路或形成断路;以及
该第二装置,用来判断当该计算机主机板处于一休眠到存储器状态时,令该第一装置控制该第一备用电力与该南桥芯片以及该超级输入输出芯片形成断路,以及用来判断当该计算机主机板处于该休眠到存储器状态时,使得该计算机主机板的存储器控制器与主存储器是与一第二备用电力形成通路,以及用来接收由一电源开关所产生的电源开关讯号,以及用于当接收到该电源开关讯号后,令该第一装置控制该第一备用电力与该南桥芯片以及该超级输入输出芯片形成通路。
22.如权利要求21所述的计算机主机板,其中该休眠到存储器状态,为先进组态和电源界面的S3状态。
23.如权利要求21所述的计算机主机板,其中该存储单元,为该计算机主机板内建的CMOS存储器或是一笔记型计算机中内建的嵌入式控制器或是该第二装置的内部缓存器。
24.如权利要求21所述的计算机主机板,进一步包括:一存储器电源控制器,用于切换该存储器控制器与主存储器的电力源,其中当该计算机主机板处于该休眠到存储器状态时,该第二装置令该存储器电源控制器将该计算机主机板的该存储器控制器与主存储器的电力源切换至该第二备用电力,藉此该存储器控制器与该主存储器的电力仍维持着。
CN2009101657804A 2009-04-10 2009-08-13 待机休眠状态下的计算机主机板的节电装置及其主机板 Active CN101859173B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US12/422,118 2009-04-10
US12/422,118 US8132032B2 (en) 2009-04-10 2009-04-10 Electronic device for reducing power consumption during sleep mode of computer motherboard and motherboard thereof

Publications (2)

Publication Number Publication Date
CN101859173A CN101859173A (zh) 2010-10-13
CN101859173B true CN101859173B (zh) 2013-06-26

Family

ID=41335449

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2009101657804A Active CN101859173B (zh) 2009-04-10 2009-08-13 待机休眠状态下的计算机主机板的节电装置及其主机板

Country Status (6)

Country Link
US (1) US8132032B2 (zh)
EP (1) EP2239647B1 (zh)
JP (1) JP5165652B2 (zh)
CN (1) CN101859173B (zh)
DE (1) DE202009011250U1 (zh)
TW (2) TWI464571B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI563373B (en) * 2015-03-20 2016-12-21 Giga Byte Tech Co Ltd Motherboard with backup power

Families Citing this family (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102008054601A1 (de) * 2008-12-14 2010-06-24 Getac Technology Corp. Festplattentemperaturüberwachungseinrichtung und Festplattentemperaturüberwachungsverfahren
US20100332870A1 (en) * 2009-06-25 2010-12-30 Micro-Star International Co., Ltd. Electronic device for reducing power consumption of computer motherboard and motherboard thereof
CN102136791A (zh) * 2010-01-22 2011-07-27 环旭电子股份有限公司 电源控制电路
CN102314209B (zh) * 2010-07-06 2014-08-27 南京亚士德科技有限公司 主机板电源控制电路
TWM412423U (en) * 2010-08-13 2011-09-21 Micro Star Int Co Ltd Computer motherboard for reducing power consumption during sleep mode
CN201780549U (zh) * 2010-08-16 2011-03-30 鸿富锦精密工业(深圳)有限公司 多状态开关控制装置及系统
CN102375522A (zh) * 2010-08-27 2012-03-14 鸿富锦精密工业(深圳)有限公司 电子装置供电系统
CN102566656A (zh) * 2010-12-20 2012-07-11 鸿富锦精密工业(深圳)有限公司 计算机主板
US10042650B2 (en) * 2011-03-23 2018-08-07 Lenovo (Beijing) Co., Ltd. Computer startup method, startup apparatus, state transition method and state transition apparatus
TWI551978B (zh) * 2011-05-26 2016-10-01 華碩電腦股份有限公司 電腦裝置及其電源產生器
CN102360244A (zh) * 2011-09-28 2012-02-22 深圳市卓怡恒通电脑科技有限公司 用于延长电脑待机时间的待机方法
TWI459289B (zh) * 2012-01-03 2014-11-01 Sk Hynix Inc Embedded memory card control system with no power sleep mode and its embedded memory card
CN103197750B (zh) * 2012-01-09 2015-10-28 爱思开海力士有限公司 内嵌式记忆卡控制系统及其内嵌式记忆卡
JP5975662B2 (ja) * 2012-02-06 2016-08-23 キヤノン株式会社 画像形成装置及び画像形成装置の制御方法
CN103455127B (zh) * 2012-05-29 2016-02-03 国基电子(上海)有限公司 电源监控装置、电子装置及其电源监控方法
CN103885861A (zh) * 2012-12-22 2014-06-25 鸿富锦精密工业(武汉)有限公司 用于电子装置启动测试的测试装置
US9268699B2 (en) * 2013-06-03 2016-02-23 Samsung Electronics Co., Ltd. Dynamic cache allocation in a solid state drive environment
CN104345850B (zh) * 2013-08-09 2018-05-08 瑞祺电通股份有限公司 智能型自动开机装置
US9891696B2 (en) * 2014-10-03 2018-02-13 Google Llc Intelligent device wakeup
TWI547796B (zh) * 2014-11-13 2016-09-01 鴻海精密工業股份有限公司 主機板供電電路
CN105652995A (zh) * 2014-11-13 2016-06-08 鸿富锦精密工业(武汉)有限公司 主板供电电路
CN105700654B (zh) * 2014-11-28 2020-04-17 鸿富锦精密工业(武汉)有限公司 电子设备及防止带电操作主机板的电路
CN104539018B (zh) * 2014-12-26 2017-12-22 英华达(上海)科技有限公司 电子装置及省电方法
CN106155250B (zh) * 2015-04-17 2019-08-06 鸿富锦精密工业(武汉)有限公司 电脑回复电路
CN107807728B (zh) * 2016-09-09 2020-07-21 佛山市顺德区顺达电脑厂有限公司 关机放电系统
KR101972917B1 (ko) * 2018-12-26 2019-04-26 (주)엠텍정보 컴퓨터 유휴자원에 따라 자동으로 레지스트리 설정 값을 제어하는 에너지 절감 방법
CN110570644B (zh) * 2019-09-24 2020-09-22 广州华端科技有限公司 遥控装置
TWI768373B (zh) * 2020-06-12 2022-06-21 宏碁股份有限公司 記憶體儲存裝置的電源控制方法與記憶體儲存系統
TWI788759B (zh) * 2020-08-27 2023-01-01 瑞昱半導體股份有限公司 用於電源管理的擴充基座
TWI821949B (zh) * 2022-03-17 2023-11-11 茂達電子股份有限公司 電池充電器的節電系統

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6266776B1 (en) * 1997-11-28 2001-07-24 Kabushiki Kaisha Toshiba ACPI sleep control
TW200728976A (en) * 2006-01-25 2007-08-01 Via Tech Inc Device and method for controlling refresh rate of memory

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10149236A (ja) * 1996-11-15 1998-06-02 Nec Corp ハイバーネーションリカバリー方法
JP3943665B2 (ja) * 1997-09-01 2007-07-11 株式会社東芝 スリープ制御方法、およびイベント通知方法
US6308278B1 (en) * 1997-12-29 2001-10-23 Intel Corporation Supplying standby voltage to memory and wakeup circuitry to wake a computer from a low power mode
JP3851736B2 (ja) * 1999-01-12 2006-11-29 株式会社東芝 電子機器およびそのシステム起動方法
TW448352B (en) * 1999-09-06 2001-08-01 Via Tech Inc Power-saving device and method for suspend to RAM
JP2003196096A (ja) * 2001-12-07 2003-07-11 Internatl Business Mach Corp <Ibm> コンピュータシステム、その起動制御方法及びプログラム
JP3777136B2 (ja) * 2002-04-01 2006-05-24 インターナショナル・ビジネス・マシーンズ・コーポレーション コンピュータ装置、データのデッドコピー方法、プログラム、コンピュータ装置の稼動方法
TWI224728B (en) * 2002-10-03 2004-12-01 Via Tech Inc Method and related apparatus for maintaining stored data of a dynamic random access memory
US20050044449A1 (en) * 2003-08-19 2005-02-24 Dunstan Robert A. Power button and device wake event processing methods in the absence of AC power
US7089433B2 (en) * 2003-09-26 2006-08-08 Dell Products L.P. Method and system for operating system quiescent state
CN100397370C (zh) * 2004-11-22 2008-06-25 威盛电子股份有限公司 动态介面协定支援装置与方法
JP2007133564A (ja) * 2005-11-09 2007-05-31 Canon Inc 情報処理装置
JP2007249660A (ja) * 2006-03-16 2007-09-27 Toshiba Corp 情報処理装置およびシステムステート制御方法
JP4459946B2 (ja) * 2006-11-21 2010-04-28 レノボ・シンガポール・プライベート・リミテッド 携帯式コンピュータおよび動作モードの制御方法
US7958383B2 (en) * 2007-08-15 2011-06-07 Via Technologies, Inc. Computer system with adjustable data transmission rate
US20090106573A1 (en) * 2007-10-18 2009-04-23 Inventec Corporation Power saving method

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6266776B1 (en) * 1997-11-28 2001-07-24 Kabushiki Kaisha Toshiba ACPI sleep control
TW200728976A (en) * 2006-01-25 2007-08-01 Via Tech Inc Device and method for controlling refresh rate of memory

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI563373B (en) * 2015-03-20 2016-12-21 Giga Byte Tech Co Ltd Motherboard with backup power

Also Published As

Publication number Publication date
DE202009011250U1 (de) 2009-11-19
EP2239647A3 (en) 2011-10-26
EP2239647B1 (en) 2014-11-26
US20100262849A1 (en) 2010-10-14
EP2239647A2 (en) 2010-10-13
US8132032B2 (en) 2012-03-06
JP2010250792A (ja) 2010-11-04
CN101859173A (zh) 2010-10-13
TW201003378A (en) 2010-01-16
TW201037504A (en) 2010-10-16
TWI464571B (zh) 2014-12-11
JP5165652B2 (ja) 2013-03-21

Similar Documents

Publication Publication Date Title
CN101859173B (zh) 待机休眠状态下的计算机主机板的节电装置及其主机板
CN101470509B (zh) 计算机系统的控制方法、该计算机系统及笔记本电脑
CN101930279A (zh) 用于计算机主机板的节电电子装置及其计算机主机板
JP3974510B2 (ja) コンピュータ装置、電力管理方法、およびプログラム
JP3150567U (ja) コンピューターマザーボードのシャットダウン時の電力消費を減少させる電子装置
CN102778943B (zh) 状态控制方法、装置及便携终端
TWI417710B (zh) 可節省待機/關機狀態之功率消耗的電腦系統及其相關方法
CN102147652A (zh) 关机节能系统及关机节能方法
CN107168156A (zh) 降低电子产品功耗的控制电路及控制方法
CN100561405C (zh) 计算机系统节电状态下的电源管理方法
CN101727167B (zh) 电源切换电路
CN101625588B (zh) Pwm控制器供电电路
CN102594575A (zh) 控制服务器休眠与唤醒的系统及方法
CN101388565A (zh) 低功耗待机电路及待机控制方法
CN101526841A (zh) 电脑系统和节电方法
CN103257597A (zh) 控制方法和电子设备
CN210639586U (zh) 一种服务器节能放电辅助电路、服务器主板及服务器
CN113394467B (zh) 一种用于移动终端设备的智能电池
CN1184277A (zh) 主机外围省电装置
CN220653038U (zh) 一种车载开关电源中12v电池的供电控制线路
CN101751110B (zh) 用于减少计算机主机板关机耗电的电子装置及计算机主板
CN117060563A (zh) 一种车载开关电源中12v电池的供电控制线路
CN2281563Y (zh) 可内建于计算机主机板的省电模块
CN201657145U (zh) 基于tsumv26ku的低功耗电路
TWI501073B (zh) 電腦裝置及通用連接埠模組的供電方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
ASS Succession or assignment of patent right

Free format text: FORMER OWNER: YE JUNDE

Owner name: WEIXING SCIENCE + TECHNOLOGY CO., LTD.

Free format text: FORMER OWNER: CHEN ZHONGWEN

Effective date: 20110214

C41 Transfer of patent application or patent right or utility model
COR Change of bibliographic data

Free format text: CORRECT: ADDRESS; FROM: TAIPEI CITY, TAIWAN, CHINA TO: NEW TAIPEI CITY, TAIWAN, CHINA

TA01 Transfer of patent application right

Effective date of registration: 20110214

Address after: Chinese Taiwan New Taipei City

Applicant after: Weixing Science & Technology Co., Ltd.

Address before: Taipei City, Taiwan, China

Applicant before: Chen Zhongwen

Co-applicant before: Ye Junde

C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant