TWI439852B - Information processing device and power control circuit - Google Patents

Information processing device and power control circuit Download PDF

Info

Publication number
TWI439852B
TWI439852B TW100108097A TW100108097A TWI439852B TW I439852 B TWI439852 B TW I439852B TW 100108097 A TW100108097 A TW 100108097A TW 100108097 A TW100108097 A TW 100108097A TW I439852 B TWI439852 B TW I439852B
Authority
TW
Taiwan
Prior art keywords
power supply
information processing
state
power
time
Prior art date
Application number
TW100108097A
Other languages
English (en)
Other versions
TW201202914A (en
Inventor
Takaaki Morimura
Daisuke Kawamoto
Takeshi Endo
Takeshi Masuda
Zhongchao Lv
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP2010073229A external-priority patent/JP5515942B2/ja
Priority claimed from JP2010073230A external-priority patent/JP5644152B2/ja
Priority claimed from JP2010073231A external-priority patent/JP5644153B2/ja
Application filed by Sony Corp filed Critical Sony Corp
Publication of TW201202914A publication Critical patent/TW201202914A/zh
Application granted granted Critical
Publication of TWI439852B publication Critical patent/TWI439852B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3206Monitoring of events, devices or parameters that trigger a change in power modality
    • G06F1/3212Monitoring battery levels, e.g. power saving mode being initiated when battery voltage goes below a certain level
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/263Arrangements for using multiple switchable power supplies, e.g. battery and AC
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3287Power saving characterised by the action undertaken by switching off individual functional units in the computer system
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • Power Engineering (AREA)
  • Power Sources (AREA)
  • Direct Current Feeding And Distribution (AREA)
  • Orthopedics, Nursing, And Contraception (AREA)
  • Charge And Discharge Circuits For Batteries Or The Like (AREA)

Description

資訊處理裝置及電源控制電路
本發明係有關於資訊處理裝置及電源控制電路。
為了降低個人電腦的消費電力,已經有各種技術被研發。例如在專利文獻1中係記載著,可更適切地進行對主CPU部的電源供給控制,達成低消費電力化的微電腦系統。
在使用二次電池的藉由電池驅動的筆記型個人電腦中,為了動作時間的長時間化,對於降低消費電力的要求是特別的高。在先前技術中,在以電池進行驅動的狀態下,當個人電腦之狀態是處於電力消費量比通常時還少的休止狀態或待命狀實施形態、休眠狀態等(以下將這些狀態總稱為「待機狀態」)時,會將供給至EC(Embedded Controller)等被認為有最低限度通電之必要的地點的電源(以下稱作常時性電源(ALW電源))予以OFF。
如此,在電池驅動時藉由適宜把ALW電源設成OFF,就可抑制個人電腦之狀態處於休止狀態或待命狀態等時候的消費電力,可加長電池驅動時的驅動時間。
[先前技術文獻] [專利文獻]
[專利文獻1] 日本特開2009-116851號公報
可是,在先前技術中,當個人電腦之狀態是處於待機狀態時,在AC(Alternating Current)適配器有連接的狀態下,該ALW電源會從OFF變成常時ON,ALW電源會變成ON,因此導致個人電腦相較於僅用電池驅動狀態會有多餘消費電力之問題。當個人電腦之狀態是處於待機狀態時,儘可能使電力消費接近零是較為理想,但由於ALW電源若變成ON則EC等中會有電力被消耗,因此即使使用AC適配器時也要更進一步降低電力消費,成為了課題。
於是,本發明係有鑑於上記問題而研發,本發明的目的在於,提供一種,即使藉由AC適配器等而從外部接受著電力之供給的情況下,仍可更加降低待機狀態時的消費電力,新穎且改良過的資訊處理裝置及電源控制電路。
為了解決上記課題,若依據本發明的某個觀點,則可提供一種資訊處理裝置,其係具備:電源控制部,係執行電力供給之控制;和探知訊號發生部,係在降低電力消費而待機動作的動作待機狀態下探知到有外部電源被連接之事實,則隨著該探知而僅在一定時間內產生探知訊號;和電力供給部,係基於前記探知訊號發生部所產生的探知訊號,而往前記電源控制部供給電力,並且在前記動作待機狀態下,從前記連接起算經過一定時間後,停止往前記電源控制部之電力供給。
亦可為,前記電源控制部,係基於前記探知訊號之發生而從前記電力供給部接受電力之供給時,判斷對前記電池有無充電之必要,若無充電之必要,則對前記電力供給部送出指示停止電力供給之訊號。
亦可為,前記電力供給部,係當從前記連接起算經過一定時間後就停止往前記電源控制部之電力供給的情況下,係先變化成其他控制訊號然後在所定延遲時間之後,停止往前記電源控制部之電力供給。
前記外部電源之連接係亦可為AC適配器之插入。
亦可為,前記電源控制部,係基於前記探知訊號發生部所產生的探知訊號而接受著來自前記電力供給部之電力供給時,送出將來自前記AC適配器之電力供給予以遮斷之訊號。
前記外部電源之連接係亦可為電池之連接。
又,為了解決上記課題,若依據本發明的另一觀點,則可提供一種電源控制電路,在降當資訊處理裝置的電力消費而待機動作的動作待機狀態下,基於隨著外部電源之連接的探知而僅在一定時間內發生的探知訊號而供給電力;並且在前記動作待機狀態下,若無繼續驅動之必要,則從前記連接起算經過一定時間後,停止電力之供給。
如以上說明,若依據本發明,則可提供一種,即使藉由AC適配器等而從外部接受著電力之供給的情況下,仍可更加降低待機狀態時的消費電力,新穎且改良過的資訊處理裝置及電源控制電路。
以下,一邊參照添附圖面,一邊詳細說明本發明的理想實施形態。此外,於本說明書及圖面中,對於實質上具有相同機能構成的構成要素,係標示同一符號以省略重複說明。
此外,說明是按照以下順序進行。
<1. 本發明的一實施形態>
[1-1.資訊處理裝置之構成]
[1-2.先前之構成及動作]
[1-3.本實施形態之構成及動作]
[1-4.具體電路例]
[1-5.計時回復機能之執行]
<2.總結> <1. 本發明的一實施形態> [1-1. 資訊處理裝置之構成]
首先說明本發明之一實施形態所述之資訊處理裝置100之構成。圖1係本發明之一實施形態所述之資訊處理裝置100之構成的說明圖。圖1所示的資訊處理裝置100係例如為筆記型個人電腦,是藉由連接電池或AC適配器而接受電力之供給而動作的裝置。以下,使用圖1來說明本發明之一實施形態所述之資訊處理裝置100之構成。
如圖1所示,本發明之一實施形態所述之資訊處理裝置100,係含有:CPU110、晶片組120、EC(Embedded Controller)130、開關140、記憶體、LCD(Liquid Crystal Display:液晶顯示裝置)或HDD(Hard Disk Drive)其他各種裝置150、電池160所構成。
CPU110係用來控制資訊處理裝置100全體之動作,例如從記憶體或HDD等中讀出電腦程式並依序執行,以控制對LCD的影像之顯示。
晶片組120,係在資訊處理裝置100之內部,管理著CPU110與各種裝置150之間的資料收送用的晶片。晶片組120係可為,例如,由稱作北橋、南橋的2個晶片組所構成,也可由單一晶片組所構成。
晶片組120係從晶片組電源接受電力供給而動作。該來自晶片組電源之電力供給是受開關SW2所控制。開關SW2的開閉控制係由EC130所進行,若無對晶片組120供給電力之必要,則EC130係將開關SW2予以OFF,停止往晶片組120的電力供給。
EC130係用來執行資訊處理裝置100的電力供給控制,EC130係例如由LSI(Large Scale Integration Circuit)所構成。在本實施形態中,EC130係從ALW電源接受電力供給而動作。然後在圖1中,來自ALW電源的電力供給係受DC/DC轉換器174控制而模式性圖示。DC/DC轉換器174的ON/OFF控制,係藉由使用者所致之開關140之按下、或對資訊處理裝置100的AC適配器(未圖示)之插入、拔去或電池160的裝卸,而被進行。關於往EC130的ALW電源之供給控制將詳述於後。
開關140,係由用來進行資訊處理裝置100電源之ON‧OFF所需之開關、用來在資訊處理裝置100中啟動所定程式所需之開關、連接網路而顯示所定網站所需之開關等所構成。本實施形態所述之資訊處理裝置100,係例如藉由開關140之按下而將DC/DC轉換器174設成ON,對EC130供給ALW電源。
各種裝置150,係如上述是由記憶體、LCD、HDD等所構成,是藉由晶片組120而控制對這些裝置的動作。
電池160係可對資訊處理裝置100裝卸地設置,是可透過EC130而對資訊處理裝置100之各部供給電力的二次電池。該電池160係若AC適配器(未圖示)被連接至資訊處理裝置100,則被充電連接。又,當資訊處理裝置100是處於待機狀態時有AC適配器連接,而電容量低於所定值時,則會藉由EC130之控制、或電池160內部的微控制器之控制,而進行充電。
以上使用圖1來說明了本發明之一實施形態所述之資訊處理裝置100之構成。接著說明本發明之一實施形態所述之資訊處理裝置100之動作。
[1-2. 先前之構成及動作]
首先,在說明本發明之一實施形態所述之資訊處理裝置100之動作之前,先說明先前的資訊處理裝置的構成及動作。
在先前技術中,當資訊處理裝置是處於待機狀態而AC適配器被插入至資訊處理裝置時,ALW電源會總是呈ON,而對EC供給著ALW電源。因此,即使當資訊處理裝置是處於待機狀態,若有AC適配器插入,則資訊處理裝置係處於會消費一定電路之狀態。
圖2係先前之資訊處理裝置之構成的圖示。此外,在圖2中為了說明上的方便,有些地方是標示和圖1所使用符號相同的符號。
先前的資訊處理裝置,係如圖2所示,是含有EC130、延遲電路171a、171b、171c、OR電路173、DC/DC轉換器174所構成。
延遲電路171a、171b、171c,係使基於開關140之操作的訊號,延遲所定時間之後才輸出,輸出至EC130及OR電路173。在圖2所示的先前之資訊處理裝置的構成中,延遲電路171a係使基於電源開關之按下的訊號「SW_PWR#」,延遲所定時間而輸出。延遲電路171b,係使基於用來連接網際網路而瀏覽網頁所需之按鈕之按下的訊號「SW_WEB#」,延遲所定時間而輸出。延遲電路171c,係使基於用來啟動所定應用程式所需之按鈕之按下的訊號「SW_ASSIST#」,延遲所定時間而輸出。此外,在令EC130啟動、資訊處理裝置100啟動後,使用者按下開關140之際所被執行的應用程式,係可由使用者自由設定,當然不限於這裡所示之例子。
OR電路173,係求出延遲電路171a、171b、171c所輸出之訊號「SW_PWR#」、「SW_WEB#」、「SW_ASSIST#」及探知有AC適配器被連接之訊號「AC_STS」的邏輯和,並將其輸出至DC/DC轉換器174。
DC/DC轉換器174,係將輸入電力(+VPWRSRC等)轉換成3.3[V]或5[V]之直流電力然後加以輸出;此處,若OR電路173的輸入當中的任一者是從LOW變化成HIGH,則DC/DC轉換器174係輸出3.3[V]的ALW電源(+3VALW)或5[V]的ALW電源(+5VALW),若ALW電源達到3.3[V]則向EC130輸出電源良好(PWRGDALW)訊號。
對EC130係輸入著,延遲電路171a、171b、171c所輸出之訊號「SW_PWR#」、「SW_WEB#」、「SW_ASSIST#」及探知有AC適配器被連接之訊號「AC_STS」。EC130係接受這些訊號的輸入然後開始動作。又,當EC130想要持續3.3[V]的ALW電源之供給時,則向OR電路173輸出訊號「ALW_ON_EC」,以使ALW電源之供給能夠持續,而向DC/DC轉換器174進行通知。
說明圖2所示之構成的動作。圖3係將圖2所示構成中的訊號之遷移,以時序圖來表示的說明圖。
首先進行用語的說明。含有圖2所示構成的資訊處理裝置,係在複數狀態中一面遷移而一面動作。在圖3中係圖示了,含有圖2所示構成的資訊處理裝置在以下2種(或3種)狀態中一面遷移一面動作時的訊號遷移。
S0:資訊處理裝置處於完全作動之狀態
S5:資訊處理裝置處於OFF之狀態
(S4:資訊處理裝置處於休眠之狀態)
S4狀態與S5狀態之差異係為,S4狀態係令資訊處理裝置的目前狀態退避到硬碟等,是一種相似於電源OFF之狀態,若到了某個時刻則將啟動所必要之部分電源會變成ON狀態而以盡量不使用電力的省電模式來作動;相對於此,S5狀態係為電源完全OFF。因此,就省電效果而言,S5狀態較高。
圖3所示的時序圖,係資訊處理裝置上僅有電池連接、沒有AC適配器連接的狀態下,資訊處理裝置之狀態是處於S5狀態時為起點。此處,在時刻t1之時點上,資訊處理裝置的使用者按下開關,打開資訊處理裝置的電源,則資訊處理裝置係從S5狀態遷移至S0狀態。然後,基於開關之按下,訊號「SW_PWR#」、「SW_WEB#」、「SW_ASSIST#」之任一者的狀態會有變化。
在時刻t1之時點上,一旦「SW_PWR#」、「SW_WEB#」、「SW_ASSIST#」之任一者的狀態有變化,則收到該訊號之輸入的DC/DC轉換器174係開始3.3[V]的ALW電源(+3VALW)之輸出。此外,由於DC/DC轉換器174的啟動時間是以數百μS~數ms單位而存在,因此從DC/DC轉換器174接受訊號之輸入起至實際ALW電源開始輸出為止,係存在有若干的時間差。
在時刻t2上一旦DC/DC轉換器174所輸出的ALW電源達到3[V],則DC/DC轉換器174係向EC130將電源良好(PWRGDALW)訊號從LOW變化成HIGH而輸出。其後,在時刻t3之時點上,「SW_PWR#」、「SW_WEB#」、「SW_ASSIST#」之任一者的狀態會回到原本的HIGH狀態。
從DC/DC轉換器174收到HIGH狀態之電源良好訊號的EC130,係在時刻t4上將ALW_ON_EC訊號從LOW變化成HIGH而輸出。然後,在時刻t5上,「SW_***_D」係從HIGH變化成LOW,並且「SW_***#_EC」係從LOW變化成HIGH。
其後,例如一旦藉由資訊處理裝置的使用者之操作,在時刻t6之時點上,資訊處理裝置之狀態從S0狀態變化成S5狀態或S4狀態,則EC130係令ALW_ON_EC訊號從HIGH變化成LOW。DC/DC轉換器174係停止3.3[V]的ALW電源(+3VALW)之輸出,並且將送往EC130的電源良好(PWRGDALW)訊號,從HIGH變化成LOW而輸出。此處,EC130就不會消耗電力,成為資訊處理裝置的消費電力顯著降低的狀態。
當資訊處理裝置之狀態是處於S5狀態(或S4狀態)時,在時刻t7之時點上若對資訊處理裝置插入AC適配器,則表示AC適配器之連接狀態的訊號「AC_STS」就從LOW變化成HIGH。透過OR電路173收到AC_STS的DC/DC轉換器174,係開始3.3[V]的ALW電源(+3VALW)之輸出。在時刻t8上一旦DC/DC轉換器174所輸出的ALW電源達到3[V],則DC/DC轉換器174係向EC130將電源良好(PWRGDALW)訊號從LOW變化成HIGH而輸出。
從DC/DC轉換器174收到HIGH狀態之電源良好訊號的EC130,係在時刻t9上將ALW_ON_EC訊號從LOW變化成HIGH而輸出。藉此,資訊處理裝置之狀態就會維持在S5狀態不變而對EC130供給ALW電源,EC130係藉由ALW電源而動作。
其後,資訊處理裝置之狀態會維持S5狀態不變,在資訊處理裝置有被插入AC適配器之狀態下,在時刻t10上,一旦資訊處理裝置之使用者按下開關而打開資訊處理裝置之電源,則資訊處理裝置係從S5狀態遷移至S0狀態。然後,基於開關之按下,訊號「SW_PWR#」、「SW_WEB#」、「SW_ASSIST#」之任一者的狀態會從HIGH變化成LOW,其後,在時刻t11之時點上,「SW_PWR#」、「SW_WEB#」、「SW_ASSIST#」之任一者的狀態會回到原本的HIGH狀態。然後,在時刻t12上,「SW_***_D」係從HIGH變化成LOW,並且「SW_***#_EC」係從LOW變化成HIGH。
然後,資訊處理裝置之狀態會維持S0狀態不變,在資訊處理裝置有被插入AC適配器之狀態下,在時刻t13上一旦從資訊處理裝置拔去AC適配器,則表示AC適配器之連接狀態的訊號「AC_STS」就從HIGH變化成LOW。
在先前技術中是如此控制來自DC/DC轉換器174的ALW電源之輸出,當資訊處理裝置之狀態是S5狀態(或S4狀態)時,藉由將ALW電源設成OFF以抑制EC130的電力消費。可是,當資訊處理裝置之狀態是處於S5狀態(或S4狀態)時若有AC適配器被插入,則ALW電源及AC適配器開關電路還是常時維持成ON,即使是S5狀態(或S4狀態),EC130及AC適配器開關電路仍會消費一定電力,存在如此問題。
於是本實施形態所述之資訊處理裝置100,係當資訊處理裝置之狀態是處於S5狀態(或S4狀態)時若有AC適配器被插入,則根據表示AC適配器之連接狀態的訊號,生成出僅在一定時間內狀態變化之脈衝,基於該脈衝而控制ALW電源及AC適配器開關電路的ON‧OFF。藉此,當資訊處理裝置100之狀態是處於S5狀態(或S4狀態)時,即使有AC適配器被插入,若無動作之必要(例如若沒有必要對電池160進行充電),則可抑制EC130及AC適配器開關電路的電力消費。
[1-3. 本實施形態之構成及動作]
圖4係本發明之一實施形態所述之資訊處理裝置100中所含的關於往EC130之電力供給之控制之構成的說明圖。
圖4所示之構成,係相較於圖2所示之構成是被追加了:根據表示AC適配器之連接狀態的訊號「VDC_DETECT#」而生成僅在一定時間內狀態變化之脈衝用的脈衝生成電路172a、以及根據表示電池之連接狀態的訊號「BATT_PRS#」而生成同樣僅在一定時間內狀態變化之脈衝用的脈衝生成電路172b。
在本實施形態中,脈衝生成電路172a、172b,在通常時係維持LOW狀態。然後若有AC適配器被插入資訊處理裝置100,或是電池160被連接至資訊處理裝置100時,則會生成僅在一定時間內變成HIGH狀態的脈衝。該脈衝被DC/DC轉換器174所收取,藉此,DC/DC轉換器174係受到該脈衝之施加,而可僅在所定時間內把ALW電源設成ON。
圖5係將圖4所示構成中的訊號之遷移,以時序圖來表示的說明圖。圖5係圖示了,含有圖4所示構成的資訊處理裝置100,在S0狀態與S5狀態之間一面遷移一面動作時的訊號遷移。
圖5所示的時序圖,係和圖3所示之時序圖同樣地,是資訊處理裝置100上僅有電池160連接、沒有AC適配器連接的狀態下,資訊處理裝置100之狀態是處於S5狀態時為起點。此處,在時刻t1之時點上,資訊處理裝置100的使用者按下開關,打開資訊處理裝置100的電源,則資訊處理裝置100係從S5狀態遷移至S0狀態。然後,基於開關之按下,訊號「SW_PWR#」、「SW_WEB#」、「SW_ASSIST#」之任一者的狀態會有變化。
在時刻t1之時點上,一旦訊號「SW_PWR#」、訊號「SW_WEB#」、訊號「SW_ASSIST#」之任一者的狀態有變化,則收到該訊號之輸入的DC/DC轉換器174係開始3.3[V]的ALW電源(+3VALW)之輸出。此外,由於DC/DC轉換器174的啟動時間是以數百μS~數ms單位而存在,因此從DC/DC轉換器174接受訊號之輸入起至實際ALW電源開始輸出為止,係存在有若干的時間差。
在時刻t2上一旦DC/DC轉換器174所輸出的ALW電源達到3[V],則DC/DC轉換器174係向EC130令電源良好(PWRGDALW)訊號從LOW變化成HIGH而輸出。其後,在時刻t3之時點上,訊號「SW_PWR#」、訊號「SW_WEB#」、訊號「SW_ASSIST#」之任一者的狀態會回到原本的HIGH狀態。
從DC/DC轉換器174收到HIGH狀態之電源良好訊號的EC130,係在時刻t4上令訊號「ALW_ON_EC」從LOW變化成HIGH而輸出。然後,在時刻t5上,訊號「SW_***_D」係從HIGH變化成LOW,並且訊號「SW_***#_EC」係從LOW變化成HIGH。
其後,例如一旦藉由資訊處理裝置的使用者之操作,在時刻t6之時點上,資訊處理裝置100之狀態從S0狀態變化成S5或S4狀態,則EC130係令ALW_ON_EC訊號從HIGH變化成LOW。DC/DC轉換器174係停止3.3[V]的ALW電源(+3VALW)之輸出,並且將送往EC130的電源良好(PWRGDALW)訊號,從HIGH變化成LOW而輸出。此處,EC130就不會消耗電力,成為資訊處理裝置100的消費電力顯著降低的狀態。
當資訊處理裝置100之狀態是處於S5狀態(或S4狀態)時,在時刻t7之時點上若對資訊處理裝置100插入AC適配器,則表示AC適配器之連接狀態的訊號「VDC_DETECT」就從LOW變化成HIGH。然後,根據該「VDC_DETECT」而被脈衝生成電路172a所生成之「VDC_DETECT_PULSE」也會從LOW變化成HIGH。
此外,在對資訊處理裝置100插入AC適配器之狀態下,若有電池160連接時,則根據表示電池160之連接狀態的訊號「BATT_PRS」而由脈衝生成電路172b所生成之「BATT_PRS_PULSE」,係從LOW變化成HIGH。
收到「VDC_DETECT_PULSE」(或「BATT_PRS_PULSE」)從LOW變成HIGH之事實,DC/DC轉換器174係開始3.3[V]的ALW電源(+3VALW)之輸出。在時刻t8上一旦DC/DC轉換器174所輸出的ALW電源達到3.3[V],則DC/DC轉換器174係向EC130將電源良好(PWRGDALW)訊號從LOW變化成HIGH而輸出。
從DC/DC轉換器174收到HIGH狀態之電源良好訊號的EC130,係在時刻t9上令訊號「ALW_ON_EC」從LOW變化成HIGH而輸出。藉此,資訊處理裝置100之狀態就會維持在S5狀態(或S4狀態)不變,對EC130從DC/DC轉換器174供給ALW電源,EC130係藉由ALW電源而動作。
其後,來到時刻t10,一旦訊號「VDC_DETECT_PULSE」(或「BATT_PRS_PULSE」)從LOW變成HIGH而經過所定時間,則脈衝生成電路172a係令訊號「VDC_DETECT_PULSE」(或訊號「BATT_PRS_PULSE」)從HIGH變化成LOW而輸出。
然後,訊號「VDC_DETECT_PULSE」(或「BATT_PRS_PULSE」)變化成LOW起經過某個時間(例如數百[mS]而到了時刻t11上,EC130判斷沒有必要執行某種處理、例如沒有對電池160執行充電處理之必要時,則EC130係令ALW_ON_EC訊號從HIGH變化成LOW。DC/DC轉換器174係停止3.3[V]的ALW電源(+3VALW)之輸出,並且將送往EC130的電源良好(PWRGDALW)訊號,從HIGH變化成LOW而輸出。此處,EC130就不會消耗電力,成為資訊處理裝置100的消費電力顯著降低的狀態。
然後,一旦來到時刻t12,則來自DC/DC轉換器174的3.3[V]的ALW電源(+3VALW)之輸出就成為完全停止之狀態。
其後,資訊處理裝置100之狀態維持在S5狀態或是S4狀態不變,且在資訊處理裝置100有被插入AC適配器之狀態下,在時刻t13上,一旦資訊處理裝置100之使用者按下開關140而打開資訊處理裝置100之電源,則資訊處理裝置100係從S5狀態或S4狀態,遷移至S0狀態。此時點上,由於從DC/DC轉換器174所供給之ALW電源係呈OFF,因此受到開關140之按下,DC/DC轉換器174係開始3.3[V]的ALW電源(+3VALW)之輸出。
然後,基於開關140之按下,訊號「SW_PWR#」、「SW_WEB#」、「SW_ASSIST#」之任一者的狀態會從HIGH變化成LOW,其後,在時刻t15之時點上,「SW_PWR#」、「SW_WEB#」、「SW_ASSIST#」之任一者的狀態會回到原本的HIGH狀態。然後,在時刻t17上,「SW_***_D」係從HIGH變化成LOW,並且「SW_***#_EC」係從LOW變化成HIGH。
在時刻t14上一旦DC/DC轉換器174所輸出的ALW電源達到3[V],則DC/DC轉換器174係向EC130令電源良好(PWRGDALW)訊號從LOW變化成HIGH而輸出。
從DC/DC轉換器174收到HIGH狀態之電源良好訊號的EC130,係在時刻t16上將ALW_ON_EC訊號從LOW變化成HIGH而輸出。藉由如此將ALW電源供給至EC130,就可從待機狀態回復。
然後,資訊處理裝置100之狀態會維持S0狀態不變,在資訊處理裝置有被插入AC適配器之狀態下,在時刻t18上一旦從資訊處理裝置拔去AC適配器,則表示AC適配器之連接狀態的訊號「AC_STS」就從HIGH變化成LOW。
以上使用圖5而說明了,含有圖4所示構成的資訊處理裝置100,在S0狀態與S5狀態(或S4狀態)之間一面遷移一面動作時的訊號遷移。如此,當資訊處理裝置100之狀態是處於S5(或S4)狀態之際而有AC適配器被插入時,藉由生成僅在一定時間內變成HIGH狀態的脈衝而輸出至DC/DC轉換器174,就可隨著脈衝狀態之變化而從DC/DC轉換器174輸出ALW電源,可僅在所定時間內把ALW電源設成ON,然後再把ALW電源設成OFF。藉此,當資訊處理裝置100之狀態是處於待機狀態的情況下,就可降低AC適配器被插入時的消費電力。
此外,上述本發明之一實施形態所述之資訊處理裝置100的動作,係說明是由硬體來執行,但本發明中上述一連串動作係亦可藉由軟體來執行。
如上述,本發明之一實施形態所述之資訊處理裝置100,係在接受ALW電源之供給而啟動的EC130的啟動時,為了確實處理啟動要因(例如開關140之按下、AC適配器之插入、電池160之連接),而設有延遲電路171a、171b、171c。
可是,在這些啟動要因之中,係存在有隨著舉動不同而動作不同者。最明顯的就是電源開關。電源開關雖然單純按下時係令資訊處理裝置100啟動,但若持續按下一定時間,則會使資訊處理裝置100被強制關機。
因此,若EC130一旦啟動,延遲電路171a具有相同的延遲時間,則EC130有可能發生錯誤動作。若舉一個例子,當使用者連按電源開關時,若延遲時間過長則EC130會把該電源開關的連按錯認成電源開關的長壓,而可能會強制資訊處理裝置100關機。
因此,EC130一旦啟動之狀態下,為了避免此種錯誤動作,把延遲電路171a的延遲時間縮短,較為理想。藉由縮短延遲電路171a的延遲時間,在EC130啟動後就可避免進行如上述的錯誤動作。
圖6係本發明之一實施形態所述之資訊處理裝置100中所含的關於往EC130之電力供給之控制之另一構成例的說明圖。
在圖6中,圖4所示之EC130及OR電路173,是整合成1個晶片170的狀態而圖示。然後,在圖6中係圖示了,將脈衝生成電路172a、172b所生成的脈衝,輸出至OR電路175的樣子。藉此,當AC適配器的插入或電池160的連接之任一情況下,就會將僅在一定時間內變成HIGH的脈衝,輸出至OR電路173。此外,圖6所示的「BOOT_MODE#」,係例如在資訊處理裝置100製造時,往EC130寫入韌體之際所使用的訊號。
圖6所示的EC130,係一旦從DC/DC轉換器174接受ALW電源之供給而啟動,則將表示EC130已啟動之訊號「SUS_ON_EC」,輸出至延遲電路171a。收到SUS_ON_EC的延遲電路171a,係接受EC130已啟動之事實而縮短延遲時間。然後,一旦從DC/DC轉換器174所供給之ALW電源變成OFF而EC130停止動作,則停止SUS_ON_EC之輸出。沒有SUS_ON_EC輸入的延遲電路171a,係變回原本的延遲時間。藉此,隨著EC130是否啟動,將表示其啟動狀態之訊號從EC130輸出至延遲電路171a,就可改變延遲電路171a的延遲時間。
圖7係控制來自AC適配器之電力供給用的AC適配器開關電路180之構成的說明圖。AC適配器開關電路180,先前係若被插入正常的AC適配器,則會收到訊號「VDC_DETECT#」之供給而變成ON,收到+VDC_IN之供給而輸出「+VPWRSRC」。此處,所謂「+VPWRSRC」,係資訊處理裝置100的主要電路及向主要電路做供給之作為DC/DC轉換器174之輸入的電源。
在本實施形態中,即使被插入正常的AC適配器,EC130(及控制電源的電源控制電路)仍可不將AC適配器開關電路180設成ON。在本實施形態中,用來不把AC適配器開關電路180設成ON所需之訊號,係被規定成「AC_OFF#」。因此,本實施形態所述之AC適配器開關電路180係具有,在表示有偵測到AC適配器之插入(表示是否有正常電壓被輸入)的訊號「VDC_DETECT#」之後,以「AC_OFF#」進行抵消之構成。
將ALW電源設成OFF,且將AC適配器開關電路180設成OFF時,資訊處理裝置100的理論上的消費電力係為,AC適配器開關電路180的漏電電力、藉由AC適配器開關電路180而從AC適配器側接受電力供給之電路(包含本實施例之電源控制電路、EC130的計時用電源之消費電力)的消費電力之合算值。
[1-4. 具體電路例]
接著說明,執行上述處理之各電路的具體電路之一例。圖8係用來根據訊號「VDC_DETECT#」而生成訊號「VDC_DETECT_PULSE」、或根據訊號「BATT_PRS#」而生成訊號「BATT_DETECT_PULSE#」所需的脈衝生成電路172a、172b的具體電路之一例的說明圖。圖8所示的電路係為,隨著訊號「VDC_DETECT#」或訊號「BATT_DETECT_PULSE#」之測出,會生成一定時間HIGH狀態之脈衝而輸出的電路之一例。
藉由將脈衝生成電路172a、172b,以例如圖8所示的電路來實作,就可生成,從AC適配器或電池160被裝著在資訊處理裝置100起的一定時間內呈現HIGH的脈衝。當然,圖8所示之電路係為脈衝生成電路172a、172b實作之際之一例,脈衝生成電路172a、172b當然不限於圖8所示之電路構成。
圖9係延遲電路171a的具體電路之一例的說明圖。藉由圖9所示的電路構成,延遲電路171a係可隨著訊號「SUS_ON_EC」之狀態而改變延遲時間。當然,延遲電路171a的具體電路構成係當然不限於圖9所示者,只要藉由訊號「SUS_ON_EC」之施加而可改變延遲時間者即可。
圖10係在AC適配器開關電路180之內部控制VDC_DETECT#之輸出所需之具體電路之一例的說明圖。如圖10所示,藉由構成AC適配器開關電路180,即使訊號「VDC_DETECT#」變成HIGH,仍只要訊號「AC_OFF#」沒有變成HIGH的情況下,就不會把AC適配器開關電路180設成ON。
如上述,當資訊處理裝置100是處於待機狀態時,一旦AC適配器被插入至資訊處理裝置100,則僅在一定時間內將ALW電源設成ON而令EC130動作,其後將ALW電源及AC適配器開關電路180設成OFF而停止EC130之動作,而可降低消費電力。
[1-5. 計時回復機能之執行]
在資訊處理裝置100中有時會設計有,到了預先指定時間就執行既定處理的機能。例如,在資訊處理裝置100中內建接收電視播送的選台器,在預約之時間執行所被指定之頻道的電視播送之錄影處理等;或為了自然放電之電池的容量維持,而在每隔一定時間就執行電池充電的機能(維護充電機能)等情況。在此類情況下,藉由使用晶片組120的內藏計時器,使用EC130所內藏的計時器(或可從EC130控制的計時器),就可一面抑制資訊處理裝置100之電力消費,一面執行如上述之機能。
圖11係本發明之一實施形態所述之資訊處理裝置100之另一構成例的說明圖。以下,使用圖11來說明本發明之一實施形態所述之資訊處理裝置100之另一構成例。
圖11所示的資訊處理裝置100,係相較於圖1所示的資訊處理裝置100的不同點在於,在CPU110裡含有BIOS112及錄影處理部114,在晶片組120裡含有RTC(Real Time Clock)122,在EC130裡含有韌體132。又,在圖1所示的資訊處理裝置100中追加了,依照來自晶片組120之控制而動作的節目錄影部210、可從EC130控制的警示計時器220。
節目錄影部210,係由接收電視播送的選台器、將收到的電視播送加以記錄的HDD等所構成。節目錄影部210係具有,將使用者所指定的時間、頻道的播送加以錄影並記錄至HDD之機能。
警示計時器220,係可依照EC130之控制而動作之構成的計時器,在預定時刻上會將用來把ALW電源設成ON所需之訊號,輸出至DC/DC轉換器174。
以上,使用圖11說明了本發明之一實施形態所述之資訊處理裝置100之另一構成例。接著說明具有所述構成的資訊處理裝置100之動作例。
圖12係將圖11所示資訊處理裝置100之動作例的流程圖。圖12所示的流程圖,係使用者進行節目預約錄影時的動作例。以下,使用圖12來說明圖11所示的資訊處理裝置100之動作例。
首先,一旦使用者進行錄影預約,則錄影處理部114係對RTC122執行預約錄影的警示設定(步驟S101)。
一旦錄影處理部114對RTC122執行警示設定,則BIOS112係取得RTC122所被設定之時刻(RTC警示時刻)(步驟S102)。
取得了對RTC122所設定之RTC警示時刻的BIOS112,係向EC130的韌體132,通知該RTC警示時刻(步驟S103)。
取得了RTC警示時刻的韌體132,係對警示計時器220設定該RTC警示時刻,但若對電池160執行維護充電的時刻是較早的話,則韌體132係將該時刻設定至警示計時器220(步驟S104)。
如此,藉由從EC130向警示計時器220通知錄影開始時刻或維護充電執行時刻的資訊,即使EC130未接受ALW電源之供給、而不動作的狀態下,警示計時器220係若在指定時刻到來時,就可輸出用來開始ALW電源之供給所需的訊號。
圖13係將圖11所示資訊處理裝置100之動作例的流程圖。圖12所示之流程圖係圖示了,AC適配器被插入至資訊處理裝置100、資訊處理裝置100之狀態係為S5狀態(或S4狀態)、且ALW電源是未被供給至EC130的狀態下,EC130對警示計時器220所指定之時刻到達時的動作例。以下,使用圖13來說明圖11所示的資訊處理裝置100之動作例。
AC適配器被插入至資訊處理裝置100、資訊處理裝置100之狀態係為S5狀態(或S4狀態)、且ALW電源是未被供給至EC130的狀態下,一旦EC130對警示計時器220所指定之時刻已到達,則警示計時器220係將用來報知時刻已經到來所需之警示,進行通知(步驟S111)。此外,已資訊處理裝置100執行預約錄影之際,為了從所被指定之錄影開始時刻起正確開始錄影,警示計時器220係在錄影開始時刻的稍早前就通知警示,較為理想。
一旦從警示計時器220通知了警示,則模式性地圖11的DC/DC轉換器174會變成ON,ALW電源係變成ON(S112)。
受到ALW電源之供給而啟動的EC130,係輸出用來把晶片組電源設成ON所需之訊號(步驟S113)。晶片組電源變成ON,受到電源供給的晶片組120,係開始所被預約錄影之節目的錄影處理、或電池160的維護充電處理。在錄影處理開始之際,資訊處理裝置100的內部狀態係從S5狀態(或S4狀態)起開始變化。此外,亦可設計成,來自EC130的用來把晶片組電源設成ON所需之訊號,係若在指定時刻上所執行之處理是電池160的維護充電處理的情況下,則不從EC130輸出。
如此,警示計時器220係一旦到達從EC130所指定之時刻,就輸出用來把ALW電源設成ON所需之訊號,從DC/DC轉換器174會有ALW電源供給至EC130,藉由如此構成,即使在對資訊處理裝置100插入AC適配器之狀態下而ALW電源呈OFF的情況下,一旦到達指定時刻,就會自動使ALW電源設成ON而啟動EC130。
此處,藉由不使用晶片組120的RTC,而是使用比晶片組120消費電力更少的警示計時器220,就可抑制待機狀態下的電力消費。
此外,在本實施形態中雖然是在EC130之外使用可從EC130控制的警示計時器220之構成,但本發明並不限定於所述例子。例如,亦可為,警示計時器220是被內建在EC130之內部,當ALW電源OFF而EC130未啟動的情況下仍可動作之構成。
<2. 總結>
如以上說明,若依據本發明的一實施形態,則當資訊處理裝置100處於待機狀態時一旦插入AC適配器,就會將從插入時僅在一定時間內呈現HIGH之脈衝,輸出至DC/DC轉換器174及AC適配器開關電路。DC/DC轉換器174,係受到該脈衝之輸入而將ALW電源設成ON而輸出至EC130,EC130若判斷沒有必要將ALW電源維持成ON,則將ALW電源設成OFF,同時AC適配器開關電路也設成OFF。
如此藉由控制ALW電源及AC適配器開關電路的ON‧OFF,在資訊處理裝置100處於待機狀態的情況下即使有AC適配器被插入,仍可抑制電力消費。
又,若依據本發明之一實施形態,則ALW電源變成ON、EC130啟動後,為了處理EC130之啟動要因,可把延遲電路的延遲時間控制縮短。如此縮短延遲電路的延遲時間,就可防止使用者連按電源鈕被誤判成電源鈕長壓。
又,本發明之一實施形態所述之資訊處理裝置100,係若到達指定時刻就執行所定處理的情況下,使用消費電力少於晶片組120的可從EC130控制之計時器,來將ALW電源設成ON。藉此,本發明之一實施形態所示之資訊處理裝置100,係可從ALW電源呈OFF、EC130未啟動之狀態起,一旦到了指定時刻就會執行所定處理。
以上雖然一面參照添附圖面一面詳細說明了本發明的理想實施形態,但本發明並非限定於所述例子。只要是本發明所屬技術領域中具有通常知識者,自然可於申請專利範圍中所記載之技術思想的範疇內,想到各種變更例或修正例,而這些當然也都屬於本發明的技術範圍。
[產業上利用之可能性]
本發明係可適用於資訊處理裝置及電源控制電路,尤其可適用於,當藉由AC適配器等而從外部接受著電力之供給的情況下,可降低待機狀態時的消費電力的資訊處理裝置及電源控制電路。
100‧‧‧資訊處理裝置
110‧‧‧CPU
112‧‧‧BIOS
114‧‧‧錄影處理部
120‧‧‧晶片組
122‧‧‧RTC
130‧‧‧EC
132‧‧‧韌體
140‧‧‧開關
150‧‧‧各種裝置
160‧‧‧電池
171a、171b、171c‧‧‧延遲電路
172a、172b‧‧‧脈衝生成電路
173、175‧‧‧OR電路
174‧‧‧DC/DC轉換器
180‧‧‧AC適配器開關電路
210‧‧‧節目錄影部
220‧‧‧警示計時器
[圖1]圖1係本發明之一實施形態所述之資訊處理裝置100之構成的說明圖。
[圖2]圖2係先前之資訊處理裝置之構成的圖示。
[圖3]圖3係將圖2所示構成中的訊號之遷移,以時序圖來表示的說明圖。
[圖4]圖4係本發明之一實施形態所述之資訊處理裝置100中所含的往EC130之電力供給的控制構成的說明圖。
[圖5]圖5係將圖4所示構成中的訊號之遷移,以時序圖來表示的說明圖。
[圖6]圖6係關於往EC130之電力供給之控制的另一構成例的說明圖。
[圖7]圖7係AC適配器開關電路180之構成例的說明圖。
[圖8]圖8係從VDC_DETECT生成VDC_DETECT_PULSE所需之具體電路之一例的說明圖。
[圖9]圖9係延遲電路171a的具體電路之一例的說明圖。
[圖10]圖10係在AC適配器開關電路180之內部藉由VDC_DETECT#與AC_OFF#進行控制所需之具體電路之一例的說明圖。
[圖11]圖11係本發明之一實施形態所述之資訊處理裝置100之另一構成例的說明圖。
[圖12]圖12係將圖11所示資訊處理裝置100之動作例的流程圖。
[圖13]圖13係將圖11所示資訊處理裝置100之動作例的流程圖。
100...資訊處理裝置
110...CPU
120...晶片組
130...EC(內嵌控制器)
140...開關
150...各種裝置(LCD、HDD等)
160...電池
171...延遲電路
173...OR電路
174...DC/DC轉換器

Claims (6)

  1. 一種資訊處理裝置,其特徵為,具備:電源控制部,係執行電力供給之控制;和探知訊號發生部,係在降低電力消費而待機動作的動作待機狀態下探知到有外部電源被連接之事實,則隨著該探知而僅在一定時間內產生探知訊號;和電力供給部,係基於前記探知訊號發生部所產生的探知訊號,而往前記電源控制部供給電力,並且在前記動作待機狀態下,從前記連接起算經過一定時間後,停止往前記電源控制部之電力供給;前記電源控制部,係基於前記探知訊號之發生而從前記電力供給部接受電力之供給時,判斷對前記電池有無充電之必要,若無充電之必要,則對前記電力供給部送出指示停止電力供給之訊號。
  2. 如申請專利範圍第1項所記載之資訊處理裝置,其中,前記電力供給部,係當從前記連接起算經過一定時間後就停止往前記電源控制部之電力供給的情況下,係先變化成其他控制訊號然後在所定延遲時間之後,停止往前記電源控制部之電力供給。
  3. 如申請專利範圍第1項所記載之資訊處理裝置,其中,前記外部電源之連接係為AC適配器之插入。
  4. 如申請專利範圍第3項所記載之資訊處理裝置,其中, 前記電源控制部,係基於前記探知訊號發生部所產生的探知訊號而接受著來自前記電力供給部之電力供給時,送出將來自前記AC適配器之電力供給予以遮斷之訊號。
  5. 如申請專利範圍第1項所記載之資訊處理裝置,其中,前記外部電源之連接係為電池之連接。
  6. 一種電源控制電路,其特徵為,在降低資訊處理裝置的電力消費而待機動作的動作待機狀態下,基於隨著外部電源之連接的探知而僅在一定時間內發生的探知訊號而供給電力;並且在前記動作待機狀態下,若無繼續驅動之必要,則從前記連接起算經過一定時間後,停止電力之供給。
TW100108097A 2010-03-26 2011-03-10 Information processing device and power control circuit TWI439852B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2010073229A JP5515942B2 (ja) 2010-03-26 2010-03-26 情報処理装置及び電源制御回路
JP2010073230A JP5644152B2 (ja) 2010-03-26 2010-03-26 情報処理装置
JP2010073231A JP5644153B2 (ja) 2010-03-26 2010-03-26 情報処理装置及び電源制御回路

Publications (2)

Publication Number Publication Date
TW201202914A TW201202914A (en) 2012-01-16
TWI439852B true TWI439852B (zh) 2014-06-01

Family

ID=44673044

Family Applications (1)

Application Number Title Priority Date Filing Date
TW100108097A TWI439852B (zh) 2010-03-26 2011-03-10 Information processing device and power control circuit

Country Status (8)

Country Link
US (2) US8700942B2 (zh)
EP (1) EP2472356B1 (zh)
KR (1) KR20130002921A (zh)
CN (1) CN102428424B (zh)
BR (1) BRPI1105784A2 (zh)
RU (1) RU2011147124A (zh)
TW (1) TWI439852B (zh)
WO (1) WO2011118487A1 (zh)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI439852B (zh) * 2010-03-26 2014-06-01 Sony Corp Information processing device and power control circuit
US8943341B2 (en) * 2012-04-10 2015-01-27 International Business Machines Corporation Minimizing power consumption for fixed-frequency processing unit operation
JP2014036334A (ja) * 2012-08-08 2014-02-24 Canon Inc 情報処理装置及びその制御方法、並びにプログラム
US9201487B2 (en) * 2013-03-05 2015-12-01 Intel Corporation Reducing power consumption during graphics rendering
US9261934B2 (en) * 2013-03-15 2016-02-16 Intel Corporation Dynamic response improvement of hybrid power boost technology
KR101832772B1 (ko) 2014-02-12 2018-04-13 엘지전자 주식회사 컴퓨팅 장치 및 이의 제어 방법
US10355505B2 (en) * 2014-03-10 2019-07-16 Dell Products L.P. Method for adapter over-current-protection (OCP) protection and user warning
US10146284B2 (en) * 2014-05-20 2018-12-04 Entropic Communications, Llc Method and apparatus for providing standby power to an integrated circuit
US10491014B2 (en) * 2014-07-15 2019-11-26 Dell Products, L.P. Battery management system and method for extending time until a battery reaches an over-discharged state during storage of an information handling system
CN105718019B (zh) * 2014-12-01 2020-04-24 联想(北京)有限公司 一种信息处理方法及电子设备
CN104777892B (zh) * 2015-04-28 2017-12-26 孙元章 显示器零功耗待机的延时触发和唤醒装置及方法
CN106325461B (zh) * 2015-06-23 2020-06-23 联想(北京)有限公司 一种信息处理方法及电子设备
JP7237396B2 (ja) * 2016-05-17 2023-03-13 株式会社ユピテル 機器及びプログラム
CN109416569B (zh) * 2016-07-13 2021-10-29 三菱电机株式会社 无电压输出以及有电压输出的切换电路
KR20220061411A (ko) * 2020-11-06 2022-05-13 삼성전자주식회사 전력 공급 회로 및 이를 포함하는 전자 장치

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2601721B2 (ja) 1989-10-04 1997-04-16 株式会社パッセンジャーズ・サービス 自動販売機の売り上げ管理装置
US5682550A (en) 1995-06-07 1997-10-28 International Business Machines Corporation System for restricting user access to default work area settings upon restoration from nonvolatile memory where the settings are independent of the restored state information
JPH11161385A (ja) * 1997-11-28 1999-06-18 Toshiba Corp コンピュータシステムおよびそのシステムステート制御方法
JPH11191931A (ja) * 1997-12-25 1999-07-13 Canon Inc 携帯型電子機器及びその電池制御方法
JP2000308256A (ja) 1999-04-22 2000-11-02 Funai Electric Co Ltd 省電力機能を有する電子機器
JP4153646B2 (ja) 2000-03-24 2008-09-24 株式会社東芝 情報データ伝送システムとその送信装置及び受信装置
JP2001274744A (ja) * 2001-01-16 2001-10-05 Matsushita Electric Ind Co Ltd 充電器内蔵携帯電話機
US6597565B1 (en) * 2002-05-10 2003-07-22 Dell Products L.P. Method and system to determine external power available and fault states
JP4006634B2 (ja) 2002-10-10 2007-11-14 ソニー株式会社 情報処理装置および方法、並びにプログラム
JP3974510B2 (ja) * 2002-12-11 2007-09-12 インターナショナル・ビジネス・マシーンズ・コーポレーション コンピュータ装置、電力管理方法、およびプログラム
TWM277989U (en) * 2005-03-07 2005-10-11 Acbel Polytech Inc Power supply device capable of generating status message
JP2009027374A (ja) 2007-07-18 2009-02-05 Toshiba Corp 情報処理装置および制御方法
JP4535170B2 (ja) 2007-10-19 2010-09-01 株式会社デンソー マイクロコンピュータシステム
US8046615B2 (en) 2007-10-19 2011-10-25 Denso Corporation Microcomputer system with reduced power consumption
CN101630148A (zh) * 2008-07-17 2010-01-20 上海普芯达电子有限公司 降低设备待机能耗的方法和具有低待机能耗的设备
CN201397454Y (zh) * 2008-12-31 2010-02-03 钱和革 一种间歇式供电的微功耗待机控制电路
TWI439852B (zh) * 2010-03-26 2014-06-01 Sony Corp Information processing device and power control circuit

Also Published As

Publication number Publication date
EP2472356A4 (en) 2016-03-23
US20120042187A1 (en) 2012-02-16
US9261937B2 (en) 2016-02-16
TW201202914A (en) 2012-01-16
KR20130002921A (ko) 2013-01-08
BRPI1105784A2 (pt) 2016-05-03
CN102428424A (zh) 2012-04-25
US8700942B2 (en) 2014-04-15
RU2011147124A (ru) 2013-05-27
CN102428424B (zh) 2015-02-25
EP2472356B1 (en) 2020-12-30
EP2472356A1 (en) 2012-07-04
WO2011118487A1 (ja) 2011-09-29
US20140181566A1 (en) 2014-06-26

Similar Documents

Publication Publication Date Title
TWI439852B (zh) Information processing device and power control circuit
JP3974510B2 (ja) コンピュータ装置、電力管理方法、およびプログラム
TW573245B (en) CPU powerdown method and apparatus therefor
US9841805B2 (en) Power management circuit and electronic device employing the same
TWI417710B (zh) 可節省待機/關機狀態之功率消耗的電腦系統及其相關方法
JP2004152304A (ja) Ac電源障害の場合にスタンバイ状態にあるパーソナルコンピュータの状態データを保持するためのシステムおよび方法
JP2007306646A (ja) 起動回路、方法ならびにそれを用いた低電圧誤動作防止回路、電源回路および電子機器
EP2843502B1 (en) Information processing device, information processing method, and program
US20140143562A1 (en) Information processing apparatus
US8423802B2 (en) Power scaling module and power scaling unit of an electronic system having a function unit in a standby state which is insensitive to change in frequency or voltage during synchronization
JPH11102253A (ja) ペン入力情報処理装置、ペン入力情報処理装置の制御回路及びペン入力情報処理装置の制御方法
TW200842562A (en) Method for judging a rebooting action of a computer system and related computer system
JP2015118540A (ja) 情報処理装置、情報処理装置の制御方法、記憶媒体およびプログラム
JP2012073928A (ja) コンピュータのリセット方法およびコンピュータ
US8181053B2 (en) Power saving device and all-in-one PC having the same for controlling standby power to memory controller and memory
JP5644153B2 (ja) 情報処理装置及び電源制御回路
JP5644152B2 (ja) 情報処理装置
JP5515942B2 (ja) 情報処理装置及び電源制御回路
TWI489260B (zh) 待機管理方法及其相關待機管理模組及電腦系統
JP2013232083A (ja) 情報処理装置、情報処理方法及びプログラム
CN117097002A (zh) 实时低功率mcu系统中用于延长备用电池寿命的稳健故障保险系统
JP2007018545A (ja) ネットワークインターフェース
JP5531522B2 (ja) 画像形成装置、データの保存方法
CN106325461B (zh) 一种信息处理方法及电子设备
CN116705088A (zh) 上掉电控制电路、上电控制方法、带sram的外设和电子设备

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees