TWI416476B - 液晶裝置、其控制電路及電子機器 - Google Patents

液晶裝置、其控制電路及電子機器 Download PDF

Info

Publication number
TWI416476B
TWI416476B TW096114047A TW96114047A TWI416476B TW I416476 B TWI416476 B TW I416476B TW 096114047 A TW096114047 A TW 096114047A TW 96114047 A TW96114047 A TW 96114047A TW I416476 B TWI416476 B TW I416476B
Authority
TW
Taiwan
Prior art keywords
line
circuit
register
scan
signal
Prior art date
Application number
TW096114047A
Other languages
English (en)
Other versions
TW200746033A (en
Inventor
Hiroshi Yoshimoto
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Publication of TW200746033A publication Critical patent/TW200746033A/zh
Application granted granted Critical
Publication of TWI416476B publication Critical patent/TWI416476B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Description

液晶裝置、其控制電路及電子機器
本發明係關於對液晶裝置採用所謂區域掃描驅動方式的場合之防止燒焦(焦屏)的技術。
近年來,使用液晶裝置形成縮小影像,同時將此縮小影像藉由光學系擴大投射的投影機逐漸普及。在如此般形成縮小影像的液晶裝置,畫素間非常狹窄,所以會有所謂的轉傾(disclination,旋轉位移,配向不良)的問題。關於此轉傾,可以藉由採用使鄰接畫素彼此為同一極性之面反轉(也稱為圖框反轉)方式而迴避,但在面反轉方式,會有在顯示畫面之例如上端與下端發生顯示差的問題。
為了解消此顯示差,藉由使圖框期間例如分割為第1及第2圖場(field),使各畫素於第1及第2圖場之一方以正極性寫入,於他方以負極性寫入,而於畫素一列份以正極性保持的畫素與以負極性保持的畫素之比率於任一計時均成為各50%的方式,亦即所謂區域掃描驅動被提出來(參照專利文獻1)。
〔專利文獻1〕日本專利特開2004-177930號公報
[發明之揭示]
然而,投影機,被連接於電腦或電視受訊機等多種多樣的影像源。由這些影像源所供給的影像訊號(視訊),其水平線數例如隨著影像源的不同而各異。從前的驅動方式,將影像訊號變換為適合驅動液晶裝置的畫素之形式即可,但在採用前述之區域掃描驅動方式的場合,會有以下的問題。亦即,在切換影像源的場合,針對某畫素注意時,以正極性保持的期間與以負極性保持的期間會產生差異,結果,會有對液晶施加直流成分而使其劣化的問題。
又,液晶劣化的話,與CRT(陰極射線管)之螢光面的燒焦(焦屏)相同,會有固定呈現與應該顯示的影像無關的影像。因此,針對液晶劣化之顯示現象,也仿CRT之例稱之為「燒焦」。
本發明係有鑑於前述情事而違者,其目的在於提供可以防止採用區域掃描驅動方式的場合所會發生的燒焦之液晶裝置、控制電路以及電子機器。
為了達成前述目的,相關於本發明之液晶裝置之控制電路,係控制具備:(a)對應於複數行之掃描線與複數列之資料線的交叉而設置,在前述掃描線被選擇時,成為因應於被供給至前述資料線的資料訊號的電壓之灰階的複數畫素,及(b)跨分開1個圖框的期間之第1或第2場之一方,(1)選擇成為起點的一行掃描線,(2)由前述(1)所選擇的掃描線起朝一方方向選擇間隔m(m為2以上之整數)行的掃描線,(3)選擇由前述(2)所選擇的掃描線起朝他方方向間隔(m+1)行的掃描線,以下交互地反覆進行前述(2)及(3),跨前述第1或第2場之他方,(4)選擇成為起點之一行掃描線,(5)選擇由前述(4)所選擇的掃描線起朝前述他方方向間隔m行的掃描線,(6)選擇由前述(5)所選擇的掃描線起朝前述一方方向間隔(m-1)行之掃描線,以下,交互地反覆進行前述(5)及(6),跨分別的前述第1及第2場選擇前述複數行之掃描線的掃描線驅動電路,(c)將對應於被選擇的掃描線的畫素的灰階之電壓之資料訊號對前述複數列之資料線施加的資料線驅動電路,使前述資料電壓,在前述(1)、(3)、(5)而掃描線被選擇時,作為比特定的基準電壓更高位或者低位之一方,在前述(2)、(4)、(6)而掃描線被選擇時,作為比前述基準電壓更高位或低位之他方的資料線驅動電路等之控制液晶裝置的控制電路;具備:(d)計算比藉由對應於前述複數行之掃描線的畫素對應於更廣區域而被供給的影像訊號之水平線數之計數器,(e)判別以前述計數器計數之水平線數與被記憶於特定的暫存器之值的大小關係之判別電路,(f)因應於前述判別電路的判別結果將記憶於前述暫存器的值加算或者減算特定數之加減算電路,(g)將藉由前述加減算電路所加算或減算的值記憶於前述暫存器,同時將第2場之開始計時,根據被記憶於前述暫存器的值加以規定之掃描控制電路。根據本發明,以複數圖框的期間來看,針對各畫素,以正極性保持的期間與以負極性保持的期間均衡,所以防止對液晶施加直流成分。
於本發明,加減算電路,亦可為藉由前述判別電路判別出藉由前述計數器所計數之水平線數比被記憶於前述暫存器的值更大的場合,使被記憶於暫存器的值僅加算特定值,另一方面,藉由前述判別電路判別出藉由前述計數器所計數之水平線數比被記憶於前述暫存器的值還小的場合,使被記憶於前述暫存器的值減算特定值的構成。於此構成,前述加減算電路,在藉由前述計數器計數的水平線數與被記憶於前述暫存器的值相等的場合,維持被記憶於前述暫存器的值亦可。
此處,前述掃描控制電路,在對被記憶於前述暫存器的值僅加算特定數的場合,使第2場之開始計時比特定的計時延遲,另一方面,在對被記憶於前述暫存器的值僅減算特定數的場合,使第2場之開始計時比特定的計時提早較佳。特別是,前述掃描線驅動電路,最好根據將啟始脈衝以時脈訊號移位之移位訊號選擇前述複數行之掃描線,前述掃描控制電路,藉由使前述啟始脈衝的供給計時對前述時脈訊號延遲,或者是提前,而規定前述第2場之開始計時。
又,本發明,不僅限於液晶裝置之控制電路,其概念亦可應用於液晶裝置自身,甚至可適用於具有該液晶裝置之電子機器。
以下,參照圖面說明本發明之實施型態。圖1係顯示相關於本發明的實施型態之液晶裝置的構成之方塊圖。
如此圖所示,液晶裝置1大致可分為顯示面板10與處理電路50。其中,處理電路50,係控制顯示面板10的動作等之電路模組,與顯示面板10,係藉由FPC(可撓印刷電路板,Flexible Printed Circuit)基板來連接。
另一方面,顯示面板10,如圖2所示,為在顯示區域100的周邊內藏掃描線驅動電路130及資料線驅動電路140之周邊電路內藏型。在顯示區域100,以480行之掃描線112在行(X)方向延伸的方式設置,此外,以640列之資料線114在列(Y)方向上延伸的方式,且與各掃描線112相互電性上保持絕緣的方式設置,進而,畫素110對應於480行的掃描線112與640列的資料線114之交叉,分別排列著。亦即,在本實施型態,畫素110被排列為縱480行X橫640列之矩陣狀,但本發明之趣旨並不限於此排列。
參照圖3,說明畫素110之構成。圖3係顯示對應於i行及與此在下一行鄰接的(i+1)行,及j列及與此右一列鄰接的(j+1)列之交叉的2X2合計4畫素分之構成。又,i,(i+1)係一般顯示畫素110排列的行的場合之記號,為1以上480以下之整數。又,j,(j+1)係一般顯示畫素110排列的列的場合之記號,為1以上640以下之整數。
如圖3所示,各畫素110,具有n通道型薄膜電晶體(Thin Film Transistor:以下簡稱TFT)116與液晶電容120。
此處,各畫素110因為是互為相同之構造,所以僅說明位於i行j列之代表畫素,該i行j列之畫素110之TFT116的閘極被連接於第i行之掃描線112,另一方面其源極被連接於第j列之資料線114,其汲極被連接於液晶電容120之一端之畫素電極118。此外,液晶電容120之另一端,係共同電極108。此共同電極108,跨所有的畫素110均為共通,時間上被施加一定之電壓LCcom。
此顯示面板10,雖未特別圖示,係為使元件基板與對向基板之一對基板保持一定間隙而被貼合,同時於此間隙密固液晶的構成。其中,於元件基板,被形成掃描線112、或資料線114、TFT116以及畫素電極118與掃描線驅動電路130或資料線驅動電路140同時被形成,另一方面於對向基板被形成共同電極108,以這些電極形成面互相對向的方式保持一定間隙而被貼合。因此,於本實施型態,液晶電容120係畫素電極118與共同電極108藉由挾持液晶105而構成。
又,在本實施型態為了說明上的方使,被設定為當液晶電容120所保持的電壓實效值接近於零時,通過液晶電容的光的透過率成為最大的白色顯示,另一方面,隨著電壓實效值變大而透過的光量減少,最終成為透過率最小的黑色顯示之常白模式。
於此構成,對掃描線112施加選擇電壓,而使TFT116打開(導通),同時對畫素電極118,介由資料線114以及打開狀態之TFT116,施加僅較因應於灰階(亮度)的電壓,而可以在該液晶電容120保持因應於灰階之電壓實效值。
又,掃描線112成為非選擇電壓時,TFT116成為關閉(非導通)狀態,此時之關閉電阻理想上不會成為無限大,所以蓄積於液晶電容120的電荷會或多或少地洩漏。為了減少此關閉洩漏(off-leak)的影響,於各畫素形成蓄積電容109。此蓄積電容109之一端,被連接於畫素電極118(TFT116之汲極),另一方面,另一端跨全畫素共通連接於電容線107。此電容線107,被保持於時間上一定之電位,例如接地電位Gnd。又,掃描線驅動電路130及資料線驅動電路140將於稍後詳述。
說明回到圖1,處理電路,係把由外部上位裝置(省略圖示),同步於垂直同步訊號Vsync、水平同步訊號Hsync以及點時脈訊號Dclk而供給的數位的影像訊號Video,變換為適於顯示面板10的驅動之賴筆的資料訊號,另一方面產生供驅動顯示面板10的控制訊號者。
此處,影像訊號Video,係規定應在顯示區域100顯示的影像之資料,在本實施型態,係以顯示區域100之掃描線數「480」以上的水平掃描線(線數)供給。因此,在顯示區域100,以影像訊號Video規定的影像之一部分被切出而顯示。
又,影像訊號Video,亦可以比「480」還少的水平線數供給。但,在水平線數比「480」還少的場合,於顯示區域100產生不進行顯示的區域,此外,另行於縱方向進行縮放(scaling)的構成變成必要。
此處,為了說明的方便,針對由外部上位裝置所供給的垂直同步訊號Vsync及水平同步訊號Hsync,與液晶面板10之驅動計時之關係,參照圖5進行說明。
如此圖所示,垂直同步訊號Vsync係規定藉由影像訊號Video所規定的影像的垂直掃描的開始之脈衝,水平同步訊號Hsync係規定水平掃描的開始之脈衝。亦即,影像訊號Video,以垂直同步訊號Vsync的供給計時為契機被供給1圖框份,同時以水平同步訊號Hsync的供給計時為契機被供給1行份。此處,於本實施型態,垂直同步訊號Vsync係頻率60Hz(週期16.7毫秒)。又,針對點時脈Dclk雖未特別圖示,規定影像訊號Video之中被供給1畫素份的期間。
另一方面,在本實施型態,進行區域掃描驅動,所以藉由顯示區域100顯示1枚影像所要的圖框期間,被2分割為第1及第2圖場(field)。因此,掃描控制電路51如後所述輸出規定第1及第2圖場的開始之啟始脈衝(start pulse)DY。進而,掃描控制電路51,把供使此啟始脈衝DY於掃描線驅動電路130轉送之用的時脈訊號CLY,於1圖框之期間輸出480週期份的方式,與水平同步訊號Hsync對應而藉由內部PLL產生。進而,掃描控制電路51,以與時脈訊號CLY同步的方式產生致能訊號Enb1,Enb2。又,嚴密地說,啟始脈衝DY,以對時脈訊號CLY保持特定的關係的方式輸出。
而且,掃描控制電路51,在選擇顯示區域100之1行的掃描線的期間之最初輸出啟始脈衝DX,同時產生供轉送此啟使脈衝DX的時脈訊號CLX。
於圖1,處理電路50,包含掃描控制電路51、計數器53、加減算電路55、暫存器57、判別電路59、影像訊號處理電路60、RAM62。
其中,計數器53,係計算水平同步訊號Hsync之脈衝,輸出其計數結果之最大值CLc者,其計數結果,藉由垂直同步訊號Vsync重設(reset)。因此,計數器53之計數結果的最大值CLc,為顯示1垂直掃描期間(圖框)之被包含於影像訊號Video的水平線數。
判別電路59,比較由計數器53輸出的最大值CLc,與由暫存器57讀出的值PLc,判別最大值CLc是否比值PLc更大,輸出顯示其結果之判別訊號F。
加減算電路55,對由暫存器57讀出之值PLc,依照判別訊號F而加算「+2」或者「-2」,亦即將值PLc僅增量(Increment)或者減量(decrement)「2」。詳細地說,加減算電路55,在藉由判別電路F顯示最大值CLc比值PLc還大的場合,對值PLc加算「2」,在藉由判別電路F顯示最大值CLc比值PLc還小的場合,對值PLc僅減算「2」。
暫存器57,依照根據掃描控制電路51的控制而讀出值PLc輸出至判別電路59,另一方面,藉由加減算電路55使該值僅加算或減算「2」,而作為新的值PLc進行記憶。
判別電路59的比較計時,係根據計數器53的計數結果成為最大值的計時,亦即被輸出垂直同步訊號Vsync之前(1圖框期間的最後)。配合此計時,掃描控制電路51,分別控制由暫存器57之值PLc的讀出、對該PLc之「2」的加算或減算、以及此加算或減算值之往暫存器57的記憶,所以於本實施型態,包含於影像訊號Video的水平線數產生變更,被記憶於暫存器57的值PLc,在經過複數圖框的期間之時間點,成為在該水平線數附近均衡。例如,被記憶於暫存器57的值PLc為「484」的場合,包含於影像訊號Video的水平線數切換為「490」時,該值PLc由最初的「484」起依「486」→「488」→「490」之方式分別增加「2」,以後,如「488」→「490」→「488」→「490」的方式反覆進行減少/增加「2」。另一方面,被記憶於暫存器57的值PLc例如為「490」的場合,包含於影像訊號Video的水平線數切換為「484」時,該值PLc由最初的「490」起依「488」→「486」→「484」→「482」之方式分別減少「2」,以後,如「484」→「486」→「484」→「486」的方式反覆進行增加/減少「2」。
如前述,影像訊號Video,係以比顯示區域100之掃描線數「480」更多的水平掃描線(線數)供給,所以對顯示區域100,必須要切出影像訊號Video所規定的影像的一部份使其顯示。因此,掃描控制電路51,藉由值PLc決定由影像訊號Video所規定的影像之中,可藉由顯示區域100顯示的480行。
具體而言,掃描控制電路51,在值PLc為「N」時,使以影像訊號Video所規定的影像之中,上下分別除掉(N-480)/2行之除掉(N-480)行後的480行份,顯示於顯示區域100的方式決定之。例如,值PLc為「484」的話,掃描控制電路51,將上下分別除掉2行之除掉4行後的480行份之顯示,顯示於顯示區域100的方式進行決定。換句話說,在本實施型態,把值PLc視為包含於影像訊號Video的水平線數,1圖框份的影像訊號Video如果是顯示1~484行的影像者,掃描控制電路51,根據影像訊號Video將除掉1,2,483,484行的3~482行之影像,使其顯示於顯示區域100之1~480行的掃描線的方式來決定。因此,以影像訊號Video規定的影像之行(水平線)與顯示區域100之行未必一致,但於以後的說明,為了避免混亂,在沒有特別規定的場合,以顯示區域100之行進行說明。
其次,針對被記憶於暫存器57之值PLc之啟始脈衝DY的輸出計時加以說明。
掃描控制電路51,在值PLc為「N}時,把規定第1圖場的開始之啟始脈衝DY,在使影像訊號Video規定的影像之中,第{(N-480)/2+1}行的影像,亦即決定應在顯示區域100顯示的第1行的影像在顯示區域100進行掃描的計時進行輸出。又,後述之掃描線驅動電路130,係將啟始脈衝DY以時脈訊號CLY依序移位等之構成,所以嚴密地說,規定第1圖場的開始之啟始脈衝DY,以決定掃描訊號G1的輸出計時的方式被輸出。
另一方面,如前所述,在本實施型態,垂直掃描訊號Vsync的週期為16.7毫秒,所以驅動顯示區域100時1圖框的期間也係16.7毫秒。因此,針對各畫素使以正極性保持的期間與以負極性保持的期間一致的觀點來看,以成為將圖框期間2分割的計時的方式,輸出規定第1圖場的開始之啟始脈衝DY之後,經過時脈訊號CLY之240週期後,應該輸出規定第2圖場的開始之啟始脈衝DY。但是,如前所述,時脈訊號CLY,將水平同步訊號Hsync產生為基準,所以水平線數改變的話(根據水平同步訊號Hsync之水平掃描頻率改變的話),以對時脈訊號CLY保持特定的關係的方式被輸出的啟始脈衝DY,對2分割1圖框期間的計時偏向前方或後方。
在此,掃描控制電路51,使規定第2圖場的開始之啟始脈衝DY,比輸出規定第1圖場的開始之啟使脈衝DY之後經過時脈訊號CLY之240週期後的計時,在值PLc僅增加「2」時延遲僅時脈訊號CLY之1週期,在值PLc僅減少「2」時延提早時脈訊號CLY之1週期。
此外,掃描控制電路51,配合啟始脈衝DY的供給,針對致能訊號Enb1,Enb2的產生也改變。又,針對啟始脈衝DY,致能訊號Enb1,Enb2的詳細,於與掃描線驅動電路130之關係將於稍後詳述。
影像訊號處理電路60,係將前述影像訊號Video,依照根據掃描控制電路51之控制,變換為是於顯示面板10之驅動的類比的資料訊號Vid者。
詳細而言,影像訊號處理電路60,於第1圖場,由外部上位裝置供給的影像訊號Video之中,相當於顯示區域100的第1行~第240行者寫入FIFO(先進先出)型線緩衝器之後,以寫入速度2倍的速度讀出,將倍速化的影像訊號Video例如變換為正極性電壓作為資料訊號Vid輸出,同時由線緩衝緝毒出而寫入圖場記憶體,另一方面將相當於顯示區域100的第241行~第480行者由圖場記憶體倍速化讀出,變換為負極性電壓作為資料訊號Vid輸出。影像訊號處理電路60,將此動作於第1圖場,以顯示區域100的第241、1、242、2、243、3、…、480、240行的順序實行。
此外,影像訊號處理電路60,於第2圖場,由外部上位裝置供給的影像訊號Video之中,相當於顯示區域100的第241行~第480行者寫入FIFO(先進先出)型線緩衝器之後,以寫入速度2倍的速度讀出,將倍速化的影像訊號Video例如變換為正極性電壓作為資料訊號Vid輸出,同時由線緩衝緝毒出而寫入圖場記憶體,另一方面將相當於顯示區域100的第1行~第240行者由圖場記憶體倍速化讀出,變換為負極性電壓作為資料訊號Vid輸出。影像訊號處理電路60,將此動作於第2圖場,以顯示區域100的第1、241、2、242、3、243、…、240、480行的順序實行。
因此,相當於同一畫素的資料訊號Vid,於第1及第2圖場之各個被供給至顯示面板10,其中,在第1圖場之一方,使由線緩衝器讀出的影像訊號Video變換為正極性者,在第2圖場,使由線緩衝器讀出的影像訊號Video變換為負極性者。此處,影像訊號處理電路60,將RAM62作為線緩衝器及圖場記憶體使用,成為進行影像訊號Video的寫入及讀出之構成。
如此,在本實施型態,把由外部上位裝置供給的影像訊號Video暫時容納於線緩衝器後,以收容速度的2倍的速度讀出,同時經過1/2圖框的期間(亦即1圖場的期間)之後,再度以2倍速度讀出的構成,所以嚴密的說,最初產生僅收容於線緩衝器的部分之延遲。因此,於顯示面板10以啟始脈衝DX、DY等規定的驅動計時,成為對從外部上位裝置供給的垂直同步訊號Vsync(以及水平同步訊號Hsync)所規定的計時延遲之關係,但如圖5所示認為是一致的也不會差太多。
其次,參照圖4,說明掃描線驅動電路130之構成。
於圖4,移位暫存器132,係具有比顯示區域100之掃描線數「480」更多1段轉送電路,各轉送電路於每次時脈訊號CLY之邏輯位準遷移時(升起或降下)使啟始脈衝DY依序移位,由各段輸出移位訊號Y1、Y2、Y3、Y4、…、Y481者。
AND電路134,輸出鄰接的移位訊號彼此的邏輯積訊號。AND電路136,係輸出根據AND電路134之輸出訊號(邏輯積訊號)與致能訊號Enb1或Enb2之任一之邏輯積訊號。
此處,輸入根據移位暫存器132的移位訊號(Y1及Y2)的邏輯積訊號之AND電路136的輸出成為掃描訊號G1,輸入移位訊號(Y及Y3)的邏輯積訊號之AND電路136的輸出成為掃描訊號G2,以下同樣地,根據(Y與Y4)、(Y與Y5)、…、(Y480與Y481)之邏輯積訊號AND電路136的輸出分別成為掃描訊號G3、G4、…G480,分別被供給至第1、2、3、4、…480行之掃描線112。
此外,針對AND電路136,與與致能訊號Enb1、Enb2之關係說明如下。詳細地說,在對上半份之奇數第1、3、5、…239行之掃描線112供給掃描訊號的AND電路136被供給致能訊號Enb1,在對上半份之偶數第2、4、6、…240行之掃描線112供給掃描訊號的AND電路136被供給致能訊號Enb2,另一方面,在對下半份之奇數第241、243、245、…479行之掃描線112供給掃描訊號的AND電路136被供給致能訊號Enb2,在對下半份之偶數第242、244、246、…480行之掃描線112供給掃描訊號的AND電路136被供給致能訊號Enb1。亦即,對AND電路136之致能訊號Enb1、Enb2之供給關係,上半份與下半份互為對稱關係。
於這樣的掃描線驅動電路130,假設在被記憶於暫存器57的值PLc不被改變的場合,如圖6所示,等分割1圖框期間(16.7毫秒)的第1及第2圖場之開始時被供給啟始脈衝DY,同時被供給將1圖框期間分割為「480」的期間為1週期的時脈訊號CLY。
如此般被供給啟始脈衝DY與時脈訊號CLY時,根據移位暫存器132之移位訊號Y1,幾乎與啟始脈衝DY為同波形,以後,移位訊號Y2、Y3、…、Y481,將啟始脈衝DY(移位訊號Y1)作為每隔時脈訊號CLY之半週期就移位者。因此,藉由AND電路134所求得的鄰接的移位訊號彼此的邏輯積訊號,係對應之段的前段,及與對應之段重複的部分,於圖6,成為以移位訊號的陰影區域所示者。
藉由AND電路134所求得的邏輯積訊號,藉由致能訊號Enb1或Enb2而縮窄脈衝寬幅,作為掃描訊號輸出。
此處,致能訊號Enb1,Enb2分別係如下之脈衝訊號(H位準)。詳細言之,如圖6所示,於第1圖場,分別排他地針對致能訊號Enb1在時脈訊號CLY之升起計時的前後輸出2擊(shot),針對致能訊號Enb2在時脈訊號CLY之降下計時的前後,時脈訊號CLY之升起計時後之致能訊號Enb1之1擊(shot)輸出2擊。此外,於第2圖場,分別排他地針對致能訊號Enb1在時脈訊號CLY之降下計時的前後輸出2擊(shot),針對致能訊號Enb2在時脈訊號CLY之升起計時的前後,時脈訊號CLY之升起計時後之致能訊號Enb1之1擊(shot)輸出後輸出2擊。
又,致能訊號Enb1,Enb2,係第1及第2圖場的邊界,於時脈訊號之升起或降下計時的前後不輸出2擊,僅輸出1擊。
特別是,在本實施型態,隨著被記憶於暫存器57的值PLc規定第1圖場的開始之啟始脈衝DY,僅提早或延遲時脈訊號CLY之1週期,所以成為配合此啟始脈衝DY之供給,致能訊號Enb1,Enb2之第1及第2圖場的邊界也被規定的構成。
掃描訊號,如圖所示,於第1圖場以G241、G1、G242、G2、G243、G3、…、G480、G240之順序成為高位準,另一方面,第2圖場,以G1、G241、G2、G242、G3、G243、…、G240、G480之順序成為高位準。
針對這樣的掃描訊號,在成為H位準的掃描線112之行,換句話說,於第1圖場,(1)首先選擇第241行,(2)由該第241行往上隔開掃描線數「480」之半數之240(此相當於m)行的第1行被選擇,(3)由該第1行起往下隔開241行的第242行被選擇,以下反覆進行(2)及(3),依序選擇第2、243、3、…、480、240行,另一方面,於第2圖場,(4)首先選擇第1行,(5)選擇由該第11行往下方隔開240行之第241行,(6)選擇由該第241行起往上方隔開239行的第2行,以下交互反覆(5)及(6)第242、3、243、…、240、480行目依序被選擇。
另一方面,資料線驅動電路140包含採樣訊號輸出電路142,及被設於各資料線114的n通道型TFT146。其中,採樣訊號輸出電路142,並未特別圖示,係由掃描線驅動電路130省略AND電路136的構成。亦即,採樣訊號輸出電路142,係具有比資料線114的總數640更多1段轉送電路,各轉送電路,輸出於每次時脈訊號CLX之邏輯位準遷移時(升起以及降下)使啟始脈衝DX依序移位的移位訊號,各AND電路,輸出鄰接的移位訊號彼此的邏輯積訊號,該邏輯積訊號,分別作為採樣訊號S1、S2、S3、S4、…、S639、S640而被輸出的構成。
於此構成,相當於邏輯積訊號的採樣訊號S1,如圖7所示,由啟始脈衝DX的供給,以僅延遲時脈訊號CLX的辦週期之計時輸出,同時使此採樣訊號以僅時脈訊號CLX的半週期依序移位,成為採樣訊號S2、S3、S4、…、S639、S640。
此外,於圖2針對各列之TFT146,其源極,共通連接於被供給資料訊號Vid之影像訊號線171,其汲極,被連接於資料線114,於其閘極被供給採樣訊號。因此,於第j列之資料線114被連接汲極的TFT146,在對應於第j列的採樣訊號Sj成為高位準時,使被供給至影像訊號171的資料訊號Vid,於第j列之資料線114進行採樣的構成。
其次,針對液晶裝置1的動作,設想以下的場合而進行說明。亦即,設想由外部上位裝置供給的影像訊號Video所包含的水平線數跨複數圖框保持一定,同時不對被記憶於暫存器57的值PLc藉由加減算電路55加算或減算「2」,而被記憶於暫存器57的值PLc為一定的場合進行說明。
在此場合,如前所述,掃描控制電路51,把由影像訊號Video所規定的影像之中,可在顯示區域100顯示的480行,藉由被記憶於暫存器57的值PLc決定。亦即,如前所述,等分割1圖框期間(16.7毫秒)的第1及第2圖場之開始時被供給啟始脈衝DY,同時被供給將1圖框期間分割為「480」的期間為1週期的時脈訊號CLY。
於第1圖場,如前所述,首先選擇第241行之掃描線。配合此選擇,影像訊號處理電路60,把收容於圖場記憶體(RAM62)的相當於第241行的影像訊號Video以倍速讀出,變換為負極性的資料訊號Vid,供給至顯示區域100之影像訊號線171,同時配合此供給,以採樣訊號S1、S2、S3、S4、…、S640依序成為H位準的方式控制採樣訊號輸出電路142。
詳細地說,於第241行對應於1列、2列、3列、…640列的畫素之資料訊號Vid被供給至影像訊號線171的計時,以採樣訊號S1、S2、S3、S4、…、S640分別依序成為H位準的方式,掃描控制電路51,控制影像訊號處理電路60、掃描線驅動電路130以及採樣訊號輸出電路142。
採樣訊號S1成為H位準時,第1列之TFT146打開(ON),所以被供給至影像訊號線171的對應於241行1列的畫素之資料訊號Vid在第1列之資料線114被採樣。同樣地,採樣訊號S2、S3、…、S640依序成為H位準時,第2、3、…、640列之TFT146依序打開,所以於第2、3、…、640列之資料線114,對應於第241行2列、3列、…、640列的畫素之資料訊號Vid分別被採樣。
另一方面,掃描訊號G241為H位準時,位於第241行的畫素110之TFT116全部打開,所以於資料線114被採樣的資料訊號Vid之電壓直接被施加至畫素電極118。因此,於第241行1、2、3、…、640列之畫素之液晶電容120,被保持因應於以影像訊號Video所指定的灰階之負極性的電壓。
第241行之次,選擇第1行之掃描線。配合此選擇,影像訊號處理電路60,把收容於線緩衝器(RAM62)的相當於第1行的影像訊號Video以倍速讀出,變換為正極性的資料訊號Vid,供給至顯示面板10之影像訊號線171,同時配合此供給,以採樣訊號S1、S2、S3、S4、…、S640依序成為H位準的方式控制採樣訊號輸出電路142。
藉此,於第1行1、2、3、…、640列之畫素之液晶電容120,被保持因應於以影像訊號Video所指定的灰階之正極性的電壓。
第1行之次,選擇第242行之掃描線。配合此選擇,影像訊號處理電路60,把收容於圖場記憶體(RAM62)的相當於第241行的影像訊號Video以倍速讀出,變換為負極性的資料訊號Vid,供給至影像訊號線171,同時配合此供給,以採樣訊號S1、S2、S3、S4、…、S640依序成為H位準的方式控制採樣訊號輸出電路142。藉此,於第242行1、2、3、…、640列之畫素之液晶電容120,被保持因應於以影像訊號Video所指定的灰階之負極性的電壓。
同樣地,第242行之次,選擇第2行之掃描線,所以配合此選擇,影像訊號處理電路60,把收容於線緩衝器(RAM62)的相當於第2行的影像訊號Video以倍速讀出,變換為正極性的資料訊號Vid,供給至影像訊號線171,同時配合此供給,以採樣訊號S1、S2、S3、S4、…、S640依序成為H位準的方式控制採樣訊號輸出電路142。藉此,於第2行1、2、3、…、640列之畫素之液晶電容120,被保持因應於以影像訊號Video所指定的灰階之正極性的電壓。
在第1圖場,以後直到被選擇第480、240行的掃描線為止反覆進行同樣的動作。藉此,在第1圖場,於第241、242、…、480行之各液晶電容120,被寫入因應於灰階之負極性電壓,另一方面於第1、2、…、240行之各液晶電容120,被寫入因應於灰階之正極性電壓。
在第2圖場,如前所述掃描線以第1、241、2、242、3、243.…、240、480行的順序選擇,相當於第1、2、…、240行的影像訊號Video由圖場記憶體以倍速讀出而變換為負極性之資料訊號,另一方面相當於第241、242、…、480行的影像訊號Video由線緩衝器以倍速讀出而變換為正極性之資料訊號。
藉此,在第2圖場,於第1、2、…、240行之各液晶電容120,被寫入因應於灰階之負極性電壓,另一方面於第241、242、…、480行之各液晶電容120,被寫入因應於灰階之正極性電壓。
又,在此例,如圖7所示,於第1圖場,第i行掃描線之前選擇第(i+240)行,所以掃描訊號G(i+1)、Gi依此順序成為H位準。資料訊號Vid,在負極性寫入時,在從相當於黑色的電壓Vb(-)起到相當於白色的電壓Vw(-)為止的範圍成為由電壓Vc降低僅因應於畫素的灰階之份的電壓,在正極性寫入時,在從相當於黑色(最低灰階)的電壓Vb(+)起到相當於白色(最高灰階)的電壓Vw(+)為止的範圍成為由電壓Vc升高僅因應於畫素的灰階之份的電壓。
此外,掃描訊號或採樣訊號之邏輯位準之中,H位準係電壓Vdd,L位準係本實施型態之電壓基準之接地電位Gnd。但是,本實施型態之寫入極性,係對液晶電容120之寫入極性,所以其正負的基準,不是對接地電位Gnd而是對電壓Vc。
此處,在本實施型態,使電壓Vc設定於比被施加於共同電極108的電壓LCcom更高若干之高位。其理由,是因為起因於TFT116的閘極.汲極間之寄生電容,由打開至關閉當狀態改變時汲極(畫素電極118)之電位產生降低的現象(又被稱為下推push-down、刺穿break-through、貫場field-through等)的緣故。為了防止液晶的劣化,對液晶電容以交流驅動為原則,施加於共同電極108的電壓LCcom作為寫入極性的基準進行交流驅動的話,因為下推,負極性寫入所導致的液晶電容120的電壓實效值,比根據正極性寫入之實效值要大上若干(TFT116為n通道型的場合)。因此,把寫入極性的基準電壓Vc設定於比共同電極108的電壓LCcom更高位側,可以抵銷下推(push-down)的影響。
又,圖7之資料線的電壓之縱比例尺,與其他電壓波形相較有被擴大。
針對這樣的寫入動作參照圖8進行說明。圖8係使本實施型態之各行的寫入狀態跨連續的圖框之隨著時間經過而顯示之圖。又,圖8並未顯示對1~480行之所有行之寫入,而是縮減行的數目之簡易顯示。
如圖所示,在本實施型態,於第1圖場在第241、242、243、…、480行之畫素進行負極性寫入,在第1、2、3、…、240行之畫素進行正極性寫入,而在次一寫入之前被保持著,另一方面,於第2圖場在第1、2、3、…、240行之畫素進行負極性寫入,在第241、242、243、…、480行之畫素進行正極性寫入,而同樣在次一寫入之前被保持著。
因此,於任一計時,針對任一列,保持正極性電壓的畫素與保持負極性電壓的畫素之比率均為50%。因此,保持期間之資料線114的極性不會偏於一方,藉此,被寫入畫素電極118的電荷透過關閉狀態的TFT116流失的程度,跨各行都成為均等,所以防止顯示的不均一性。
此外,在本實施型態,在某行被選擇的計時,位於該行的畫素,與位於該行的上一行的畫素寫入極性相反,但其他的畫素彼此寫入極性相同。因此,也防止由於轉傾(disclination,旋轉位移,配向不良)導致顯示品質的降低。
以上,針對不使被記憶於暫存器57的值PLc改變的場合之動作加以說明。接下來,針對不使被記憶於暫存器57的值PLc改變的場合之問題加以檢討。
如圖9所示,包含於影像訊號Video的水平線數p不變更的場合,如框Fr所示切出480行而在顯示區域100顯示。此處,掃描控制電路51,在以此框Fr的中心計時,亦即,影像訊號Video所規定的影像第「p/2」行的供給之後的計時a,成為第1及第2圖場的邊界的方式將時脈訊號CLY等縮放(scaling)。
藉此,在顯示區域100,跨複數圖框若水平線數p一定,如圖10所示,在計時a來看,於第1~240行之畫素於某N圖框根據被供給的影像訊號Video進行正極性的電壓寫入,另一方面,於第241~480行之畫素,於比N圖框更前一個之(N-1)圖框根據被供給的影像訊號Video進行負極性的電壓寫入,此外,計時a以成為第1及第2圖場之邊界的方式縮放,所以正極性電壓被保持的期間,與負極性電壓被保持的期間成為相同,所以不會對液晶電容120施加直流電壓。
然而,由於上尉控制電路切替影像源等理由,如圖11所示由(N-1)圖框至N圖框,包含於影像訊號Video的水平線數由p變更為q的場合(在圖11顯示增加的場合),以水平同步訊號Hsync規定的水平掃描期間(在圖11相當於線間隔)改變。
此處,在水平線數被變更之後的N圖框,次一垂直同步訊號Vsync未輸入,包含於該影像訊號Video的水平線數q無法檢測,所以掃描控制電路51,作為係之前的(N-1)圖框之水平線數p,而處理N圖框以後之影像訊號Video。因此,以影像訊號Video規定的影像,第「p/2」行的供給之後的計時a由圖框期間的中心起,增加水平線數時如圖11所示的在時間上往前方移位,減少加水平線數時並未圖示而在時間上住後方移位。
圖框期間的中心,與第1及第2圖場之邊界不一致的話,正極性電壓被保持的期間,與負極性電壓被保持的期間不會相同,所以會有對液晶電容120施加直流電壓的問題。
又,從水平線數被變更起,到因應於變更後的水平線數q內部PLL安定為止,亦即,以使影像訊號Video所規定的影像第「q/2」行之供給之後的計時a成為第1及第2圖場的邊界的方式,使時脈訊號CLY等被縮放(scaling)為止,因應於PLL的性能需要數秒,但將此換算為圖框數的話,超過100,所以對液晶電容120之直流電壓的施加無法忽視。
此外,於(N-1)圖框藉由計數器53計數之值CLc作為被供給至次一N圖框的影像訊號Video之水平數,掃描控制電路51控制各部的構成,影像訊號Video的水平線數不定的場合,藉由計數器53所計數之值CLc,繼續與被供給至次一圖框的影像訊號Video的水平線數之乖離狀態,變得容易對液晶電容120施加直流電壓,所以不能說是較佳的。
為了對付此問題,在本實施型態,係使規定第2圖場的開始時之啟始脈衝DY,在被記憶於暫存器57的值PLc僅增加「2」的場合,對時脈訊號CLY往後方移位僅1週期而輸出,在被記憶於暫存器57的值PLc僅減少「2」的場合,對時脈訊號CLY往前方移位僅1週期而輸出的構成。
詳言之,於N圖框被包含於影像訊號Video的水平線數(根據計數器53之計數值的最大值CLc),比之前的(N-1)圖框之水平線數(被記憶於暫存器57之值PLc)還大的場合,該值PLc藉由加減算電路55僅加算「2」而被記憶於暫存器57。因此,掃描控制電路51,如圖11所示,於次一(N+1)圖框使規定第2圖場之開始時的啟始脈衝DY,對時脈訊號CLY僅往後方移位1週期份。
另一方面,於N圖框被包含於影像訊號Video的水平線數,比之前的(N-1)圖框之水平線數還小的場合,該值PLc,藉由加減算電路55,僅減算「2」而被記憶於暫存器57。因此,掃描控制電路51,雖未圖示,於次一(N+1)圖框使規定第2圖場之開始時的啟始脈衝DY,對時脈訊號CLY僅往前方移位1週期份。
在本實施型態,影像訊號Video所包含的水平線數被變更為q的場合,被記憶於暫存器57的值PLc在圖框期間結束時僅被加算或減算「2」,所以經過複數圖框後,如前所述在q附近均衡。因此,均衡後,由時間上的平均值來看,成為變更後的q,所以第1及第2圖場的期間,從時間上平均來看成為相同長度。
此外,值PLc在1圖框僅增加或減少「2」,所以水平線數之變更份為50行程度的話,以一半之25圖框值就可以均衡,所以比等待內部PLL安定化而言可以更迅速地追隨。
進而,即使變更後的影像訊號Video所包含的水平線數在q附近搖擺的場合,值PLc也可使搖擺的水平線數以成為平均化的值的方式改變,所以第1及第2圖場期間,同樣在時間上平均來看,成為相同長度。
因此,在本實施型態,不對液晶施加直流成分,而可以防止所謂的燒焦。
於前述實施型態,係藉由判別電路判別根據計數器53之最大值CLc是否比由暫存器57讀出的值PLc還大,被判別為較大的場合,由暫存器57讀出的值PLc僅被加算「2」而再度設定至暫存器57,另一方面,判別為以下的場合,由暫存器57讀出的值PLc僅被減算「2」而再度設定至暫存器57的構成;但亦可以是藉由判別電路判別最大值CLc是否比由暫存器57讀出的值PLc還大,被判別為以上的場合,由暫存器57讀出的值PLc僅被加算「2」而再度設定至暫存器57,判別為較小的場合,由暫存器57讀出的值PLc僅被減算「2」而再度設定至暫存器57的構成。
進而,判別電路59判別最大值CLc是在值PLc以上,或相等,或以下的3種情形,相等的場合,不加減算值PLc(加算零),直接回到暫存器57而使其記憶的構成亦可。
又,在實施型態,採藉由加減算電路55使值PLc僅加算或減算「2」的構成之理由,是在對時脈訊號CLY僅往前方或往後方移位1週期份時,第2圖場的開始,成為掃描線之2行之前或者2行之後的緣故(參照圖6)。
因此,如圖6所示的關係,亦即使啟始脈衝DY移位時僅往前方或後方移動的掃描線(水平線數)使其加算或減算的關係,只要能夠於加減算電路55與掃描控制電路51與掃描線驅動電路130保持的話,亦可為「2」以外的數目。
在前述之實施型態,在對應於某一行的掃描線112之掃描訊號成為H位準時,依序供給對應於位在該掃描線的第1列~第480列的畫素之資料訊號Vid,亦即所謂的點依序的構成,但是亦可採使資料訊號於時間軸伸長n倍(n為2以上之整數)並用供給至n條影像訊號線的所謂相展開(亦稱為序列-平行變換)驅動之構成(參照日本特開平2000-112437號公報),對所有的資料線114統括供給資料訊號的所謂線依序的構成亦可。
此外,在實施型態,於第1圖場負極性寫入第241行以後,正極性寫入第1行以後,於第2圖場負極性寫入第1行以後,正極性寫入第241行以後,但亦可使寫入極性相反。
進而,在實施型態,係於未施加電壓的狀態為顯示白色的常白模式,但亦可以是未施加電壓的狀態下為顯示黑色的常黑模式。此外,亦可以R(紅)、G(綠)、B(藍)之三畫素構成一點而進行彩色顯示。顯示區域100不限於透過型,亦可為反射型或者兼具二者之半透過半反射型。
其次,說明使用相關於前述實施型態之液晶裝置的電子機器之例。圖12係顯示將前述液晶裝置1作為光閥使用的3板式投影機的構成之平面圖。
於此投影機2100,供入射至光閥的光,藉由配置在內部的3枚反射鏡2106以及2枚二色性反射鏡2108而分離為R(紅)、G(綠)、B(藍)三原色,分別被導入作為對應於各原色的光閥100R、100G及100B。又,B色之光,與其他R色或G色比較起來光徑較長,為了防止其損失,中介著由入射透鏡2122、中繼透鏡2123以及射出透鏡2124所構成的中繼透鏡系2121而導光。
此處,光閥100R、1110B及100G之構成,與前述實施型態之液晶裝置1的顯示區域100相同,以從外部上位裝置(省略圖示)所供給的對應於R、G、B各色之影像訊號分別驅動。
藉由光閥100R、100G、100B分別被調變的光,由3方向入射至二色性稜鏡2112。接著,於此二色性稜鏡2112,R色以及B色之光折射90度,另一方面G色之光則直進。亦即,各色之影像被合成之後,透過透鏡單元1820被正轉擴大投影,所以在螢幕2120顯示彩色影像。
又,光閥100R、100B之透過像,係藉由二色性稜鏡2112反射之後而被投射的,而光閥100G之透過像則是直接投射,所以光閥100R、100B之水平掃描方向,與光閥100G之水平掃描方向相反,為顯示左右反轉像之構成。
此外,作為電子機器,除了參照圖12所說明的以外,還可以舉出直視型,例如行動電話,或者是個人電腦、電視、攝錄放影機的監視器、汽車導航裝置、呼叫器、電子手冊、計算機、文書處理機、工作站、電視電話、POS終端、數位相機、具備觸控面板的機器等。接著,對這些各種電子機器,當然可以適用相關於本發明的液晶裝置。
1‧‧‧液晶裝置
10‧‧‧顯示面板
50‧‧‧控制電路
51‧‧‧掃描控制電路
53‧‧‧計數器
57‧‧‧暫存器
59‧‧‧判別電路
60‧‧‧影像訊號處理電路
100‧‧‧顯示區域
105‧‧‧液晶
108‧‧‧共同電極
110‧‧‧畫素
112‧‧‧掃描線
114‧‧‧資料線
116‧‧‧TFT
118‧‧‧畫素電極
120‧‧‧液晶電容
130‧‧‧掃描線驅動電路
142‧‧‧採樣訊號輸出電路
146‧‧‧TFT
2100‧‧‧投影機
圖1係顯示相關於本發明的實施型態之液晶裝置的構成之方塊圖。
圖2係顯示該液晶裝置之顯示面板的構成之圖。
圖3係該顯示面板之畫素的構成之圖。
圖4係顯示該液晶裝置之掃描線驅動電路的構成之圖。
圖5係供說明該液晶裝置之動作之圖。
圖6係供說明該液晶裝置之垂直掃描之圖。
圖7係供說明該液晶裝置之水平掃描之圖。
圖8係供說明該液晶裝置之寫入之圖。
圖9係顯示該液晶裝置之線數變更動作之圖。
圖10係顯示該液晶裝置之線數變更動作之圖。
圖11係顯示該液晶裝置之線數變更動作之圖。
圖12係顯示使用相關於實施型態之液晶裝置於投影機的構成之圖。
1...液晶裝置
10...顯示面板
50...控制電路
51...掃描控制電路
53...計數器
55...加減算電路
57...暫存器
59...判別電路
60...影像訊號處理電路
62...圖場記憶體

Claims (7)

  1. 一種液晶裝置之控制電路,其特徵係控制具備:(a)對應於複數行之掃描線與複數列之資料線的交叉而設置,在前述掃描線被選擇時,成為因應於被供給至前述資料線的資料訊號的電壓之灰階的複數畫素,及(b)跨分開1個圖框的期間之第1或第2場之一方,(1)選擇成為起點的一行掃描線,(2)由前一步驟所選擇的掃描線起朝一方方向選擇間隔m(m為2以上之整數)行的掃描線,(3)選擇由前述(2)所選擇的掃描線起朝他方方向間隔(m+1)行的掃描線,以下交互地反覆進行前述(2)及(3),跨前述第1或第2場之他方,(4)選擇成為起點之一行掃描線,(5)選擇由前一步驟所選擇的掃描線起朝前述他方方向間隔m行的掃描線,(6)選擇由前述(5)所選擇的掃描線起朝前述一方方向間隔(m-1)行之掃描線,以下,交互地反覆進行前述(5)及(6),跨分別的前述第1及第2場選擇前述複數行之掃描線的掃描線驅動電路 (c)將對應於被選擇的掃描線的畫素的灰階之電壓之資料訊號對前述複數列之資料線施加的資料線驅動電路,使前述資料訊號之電壓,在前述(1)、(3)、(5)而掃描線被選擇時,作為比特定的基準電壓更高位或者低位之一方,在前述(2)、(4)、(6)而掃描線被選擇時,作為比前述基準電壓更高位或低位之他方的資料線驅動電路等之液晶裝置的控制電路;具備:(d)計算比藉由對應於前述複數行之掃描線的畫素對應於更廣區域而被供給的影像訊號之水平線數之計數器,(e)判別以前述計數器計數之水平線數與被記憶於特定的暫存器之值的大小關係之判別電路,(f)因應於前述判別電路的判別結果將記憶於前述暫存器的值只加算或者減算特定數之加減算電路,(g)將藉由前述加減算電路所加算或減算的值記憶於前述暫存器,同時將前述第2場之開始計時,根據被記憶於前述暫存器的值加以規定之掃描控制電路。
  2. 如申請專利範圍第1項之液晶裝置之控制電路,其中,前述加減算電路,藉由前述判別電路判別出藉由前述計數器所計數之水平線數比被記憶於前述暫存器的值更大的場合,使被記憶於前述暫存器的值僅加算特定值,另一方面,藉由前述判別電路判別出藉由前述計數器所計數之水平線數比被記憶於前述暫存器的值還小的場合 ,使被記憶於前述暫存器的值僅減算特定值。
  3. 如申請專利範圍第2項之液晶裝置之控制電路,其中,前述加減算電路,在藉由前述計數器計數的水平線數與被記憶於前述暫存器的值相等的場合,維持被記憶於前述暫存器的值。
  4. 如申請專利範圍第2或3項之液晶裝置之控制電路,其中,前述掃描控制電路,在對被記憶於前述暫存器的值僅加算特定數的場合,使第2場之開始計時比特定的計時延遲,另一方面,在對被記憶於前述暫存器的值僅減算特定數的場合,使第2場之開始計時比前述特定的計時提早。
  5. 如申請專利範圍第4項之液晶裝置之控制電路,其中,前述掃描線驅動電路,根據將啟始脈衝以時脈訊號移位之移位訊號選擇前述複數行之掃描線,前述掃描控制電路,藉由使前述啟始脈衝的供給計時對前述時脈訊號延遲,或者是提前,而規定前述第2場之開始計時。
  6. 一種液晶裝置,其特徵係具備:(a)對應於複數行之掃描線與複數列之資料線的交叉而設置,在前述掃描線被選擇時,成為因應於被供給至前述資料線的資料訊號的電壓之灰階的複數畫素,及(b)跨分開1個圖框的期間之第1或第2場之一方,(1)選擇成為起點的一行掃描線, (2)由前一步驟所選擇的掃描線起朝一方方向選擇間隔m(m為2以上之整數)行的掃描線,(3)選擇由前述(2)所選擇的掃描線起朝他方方向間隔(m+1)行的掃描線,以下交互地反覆進行前述(2)及(3),跨前述第1或第2場之他方,(4)選擇成為起點之一行掃描線,(5)選擇由前一步驟所選擇的掃描線起朝前述他方方向間隔m行的掃描線,(6)選擇由前述(5)所選擇的掃描線起朝前述一方方向間隔(m-1)行之掃描線,以下,交互地反覆進行前述(5)及(6),跨分別的前述第1及第2場選擇前述複數行之掃描線的掃描線驅動電路,(c)將對應於被選擇的掃描線的畫素的灰階之電壓之資料訊號對前述複數列之資料線施加的資料線驅動電路,使前述資料訊號之電壓,在前述(1)、(3)、(5)而掃描線被選擇時,作為比特定的基準電壓更高位或者低位之一方,在前述(2)、(4)、(6)而掃描線被選擇時,作為比前述基準電壓更高位或低位之他方的資料線驅動電路,(d)計算比藉由對應於前述複數行之掃描線的畫素對應於更廣區域而被供給的影像訊號之水平線數之計數器,(e)判別以前述計數器計數之水平線數與被記憶於特定的暫存器之值的大小關係之判別電路, (f)因應於前述判別電路的判別結果將記憶於前述暫存器的值只加算或者減算特定數之加減算電路,(g)將藉由前述加減算電路所加算或減算的值記憶於前述暫存器,同時將前述第2場之開始計時,根據被記憶於前述暫存器的值加以規定之掃描控制電路。
  7. 一種電子機器,其特徵為具備申請專利範圍第6項之液晶裝置。
TW096114047A 2006-04-24 2007-04-20 液晶裝置、其控制電路及電子機器 TWI416476B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2006119125 2006-04-24
JP2006171523A JP4145937B2 (ja) 2006-04-24 2006-06-21 液晶装置、その制御回路および電子機器

Publications (2)

Publication Number Publication Date
TW200746033A TW200746033A (en) 2007-12-16
TWI416476B true TWI416476B (zh) 2013-11-21

Family

ID=38619033

Family Applications (1)

Application Number Title Priority Date Filing Date
TW096114047A TWI416476B (zh) 2006-04-24 2007-04-20 液晶裝置、其控制電路及電子機器

Country Status (5)

Country Link
US (1) US7855704B2 (zh)
JP (1) JP4145937B2 (zh)
KR (1) KR101362007B1 (zh)
CN (1) CN101063759B (zh)
TW (1) TWI416476B (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI385451B (zh) * 2008-08-12 2013-02-11 Chimei Innolux Corp 液晶顯示面板及其製作方法與液晶顯示器
KR101319345B1 (ko) * 2009-08-04 2013-10-16 엘지디스플레이 주식회사 액정 표시장치의 구동장치와 그 구동방법
JP5617262B2 (ja) * 2010-02-02 2014-11-05 セイコーエプソン株式会社 液晶装置、液晶装置の制御方法および電子機器
WO2014034235A1 (ja) * 2012-08-30 2014-03-06 シャープ株式会社 液晶表示装置およびその駆動方法
US9751099B2 (en) 2014-06-10 2017-09-05 Freund-Victor Corporation Wurster accelerator with powder applicator
CN109064967A (zh) * 2018-10-31 2018-12-21 京东方科技集团股份有限公司 一种控制电路及其驱动方法、栅极驱动芯片、检测装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050099379A1 (en) * 2002-09-30 2005-05-12 Seiko Epson Corporation Liquid crystal device, drive method therefor, and projection type display apparatus
TW200606781A (en) * 2004-08-02 2006-02-16 Toppoly Optoelectronics Corp Pixel driving circuit with threshold voltage compensation
TW200609891A (en) * 2004-09-09 2006-03-16 Samsung Electronics Co Ltd Display device and driving method thereof

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CA2041819C (en) * 1990-05-07 1995-06-27 Hiroki Zenda Color lcd display control system
JP3155996B2 (ja) * 1995-12-12 2001-04-16 アルプス電気株式会社 カラー液晶表示装置
US20040183769A1 (en) * 2000-09-08 2004-09-23 Earl Schreyer Graphics digitizer
JP3904524B2 (ja) * 2003-03-20 2007-04-11 シャープ株式会社 液晶表示装置およびその駆動方法
JP4100300B2 (ja) * 2003-09-02 2008-06-11 セイコーエプソン株式会社 信号出力調整回路及び表示ドライバ

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050099379A1 (en) * 2002-09-30 2005-05-12 Seiko Epson Corporation Liquid crystal device, drive method therefor, and projection type display apparatus
TW200606781A (en) * 2004-08-02 2006-02-16 Toppoly Optoelectronics Corp Pixel driving circuit with threshold voltage compensation
TW200609891A (en) * 2004-09-09 2006-03-16 Samsung Electronics Co Ltd Display device and driving method thereof

Also Published As

Publication number Publication date
CN101063759B (zh) 2010-07-28
KR20070104832A (ko) 2007-10-29
US20070247410A1 (en) 2007-10-25
JP4145937B2 (ja) 2008-09-03
US7855704B2 (en) 2010-12-21
KR101362007B1 (ko) 2014-02-11
JP2007316563A (ja) 2007-12-06
CN101063759A (zh) 2007-10-31
TW200746033A (en) 2007-12-16

Similar Documents

Publication Publication Date Title
KR101310379B1 (ko) 액정표시장치와 그 구동방법
US7106350B2 (en) Display method for liquid crystal display device
US7557791B2 (en) Driving circuit for electro-optical device, method of driving electro-optical device, electro-optical device, and electronic apparatus
US8063875B2 (en) Electrooptic device, scanning-line driving circuit, method for driving the same, and electronic device
JP6004344B2 (ja) ホールド型画像表示システム
US8031161B2 (en) Electrooptic device using an area scanning drive system and a method for driving the same
JP5023725B2 (ja) 電気光学装置、駆動方法および電子機器
US7808467B2 (en) Electro-optical device, method of driving electro-optical device, driving circuit, and electronic apparatus
JP5332485B2 (ja) 電気光学装置
JP2008268887A (ja) 画像表示装置
TWI416476B (zh) 液晶裝置、其控制電路及電子機器
JP2005049819A (ja) 電気光学装置とその駆動方法ならびに投射型表示装置、電子機器
US8154499B2 (en) Electro-optical device, method for driving the same, and electronic apparatus
JP2010079151A (ja) 電気光学装置、その駆動方法、および電子機器
JP2002041002A (ja) 液晶表示装置及びその駆動方法
CN101630476A (zh) 电光学装置的驱动装置及方法、电光学装置及电子设备
JP2008197349A (ja) 電気光学装置、処理回路、処理方法および電子機器
JP2004355017A (ja) 液晶表示装置及びその駆動方法
JP2006048074A (ja) 液晶表示装置
JP4645494B2 (ja) 電気光学装置、その駆動回路および電子機器
JP4678345B2 (ja) 電気光学装置、表示データの処理回路、処理方法および電子機器
JP2007199418A (ja) 電気光学装置、駆動方法および電子機器
JP2008040124A (ja) 電気光学装置、表示データの処理回路、処理方法および電子機器
JP2007249133A (ja) 電気光学装置、その駆動回路および電子機器
JP2006276119A (ja) データ信号供給回路、供給方法、電気光学装置および電子機器

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees