TWI405183B - 可補償顯示缺陷之視訊顯示裝置 - Google Patents

可補償顯示缺陷之視訊顯示裝置 Download PDF

Info

Publication number
TWI405183B
TWI405183B TW097149384A TW97149384A TWI405183B TW I405183 B TWI405183 B TW I405183B TW 097149384 A TW097149384 A TW 097149384A TW 97149384 A TW97149384 A TW 97149384A TW I405183 B TWI405183 B TW I405183B
Authority
TW
Taiwan
Prior art keywords
compensation
data
atypical
vibration
bit
Prior art date
Application number
TW097149384A
Other languages
English (en)
Other versions
TW201009805A (en
Inventor
Hee Hwang Jong
Jin Kim Hye
Original Assignee
Lg Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Lg Display Co Ltd filed Critical Lg Display Co Ltd
Publication of TW201009805A publication Critical patent/TW201009805A/zh
Application granted granted Critical
Publication of TWI405183B publication Critical patent/TWI405183B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2044Display of intermediate tones using dithering
    • G09G3/2051Display of intermediate tones using dithering with use of a spatial dither pattern
    • G09G3/2055Display of intermediate tones using dithering with use of a spatial dither pattern the pattern being varied in time
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0285Improving the quality of display appearance using tables for spatial correction of display data

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Description

可補償顯示缺陷之視訊顯示裝置
本發明涉及一種視訊顯示裝置,尤其涉及一種包括能夠補償非典型顯示缺陷與典型顯示缺陷的積體非典型/典型缺陷補償電路的視訊顯示裝置。
最近,關於視訊顯示裝置中的平面顯示裝置,主要使用如液晶顯示器(Liquid Crystal Display,LCD)、電漿顯示面板(Plasma Display Panel,PDP)以及有機發光二極體(Organic Light Emitting Diode,OLED)。
這種視訊顯示裝置在完成顯示面板的製造後,在製造階段進行檢查過程,以檢查顯示面板上可能存在的顯示缺陷。當顯示面板檢查出具有顯示缺陷時,執行修復過程以修復顯示面板被偵測到的缺陷部分。然而,可能存在無法藉修復過程修復的缺陷。
顯示缺陷產生的主要原因是曝光量的偏差,該偏差是薄膜圖形成型過程的曝光設備之多重曝光操作以及所使用的曝光設備多透鏡畸變,導致重疊光曝光。曝光量的偏差導致薄膜圖形寬度的變化,從而導致所有薄膜電晶體中積存電容的偏差,維持所需單元間隙的所有柱間隔中的高度偏差,以及所有信號線之問的寄存電容的偏差等。這些偏差引起亮度偏差,以致這些缺陷可能以垂直線或水平線形式的顯示。目前在需要背光單元的液晶顯示裝置的情況中,存在降低液晶面板至背光單元的間距的趨勢,這是為了達到薄機身的目的。然而在此情況下,背光單元發出的擴散光路不足,因此典型顯示缺陷可能以對應複數個燈管位置的水平線的形式顯示。儘管在工藝技術上改進,很難甚至不可能消除這種典型顯示缺陷。結論是,最近已經提出了一種方法,透過資料補償方法以補償典型顯示缺陷區域的亮度。
同時,顯示缺陷不只僅以如上所述的典型顯示缺陷所顯示,也可能是不規則顯示缺陷,即非典型顯示缺陷,這是來自製程的缺陷,如外來物的引入或針孔的形成。然而,習知用於補償典型顯示缺陷的補償電路結構無法補償非典型顯示缺陷。基於這個原因,單獨提供一種補償非典型顯示缺陷的補償電路。其中補償非典型顯示缺陷的補償電路和補償典型缺陷的補償電路分別開發,還必須分別開發內嵌在兩種補償電路中的時鐘控制器。在此情況下,出現製造成本增加的問題。另外,各種印刷電路板(Printed Circuit Board,PCB)用於各種時鐘控制器中,結果,時鐘控制器和PCB的管理變得複雜。
於是,本發明針對能夠一種補償顯示缺陷的視訊顯示裝置,基本上避免了現有技術的局限和不足導致的一個或多個問題。
本發明的一個目的是提供一種視訊顯示裝置,該視訊顯示裝置包括能夠補償非典型顯示缺陷以及典型缺陷的一積體非典型/典型缺陷補償電路
對於本發明額外的優點、目的以及特點將在隨後的描述中闡明,以及部分內容將從描述中顯而易見,或者可以藉實施本發明瞭解到。本發明的目的和其他優點將藉特別在描述中指出的結構和在此的權利要求以及所附附圖說明實現和獲得。
為了達到這些目的和其他優勢,根據本發明的目的,具體而廣泛地描述,一視訊顯示裝置包含:一顯示面板、一記憶體、一積體非典型/典型補償電路、一時鐘控制器以及一面板驅動器;該記憶體儲存用於補償顯示面板的非典型/典型缺陷區域的非典型/典型缺陷資訊,該積體非典型/典型補償電路包含第一補償器以及第二補償器,第一補償器使用記憶體中的非典型/典型缺陷資訊,補償在非典型/典型缺陷區域上顯示的資料,第二補償器使用第一和第二振動圖形以精確地補償第一補償器所補償的資料,該積體非典型/典型補償電路供應在正常區域上顯示沒有補償的資料,該時鐘控制器包含一振動單元使用不同於第一和第二振動圖形的第三振動圖形,精確補償積體非典型/典型補償電路輸出的資料,該面板驅動器係用於在時鐘控制器的控制下驅動顯示面板。
記憶體可以儲存非典型/典型缺陷資訊、第一控制信號、第二控制信號以及第三控制信號;該非典型/典型缺陷資訊包括每個非典型/典型缺陷區域劃分的複數個補償區域位置資訊,全部灰階級範圍劃分的複數個灰階範圍的資訊,以及針對複數個補償區域的補償資料,第一控制信號,包括表示是否需要顯示缺陷補償的第一位元、顯示缺陷類型的第二位元,以及是否需要點缺陷補償的第三位元,第二控制信號,包括複數個根據複數個非典型/典型缺陷區域,命令加或減補償資料的複數個符號之資訊,第三控制信號命令時鐘控制器之振動開始或關閉。
第一補償器可以包含一位元擴展器、一座標計算器、一灰階確定器、一位置確定器、一補償資料選擇器、一加法器、一減法器、第一多工器(Multiplexer,MUX)以及第二多工器;該位元擴展器確定器位元擴展輸入資料並輸出位元擴展資料,該座標計算器計算輸入資料的畫素座標,該灰階確定器從記憶體的灰階範圍資訊中,選擇對應位元擴展器輸出的輸入資料的灰階範圍資訊並輸出所選灰階範圍資訊,該位置確定器使用座標計算器的畫素座標以及記憶體中非典型/典型缺陷區域的補償區域之位置資訊,輸出對應於輸入資料的補償區域之位置資訊以及被偵測到的非典型/典型缺陷區域數量,該補償資料選擇器使用灰階確定器的灰階範圍和位置確定器的位置資訊在記憶體中的補償資料中選擇對應輸入資料的補償資料並輸出所選補償資料,該加法器將補償資料選擇器輸出的補償資料加入位元擴展器輸出的輸入資料,該減法器從補償資料選擇器輸出的補償資料從位元擴展器輸出的輸入資料減去,該第一多工器依據位置確定器輸出的檢測的非典型/典型缺陷區域數量,依次從記憶體中輸出,該第二多工器依據第一多工器輸出的符號之資訊選擇由加法器輸出或由減法器輸出。
座標計算器可以包含:一水平計數器、一垂直計數器、第一座標計算器、第二座標計算器以及一多工器;該水平計數器在水平方向上偵測輸入資料的畫素數量,該垂直計數器在垂直方向偵測輸入資料的畫素數量,該第一座標計算器輸出水平計數器輸入的畫素數,作為輸入資料的x座標並輸出垂直計數器輸入的畫素數,作為y座標,該第二座標計算器輸出水平計數器輸入的畫素數,作為y座標並輸出垂直計數器輸入的畫素數,作為x座標的,該多工器當第一控制信號代表典型/垂直缺陷區域時,選擇第一座標計算器輸出的座標,並當第一控制信號代表水平缺陷區域時,選擇第二座標計算器輸出的座標,並將所選座標應用於位置確定器。
第二補償器可以包含:第一振動單元、第二振動單元以及一多工器;該第一振動單元使用具有8×32畫素尺寸對第一補償器所接收的N位元輸入資料(“N”為正整數)執行振動操作,以輸出“N-3”位元資料,該“N-3”位元資料係由該N位元輸入資料減少最低3位元,該第二振動單元,使用1×1畫素尺寸的第二振動圖形對第一補償器所接收的N位元輸入資料執行振動操作,以輸出“N-1”位元資料,該“N-1”位元資料係由N位元輸入資料減少最低1位元,該多工器,當第三控制信號命令時鐘控制器停止振動時,選擇第一振動單元的輸出,當第三控制信號命令時鐘控制器振動開始時,選擇第二振動單元的輸出。時鐘控制器的振動單元可以使用具有4×4畫素尺寸的第三振動圖形,執行“N-1”位元資料的振動操作,從而輸出“N-3”位元資料,該“N-3”位元資料係由“N-1”位元資料減少最低2位元,並依據第二和第三振動圖形的組合確定精確補償值。
時鐘控制器可以還包含一多工器,該一多工器依據第三控制信號,選擇振動單元的輸出或積體非典型/典型補償電路的輸出。
記憶體還儲存關於顯示面板的點缺陷區域的點缺陷資訊。
積體非典型/典型補償電路還包含:一第三補償器,使用記憶體中的點缺陷資訊,補償第二補償器輸入的資料。
每個非典型缺陷區域包含:從非典型缺陷區域水平劃分的複數個主補償區域,以及位於複數主補償區域的上、下、左以及右側的複數個輔助補償區域。複數主補償區域和複數輔助補償區域具有相同的水平寬度,並依據非典型缺陷區域的分配程度設定具有不同的垂直寬度。
儲存針對每個非典型缺陷區域的該等補償區域的位置資訊以及針對每個典型缺陷區域的該等補償區域的位置資訊,以使得該等非典型缺陷區域位置資訊之複數個參數以及該等典型缺陷區域位置資訊之複數個參數一致。
根據本發明的視訊顯示裝置使用積體非典型/典型補償電路,可以補償顯示非典型及/典型缺陷區域上的資料,即無論什麼類型的缺陷區域。
本發明的視訊顯示裝置的積體非典型/典型補償電路,依據時鐘控制器的振動開始/關閉狀態,選擇使用不同的振動圖形以補償資料。因此,無論時鐘控制器是否具有振動功能,都可以使用積體非典型/典型補償電路。當時鐘控制器在振動開始階段時,可以防止液晶顯示裝置中積體非典型/典型補償電路的振動圖形以及時鐘控制器的振動圖形之間的衝突。
根據本發明的視訊顯示裝置,對於兩種典型缺陷區域的補償區域位置資訊,可能儲存於一記憶體空間中,該記憶體空間被設定儲存一個非典型缺陷區域的補償區域的位置資訊,以使得一個非典型缺陷補償區域的位置資訊參數和兩個典型缺陷補償區域的位置資訊參數一致,可以儲存記憶體空間內兩個典型缺陷區域的補償區域的位置資訊。因此,僅僅一個記憶體可以用於儲存缺陷區域的位置資訊,無論缺陷是什麼類型,即非典型缺陷或典型缺陷。此外,相同的記憶體空間可以用於儲存非典型缺陷的補償區域的位置資訊以及典型缺陷的補償區域的位置資訊。因此,與兩種缺陷的補償區域的位置資訊儲存在不同的位置或不同的記憶體的情況相比,可以減少記憶體的容量。
可以理解地是,前面概述和後面詳細描述都具實例性和解釋性,並意圖對本發明實施例提供進一步的解釋說明。
本發明實施例現在將詳細參考本發明的實施例,以及所附圖式進行描述。在任何情況下,相同的附圖中使用的附圖標記都代表相同或相似部分。
第1圖為本發明實施例中包括積體非典型/典型補償電路的LCD裝置。
第1圖所示的LCD裝置包括積體非典型/典型缺陷補償電路100和時鐘控制器200。LCD裝置還包括資料驅動器310和閘極驅動器320,用於驅動液晶面板400。LCD裝置還包括連接該積體非典型/典型缺陷補償電路100的記憶體120。該積體非典型/典型缺陷補償電路100可以內置於時鐘控制器200,該等單元可以一個半導體晶片實現。
在記憶體120中,儲存顯示缺陷資訊。顯示缺陷資訊包括位置資訊PD1,灰階範圍資訊GD1以及關於非典型/典型顯示缺陷區域的補償資料CD1。非典型/典型顯示缺陷區域內產生的顯示缺陷包括如垂直線缺陷及/或水平線缺陷的典型缺陷,以及非典型缺陷。其中每一個缺陷分為複數個補償區域。因此,非典型/典型缺陷區域資訊包括位置資訊PD1,灰階範圍資訊GD1,以及關於非典型/典型顯示缺陷區域的補償資料CD1,每個缺陷區域分為複數個補償區域。每個補償區域的位置資訊PD1以補償區域的峰值畫素座標的形式儲存,即峰值的x座標代表水平方向內的畫素數,而峰值的y座標代表垂直方向內的畫素數。為了簡化積體非典型/典型補償電路100的結構,代表典型缺陷區域的畫素座標參數和非典型缺陷區域的畫素座標參數儲存在一致情況下。灰階範圍資訊GD1包括依據伽瑪特性劃分為複數個灰階範圍的資訊。補償資料CD1用於每個缺陷區域與正常區域之間的亮度差和色差。補償資料CD1在依據對應灰階範圍和對應缺陷區域的位置分類之後儲存。記憶體120還可以儲存包括用於點缺陷補償的位置資訊PD2,灰階範圍資訊GD2以及補償資料CD2的點缺陷資訊。
積體非典型/典型缺陷補償電路100從LCD裝置的外面接收輸入資料R、G以及B,並接收複數個同步信號包含垂直同步信號(Vertical Synchronization,Vsync)、水平同步信號(Horizontal Synchronizing,Hsync)、資料致能信號(Data Enable,DE)以及點時鐘(Dot Clock,DCLK)。積體非典型/典型缺陷補償電路100使用用於非典型/典型缺陷區域的儲存在外部記憶體120的資訊PD1、GD1以及CD1,補償在非典型/典型缺陷區域上顯示的資料。積體非典型/典型缺陷補償電路100擴展輸入資料的位元數,並將補償資料應用於位元擴展輸入資料。積體非典型/典型缺陷補償電路100使用非典型/典型缺陷區域劃分的每個補償區域的優化補償資料,補償非典型/典型缺陷區域的資料。積體非典型/典型缺陷補償電路100使用依據時鐘控制器200的振動開始/關閉從不同的振動圖形中選擇振動的圖形,藉空間和時間分佈補償資料而精確補償所補償的資料。積體非典型/典型缺陷補償電路100然後將補償資料,即資料Rc、Gc以及Bc與同步信號Vsync、Hsync、DE以及DCLK供應至時鐘控制器200。同時,積體非典型/典型缺陷補償電路100將正常區域上顯示的資料,非補償資料供應至時鐘控制器200。
時鐘控制器200調整積體非典型/典型缺陷補償電路100中接收的資料Rc、Gc以及Bc,然後輸出由此產生的資料至資料驅動器310。當時鐘控制器200設定為振動開裝置時,根據振動操作精確調節資料Rc、Gc以及Bc,調整振動資料,然後輸出該資料。另一方面,當時鐘控制器200設定為振動關閉裝置時,在無振動操作的情況下調整資料Rc、Gc以及Bc然後輸出該資料。使用複數個同步信號Vsync、Hsync、DE以及DCLK,時鐘控制器200還產生資料控制信號DDC以控制資料驅動器310的驅動時鐘並產生閘極控制信號GDC以控制閘極驅動器320的驅動時鐘。時鐘控制器200然後輸出資料控制信號DDC和閘極控制信號GDC。
對於時鐘控制器200的資料控制信號DDC的回應,資料驅動器310將時鐘控制器200接收的數位資料,即資料Ro、Go以及Bo,使用伽瑪電壓轉換為類比資料。資料驅動器310輸出類比資料至液晶面板400的資料線。
對於時鐘控制器200的閘極控制信號GDC的回應,閘極驅動器320依次驅動液晶面板400的閘極線。
液晶面板400藉畫素矩陣顯示圖像,在該畫素矩陣上排列複數個畫素。每個畫素使用根據資料信號藉液晶排列變換調節透光的紅、綠以及藍子畫素的組合渲染所需的顏色。每個子小畫素包括與一個閘極線GL和一個資料線DL耦接的薄膜電晶體(Thin Film Transistor,TFT)。每個子畫素還包括液晶電容Clc和與TFT並行耦接的儲存電容Cst。液晶電容Clc藉供應至公共電極的公共電壓Vcom以及TFT在供應至畫素電極的資料信號之間的電壓差充電,依據充電電壓驅動液晶,以此調節子畫素的光透過率。典型缺陷區域、非典型缺陷區域以及點缺陷區域,可以包括在液晶面板400內,由使用的製造過程的所導致,顯示資料由積體非典型/典型缺陷補償電路100補償。結果,可以避免正常區域和缺陷區域之間的亮度差,並因此獲得顯示品質的提高。
第2圖說明瞭第1圖中積體非典型/典型缺陷補償電路100和時鐘控制器200的結構。
在記憶體120中,儲存非典型/典型缺陷資訊PD1、CD1以及GD1和點缺陷資訊PD2、CD2以及GD2。每個非典型或典型缺陷區域分為複數個補償區域,如第3A圖或第3B圖所示。例如,每個非典型缺陷區域可以分為10個主補償區域M1~M10,具有相同的寬度,以及22個輔助補償區域S1~S22,排列在主補償區域M1~M10的上、下、左以及右側,並具相同寬度,如第3A圖所示。另一方面,每個典型缺陷區域可以分為一個主補償區域5,以及排列在主補償區域5的左和右側的輔助補償區域1~4和6~10,如第3B圖所示。補償區域數量依據缺陷區域的分配程度確定。由於非典型和典型缺陷的位置資訊PD1,每個補償區域的位置資訊以補償區域的峰值的畫素座標形式儲存,即每個代表水平方向畫素數量的峰值的x座標和每個代表垂直方向內畫素數量的峰值的y座標。代表典型缺陷區域的畫素座標參數和代表非典型缺陷區域的畫素座標參數儲存在同一狀態內。在這個情況下,可以在設定儲存一個非典型缺陷區域的補償區域位置資訊的記憶體空間內儲存兩個典型缺陷區域的補償區域的位置資訊,這個將在後面描述。從每個典型垂直線缺陷區域劃分的複數補償區域,如第3B圖所示,具有相同的y座標,因而僅可以使用x座標設定。然而,補償區域的x和y座標都可以儲存,這是為了將位置信息和參數與每個第3A圖所示的非典型缺陷區域的位置資訊的參數一致。另一方面,從每個典型水平線缺陷區域劃分的複數補償區域的畫素座標可以在水平方向內的畫素數量儲存為y座標,垂直方向內的畫素數量儲存為x座標的情況下儲存,這是為了將畫素座標的參數與從每個典型水平線缺陷區域劃分的複數補償區域的畫素座標參數一致。灰階範圍資訊GD1包括依據伽瑪特性劃分的複數個灰階範圍。補償資料CD1用於補償每個缺陷區域與正常區域之間的亮度差或色差。補償資料CD1在依據對應灰階範圍和對應缺陷區域的位置儲存之後儲存。
記憶體120還可以儲存第一控制信號CS1,其包括第一位元,代表是否需要補償顯示缺陷,第二位元,其代表顯示缺陷類型,以及第三位元,代表是否需要補償點缺陷。例如,當第一控制信號CS1的第一位元為“1”時,第一控制信號CS1命令顯示缺陷補償關閉。當第一位元為“0”時,命令補償打開。當第二位元為“1”時,命令關閉補償非典型/垂直缺陷區域。當第二位元為“0”時,命令補償水平缺陷區域。當第三位元為“1”時,命令關閉補償點缺陷。當第三位元為“0”時,命令開始補償點缺陷。第一控制資訊CS1還可以藉包括在時鐘控制器200內的三個選項接腳的值設定,其內置於積體非典型/典型補償電路100內。
記憶體120可以儲存第二控制資訊CS2,其包括依據複數個非典型/典型缺陷區域排列的複數個符號資訊,用於命令依據每個非典型/典型缺陷區域是否具有亮或暗缺陷在複數非典型/典型缺陷區域中加(+)或減(-)補償數據。例如,非典型缺陷區域的符號資訊設為每一缺陷區域2位元。典型缺陷區域的符號資訊設為每一缺陷區域1位元。這是因為可以在設定儲存一個非典型缺陷區域的位置資訊的儲存空間內儲存兩個典型缺陷區域的位置資訊。
在記憶體120中,可以儲存命令時鐘控制器200的振動開/關的第三控制信號CS3。第三控制信號CS3可以從外部系統輸入。
如第2圖所示,積體非典型/典型缺陷補償電路100包括位元擴展器110、第一補償器130、第二補償器180以及第三補償器190;該第一補償器130補償對位元擴展器110輸入的資料Re、Ge以及Be中包括的非典型/典型缺陷區域的資料進行補償,該第二補償器180使用不同振動圖形用以振動第一補償器130輸入的補償資料,即資料數據Rm1、Gm1以及Bm1,該第三補償器190補償包括在第二補償器180輸出的資料Rm2、Gm2以及Bm2中的點缺陷區域資料。當第一控制信號CS1命令補償缺陷區域時,積體非典型/典型補償電路100使用第一和第二補償器130和180補償缺陷區域上顯示的輸入資料。另一方面,當第一控制信號CS1命令點缺陷區域的補償時,積體非典型/典型補償電路100使用第三補償器190補償點缺陷區域上顯示的輸入資料。當第一控制信號CS1命令缺陷區域的補償關閉時,第一和第二補償器130和180略過輸入資料而不進行補償。當第一控制信號CS1命令點缺陷補償關閉時,第三補償器190略過輸入資料而不補償。儘管當第一控制信號CS1命令缺陷及/或點缺陷補償時,第一、第二以及第三補償器130、180以及190略過正常區域上顯示的資料,下面將合併描述,僅合併本案第一控制信號命令缺陷區域的補償以及點缺陷的補償的情況。
積體非典/典型缺陷補償電路100的位元擴展器110對LCD裝置外面所接收的輸入資料R、G以及B的位元擴展,然後將資料供應至第一補償器130,例如,位擴展數器110在10位元輸入資料的最低位元加一位元(“0”),將輸入資料位元擴展位元11位元資料。位元擴展器110將11位元資料,即資料Re、Ge以及Be,供應至第一補償器130。
第一補償器130使用第一控制信號CS1和記憶體120供應的非典型/典型缺陷資訊PD1、GD1以及CD1補償在非典型/典型缺陷區域上顯示的輸入資料Re、Ge以及Be,然後輸出補償資料。第一補償器130從記憶體120中讀取非典型/典型缺陷資訊PD1、GD1以及CD1,以確定輸入資料Re、Ge以及Be是否顯示在非典型/典型缺陷區域上。當確定顯示時,第一補償器130辨別輸入資料Re、Ge以及Be的各個灰階範圍。然後,第一補償器130選擇對應各個非典型/典型缺陷區域位置和灰階範圍資訊的補償資料。使用記憶體120供應的第二控制信號CS2,第一補償器130藉加或減所選補償資料至或對輸入資料Re、Ge以及Be執行資料補償。因此,第一補償器130補償典型缺陷區域的輸入資料Re、Ge以及Be,然後輸出補償資料。例如,第一補償器130加或減對應8位元補償資料,至或對非典型/典型缺陷區域的每個11位元輸入資料Re、Ge以及Be,然後輸出補償資料。第一補償器130的詳細結構將在下面描述。
第二補償器180使用依據命令振動開/關第三控制信號CS3從不同的振動方法中選擇振動方法,精確地補償第一補償器130輸出的補償資料Rm1、Gm1以及Bm1。對於這個功能,第二補償器180包括第一振動單元150,第二振動單元160和一MUX 170。
第一振動單元150可以應用於時鐘控制器200不執行振動操作,即時鐘控制器200處於振動關的狀態的情況。根據這個功能,第一振動單元150使用第一振動圖形藉空間和時間分配第一補償器130輸出的補償資料Rm1、Gm1以及Bm1執行精確亮度補償。例如,第一振動單元150具有複數個8×32畫素尺寸的第一振動圖形。第一振動圖形設定為分別具有不同數量的具有振動值“1”的畫素。儘管分別應用於不同圖框的第一振動圖形,具有相同的灰階等級,根據具有振動值“1”的畫素位置相互區別。第一振動單元150的詳細結構將在下文描述。
第二振動單元160可應用於時鐘控制器200執行振動操作的情況。為了這個功能,第二振動單元160藉即時分配從第一補償器130輸出的補償資料Rm1、Gm1以及Bm1,使用第二振動圖形執行精確亮度補償,該第二振動圖形能夠防止時鐘控制器200內置的振動單元210的第三振動圖形與其衝突。例如,第二振動單元160使用具有1×1畫素尺寸的第二振動圖形。第二振動圖形具有“1”或“0”的振動值。“1”和“0”的振動值隨圖框交替。因此,第二補償器180略過第一圖框內的資料Rm1、Gm1以及Bm1中每一個11位元資料內的最低位元,然後在剩餘10位元的最低位元中加上“1”或“0”的振動值。因此,第二補償器180輸出10位元補償資料Rm2、Gm2以及Bm2。在第二圖框中,第二補償器180略過11位元的最低位元,將與第一圖框相對的振動值加入剩餘10位元的最低位元,然後輸出10位元組成的補償資料Rm2、Gm2以及Bm2。結果,當11位元輸入資料的最低位元具有奇數灰階等級“1”時,第一圖框內的10位元資料和第二圖框內的10位元資料的灰階等級差“1”。另一方面,當具有偶數灰階等級“0”時,兩圖框內的10位元資料的灰階等級相同。第二補償器180的詳細結構在下文描述。
當第三控制資訊CS3命令時鐘控制器200的振動關閉時,多工器170選擇從第一振動單元150的輸出,當命令振動打開時,選擇從第二振動單元160的輸出。
當第一控制信號CS1命令點缺陷補償時,第三補償器190使用儲存在記憶體120內的點缺陷資訊PD2、GD2以及CD2補償資料Rm2、Gm2以及Bm2,其將在點缺陷區域上顯示。對於正常區域的資料,第三補償器190輸出沒有補償的資料。第三補償器190的詳細結構將在下面描述。
時鐘控制器200包括振動積體非典型/典型缺陷補償電路100輸入的資料Rc、Gc以及Bc的振動單元210,以及MUX 220,其選擇輸出經過振動單元210的資料或略過振動單元210的資料,資料排列單元230,其重新分配MUX 220輸出的資料,並輸出結果資料至如第1圖所示的資料驅動器310,以及控制信號產生器240,用於產生資料控制信號DDC以及閘極控制信號GDC,並分別輸出產生的資料控制信號DDC以及閘極控制信號GDC至資料驅動器310和閘極驅動器320。
時鐘控制器200的振動單元210藉空間時間分配補償電路100輸出的資料Rc1、Gc1以及Bc1,使用第三振動圖形執行精確亮度補償。振動單元210使用第三振動圖形以防止用於第二補償器180的第二振動圖形與其衝突。例如,振動單元210使用複數個具有4×4畫素尺寸第三振動圖形。第三振動圖形分別對應不同的灰階等級,並在畫素數量和位置上區別振動值“1”。振動單元210將補償電路100輸入的10位元每個資料Rc1、Gc1以及Bc1分為最低2位元和剩餘8位元。振動單元210依據單獨最低2位元的灰階等級所選的振動圖形中選擇第二振動值“1”或“0”,然後將所選的第二振動值加入剩餘8位元的最低位元。因此,振動單元210輸出每個8位元組成的補償資料Rc2、Gc2以及Bc2。當輸入補償電路100的第二振動單元160的資料具有奇數灰階等級“1”時,第一圖框的10位元資料和第二圖框的10位元資料具有的灰階等級差位元“1”時,第一圖框內的振動單元210輸入資料的最低2位元不同於第二圖框。在這個情況下,因此,振動值分別從對應兩個不同最低2位元的灰階等級的第二振動圖形選擇。
因此,使用組合第二補償器180之第二振動單元160使用的第二振動圖形以及時鐘控制器200之振動單元210使用的第三振動圖形,執行精確亮度補償,振動單元210將在下面詳細描述。
當記憶體120中的第三控制資訊CS3命令時鐘控制器200的關閉振動時,MUX 220選擇從補償單元100直接輸入的資料Rc1、Gc1以及Bc1而不經過振動單元210。MUX 220將選擇的資料Rc1、Gc1以及Bc1輸出至資料排列單元230。另一方面,第三控制資訊CS3命令時鐘控制器200振動打開時,MUX 220選擇從第二振動單元160輸出的Rc2、Gc2以及Bc2。MUX 220將所選資料Rc2、Gc2以及Bc2輸出至資料排列單元230。
資料排列單元230從MUX 220排列輸入資料,並輸出該資料,即資料Ro、Go以及Bo,至第1圖所示的資料驅動器310。
控制信號產生器240產生資料控制信號DDC和閘極控制信號GDC,然後將產生的信號分別輸出至資料驅動器310和閘極驅動器320。
第4圖位元框圖,顯示了第2圖所示的第一補償器130的結構。
如第4圖所示,第一補償器130使用儲存在記憶體120中的典型/非典型缺陷資訊PD1、GD1以及CD1補償在非典型/典型缺陷區域上顯示的輸入資料Re、Ge以及Be。對於這個功能,第一補償器130包括座標計算器260、灰階確定器132、位置確定器134、補償資料選擇器136、加法器140、減法器142、第一多工器MUX 138以及第二多工器MUX 144。
灰階確定器132分析輸入資料Re、Ge以及Be的各個灰階等級,基於分析的灰階等級,從記憶體120讀取的灰階範圍資訊GD1中選擇對應輸入資料Re、Ge以及Be的灰階範圍資訊,然後輸出所選灰階範圍資訊至補償資料選擇器136。灰階範圍資訊GD1可以包括分別對應6灰階範圍的6灰階範圍資訊種類,該6灰階範圍依據伽瑪特性(第一灰階範圍從30至70,第二灰階範圍從71至120,…)從256灰階範圍分出。選擇性地,灰階範圍資訊GD1可以包括分別對應8灰階範圍的8灰階範圍資訊種類,該8灰階範圍從256灰階範圍分出。灰階確定器132從複數灰階範圍資訊種類中選擇包括輸入資料Re、Ge以及Be的各個灰階等級的灰階範圍資訊,然後輸出所選灰階範圍資訊至補償資料選擇器136。
座標計算器260使用複數個同步信號如Vsync、Hsync、DE以及DCLK計算輸入資料Re、Ge以及Be的畫素座標之x和y。對於這個功能,座標計算器260包括水平計數器262,垂直計數器264,第一座標計算器266,第二座標計算器268和MUX280。
水平計數器262計算DE有效週期中的DCLK的脈衝,並將結果值作為每個輸入資料Re、Ge以及Be的水平方向內的畫素數量輸出。
垂直計數器264計算Vsync和DE有效的週期中Hsync的脈衝,並將結果值作為每個輸入資料Re、Ge以及Be的垂直方向內的畫素數量。
第一座標計算器266將水平計數器262輸入的畫素數量作為每個輸入資料Re、Ge以及Be的x座標輸出。第一座標計算器266還將垂直計數器268輸入的畫素數量作為每個輸入資料Re、Ge以及Be的y座標輸出。
第二座標計算器268將水平計數器262輸入的畫素數量作為每個輸入資料Re、Ge以及Be的y座標輸出。第二座標計算器268還將垂直計算器268輸入的畫素數量作為每個輸入資料Re、Ge以及Be的x座標輸出。
MUX 280輸出第一座標計算器266所輸入資料Re、Ge以及Be的座標x和y或第二座標計算器268的座標x和y。當第一控制信號CS1命令非典型/垂直缺陷區域補償時,MUX 280從第一座標計算器266輸出的每個輸入資料Re、Ge以及Be的畫素座標x和y。另一方面,當命令水平缺陷區域補償時,MUX 280從第二座標電腦268輸出每個輸入資料Re、Ge以及Be的座標x和y。
位置確定器134比較座標計算260輸出的每個輸入資料Re、Ge以及Be的畫素座標x和y和記憶體120供應的非典型/典型缺陷區域的位置資訊PD1。基於比較結果確定已經檢測到非典型/典型缺陷區域。在這個情況下,位置確定器134選擇對應輸入資料Re、Ge以及Be的缺陷區域的位置資訊,然後輸出所選位置資訊至補償資料選擇器136。由於非典型/典型缺陷區域分劃為複數個補償區域和複數個輔助補償區域,所以非典型/典型缺陷區域的位置資訊PD1包括每個主和複數補償區域的位置資訊。因此,位置確定器134從複數補償區域的位置資訊中選擇對應每個輸入資料Re、Ge以及Be的畫素座標x和y的補償區域的位置資訊,然後輸出多選的位置資訊。位置確定器134還計算檢測到的非典型/典型缺陷區域M,然後輸出結果值至MUX 138。
補償資料選擇器136輸出位置確定器134所選的補償區域的位置資訊。補償資料選擇器136還從記憶體120供應的補償資料CD1中選擇與輸入資料Re、Ge以及Be有關的補償資料,以對灰階確定器132選擇的灰階範圍資訊做出回應。補償資料選擇器136依據非典型/典型缺陷區域的主和輔助補償區域的每個位置,選擇與輸入資料Re、Ge以及Be有關的灰階範圍內的補償資料,然後輸出所選補償資料。
加法器140將補償資料選擇器136輸出的補償資料加入輸入資料Re、Ge以及Be,然後輸出結果。減法器142將補償資料選擇器136輸出的補償資料從輸入資料Re、Ge以及Be中減去,然後輸出結果資料。
MUX 138按照多非典型/典型缺陷區域的順序依次輸出儲存在記憶體120中的符號資訊+和-,以對檢測到的非典型/典型缺陷區域M做出回應,MUX 144用於控制選擇加法器140的輸出或減法器142的輸出。MUX 144依據MUX 138供應的信號資訊選擇加法器140的輸出或減法器142的輸出,並將所選輸出供應至第二補償器180。
第5圖為框圖,顯示了第二補償器180內的第一振動單元150的結構。第6A圖至第6D圖顯示了每個具有8×32畫素尺寸的複數個振動圖形。
如第5圖所示,第一振動單元150包括圖框確定器152、位置確定器154、振動值選擇器156以及加法器158。振動值選擇器156具有每個8×32畫素尺寸的複數個第一振動圖形,從而第一振動單元150可以應用於時鐘控制器200不執行振動操作,即,時鐘控制器200處於振動關閉狀態的情況。
圖框確定器152計算從複數個同步信號Vsync、Hsync、DE以及DCLK所選擇的Vsync脈衝,用於檢測圖框數。圖框確定器152輸出代表檢測圖框數的資訊至振動值選擇器156。
位置確定器154檢測輸入資料Rm1、Gm1以及Bm1的各個水平位置而計算DE的有效週期中DCLK的脈衝,然後檢測輸入資料Rm1、Gm1以及Bm1的各個垂直位置而計算Vsync和DE有效週期中Hsync的脈衝。位置確定器154輸出代表檢測畫素位置的資訊至振動值選擇器156。
振動值選擇器156從複數個振動圖形中分別使用對應第一補償器130補償的資料Rm1、Gm1以及Bm1的最低3位元的灰階等級,圖框確定器152輸入的圖框數資訊以及位置確定器154輸入的畫素位置資訊,選擇所需的振動值Dr、Dg以及Db。振動值選擇器156然後輸出所選的振動值Dr、Dg以及Db。
如第6A圖至第6D圖所示,振動值選擇器156以檢視表的形式儲存每個具有8×32畫素尺寸的複數個振動圖形。振動圖形排列依據“0”、“1/8”、“2/8”、“3/8”、“4/8”、“5/8”、“6/8”、“7/8”以及“1”的灰階等級分別地逐漸增加具有振動值“1”(黑)的畫素數量(圖中沒有顯示具有灰階等級1的振動圖形)。振動值可以儲存複數個具有相同灰階等級但圖框不同的振動圖形,該振動圖形的畫素位置具有振動值“1”。換句話說,振動值選擇器156可以儲存灰階等級和圖框不同的複數個振動圖形。振動圖形的大小和在每個振動圖形中具有振動值“1”的畫素位置可以依據設計者的需要而改變。第一補償器130補償的資料,即資料Rm1、Gm1以及Bm1,空間和時間上使用上述振動圖形分配,可以精確補償非典型/典型缺陷區域的亮度差。
第7圖為框圖,顯示了第2圖中所示的第二補償器180內的第二振動單元160的結構。
如第7圖所示,第二補償器180包括圖框確定器182、振動值選擇器186以及加法器188。
圖框確定器182計算從複數同步信號Vsync、Hsync、DE以及DCLK中選擇Vsync的脈衝,以檢測現存圖框為奇數圖框或偶數圖框。圖框確定器182將檢測圖框資訊輸出至振動值選擇器186。
振動值選擇器186從具有1×1畫素尺寸第一振動圖形中,使用圖框確定器182所接收的圖框資訊,選擇振動值“1”或“0”,然後輸出所選的振動值。振動值選擇器186交替隨圖框輸出振動值“1”和“0”。
加法器188在第一圖框內放棄第一補償器130輸入的每個11位元資料Rm1、Gm1以及Bm1的最低位元,然後將振動值選擇器186所選的第一振動值“1”或“0”加入剩餘10位元的最低位元。因此,加法器188輸出10位元補償資料Rm2、Gm2以及Bm2。在第二圖框中,加法器188放棄11位元的最低位元,將與第一圖框的第一振動值相對的第一振動值加入剩餘10位元的最低位元,然後輸出結果10位元補償資料Rm2、Gm2以及Bm2。結果,當11位元輸入資料的最低位元具有奇數灰階等級“1”時,奇數圖框(第一圖框)輸出的10位元資料和偶數圖框(第二圖框)的10位元資料具有灰階等級差“1”。另一方面,當11位元輸入資料的最低位元具有偶數灰階等級“0”時,第一圖框內的10位元資料和第二圖框內的10位元資料具有相同的灰階等級。
第8圖說明第2圖內所示的第三補償器190。
如第8圖所示,第三補償器190包括灰階確定器192,位置確定器194、補償資料選擇器196以及計算器198。
灰階確定器192分析供應至點缺陷區域的連接畫素的輸入資料Rm2、Gm2以及Bm2的各個灰階等級,基於分析灰階等級,從記憶體120讀取的灰階範圍資訊GD2中選擇對應各個輸入資料Rm2、Gm2以及Bm2的灰階範圍資訊,並將所選灰階範圍資訊輸出至補償資料選擇器196。
位置確定器194使用複數個同步信號Vsync、Hsync、DE以及DCLK的至少一個,確定輸入資料Rm2、Gm2以及Bm2各個畫素的位置。例如,位置確定器194確定輸入資料Rm2、Gm2以及Bm2的各個水平畫素位置而計算DE有效週期中DCLK的脈衝,並確定輸入資料Rm2、Gm2以及Bm2的各個垂直畫素位置而計算Vsync和DE有效週期中Hsync的脈衝。然後位置確定器194比較輸入資料Rm2、Gm2以及Bm的畫素確定位置和記憶體120讀取的點缺陷區域位置資訊PD2,以確定現存區域是否為點缺陷區域。現存區域檢測到點缺陷區域時,位置確定器194輸出代表畫素確定位置的資訊至補償資料選擇器196。
補償資料選擇器196在記憶體120讀取的補償資料CD2中選擇對應每個輸入資料Rm2、Gm2以及Bm2的補償資料,對灰階確定器192所選的灰階範圍資訊和位置確定器194所選的位置資訊做出回應。補償資料選擇器196然後輸出所選的補償資料。
計算器198將補償資料選擇器196輸出的補償資料加入或減出輸入資料Rm2、Gm2以及Bm2並輸出結果資料。
第9圖為框圖,顯示了包括在第2圖內所示的時鐘控制器200的振動單元210的結構。第10圖顯示了用於第9圖內所示的振動單元210的第三振動圖形。
如第9圖所示,振動單元210包括位置確定器214、振動值選擇器216以及加法器218。其中振動單元210使用圖框速率控制(Frame Rate Control,FRC)振動方法,振動單元210進一步包括圖框確定器212。
圖框確定器212計算從複數同步信號Vsync、Hsync、DE以及DCLK選擇Vsync的脈衝,以檢測圖框數。圖框確定器212輸出代表檢測圖框數的資訊至振動值選擇器216。
位置確定器214使用同步信號Vsync、Hsync、DE以及DCLK的至少一個檢測輸入資料Rc1、Gc1以及Bc1的各個畫素位置。例如,位置確定器214確定輸入資料Rc1、Gc1以及Bc1的各個水平畫素位置而計算DE有效週期中的DCLK的脈衝,以及確定輸入資料Rc1、Gc1以及Bc1的各個垂直畫素位置而計算Vsync和DE有效週期中Hsync的脈衝。位置確定器214輸出代表檢測畫素位置的資訊至振動值選擇器216。
振動值選擇器216使用灰階等級從複數個振動圖形中選擇所需的振動值Dr、Dg以及Db,該灰階等級對應補償電路100輸出的資料Rc1、Gc1以及Bc1的各個最低位元以及位置確定器214輸出的位置資訊。振動值選擇器216然後輸出所選的振動值Dr、Dg以及Db。振動值選擇器216使用FRC振動方法選擇振動值Dr、Dg以及Db時,振動值選擇器216額外使用圖框確定器162輸入的圖框數量資訊。
振動值選擇器216包括設計者預先儲存在振動值選擇器216的第三振動圖形。例如,如第10圖所示,振動值選擇器216以檢視表的形式儲存每個具有4×4畫素尺寸的第二振動圖形。第三振動圖形依據灰階等級“1/4”,“2/4”,“3/4”和“4/4”排列。逐漸增加具有振動值“1”(點)的畫素數量。當使用FRC振動方法時,其中還可以儲存複數個具有相同灰階等級但圖框不同的振動圖形的附加第三振動圖形,該附加第三圖形具有振動值“1”的畫素位置。第三振動圖形的尺寸和具有振動值“1”的畫素位置可以依據設計者的需求無窮變化。
振動單元210將補償電路100輸入的10位元資料Rc1、Gc1以及Bc1中的每一個分為最低2位元和剩餘的8位元,並將最低2位元供應至振動值選擇器216,將剩餘8位元供應至加法器218。振動值選擇器216從第10圖內所示的第三振動圖形中選擇對應各個最低2位元灰階等級的振動圖形,並使用位置確定器214輸出的畫素位置資訊,從所選的振動圖形中選擇對應輸入資料Rc1、Gc1以及Bc1的各個畫素位置的1位元振動值Dr、Dg以及Db。振動單元210然後將所選的振動值Dr、Dg以及Db輸出至加法器218。
加法器218將振動值選擇器216所選的振動值Dr、Dg以及Db中的每一個加入輸入資料Rc1、Gc1以及Bc1最前8位元中,其中分開最低2位元。加法器218然後將結果資料作為8位元補償資料Rc2、Gc2以及Bc2輸出。
當第一圖框輸出的10位元資料和第二圖框內的10位元資料具有灰階等級差“1”,因為補償電路100的第二補償器180輸入的資料具有奇數灰階等級時,第一圖框內振動單元210的輸入資料的最低2位元不同於第二圖框輸入的資料。在這個情況下,因此,振動值分別從對應兩個不同最低2位元灰階等級的第三振動圖形中選擇。因此,振動單元210使用第二補償器180的第二振動單元160內使用的第二振動圖形和時鐘控制器200的振動單元210內使用的第三振動圖形的組合執行精確亮度補償。
因此,無論缺陷區域的類型,本發明實施例中的LCD裝置可以使用積體非典型/典型補償電路100補償非典型缺陷區域及/或典型缺陷區域上顯示的補償資料。
同時,根據本發明,可以選擇性地儲存每個非典型缺陷區域的主和輔助補償區域的x或y座標,而不需要同時儲存主和輔助補償區域中每一個的x和y座標,如第11圖所示,這是為了使記憶體120的容量降低。這將在下文描述。
第11圖設定補償一個非典型缺陷區域的主和輔助補償區域,例如,10個主補償區域M1~M10,和設定在10個主補償區域M1~M10的上、下、左以及右側的22個輔助補償區域S1~S22。
在第11圖的情況中,在主補償區域M1~M10和輔助補償區域S1~S22間,需要57個x-y座標設定10主補償區域M1~M10的位置和22輔助補償區域S1~S22的位置。然而,存在x或y座標交疊的補償區域,即具有相同的x或y座標。對於上輔助補償區域S1~S10,和左和右輔助補償區域S21和S22中的每一個,僅選擇和儲存與主補償區域M1~M10沒有交疊的座標。同時,為了使用於非典型缺陷的補償區域的位置資訊的記憶體空間也用於典型缺陷的補償區域,設定與主補償區域M1~M10的座標相獨立的下輔助補償區域S11~S20的座標,儘管在下輔助補償區域S11~S20和主補償區域M1~M10之間存在座標交疊。在這個情況下,可以在設定儲存一個非典型缺陷區域的補償區域的位置資訊的記憶體空間中,儲存兩個典型缺陷區域的補償區域的位置資訊。
更詳細地說明,設定代表10個主補償區域M1~M10的左邊界及右邊界位置的13個x1座標x1_0、x1_1、x1_2、...、x1_9、x1_10、x1_11以及x1_12,兩個補償區域,即左和右輔助S21以及S22,代表10個主補償區域M1~M10的上邊界的位置的10個y1座標y1_1、y1_2、...、y1_9以及y1_10,以及代表10主補償區域M1~M10的下邊界的位置的10個y2座標y2_1、y2_2、...、y2_9以及y2_10。設定代表10個上輔助補償區域S1~S10的上邊界的位置的10個y0座標y0_1、y0_2、...、y0_9以及y0_10。
並且設定代表下輔助補償區域S11~S20的左邊界及右邊界位置的11個x3座標x3_1、x3_2、...、x1_9、x1_10以及x1_11,代表下輔助補償區域S11~S20的上邊界位置的10個y3座標y3_1、y3_2、...、y3_9以及y3_10,以及代表下輔助補償區域S11~S20的下邊界位置的10個y4座標y4_1、y4_2、...、y4_9以及y4_10。在這個情況下,代表下輔助補償區域S11~S20的右邊界位置的11個x3座標x3_1、x3_2、...、x1_9、x1_10以及x1_11分別地與代表10主補償區域M1~M10的左邊界和右邊界位置的11個x1座標x1_1、x1_2、...、x1_9、x1_10以及x1_11相等。藉補償值“1”加入代表10個主補償區域M1~M10的下邊界位置的y2座標y2_1、y2_2、...、y2_9以及y2_10分別設定代表下輔助補償區域S11~S20的上邊界位置的10個y3座標y3_1、y3_2、...、y3_9以及y3_10。儘管下輔助補償區域S11~S20和主補償區域M1~M10的座標之間存在交疊,設定獨立於主補償區域M1~M10的座標的下輔助補償區域S11~S20的座標。因此,可以儲存兩個典型缺陷區域的記憶體空間經設定儲存一個非典型缺陷區域的補償區域。
因此,可以僅僅儲存24個x座標和50個y座標,而不儲存57個x-y座標,即57個x座標和57個y座標,分別代表從一個非典型缺陷區域劃分的複數補償區域的位置。因此,可以減少位置資訊的記憶體空間。儲存於下輔助補償區域S11~S20的位置資訊,其獨立於主補償區域M1~M10的位置資訊。因此,可以儲存如第3B圖所示的兩個典型缺陷區域的補償區域的位置資訊的記憶體空間,經設定後用於儲存如第3A圖所示的一個非典型缺陷區域的補償區域的位置資訊。
為了完成上述各個方面,使得非典型缺陷的補償區域的位置資訊的參數和典型缺陷的補償區域的位置資訊的參數一致。10個主補償區域M1~M10和22個輔助補償區域S1~S20的位置資訊,藉記憶體儲存的24個x座標和50個y座標設定,補償如第3A圖所示的一個非典型缺陷。另一方面,藉13個x座標和30個y座標設定,補償第3B圖所示的第一典型缺陷的10個補償區域的位置資訊。還有藉11個x座標和20個y座標進行設定,補償如第3B圖所示的第二典型缺陷的10個補償區域。儘管10個補償區域補償第一典型缺陷僅需要11個x座標和20個y座標,在第二典型缺陷的補償區域中,為了與第3A圖的情況參數一致,額外設定2個虛x座標和10個虛y座標。也就是,第3B圖所示的兩個典型缺陷的補償區域的參數藉24個x座標和50個y座標設定。因此,第3B圖的參數分別與第3A圖內所示的一個非典型缺陷的補償區域的參數一致。因此,用於非典型缺陷的補償區域的位置資訊的記憶體空間可以用於典型缺陷的補償區域。
從上面描述中可以明確,根據本發明,將一個非典型缺陷的補償區域的位置資訊參數與兩個典型缺陷的補償區域的位置資訊參數一致,在記憶體空間中儲存兩個典型缺陷區域之補償區域的位置資訊,可以設定儲存於一個非典型補償區域的位置資訊。因此,僅一個記憶體可以用於儲存缺陷區域的位置資訊,而不用關心缺陷類型,即非典型缺陷或典型缺陷。相同的記憶體空間可以用於儲存非典型缺陷的補償區域的位置資訊和典型缺陷的補償區域的位置資訊。因此,與分別在不同的記憶體或不同的位置儲存非典型缺陷的補償區域的位置資訊和典型缺陷的補償區域的位置資訊的情況相比,可以減少記憶體的容量。
同時,本發明上述實施例中的資料補償電路不僅僅用於LCD裝置,還用於如OLED和PDP裝置的其他視訊顯示裝置。
上述實施例和優勢僅僅為例子並不局限本發明。本發明揭露的內容可以方便地應用於其他類型的裝置和處理器中。本發明的描述具有解釋性,當並不局限本發明的範圍。凡有在相同之發明精神下所作有關本發明之任何修飾或變更,皆仍應包括在本發明意圖保護之範疇。
100...積體非典型/典型缺陷補償電路
110...位元擴展器
120...記憶體
130...第一補償器
132...灰階確定器
134...位置確定器
136...補償資料選擇器
138...第一多工器(MUX)
140...加法器
142...減法器
144...第二多工器(MUX)
150...第一振動單元
152...圖框確定器
154...位置確定器
156...振動值選擇器
158...加法器
160...第二振動單元
170...多工器(MUX)
180...第二補償器
182...圖框確定器
186...振動值選擇器
188...加法器
190...第三補償器
192...灰階確定器
194...位置確定器
196...補償資料選擇器
198...第三補償器之計算器
200...時鐘控制器
210...時鐘控制器之振動單元
212...圖框確定器
214...位置確定器
216...振動值選擇器
218...加法器
220...多工器(MUX)
230...資料排列單元
240...控制信號產生器
260...座標計算器
262...水平計數器
264...垂直計數器
266...第一座標計算器
268...第二座標計算器
280...座標計算器之多工器(MUX)
310...資料驅動器
320...閘極驅動器
400...液晶面板
所附圖式其中提供關於本發明實施例的進一步理解並且結合與構成本說明書的一部份,說明本發明的實施例並且描述一同提供對於本發明實施例之原則的解釋。
圖式中:
第1圖為框圖,顯示了本發明實施例中液晶顯示(LCD)裝置;
第2圖為框圖,顯示第1圖中所示的時鐘控制器和積體非典型/典型補償電路的結構;
第3A圖和第3B圖分別為非典型缺陷區域和典型缺陷區域的複數個補償區域的示意圖;
第4圖為框圖,顯示了第2圖所示的第一補償器的結構;
第5圖為框圖,顯示了第4圖中所示的第一振動單元的結構;
第6A圖至第6D圖顯示了複數個振動圖形,每個都具有8×32畫素尺寸,該振動圖形儲存在第5圖中所示的振動值選擇器中;
第7圖為框圖,顯示了第2圖所示的第二補償器內的第二振動單元的結構;
第8圖為框圖,顯示了第2圖所示的第三補償器;
第9圖為框圖,顯示了第2圖內所示的時鐘控制器內包括的振動單元的結構;
第10圖顯示了第三振動圖形每個都具有4×4畫素尺寸,該振動圖形在第9圖內所示的振動值選擇器內儲存;以及
第11圖顯示了複數個主補償區域的產生的座標以及如第3A圖所示的非典型缺陷區域的複數個非典型補償區域產生的座標。
100...積體非典型/典型缺陷補償電路
120...記憶體
200...時鐘控制器
310...資料驅動器
320...閘極驅動器
400...驅動液晶面板

Claims (9)

  1. 一種視訊顯示裝置,包含:一顯示面板;一記憶體,儲存一非典型或典型缺陷資訊,該非典型或典型缺陷資訊用於補償該顯示面板的複數個非典型或典型缺陷區域;一積體非典型或典型補償電路,包含一第一補償器以及一第二補償器,該第一補償器使用該記憶體之該非典型或典型缺陷資訊以補償一輸入資料,該輸入資料顯示在該非典型或典型缺陷區域上,該第二補償器,使用一第一振動圖形以及一第二振動圖形以精確地補償該第一補償器補償的資料,該積體非典型或典型補償電路提供顯示在複數個正常區域上沒有補償的資料;一時鐘控制器,包含一振動單元使用不同於該第一和該第二振動圖形的一第三振動圖形以精確地補償該積體非典型或典型補償電路的輸出資料;以及一面板驅動器,用於在該時鐘控制器的控制下,驅動該顯示面板,其中,該第二補償器包含:一第一振動單元,使用該第一振動圖形對從該第一補償器所接收的一N位元輸入資料(“N”為一正整數)執行一振動操作;一第二振動單元,使用該第二振動圖形對從該第一補償器所接收的該N位元輸入資料執行一振動操作;以及一多工器,依據該時鐘控制器的一振動關閉或一振動開啟而從該第一振動單元或該第二振動單元選擇一輸出,以及其中,該第二振動圖形具有一小於該第一振動圖形的尺寸,以及該第三振動圖形具有一小於該第一振動圖形以及大於該第二振動圖形的尺寸,以及其中,當該振動關閉時,該多工器選擇該第一振動單元的該輸出,以及當該振動開啟時,該多工器選擇該第二振動單元的該輸出。
  2. 如申請專利範圍第1項所述之視訊顯示裝置,其中該記憶體儲 存:該非典型或典型缺陷資訊,包括從每個非典型或典型缺陷區域中劃分的複數個補償區域的位置資訊、從所有灰階等級中劃分的複數個灰階範圍資訊,以及針對複數個補償區域的補償資料;一第一控制信號,包括一第一位元、一第二位元以及一第三位元,該第一位元表示複數個顯示缺陷是否需要補償,該第二位元代表顯示一缺陷類型,該第三位元表示複數個點缺陷是否需要補償;一第二控制信號,包括複數個符號之資訊,該等符號之資訊依據該等非典型或典型缺陷區域的一順序,命令增加或減少該補償資料;以及一第三控制信號,命令該時鐘控制器的該振動開啟/該振動關閉。
  3. 如申請專利範圍第2項所述之視訊顯示裝置,其中該第一補償器,包含:一位元擴展器,該位元擴展器對該輸入資料進行位元擴展,以及輸出該位元擴展資料;一座標計算器,用於計算該輸入資料的複數個畫素座標;一灰階確定器,從該記憶體所有灰階範圍中選擇灰階範圍資訊,以及輸出所選的該灰階範圍資訊,該灰階範圍資訊對應該位元擴展器所輸出的該輸入資料;一位置確定器,使用該座標計算器的該等畫素座標以及該記憶體中用於該等非典型或典型缺陷區域的該等補償區域之位置資訊,用以輸出對應於該輸入資料的該等補償區域之位置資訊,以及被偵測到該等非典型或典型缺陷區域數量;一補償資料選擇器,使用該灰階確定器中的該灰階範圍資訊以及該位置確定器的該位置資訊,用以選擇該補償資料以及輸出所選擇之該補償資訊,該補償資料對應於該記憶體中所有補償資料中的該輸入資料;一加法器,用於將該補償資料選擇器輸出的該補償資料加到該 位元擴展器中輸出的該輸入資料;一減法器,用於將補該償資料選擇器中輸出的該補償資料從該位元擴展器中輸出的該輸入資料中減去;一第一多工器,根據該由位置確定器輸出之被偵測到該等非典型或典型缺陷區域數量,用於從該記憶體中依序輸出包括在該第二控制信號中的該等符號之資訊,以及;一第二多工器,依據該第一多工器輸出的該等符號之資訊,選擇該加法器的輸出或該減法器的輸出。
  4. 如申請專利範圍第3項所述之視訊顯示裝置,其中該座標計算器包含:一水平計數器,針對該輸入資料偵測一水平方向上的一畫素數量;一垂直計數器,針對該輸入資料偵測一垂直方向上的一畫素數量;一第一座標計算器,用於輸出從該水平計數器輸入的該畫素數量,作為該輸入資料x座標,以及輸出從該垂直計數器輸入的該畫素數量,作為該輸入資料y座標;一第二座標計算器,用於輸出從該水平計數器輸入的該畫素數量,作為該輸入資料y座標,以及輸出該垂直計數器輸入的該畫素數量,作為該輸入資料x座標;以及一多工器,當該第一控制信號代表一典型/垂直缺陷區域時,選擇該第一座標計算器之座標輸出,以及當該第一控制信號代表一水平缺陷區域時,選擇該第二座標計算器之座標輸出,並供應一所選座標至該位置確定器。
  5. 如申請專利範圍第2項所述之視訊顯示裝置,其中:該第一振動單元,使用具有一8×32畫素尺寸的該第一振動圖形,輸出一“N-3”位元資料,該“N-3”位元資料係由該N位元輸入資料減少最低3位元;該第二振動單元,使用具有一1×1畫素尺寸的該第二振動圖形,輸出一“N-1”位元資料,該“N-1”位元資料係由該N位 元輸入資料減少最低1位元;以及當該第三控制信號命令該時鐘控制器的該振動關閉時,該多工器選擇該第一振動單元的輸出,當該第三控制信號命令該時鐘控制器的該振動開啟時,該多工器選擇該第二振動單元的輸出;以及該時鐘控制器的該振動單元,使用具有一4×4畫素尺寸的該第三振動圖形,執行該“N-1”位元資料的振動操作,從而輸出“N-3”位元資料,該“N-3”位元資料係由該“N-1”位元資料減少最低2位元,以及依據該第二振動圖形和該第三振動圖形的組合,確定一精確補償值。
  6. 如申請專利範圍第5項所述之視訊顯示裝置,其中該時鐘控制器還包含:一多工器,該多工器依據該第三控制信號,選擇該振動單元之輸出或該積體非典型或典型補償電路之輸出。
  7. 如申請專利範圍第1項所述之視訊顯示裝置,其中該記憶體還儲存關於該顯示面板之複數個點缺陷區域的點缺陷資訊,以及該積體非典型或典型補償電路還包含一第三補償器,使用該記憶體中的該點缺陷資訊,用於補償該第二補償器輸入的資料。
  8. 如申請專利範圍第2項所之述視訊顯示裝置,其中每個非典型缺陷區域包含:複數個主補償區域,該等主補償區域從該非典型缺陷區域中水平劃分;以及複數個輔助補償區域,該等輔助補償區域排列在複數該等主補償區域的上、下、左以及右側;以及該等主補償區域和該等輔助補償區域具有相同水平寬度以及依據該非典型缺陷區域的一分配程度而具有不同的垂直寬度。
  9. 如申請專利範圍第2項所述之視訊顯示裝置,其中儲存針對每個非典型缺陷區域的該等補償區域的位置資訊以及針對每個典型缺陷區域的該等補償區域的位置資訊,以使得該等非典型缺陷區域位置資訊之複數個參數以及該等典型缺陷區域位置資訊之複數個參數一致。
TW097149384A 2008-08-26 2008-12-18 可補償顯示缺陷之視訊顯示裝置 TWI405183B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020080083300A KR101385476B1 (ko) 2008-08-26 2008-08-26 표시 결함을 보상하기 위한 영상 표시 장치

Publications (2)

Publication Number Publication Date
TW201009805A TW201009805A (en) 2010-03-01
TWI405183B true TWI405183B (zh) 2013-08-11

Family

ID=41606253

Family Applications (1)

Application Number Title Priority Date Filing Date
TW097149384A TWI405183B (zh) 2008-08-26 2008-12-18 可補償顯示缺陷之視訊顯示裝置

Country Status (6)

Country Link
US (1) US8384727B2 (zh)
JP (1) JP4881367B2 (zh)
KR (1) KR101385476B1 (zh)
CN (1) CN101661699B (zh)
DE (1) DE102008062047B4 (zh)
TW (1) TWI405183B (zh)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102792359A (zh) * 2010-02-26 2012-11-21 夏普株式会社 图像显示装置和图像显示方法
TWI428878B (zh) * 2010-06-14 2014-03-01 Au Optronics Corp 顯示器驅動方法及顯示器
KR102068165B1 (ko) * 2012-10-24 2020-01-21 삼성디스플레이 주식회사 타이밍 컨트롤러 및 이를 포함하는 표시 장치
KR20150092791A (ko) * 2014-02-05 2015-08-17 삼성디스플레이 주식회사 액정 표시 장치
KR102227636B1 (ko) * 2014-12-31 2021-03-16 삼성디스플레이 주식회사 표시 장치용 데이터 저장 장치 및 이의 저장 방법
KR102452640B1 (ko) * 2015-10-21 2022-10-11 삼성전자주식회사 디스플레이 장치 및 그 제어 방법
KR102495199B1 (ko) * 2016-09-29 2023-02-01 엘지디스플레이 주식회사 표시장치
TWI616116B (zh) 2016-12-02 2018-02-21 錼創科技股份有限公司 顯示器及其修補方法
CN109754739A (zh) * 2017-11-02 2019-05-14 瑞鼎科技股份有限公司 显示驱动电路及其运作方法
KR102588320B1 (ko) * 2018-09-21 2023-10-13 삼성디스플레이 주식회사 타이밍 제어부 및 이를 포함하는 표시 장치

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060188194A1 (en) * 2005-02-23 2006-08-24 Continuum Photonics, Inc. Method and apparatus for variable optical attenuation for an optical switch
TW200723191A (en) * 2005-12-07 2007-06-16 Lg Philips Lcd Co Ltd Flat panel display, fabricating method and fabricating apparatus thereof, and picture quality controlling method and apparatus thereof
US20080001869A1 (en) * 2006-06-29 2008-01-03 In-Jae Chung Flat panel display and method of controlling picture quality thereof
CN101114438A (zh) * 2006-07-28 2008-01-30 Lg.菲利浦Lcd株式会社 用于控制平板显示器中的图像质量的方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1535455A (zh) * 2001-06-21 2004-10-06 皇家菲利浦电子有限公司 处理像素的图像处理单元和方法以及包括这种图像处理单元的图像显示设备
KR100995631B1 (ko) * 2004-03-31 2010-11-19 엘지디스플레이 주식회사 액정 표시 장치의 데이터 처리 방법 및 장치
JP4549762B2 (ja) * 2004-07-13 2010-09-22 シャープ株式会社 画像信号処理装置及び方法
JP2006259372A (ja) * 2005-03-17 2006-09-28 Victor Co Of Japan Ltd 色むら補正装置
KR101127843B1 (ko) * 2005-10-25 2012-03-21 엘지디스플레이 주식회사 평판표시장치 및 그 화질제어방법
KR101137856B1 (ko) * 2005-10-25 2012-04-20 엘지디스플레이 주식회사 평판표시장치 및 그 화질제어방법
US7730082B2 (en) 2005-12-12 2010-06-01 Google Inc. Remote module incorporation into a container document
KR100769193B1 (ko) * 2006-02-06 2007-10-23 엘지.필립스 엘시디 주식회사 평판표시장치와 그 화질제어 방법 및 장치
KR101243800B1 (ko) * 2006-06-29 2013-03-18 엘지디스플레이 주식회사 평판표시장치와 그 화질제어 방법
KR101308465B1 (ko) * 2008-06-04 2013-09-16 엘지디스플레이 주식회사 표시 결함을 보상하기 위한 영상 표시 장치

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060188194A1 (en) * 2005-02-23 2006-08-24 Continuum Photonics, Inc. Method and apparatus for variable optical attenuation for an optical switch
TW200723191A (en) * 2005-12-07 2007-06-16 Lg Philips Lcd Co Ltd Flat panel display, fabricating method and fabricating apparatus thereof, and picture quality controlling method and apparatus thereof
US20080001869A1 (en) * 2006-06-29 2008-01-03 In-Jae Chung Flat panel display and method of controlling picture quality thereof
CN101114438A (zh) * 2006-07-28 2008-01-30 Lg.菲利浦Lcd株式会社 用于控制平板显示器中的图像质量的方法

Also Published As

Publication number Publication date
DE102008062047B4 (de) 2015-08-20
TW201009805A (en) 2010-03-01
US8384727B2 (en) 2013-02-26
CN101661699A (zh) 2010-03-03
KR20100024637A (ko) 2010-03-08
US20100053185A1 (en) 2010-03-04
KR101385476B1 (ko) 2014-04-29
JP2010055046A (ja) 2010-03-11
DE102008062047A1 (de) 2010-03-04
CN101661699B (zh) 2012-07-04
JP4881367B2 (ja) 2012-02-22

Similar Documents

Publication Publication Date Title
TWI405183B (zh) 可補償顯示缺陷之視訊顯示裝置
JP5068222B2 (ja) 表示欠陥を補償するための映像表示装置
US8237701B2 (en) Video display capable of compensating for display defects
US8605023B2 (en) Apparatus and method for driving liquid crystal display device
JP5302518B2 (ja) 平板表示装置及びそのデータ多重変調方法
KR101136286B1 (ko) 평판표시장치 및 그 화질제어방법
KR101127843B1 (ko) 평판표시장치 및 그 화질제어방법
TWI405174B (zh) 影像顯示裝置中供不規則缺陷區域之設定補償區域之方法
US8189017B2 (en) Apparatus and method for controlling picture quality of flat panel display
KR101274707B1 (ko) 표시 결함을 보상하기 위한 영상 표시 장치의 보상 회로 및방법
KR20160097398A (ko) 표시 장치 및 표시 장치의 구동 방법
KR20080024009A (ko) 액정표시장치의 불량화소 리페어 방법 및 장치
KR101675852B1 (ko) 얼룩 보상을 위한 영상 표시 장치
TWI405171B (zh) 具有補償顯示缺陷能力之視頻顯示裝置
KR101611919B1 (ko) 얼룩 보상 영역 설정 방법과 그를 이용한 영상 표시 장치
KR101296655B1 (ko) 영상 표시 장치의 데이터 보상 회로 및 방법
KR101286537B1 (ko) 표시 결함을 보상하기 위한 영상 표시 장치
KR101329074B1 (ko) 평판표시장치의 화질제어 장치 및 방법
KR20050017903A (ko) 액정 표시 장치 및 영상 신호 보정 방법
KR20050104954A (ko) 액정 표시 장치 및 영상 신호 보정 방법