TWI377649B - Semiconductor decice having nitridated oxide layer and method therefor - Google Patents

Semiconductor decice having nitridated oxide layer and method therefor Download PDF

Info

Publication number
TWI377649B
TWI377649B TW095100397A TW95100397A TWI377649B TW I377649 B TWI377649 B TW I377649B TW 095100397 A TW095100397 A TW 095100397A TW 95100397 A TW95100397 A TW 95100397A TW I377649 B TWI377649 B TW I377649B
Authority
TW
Taiwan
Prior art keywords
insulating layer
layer
semiconductor device
environment
forming
Prior art date
Application number
TW095100397A
Other languages
English (en)
Other versions
TW200636931A (en
Inventor
Sangwoo Lim
Robert F Steimle
Original Assignee
Freescale Semiconductor Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Freescale Semiconductor Inc filed Critical Freescale Semiconductor Inc
Publication of TW200636931A publication Critical patent/TW200636931A/zh
Application granted granted Critical
Publication of TWI377649B publication Critical patent/TWI377649B/zh

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B69/00Erasable-and-programmable ROM [EPROM] devices not provided for in groups H10B41/00 - H10B63/00, e.g. ultraviolet erasable-and-programmable ROM [UVEPROM] devices
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y10/00Nanotechnology for information processing, storage or transmission, e.g. quantum computing or single electron logic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/401Multistep manufacturing processes
    • H01L29/4011Multistep manufacturing processes for data storage electrodes
    • H01L29/40114Multistep manufacturing processes for data storage electrodes the electrodes comprising a conductor-insulator-conductor-insulator-semiconductor structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42324Gate electrodes for transistors with a floating gate
    • H01L29/42332Gate electrodes for transistors with a floating gate with the floating gate formed by two or more non connected parts, e.g. multi-particles flating gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/788Field effect transistors with field effect produced by an insulated gate with floating gate
    • H01L29/7881Programmable transistors with only two possible levels of programmation
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S977/00Nanotechnology
    • Y10S977/902Specified use of nanostructure
    • Y10S977/932Specified use of nanostructure for electronic or optoelectronic application
    • Y10S977/936Specified use of nanostructure for electronic or optoelectronic application in a transistor or 3-terminal device
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S977/00Nanotechnology
    • Y10S977/902Specified use of nanostructure
    • Y10S977/932Specified use of nanostructure for electronic or optoelectronic application
    • Y10S977/943Information storage or retrieval using nanostructure

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Nanotechnology (AREA)
  • Manufacturing & Machinery (AREA)
  • Theoretical Computer Science (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Mathematical Physics (AREA)
  • Non-Volatile Memory (AREA)
  • Semiconductor Memories (AREA)
  • Formation Of Insulating Films (AREA)

Description

1377649 九、發明說明: 【發明所屬之技術領域】 本發明大體而言係關於半導體往 B ^ 置,且更特定言之係關 ;,'有一經氮化處理之氧化物層;^ 11 ^ & . 法。 日之+導體裝置及其方 【先前技術】 許多半導體非揮發性記憶體陣列 以程式化操作及消除操作。在节等=一相對較高電壓用 忭“荨非揮發性記憶體陣列之 』間,將能夠承受(例如)相對較高的程式化電壓及消除 電壓之耐高壓電晶體與該陣列同時建構。在一依賴太米曰 來=存電荷之非揮發性記憶體陣列中,電荷儲存層在高i曰 電晶體閘極氡化物形成之前报# ^ 蚊㈣成。减㈣之隨後形成可 引起絕緣層之進一步氧化。該非揮發性裝置中之進-步氧 化可導致穿随氧化物厚度的增加。又,進一步氧化可造成 奈米晶氧化及收縮。改變電荷儲存層可導致更高的程式化 電壓及消除電壓之需求。又’改變電荷儲存層可導致程式 化臨限電壓及消除臨限電壓上之不良的改變。 因此’需要一種非揮發性記憶體裝置,其具有-精確控 制的電荷儲存區,同時亦減少製造該裝置所需之步驟。 【發明内容】 本&月大體而5以-種形式提供_種形成—半導體裝置 之方法’該方法包含:提供一半導體基板;在該半導體基 板之纟面上形成-第一絕緣層;在該第一絕緣層之一表 面上形成-奈米晶層;在該奈米晶層上形成—第二絕緣 107446.doc 1377649 層;施加一氮化環境於該第二絕緣層;選擇性地移除奈米晶 層與該第一及第二絕緣層之部分,使半導體基板之表面曝 露,及在該半導體基板之該曝露的表面上形成一第三絕緣層。 本發明以另一形式提供一半導體裝置,該半導體裝置包 含:一半導體基板:一形成於該半導體基板之一表面上之 第一絕緣層;一形成於該第一絕緣層之一表面上之經圖案 化奈米晶層;一形成於該奈米晶層上之第二絕緣層,該第 二絕緣層具有大於或等於該第二絕緣層之二原子百分率 之氮氣含量;及一形成於該半導體基板之該表面而非該第 一及該第二絕緣層上之第三絕緣層。 藉由氮化第二絕緣層來減少奈米晶層及第一絕緣層之氧 化,因而減少或限制隨後氧化物層形成時氧化物厚度之改 變。又,使用氮化處理而非一氧化阻障簡化製造過程。 【實施方式】 圖1說明一半導體裝置10之一部分之橫截面圖,該半導體 裴置具有形成於半導體基板12上之穿隧氧化物14及電荷儲 存堆16。該半導體基板12可由矽形成。一第一絕緣層14在 基板12上形成,其充當一非揮發性記憶體單元之穿隧氧化 :。該第-絕緣層14可為二氧化矽、氮化氧化物或其它高让 "電質。絕緣層14可為熱成長或經沉積,且厚度可為5〇埃 ’及(〇n the order 〇f 5〇 Angstr〇ms)。電荷儲存堆“包括複數 個離散電荷儲存元件。在所說明之實施射,由電荷儲存 :中之!、圓圏所表示之奈米晶用以形成複數個離散電荷 :子元件該等奈米晶通常由矽形成,但該等離散儲存元 I07446.doc ^/7649 件亦可由如绪'碳化矽、任意數量之金屬或該等材料之任 意組合組成之材料群集形成。奈米晶較佳地藉由化學沉積 來沉積,但亦可使用其它製程。形成奈米晶之其它製程包 括一薄非晶矽層之再結晶及預製奈米晶之沉積。奈米晶形 成之後,可藉由使用氧化亞氮來氧化奈米晶將其鈍化。
圖2就明曝露於一氬化環境的半導體裝置1〇之一部分之 橫截面圖。電荷儲存堆16包括被氧化物15圍繞之奈米晶 13。或者,電荷儲存堆16可藉由於彼此之上形成複數個相 對較薄絕緣層(如絕緣層17)來形成。形成電荷儲存堆“之 後將半導體裝置i 〇曝露於一氮化環境。該氮化環境包括 氛、氧化亞乳、原子氮(atomic nitrogen)或其它氮化合物中 之或夕種。將半導體裝置10曝露於氮化環境之製程可包 括電聚氮化處理、熱氣化處理或離子氮化處理中之一種。 將該半導體裝置10置放於一處理腔室中,該處理腔室且 有電聚源、熱源或離子源中之一或多者。適當腔室為市場 可蹲得之。在該處理腔室I將半導體裝置曝露於電漿!8 以提供大於或等於2原子百分率且較佳地在子百分 率之間之氮含量。 圖3說明在4圖案化該電荷儲存區16及第一絕緣層14以形 成一經圖案化之電荷㈣㈣之後之該半導體裝置ι〇的一 部分之橫截面圖。將-光阻層(未圖示)沉積於該電荷儲存區 16上’且錢將其圖案化。#需要,在另-實施例中使用 一含I電漿19所進行的氮化處理步驟可在如上文所述之使 用電聚源、熱源或離子源中之一或多者圖案化之後而非之 107446.doc 1377649 前完成。 圖4說明在鄰近該經圖案化電荷儲存層2〇形成一閘極介 電22之後之該半導體裝置1〇的—部分之橫截面圖。該間極 介電22可整體為-種厚度,或可為不同厚度以容納(例如) 高壓電晶體與邏輯電路。 圖5說明在-多0層24形成於該經㈣化儲存層扣及 該閘極介電22上之後之半導體裝置1()的—部分之橫截面 圖。 圖6說明在圖案化且飯刻該多晶石夕層24以形成閘電極之 後之該半導體裝置1〇的一部分之橫截面圖。非揮發性記憶 體早7G 23及25代表建構於一積體電路上之非揮發性記憶體 單元之一陣列。該等非揮發性記憶體單元可在一“獨立記 憶體裝置”上或嵌入其它電路’諸如中央處理單元。藉由 選擇性蝕刻電荷儲存層2 〇、第一絕緣層丨4及多晶矽層, 形成非揮發性記憶體單元23及25。閘電極28自多晶^層以 形成。 應注意無論記憶體陣列是否嵌入,記憶體陣列都需要額 外電路以存取記憶體陣列,諸如列解碼器及行解碼器以及 輸入/輸出/(1/0)電路《某些此等額外電路中可曝露於較高的 程式化電壓與消除電壓,且因此與不曝露於更高程式化電 壓與消除電壓之電路相比,其將需要更厚閘極氧化物。圖6 t之電晶體31及33表示必須建構該等額外電路之電晶體。 該經圖案化之電荷儲存層20之氮化處理阻止記憶體單元Μ 及25中之奈米晶之氧化或收縮,並阻止第一絕緣層14厚度 107446.doc 1377649 的增加。該經氮化處理之第二絕緣層20併入一氧化物阻 障’因而提供製造半導體裝置10之一相對較簡單的處理流 程。 雖然圖6中未展示’但在電晶體之形成中包括側壁隔片及 源極區/汲極區》通常藉由一隔片材料層之沉積,隨後之該 隔片材料之各向異性蝕刻來形成該側壁隔片。該隔片材料 通常為氮化物。通常鄰近閘極堆擴散該源極區/汲極區。 雖然本發明已在一較佳實施例之情況加以描述,但對於 热習此項技術者將顯而易見,本發明可以多種方式修改, 且除以上特定闡明及描述之實施例之外,可採用許多實施 例。因此,所附申請專利範圍係用以覆蓋本發明之真正範 疇内的所有本發明之修改。 益處、優勢及問題的解決方案已在上文中關於特定實施 例加以描述。然而不應將該等益處、優勢、問題的解決方 案以及可能造成任何益處、優勢或問題的解決方案出現或 φ ^得更明顯之任何元件理解為任何或所有該等請求項之關 鍵、必需或基本的特徵或元件。如本文所用之術語“包含” 或其之任何變化用以覆蓋一非排它性包括,例如,包含元 件歹i表之製%、方法、物品或設備並不僅包括該等元件而 是可包括該製程、方法、物品或設備未清楚列出或固有之 其它元件。 【圖式簡單說明】 "說月根據本發明具有一穿隧氧化物及電荷儲存層的 半導體裝置之一部分之橫截面圖。 I07446.doc 1377649 圖2說明根據本發明曝露於一氮化環境的該半導體裝置 之一部分之橫截面圖。 圖3楗明根據本發明在圖案化該電荷儲存區之後之該半 導體裝置之一部分之橫截面圖。 圖4說明根據本發明在鄰近該經圖案化之電荷儲存區形 成一閘極介電之後之該半導體裝置的—部分之橫截面圖。 圖5說明根據本發明在一多晶矽層形成之後之該半導體 裝置的一部分之橫截面圖。
上形成閘極之後之該 圖6 s兒明根據本發明在該多晶石夕層 半導體裝置的一部分之橫截面圖。 【主要元件符號說明】 10 半導體裝置 12 半導體基板 13 奈米晶 14 絕緣層 15 絕緣層 16 電荷儲存堆 17 絕緣層 18 電漿 19 含氮電漿 20 電荷健存層 22 絕緣層 23 非揮發性記憶體單元 24 多晶<2夕層
I07446.doc 1377649 25 非揮發性記憶體單元 26 經圖案化之閘極介電 28 閘電極 30 經圖案化之多晶碎 31 電晶體 33 電晶體 107446.doc -12*

Claims (1)

  1. 十、申請專利範圍: 1_ 一種形成一半導體裝置之方法,其包含: 提供—半導體基板; 在=導體基板之-表面上形成一第一絕緣層; 在該第-絕緣層之-表面上形成一奈米晶層; 在亥奈米晶層上形成一第二絕緣層; 施加—氮化環境於該第二絕緣層; L擇!生地移除該奈米晶層與該第—及該第二絕緣層之 部分,以曝露該半導體基板之該表面;及 $該半導體基板之該曝露表面上形成一第三絕緣層。 月求項1之方法,其進一步包含在該第二絕緣層上形成 、絰圖案化之多晶矽層中該經圖案化之多晶矽層形 成複數個非揮發性記憶體單元之閘電極。 3.如請求項2之方法,其中該經圖案化之多晶石夕層形成於該 第三絕緣層上以形成複數個電晶體之閘電極。 如喷求項1之方法,其中施加該氮化環境於該第二絕緣層 G 3使用電漿氮化處理來施加該氮化環境。 如明求項1之方法,其中施加該氮化環境於該第二絕緣層 匕3使用熱氮化處理來施加該氮化環境。 6·如凊求項I之方法,其中施加氮於該第二絕緣層包含使用 離子植入來施加該氮化環境。 7·如請求項1之方法,其進一步包含: 在5玄第二絕緣層上形成一第四絕緣層;及 施加一第二氮化環境於該第四絕緣層。 107446.doc 8 2明求項丨之方法,其令形成該第二絕緣層包含藉由形成 ’也緣層之—疊層(laminate)來形成該第二絕緣層。 9. 4 :求項8之方法,其中施加該氮化環境於該第二絕緣層 包3在絕緣層之該疊層之每一層形成之後施加該氮化環 境於絕緣層之該疊層之每一層。 如叫求項丨之方法,其進一步包含在施加該氮化環境於該 第二絕緣層之後退火該半導體裝置。 n.如請求項1之方法,其中在將該奈米晶層之該等部分選擇 性地移除之後將該氮化環境施加於該第二絕緣層。 12. 士吻求項1之方法,其中該氮化環境包括氨、氧化亞氮、 原子氮(atomic nitrogen)或其它氮化合物中之一或多種。 13. —種半導體裝置,其包含: 一半導體基板; 一形成於該半導體基板之一表面上之第一絕緣層; 一形成於該第一絕緣層之一表面上之經圖案化之奈米 晶層; 一形成於該奈米晶層上之第二絕緣層,該第二絕緣層 具有一大於或等於該第二絕緣層之二(2)原子百分率的氮 含.量; 一形成於該半導體基板之該表面上且不形成於該第一 與該第二絕緣層上之第三絕緣層。 14. 如請求項13之半導體裝置,其進一步包含一形成於該第 二絕緣層上之經圖案化之多晶矽層,其中該經圖案化之 多晶矽層形成複數個非揮發性記憶體單元之閘電極。 107446.doc 1377649 .如請求項14之半導體裝置,其中該經圖案化之多… 形成於該第三絕緣層上以形成複數個電晶體之閉電極, 請求項13之半導體裝置,其令使用電襞氮化處理、敎 乳化處理或離子氮化處理中之一者以產生該第二絕緣声 之该氮含量。 R如請求項13之半導體裝置,其㈣第二絕緣層包含絕緣 層之一疊層。
    W如請求項13之半導體裝置,《中該半導體裝置在約柳至 1 〇〇〇攝氏溫度之間進行退火處理。 19.:請求項13之半導體裝置,其中該第二絕緣層之該氮含 量使用-包括氨、氧化亞氮、原子氮或其它氮化合物中 之一或多種之氮環境來提供。 2〇.如請求項丨3之半導體裝置,其中該半導體裝置包括複數 個非揮發性記憶體單元。
    107446.doc
TW095100397A 2005-01-26 2006-01-04 Semiconductor decice having nitridated oxide layer and method therefor TWI377649B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US11/043,827 US7338894B2 (en) 2005-01-26 2005-01-26 Semiconductor device having nitridated oxide layer and method therefor

Publications (2)

Publication Number Publication Date
TW200636931A TW200636931A (en) 2006-10-16
TWI377649B true TWI377649B (en) 2012-11-21

Family

ID=36697413

Family Applications (1)

Application Number Title Priority Date Filing Date
TW095100397A TWI377649B (en) 2005-01-26 2006-01-04 Semiconductor decice having nitridated oxide layer and method therefor

Country Status (5)

Country Link
US (2) US7338894B2 (zh)
JP (1) JP5354907B2 (zh)
CN (1) CN100541740C (zh)
TW (1) TWI377649B (zh)
WO (1) WO2006081005A2 (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7361567B2 (en) * 2005-01-26 2008-04-22 Freescale Semiconductor, Inc. Non-volatile nanocrystal memory and method therefor
KR100683854B1 (ko) * 2005-09-06 2007-02-15 삼성전자주식회사 비휘발성 기억 소자의 형성 방법
US7705385B2 (en) * 2005-09-12 2010-04-27 International Business Machines Corporation Selective deposition of germanium spacers on nitride
US20090061608A1 (en) * 2007-08-29 2009-03-05 Merchant Tushar P Method of forming a semiconductor device having a silicon dioxide layer
CN102598282B (zh) 2009-11-06 2015-09-23 株式会社半导体能源研究所 半导体装置及其制造方法

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW587252B (en) * 2000-01-18 2004-05-11 Hitachi Ltd Semiconductor memory device and data processing device
US6320784B1 (en) * 2000-03-14 2001-11-20 Motorola, Inc. Memory cell and method for programming thereof
US6413819B1 (en) * 2000-06-16 2002-07-02 Motorola, Inc. Memory device and method for using prefabricated isolated storage elements
US6297095B1 (en) * 2000-06-16 2001-10-02 Motorola, Inc. Memory device that includes passivated nanoclusters and method for manufacture
US6444545B1 (en) * 2000-12-19 2002-09-03 Motorola, Inc. Device structure for storing charge and method therefore
JP3580781B2 (ja) * 2001-03-28 2004-10-27 株式会社東芝 半導体記憶素子
US6713127B2 (en) * 2001-12-28 2004-03-30 Applied Materials, Inc. Methods for silicon oxide and oxynitride deposition using single wafer low pressure CVD
JP3776889B2 (ja) * 2003-02-07 2006-05-17 株式会社東芝 半導体装置およびその製造方法
US7033956B1 (en) * 2004-11-01 2006-04-25 Promos Technologies, Inc. Semiconductor memory devices and methods for making the same
US20060110883A1 (en) * 2004-11-23 2006-05-25 Intel Corporation Method for forming a memory device
US7361567B2 (en) * 2005-01-26 2008-04-22 Freescale Semiconductor, Inc. Non-volatile nanocrystal memory and method therefor

Also Published As

Publication number Publication date
WO2006081005A2 (en) 2006-08-03
JP2008529275A (ja) 2008-07-31
CN101124667A (zh) 2008-02-13
US20080087954A1 (en) 2008-04-17
JP5354907B2 (ja) 2013-11-27
TW200636931A (en) 2006-10-16
CN100541740C (zh) 2009-09-16
US20060166493A1 (en) 2006-07-27
WO2006081005A3 (en) 2007-07-19
US7781831B2 (en) 2010-08-24
US7338894B2 (en) 2008-03-04

Similar Documents

Publication Publication Date Title
JP4901729B2 (ja) ナノクラスタ電荷蓄積デバイスの形成方法
KR100796092B1 (ko) 불휘발성 반도체 메모리 장치와 반도체 장치, 및 불휘발성반도체 메모리 장치의 제조 방법
US7361543B2 (en) Method of forming a nanocluster charge storage device
TWI242845B (en) Semiconductor memory device and the manufacturing method thereof
JP2005005715A (ja) Sonosメモリ素子およびその製造方法
JP2004349680A (ja) 半導体装置およびその製造方法
JP4617574B2 (ja) 不揮発性半導体記憶装置およびその製造方法
TW200301957A (en) Manufacturing method for semiconductor integrated circuit device
JP2009088440A (ja) 半導体装置及びその製造方法
JP6872132B2 (ja) 半導体記憶素子、半導体装置、電子機器、および半導体記憶素子の製造方法
TWI377649B (en) Semiconductor decice having nitridated oxide layer and method therefor
JP2004023008A (ja) 半導体集積回路装置およびその製造方法
JP2006518106A (ja) 互いに重ねて堆積させた金属層の積層体中に形成されたゲート電極を含むmosトランジスタを備える半導体デバイスの製造方法
JP5517628B2 (ja) 高電圧トランジスタ、不揮発性メモリトランジスタ、およびロジックトランジスタを備えた半導体デバイスを製造する方法
TW200947626A (en) Method of forming a silicon nitride layer on a gate oxide film and annealing the nitride layer
JP2003282748A (ja) 不揮発性半導体記憶装置およびその製造方法
JP2008244108A (ja) 半導体装置および半導体装置の製造方法
JP2004349627A (ja) 半導体装置の製造方法
US6645817B2 (en) Method of manufacturing a semiconductor device comprising MOS-transistors having gate oxides of different thicknesses
JP5177980B2 (ja) 半導体装置およびその製造方法
US20050064109A1 (en) Method of forming an ultrathin nitride/oxide stack as a gate dielectric
KR20080028162A (ko) 반도체 소자의 게이트 패턴 형성방법
KR100790567B1 (ko) 고유전율의 복합 게이트절연막을 갖는 반도체소자 및 그제조방법
JP2002343965A (ja) Mis型半導体装置及びその製造方法
KR20070021271A (ko) 나노클러스터 전하 저장 장치를 형성하는 방법

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees