TWI362090B - Universal substrate for semiconductor packages and the package - Google Patents

Universal substrate for semiconductor packages and the package Download PDF

Info

Publication number
TWI362090B
TWI362090B TW097119810A TW97119810A TWI362090B TW I362090 B TWI362090 B TW I362090B TW 097119810 A TW097119810 A TW 097119810A TW 97119810 A TW97119810 A TW 97119810A TW I362090 B TWI362090 B TW I362090B
Authority
TW
Taiwan
Prior art keywords
substrate
fingers
semiconductor package
general
opening
Prior art date
Application number
TW097119810A
Other languages
English (en)
Other versions
TW200950010A (en
Inventor
Wen Jeng Fan
Original Assignee
Powertech Technology Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Powertech Technology Inc filed Critical Powertech Technology Inc
Priority to TW097119810A priority Critical patent/TWI362090B/zh
Publication of TW200950010A publication Critical patent/TW200950010A/zh
Application granted granted Critical
Publication of TWI362090B publication Critical patent/TWI362090B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/2612Auxiliary members for layer connectors, e.g. spacers
    • H01L2224/26152Auxiliary members for layer connectors, e.g. spacers being formed on an item to be connected not being a semiconductor or solid-state body
    • H01L2224/26175Flow barriers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4912Layout
    • H01L2224/49171Fan-out arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8338Bonding interfaces outside the semiconductor or solid-state body
    • H01L2224/83385Shape, e.g. interlocking features

Landscapes

  • Die Bonding (AREA)
  • Wire Bonding (AREA)

Description

1362090 九、發明說明: 【發明所屬之技術領域】 本發明係有關於一種半導體裝置之基板,特別係有 關於一種半導體封裝之通用型基板及半導體封裝構造。 【先前技術】
在半導體裝置中,例如球柵陣列半導體封裝構造或 是卡片式半導體封裝構造等等,是利用基板以承載晶片 並使基板之接指電性連接至晶片之銲墊以達成内部電 性連接。就一規格品而言,半導體封裝構造(特指記憶 =)之尺寸是不可變動。為了提供具有不同記憶體容 畺會在基板上表面的不同位置增設至少一組重分配接 指,使基板具有通用性,可針對小尺寸之晶片進行封 裝,藉以減少基板製造成本。然而,在黏接大尺寸晶片 時,重分配接指將不被使用而被黏晶膠覆蓋,容易殘存 有氣泡’而容易產生氣爆(P〇pc 〇rn)現象。 請參閱第1A及1B圖所示,一種習知半導體封裝構 k包含一基板1 00、一晶片i j、一黏晶膠i 2、複數個 第一銲線13、複數個第二銲線14與一封膠體15。該基 板1〇〇係主要具有一基板本體110以及一防焊層13〇。 該基板本體110係具有一表面m,設有複數個第一組 接指1 2 1、複數個第二組接指丨22與複數個第三組接指 123,其中該些第二組接指122與該些第三組接指123 係為一般接指’位於該表面11丨之兩側邊緣,適用於電 性連接大尺寸晶片。該些第一組接指! 2丨係位於該些第 6 13*62090 二組接指1 22與該些第三組接指1 23之間,作為重分配 接指,適用於電性連接小尺寸晶片。該防焊層1 3 0係形 • 成於該表面111並具有複數個開口 131、132、133,以 分別顯露該些第一組接指1 2 1、該些第二組接指丨22與 該些第三組接指1 23。當該晶片1 1為大尺寸晶片時, 該晶片11係覆蓋該些第一組接指1 2 1並利用該黏晶膠 12之黏接’使該晶片11設置於該基板1〇〇上。該些第 φ 一銲線13係電性連接該晶片11至該基板100之該些第 二組接指1 2 2 ;該些第二銲線1 4係電性連接該晶片11 至該基板100之該些第三組接指123。該封膠體15係 形成於該基板100之該防焊層13〇上,以密封該晶片 11、該些第一銲線13與該些第二銲線14〇請參閱第1B 圖所示,該黏晶膠1 2係黏著該基板丨〇 〇之該防焊層i 3 〇 與該晶片11之一背面,並填入該開口 i 3丨。由於該防 焊層130之該開口 131係為封閉開口且被該晶片u覆 #蓋(如第1A圖所示)’使得在黏晶過程中殘留氣體無法 由該開口 131向外排出,會在該黏晶膠12中存有氣泡 12A(如第1B圖所示)’導致在後續製程中或使用時產生 氣爆(popcorn,或稱爆米花)現象。
為了避免在黏晶時產生齑、'白u M 玍氣/包殘留的問題,可使用防 焊層開口為相互連通之基板作盘S u 7 A匕 签取作為晶片承載件。有人提出 另一種習知半導體封裝構造,描-士上社 # ^揭不在中華民國專利證書 號數第1281733號「半導辨射肤Μ 干等體封裴件及其基板結構」,雖 然其具有避免氣泡殘留之功#* 力政但黏晶膠會擴散至位於 7 1362090 基板兩側之接指’易有黏晶溢膠而污染接指以及基板線 路外露導致被電鍍之問題。 請參閱第2八及2B圖所示,另一種習知半導體封裝 構造包含〆基板200、一晶片21、一黏晶膠22、複數 個第一銲線23、複數個第二銲線24與一封膠體25。該 基板200係主要具有一基板本體210、複數個第一組接 指221、複數個第二組接指222、複數個第三組接指223 以及一防焊層230。該些第一組接指221、該些第二組 接指222與該些第三組接指223皆設於該基板本體210 之一表面2 11。其中作為重分配接指之該些第一組接指 221係位於該些第二組接指222與該些第三組接指223 之間。該防焊層230係形成於該表面211並具有複數個 開口 23 1、232與233,以分別顯露該些第一組接指22卜 該^第一組接指222與該些第三組接指223。該防焊層 23 0更具有複數個延伸開口 23 5,其係由中央之開口 】 向外延伸並連通至周邊開口 232或233。利用該黏晶膠 22之黏接’以使該晶片21設置於該基板2〇〇上。當該 曰曰片2 1係為大尺寸晶片時,會使該晶片2 1覆蓋該開口 231及該二第一組接指22卜該些第一銲線η係電性連 接該晶片2丨至該基板2〇〇之該些第二組接指222;該 些第一銲線24係電性連接該晶片21至該基板2〇〇之該 些第二組接指2 2 3。兮44视,ς政取j·、 逆封膠體25係形成於該基板2〇〇 之該防焊層230 ’以密封該晶片21、該些第一銲線23 與該些第二銲、線24。請參閱第2Α及2Β圖所示,該黏 8 .晶膠22係填入該開口 m並利用該些延伸開口 235使 可能殘留於該開口 231的氣泡排出 '然而,在黏晶過程 '中,在受到高溫與壓力下該黏晶膠22具有流動性,該 黏晶膠22會沿著該些延伸開口 23 5往該些周邊開口 232 與233之方向流動而產生溢膠22八’進而污染至該些第 一組接指222與該些第三組接指223(如第2B圖所示), 甚至導致該些第一銲線23或該些第二銲線24之一端無 • 法沾黏於該些第二組接指222或該些第三組接指223。 通常該些第一組接指22丨、該些第二組接指222與該些 第一組接指223上係應電鑛形成有一電錄層28〇。 此外,然為使該些第一組接指22丨具有引指位置重 分配的功效,該基板200必須更包含複數個連接該些第 —組接指221與該些第二組接指222之線路25〇。由於 该些延伸開口 235係貫穿該防焊層230,一旦該些線路 25〇與該些延伸開口 23 5交錯便會產生線路外露電錢 • 形成該電鍍層280時會同時形成在線路25〇的外露區 段°這樣除了會有電鍍浪.費的問題之外,也會有排氣阻 塞的現象,導致該些延伸開口 23 5的排氣功能失效。 【發明内容】 有鑒於此,本發明之主要目的係在於提供一種半導 體封裝之通用型基板及半導體封裝構造’能在黏晶過程 中’提供往外排出的無阻塞且不溢膠的氣體通道,以避 免氣泡殘留的問題’並能有效解決傳統半導體封裝構造 在黏晶過程中產生溢膠的問題。 9 13-62090 本發明的目的及解決其技術問題是採用以下技術方 案來實現的。依據本發明所揭示之一種半導體封裝之通 用型基板,主要包含一基板本體、複數個第一組接指、 複數個第二組接指、複數個第三組接指以及一防焊層。 該基板本體係具有一表面。該些第一組接指、該些第二 組接指與該些第三組接指係皆設置於該基板本體之該 表面。其中,該些第一組接指係位於該些第二組接指與 該些第三組接指之間。該防焊層係形成於該基板本體之 該表面,該防焊層係具有一第一開口 、一第二開口與一 第三開口,以分別顯露該些第一組接指、該些第二組接指與 該些第三組接指。其中,複數個第一排氣槽係形成於該 防焊層之一顯露表面但不貫穿該防焊層,讓些第一排氣 槽係連接該第一開口並往該基板本體之該表面之側邊 延伸但不連通到該第二開口與該第三開口。 本發明的目的及解決其技術問題還可採用以下技術 措施進一步實現。 在前述之通用型基板中,可另包含複數個線路,其 係形成於該基板本體之該表面並連接該些第一組接指 與該些第二組接指,該防焊層更覆蓋該些線路。 在前述之通用型基板中,該些第一排氣槽與該些線 路係可為錯位不重疊。 在前述之通用型基板中,該些第一排氣槽之一底面 係可不高於該些線路。 在前述之通用型基板中,該些第一排氣槽之一底面 10 1362090 係可高於該些線路。 在前述之通用型基板中,至少一之該些第一排氣槽 係可與至少一之該些線路係交錯重疊但不顯露該些線 路。 在前述之通用型基板中,該些第一排氣槽之該些延 伸端係可包含複數個停止在該防焊層内之封閉槽端。 在前述之通用型基板中,至少一連通槽係可形成於 該防焊層之該顯露表面並連通該些第一排氣槽,以構成 網狀通道。 在前述之通用型基板中,該些相鄰第一排氣槽之延 伸端係可互連為u形。 在前述之通用型基板中,該基板本體之該表面係可 具有一第一邊緣、一第二邊緣以及一第三邊緣,該第二 邊緣與該第三邊緣係為平行,該第一邊緣係連接該第二 邊緣與該第三邊緣,其中該些第二組接指係排列於該基 板本體之該表面之該第二邊緣,.該些第三組接指係排列 於該基板本體之該表面之該第三邊緣,該些第一組接指 係可為該些第二組接指之重分配接指而排列於該基板 本體之該表面之中央。 在前述之通用型基板中,至少一第二排氣槽,其係 可連接該第一開口並往該基板本體之該表面之該第一 邊緣延伸。 在前述之通用型基板中,至少一第三排氣槽,其係 可連接該第一開口並往該基板本體之該表面之一第四 1362090 邊緣延伸。 在前述之通用型基板中,該第二開口與該第三開口 係可為分別鄰近於該第二邊緣與該第三邊緣之封閉型 周邊開口。 在前述之通用型基板中,該第二開口與該第三開口係 可為分別連通到該第二邊緣與該第三邊緣之開放型周 邊缺口。 在前述之通用型基板中,該防焊層係更具有複數個 溢膠儲存槽,其係連接至該些第一排氣槽之該些延伸 端。 在前述之通用型基板中,該些第一排氣槽係可以雷 射方式形成。 本發明還揭示一種使用前述的通用型基板承載大尺 寸晶片之半導體封裝構造,主要包含前述的通用型基 板、一晶片、一黏晶膠、複數個第一銲線以及複數個第 二銲線。該晶片係設置於該通用型基板上並覆蓋該些第 一組接指,該晶片係具有複數個第一銲墊與複數個第二 銲墊。該黏晶膠係黏接該晶片之一背面與該通用型基板 之該防焊層,該黏晶膠係更填入該第一開口以及該些第 一排氣槽。該些第一銲線係電性連接該晶片之該些第一 銲墊至該通用型基板之該些第二組.接指。該些第二銲線 係電性連接該晶片之該些第二銲墊至該通用型基板之 該些第三組接指。 本發明還揭示另一種使用前述的通用型基板承載小 12 IS62090 尺寸晶片之半導體封裝構造’主要包含前述的通用型基 板、一晶片、一黏晶膠、複數個第一銲線以及複數個第 二銲線。該晶片係設置於該通用型基板上並位於該些第 一組接指與該些第三組接指之間,該晶片係具有複數個 第一銲墊與複數個第二銲墊。該黏晶穋係黏接該晶片之 一背面與該通用型基板之該防焊層,該黏晶膠係不填入 該第一開口。該些第一銲線係電性連接該晶片之該些第 一銲墊至該通用型基板之該些第一組接指。該些第二銲 線係電性連接該晶片之該些第二銲墊至該通用型基板 之該些第三組接指。 由以上技術方案可以看出,本發明之半導體封裝之 通用型基板及半導體封裝構造,有以下優點與功效: 一、利用通用型基板黏晶表面形成有不貫穿防焊層之排 氣槽’此在黏晶過程中,提供氣體往外排出的通 道’以避免氧泡殘留的問題。 一、藉由防焊層表面之排氣槽能不顯露連接重分配接指 (即第一組接指)的線路,以減少電鍍面積以降低製 '成本並避免排氣槽被阻塞。此外,可以允許線 路不外路地與排氣槽交錯重疊,以增加排氣槽的配 置彈性。 ^ —藉由排氣槽之延伸端以限制黏晶溢膠之區域及排氣 槽不連通至防焊層周邊開口,能避免在黏設大尺寸 β曰片時因黏晶溢膠而污染至一般接指(即第二組接 才曰與第二組接指)’有效解決傳統半導體封裝構造 13 1362090 在黏晶過程中產生溢膠的問題。 • 四、藉由第一組接指、第二組接指與第三組接指之設置 位置’能使通用型基板適用於不同尺寸之晶片,以 節省基板之製造成本。 五、利用線路係連接第一組接指與第二組接指,使小尺 寸晶片可直接藉由第一組接指達到與通用型基板 之電性互連’而不需打線至第二組接指,藉以縮短 銲線長度。 *【實施方式】 依據本發明之第一具體實施例,一種半導體封裝之 通用型基板舉例說明於第3A圖之表面示意圖、第3B 圖之截面示意圖以及第3C圖之立體示意圖。該通用型 基板300主要包含一基板本體31〇、複數個第一組接指 321、複數個第二組接指322、複數個第三組接指323 以及一防焊層330 ^請參閱第3A圖所示,該基板本體 • 3 1 〇係具有一表面3 1 1,以作為設置晶片之承載面。該 表面311係可具有一第一邊緣3.12、一第二邊緣313、 —第三邊緣3 1 4以及一第四邊緣3 j 5。在本實施例中, 該第二邊緣313與該第三邊緣 314係互為平行,該第一
3 2 3係皆設置於該基板 14 1362090 本體310之該表面311。惟應理解的是,本發明的接指 組數不以圖式中的三組為限,可因應實際基板之電性設 計加以增設或調整。其中,該些第一組接指321係位於 該些第二組接指322與該些第三組接指323之間。在本 實施例中,該些第二組接指322與該些第三組接指323 係一般接指,該些第一組接指321係為電性連接該些第 二組接指322之重分配接指。該些第—組接指321係可 排列於該表面3 1 1之中央區域。該些第二組接指322係 可排列於該基板本體310之該表面311之該第二邊緣 3 1 3。該些第二組接指323係可排列於該基板本體3 Μ 之該表面3U之該第三邊緣314。該些第一組接指321、 該些第二組接指322與該些第三組接指323係可為打線 接指(wirebondingpad)。該些第一組接指321、該些第 二組接指322與該些第三組接指32 一 伐?日之材質係可為銅。 在本實施例令,該些第一組接指3 „ 钱知3 2 1、该些第二組接指 3 22與該些第三組接指323之 衣面係了電錄有一電鐘層 38〇,用以增加半導體封裝中盥捏 衣甲與&線電性連接的結合 力。該電鍍層380之材質係可選 J遇用於隼、鎳金、錫、鎳 把金、錫鉛、錫鉍之其中之_。 請參閲第3Α、3Β以及3Cm如- L圖所不,該防焊層3 3 0係 形成於該基板本體310之該表面311,該防焊層33〇係 具有-第-開口 ’以顯露該些第一組接指32卜如 第3A圖所示,該防焊層33〇 诉更具有一第二開口 3 3 2 一 第二開口 333,以分別顯靈兮此贫 觸撂該些第二組接指322與 15 1362090
該些第三組接指323。其中該第二開口 332與該 口 333係可為封閉開口或開放缺口。在本實始 第二開口 3 3 2與該第三開口 3 3 3係為分別鄰近於 邊緣3 1 3與該第三邊緣3丨4之封閉型周邊開口 層330係可選自於覆蓋層(c〇ver iayer)或谭罩層 mask)之其中之一。該防焊層33〇的形成方 /¾:可 合或是先印刷再經曝光顯影產生圖案 請再參閱第3A與3B圖所示,複數個第一挪氧 係形成於該防焊層33〇之一顯露表面334但不貫 焊層330,該些第一排氣槽34〇係連接該第一開 並往該基板本體310之該表面311之側邊(即該 緣3 13與該第三邊緣314)延伸但不連通到用= 些第二組接指322之該第二開口 332與用以顯露 三組接指323之該第三開口 333。通常但非限定 些第一排氣槽34〇係可利用雷射方式形成,以便 該些第一排氣槽34〇之形成深度不致於貫穿該 330,以避免顯露該些線路35〇。如第3A圖所示 第一排氣槽3 40係不連通至該第二開口 3 3 2與該 3 3 3 ’以避免黏晶溢膠污染到該些第二組接指 該二第二組接指3 2 3。在本實施例中,該些第一 34〇係可為長條形。該些第一排氣槽之一端 該第一開口 331之較長側。該些第 延伸端341係超出一大尺寸晶片 一排氣槽340 30之覆蓋區域 後續黏晶過程中氣體可由該些第一排氣槽 340 第三開 中’該 該第二 該防痒 (solder 為膜壓 槽340 穿該防 口 331 第二邊 顯露該 該些第 地,該 於控制 防焊層 ,該些 第三開 322與 排氣槽 係連接 之該些 ’以供 向外排 13*62090 出而不會殘留在大尺寸晶片30下方。更具體地該也 第—排氣槽340之該些延伸端341係可包含複數個^ I 在該防焊層330内之封閉槽端,以限制黏晶溢膠區域止。
此外,該通用型基板30 0可另包含複數個線路35〇, 其係形成於該基板本體310之該表面311並連接該些第 ~組接指321與該些第二組接指322,該防焊層3M更 覆蓋該些線路350,故該些第—組接指321可作為該此 第二組接指322的重分配接指。如第3B圖所示,該些 線路350、該些第一組接指321、該些第二組接指322、 與該些第三組接指323可為同—層線路層。因此,除了 大尺寸晶片可藉由該些第二組接指322達到與該通用 麼基板300之電性互連,小尺寸晶片可直接藉由該些第 一組接指3 2 1達到與該通用型基板3 〇〇之電性互連,更 可藉以縮短銲線長度,故該通用型基板3〇〇可適用於不 同尺寸之晶片,以節省基板之製造成本。此外,由於該 些線路3 50係被該防焊層33〇覆蓋,故該些線路35〇不 會顯露於該些第一排氣槽340也不會在該些第一排氣 槽340内形成該電鑛層38〇,不僅可減少電鍵面積以降 低成本,並能避免該些第—排氣槽34〇被阻塞。 如第3A圖所示,在本實施例中,該些第一排氣槽 340與該些線路350係可為錯位不重疊故可以增加該 些第一排氣槽340的形成深度,也不會顯露該些線路 350。例如,如第3B圖所示,該些第一排氣槽34〇之一 底面342係可不高於該些線路35〇,能使黏晶過程中產 17 生的氣體更順利往外排出。更具體而言,至少—第二排 氟槽360係可連接該第一開口 331並往該基板本體31〇 之該表面311之該第—邊緣312延伸以增加黏晶時之 徘氟效果。該第二排氣槽360連接該第一開口 331的_ 端係位於該第一開口 331鄰近該第一邊緣312的較短 側;該第一排氣槽3 6 〇的另一端可連接到該第一邊緣 312°至少一第二排氣槽370係可連接該第一開口 331 旅牲該基板本體310之該表面311之該第四邊緣315延 伸。 前述的通用型基板3〇〇係可運用於承載大尺寸晶片 I組成為一半導體封裝構造,例如記憶卡、球栅陣列封 裝構造(BGA)或是平面陣列封裝構造(LGA)。該通用型 基板3 0 0在設置一大尺寸蟲片之後,係例舉說明於第 4A圖之表面不思圖。一種包含該通用型基板300與大 尺寸晶片之半導體封裝構造,係例舉說明於第4B圖之 截面示意圖。 該半導體封裝構造主要包含前述的通用型基板 3 0 0、一大尺寸晶片3 0、一黏晶膠4 1、複數個第一銲線 42以及複數個第二銲線43。該大尺寸晶片30係設置於 該通用型基板300上,並具有一較大的記憶體容量《該 大尺寸晶片30係具有複數個第一銲蛰31與複數個第二 銲墊32,其係可形成於該大尺寸晶片30之一主動面33 並作為該大尺寸晶片3 0之對外電極。在黏晶之後,設 置於該通用型基板300上的該大尺寸晶片30係覆蓋該 1362090 些第一組接指321與該第一開口 331,該些第一銲 係鄰近該些第二組接指322,該些第二銲墊32係 該些第三組接指3 23。該些第一排氣槽340之該些 端3 4 1係延伸至該大尺寸晶片3 0之外。通常該黏 41之材質係可選用環氧樹脂或其它在加熱下可流 黏著材料。該大尺寸晶片3 0的設置係利用該黏晶 黏接該大尺寸晶片30之一背面34與該通用型基由 之該防焊層3 3 0,而該黏晶膠41係更填入該第一 33 1以及該些第一排氣槽340内,以增加黏晶強廣 該些第一銲線42係電性連接該大尺寸晶片3 0 些第一銲墊31至該通用型基板300之該些第二組 3 22。該些第二銲線43係電性連接該大尺寸晶片 該些第二銲墊32至該通用型基板300之該些第三 指 3 23 ° 如第4B圖所示,該半導體封裝構造可另包含一 體44,其係形成於該通用型基板3 00上以密封該 寸晶片3 0、該些第一銲線42與該些第二銲線43, 該黏晶膠4 1係填入該些第一排氣槽340在該大尺 片30下的局部區域,該封膠體44則填入該些第一 槽340之剩餘區域。 在黏晶過程中*該大尺寸晶片3 0係往該通用型 3 0 0下壓以擠壓尚未固化且具有流動性之該黏 41,氣體可由該些第一排氣槽340向外排出以避免 殘留在該第一開口 3 3 1内,並可藉由該黏晶膠4 1 墊31 鄰近 延伸 晶膠 動的 膠41 i 300 開口 〇 之該 接指 30之 組接 封膠 大尺 其中 寸晶 排氣 基板 晶膠 氣泡 之填 19 1362090 入該些第一排氣槽340以增加該通用型基板300之黏著 效果。該些第一排氣槽340之該些延伸端341係能阻擋 該黏晶膠4 1流動到該第二開口 3 3 2與該第三開口 3 3 3, 故能避免該些第二組接指322與該些第三組接指323被 該黏晶膠4 1的溢膠污染。 前述的通用型基板300係可運用於承載小尺寸晶片 並組成為一半導體封裝構造。該通用型基板3 00在設置 一小尺寸晶片之後係例舉說明於第 5A圖之表面示意 圖。一種包含該通用型基板300與小尺寸晶片之半導體 封裝構造係例舉說明於第5B圖之截面示意圖。 該半導體封裝構造主要包含前述的通用型基板 3 0 0、一小尺寸晶片5 0、一黏晶膠6 1、複數個第一銲線 62以及複數個第二銲線63。該小尺寸晶片50係設置於 該通用型基板3 00上,並具有一較小的記憶體容量,約 為前述大尺寸晶片3 0的一半尺寸。該小尺寸晶片5 0係 位於該些第一組接指321與該些第三組接指323之間, 該小尺寸晶片5 0係具有複數個第一銲墊5 1與複數個第 二銲墊5 2,其係可形成於該小尺寸晶片5 0之一主動面 5 3。夺黏晶之後,設置於該通用型基板3 00上的該小尺 寸晶片5 0係不覆蓋該些第一組接指3 2 1與該第一開口 331,該些第一銲墊51係鄰近該些第一組接指321,.該 些第二銲墊52係鄰近該些第三組接指323。 請參閱第5 B圖所示,該黏晶膠6 1係黏接該小尺寸 晶片50之一背面54與該通用型基板300之該防焊層 20 1362090 33〇,該黏晶膠61係不填入該第一開口 331。該些第— 銲線62係電性連接該小尺寸晶片5〇之該些第一銲塾 51至該通用型基板300之該些第一組接指321。該些第 二銲線63係電性連接該小尺寸晶片5〇之該些第二銲塾 52至該通用型基板300之該些第三組接指323。 如第5B圖所示,一封膠體64係形成於該通用型基 板3〇〇上以密封該小尺寸晶片50、該些第一銲線62與 該些第一麵線63’其中該黏晶膠61係填入該些第一排 氣槽340在該小尺寸晶片50下的局部區域,該封膠體 64則填入該些第一排氣槽340之剩餘區域,該封膠體 64更填入該第一開口 331。 如第5B圖所示,較佳地,該半導體封裝構造可另包 含一虛晶片70,其尺寸係可概等於該小尺寸晶片5〇之 尺寸。該虛晶片70係設置於該通用型基板300上並位 於該些第一組接指321與該些第二組接指322之間,使 在封膠過程中達到模流平衡。 依據本發明之第二具體實施例,另一種半導體封裝 之通用型基板舉例說明於第6A圖之基板表面示意圖及 第6B圖之截面示意圖。該通用型基板400之基本架構 係與第一具體實施例相同,相同元件係以相同圖號表示 之’並不再贅述。該通用型基板400主要元件為該基板 本體310、該些第一組接指321、該些第二組接指322、 該些第三組接指323以及該防焊層330。請參閱第6B 圖所示,該些第一組接指3 2 1係位於該些第二組接指 21 13-62090 322與該些第二組接指323之間。該防焊層330之該第 一開口 331係顯露該些第一組接指321。該防焊層33〇 ,另具有一第二開口 332與一第三開口 333,以分別顯露該些 第二組接指322與該些第三組接指323。在本實施例 中,該第二開口 332與該第三開口 333係為分別連通到該 第一邊緣31;3與該第三邊緣314之開放型周邊缺口。如 同第一實施例這般’該些第一排氣槽34〇係形成於該防 _ 知層330之顯露表面334但不貫穿該防焊層330,該此 第一排氣槽340係連接該第一開口 331並往該基板本體 3 1 0之該表面3 1 1之側邊(即該第二邊緣3丨3與該第三邊 緣3 1 4)延伸但不連通到該第二開口 332與該第三開口 333 ° 如第6A圖所示’至少一連通槽49〇係可形成於該防 焊層330之該顯露表面334並連通該些第一排氣槽 340,以構成網狀通道,故可互通排氣。 • 如第6B圖所示,該通用型基板400另包含之該些線 路350係形成於該基板本體31〇之該表面311並連接該 些第一組接指32 1與該些第二組接指322,該防焊層330 更覆蓋該些線路350。在本實施例中,該些第一排氣槽 340之一底面442係可高於該些線路350。因此,至少 一之該些第一排氣槽340係可與至少一之該些線路35〇 係交錯重疊亦不會顯露該些線路350,能增加該些第一 排氣槽3 4 0的配置彈性。在本實施例中,該些第—排氣 槽340之其中至少一個係可完全重疊在一線路35〇之 22 丄362090 上。 依據本發明之第三具體實施例,另一種半導體封裝 之通用型基板舉例說明於第7圖之基板表面示意圖。該 通用型基板500之基本架構係大致與第一具體實施例 相同,相同元件以相同圖號表示之,並不再贅述。該通 用型基板5 00之主要元件為該基板本體31〇、該些第一 組接指321、該些第二組接指322、該些第三組接指323 _ 以及該防焊層330。該防焊層330之該第一開口 331係 顯露該些第一組接指321,該防焊層330之該第二開口 3 3 2係顯露該些第二組接指3 22,該防焊層3 3 〇之該第 三開口 3 3 3係顯露該些第三組接指323。同樣地,該些 第一排氣槽340係形成於該防焊層330之顯露表面但不 貫穿該防焊層330 ’該些第一排氣槽340係連接該第一 開口 331並往該基板本體310之該表面311之側邊(即 該第二邊緣3 1 3與該第三邊緣3 1 4 )延伸但不連通到該 • 第二開口 332與該第三開口 3 3 3。在本實施例中,該些 相鄰第一排氣槽340之延伸端541係可互連為^形,以 形成溢膠回流通道。如第7圖所示,該通用型基板5〇〇 另包含之該些線路3 5 0係被該防焊層3 3 〇覆蓋。在本實 施例中’其中一第一排氣槽3 4 0係可部分重疊在該些線 路3 50之上。 如第8圖所示,一第一具體實施例之變化例中,該 防焊層3 3 0係更具有複數個溢膠儲存槽3 3 5,其係連接 至該些第一排氣槽340之該些延伸端341。該些溢膠儲 23 1362090 存槽3 3 5係可貫穿該防焊層3 3 0,或者該些溢膠儲存槽 335可不貫穿該防焊層330。該些溢膠儲存槽335的形 狀係可為圓形或矩形。在一具體實施例中,該些溢膠儲 存槽335係可為貫穿該防焊層330之虛置開口。在黏晶 過程中,即使溢膠超出該些延伸端341可阻擋之範圍, 仍可藉由該些溢醪儲存槽335防止溢膠範圍持續擴大。 此外,本發明尚可應用到一般的封裝基板,其防焊 層同時具有中央開口與周邊開口,而中央開口完全形成 於晶片覆蓋區内,利用複數個形成於防焊層之排氣槽不 貫穿該防焊層並且連接該中央開口並往該基板本體之 該表面之側邊延伸但不連通到該周邊開口,可以解決中 央開口内積存氣泡與黏晶膠溢膠污染到周邊開口的問 題。 以上所述,僅是本發明的較佳實施例而已,並非對 本發明作任何形弍上的限制,本發明技術方案範圍當依 所附申請專利範圍為準。任何熟悉本專業的技術人員可 利用上述揭示的技術内容作出些許更動或修飾為等同 變化的等效實施例,但凡是未脫離本發明技術方案的内 容,依據本發明的技術實質對以上實施例所作的任何簡 單修改、等同變化與修飾,均仍屬於本發明技術方案的 範圍内。 【圖式簡單說明】 第1Α與1Β圖:為一種習知半導體封裝構造透視封膠 體之基板表面示意圖與截面示意圖。 24 1362090 第2A與2B圖:為另一種習知半導體封裝構造透視 膠體之基板表面示意圖與截面示意圖。 第3A、3B與3C圖:為依據本發明第一具體實施例 一種半導體封裝的通用型基板之表面示 圖、截面不意圖以及立體不意圖。 第4A圖:為依據本發明第一具體實施例的一種半導 封裝的通用型基板在設置一大尺寸晶片之 之表面示意圖。 第4B圖:為依據本發明第一具體實施例的一種包含 用型基板與大尺寸晶片之半導體封裝構造 截面示意圖。 第5A圖:為依據本發明第一具體實施例的一種半導 封裝的通用型基板在設置一小尺寸晶片與 虛晶片之後之表面不意圖。 第5B圖:為依據本發明第一具體實施例的一種包含 用型基板、小尺寸晶片與虛晶片之半導體封 構造之截面示意圖。 第6A與6B圖:為依據本發明第二具體實施例的一 半導體封裝的通用型基板之表面示意圖與 .面示意圖。 第7圖:為依據本發明第三具體實施例的另一種半導 封裝的通用型基板之表面示意圖。 第8圖:為依據本發明第四具體實施例的另一種半導 封裝的通用型基板之表面示意圖。 封 的 意 體 後 通 之 體 通 裝 種 截 體 體 25 1362090
【主要元件符號說明 】 11 晶片 12 黏晶膠 12A 氣泡 13 第一銲線 14 第二銲線 15 封膠體 21 晶片 22 黏晶膠 22A 溢膠 23 第一銲線 24 第二銲線 25 封膠體 30 大尺寸晶片 31 第一銲墊 32 第二銲墊 33 主動面 34 背面 41 黏晶膠 42 第一銲線 43 第二銲線 44 封膠體 50 小尺寸晶片 51 第一銲墊 52 第二銲墊 53 主動面 54 背面 61 黏晶膠 62 第一銲線 63 第二銲線 64 封膠體 70 虛晶片 100 基板 110 基板本體 111 表面 121 第一組接指 122 第二組接指 123 第三組接指 130 防焊層 131 開口 132 開口 133 開口 200 基板 210 基板本體 211 表面 221 第一組接指 222 第二組接指 223 第三組接指 230 防焊層 231 開口 232 開口 233 開口 235 延伸開口 250 線路 280 電鍍層 26 通用型基板 基板本體 311 表面 3 12 第一邊緣 第二邊緣 314 第三邊缘 315 第四邊緣 第一組接指 322 第二組接指 323 第三組接指 防焊層 331 第一開口 332 第二開口 第三開口 334 顯露表面 335 溢膠儲存槽 第一排氣槽 341 延伸端 342 底面 線路 360 第二排氣槽 370 第三排氣槽 電鍍層 通用型基板 底面 490 連通槽 通用型基板 541 延伸端 27

Claims (1)

1362090 十、申請專利範固: 1、一種半導體封裝之通用型基板,包含: 一基板本體,係具有一表面; 複數個第一組接指,係設置於該基板本體之該表面; 複數個第二組接指,係設置於該基板本體之該表面; 複數個第三組接指,係'設置於該基板本體之該表面其
中該些第一組接指係位於該些第二組接指與該些第三 接指之間;以及 |々砰層,係形成於該基板本體之該表面,該防焊層係 具有—第-開口、-第二開口與-第三開口,以分別顯 露該些第一組接指、該些第二組接指與該些第三組接指; 八中,複數個第一排氣槽係形成於該防焊層之一顯露表 面但不貫穿該防焊層,該些第一排氣槽係連接該第—開 並往忒基板本體之該表面之側邊延伸但不連通到該第 二開口與該第三開口。 2、 如中請專利範圍第i項所述之半導體封裝之通用型基 板,另包含複數個線路,其係形成於該基板本體之該表 面並連接該些第一組接指與該些第二組接指該防焊層 更覆蓋該些線路。 3、 如申請專利範圍第2項所述之半導體封裝之通用型基 板,其中該些第一排氣槽與該些線路係為錯位不重疊。 4如申5月專利範圍第3項所述之半導體封裝之通用型基 板’其中該些第-排氣槽之一底面係不高於該些線路。 5、如中凊專利範圍第2項所述之半導體封裝之通用型基 28 6 1362090 板,其中該些第, 氣槽之一底面係高於該些線路。 、如申請專利範圍第 板,其中至 $所述之半導體封裝之通用型基 7 路交錯重義伸不翻μ些第—排氣槽係與至少-之該些線 重疊但不顯露該些線路。 ‘如申請專利範圍第 甘^ 項所述之半導體封裝之通用型基 t ^ ^ 纟氣槽之該些延伸端係包含複數個停 止在該防焊層内之封閉槽端。 8 申月專利範圍第1項所述之半導體封裝之通用型基 9 、、中至夕冑通槽係形成於該防焊層之該顯露表面 並連通該些第_排氣槽,以構成網狀通道。 如申請專利範圍第1項所述之半導體封裝之通用型基 板,其中該些相鄰第一排氣槽之延伸端係互連為㈣。
10、如申請專利範圍第2項所述之半導體封裝之通用型基 板’其中該基板本體之該表面係具有一第一邊緣、一第 二邊緣m三邊緣’該第二邊緣與該第三邊緣係為 平行’該第一邊緣係連接該第二邊緣與該第三邊緣其 中該些第二組接指係排列於該基板本體之該表面之該第 二邊緣,該些第三組接指係排列於該基板本體之該表面 之該第三邊緣,該些第一組接指係為該些第二組接指之 重分配接指而排列於該基板本體之該表面之中央。 11 '如申請專利範圍第10項所述之半導體封裝之通用型基 板,其中至少一第二排氣槽,其係連接該第一開口並往 該基板本體之該表面之該第一邊緣延伸。 12、如申請專利範圍第11項所述之半導體封裝之通用型基 29 13^62090 • 板’其中至少—第三排氣槽’其係連接該第-開口並往 該基板本體之該表面之一第四邊緣延伸。 .13、如中請專利範圍第^項所述之半導體封裝之通用型基 板’其中該第二開口盘兮笛二 一、^第二開口係為分別鄰近於 該第二邊緣與該第三邊緣之封閉型周邊開口。 14、 如中請專利範圍第1G項所述之半導體封裝之通用型基 板,其中該第二開口與該第三開口係為分別連通到該 • 第二邊緣與該第三邊緣之開放型周邊缺口。 15、 如中請專利範圍第1項所述之半導體封裝之通用型基 板其中該防焊層係更具有複數個溢膠儲存槽其係連 接至該些第一排氣槽之該些延伸端。 16、 如中請專利範圍第i項所述之半導體封裝之通用型基 板,其中該些第-排氣槽係以雷射方式形成。 17、 -種半導體封裝構造,包含如巾請專利範圍第丄項所 述之半導體封裝之㈣録板,料導體封裝構造更包 • 含: -晶片’係設置於該通用型基板上並覆蓋該些第—經接 指’該晶片係具有複數個第一銲墊與複數個第二銲墊. 一黏晶膠,係黏接該晶片之1面與該通用型基板之該 防焊層,該黏晶膠係更填入該第一開口以及該些: 氣槽; 複數個第-銲線’係電性連接該晶片之該些第—辉塾至 該通用型基板之該些第二組接指;以及 複數個第二銲線,係電性連接該晶片之該些第 30 1362090 該通用型基板之該些第三組接指。 18、 如申請專利範圍第π項所述之半導體封裝構造,其中 該些第一排氣槽之該些延伸端係延伸至該晶片之外。 19、 如申請專利範圍第17項所述之半導體封裝構造另包 含一封膠體,其係形成於該通用型基板上以密封該晶 片、該些第一鲜線與該些第二銲線,其中該黏晶膠係填 入忒些第排氣槽在該晶片下的局部區域,該封膠體則 填入該些第一排氣槽之剩餘區域。 20、 如申請專利範圍第17項所述之半導體封裝構造,其中 該通用型基板另包含複數個線路,其係形成於該基板本 體之該表面並連接該些第一組接指與該些第二組接指, 該防焊層更覆蓋該些線路。 21、 一種半導體封裝構造,包含如申請專利範圍第1項所 述之半導體封裝之通用型基板,該半導體封裝構造更包 含: 一晶片,係設置於該通用型基板上並位於該些第一組接 指與該些第三組接指之間,該晶片係具有複數個第一銲 墊與複數個第二銲墊; 一黏晶膠,係黏接該晶片之一背面與該通用型基板之該 防焊層’該黏晶膠係不填入該第一開口; 複數個第一銲線,係電性連接該晶片之該些第—銲墊至 該通用型基板之該些第一組接指;以及 複數個第二銲線,係電性連接該晶片之該些第二銲墊至 該通用型基板之該些第三組接指。 31 丄: 22、如申請專利範圍第21項所述之半導體封裝構造,另包 含一封膠體,其係形成於該通用型基板上以密封該晶 片、該些第一銲線盘該此楚 Α Ί㈣:銲線’其中該黏晶膠係填 s“第#氣槽在該晶片下的局部區域,該封膠體則 填入該些第-排氣槽之剩餘區域,該㈣Μ填入㈣ 一開口0 23、 如申請專利範圍第22項所述之半導體封裝構造,另包
含一虛晶片’其係、設置於該通用型基板上並位於該些第 一組接指與該些第二組接指之間。 24、 如申請專利範圍第21項所述之半導體封裝構造,其中 該通用型基板3包含複數個線路,其係形成於該基板本 體之該表面並連接該些第一組接指與該些第二組接指, 該防焊層更覆蓋該些線路。 25、 一種基板,包含: 一基板本體,係具有一表面; 複數個接指,係設置於該基板本體之該表面;以及 一防焊層’係形成於該基板本體之該表面,該防焊層係 具有一中央開口與至少一周邊開口,以顯露該些接指; 其中’複數個排氣槽係形成於該防焊層之一顯露表面但 不貝穿該防焊層’該些排氣槽係連接該中央開口並往該 基板本體之該表面之側邊延伸但不連通到該周邊開口。 26、 如申請專利範圍第25項所述之基板,其中該些排氣槽 之該些延伸端係包含複數個停止在該防焊層内之封閉槽 端。 32 27、 如中請專利範圍第25項所述之基板,其中至少一連通 槽係形成於該防焊層之該顯露表面並連通該些排氣埽, 以構成網狀通道。 28、 如申請專利範圍第25項所述之基板,其中該些相鄰第 排氣槽之延伸端係互連為U形。 29、 如申請專利範圍第25項所述之基板,其中該防焊層係 更具有複數個溢膠儲存槽’其係連接至該些第一排氣槽 之該些延伸端。
33
TW097119810A 2008-05-29 2008-05-29 Universal substrate for semiconductor packages and the package TWI362090B (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW097119810A TWI362090B (en) 2008-05-29 2008-05-29 Universal substrate for semiconductor packages and the package

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW097119810A TWI362090B (en) 2008-05-29 2008-05-29 Universal substrate for semiconductor packages and the package

Publications (2)

Publication Number Publication Date
TW200950010A TW200950010A (en) 2009-12-01
TWI362090B true TWI362090B (en) 2012-04-11

Family

ID=44871164

Family Applications (1)

Application Number Title Priority Date Filing Date
TW097119810A TWI362090B (en) 2008-05-29 2008-05-29 Universal substrate for semiconductor packages and the package

Country Status (1)

Country Link
TW (1) TWI362090B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108615715A (zh) * 2018-07-11 2018-10-02 日月光半导体(昆山)有限公司 半导体封装件及其使用的导线框架条

Also Published As

Publication number Publication date
TW200950010A (en) 2009-12-01

Similar Documents

Publication Publication Date Title
TWI298198B (en) Stackable semiconductor package
TWI322448B (en) Semiconductor stacked multi-package module having inverted second package
TWI309079B (en) Stackable semiconductor package
JP5005534B2 (ja) ダイと、ボールグリッドアレイパッケージを覆うように積層された反転ランドグリッドアレイパッケージとを含む半導体マルチパッケージモジュール
US8481368B2 (en) Semiconductor package of a flipped MOSFET and its manufacturing method
TW200522295A (en) Semiconductor package with flip chip on leadframe
KR102643069B1 (ko) 열 방출 구조를 포함하는 적층 반도체 패키지
TW200939421A (en) Multi-window ball grid array package
TW201025532A (en) Chip stacked package having single-sided pads on chips
TW201032307A (en) Window type semiconductor package
TWI362090B (en) Universal substrate for semiconductor packages and the package
TW200529387A (en) Chip package structure
TW201025554A (en) Multiple flip-chip package
TW201017855A (en) Chip package with connecting extension of TSV
TW201308548A (zh) 小基板多晶片記憶體封裝構造
US20110012257A1 (en) Heat spreader for semiconductor package
TWI321349B (en) Multi-chip stack package
JP4755225B2 (ja) 半導体パッケージの基板およびそれを用いた半導体パッケージ
US9929076B2 (en) Semiconductor package of a flipped MOSFET chip and a multi-based die paddle with top surface groove-divided multiple connecting areas for connection to the flipped MOSFET electrodes
TWI505422B (zh) 分散晶片角隅應力之窗口型球格陣列封裝構造
TWI250597B (en) Method for manufacturing multi-chip package having encapsulated bond-wires between stack chips
TWI309458B (en) Micro bga package having multi-chip stack
TWI352415B (en) Semiconductor package without outer leads
TW200926389A (en) Back-to-back stacked multi-chip package and method for fabricating the same
TWI304647B (en) Leadframe-base ball grid array package and chip carrier for the package

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees