TWI337696B - Electronic device incorporating system power supply unit and method for supplying power supply voltage - Google Patents

Electronic device incorporating system power supply unit and method for supplying power supply voltage Download PDF

Info

Publication number
TWI337696B
TWI337696B TW95130973A TW95130973A TWI337696B TW I337696 B TWI337696 B TW I337696B TW 95130973 A TW95130973 A TW 95130973A TW 95130973 A TW95130973 A TW 95130973A TW I337696 B TWI337696 B TW I337696B
Authority
TW
Taiwan
Prior art keywords
power supply
circuit
voltage
supply unit
set value
Prior art date
Application number
TW95130973A
Other languages
English (en)
Other versions
TW200736886A (en
Inventor
Toru Nakamura
Hidekiyo Ozawa
Original Assignee
Fujitsu Semiconductor Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Semiconductor Ltd filed Critical Fujitsu Semiconductor Ltd
Publication of TW200736886A publication Critical patent/TW200736886A/zh
Application granted granted Critical
Publication of TWI337696B publication Critical patent/TWI337696B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02JCIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
    • H02J7/00Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries
    • H02J7/34Parallel operation in networks using both storage and other dc sources, e.g. providing buffering

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Direct Current Feeding And Distribution (AREA)
  • Dc-Dc Converters (AREA)
  • Power Sources (AREA)
  • Control Of Voltage And Current In General (AREA)

Description

九、發明說明: 相關申請案之對照參考資料. 此申叫案係基於並主張來自先前於2006年3月24曰提 申的日本專利中請案第2GG6-G82836號之優練的好處,其 整個内容於此被併入參考。 【發明所屬之技彳标領域】 發明領域 本發明有關一種結合一系統電源供應單元之電子裝置 以及一種用於產生並供應電源供應電壓之方法。 C 前才支j 發明背景 一種高度整合的半導體積體電路裝置(LSI)與一種電子 系統諸如一種電子裝置係由多數個電路與多數個具有特定 功能之裝置所形成。 種電子系統結合一系統電源供應單元用於供應電、廣 給多數個負載,諸如電路與裝置,中的每一個(參考日本早 期公開專利公報第2000-22883 3號)。要被供應至該等負栽的 該等電源供應電壓可能不同,取決於形成該等負栽所在的 時間或技術。於是,對於一系統電源供應單元有—要求其 產生多數個對應該等負載之電壓並將適當的電壓供應 一負載。 該習知技藝中的一種系統電源供應單元包含多數個直 流對直流轉換器,每一直流對直流轉換器被設定來產生供 應至每一電路或裝置之電壓並輸出被控制為固定不變的電 1337696 壓。 【發明内容3 發明概要
每一電路與裝置的臨界電壓或電阻值由於在製程上的 5變化可能改變,如此導致在每一電路與裝置之操作特性(例 如,操作速度)上的變化。希望如此在操作特性上的變化能 被補償或排除。在習知技藝的系統電源供應單元中,所產 生的電源供應電壓預先被設定、且該電源供應電壓不能被 改變。於是,隨著習知技藝的系統電源供應單元,電路與 1〇裝置係不能供應有一為了排除在操作特性上變化的調整電 源供應電壓且不能達成希望的操作特性。
本發明的-個觀點是-種設有一包含由操作電壓提供 電力之負載的系統主要單元之電子裝置。一連接至該系統 主要單元之系統電源供應單元將該操作電壓 心 15載’該系統主要單元包含-記憶體電路用於儲存含有一設 定該負載之操作電壓的設定值之初始值資料一主要單元 通信電路讀取該初始值資料並將該初始值資料傳輸至該系 統電源供應單元’該系統電源供應單元包含—電源㈣通 信電路用於與該主要單元通信電路通信以便接收該初始值 20資料,一電壓產生電路產生對應該設定值之電壓。 S玄負載之把作電壓的設定值之初始值資料 本發明的另-觀點是-種與一包含—負载的系統主要 草元使用並供應操作電壓給該負載的系統電源供應單元。 該系統主要單元包含一記憶體電路,用於儲存含有“ 、及一主要單元 6 1337696 通信電路,用於讀取來自該記憶體電路的初始值資料並傳 輸該初始值資料。該系統電減供應單元包含一電源供應通 信電路用於與該主要單元通信電路通信並接收該初始值資 料,一電壓產生電路產生對應該設定值之電壓。 5 本發明的一另外觀點是一種將來自一系統電源供應單元 的一個或更多個操作電壓供應至一系統主要單元連接至該系 統電源供應單元的一負載之方法,該方法包含將含有一表示該 負載的一操作電壓之設定值儲存於該系統主要單元,該方 法更包含將來自該系統主要單元的初始值資料提供給該系 10 統電源供應單元、並以該系統電源供應單元依照包含於該 提供的初始值資料的設定值來產生電壓。 本發明的其它觀點與優點,經由本發明之原理的範 例,從以下結合該等附圖之說明將變得顯而易見。 圖式簡單說明 15 本發明,連同其目標與優點,藉由參考以下呈現的較 佳實施例連同該等附圖之說明,最可被了解,其中: 第1圖是一根據本發明之較佳實施例的一種電子裝置 之方塊圖; 第2圖是第1圖的電子裝置之一部分放大方塊圖; 20 第3圖是一電壓產生電路的一方塊圖;及 第4圖是根據本發明另一實施例之一種電子裝置的一 方塊圖。 【實施方式;1 較佳實施例之詳細說明 7 根據本發明一較佳實施例的一種電子裝置現將參考第 1至第3圖來說明。 如第1圖所示,該電子裝置100包含一系統主要單元1〇 及一系統電源供應單元20。該系統主要單元K)包含一負載 U、—主要單元通信電路12、及一記憶體電路13,該系統 電源供應單元2G包含-電壓產生電路2卜其仙為一第_ 電壓產生電路或一負載電壓產生電路、及一電源供應通信 電路22。 該系統電源供應單元20將電源供應電壓供應至該系統 主要單元10 ’該負載11是用該等電源供應電壓提供電力, 例如,該負載Π包含邏輯電路。 該主要單元通信電路12與該電源供應通信電路22與彼 此通彳s,該主要單元通信電路丨2讀取儲存於該記憶體電路 13的初始值資料並將該初始值資料傳輸至該系統電源供應 單元20的電源供應通信電路22,該初始值資料包含對應該 負載的該等電源供應電壓之值。該等電源供應電壓之值被 設定以便補償或排除起因於製造期間加工變化而在該負載 之該等操作特性(例如,操作速度)上的變化,該等電源供應 電壓之值係可經由操作測試預先來決定。例如,該記憶體 電路13是一非揮發性記憶體。 該電源供應通信電路22根據接收自該主要單元通信電 路12之初始值資料來設定供應至該負載1丨的該等電源供應 電壓之值。該電壓產生電路21產生該等設定值之電源供應 電壓,該電壓產生電路21執行對於保持該電源供應電壓實 質上固定不變的控制β 在此方式下,該系統電源供應單元20將對應該系統主 要單元10之初始值資料的該等電源供應電壓供應給該系統 主要單元10。因此’該系統電源供應單元20根據該系統主 要單元10中所保留的初始值資料來產生適合於該系統主要 單元10之電源供應電壓,即使系統本體10係製造有由於製 造期間的加工變化而在操作特性(例如,操作速度)上的差 異。接收該電源供應電壓的系統主要單元1〇於是在一預定 速度下操作。 該初始值資料被保留在該系統主要單元10中,該系統 電源供應單元20依照該連接的系統主要單元10之初始值資 料產生對應該系統主要單元1〇的該等電源供應電壓。此 外’當該系統電源供應單元20被連接至一不同的系統主要 單元10時’該系統電源供應單元20產生對應那不同系統主 要單元10的該等電源供應電壓。於是,該系統電源供應單 元20是多功能的並且通常係可用於不同的系統本體1〇。另 外’設定與設計該系統電源供應單元20之負擔被降低。 該系統主要單元10與該系統電源供應單元2 0現將詳細 地說明。 如第2圖所示,該系統主要單元1〇包含該負載11、第一 與第二主要單元通信電路12與15 '該記憶體電路Π、及一 監測電路14。 該系統電於供應單元20供應多數個(3個於第2圖)電壓 VI、V2及V3給該負載1丨,該負載11包含多數個用不同電源 1337696 供應電壓提供電力的電路(未示)。在例如包含一CPU與一周 邊電路的一系統LSI中,該CPU與該周邊電路可在不同操作 電壓下操作。既然如此,用於該CPU與用於該周邊電路的 操作電壓是必要的。此外,在一用於與一連接至該系統LSI 5 的1C交換信號的輸入/輸出電路中,一外部信號的電壓可異 於一内部信號的電壓。在此一情況下,每一類型的電壓變 成必要的。 在該較佳實施例中,該負載11包含一由一第一電壓VI 操作的第一電路、一由一第二電壓V2操作的第二電路、及 10 —由一第三電壓V3操作的第三電路。該負載11可僅包含一 需要複數類型的電壓之電路。 初始值資料始操作電壓V0係自該系統電源供應單元20 供應至該第一主要單元通信電路12與該記憶體電路13,該 初始操作電壓V0之供應使資料能被讀取自該記憶體電路 15 13,該第一主要單元通信電路12係依照該初始操作電壓來 操作並將讀取自該記憶體電路13的初始值資料傳輸至該系 統電源供應單元20。 該初始值資料含有對於該負載11必要的電壓類型(或 數量)以及對應該等電壓之設定值。對於該負載11,該初始 20 值資料含有資訊係該負載11需要3類型的電壓以及分別對 應該等電壓VI至V3的3個設定值。 該等多數個供應至該負載的電源供應電壓中至少一個 (例如,第一電壓VI)被供應至該監測電路14,該監測電路 14包含,例如,一環振盪器,該環振盪器係藉由以一似環 10 的方式連接奇數個由該第一電壓VI所操作的反相器電路來 配置。該環振盪器隨著由每一反相器電路的操作特性所決 定的一頻率與該第一電壓來產生一脈衝信號。因為每一 反相器電路與包含於該負載Π的該等元件同時被製造,所 以該環振盪器之脈衝係號頻率對應該負載u的操作特性。 該監測電路14測量該脈衝信號之頻率並產生一對應該測量 值的設定值。此外,該監測電路14根據對應該第一電壓νι 之sit疋值來產生供應至該負載〗丨的其它電壓▽2與乂3之設 定值。藉由根據該等設定值來控制該等電壓乂丨至乂3,在該 負載11的操作特性上的變化被補償或排除。 該監測電路14產生含有每一電壓之設定值的設定資 料,該第一電壓V1被供應至該第二主要單元通信電路15, 該第二主要單元通信電路15係依照該第一電壓\^來操作、 讀取由該監測電路丨4所產生的設定資料、並將該設定資料 傳輸至該系統電源供應單元20。 該系統電源供應單元2〇包含該電壓產生電路21、第一 與第二電源供應通信電路22與24、及一初始操作直流對直 流轉換器23。 該電壓產生電路21包含直流對直流轉換器,31b與 31C以及暫存器32a,32b與32c。該等直流對直流轉換器 31a 3lb與31C與該等暫存器32a,32b與32c的數量對應供 應至該系統主要單元丨〇(或該負載10)的該等電壓類型(3個 於第2圖)。該第一轉換器Ma產生並輸出對應該第一暫存器 32a中所储存之設定值的第一電壓乂丨,該第二轉換器3化產 生^輸出對應該第二暫存器32b中所儲存之設定值的第二 電壓V2 ’該第二轉換器31c產生並輸出對應該第三暫存器 Me中所儲存之設定值的第 三電壓V3。 该電壓產生電路21現將參考第3圖來說明。 "玄第轉換器31a包含一數位類比轉換器(dac) 41,其 係連接至該第一暫存器32a、及-轉換器電路42a,其係設 有該DAC 41的輸出信號。該DAC 41產生並輸出對應該第一 暫存器32a中所儲存之設定值的電壓(參考電壓)Vrl。 該轉換器電路42a包含一誤差放大器(ERA)51、一PWM 10比較器52、—振盪器(OSC) 53、電晶體T1與T2、一扼流線 圈乙1、及一平流電容器C1。參考電壓Vrl係自該DAC 41供 應至該誤差放大器51的一非反相輸入端,該第一電壓\^係 供應至該誤差放大器51的反相輸入端,該誤差放大器51放 大該參考電壓Vrl與該第一電壓VI之間的差以便產生一具 15 有藉由放大該差所獲得的電壓之誤差信號Vop,該誤差信號 Vop與一由該振盪器53所產生之三角波信號Sr被提供至該 PWM比較器52,該PWM比較器52比較該誤差信號Vop與該 三角波信號Sr以便輸出一具有對應該比較結果的一位準之 第一控制信號DH以及一具有反相自該第一控制信號DH位 20 準的一位準之第二控制信號DL。例如’當該誤差信號Vop 之電壓是高於該三角波信號Sr的電壓時’該PWM比較器52 輸出具有一L位準的第一控制信號DH以及具有一 Η位準的 第二控制信號DL。另一方面,當該誤差信號ν〇Ρ之電壓是 低於該三角波信號Sr的電壓時,該PWM比較器52輸出具有 12 1337696 一 Η位準的第一控制信號dh以及具有一L位準的第二控制 信號DL。該第一控制信號DH被提供至該第一電晶體T1、 且該第二控制信號被提供至該第二電晶體T2。 該第一電晶體T1與該第二電晶體T2是N通道MOS電晶 5體。輸入電壓Vin被施加至該第一電晶體T1的汲極,該第一 電晶體T1的源極係連接至該第二電晶體T2的汲極,該第二 電晶體T2的源極被接地。該扼流線圈li具有一第一端,其 被連接至該第一電晶體T1與該第二電晶體T2之間的一節 點、及一第二端(輸出端)’其被連接至該電容器C1的一第 10 一鳊與該誤差放大器51的反相輸入端。該電容器ci具有一 被接地的第二端,該扼流線圏L的第二端輸出該第一電壓 VI。 在該第一轉換器3 la中,該第一電晶體T1因應該具有一 Η位準之第一控制信號DH而被打開(ON)、且該第二電晶體 15 T2因應該具有一 L位準之第二控制信號DL·而被關閉 (OFF)。在此情況下,該第一電壓V1增加。當該第一電晶體 T1因應該具有一 l位準之第一控制信號DH而被關閉 (◦FF)、且該第二電晶體丁2因應該具有一η位準之第二控制 仏號0乙而被打開(ON)時,儲存於該扼流線圈u的能量被釋 20放。儲存於該扼流線圈L1之能量的減少降低了該第一電壓 VI。當該第一電壓VI與該參考電壓Vrl之間的差增加時, 具有-Η位準的f-控制信號M被輸出且該第一電晶體^ 被打開(ON)。 當該第一電壓V!減少時,該誤差信號v〇p的電壓增 13 1337696 加、該具有一Η位準之第一控制信號DH的脈寬變寬、且該 第一電晶體T1的ON時間變長。當該第一電壓Vi增加時,該 誤差信號Vop的電壓減少、該具有一Η位準之第一控制信號 DH的脈寬變窄、且該第一電晶體丁1的〇1^時間縮短。兩個 5輸出電晶體Τ1與Τ 2被控制以至於此操作使該電壓ν 1與該 參考電壓Vrl相等匹配以保持該第一電壓VI固定不變。 因為該DAC 41輸出該對應儲存於該第一暫存器32a之 設定值的參考電壓Vrl,所以該第一轉換器31a輸出對應該 第一暫存器32a之設定值的第一電壓VI。 10 在相同如該第一轉換器31a之方式下,該第二轉換器 31b包含一 DAc 41與一轉換器電路42a。該DAC 41輸出對應 儲存於該第二暫存器32b之設定值的電壓(參考電壓)。因 此,該第二轉換器3 lb,以相同如該第一轉換器31a之方式, 輸出對應該第二暫存器32b之設定值的第二電壓V2。 15 該第三轉換器31c包含一 DAC 41及一轉換器電路 42b。該轉換器電路42b包含一誤差放大器(ERA) 5卜一PWM 比較器52、一振盪器(〇SC) 53、電晶體T1與T2、一扼流線 圈L1、及一平流電容器C1。來自該DAC 4丨之參考電壓Vr3 被供應至該誤差放大器51的反相輸入端,該誤差放大器51 20 放大該參考電壓Vr3與該第三電壓V3之間的差以便產生— 具有藉由放大該差而獲得之電壓的誤差信號Vop,該誤差信 號Vop與一由該振盪器53所產生的三角波信號Sr被提供至 該PWM比較器52,該PWM比較器52比較該誤差信號Vop與 該三角波信號Sr以便輸出一具有一對應該比較結果之位準 14 1337696 的第一控制信號dh以及一具有一反相自該第一控制信號 之位準的第二控制信號DL。例如,當該誤差信號Vop之電 壓是南於該三角波信號Sr之電壓時,該PWM比較器52輸出 該具有一 L位準之第一控制信號dh以及該具有一 Η位準之 5第二控制信號DL。另一方面,當該誤差信號ν〇ρ之電壓是 低於該三角波信號Sr之電壓時,該PWM比較器52輸出該具 有一 Η位準之第一控制信號dh以及該具有一 l位準之第二 控制信號DL。該第一控制信號dh被提供至該第一電晶體 丁1、並且該第二控制信號DL被提供至該第二電晶體T2。 10 該第一電晶體T1與該第二電晶體T2是N通道MOS電晶 體。該輸入電壓Vin被施加至該第一電晶體τΐ的汲極,該第 一電晶體T1的源極被連接至該扼流線圈L1的第一端,該扼 流線圈L1具有一接地的第二端。該第二電晶體T2具有一第 4 ’其係連接至該第一電晶體丁1與該扼流線圈L1之間的 15 節點、及一第二端(輸出端),其被連接至該電容器C1的 第一端與該誤差放大器51的反相輸入端。該電容器C1具 有一接地的第二端,該第二控制信號DL被提供至該第二電 晶體T2的閘極,該第二電晶體丁2的第二端輸出該第三電壓 V3。 20 該第三轉換器Me的DAC 41輸出對應儲存於該第三暫 存器32c之没疋值的參考電壓vr3。因此,該第三轉換琴 31c,以相同如該第一轉換器31a之方式,輸出對應該第三 暫存器32c之設定值的第三電壓V3。 參考回第2圖,該第一電源供應通信電路22係提供有一 15 1337696 用於與該第一主要單元通信電路12通信之功能、一用於控 制該作用為第二電壓產生電路的直流對直流轉換器23之功 此、及一用於將該初始值資料設定到每一暫存器32a至32c 之功能。當該系統電源供應單元20被供應有該外部電壓Vin 5時’該第一電源供應通信電路22啟動該直流對直流轉換器 23 °該直流對直流轉換器23輸出一預定初始操作電壓v〇, 該第一主要單元通信電路12與該記憶體電路13係由該初始 操作電壓vo操作、且該第一主要單元通信電路22傳輸讀取 自該§己憶趙電路13的初始值資料。該第一電源供應通信電 1〇路22當接收該初始值資料時不啟動該直流對直流轉換器 23 °因為該直流對直流轉換器係不啟動,所以該初始值資 料始操作電壓V0係不供應至該第一主要單元通信電路12與 5亥δ己憶體電路於是,該第一主要單元通信電路12與該 記憶體電路13不運作。因此,因為該第一主要單元通信電 15路12、該記憶體電路13、及該直流對直流轉換器23在接收 該初始值資料後是不啟動的,於是該電力消耗被降低。 該第一電源供應通信電路22設定遵守該接收的初始值 資料的該等設定值給該第一至第三暫存器32a至32c每一 個°該系統電源供應單元20將對應該等設定值之第一至第 2〇三電壓v丨至V3供應給該系統主要單元1〇、且該系統主要單 元係依照對應該初始值資料之第一至第三電壓VI至V3 來操作。 為了供應適合於該系統主要單元操作的電壓,例如, 局或低電壓(不適合操作之電壓)可被供應至該系統主要單 16 1337696 元並旦該電㈣後係可根據要被執行之操作而改變。然 而’在此情況下’不適合該撫作且首先被供應的電壓可能 導致S玄系統主要單元的錯誤操作。在該較佳實施例中,該 系統電源供應單元20將對應該系統主要單元丨之初始值資 . 5料的第一至第三電壓V1至v3(適合於操作之電壓)供應給該 系統主要單元10。於是’該系統主要單元10將不會錯誤地 操作。 該第二電源供應通信電路24係提供有一用於與該第二 • 主要單元通信電路15通信之功能以及一用於設定每一暫存 10器32a至32c中的該等設定值。該第二電源供應通信電路24 接收來自該第一主要早元通信電路15的設定資料。隨後, 該第二電源供應通信電路24,以相同如該第一電源供應通 信電路22之方式,設定遵守該接收之設定資料之該等設定 值給該第一至第三暫存器32a至32c的每一個。即,由該第 15 一電源供應通信電路22設定於該第一至第三暫存器32a至 32c的該等設定值(初始設定值)被該第二電源供應通信電路 ® 24的該等設定值(更新設定值或反饋設定值)所更新。該等轉 • 換器31a至31c產生且輸出對應該等設定於各個暫存器32a - 至32c之設定值的第一至第三電壓VI至V3。於是,即使該 20系統者要單元10的操作環境改變’該等暫存器32a至32c的 該等設定值相應地被改變以便改變該第一至第三電壓VI至 V3。因此,該負載11在一預定速度下操作。 該較佳實施例具有以下所說明的優點。 (1)該系統主要單元1〇包含該記憶體電路丨3,其儲存設 17 1337696 ' 定該負載11之操作電壓的初始值資料、及一主要單元通信 電路12 ’其讀取來自該記憶體電路13之初始值資料並傳輸 該初始值資料。該系統電源供應單元20包含該電源供應通 信電路22,其與該主要單元通信電路通信以便接收該初始 5值資料、以及該電壓產生電路21,其依照基於該初始值資 料所設定之設定值來產生電壓。該系統電源供應單元2〇接 收該初始值資料其係依照該系統主要單元2〇之製造變化。 於是,該系統電源供應單元20將對應該初始值資料之電壓 • 供應給該系統主要單元1〇之負載11。於是,該負載操作有 10 希望的操作特性。 (2) 該系統電源供應單元20包含該直流對質流轉換器 23用於將該初始操作電壓V0供應給該主要單元通信電路 12。 僅該主要單元通信電路12與該記憶體電路13在讀取該 初始值資料時被操作。因為該初始操作電壓V〇僅需要使能 I5夠該初始值資料之讀取,所以該初始操作電壓不需被精 鲁 確地控制。於是,供應至該主要單元通信電路I2與該記憶 . 體電路13之初始操作電壓V0係隨著一簡單的配置而產生。 (3) 該電源供應通信電路22在接收該初始值資料後不 啟動該直流對直流轉換器23。於是,該電子裝置刚之電力 2〇消耗係因―對應該主要單元通信電路丨2、該記憶體電路 13、 及該直流對直流轉換器23的電力消耗量而降低。 (4) 該記憶體電路13儲存包含多數個分別對應由該負 載11所需之該等多數個電壓之設定值的初始值資料。該電 職生電路21包含料多數個分難留料多數個設定值 18 之暫存器32a至32c、及該等多數倜基於該等多數個設定值 刀別產生該等多數個電壓之直流對直流轉換器31&至31(;。 因此’對應該等設定值之該等電壓係藉由將該等設定值儲 存於該等暫存器32a至32c自該等直流對直流轉換器31a至 5 供應至該負載11〇 (5) 該電壓產生電路21包含該等多數個分別輸出對應 一初始值貝料之參考電壓Vrl至Vr3以便根據該參考電壓控 制該輸出電壓的數位類比(DA)轉換器41。該等多數個輸出 電壓之設定與改變係藉由改變該等DA轉換器41之輸出電 10壓而容易地執行。 (6) 該系統主要單元10包含該監測電路,其測量該負载 11的操作特性且根據該測量結果產生供應至該負載11之電 壓的設定值資料、及傳輸該設定值資料的第二通信電路。 該系統電源供應單元20包含用於接收該設定值資料之第二 15通仏電路,該電壓產生電路21根據該設定資料控制該輪出 電壓。因此’即使該操作特性由於該負載11的操作變化而 改變’該操作特性被檢測並且供應至該負載11之電壓被該 監測電路改變。此操作該負載11具有希望的操作特性。 (7) 多數個系統本體〗〇係連接至該系統電源供應單元 2〇 2〇。另外’該第一電源供應通信電路22儲存接收自該電壓 產生電路21的每一暫存器中該等系統主體10之第-主要單 疋通k電路12的每一系統主要單元1〇之初始值資料。因 此’該等電壓係從一個系統電源供應單元2〇供應至該等多 數個系統主體10。即使該系統主要單元雜改變’是依照 19 U系、’先至主要單元丨0之電壓係藉由讀取該系統主要單元1 ο 、始值資料並將它儲存於該暫存器來供應。 复Α對於網熟此技藝者應顯而易見的是本發明係可以許多 5二匕不脫離本發明之精神或範圍的特定形式來實施。特別 疋,應理解的是本發明係可以以下形式來實施。 在4較佳實施例中,該電子裝置100結合一個系統電源 ”應單元2G用於將多數個電壓VlsV3供應至一個系統主 要單元10。然而,如第4圖所示,一電子系統200可包含多 1數個(3個於第4圖)系統本體61至63,如第4圖所示。該等系 充本體61至63是分別包含通信電路61a至63a與用於儲存該 值為料之把憶體電路61 b至63b的半導體積體電路裝 置每系統主要單元61至63的通信電路61a至63a被串聯 連接。更具體地,第4圖中,該第三通信電路咖具有一接 地的輸入端Di與-連接至該第二通信電路心的—輸入端 15 Dl的輸出端D。。該第二通信電路62a更具有-連接至該第— 通信電路61a的-輸入端〇{之輸出端,該第一通信電路叫 具有一連接至一系統電源供應單元7〇的一通信電路71之輪 出端,-時脈信號ck被提供至該等系統本體61至63的該^ 通信電路61a至63a作為一用於讀取來自該系統電源供應單 20元70之通信電路71的資料之信號。 該系統電源供應單元70的通信電路71在供應有該電题 Vin作為該外部„時啟動該直流對直流轉換器?!、並^ 直抓對直机轉換器72輸出-預定初始操作電歡Q。該通传 電路71然後輸出該時脈信號CK,該第一至第三通信電^ 20 6la至63a係由該初始值資料始操作操作以便讀取來 自該等關聯的記憶體電路61b,至63b之初始值資料。由該第 —至第三通信電路61a至63a所讀取之初始值資料在下被參 考為第一至第三資料D1至D3。 5 ^該第三通信電路63a,它的輸入端Di被接地,與該時脈 信號CK同步地將該第三資料〇3輸出至該第二通信電路 仏。該第二通信電路62a將跟隨該提供自該第三通信電路 63a之第三資料D3的第二資料〇2輸出至該第一通信電路 6^。該第一通信電路61a將跟隨該第三資料〇3與該第二資 料D2之第一資料D1輸出至該系統電源供應單元的通信 電路71。即,該等系統本體61至63的該第三至第一資料D3 至D1係連續提供至該系統電源供應單元7〇的通信電路。資 料D3至D1的該等部分每—個係由該資料的位元組或定界 符的數量來識別。該通信電路71根據該輸入順序將該第三 15至第一資料D3至D1設定給對應該第三轉換器73c、該第二 轉換器73b、及該第一轉換器73a的該等暫存器(未示)。 於是’在其中該等多數個系統本體61至63係連接至該 系統電源供應單元70的電子系統2〇〇中,該通信程序是簡單 的、並且該通信時間比起在單獨通信時更短,因為資料D1 20至1)3的讀取對於該等系統本體61至63每一個不需分開執 行。於是’該等轉換器73a至73c的該等初始值被設定且該 等適當電壓VI至V3在一從該電子系統2〇〇被啟動時的一更 短時間期間當中分別被供應至系統主要單元61至63。 一指示通信開始的開始信號可被輸出至該等系統主體 21 1337696 61至63的每一個,取代該時脈信號ck。 當多數個系統本體61至63被連接如以上所述時,一監 測電路可被提供給該等系統本體61至63的每一個、並且供 應至該等系統本體61至63的該等電壓VI至V3係可根據該 . 5監測電路的結果來控制。在此情況下,該第二通信電路係 配置於該等系統本體61至63與該系統電源供應單元71的每 一個、並且該監測電路的結果係經由該等系統本體61至63 第二通信電路傳輸至該系統電源供應單元70的第二通信電 9 路以便設定該等轉換器73a至73c的每一個。此外,該監測 10電路的結果係可經由該等系統本體61至63的該等通信電路 61a至63a傳輸至該系統電源供應單元7〇的通信電路71、並 且該通信電路71可設定該等轉換器73a至73c的每一個。 該初始值資料可含有資訊諸如施加或切割該等電壓% 至V3的順序。 15 在該較佳實施例中,該監測電路14產生包含該等電壓 VI至V3的該等設定值之設定資料。然而,該設定資料並非 • 限於此一方式。例如,該設定資料可以是對於增加或減少 ' 該等電壓VI至V3的變化量、該目前值與該改變值之間的比 - 例、或僅僅一用於增加或減少該電壓的指令。此外,該等 20 電壓VI至V3之一的該等設定值,例如,該第一電壓VI可被 用來作為一參考以計算有關該第一電壓VI的第二電壓V2 與該第三電壓V3。另外,該設定資料可含有改變該第一電 壓VI之資訊。 在該較佳實施例中,該第一直流對直流轉換器31a與該 22 1337696 第二直流對直流轉換器31b輸出一正電壓、且該第三直流對 直流轉換器31c輸出一負電壓。然而,該等值流對直流轉換 器的組合並不限於此一方式。例如,所有的直流對直流轉 換器可輸出該正電壓或該負電壓。或者是,所使用的電壓 5產生電路係可由電壓遞減或電壓遞增轉換器來配置。 在該較佳實施例中,在該第一主要單元通信電路12與 該第一電源供應通信電路22之間的通信路徑係與該第二 要單元通信電路15與該第二電源供應通信電路24之間的通 信路經分開。然而,一共用通信路徑卻可被使用。在此情 10 /兄下用於連接該糸統主要單元與該系統電源供應單元 20的端子數量被減少。 在該較佳實施例中,該主要單元通信電路12與該記憶 體電路13係由供應自該系統電源供應單元2〇的初始操作^ 壓V〇來操作。然而,該主要單元通信電路12與該記憶體電 15路13係可由供應自另一電源供應器的初始操作電壓或產生 於該系統主要單元10的初始操作電壓來操作。在此情兄 下,以相同如該較佳實施例之方式,該初始值資料始操作 電壓不需是精確的,只要該記憶體電路13的資料是可使用 的,因為該主要單元通信電路12與該記憶體電路13的操作 20特性可能改變。在此情況下,該系統電源供應單元2〇亦利 用該第一主要單元通信電路12直接執行通信或經由該第_ 主要單元通信電路15利用該第一主要單元通信電路12間接 執行通彳§以便讀取來自該記憶體電路13的初始值資料。> 初始值資料亦可被寫入。 23 1337696 本範例與實施例係可被認為如說明的並非限制的、並 且本發明並不被限制於於此所給予之細節、而係可在該等 依附申請專利範圍的範圍與等效當中修改。 【圖式簡單說明】 . 5 第1圖是一根據本發明之較佳實施例的一種電子裝置 之方塊圖; 第2圖是第1圖的電子裝置之一部分放大方塊圖; 第3圖是一電壓產生電路的一方塊圖;及 • 第4圖是根據本發明另一實施例之一種電子裝置的一 10 方塊圖。 【主要元件符號說明】 10...系統主要單元 3 lb...直流對直流轉換器 11...負載 3 lc...直流對直流轉換器 12...通信電路 32a...暫存器 13...記憶體電路 32b...暫存器 14...監測電路 32c...暫存器 15·.·通信電路 41...數位類比轉換器(DAC) 20...系統電源供應早元 42a...轉換器電路 21...電壓產生電路 42b...轉換器電路 22…通信電路 51...誤差放大器(ERA) 23...直流對直流轉換器 52…PWM比較器 24…通信電路 53...振盪器(OSC) 31a...直流對直流轉換器 61...半導體 24 1337696 61a...通信電路 72..,直流對直流轉換器 61b...初始值資料 73a...直流對直流轉換器 62...半導體 73b…直流對直流轉換器 62a…通信電路 73c...直流對直流轉換器 62b...初始值資料 100…電子裝置 63...半導體 200...電子系統 63a...通信電路 T1...電晶體 63b...初始值資料 T2...電晶體 70…系統電源供應單元 L1...扼流線圈 71…通信電路 C1...平流電容器 25

Claims (1)

  1. 第9513G973號專利申請案 f、申請專利範圍: ‘―種電子裝置,包含有 修正日期:99年10月19曰 一裝置主要單S’其包含藉由—操作電壓來提供電力 的一負載;及 裝置電源供應單兀,其連接至該裝置主要單元以將 該操作電壓供應給該負載; 該裝置主要單元包含: _ 憶體電路’其適於儲存-用於設定該操作電 壓的設定值;及 第通彳5電路,其適於讀取來自該記憶體電路 之該設定值並在-減操作電隸供應後將該設定 值傳輸至該裝置電源供應單元;且 該裝置電源供應單元包含: 一第二電壓產生電路,其適於將用於操作該記憶 體電路及s亥第一通仏電路之該初始操作電壓供應給 Φ 該記憶體電路及該第一通信電路; 一第一通信電路,其適於接收來自該第—通信電 路之該設定值;及 一第一電壓產生電路,其適於將對應至該設定值 之一電壓供應給該裝置主要單元作為該操作電壓。 2, 如申請專利範圍第丨項所述之電子裝置,其中該第二電 壓產生電路在接收該設定值後是不作動的。 3. 如申請專利範圍第1項所述之電子裝置,其中: 該負載是藉由多數個電壓來提供電力; 26 1337696 該記憶體電路儲存多數個分別對應至該等多數個電 壓之設定值;及 該第一電壓產生電路包含: 多數個暫存器,其適於分別保留該等多數個設定 5 值;及 多數個直流對直流轉換器,其連接至該等多數個 暫存器以依照該等多數個設定值分別產生該等多數 個電壓。 4. 如申請專利範圍第3項所述之電子裝置,其中該等多數 10 個直流對直流轉換器的每一個包含一數位類比轉換器適 於輸出一依照該對應的設定值之參考電壓,且該等多數 個直流對直流轉換器根據該等多數個參考電壓分別調整 該等多數個電壓以便輸出多數個調整電壓。 5. 如申請專利範圍第1項所述之電子裝置,其中: 15 該裝置主要單元包含: 一監測電路,其適於測量該負載的一操作特性以 產生多數個對應至該測量結果的新設定值;及 一第三通信電路,其連接至該監測電路以傳輸該 等多數個新設定值;且 20 該裝置電源供應單元包含: 一第四通信電路,其適於接收該等多數個新設定 值,以該第一電壓產生電路依照該等多數個新設定值 來調整該等多數個電壓以便輸出多數個調整電壓。 6. 如申請專利範圍第1項所述之電子裝置,其中: 27 1337696 該裝置主要單元是多數個系'統本體之一,每一個系統 本體包含一設定值並連接至該裝置電源供應單元;及 該第二通信電路分別接收該等多數個系統本體之多 數個設定值並儲存該等多數個設定值在該第一電壓產生 5 電路之多數個暫存器中。 7.如申請專利範圍第6項所述之電子裝置,其中: 該等多數個裝置本體包含多數個第一通信電路; 該第二通信電路與該等多數個第一通信電路是串聯 連接; 10 該等多數個第一通信電路中位在該第二通信電路附 近的一上游者接收來自該等第一通信電路中遠離該第二 通信電路的一下游者之該設定值;及 該第二通信電路接收來自該等第一通信電路中一最 上游者之該等多數個裝置主體的所有設定值。 15 8.如申請專利範圍第1項所述之電子裝置,其中該記憶體 電路儲存該設定值,其被設定以便補償起因於在製造期 間的加工變化而在該負載之一操作特性上的變化。 9. 如申請專利範圍第1項所述之電子裝置,其中該第二電 壓產生電路專門地供應該初始操作電壓至該記憶體電路 20 及該第一通信電路。 10. 如申請專利範圍第1項所述之電子裝置,其中該第二電 壓產生電路開始供應該初始操作電壓至該記憶體電路及 該第一通信電路先於該第一電壓產生電路開始將對應至 該設定值之該電壓供應至該裝置主要單元。 28 1337696 11. 一種與一包含一負載之裝置主要單元使用且供應該負 載操作電壓的裝置電源供應單元,該裝置主要單元包含 一記憶體電路,其儲存一用於設定該操作電壓的設定 值'及一第一通信電路,其適於讀取來自該記憶體電路 5 的該設定值以在一初始操作電壓被供應後傳輸該設定值 至該裝置電源供應單元,該裝置電源供應單元包含有: 一第二電壓產生電路,其適於將用於操作該記憶體電 路及該第一通信電路之該初始操作電壓供應給該記憶體 電路及該第一通信電路; 10 一第二通信電路,其適於接收來自該第一通信電路之 該設定值;及 一第一電壓產生電路,其適於將對應至該設定值之一 電壓供應給該裝置主要單元作為該操作電壓。 12. 如申請專利範圍第11項所述之裝置電源供應單元,其 15 中該第二電壓產生電路在接收該設定值後是不作動的。 13. 如申請專利範圍第11項所述之裝置電源供應單元,其 中: 該負載是藉由多數個電壓來提供電力; 該記憶體電路儲存多數個分別對應至該等多數個電 20 壓之設定值;及 該第一電壓產生電路包含: 多數個暫存器以分別保留該等多數個設定值;及 多數個直流對直流轉換器,其連接至該等多數個 暫存器以依照該等多數個設定值分別產生該等多數 29 1337696 個電壓。 14. 如申請專利範圍第13項所述之裝置電源供應單元,其 中該等多數個直流對直流轉換器的每一個包含一數位類 比轉換器以輸出一依照該對應的設定值之參考電壓,且 5 該等多數個直流對直流轉換器根據該等多數個參考電壓 分別調整該等多數個電壓以便輸出多數個調整電壓。 15. 如申請專利範圍第11項所述之裝置電源供應單元,其 中該裝置主要單元包含一監測電路適於測量該負載的一 操作特性以產生多數個對應該測量結果的新設定值、及 10 一第三通信電路,其連接至該監測電路以傳輸該等多數 個新設定值,該裝置電源供應單元更包含有: 一第四通信電路以接收該等多數個新設定值,以該第 一電壓產生電路依照該等多數個新設定值來調整該等多 數個電壓以便輸出多數個調整電壓。 15 16.如申請專利範圍第11項所述之裝置電源供應單元,其 中: 該裝置主要單元是多數個系統本體之一,每一個系統 本體包含設定值並連接至該裝置電源供應單元;及 該第二通信電路分別接收該等多數個系統本體之多 20 數個設定值並儲存該等多數個設定值在該第一電壓產生 電路之多數個暫存器中。 17.如申請專利範圍第16項所述之裝置電源供應單元,其 中: 該等多數個系統本體包含多數個第一通信電路; 30 1337696 體時當=置電源供應單元係連接至該❹數個系統本 …第一通仏電路與該等多數個第-通信電路是串 聯連接;及 硌疋串 該第二通信電路接收來自該等第—通信電路中一最 5上游者之該等多數個系統主體的所有設定值。 18·-種將來自-裝置電源供應單元的—操作電壓供岸至 -連接至該裝置電源供應單元之裝置主要單⑽一錄 之方法,該方法包含步驟有: 。。將用於設定一操作電壓之設定值儲存於該裝置主要 > 單元之一記憶體電路中; 將來自該裝置電源供應單^之—第二電壓產生電路 的一初始操作電壓供應給該裝置主要單元之該記憶體電 路及一第-通信電路,該初始操作電壓用於操作該記憶 體電路及該第一通信電路; 讀取儲存於該記憶體電路之該設定值以經由該第一 通仏電路傳輸該設定值至該裝置電源供應單元之一第二 通信電路; 在讜裝置電源供應單元之一第二通信電路接收該設 定值; 供應來自該裝置電源供應單元之對應至該設定值的 一電壓作為該操作電壓;及 在该裝置電源供應單元接收來自該裝置主要單元的 該設定值之後,減少供應給該裝置主要單元之該記憶體 電路及該第一通信電路的該初始電壓。 31 19·如申請專利範圍第18項所述之方法,其中該減少包含 、▲在接值之後,停止至該記憶體電路及該第一 通L電路之該初始操作電壓的供應。 20.如申請專利範圍第18項所述之枝,其—該負載是藉 由少數個電壓來操作,且該記憶體電路儲存多數個分別 對應至該等多數個電壓之設定值,該方法更包含步驟有·· 利用該裝置電源供應單元保留該等多數個設定值·及 。。利用該裝置電源供應單元之多數個直流對直流轉換 益依照該等多數個設定值來產生該等多數個電堡。 W 21.如”專利範㈣2()項所述之方法,更包含步驟有: 依照該等多數個設定值分別輸出多數個參考電麼·及 、根據該等多數個參考電壓分別調整該等多數個電壓 以便輸出多數個調整電壓。 15
    20 泣如申請專·圍第18項所述之方法,更包含步驟有: 利用該裝置主要單元測量該貞㈣—操作特性並產 生多數個對應至該測量結果的新設定值; /來自該裝置主要單元的該等多數個新設定值傳輸 至该裝置電源供應單元;及 ,5玄裝置電源供應單元依照該等多數個新設定值 來調整該衫數個電壓並輸出多數_整電壓。 23.如申請專職_ 18項所述之枝,其中該裝置主要 皁兀是多數個系統本體之-,每—㈣統本體包含設定 值並連接至該裝置電源供應單元,該方法更包含步驟有: 利用該裝置電源供應單元之觀憶體祕來儲存該 32 x^7696 等多數個系統本體之多數個設定值。 24.如申請專利範圍第23項所述之方法,其中 該等多數個系統本體包含多數個串聯連接的第—通 信電路,且該裝置電源供應單元包含連接至該等第 信電路中的-最上游者之該第二通信電路,該方法更包 含步驟有: 利用該第二通信電路接收來自該等第一通信電路中 s亥最上游者之該等多數個系統主體的所有設定值。 33
TW95130973A 2006-03-24 2006-08-23 Electronic device incorporating system power supply unit and method for supplying power supply voltage TWI337696B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2006082836A JP4800808B2 (ja) 2006-03-24 2006-03-24 電子機器、システム電源、及び電圧供給方法

Publications (2)

Publication Number Publication Date
TW200736886A TW200736886A (en) 2007-10-01
TWI337696B true TWI337696B (en) 2011-02-21

Family

ID=38535002

Family Applications (1)

Application Number Title Priority Date Filing Date
TW95130973A TWI337696B (en) 2006-03-24 2006-08-23 Electronic device incorporating system power supply unit and method for supplying power supply voltage

Country Status (5)

Country Link
US (1) US7679214B2 (zh)
JP (1) JP4800808B2 (zh)
KR (1) KR100902809B1 (zh)
CN (2) CN101043150A (zh)
TW (1) TWI337696B (zh)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5190759B2 (ja) * 2008-01-08 2013-04-24 富士電機株式会社 電源システム
US8645726B2 (en) * 2009-04-30 2014-02-04 Hewlett-Packard Development Company, L.P. Method and system for load sharing in a multiple power supply system
JP5625958B2 (ja) * 2011-01-31 2014-11-19 富士電機株式会社 出力電圧切替機能を備えたスイッチング電源装置
CN103023349B (zh) * 2011-09-26 2015-07-29 光宝电子(广州)有限公司 交流转直流适配装置及自适应电压输出方法
KR102215583B1 (ko) 2014-01-10 2021-02-15 삼성전자주식회사 전원공급장치 및 이를 구비한 마이크로 서버
KR20150085642A (ko) * 2014-01-16 2015-07-24 삼성전자주식회사 전원 공급 장치, 이를 포함하는 전자 장치 및 전원 공급 방법
US9811142B2 (en) 2014-09-29 2017-11-07 Apple Inc. Low energy processor for controlling operating states of a computer system
US20170068547A1 (en) * 2015-09-09 2017-03-09 Kabushiki Kaisha Toshiba Semiconductor device, method for designing semiconductor device and method for manufacturing semiconductor device
TWI631448B (zh) * 2017-02-23 2018-08-01 緯創資通股份有限公司 變壓器裝置及其控制方法
CN113939063B (zh) * 2021-12-17 2022-03-22 深圳市明微电子股份有限公司 Led系统供电电源控制方法及供电电源可控的led系统

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5814226A (ja) * 1981-07-20 1983-01-27 Usac Electronics Ind Co Ltd 電子計算機の電源制御方式
JPS5935218A (ja) * 1982-08-23 1984-02-25 Nec Corp 情報処理装置用電源制御方式
JPH0325604A (ja) * 1989-06-23 1991-02-04 Nec Eng Ltd 電源電圧制御方式
US6459175B1 (en) * 1997-11-17 2002-10-01 Patrick H. Potega Universal power supply
JP2000078849A (ja) * 1998-09-01 2000-03-14 Mitsubishi Electric Corp Acアダプタ及び電源供給システム
JP2000228833A (ja) * 1999-02-04 2000-08-15 Sony Corp 電子機器
US6662301B1 (en) * 1999-08-27 2003-12-09 Canon Kabushiki Kaisha Computer peripheral device, its control method, image pickup device, storage medium, computer system, and computer
JP4497587B2 (ja) * 1999-08-27 2010-07-07 キヤノン株式会社 コンピュータ・システム、コンピュータ、メッセージ処理方法及びコンピュータ可読記憶媒体
JP2001067156A (ja) * 1999-08-27 2001-03-16 Canon Inc コンピュータ周辺機器及びその制御方法、撮像装置並びに記憶媒体
US6848055B1 (en) 2000-03-23 2005-01-25 Intel Corporation Integrated circuit having various operational modes and a method therefor
KR20020073673A (ko) * 2001-03-15 2002-09-28 엘지전자 주식회사 이동통신 단말기의 배터리 충전상태 표시장치 및 방법
US7049798B2 (en) 2002-11-13 2006-05-23 Power-One, Inc. System and method for communicating with a voltage regulator
JP2004282876A (ja) * 2003-03-14 2004-10-07 Orion Denki Kk 複合電子機器の電源制御装置
JP2005051922A (ja) * 2003-07-29 2005-02-24 Yokogawa Electric Corp 電力供給システム及び電力供給方法
KR20050036279A (ko) * 2003-10-15 2005-04-20 주식회사 팬택앤큐리텔 통신용 단말기에서의 유에스비 통신 안정화 장치
EP1698027B1 (en) * 2003-11-07 2010-03-17 mPATHX, LLC Automatic sensing power systems and methods
KR20050119235A (ko) * 2004-06-16 2005-12-21 삼성전자주식회사 반도체 메모리 장치의 셀 구동전압 제어회로 및 그 방법

Also Published As

Publication number Publication date
CN101043150A (zh) 2007-09-26
CN104868729A (zh) 2015-08-26
KR100902809B1 (ko) 2009-06-12
JP4800808B2 (ja) 2011-10-26
KR20070096755A (ko) 2007-10-02
TW200736886A (en) 2007-10-01
US7679214B2 (en) 2010-03-16
JP2007259634A (ja) 2007-10-04
US20070226524A1 (en) 2007-09-27

Similar Documents

Publication Publication Date Title
TWI337696B (en) Electronic device incorporating system power supply unit and method for supplying power supply voltage
US9319033B1 (en) Ramp voltage generator and method for testing an analog-to-digital converter
CN106461470B (zh) 低功率低成本温度传感器
US8232835B2 (en) Charge pump circuit and voltage converter using the same
US9903892B2 (en) Low power small area oscillator-based ADC
US20150220100A1 (en) Current source calibration tracking temperature and bias current
TWI380315B (en) Sense amplifier and data sensing method thereof
TWI406502B (zh) 具有自動線性溫度調整功能之閘極驅動電路
US7750703B2 (en) Duty cycle correcting circuit
TW201933020A (zh) 電壓產生裝置及其校準方法
JP2018523411A (ja) オフセット電圧の影響を緩和するための自動較正演算増幅器(オペアンプ)システム
US8456343B2 (en) Switched capacitor type D/A converter
US9385583B2 (en) Circuit and method for operating a circuit
US8035427B2 (en) Signal generating apparatus capable of measuring trip point of power-up signal and method of measuring trip point of power-up signal using the same
JP2007243636A (ja) 差動増幅回路および差動増幅回路のdcオフセットキャンセル方法
JP2006351021A (ja) レギュレータ
KR100728572B1 (ko) 반도체 메모리 장치
TW509951B (en) High-speed cell-sensing unit for a semiconductor memory device
JP2014142303A (ja) 半導体装置および半導体試験システム
CN114584133A (zh) 晶体振荡器启动电路和方法
JP2012119946A (ja) 定電流回路
CN112311230A (zh) 集成电路装置
JP2014191527A (ja) マイクロコンピュータ
US20230184847A1 (en) Distributed battery property measurement system
WO2011137708A2 (zh) 电阻检测装置及方法