TWI330715B - Ultra low pin count interface for die testing - Google Patents

Ultra low pin count interface for die testing Download PDF

Info

Publication number
TWI330715B
TWI330715B TW096109329A TW96109329A TWI330715B TW I330715 B TWI330715 B TW I330715B TW 096109329 A TW096109329 A TW 096109329A TW 96109329 A TW96109329 A TW 96109329A TW I330715 B TWI330715 B TW I330715B
Authority
TW
Taiwan
Prior art keywords
test
communication mode
data
block
signal
Prior art date
Application number
TW096109329A
Other languages
English (en)
Other versions
TW200801552A (en
Inventor
Sunil Gupta
Reed Linde
Rich Fackenthal
Original Assignee
Intel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel Corp filed Critical Intel Corp
Publication of TW200801552A publication Critical patent/TW200801552A/zh
Application granted granted Critical
Publication of TWI330715B publication Critical patent/TWI330715B/zh

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3172Optimisation aspects, e.g. using functional pin as test pin, pin multiplexing
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/56External testing equipment for static stores, e.g. automatic test equipment [ATE]; Interfaces therefor
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/3167Testing of combined analog and digital circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C29/08Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
    • G11C29/12Built-in arrangements for testing, e.g. built-in self testing [BIST] or interconnection details
    • G11C29/18Address generation devices; Devices for accessing memories, e.g. details of addressing circuits
    • G11C29/26Accessing multiple arrays
    • G11C2029/2602Concurrent test
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/56External testing equipment for static stores, e.g. automatic test equipment [ATE]; Interfaces therefor
    • G11C2029/5602Interface to device under test

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Tests Of Electronic Circuits (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)

Description

1330715 九、發明說明:
崧明之枯術領域 本發明的實施例係有關半導體的技術領域,且更確切來 說,係有關裝置測試技術。
10 15
20 崧明之技術背景 隨著積體電路(〗c)的複雜性增加,測試ic的費用也跟 著增加。為了解決此問題,已研發出多種測試方法論,包 括使用測試性設計(DFT)以及自動化測試設備(ATE)。DFT 方法論專注在具有内部電路的内建自我測試(BIST)設計。 ATE方法論則t焦在研發具有連至DUT之介面的外部測試 控制器。大致上來說,使用BIST的測試比ATE快上許多, 但它具有受限的P早礙涵蓋率。另一方面,ate能達成較高 的障礙涵蓋率’但往往需要花費較長的測試時間。 測試1C的主要問題之一在於外部測試器(例如,八丁£)與 爻測裝置(DUT)之間的輸入/輸出(J/0)通訊。〇1)丁的超多個 I/O接腳會增加測試介面硬體與程序的複雜性。甚至對低腳 位數(LPC)裝置來说,接腳數量仍可能相當多,尤其是在同 時測試多個裝置時。t 明内容】 的概要說明 本發明揭露一種裝置,其包含:一輸入/輸出(1/〇)區塊, 其用以與-外部測試H通訊以使用第—與第二通訊模式來 5 接收測試資料及送出測試結果;耦合至該I/O區塊的一邏 輯方塊,其用以剖析該測試資料;耦合至該邏輯方塊的一 記憶體,其用以儲存來自該經剖析測試資料的微碼,該微 碼含容有用以測試一電路的一測試程式;以及耦合至該記 憶體與該邏輯方塊的一控制器,其用以執行該測試程式。 圖式的簡要說明 可藉著參照以下的發明說明以及展示出本發明實施例 的附錄圖式來最佳地了解本發明的實施例。在圖式中: 第1圖展示出一種系統,其中可實現本發明的一實施 例。 第2圖展示出根據本發明一實施例的一種受測晶粒。 第3圖展示出根據本發明一實施例的一種I/O區塊。 第4圖為一時序圖,其展示出根據本發明一實施例的二 種通訊模式。 第5圖展示出根據本發明一實施例的一種封包。 第6圖為一流程圖,其展示出根據本發明一實施例之一 種用以測試電路的程序。 第7圖為一流程圖,其展示出根據本發明一實施例之一 種用以與外部測試器通訊的程序。 第8圖為一流程圖,其展示出根據本發明一實施例之一 種供測試器測試DUT群組的程序。 第9圖為一流程圖,其展示出根據本發明一實施例之一 種供内建測試電路測試受測電路的程序。 【f施冷式】 較佳實施例的 本發明的—實施例為—種用❹j 區塊與一外部㈣器進行通訊以利”—ϋ 接收測試資料及送 /、第一通讯杈式 料。-纪情體^ —邏輯方塊剖析該測試資 二::存來_析測試資料的微碼。該微碼含 式,電路的-測試程式。-控制器執行該測試程 在下面詳細說明中,將 明的完整㈣n 郎以便提供本發 該等特定細節亦能實者將可了解的是,不需要 地說-知方法=4:他:例中,詳細 的h /、電路,以避免模糊本發明 可把本發明的—實施例解說為_種程序,其往往被展示 =程表、流程圖、結構圖、或方塊圖。雖然—流程圖可 =作解說為循序的程序,可並行地或同時地進行許多該 操作ilt外,可重新配置該等操作的順序。當操作完成 、’—程序便終止。一程序可對應於-種方法、程式、程 序、製造或加工方法等。 ▲本發明的一實施例為一種使用DFT與ATE的組合來測 試晶粒的技術。此技術利用tester_t0_si丨丨con方法論提供一 種用於並行裝置測試的超低腳位數(ULPC)介面。測試介面 係實仃於二層體中:實體(pHY)層以及媒體接取控制(MAC) 層。PHY層包括受測晶粒中的内建測試電路。MAC層包括 測試與晶粒D FT之間的通訊協定。 測試技術可提供並行裝置測試,甚至是完整的晶圓測 試。受測裝置可為支援ULPC介面的任何裝置,例如記憶 體裝置(例如,快閃記憶體)。 第1圖展示出一種系統100,其中可實現本發明的一實 施例。系統100包括測試器110以及Μ個DUT群組12(^ 至 120M。 測試器110可為用以對DUT群組1201至120M進行測 試的自動化測試設備(ATE)。多個探針或接觸點可透過一 ULPC介面連接到DUT群組^(^至120M。 DUT群組12(^至120m為受測裝置或受測晶粒群組。各 個DUT群組^(^至120m可代表一完整晶圓、完整受測晶 圓的一子組、或封裝部件。各個群組具有數個裝置或晶粒。 例如,DUT群組1 12(^具有N個晶粒125n至1251N〇DUT 群組Μ 120m具有K個晶粒125咆至125mk。晶粒125丨彳可 為相同的或不同的。它們為1C,例如記憶體、快閃記憶體 等。該等晶粒具有僅包括2個信號的ULPC介面:一資料 信號以及一雙重功能信號。資料信號為一個雙向信號。它 可從測試器110傳輸測試資料(例如,命令、微碼)到晶粒 125。它可從晶粒125傳輸測試結果或狀態到測試器110。 雙重功能信號可根據通訊模式而提供二種功能。在一種模 式中,該雙重功能信號係作為一種用來對資料測時的時脈 信號而使用。在另一種模式中,它則作為在進行類比測試 細作時’由晶粒上測試電路使用的_參考電壓信號、 確電流參考、或一精確電壓輸 曰 〜 精 ^ , 。日日粒125ϋ可在相同群龟 中共旱相同的㈣信號。此種方式轉資源進-步降t 杂:則.UQ以及DUT群組娜至哪可利用任何適 备通ail協定來進行遠訊。在— 4,,办 貫施例中,該通訊使用資料 子匕。各個封包具有—預定封& Μ ▲…一 封包格式。可根據封包格式從 =封包·出資訊。該等封包包括目標接收者的識 10 中:。測“ 110利用—種廣播模式傳送封包到晶粒,复 群組中的所有晶粒將接收到相同的資訊。替代地,測 式器⑽可對㈣晶㈣送具有料識別㈣狀封包。、 曰,第2圖根據本發明—實施例展示出第1圖中的-種受測
球 25、測曰曰粒125可為任何Du丁群組12〇1至i2〇M 中的任何晶粒。晶粒125包括受測電路21G以及測試電路 220 〇 15 又測電路210可為任何正^彳試的電路。它可為快間記 隐體、Ik機存取記憶體(RAM)、可規劃唯讀記憶體(pR〇M)。 它可包括類比及/或數位電路。 20 測试電路220為-種經設計以測試受測電路21〇的内 建電路。它含容在晶粒125中作為其_部分。它包括1/〇 區塊230、邏輯方塊240、記憶體250、控制器260、以及 類比電路270。 10區塊23G與外部測試器UQ進行通訊,以利用第一 與第二通訊模式接收測試資料及送出測試結果。第一通訊 模式使用2-信號體系。帛二通訊模式使帛號體系。在 9 一實施例中,第一通訊模式使用同步不歸零(NRZ)體系,且 第一通汛模式使用一種編碼脈寬調變(CPVVM)體系。其他的 2-信號體系可用於第一通訊模式,例如不歸零就反向 (NRZI)、歸零(RZ)、交替遮罩反向(AMI)等。相似地,其他 的1·信號體系可用於第二通訊模式,例如曼徹斯特 (Manchester)編碼、雙極(Bjpolar)RZ、異步 NRZ、8b/10b 等。在2-信號體系中,通訊動作使用2個信號:用以攜載 測試資料的資料信號以及用以攜載時脈信號的雙重功能信 唬。在1-信號體系中,通訊動作僅使用一個信號:用以攜 載測試資料與時脈信號㈣料信號。該雙重功能信號隨後 將用來作為欲由類比電路27〇使用的一參考電壓信號、精 確電流參考、或精確電壓輸入。 邏輯方塊240進行用以與j/〇區塊230、記憶體25〇、 控制器260、以及類比電路27〇進行互動的數個邏輯操作。 匕包括用以進行數種控制任務的數個暫存器與邏輯電路, 包括:(1)解碼測試資料以取得從測試器11〇傳送出的命 令;(2)由控制I/O區塊230選出或切換通訊模式;⑶剖析 该測試資料以擷取出微碼’其含容用以測試受測電路21〇 的一測試程式;(4)傳輪或載入經擷取微碼到記憶體25〇 中’(5)傳送1始執行信號以指示控制器26()要開始執行 該測試程式;(6)把儲存在記憶體25〇中的測試結果轉送到 I/O區塊110,以供傳送到測試器11〇;以及(7)回應來自 /貝1J试盗110的狀態5旬問或輪詢操作等。 1330715 記憶體250儲存從邏輯方塊24〇傳輸或載入之經剖析 測試資料的微碼。該微碼含容用以測試受測電路21〇的— 測試程式。δ己憶體250亦含容執行該測試程式之後的測試 結果或資料§己錄。當受到測試器11〇要求時,隨後可把該 測試結果或資料記錄傳送到測試器U〇。典型地係把記憶 體250貫行為一靜態RAM,其作為該微碼的一控制儲存 庫。亦可由一般用途微處理器執行微碼。當用來把微碼儲 存到一微程式中時,記憶體250可與測試電路220中的各 種不同部件接合,以供用於控制目的。例如,該微碼之位 元型樣的一部分可映射於控制信號,以啟動或撤銷類比電 路270中的某些功能。 控制器260執行該微碼中的測試程式,且提供測試会士 果。控制器260典型地為微程式控制器、微控制器、或— 般用途微處理器。當它接收到由邏輯方塊24〇傳速的一開 始執行命令時,它便開始執行該測試程式。在它完成該測 試程式時,它便對邏輯方塊240產生一完成狀態。該測試 程式包括用以讀取該測試結果或測試資料記錄以及用以把 該等結果/記錄儲存在記憶體250中的指令。 類比電路270利用從雙重功能信號取得的參考電壓信 號對丈測電路210進行類比測試操作。類比測試操作可包 括對受測電路210套用的任何適當類比測試操作。某些實 例為:晶胞臨界值電壓測量、縱橫排列漏損電流測量。大 致上,類比電路270作為一晶粒上參數測量單元。 11 第3圖展示出根據本發明_實施例的一種ι/〇區塊 230。I/O區塊230包括雙向移位暫存器31()、κ個時脈復 原電路32〇ι至320κ、以及多工器330。 雙向移位暫料31〇係連接至:㈣信號與邏輯方塊 240。它把測試資料移位到邏輯方塊24〇中,且把測試結果 從邏輯方塊24G移出。可由測試器UQ序列化測試資料。 可由邏輯方塊240序列化測試結果或資料記錄。雙向移位 暫存器310可由多工器330提供的暫存器時脈來測時。 當以第二通訊模式傳制試㈣時,各個時脈復原電路 至32〇κ使第二時脈信號從測試資料恢復原狀。在一實 知例中,第二通訊模式使用一種編碼脈寬調變(cpwM)體 系。在此體系中,資料與時脈二者均嵌入在相同的資料信 號申。因此,必須從資料信號復原或擷取出時脈。κ個時 脈復原電路32(^至320κ則用來提供各種不同時脈率的彈 性。例如,時脈頻率可為20 ΜΗζ、5 ΜΗζ、或1 μηζ。數 量K係依據電路能夠支援的時脈頻率數量而定。它可等於 1或任何其他正整數。 多工器330係連接至時脈復原電路32〇1至32〇κ以及雙 重功能信號,以對雙向移位暫存器31〇提供暫存器時脈。 如前所述,雙重功能信號係作為第一通訊模式中的第一時 脈信號以及第二通訊模式中的參考電壓信號、精確電流參 考、或精確電壓輸入。多工器33〇係受到邏輯方塊24〇提 供之杈式選擇信號的控制。如以下所述,在接收到來自測 試器110的一命令時,邏輯方塊24〇彳藉著傳送適當的模 Γ330715 式選擇信號到多工器330來切換通訊模式,以根據選定的 通訊模式產生適當的暫存器時脈。 第4圖為一時序圖,其展示出根據本發明一實施例的二 種通訊模式。該等二種通訊模式包括同步NRZ體系以及 CPWM體系。在展示的實施例中’欲傳送的串列資料為1 〇 0 10° NRZ通體系使用二種信號:資料信號以及時脈信號。 該資料k號係與該時脈信號同步化。在時脈階段,係把資 料位元鎖存到移位暫存器31〇中(第3圖)。資料率或時脈 頻率可為測試器110支援的任何頻率。在—實施例中時 脈頻率可介於1MHZ至50 _的範圍内。當時脈頻率為 N MHz時’資料率則為每秒N個心卵响陶_s)。 15 20 CPWM使用-種信號:析载有時脈資訊與資料二者的資 料信號。在此體系中,係把時脈信號備置為—個低對高轉 換信號。因此,該資料信號於每個時脈邊緣展示出一種低 對高轉換。實際的資料,不論為低或高,在—時脈期間内 具有縮《度,以允許產生低對高轉換。㈣脈寬係用來 表示位元0與卜此外,表示位元〇或!的位元數量係依 據編碼格式而定。針對一種1:P編碼格式,P個位元係用來 編碼〇或1。蚊的位元型樣可為任何適當的位元 例如,在1:6編碼格式中,可把位元G編碼m Μ 且可把位元1編碼為、'l 1 1 1 1 η,, ’ 〇 。可根據編碼格式而s 比例地縮減用於CPWM的資料率。初1 旳里 例如,當編碼時脈為 13 1330715 MHz而編碼格式為1:P時,CPWM資料率則為L/p _s。 可使用不只一種資料率。 第4圖中的NRZ與_時序波形僅用於展示目的。 它們並不意圖展示出任何的時序關係性。例如,如果使用 5 相同時脈’使用^編碼之CP_的一位元將會佔用p個 時脈期間,而NRZ僅占用一個時脈期間。 測試器110與DUT群組12〇1至12〇M之間的通訊可藉 著發送訊息作為一串封包的方式來進行。—封包可具有良 好界定的格式以促進編碼、解碼、剖析、儲存、反組嘩、 · 10 以及組譯功能。 第5圖展示出根據本發明一實施例的一種封包5〇〇。封 包500包括DUT識別符(ID)欄位510、長度欄位52〇、命 令欄位530、以及資料攔位540。 DUT ID攔位510含容晶粒或受測裝置125的ID。晶粒 15 ID可用來區分一晶粒與另一個晶粒。當從該晶粒取得測試 結果或資料記錄時,可使用此功能。此外,—群組中的— 晶粒可具有不同於其他晶粒的測試程式。具備一晶粒的 · 動作將犯幫助發送資訊到適當晶粒或從適當晶粒接收資 訊。 長度攔位520含容表示封包位元組長度的一數字。此資 訊可供接收者用來設定迴路結構以讀取該封包,並且判定 該封包已何時受到完全讀取或接收。 命令糊位530含容從測試器11()傳送而指示晶粒ι25 要進行一任務或操作的—命令或指令。測試器11〇可傳送 14 1330715 數個命令到晶粒125。該等命令的實例為:(i)切換為第— 通訊模式;(2)切換為第二通訊模式;(3)選出通訊頻率;(4) 執行測試程式;(5)詢問或輪詢完成狀態;(6)要求傳送測試 結果;以及(7)設定一暫存器中的一數值等。如前所述,當 5 測試電路22〇(第2圖)中的邏輯方塊240接收測試資料時, 它將剖析該封包以取得命令,並且隨後進行對應的操作或 任務® 資料欄位530含容資料或引數。該資料可為欲載入到記 憶體250(第2圖)的微碼。它可為欲儲存到邏輯方塊240 10 或類比電路270中之一介面暫存器的一數值。 第6圖為一流程圖,其展示出根據本發明一實施例之一 種用以測試電路的程序600。 在開始方塊之後,程序600與一外部測試器通訊,以使 用第一與第二通訊模式來接收測試資料及送出測試結果 15 (方塊610)。在一實施例中,第一通訊模式使用NRZ體系, 而第二通訊模式使用CPWM體系》接下來,程序600剖析 該測試資料以擷取出微碼(方塊620)。該微碼含容用以測試 一電路的一測試程式。 隨後’程序600把棟取出的微碼載入到一記憶體中(方 20 塊630)。接下來’程序600執行該測試程式(方塊640)。 隨後,程序600使用雙重功能信號提供的一參考電壓信 號、一精確電流參考、或一精確電壓輸入來對該電路進行 類比測試操作(方塊650)。類比測試操作包括各種不同電路 參數的測量結果,例如晶胞臨界值電壓、漏損電流等。接 15 下來,程序600提供該測試結果給該測試器(方塊660)。 町把測試結果儲存在該記憶體中,以供邏輯方塊讀 取,並透過10區塊230傳送到測試器’如第2圖所示。程 序600隨後結束。 第7圖為一流程圖’其展示出根據本發明一實施例之一 種用以與展示於第6圖之外部測試器通訊的程序61〇。 在開始方塊之後’程序610利用一個雙向移位暫存器移 入測試資料及移出測試結果(方塊710)。接下來,當以第二 通訊模式傳送測試資料時’程序610從測試資料恢復第二 時脈信號(方塊720)。 隨後’程序610對雙向移位暫存器提供選自於第二時脈 信號與雙重功能信號的一暫存器時脈(方塊730)。在第一通 訊模式中,該雙重功能信號係作為第一時脈信號,而在第 一通訊模式中,則作為一參考電壓信號、一精確電流參考、 或一精確電壓輸入。程序610隨後結束。 MAC層界定測試器110與Du丁群組12〇1至12〇m之間 的通汛協定。通訊協定允許測試器110控制各個DUT群 中的個別晶粒125卩以組構或設定通訊模式。測試器11〇 傳送命令或資料到晶粒125jj,且晶粒Η%解碼該命令並且 進行該任務。 第8圖為一流程圖,其展示出根據本發明—實施例之一 種供測試器測試DUT群組的程序8〇〇。 N在開始方塊之後,程序聊利用第一通訊模式(例如, R 2體系)傳送呈廣播格^的微碼職群組巾的所有晶粒 Γ330715 (方塊810)。該群組中的所有晶粒接收微碼。假設所有晶粒 使用該微碼中的相同測試程式。雙重功能信號便設定為針 對第一通訊模式攜载時脈信號。 接下來,程序800於第一通訊模式中傳送一命令以指示 5 晶粒要切換到第二通訊模式(例如,CPWM),並且把雙重功 月bk號切換為一參考電壓信號(方塊815卜隨後,程序8〇〇 利用第一通訊模式傳送一執行命令(方塊82〇)。該執行命令 φ 指不該晶粒要開始執行該微碼中的測試程式。 接下來,程序800向各個晶粒輪詢狀態,以詢問是否已 經元成該測試程式(方塊825)。隨後,程序8〇〇判定是否 完成了所有的測試(方塊830)。若否,程序8〇〇返回到方 塊825以繼續輪詢狀態。否則,程序8〇〇便針對第一通訊 模式把雙重功能信號切換為時脈信號(方塊835)。 隨後,程序800於第二通訊模式中傳送一命令,以指示 該晶粒要切換為第一通訊模式(方塊84〇)。接下來,程序 _ 8QG於第-通訊模式傳送-命令,以指示該晶粒要傳送測 試結果(方塊845)。隨後,程序800針對各個晶粒讀取測 甙結果(方塊850)。接下來,程序800判定是否已讀取了 所有的測試結果(方塊855)。若否’程序8〇〇便返回到方 2〇 塊850以繼續讀取測試結果。否則,程序8〇〇便结束。 第9圖為一流程圖’其展示出根據本發明一實施例之一 種供内建測試電路測試受測電路的程序9〇〇。 在開始方塊之後,程序900於第一通訊模式中接收測試 器傳送的微碼(方塊910)。接下來,程序9〇〇把該微碼載 17 丄幻〇715 入到記憶體中(方塊920)。隨後,在接收到要切換的命令 時,程序900切換為第二通訊模式(方塊93〇)。 接下來’在接收到一執行命令時,程序9〇〇執行該微碼 中的測試程式。程序900亦使用雙重功能信號攜載的參考 電壓或電流信號來進行類比測試操作(方塊94〇)。隨後,當 元成了測試程式時,程序9〇〇產生一完成狀態(方塊95〇)。 接下來’在接收到要進行切換的一命令時,程序9〇〇 切換到第一通訊模式(方塊960)。隨後,在接收到要傳送的 —命令時’程序900傳送該測試結果(方塊97〇)。隨後’ 程序900便結束。 使用ULPC介面將能相當程度地降低腳位數。此動作能 降低測試介面需求以及排序測試費用,並且增加測試可靠 性。藉著在一 DUT群組的多個晶粒之間共享2個接腳,可 進一步降低ATE-DFT測試介面的整體I/O資源。此外,MAC 層中的通訊協定可用於除了測試之外的任何串列通訊應用 程式。 已參照數個實施例來說明本發明,熟知技藝者可了解的 是,本發明並不受限於所述的實施例,且在不偏離申請專 利範圍之精神以及範圍的條件下,可進行多種不同的修正 方案以及變化方案。因此,應把本發明說明視為具有展示 性而非限制性。 【圖式簡單說明】 第1圖展示出一種系統,其中可實現本發明的一實施 例0 18 Γ330715 第2圖展示出根據本發明一實施例的一種受測晶粒。 第3圖展示出根據本發明一實施例的一種I/O區塊。 第4圖為一時序圖,其展示出根據本發明一實施例的二 種通訊模式。 5 第5圖展示出根據本發明一實施例的一種封包。 第6圖為一流程圖,其展示出根據本發明一實施例之一 種用以測試電路的程序。 第7圖為一流程圖,其展示出根據本發明一實施例之一 種用以與外部測試器通訊的程序。 10 第8圖為一流程圖,其展示出根據本發明一實施例之一 種供測試器測試DUT群組的程序。 第9圖為一流程圖,其展示出根據本發明一實施例之一 種供内建測試電路測試受測電路的程序。 【主要元件符號說明】 100 系統 220 測試電路 110 測試 230 I/O區塊 12〇! DUT群組 240 邏輯方塊 120m DLTT群組 250 記憶體 125 晶粒 260 控制器 125π 晶粒 270 類比電路 1251N 晶粒 310 雙向移位暫存器 125mi 晶粒 32〇! 時脈復原電路 125mk 晶粒 32〇κ 時脈復原電路 210 受測電路 330 多工器 19 1330715 500 封包 700 程序 510 DUT識別符(ID)欄位 710〜730 步驟方塊 520 長度搁位 800 程序 530 命令欄位 810〜855 步驟方塊 540 資料爛位 900 程序 600 程序 910〜970 步驟方塊 610广 j660 步驟方塊
20

Claims (1)

1330715 十、申請專利範圍: 1. 一種用於測試電路之裝置,其包含: 一輸入/輸出(I/O)區塊,其用以與一外部測試器通訊以 使用第一與第二通訊模式來接收測試資料及送出測試 5 結果, 耦合至該I/O區塊的一邏輯方塊,其用以剖析該測試資 料; 耦合至該邏輯方塊的一記憶體,其用以儲存來自該經剖 析測試資料的微碼,該微碼含容有用以測試一電路的一 10 測試程式;以及 耦合至該記憶體與該邏輯方塊的一控制器,其用以執行 該測試程式。 2·如申請專利範圍第1項之裝置,其中該I/O區塊包含: 一雙向移位暫存器,其用以把該測試資料移入及把該測 15 試結果移出, 一時脈復原電路,其用以在以該第二通訊模式發送該測 試資料時,從該測試資料復原一第二時脈信號;以及 耦合至該時脈復原電路以及一雙重功能信號的一多工 器,其用以對該雙向移位暫存器提供一暫存器時脈,該 20 雙重功能信號係在該第一通訊模式中作為一第一時脈 信號,且在該第二通訊模式中作為一參考電壓信號、一 精確電流參考、或一精確電壓輸入。 3.如申請專利範圍第2項之裝置,其另包含: 21 1330715 耦合至該I/O區塊與該控制器的一類比電路,其用以使 用該參考電壓信號、該精確電流參考、或該精確電壓輸 入對該電路進行類比測試操作。 4.如申請專利範圍第1項之裝置,其中該第一通訊模式為 5 一種同步不歸零(NRZ)模式,且該第二通訊模式為一種 編碼脈寬調變(CPWM)模式。
5_如申請專利範圍第4項之裝置,其中該測試資料包括具 有一晶粒識別符(ID)櫊位、一封包長度攔位、一命令欄 位、以及一資料搁位的一資料封包。 10 6.如申請專利範圍第5項之裝置,其中該命令欄位包括一 命令,該命令為一微碼寫入命令、一測試結果讀取命 令、以及一邏輯方塊介面命令中之一種。 7·如申請專利範圍第1項之裝置,其中該第一通訊模式係 用以發送該微碼及讀取該測試結果。 15 8·如申請專利範圍第1項之裝置,其中該第二通訊模式係
用以輪詢狀態。 9. 一種用於測試電路之方法,其包含下列步驟: 與一外部測試器通訊以使用第一與第二通訊模式來接 收測試資料及送出測試結果; 20 剖析該測試資料以擷取出微碼,該微碼含容有用以測試 一電路的一測試程式; 把該微碼載入到一記憶體中; 執行該測試程式;以及 提供該測試結果。 22 Γ330715 10. 如申請專利範圍第9項之方法,其中該通訊步驟包含: 利用一雙向移位暫存器把該測試資料移入及把該測試 結果移出; 當以該第二通訊模式發送該測試資料時,從該測試資料 5 回復得到一第二時脈信號;以及 從該第二時脈信號以及一雙重功能信號對該雙向移位 暫存器提供一暫存器時脈,該雙重功能信號係在該第一 通訊模式中作為一第一時脈信號,且在該第二通訊模式 中作為一參考電壓信號、一精確電流參考、或一精確電 10 壓輸入。 11. 如申請專利範圍第10項之方法,其另包含下列步驟: 使用該參考電壓信號、該精確電流參考、或該精確電壓 輸入對該電路進行類比測試操作。 12. 如申請專利範圍第9項之方法,其中該第一通訊模式為 15 —種同步不歸零(NRZ)模式,且該第二通訊模式為一種 編碼脈寬調變(CPWM)模式。 13. 如申請專利範圍第12項之方法,其中該測試資料包括 具有一晶粒識別符(ID)欄位、一封包長度欄位、一命令 欄位、以及一資料欄位的一資料封包。 20 14·如申請專利範圍第13項之方法,其中該命令欄位包括 一命令,該命令為一微碼寫入命令、一測試結果讀取命 令、以及一邏輯方塊介面命令中之一種。 15·如申請專利範圍第9項之方法,其另包含使用該第一通 訊模式來發送該微碼及讀取該測試結果。 23 16. 如申請專利範圍第9項之方法,其另包含使用該該第二 通訊模式來輪詢狀態。 17. —種用於測試電路之系統,其包含: 一測試器;以及 5 耦合至該測試器且具有多個晶粒的一受測裝置(DUT) 群組,各個該等晶粒具有包括一資料信號與一雙重功能 信號的一超低腳位數(ULPC)介面,各個該等晶粒包含: 一輸入/輸出(I/O)區塊,其用以與該測試器通訊以使 用第一與第二通訊模式來針對該資料信號接收測試 10 資料及送出測試結果; 耦合至該I/O區塊的一邏輯方塊,其用以剖析該測 試資料; 耦合至該邏輯方塊的一記憶體,其用以儲存來自該 經剖析測試資料的微碼,該微碼含容有用以測試一 15 電路的一測試程式;以及 耦合至該記憶體與該邏輯方塊的一控制器,其用以執行 該測試程式。 18. 如申請專利範圍第17項之系統,其中該I/O區塊包含: 一雙向移位暫存器,其用以把該測試資料移入及把該測 20 試結果移出; 一時脈復原電路,其用以在以該第二通訊模式發送該測 試資料時,從該測試資料復原一第二時脈信號;以及 耦合至該時脈復原電路以及一雙重功能信號的一多工 器,其用以對該雙向移位暫存器提供一暫存器時脈,該 24 Γ330715 雙重功能信號係在該第一通訊模式中作為一第一時脈 信號,且在該第二通訊模式中作為一參考電壓信號、一 精確電流參考、或一精確電壓輸入。 19·如申請專利範圍第18項之系統,其中各個該等晶粒另 5 包含: 耦合至該I/O區塊與該邏輯方塊的一類比電路,其用以 使用該參考電壓信號、該精確電流參考、或該精確電壓 輸入對該電路進行類比測試操作。 20. 如申請專利範圍第17項之系統,其中該第一通訊模式 10 為一種同步不歸零(NRZ)模式,且該第二通訊模式為一 種編碼脈寬調變(CPWM)模式。 21. 如申請專利範圍第20項之系統,其中該測試資料包括 具有一晶粒識別符(ID)欄位、一封包長度欄位、一命令 搁位、以及一資料搁位的一資料封包。 15 22.如申請專利範圍第21項之系統,其中該命令欄位包括 一命令,該命令為一微碼寫入命令、一測試結果讀取命 令、以及一邏輯方塊介面命令中之一種。 23.如申請專利範圍第17項之系統,其中該第一通訊模式 係用以發送該微碼及讀取該測試結果。 20 24.如申請專利範圍第17項之系統,其中該第二通訊模式係 用以輪詢狀態。 25
TW096109329A 2006-03-20 2007-03-19 Ultra low pin count interface for die testing TWI330715B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US11/385,131 US7405586B2 (en) 2006-03-20 2006-03-20 Ultra low pin count interface for die testing

Publications (2)

Publication Number Publication Date
TW200801552A TW200801552A (en) 2008-01-01
TWI330715B true TWI330715B (en) 2010-09-21

Family

ID=38517154

Family Applications (1)

Application Number Title Priority Date Filing Date
TW096109329A TWI330715B (en) 2006-03-20 2007-03-19 Ultra low pin count interface for die testing

Country Status (3)

Country Link
US (1) US7405586B2 (zh)
TW (1) TWI330715B (zh)
WO (1) WO2007109613A1 (zh)

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7554858B2 (en) * 2007-08-10 2009-06-30 Micron Technology, Inc. System and method for reducing pin-count of memory devices, and memory device testers for same
DE502008002380D1 (de) * 2008-03-28 2011-03-03 Micronas Gmbh Schaltungsanordnung, Vorrichtung bzw. Verfahren zum seriellen Senden von Daten über einen Anschlusskontakt
CN102177582B (zh) * 2008-08-07 2014-07-09 意法半导体股份有限公司 用于在测试集成在半导体晶片上的多个电子器件期间并行供应电力的电路
IT1392071B1 (it) * 2008-11-27 2012-02-09 St Microelectronics Srl Metodo per eseguire un testing elettrico di dispositivi elettronici
US8966414B2 (en) 2009-05-29 2015-02-24 Cypress Semiconductor Corporation Implementing a circuit using an integrated circuit including parametric analog elements
EP2290686A3 (en) 2009-08-28 2011-04-20 STMicroelectronics S.r.l. Method to perform electrical testing and assembly of electronic devices
US9858367B1 (en) 2009-08-31 2018-01-02 Cypress Semiconductor Corporation Integrated circuit including parametric analog elements
FR2965645B1 (fr) * 2010-10-05 2012-10-12 St Microelectronics Grenoble 2 Methode de test pour dispositifs electroniques integres a semi-conducteur et architecture de test correspondante
US8866504B2 (en) * 2010-12-13 2014-10-21 International Business Machines Corporation Determining local voltage in an electronic system
US10296433B2 (en) * 2012-06-01 2019-05-21 Litepoint Corporation Method for transferring and confirming transfer of predefined data to a device under test (DUT) during a test sequence
TWI583187B (zh) * 2013-07-30 2017-05-11 聯詠科技股份有限公司 資料處理方法及裝置
US9759765B2 (en) 2014-05-28 2017-09-12 Nxp Usa, Inc. Input/output cell, integrated circuit device and methods of providing on-chip test functionality
US9293224B1 (en) * 2014-12-15 2016-03-22 Intel Corporation Double data rate in parallel testing
FR3033412B1 (fr) 2015-03-06 2019-04-12 Starchip Testeur de circuits integres sur une galette de silicium et circuit integre.
US10281527B2 (en) 2017-06-16 2019-05-07 International Business Machines Corporation On-chip hardware-controlled window strobing
US11506703B2 (en) * 2019-02-13 2022-11-22 Silicon Motion, Inc. Apparatus and method and computer program product for verifying memory interface
CN111564175B (zh) * 2019-02-13 2022-05-31 慧荣科技股份有限公司 存储器接口的阻抗配置方法及计算机可读取存储介质
TWI773403B (zh) * 2021-06-24 2022-08-01 英業達股份有限公司 產生正反面插接訊號以測試連接介面之系統及方法

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR0130028B1 (ko) * 1994-09-01 1998-04-06 김광호 반도체 집적장치
KR980012169A (ko) 1996-07-09 1998-04-30 김광호 복합 반도체 장치(a embedded semiconductor device)
US6551844B1 (en) * 1997-01-15 2003-04-22 Formfactor, Inc. Test assembly including a test die for testing a semiconductor product die
US6286115B1 (en) * 1998-06-29 2001-09-04 Micron Technology, Inc. On-chip testing circuit and method for integrated circuits
EP1167051A1 (en) * 2000-06-21 2002-01-02 Asahi Glass Co., Ltd. Ink jet recording sheet for pigment ink and recording method therefor
US6812726B1 (en) * 2002-11-27 2004-11-02 Inapac Technology, Inc. Entering test mode and accessing of a packaged semiconductor device
JP4212257B2 (ja) 2001-04-26 2009-01-21 株式会社東芝 半導体集積回路

Also Published As

Publication number Publication date
WO2007109613A1 (en) 2007-09-27
US20070216438A1 (en) 2007-09-20
US7405586B2 (en) 2008-07-29
TW200801552A (en) 2008-01-01

Similar Documents

Publication Publication Date Title
TWI330715B (en) Ultra low pin count interface for die testing
EP2449391B1 (en) Programmable protocol generator
TW201224763A (en) Dynamically configurable serial data communication interface
CN101464491B (zh) 一种测试方法和系统
US7324913B2 (en) Methods and apparatus for testing a link between chips
TWI476425B (zh) 自動測試設備
TWI324692B (en) Tester, method for testing a device under test and computer program
JP2013507610A5 (zh)
TW200834589A (en) Flash memory control interface
TW200836057A (en) Memory system and command handling method
TWI731898B (zh) 串列輸入輸出(i/o)功能測試器
JP2010122945A (ja) 半導体装置及び通信装置
TW201135451A (en) Programmable test engine (PCDTE) for emerging memory technologies
CN111917532B (zh) 用于数据测试环境中的设备和系统以及设备测试的方法
US8972806B2 (en) Self-test design for serializer / deserializer testing
CN101727375A (zh) 新世代周边连接接口的测试系统及其测试方法
KR102041372B1 (ko) 반도체장치 및 반도체시스템
Wiecha et al. Architecture and design of a Bluetooth low energy controller
TW200819771A (en) Apparatus and related method for chip i/o test
CN111209718B (zh) 验证环境平台及验证方法、计算机装置及可读存储介质
TW201505428A (zh) 資料處理方法及裝置
TW201039353A (en) Testing system and method thereof
JP2005309543A (ja) テストボード、cpu内蔵半導体集積回路のテストシステム、そのテスト方法、セルフテストプログラムおよび可読記録媒体
TWI381174B (zh) 新世代周邊連接介面的測試系統及其測試方法
TW200917037A (en) Systems and methods for utilizing single detective pin of host to support plurality of external apparatus

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees