TWI304377B - Method of manufacturing multi-layered substrate - Google Patents

Method of manufacturing multi-layered substrate Download PDF

Info

Publication number
TWI304377B
TWI304377B TW095111376A TW95111376A TWI304377B TW I304377 B TWI304377 B TW I304377B TW 095111376 A TW095111376 A TW 095111376A TW 95111376 A TW95111376 A TW 95111376A TW I304377 B TWI304377 B TW I304377B
Authority
TW
Taiwan
Prior art keywords
pattern
insulating
conductive
ink
sub
Prior art date
Application number
TW095111376A
Other languages
English (en)
Other versions
TW200702189A (en
Inventor
Kenji Wada
Haruki Ito
Hideo Imai
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Publication of TW200702189A publication Critical patent/TW200702189A/zh
Application granted granted Critical
Publication of TWI304377B publication Critical patent/TWI304377B/zh

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/182Printed circuits structurally associated with non-printed electric components associated with components mounted in the printed circuit board, e.g. insert mounted components [IMC]
    • H05K1/185Components encapsulated in the insulating substrate of the printed circuit or incorporated in internal layers of a multilayer circuit
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B24GRINDING; POLISHING
    • B24BMACHINES, DEVICES, OR PROCESSES FOR GRINDING OR POLISHING; DRESSING OR CONDITIONING OF ABRADING SURFACES; FEEDING OF GRINDING, POLISHING, OR LAPPING AGENTS
    • B24B31/00Machines or devices designed for polishing or abrading surfaces on work by means of tumbling apparatus or other apparatus in which the work and/or the abrasive material is loose; Accessories therefor
    • B24B31/02Machines or devices designed for polishing or abrading surfaces on work by means of tumbling apparatus or other apparatus in which the work and/or the abrasive material is loose; Accessories therefor involving rotary barrels
    • B24B31/023Machines or devices designed for polishing or abrading surfaces on work by means of tumbling apparatus or other apparatus in which the work and/or the abrasive material is loose; Accessories therefor involving rotary barrels with tiltable axis
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B24GRINDING; POLISHING
    • B24BMACHINES, DEVICES, OR PROCESSES FOR GRINDING OR POLISHING; DRESSING OR CONDITIONING OF ABRADING SURFACES; FEEDING OF GRINDING, POLISHING, OR LAPPING AGENTS
    • B24B7/00Machines or devices designed for grinding plane surfaces on work, including polishing plane glass surfaces; Accessories therefor
    • B24B7/20Machines or devices designed for grinding plane surfaces on work, including polishing plane glass surfaces; Accessories therefor characterised by a special design with respect to properties of the material of non-metallic articles to be ground
    • B24B7/22Machines or devices designed for grinding plane surfaces on work, including polishing plane glass surfaces; Accessories therefor characterised by a special design with respect to properties of the material of non-metallic articles to be ground for grinding inorganic material, e.g. stone, ceramics, porcelain
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B24GRINDING; POLISHING
    • B24BMACHINES, DEVICES, OR PROCESSES FOR GRINDING OR POLISHING; DRESSING OR CONDITIONING OF ABRADING SURFACES; FEEDING OF GRINDING, POLISHING, OR LAPPING AGENTS
    • B24B9/00Machines or devices designed for grinding edges or bevels on work or for removing burrs; Accessories therefor
    • B24B9/02Machines or devices designed for grinding edges or bevels on work or for removing burrs; Accessories therefor characterised by a special design with respect to properties of materials specific to articles to be ground
    • B24B9/06Machines or devices designed for grinding edges or bevels on work or for removing burrs; Accessories therefor characterised by a special design with respect to properties of materials specific to articles to be ground of non-metallic inorganic material, e.g. stone, ceramics, porcelain
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5389Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates the chips being integrally enclosed by the interconnect and support structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L24/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L24/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/82Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by forming build-up interconnects at chip-level, e.g. for high density interconnects [HDI]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L2224/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • H01L2224/2401Structure
    • H01L2224/24011Deposited, e.g. MCM-D type
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L2224/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • H01L2224/241Disposition
    • H01L2224/24135Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/24137Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L2224/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • H01L2224/241Disposition
    • H01L2224/24151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/24221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/24225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/24226Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the HDI interconnect connecting to the same level of the item at which the semiconductor or solid-state body is mounted, e.g. the item being planar
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L2224/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • H01L2224/241Disposition
    • H01L2224/24151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/24221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/24225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/24227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the HDI interconnect not connecting to the same level of the item at which the semiconductor or solid-state body is mounted, e.g. the semiconductor or solid-state body being mounted in a cavity or on a protrusion of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
    • H01L2224/76Apparatus for connecting with build-up interconnects
    • H01L2224/7615Means for depositing
    • H01L2224/76151Means for direct writing
    • H01L2224/76155Jetting means, e.g. ink jet
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/82Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by forming build-up interconnects at chip-level, e.g. for high density interconnects [HDI]
    • H01L2224/821Forming a build-up interconnect
    • H01L2224/82101Forming a build-up interconnect by additive methods, e.g. direct writing
    • H01L2224/82102Forming a build-up interconnect by additive methods, e.g. direct writing using jetting, e.g. ink jet
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01015Phosphorus [P]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01024Chromium [Cr]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01027Cobalt [Co]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0103Zinc [Zn]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01042Molybdenum [Mo]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01044Ruthenium [Ru]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01045Rhodium [Rh]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01046Palladium [Pd]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01047Silver [Ag]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01049Indium [In]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01073Tantalum [Ta]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01074Tungsten [W]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01075Rhenium [Re]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01076Osmium [Os]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01077Iridium [Ir]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19041Component type being a capacitor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19042Component type being an inductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19043Component type being a resistor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/30107Inductance
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/01Tools for processing; Objects used during processing
    • H05K2203/0104Tools for processing; Objects used during processing for patterning or coating
    • H05K2203/013Inkjet printing, e.g. for printing insulating material or resist
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/10Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern
    • H05K3/12Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern using thick film techniques, e.g. printing techniques to apply the conductive material or similar techniques for applying conductive paste or ink patterns
    • H05K3/1241Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern using thick film techniques, e.g. printing techniques to apply the conductive material or similar techniques for applying conductive paste or ink patterns by ink-jet printing or drawing by dispensing
    • H05K3/125Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern using thick film techniques, e.g. printing techniques to apply the conductive material or similar techniques for applying conductive paste or ink patterns by ink-jet printing or drawing by dispensing by ink-jet printing
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4644Manufacturing multilayer circuits by building the multilayer layer by layer, i.e. build-up multilayer circuits
    • H05K3/4664Adding a circuit layer by thick film methods, e.g. printing techniques or by other techniques for making conductive patterns by using pastes, inks or powders

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Mechanical Engineering (AREA)
  • Inorganic Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Ceramic Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)
  • Manufacturing Of Printed Wiring (AREA)

Description

1304377 九、發明說明: 【發明所屬之技術領域】 本發明係關於多層結構基板之製造方法,特別係關於適 合於利用噴墨製程之製造之多層結構基板之製造方法。 【先前技術】 使用印刷法之豐加製程(Additive pr〇cess)製造布線基板 及電路基板之方法逐漸受到注目。此係由於與重複施行薄 膜塗佈製程與光微影製程而製造布線基板及電路基板之方 法相比,疊加製程之成本較低之故。 作為利用於此種疊加製程之技術之一,已知有喷墨法之 導電性圖案之形成技術(例如專利文獻1 )。 [專利文獻1 ]日本特開2〇〇4-6578號公報 【發明所欲解決之問題】 而,並未知道有利用噴墨製程製造内部埋入電子零件之 ;多層結構基板之方法。因此,本發明係鑑於此種課題而設 計者’其目的之-在於提供利用喷墨製程製造内建有電子 零件之多層結構基板。 【發明内容】 树明之多層結構基板之製造方法係包含以使電子零件 之鳊子朝向上側之方式,將前述電子零件配置於表面上之 步驟;及以填埋前述電子零件之厚度引起之階差的方式, 將第1、、、邑緣圖案設於前述表面上之第【喷墨步驟。 在本發明之某-態樣中,上述多層結構基板之製造方法 係進一步包含以在前述端子上將通路孔㈣之方式,在前 109158.doc 1304377 ::第1、邑、、彖圖案上设置第2絕緣圖案之第2喷墨 迷通路孔内設置導電柱之第3噴❹驟。 在月,】 ^本^之另-態樣中’上述多層結構基板之製造 :-步包含在前述端子上設置導電柱之第2喷墨步 =圍前料錄之側㈣方式,在前述第⑽ 置弟2絕緣圖案之第3嘴墨步驟。 上叹 另外,在本發明之另一能 诰態樣中,上述多層結構基板之擎 方法係進—步包含㈣接前述導電柱之方式,' :設置於前述第2絕緣圖案之第4喷墨步驟;及以抿銷= ^案之厚度引起之階差的方式, 迹第2絕緣圖案上之第5嗔墨步驟。 " 另外,在本發明之$ _ &從^ 造方法係進一步包含樣:’上述多層結構基板之製 , ^在則述端子上將通路孔倒角之大 驟;^弟山1絕緣圖案上設置第2絕緣圖案之第2噴墨步 第 刖述端子上與前述第2絕緣圖案上形成導電圖案之 罘墨步驟。 ’、〜 迕:夕二在本發明之另—態樣中’上述多層結構基板之, 差的方糸進—步包含以填埋前述導電圖案之厚度引起之階 噴墨步將第3絕緣圖案設於前述第2絕緣圖案上之第4 凸之多層結構基板之製造方法係包含以使電子零件 驟.Α、°上側之方式,將前述電子零件配置於表面上之步 前述Γ覆蓋除了前述凸塊以外之前述電子零件之方式,在 a、面上叹置第1絕緣圖案之第J喷墨步驟;以包圍前述 109158.doc 1304377 凸塊之側面之方式,在前述第 ^ Λ , 色緣圖案上設置第;2絕緣圖 案之弟2贺墨步驟;及以連接 口 運接别述凸塊之方式,將導電圖荦 設置於前述第2絕緣圖案上之第3喷墨步驟。 八 本發明之多層結構基板之萝生 I ^方法係包含以使電子零件 之端子接觸於導電圖案之表面 衣面之方式,將前述電子零件設 於前述導電圖案上之步驟;以 王夕俱埋别述電子零件之厚 度引起之階差的方式,設置絕緣圖案之噴墨步驟。 本發明之多層結構基板之製造方法,其係包含以使導電 圖案接觸於位於表面上之電子零件之端子之方式,將前述 導電圖案設於前述表面上之第丨喷墨步驟;及以至少填埋前 j電子零件之厚度引起之階差的方式,將絕緣圖案設置於 前述表面上之第2噴墨步驟。 如此,依據本發明,可填埋被被置之電子零件之厚度引 起之階差。gu匕’可利用f墨步料一步形成覆蓋所配置 之電子零件之層。從而,本發明之效果之一在於可利用喷 墨製程製造内建電子零件之多層結構基板。 【實施方式】 在本實施型態中,說明以喷墨製程製造圖4所示之多層結 構基板1之方法。因此,以下,首先說明製造多層結構基板 1之步驟之概要。而,在該說明之後,一面將焦點分別集中 於多層結構基板1之3個區段ΙΑ、IB、1C,一面更詳細地說 明多層結構基板1之製造方法。 首先,如圖1(a)所示,利用安裝器將2個電子零件4〇、41 配置於基層5之表面上。在配置電子零件40之際,將電子零 109l58.doc 1304377 件40定向成使電子零件40之2個端子4〇A、4〇B朝向上側。 同樣地,在配置電子零件41之際,將電子零件41定向成使 電子零件4!之2個端子41A、41B朝向上側。又,基層5係聚 醯亞胺構成之軟性基板,其形狀為帶狀。 在本實施型態中,2個電子零件4〇、41之厚度彼此相同。 電子零件40係面安裝型電阻器。χ,電子零㈣“Μ 感器。當然,在其他實施型態中,電子零件4〇、41可以為 角型片狀電阻器、角型片狀熱敏電阻、二極體、變阻器、 LSI裸晶片、或LSI封裝體等。 配置電子零件40、41後,如圖1(b)所示,利用喷墨子步 驟,在基層5上之部分中未配置電子零件4〇、41之部分形成 絕緣副圖案1 〇。 在此所明噴墨子步驟’’,係指利用如後述圖i 6所示之 液滴:出裝置100般之裝置,在物體表面設置層、膜、或圖
案之製程。又,所謂液滴喷出裝置100,係使絕緣材料111A 之,滴導電性材料㈣之液滴〇2命中於物體表面之 任思位置之裝置。液滴D1或液滴D2係依照被提供至液滴噴 /置之喷出資料,由液滴喷出裝置100之喷頭114之喷 紫118被喷出。又,絕緣材料111A及導電性材料111B皆為後 述之液狀材料u i之一種。 又 喷墨子步驟’’也可包含對絕緣材料111A或導電性材 料111B,脾舰士 、物體表面親液化之步驟。又,”喷墨子步驟”也 可L 3對絕緣材料111A或導電性材料111B,將物體表面撥 液化之步驟。 109158.doc 1304377 另外’ ”喷墨子步驟”也有包含使設置在物體表面之層、 膜、或圖案活性化之步驟。在此所稱之活性化,在絕緣材 料n 1A之情形,係包含使絕緣材料111A所含有之樹脂材料 硬化之步驟、使溶媒成分由絕緣材料111A氣化之之步驟之 至少方。又’在導電性材料111B之情形,活性化係使導 電丨生材料111B所含之導電性微粒子熔黏或燒結之步驟。活 性化之詳細留待後述。
而在本專利說明書中,亦將1以上之,,喷墨子步驟,,彙總 稱為π噴墨步驟”或”噴墨製程,,。 ϋ® 1 (b) ’利用噴墨子步驟形成絕緣副圖案1 〇之際, 而凋整對基層5噴出之液滴D1之總數、液滴D 命中之位 置、液滴D1命中之位置之間隔,使所得之絕緣副圖案1〇之 表面大致平坦,並使絕緣副圖案10包圍電子零件40、41之 側面、。另夕卜,在本實施型態中,需調整噴出之液滴Di之總 或液滴D1 .p中之位置之間隔,使所得之絕緣副圖案1 〇之 曰*不超k電子零件4〇、4〗之厚度。如在實施例6所詳述, 此等之凋整可藉變更被提供至液滴喷出裝置100之喷出資 料加以實現。 、 如此所得之絕緣副圖案1G之上部表面大致平坦。另外, 在本實施型態中’絕緣副圖案1G之上部表面大致平行於基 層5之表面’’若絕緣副圖案1〇之上部表面大致平括,則 絕=副圖案H)之上部表面也可對基層5之表面傾斜4此', 2明大致平坦之”表面,係意味著可藉喷墨子步驟在該表 上形成圖案之表面、或在該表面上配置電子零件之表面。 109158.doc -10- 1304377 其次,如圖1(c)所示,藉喷墨子步驟在絕緣副圖案10之一 部分形成導電圖案2〇。依據本實施型態,導電圖案2〇具有 電極20A、與連接於電極說之導電布線細。電極繼後來 會變成電容器之一部分。又,所得之導電圖案2〇之表面大 致平坦。另外,在本實施型態中,導電圖案2〇之上部矛面 之位準與上述電子零件40、41之上部表面之位準大n 其後’如圖1⑷所示,利用喷墨子步驟在絕緣副圖案1〇 上形成絕緣副圖案u。絕緣副圖案u具有包圍電子零件 40、41之各側面與導電圖案2〇之側面之形狀。在本實施型 態中,絕緣副圖案u之厚度與導電圖案20之厚度大致相等。 另外,在本實施型態中,絕緣副圖案Μ厚度與絕緣副 圖案10之厚度之和等於2個電子零件4〇、41之各厚度。因 此,互相疊層之2個絕緣副圖案10、u具有ϋ —厚度引起之階差之效果…在本實施型件 絕緣副圖案11之上部表面與電子零件4〇、41之上部表面構 成一個大致平坦之表面。在本實施型態中,此等2個絕緣副 圖案10、11又可彙總標記為”絕緣圖案Ρ1,,。 其次,如®2⑷所示’利用喷,墨子步驟在電極20Α上形成 電介質層m。再利用喷墨子步驟在電介質層〇1上形成作為 導電圖案之電極22A。在此,電介質層m、電極22A與上述 之電極20A係構成電容器42,即構成電子零件。又,在噴墨 子步驟中’形成電介質層D1用之液狀材料⑴在基本上,係 與絕緣材料111A相同。 又,如圖2⑷所示,利用喷墨子步驟在端子4〇a、卿、 109158.doc -11 - 1304377 • 41A、41B上與導電布線20B上,分別形成導電柱2ia、2ib、 21C、21D、21E。 而,如圖2(b)所示,利用喷墨子步驟在絕緣副圖案u上形 成具有5個通路孔¥1之絕緣副圖案12。在此,5個通路孔… 一 分別對應於上述5個導電柱21A、21B、21C、21D、21E。也 就是說,利用5個通路孔VI使5個導電柱21八、21B、21C、 2 1D 21E分別貝通絕緣副圖案12。又,如在實施例丄及2中 φ 所述,在形成導電柱21A、21B、21C、21D、21E之喷墨子 步驟與形成絕緣副圖案12之喷墨子步驟中,任一方先執行 均無妨。 其-人,如圖2(c)所示,利用喷墨子步驟在絕緣副圖案12 上形成導電圖案23A、23B。在此,導電圖案23A、23B之厚 度係設定成使導電圖案23A、23B之上部表面之位準與電極 22A之上部表面之位準大致一致。又,在圖2(勹中,導電圖 案23A係介著導電柱21A連接於端子4〇A。另一方面,導電 • 圖案23B係介著導電柱21B、21C連接端子40B與端子41A。 又’如圖2(c)所示,利用喷墨子步驟在導電柱2id、2 上形成導電柱23C、23D。在此,在本實施型態中,以使導 電柱23C、23D之厚度(高度)等於導電圖案23A、23B之厚度 方式,形成導電柱23C、23D。 其後,如圖2(d)所示,利用喷墨子步驟在絕緣副圖案12 上形成絕緣副圖案13。絕緣副圖案13具有包圍導電圖案 23A、2紐之各側面、導電柱23C之側面、電容器之電極22八 之側面、與導電柱23〇之側面之形狀。又,絕緣副圖案13 109158.doc 1304377 之厚度、絕緣副圖案12之厚度及絕緣副圖案丨丨之厚度之和 大致相等於作為電子零件之電容器42之厚度。因此,互相 疊層之3個絕緣副圖案U、12、13具有填埋電容器“之厚^ 引起之階差之效果。又,在本實施型態中,此等3個絕緣副 圖案11、I2、I3又可彙總標記為”絕緣圖案P2!, 〇 田 其次,如圖3(a)所示,利用噴墨子步驟在導電圖案23A、 23B上、導電柱23C上、電極22A上、及導電柱23〇上,分別 形成導電柱24A、24B、24C、24D、24E。此等導電柱Μ、 24B、24C、24D、24E具有大致相同之高度。 而,如圖3⑻所示,利用噴墨子步驟在絕緣副圖案^上 形成絕緣副圖案14。絕緣副圖案14具有包圍導電柱以八、 擔、,则、24£之各側面之形狀。又,在本實施型態 中,絕緣副圖案14之厚度大致相同於導電柱—、24b、 24C 24D、24E之厚度(或高度)。又,導電柱2从、、 24C、24D、24E之上部表面係露出於絕緣副圖案之表面 上,並連接於後來形成之其他導電圖案<導電柱。 又,絕緣副圖案14之厚度也可小於導電柱24A、24B、 24C 24D 24E之厚度(即南度)。絕緣副圖案"之厚度小於 導電柱 24A、24B、24C、^ 24D 24E之厚度之情形,導電柱 24A、24B、24C、24D、24E山么丄 之别‘會由絕緣副圖案14之表 面突出。而’在此情形,莫雷士〇
I月小 ¥ 電柱 24A、24B、24C、24D、24E 與後來設在絕緣副圖案14上導 工<导電圖案之連接會更確實。 以下,重複同樣之步驟而製造圖4所示之多層結構基板卜 而’在圖4之多層結構基板1中,在絕緣副圖案14上依序 109158.doc -13 · 1304377 疊層絕緣副圖案15、1 6、1 7、1 8、19及抗蝕劑層RE。而, 利用絕緣副圖案17、18將作為電子零件之LSI裸晶片43埋入 多層結構基板1。又,利用絕緣副圖案丨8將作為電子零件之 LSI裸晶片44埋入多層結構基板i。另外,作為電子零件之 LSI裸晶片45、LSI封裝體46及連接器叼係分別位於抗蝕劑 層RE上。 在此’絕緣副圖案 1 〇、11、12、13、14、1 5、1 6、1 7、 18、19及抗蝕劑層RE可分別單獨,或利用與疊層之其他絕 緣副圖案之組合,而達成填埋導電圖案、導電柱或電子零 件所生之階差之作用。 如此,依據噴墨製程,可逐一地形成多層結構基板丨之多 數層。因此,縱使所形成之圖案有不良發生,在疊層次一 層之前可重新利用喷墨子步驟加以修復,故可提高多層結 構基板1之良率。 以下,一面將焦點分別集中於圖4之多層結構基板丨中之3 個區段1A、IB、1C之部分,一面更詳細地說明多層結構基 板1之製造方法。在此,區段1A係具有電子零件4〇、41之部 分。又,區段⑺係具有作為電子零件之電容器42之部分。 而’區段1C係具有電子零件之LSI裸晶片44之部分。 [實施例1] (1 ·親液化步驟) 首先,如圖5(a)所示,將基層5之表面均勻地親液化。具 體上,對基層5照射紫外區域之波長光特定期間。在本實施 型態中,對基層5照射172 nm之波長光約60秒鐘。如此一 109158.doc -14- 1304377 來’基層5之表面會對後述之絕緣材料111A均勻地呈現親液 f生又基層5表面為大致平坦之面。 其後,如圖5(b)所示,將電子零件4〇、41分別配置於基 層5上之各特定位置。在此,電子零件具有端子川a、 4〇B。又,電子零件4丨具有端子41A、41B。因此,在本實 施例中,在將電子零件4〇、41配置於基層5上之際,將電子 ▽件0 41之向成使此等端子4〇八、4〇3、41八、413皆朝向 上側。又,如上所述,電子零件40、41分別係面安裝型電 阻器及片狀電感器。 將電子零件40、41配置於基層5上時,在基層5上會產生 因電子零件40、41之厚度引起之階差。因此,如圖5⑷至圖 6(a)所示,利用噴墨步驟在基層5上形成絕緣圖案卩丨。形成 絕緣圖案P1之際,將絕緣圖案?1之厚度設^成使絕緣圖案 P1之厚度大致與電子零件4〇、41之厚度相同。另外,以使 絕緣圖案P1包圍電子零件4G、41之側面方式,調整緣圖案 P1之形狀。如此一來,所得之絕緣圖案^即可達成填埋因 電子零件40、41之厚度引起之階差之作用。又,最好使絕 緣圖案P1與電子零件40、41之各側面互相抵接。又,如上 所述,電子零件40、41之高度彼此大致相同。 又,如上所述,絕緣圖案P1係由互相疊層之2個絕緣副圖 案10、11所構成。以下,更詳細地說明分別形成絕緣副圖 案10、11之各喷墨子步驟。 (2.絕緣副圖案1〇) 首先,如圖5(c)至(e)所示,利用喷墨子步驟在基層$上形 109158.doc -15- 1304377 成絕緣副圖案l 〇。在此,絕緣副圖崇] 系0之厚度為電子零件 4〇、41之高度大致一半。又,絕緣副 ^ ^ ^ 茶10之形狀係呈現 分之形 覆盍在基層5上之部分中未設置電子零件4〇、 立 狀0
更具體而言,如圖5⑷所示,利用圖16之液滴噴出裝置⑽ 使對基層5之喷嘴118之相對位置發生2維的變化。而,在喷 嘴職於對應於露出基層5之部分之區域之情形,將絕緣 材料mA之液滴D1喷出至基層5。在此,如圖5⑷所示,因 基層5對絕緣材料mA被親液化,故命中於基層5之液細 容易在基層5上濕潤擴散❶此結果,液滴叫會在基層$上擴 散,故可獲得絕緣材料1UA之材料圖案。 θ ” 其次’如圖5⑷所示’使所設置之材料圖案活性化。具 體上’對材料圖案照射365 _之波長光約6〇秒鐘。如此一 ,,可進行材料圖案之聚合物之聚合反應,此結果,可獲 得如圖5(e)所示之絕緣副圖案1〇。 在此,圖5(d)所示之活性化除了照射光之步驟以外,也 可^含施加熱量Q1而對材料圖案加熱,利用熱促進聚合物
之聚口反應之步驟。當然,活性化中也可因絕緣材料11! A 而不s妝射光之步驟。另外,絕緣材料n丨a係已溶入後來 S艾成、邑緣釗圖案丨〇之聚合物之液狀物之情形,活性化只 要包含使溶媒成分由材料圖案中氣化之步驟即可。具體 上此^形之活性化係利用加熱器或紅外光加熱材料圖案 之步驟。 (3 ·絕緣副圖案11) 109158.doc 1304377 其二人,如圖6(a)所示,利 上來Λ紹給-丨闽也 用育墨子步驟在絕緣副圖案10 形成浥緣副圖案11。形成 本上與圖5⑷至⑷所示"s 圖案11之贺墨子步驟基 ’、、、色緣副圖案1 〇之形成# ^ # η, 故省略其詳細說明。 〈办戚步驟相同, 而,絕緣副圖案u之厚度 .t 乐u又疋成使絕緣副圖幸1 〇之戽 又…絕緣副圖案11之厚度之” 八欽寺於電子零件40、41之 厗度。因此,絕緣副圖案1〇盥 展ς + t & k而 緣剎圖案11可抵消形成基 層5之表面與電子零件4〇、“之階差。 如上所述’互相疊層之2個 m &緣田J圖案10、11係構成絕緣 圖案P1。又’電子零件4〇(4 V )之7子度較薄之情形,也可利 用1層絕緣副圖案構成絕緣圖宰 另一方面,電子零件 40(41)之厚度較厚之情形, 也了利用3層以上之絕緣副圖案 構成絕緣圖案P1。 形成絕緣圖案P1時,可使絕緣圖案P1之表面之位準與電 ^零件40、之表面之位準大致—致,並構成―個大致連 續或大致平坦之表面S1。又’若表面31大致平坦,則表面 S1也可對基層5傾斜。 (4·通路孔VI) 其次,在端子40A、40B、41A、41B上分別設置通路孔 VI在此,此等通路孔V1之外形係被位於表面s丨上之絕緣 副圖案12所倒角。如以下所說明,在本實施例中,此種絕 緣副圖案12係利用喷墨子步驟形成在表 面S1上。 首先,如圖6(b)所示,將表面S1撥液化。在本實施例中, 在表面S1上形成氟代烷基矽烷(以下稱FAS)膜。具體上,事 109158.doc 1304377 先將原料化合物(即FAS)之溶液與基層5置入同一密閉容器 中,在室溫放置2〜3日程度之間。如此,即可在表面S1上形 成有機分子膜構成之自組織化膜(即FAs膜)。 而,在本實施例中,在端子40A、4〇B上分別有柱形成區 域37A、3 7B。同樣地,在端子41八、41B上分別有柱形成區 域38A、38B。柱形成區域37A、37B、38A、38B係位於後 來設置導電柱之位置。以下,將包圍4個柱形成區域37A、 37B、38A、38B之各區域分別稱為,,底層區域39,,。 其次’利用喷墨子步驟在4個底層區域39形成緣部12A。 首先,如圖6(c)所示,對底層區域39喷出絕緣材料1UA 之液滴D1。如此,多數液滴di即可分別命中4個底層區域 39上而濕潤擴散。而,在命中之多數液滴D1濕潤擴散時, 在4個底層區域39上分別形成材料圖案。 在此’由於4個底層區域39係被撥液化之表面s丨之一部 分,故底層區域39對絕緣材料iUA呈撥液性。也就是說, 命中底層區域39之絕緣材料in a之液滴D1之濕潤擴散程 度小。因此,4個底層區域39皆適合利用喷墨子步驟模仿通 路孔VI之形狀。又,在本實施例中,所謂被撥液化之表面 S1,係指覆蓋表面S1之FAS膜之表面。 其次,如圖6(d)所示,使4個材料圖案硬化,以形成4個 緣部12 A。具體上,對材料圖案照射具有屬於紫外區域之波 長之光約6 0秒鐘而獲得緣部12 A。在本實施例中,對材料圖 案照射之光之波長為365 nm。在此,4個緣部12A之内側分 別將通路孔V1倒角。也就是說,4個緣部12 A分別將各通路 109158.doc -18- 1304377 孔v 1倒角。 其次’利用喷墨子步驟形成包圍4個緣部12a之内部12B。 首先’如圖6(e)所示,將設置4個緣部12A後之表面81親 液化。此情形,對表面“均句地照射具.有屬於紫外區域之 波長之光約60秒。如此,可除去表面S1上之FAS膜。而, 再對除去FAS膜後之表面S1照射上述之光,使表面81對絕 緣材料111A呈親液性。在本實施例中,屬於紫外區域之上 述波長為172 nm。又,表示親液性程度之指標之一係,,接觸 角在本貝施例中,絕緣材料111A之液滴D1接觸於被親液 化之表面si時,液滴D1與表面S1形成之接觸角在2〇度以 下。 其後,對表面si喷出絕緣材料111A之液滴D1,以形成絕 緣材料111A之材料圖案。如上所述,表面S1可藉前面之親 液化步驟而對絕緣材料丨丨以呈親液性。因此,在表面§1上, 絕緣材料111A可廣範圍地濕潤擴散。 其次,將材料圖案硬化而由材料圖案形成内部i2B,唯此 並未予以圖示。具體上,對材料圖案照射具有屬於紫外區 域之波長之光約60秒鐘而獲得内部12B。在本實施例中,對 材料圖案照射之光之波長為365 nm。 利用以上之步驟,如圖7⑷所示,可獲得4個緣部^八與丄 個内部12B構成之絕緣副圖案丨2。 (5 · ^ 電柱 21A、21B、21C、21D) 形成4個通路孔Vm,利用喷墨子步驟在_通路孔㈣ 設置導電柱 21A、21B、21C、21D。 109158.doc 19 1304377 . 首先,如圖7(b)所示,對4個通路孔VI分別噴出導電性材 料111B之液滴D2。如此,液滴D2會命中構成通路孔V1之各 底部之端子40A、40B、41A、41B之表面而濕潤擴散。又, 導電性材料111B之液滴D2之喷出會持續至通路孔V1之各 内部充滿導電性材料111B為止。 其後’如圖7(c)所示,將熱量Q2施加至導電性材料U1B 而使導電性材料111B活性化。如此,可使導電性材料1UB φ 之溶媒成分氣化,並使導電性材料111B之導電性微粒子燒 結或熔黏。此結果,如圖7(d)所示,可在4個通路孔之各 部位獲得貫通絕緣副圖案12之導電柱21A、21B、210 21D。 (6·導電圖案23A、23B) 其次,如圖8(a)所示,利用噴墨子步驟在絕緣副圖案12 上形成導電圖案23A、23Β。又,利用喷墨子步驟在導電柱 21D上形成導電柱23C。形成導電柱23C之喷墨子步驟基本 上係與形成實施例2之導電柱之噴墨子步驟相同。 _ 而,^電圖案23 A係被連接成可導電於露出於絕緣副圖案 12上之導電柱21A。在此,導電柱21八與端子4〇a被連接成 可互相導電,故導電圖案23A可介著導電柱2iA被連接成可 導電於電子零件40。同樣地,導電圖案23B係被連接成可導 電於露出於絕緣副圖案12上之2導電柱21B、2ic。在此, 導電柱21B與端子40B被連接成可互相導電,導電柱21(:與 端子40A被連接成可互相導電。因此,導電圖案23β具有擔 負串聯連接電子零件40與電子零件41之任務。最後,導電 柱23C係被連接成可導電於露出於絕緣副圖案〗2上之導電 109158.doc -20- 1304377 柱21D。在此,導電柱21D與端子41B被連接成可互相導 故導電柱23C可介著導電柱21D被連接成可導’ 件41。 电%電子零 (7·絕緣副圖案13)
其次,如圖8(b)所示,利用噴墨子步驟在絕緣副圖案Q 上幵> 成絕緣副圖案13。絕緣副圖案13具有包圍導電囷 23Α、23Β之側面、與導電柱23c之側面之形狀。 ^ ’絕緣 副圖案13之厚度大致相同於導電圖案23α、23β之厚产, 與V電柱23C之鬲度大致相同。因此,絕緣副圖案η之表 面、導電圖案23Α、23Β之表面、與導電柱23C之表面可提 供一個大致平坦之表面。又,形成絕緣副圖案13之噴墨子 步驟基本上與分別形成絕緣副圖案1〇、丨丨之各噴墨子+驟 相同,故省略其說明。 利用如以上之步驟,可獲得圖4所示之區段1A。依據本實 施例,可利用喷墨製程形成多層結構基板,故在疊層各^ 之前容易發現圖案之缺損,且修復也容易。 [實施例2] 本實施例除了形成導電柱21Α、21Β、21C、:21D之喷墨子 步驟、與形成絕緣副圖案12之喷墨子步驟以外,基本上與 實施例1相同。 首先,如實施例1所說明,在基層5上之特定位置配置2 個電子零件40、41。其後,利用喷墨子步驟形成絕緣圖案 P1。如上所述,絕緣圖案P1係由互相疊層之絕緣副圖案1〇、 11所構成,可達成填埋因基層5之厚度引起之階差之作用。 109158.doc -21 - 1304377 又,絕緣圖案?1之表面與電子零 一加士 1 <表面所提佴夕 個表面係,,表面S1 ”。 /、之 (1.導電柱 21A、21B、21C、21D) 在本實施例中,在形成絕緣副圖荦 芈獅\ 口系12之刖,利用噴墨子 广驟为別形成導電柱21A、21B、21e a 21D。砰情如以下所 首先’將導電性材料⑴B之液滴叫別喷出至端子 嫩、4〇B、41A、41B上而配置材料圖案。而,使所配置之 材料圖案假乾燥而在各端子4GA、_、4ia、4ib上分別带 成1個副柱。在此’假乾燥係至少施行至使材料圖案乾燥: 作為其具體的方法,只要施行吹乾燥空氣或照射紅外線 即可。 而,重複施行上述液滴D2之喷出與假乾燥,將4個副柱疊 層於各端子40A、40B、41A、41B上。 其後,將疊層於各端子4〇A、4〇B、41A、41B上之4個副 柱活性化。在本實施例中,以15(rc之溫度之熱板加熱基層 53刀鐘。如此,可使在各副柱上殘留之溶媒成分氣化,並 使在各田彳柱上之導電性微粒子燒結或熔黏。此結果,如圖 9(a)所示,可在端子4〇A、4〇B、41A、41B上之各部位分別 獲得導電柱21A、21B、21C、21D。 (2·絕緣副圖案12) 其次’利用噴墨子步驟在表面s丨上設置絕緣副圖案12。 詳情如以下所述: 首先’如圖9(b)所示,將表面s丨親液化。在本實施例中, 109158.doc -22- 1304377 對表面s 1照射屬於紫外區域之波長之光。具體上,對表面 S1照射約172 nm之波長之光約60秒鐘。 其次,喷出絕緣材料111A之液滴D1,而在表面S1上配置 絕緣材料111A之材料圖案,唯此並未予以圖示。在此最好 將材料圖案配置成使絕緣材料1丨丨A之材料圖案與導電柱 2 1A、21B、21C、2 1D之側面不接觸。也就是說,在此時點, 絕緣材料111A之材料圖案與導電柱2iA、21B、21C、21D 之間最好有間隙。 其後’再將絕緣材料111A之材料圖案與導電柱21A、 21B、21C、21D之間之間隙中露出之表面S1親液化,唯此 亦未予以圖示。具體上,對表面S1照射172 nm之波長之光。 如此’可增大對絕緣材料丨i丨A之表面s丨親液性。其結果, 可濕潤擴散至使已配置之絕緣材料1丨丨A之材料圖案與導電 柱21A、21B、21C、21D之側面接觸為止。也就是說,藉由 再親液化而以材料圖案填埋絕緣材料1丨丨A之材料圖案與導 電柱21A、21B、21C、21D之間之間隙。 依據本實施例,可藉第2次親液化,使已配置之絕緣材料 111A之材料圖案進一步濕潤擴散。如此,可使絕緣材料111A 之材料圖案與導電柱21八、216、21(::、21〇之側面接觸更為 確實,並可使導電柱21八、216、210:、21〇之上端確實由絕 緣材料111A之材料圖案露出。也就是說,利用導電柱21A、 21B、21C、21D之絕緣副圖案12之貫通更為確實。 而後’將絕緣材料11丨A之材料圖案活性化。具體上,對 絕緣材料圖案照射屬於紫外區域之波長之光而使絕緣材料 109158.doc -23- 1304377 圖案硬化。如此,可進行絕緣材料111A之材料圖案之聚合 物之聚合反應,如圖9(c)所示,可由絕緣材料111A之材料 圖案獲得絕緣副圖案12。 (3·導電圖案23A、23B) 其次,如實施例丨所說明,利用喷墨子步驟在絕緣副圖案 12上形成導電圖案23 A、23B。又,利用喷墨子步驟在導電 柱21D上形成導電柱23C。而,如實施例丨所說明,利用喷 墨子步驟在絕緣副圖案12上形成絕緣副圖案丨3。 利用如以上之步驟,如圖9(d)所示,也可獲得圖4之區段 1A 〇 (實施例1及2之變形例) ⑴在實施m及2中’係利用纟墨子步驟分別個別地形成 互相抵接之導電柱21A與導電圖案23A。但,通路孔¥1之深 度較小之情形,也可省略導電柱21A之形成而將導電圖案 23A直接連接於端子4〇A。此情形’如實施例丨所說明,只 要利用喷墨子步驟在絕緣副圖案Π上形成在端子40A上將 通路孔倒角之絕緣副圖案12。其後,利用噴墨子步驟在端 子40A上與絕緣副圖案12上形成導電圖案23八即可。 (2)在實施例1及2中,係利用喷墨子步驟在端子4〇a、 40B 41A 41B上形成導電柱21八、21丑、210 210。在此, 端子姐、備、似、41时別採用凸塊之形態之情形,也 可省略導電柱2^2心21〇21〇之形成。此情形,首先, 以使電子零件40、41之凸塊朝向上側方式,將電子零件4〇、 41配置於基層5上。而,利用喷墨步驟在基層5上形成絕緣 109158.doc -24- 1304377 圖案pi。在此所形成之絕緣圖案P1呈現除了凸塊以外,覆 蓋電子零件40、41之形狀。而,利用喷墨子步驟在絕緣圖 案P1上形成絕緣副圖案丨2。在此所形成之絕緣副圖案丨2具 有包圍凸塊之側面之形狀。其後,只要依照需要,利用噴 墨子步驟在絕緣副圖案12上形成連接於凸塊之導電圖案 23A即可。 [實施例3]
以下,一面參照圖1〇及圖u,一面說明圖4之區段1B之形 成步驟。在此,在與實施例丨之構成元件相同之構成元件, 附上與實施例1相同之參照符號。且,基於避免重複之目 的’省略該等之詳細說明。又,在本實施例中,如圖ι〇^) 所示,假設已設置絕緣副圖案丨〇。 首先,如圖10(b)所示,利用喷墨子步驟在絕緣副圖案i 上形成導電圖案20。在此’導電圖案2〇含有互相連續之驾 極2〇A與導電布線細。其後,如圖⑷所示,利用噴墨号 /驟在絕緣副圖案i 0上形成絕緣副圖案i】。絕緣副圖案1 具有包圍導電圖案20之側面之形狀。χ,在本實施例中, 絕緣副圖案U之厚度與先形成之導電圖案2q之厚度互等。 其次,如圖10⑷所示,利用噴墨子步驟在電極20A上形 成^介質層m。其後,如圖1〇⑷所示,利用喷墨子步驟在 電介質層m上形成作為電極22A。再如_⑷及⑻所示, 利用喷墨子步驟在絕緣副圖宰 口茶11上與導電圖案2〇上形成絕 ;2 與絕緣副圖案13。在本實施例巾,絕緣副圖案 、13具有包圍電極22A之側面之形狀。又,將此等絕緣副 109158.doc -25- 1304377 .圖案12、13形成使絕緣副圖案13之上部表面之位準與電極 22A之之上表面之位準大致—致。又,絕緣副圖案η、u 也可形成作為1層。 在本實施例中,絕緣副圖案u之厚度、絕緣副圖案12之 厚度及絕緣副圖案13之厚度之和大致相等於電容器42之厚 :度。因此,互相疊層之3個絕緣副圖案u、12、13具有填埋 電容器42之厚度引起之階差之效果。又,最上部之絕緣副 • ㈣13之上部表面與電容器之上部表面係構成一個大致 平坦之表面。在本實施例中,此等3個絕緣副圖案丄i、η、 I3又可彙總標記為”絕緣圖案P2”。 、而’如圖11⑷所示,利用喷墨子步驟在電極22A上形成 導電柱24D。又’利用噴墨子步驟在絕緣副圖案^上與電極 22A上形成絕緣副圖案14。如實施例u所說明,在形成導 電柱24D之喷墨子步驟與形成絕緣副圖案14之噴墨子步驟
中,任一方先執行均可。總之,絕緣副圖案14係在電極“A • 上將通路孔V2倒角。而,導電柱24D係經由通路孔V2而貫 通絕緣副圖案14。 利用如以上之步驟,可獲得圖4之區段1B。 [實施例4] 、下 面參照圖12及圖13,一面說明圖4之區段1 c之带 成v驟在此,在與實施例1之構成元件相同之構成元件, 附上與葛施例丨相同之參照符號。且,基於避免重複之目 的,省略該等之詳細說明。又,在本實施例中,如圖12(a) 所不’假設已形成絕緣副圖案1 6以前之構造。 W9158.doc -26- 1304377 首先,如圖12(b)所示,利用喷墨子步驟在絕緣副圖案i6 上形成導電圖案25。在此,導電圖案乃係由互相分離之2 個溢料面25A、25B所構成。在本實施例中,在此等2個溢 料面25A、25B上,可配置^固乙^裸晶片44。 八人如圖i2(c)所不,利用喷墨子步驟在絕緣副圖案16 上形成絕緣副圖案17。在此,絕緣副圖案17具有包圍導電 圖案25之側面之形狀β χ,絕緣副圖案^厚度與導電圖
案25之厚度大致相等。而’絕緣副圖案以表面與導電圖 案25之表面提供一個平坦之表面S41。 其次,如® 12(d)所示,以使裸晶片44之2個端子 分別抵接於2個溢料面25 A、25B上之方式,將⑶裸晶片配 置於溢料面25A、25B上。其後,如圖13⑷所示,利用嗔墨 子步驟在表面S41上形成絕緣副圖案18。在此,絕緣副圖案 1 8具有包圍LSI裸晶片44之侧面之形狀。又,絕緣副圖㈣ 之厚度與LSI裸晶片44之厚度大致相等。因此,絕緣副圖案 18可達成填埋LSI裸晶片44與絕緣副圖案Η所形成之階差 之作用。又,絕緣副圖案18之表面與LSI裸晶 一個平坦之表面。 再珉 二有8關,1之絕緣副圖案…11所說明,形成絕緣副 墨子步驟也可包含分別形成多數絕緣副圖案之 各贺墨子步驟。又,如圖13 r T CT、田θ ()所不,LSI稞日日片44之厚度較 涛之It形,也可以使絕緣副 j圚案18兀全覆盍LSI裸晶片44 °卩表面之方式形成絕緣副圖案18。 [實施例5] 109158.doc -27- 1304377 面參照圖14及圖15,—㈣_4之 子零件40之埋入方法之另_實施例。 圖二⑷及(b)所不,利用安裝器將電子零件他置於基 均之特定位置。在此,電 _ . 电千零件4〇之端子40A、40B接觸 於基層5之表面。 魎 用贺墨子步驟在基層5上形成接 觸於電子零件40之端子4〇β導 圖_系導電布線。直後如t 6施例之導電 、八 如圖l4(d)所示,利用喷墨子步 上形成絕緣副圖案10。在此,絕緣 包圍導電圖案26之側面之形狀…絕緣副圖㈣之厚度 =致等於㈣圖案26之厚度。因此,絕緣副㈣1G可達成 填埋導電圖案26之厚度引起之階差之作用。 '如圖1 5⑷所不,利用喷墨子步驟在絕緣副圖荦} 〇 =與導電圖案26上形成絕緣副圖㈣。在此,絕緣副圖宰 之尽度係設定成絕緣_㈣之厚度與絕緣㈣案^之 „和大致等於電子零件4。之厚度。因此,絕緣副圖案 …絕緣副圖案11可抵消電子零件40之厚度引起之階差 在本實施射,此等2個絕緣副圖案1Q、Μ ,,絕緣圖案Ρ1,"。 為 又電子零件40之厚度較小之情形,絕緣圖案",也可由 1層絕緣副圖案所構成。又,電子零件4G之厚度較 形,絕緣圖案IM’也可由3層以上之絕緣副圖案所構成。月 其後’如圖15(b)所示’形成接觸於端子嫩之 21A、與包圍導電柱21A之側面之絕緣副圖案&此等導電 i09l58.doc -28- 1304377 柱21 A與絕緣副圖案〗 告 係與貝施例1之導電柱21A與絕 緣二案12同樣地’可利用噴墨子步驟所形成。 其次’利用噴墨子步驟在絕緣副圖㈣上形成導電圖案 導電圖案27係被形成可連接於導電柱21A。其後, 利用喷墨子步驟在絕緣副圖案12上形成絕緣副圖案13。在 此’絕緣副圖幸丨3且古6 一 系3/、有包圍導電圖案27之側面之形狀。又, 絕緣副圖案13之厚声夬絲@ 子度大致專於導電圖案27之厚度。因此, 絕緣副圖案13可達点 運成抵銷導電圖案27之厚度引起之階差之 作用。 另外’利用噴墨子步驟在絕緣副圖案13上與導電圖案27 上形成絕緣副圖案14。如以上所說明,利用此種步驟,也 可將電子零件4〇埋人多層結構基板卜 [實施例6] (Α·液滴噴出裝置之全體構成) 、實施例1〜5所說明之多層結構基板之製造方法係由多數 液滴喷出裝置所實現。液滴喷出裝置之數既可等於上述喷 墨子步驟之數’亦可等於後述之液狀材料m之數。在此, 多數液滴噴出裝置之構成基本上相同。因& ,以下,著眼 於圖16所不之液滴噴出裝置1〇〇,而說明其構造與機能。 圖16所示之液滴噴出裝置1〇〇基本上係喷墨裝置。更具體 而。液滴噴出裝置1 00係具有保持液狀材料111之箱1 〇 i、 笞110接地口 GS、噴出喷頭部i 〇3、台i 〇6、第}位置控制 展置104帛2位置控制裳置i〇8、控制部丄丄2、光照射裝置 140及支持部l〇4a。 109158.doc -29- 1304377 • 噴出噴頭部103保持著喷頭114(圖17)。此噴頭114可依來 自控制部112之信號,噴出液狀材料丨丨丨之液滴D。又,噴出 嘴頭部103之噴頭114係被管11〇連接於箱101,因此,可由 箱101對噴頭114供應液狀材料lu。 台106提供固定基層5用之平面。另外,台ι〇6也具有利用 吸引力固定基層5之位置之機能。如上所述,基層5係由聚 醯亞胺構成之軟性基板,其形狀為帶狀。而,基層5之兩端 φ 被固定於未圖示之一對捲軸。 第1位置控制裝置104係被支持部1〇4a固定於距離接地台 GS特定高度之位置。此第i位置控制裝置1〇4係具有依照來 自控制部112之信號,使喷出喷頭部1〇3沿著χ軸方向、與正 父於X軸方向之Z軸方向移動之機能。另外,第丨位置控制 裝置104也具有使喷出喷頭部1〇3在平行於z軸之軸周圍旋 轉之機能。在此,在本實施例中,2軸方向係平行於垂直方 向(也就是說,重力加速度之方向)之方向。 _ 第2位置控制裝置1 08係依照來自控制部112之信號,使台 106在接地台GS上向Y軸方向移動。在此,γ軸方向為正交 於X軸方向及Ζ軸方向雙方之方向。 具有如上述之機能之第i位置控制裝置i 04之構成與第2位 置控制裝置108之構成可使用利用線性馬達及伺服馬達之習 知之XY機器人予以實現。因此,在此,省略此等之詳細之 構成之說明。又,在本專利說明書中,亦將第丨位置控制裝 置104及第2位置控制裝置丨〇8稱為,,機器人,,或,,掃描部,,。 而士上所述贺出贺頭部1 0 3係藉第1位置控制裝置1 〇 4 109158.doc -30- 1304377 向X軸方向移動。而,基層5係與台1〇6同時藉第2位置控制 4置10 8向Y軸方向移動。此等之結果,可改變對基層5之噴 頭114之相對位置。更具體而言,藉由此等動作,喷出噴頭 部1〇3、喷頭114或喷嘴118(圖17)可對基層5,一面在Z轴方 向保持特定之距離,一面相對地向χ軸方向及丫軸方向移 動,即相對地掃描。所謂”相對移動"或,,相對掃描,,,係指噴 出液狀材料111之側與來自該處之噴出物命中之側(被噴出 部)之至少一方對他方相對移動之意。 控制部112係構成可由外部資訊處理裝置接受表示預備 噴出液狀材料1U之液滴〇之相對位置之喷出資料。控制部 係將所接叉之噴出資料儲存於内部之記憶裝置,並依照 ^儲存之噴出資料控制第丨位置控制裝置1〇4、第2位置控制 裝置及噴頭114。又,所謂喷出資料,係表示藉特定圖 案在=層5上賦予液狀材料⑴用之資料。在本實施例中, 喷出資料具有位元映成表資料之資料型態。
—具有上述構成之液滴喷出裝置1〇〇可依據喷出資料,使喷 頭^4之1嘴118(圖17)對基層5相對移冑,並向被喷出部由 喷觜118噴出液狀材料⑴。利用液滴喷出裝置_之喷 114之相對移動與由噴頭114之液狀材料111之噴出有時彙 總地標記為,,塗佈掃描,,或,,喷出掃描,,。 才“tt專古利說明書中’液狀材料111之液滴命中之部分亦可 ::為二:出部”。而,命中之液滴濕潤擴散之部分亦可 為被塗佈部”。"被喷出部”及”被塗佈部"之任何一方亦 均係液狀材料i i丨以呈希望 ,、 可之接觸角方式在物體表面被施 109158.doc 31 1304377 以表面改性處理所形成之部分。<旦,即使不施以表面改性 處理,物體表面仍對液狀材料lu呈希望之撥液性或親液性 (也就是說,命中之液狀材料lu在物體表面上呈希望之接 觸角)之情形,物體表面本身為"被噴出部"或"被塗佈部"亦 無妨。 回到圖16,光照射裝置14〇係對施加至基層5之液狀材料 111照射紫外光之裝置。光照射裝置140之紫外光之照射之 接通·切斷亦係被控制部1 12所控制。 (B·噴頭) 如圖17(a)及(b)所示,液滴喷出裝置1〇〇之喷頭114係具有 多數喷嘴118之喷墨頭。具體上,喷頭114具有振動板126、 多數喷嘴118、規定多數喷嘴118之各開口之喷嘴板128、集 液部129、多數隔壁122、多數空腔12〇、及多數振子124。 集液部129係位於振動板126與喷嘴板128之間,在此集液 部129中常被填充由未圖示之外部儲液箱經由孔13丨所供應 之液狀材料ill。又,多數隔壁122位於振動板126與喷嘴板 128之間。 空腔120係振動板126、喷嘴板128及一對隔壁122所圍成 之部分。空腔120因對應於喷嘴118被設置,故空腔12〇之數 與噴嘴118之數相同。液狀材料U1經由位於一對隔壁122間 之供應口 130而由集液部129被供應至空腔12〇。又,在本實 施例中,噴嘴118之直徑約27 μιη。 而,多數振子124係分別對應於各空腔120而位於振動板 126上。多數振子124各含有壓電元件!24C、與夾著壓電元 109158.doc -32- 1304377 件124C之一對電極124A、124B。控制部112將驅動電壓施 加至此一對電極124八、124B之間,藉以由對應之喷嘴118 噴出液狀材料u 1之液滴D。在此,由噴嘴11 8噴出之材料之 體積可在0 pi以上42 pi(微微升)以下間變化。又,可調整喷 嘴118之形狀,以便由喷嘴118向2軸方向喷出液狀材料 之液滴D。 在本專利說明書中,包含1個喷嘴118、對應於噴嘴118之 空腔120、及對應於空腔12〇之振子124之部份又標記為,,喷 出部127”。依據此標記,丨個喷頭114具有與噴嘴118數相同 之喷出部127。喷出部127也可具有電氣熱變換元件以取代 壓電元件。也就是說,喷出部127也可具有利用電氣熱變換 元件之材料之熱膨脹而喷出材料之構成。 (C·控制部) 其次,說明控制部112之構成。如圖18所示,控制部112 具有輸入緩衝記憶體200、記憶裝置202、處理部2〇4、光源 驅動部205、掃描驅動部206、喷頭驅動部2〇8。此等輸入缓 衝記憶體200、處理部204、記憶裝置202、光源驅動部2〇5、 掃描驅動部206、喷頭驅動部208係藉未圖示之匯流排可通 訊地被相互連接。 光源動部205係被連接成可與光照射裝置ι4〇通訊。另 外,掃描驅動部206係與第1位置控制裝置1〇4及第2位置控 制裝置108可通訊地被相互連接。同樣地,噴頭驅動部2〇8 係與喷頭114可通訊地被相互連接。 輪入緩衝記憶體200係由位於液滴喷出裝置1〇〇之外部之 109158.doc -33- 1304377 外部資訊處理裝置(未圖示)接收嘴出液狀材料⑴之液滴〇 用之喷出資料。輸入緩衝記憶體200係將噴出資料供應至處 理部204,處理部204將噴出資料儲存於記憶褒置2〇2。在: 18中,記憶裝置202係RAM。 處理部204係依據記憶裝置2〇2内之噴出資料,將表示對 被喷出部之嘴嘴118之相對位置之資料供應至掃描驅動部 2〇6。掃描驅動部206將對應此資料與特定喷出週期之台驅 動信號供應至第1位置控制裝置1〇4及第2位置控制裝置 108。此結果,可改變對被噴出部之噴出噴頭部ι〇3之相對 位置。另一方面,處理部204係依據記憶裝置2〇2内之噴出 資料,將液狀材料111之噴出所需之噴出信號供應至喷頭 114。此結果,可由對應於喷頭114之喷嘴118噴出液狀材料 111之液滴D。 又,處理部204係依據記憶裝置202内之噴出資料,使光 照射裝置140處於接通狀態與切斷狀態中任一狀態。具體 上,處理部204係將表示接通狀態或切斷狀態之各信號供應 至光源驅動部205,使光源驅動部205可設定光照射裝置14〇 之狀態。 控制部112係包含CPU、R0M、RAM、匯流排之電腦。因 此,控制部112之上述機能可由CPU執行儲存於r〇m之軟體 程式加以實現。當然,控制部112也可利用專用之電路(硬 體)加以實現。 (D.液狀材料) 上述所谓’’液狀材料1 1 1 ”,係指可由喷頭1 1 4之喷嘴1 1 8喷 109158.doc -34- 1304377 • 出作為液滴D之具有黏度之材料。在此,不問液狀材料111 為水性或油性。只要具備可由喷嘴118喷出之流動性(黏度) 即已充分’即使混入固體物質,只要整體上屬於流動體即 可。在此,最好液狀材料1U之黏度在1 mPa.s以上5〇mPa· S以下。喷出液狀材料1 1丨之液滴D之際,液狀材料1 1 1之黏 度在1 mPa.s以上之情形,喷嘴118之週邊部難以被液狀材 料111污染。另一方面,黏度在5 0 mPa · s以下時,在喷嘴1 i 8 φ 之阻塞頻度更小,故可實現圓滑之液滴D噴出。 上述之導電性材料111B係上述液狀材料U1之一種。本實 施例之導電性材料丨丨1B含有平均粒徑約丨〇 nm之銀粒子與 分散媒。而在導電性材料111Bt,銀粒子穩定地分散於分 散媒中。又,銀粒子也可被塗佈劑所包覆。在此,所謂塗 佈劑,係可使銀原子配位之化合物。 又,平均粒徑1 nm程度至數百nm2粒子又標記為,,奈米粒 子’’。依據此標記,導電性材料111B含有銀之奈米粒子。 • 作為分散媒(或溶媒),只要屬於可使銀粒子等之導電性 Μ粒子为散,且不引起凝聚之材料,並無特別限定。例如, 除了水以外,可例示甲醇、乙醇、丙醇、丁醇等醇類、η· 庚烷、η-辛烷、癸烷、十二烷、四癸烷、甲笨、二甲苯、 曱基異丙苯、暗煤、茚、二戊烯、四氫化萘、十氫化萘、 環己基苯等碳化氫系化合物、或乙二醇二甲醚、乙二^享二 乙醚、乙二醇二f乙醚、二乙二醇二甲醚、二乙二醇二乙 醚、二乙二醇二甲乙醚、l52_二甲氧基乙烷、雙甲氧基 乙)醚、p-二噁烷等之醚系化合物、以及碳酸丙烯酯、 109158.doc • 35 - 1304377 丁内酿、N-甲基、二甲替甲醯胺、二甲亞硬、 環己酮等極性化合物。此等之中,在導電性微粒子 性與分散液之敎性、及適用於液滴噴出法之容易产^ 上’以水、醇類、碳化氣系化合物、㈣系化合物較二: 作為更理想之分散媒,可列舉水、碳化氫“合物 上述之絕緣材料mA亦為液狀材料⑴之—種。本實施例 之絕緣材料111A含有感光性樹腊材料。具體上,絕緣材料
111A含有光聚合引發劑、丙埽酸之單體及/或低聚物。… (變形例1) 在上述實施例之導電性材料111Bt,含有銀之夺米粒 子。但,也可取代銀之奈米粒子而使用其他金屬之= 米粒 子。在此,作為其他之金屬,既可使用例如金、翻、銅、 鈀铑、锇、釘、銥、鐵、錫、鋅、鈷、鎳、鉻、鈦、钽、 鎢、銦中之一種,或使用組合其中2種以上之合金。但,使 用銀時,可在較低溫下還原,故處理較為容易,就此點而 言,利用液滴喷出裝置之情形’以使用含有銀之奈米粒子 之導電性材料111B較為理想。 又,導電性材料111B也可使用含有機金屬化合物,以取 代金屬之奈米粒子。在此所稱之有機金屬化合物係可藉加 熱引起之分解而析出金屬之化合物。在此有機金屬化合物 中,有:氯三乙基膦金(1)、氯三甲基膦金(1)、氯三苯基膦 金(I)、銀(I)2,4-戊硫萘配位化合物、三曱基膦(六說乙醯基 丙酮酸)銀(I)配位化合物、銅⑴六氟戊硫萘環辛二烯配位化 合物等。 109158.doc -36 - 1304377 如此’液狀之導電性材料111B所含 米粒子所代表之粒子型態,也可為如有::可為奈 化合物型態。 ㈣-屬化合物等之 另外,導電性材料㈣也可取代金屬而含有聚笨胺、聚 嘆吩、聚4撐乙稀料高分子系之可溶性材料。 人 (變形例2)
如在實施例6中所述,導電性材料1UB之銀之夺米’ 可以有機物等之塗佈劑加以包覆。作為此種塗佈劑'^ 有胺、醇類,等。更具體而言,作為塗佈劑 2_曱基氨基乙醇、二乙醇胺、二乙基甲基胺、2_二甲基氨美 乙醇、曱基二乙醇胺等胺化合物、烷基胺類、乙二 基酵類、乙二醇、丙二醇、烷基硫醇類、乙二硫醇等。以 塗佈劑包覆之銀之奈米粒子在分散媒中可更穩定地分散。 (變形例3) 依據上述實施例,藉照射紫外區域波長之光而使基層$ 表面及絕緣圖案1〇、U表面親液化。但,也可取代:種: 液化’而在大氣環境氣氛中施行以氧為處理氣體之電漿 處理而使此等表面親液化。〇2電漿處理係對物體表面,由 未圖示之電漿放電電極照射電漿狀態之氧之處理。〇2電漿 處理之條件只要符合:電漿功率5〇〜1〇〇〇 w、氧氣二 50〜100 mL/min、對電漿放電電極之物體表面之相對移動速 度〇·5〜10 mm/sec、物體表面溫度7〇〜9〇。〇即可。 (變形例4) 在上述實施例中,多層結構基板之製造方法係由多數液 109158.doc -37- 1304377 滴噴出裝置所實現。但,利用於多層結構基板之製造方法 之液滴噴出裝置之數也可僅有丨個。液滴噴出裝 個此 且'^要文為1 U之情形,在i個液滴裝置中,只要使噴 液狀材料⑴即可。 f出各異之 (變形例5)
、在上述實施例中,絕緣材料111A含有光聚合引發劑、丙 烯酸之單體及/或低聚物。但,絕緣材料1UA也可含有光聚 =引發劑、具有乙烯基、環氧基等聚合性官能基之單體及/ 或低聚物’以取代丙烯酸之單體及/或低聚物。 又,絕緣材料1ΠΑ也可為溶解具有光官能基之單體之有 機〉谷液。在此,作為具有光官能基之單體,可利用光硬化 性酿亞胺單體。 或者’樹脂材料之單體本身具有適合於由喷嘴U8喷出之 流動性之情形,也可使用單體本身(即單體液)作為絕緣材料 111A ’以取代使用溶解單體之有機溶液。使用此種絕緣材 料111A之情形,也可形成本發明之絕緣圖案或絕緣副圖案。 另外’絕緣材料1HA也可為溶解樹脂之聚合物之有機溶 液。此情形,可利用甲苯作為絕緣材料1丨丨八之溶媒。 【圖式簡單說明】 圖10)〜(d)係說明本實施型態之製造方法之概要之圖。 圖2(a)〜(d)係說明本實施型態之製造方法之概要之圖。 圖3(a)及(b)係說明本實施型態之製造方法之概要之圖。 圖4係表示本實施型態之多層結構基板之剖面之模式圖。 圖5(a)〜(e)係說明實施例1之製造方法之圖。 109158.doc •38· 1304377 • 圖6(a)〜(e)係說明實施例1之製造方法之圖。 圖7(a)〜(d)係說明實施例1之製造方法之圖。 圖8(a)及(b)係說明實施例1之製造方法之圖。 圖9(a)〜(d)係說明實施例2之製造方法之圖。 圖10(a)〜(e)係說明實施例3之製造方法之圖。 圖11(a)〜(c)係說明實施例3之製造方法之圖。 圖12(a)〜(d)係說明實施例4之製造方法之圖。 _ 圖13(a)及(b)係說明實施例4之製造方法之圖。 圖14(a)〜(d)係說明實施例5之製造方法之圖。 圖15(a)及(b)係說明實施例5之製造方法之圖。 圖1 6係使用於多層結構基板之製造之液滴喷出裝置之模 式圖。 圖17(a)及(b)係液滴喷出裝 置之噴頭之模式圖 圖18係液滴喷出裝置之控制部之功能區塊圖 【主要元件符號說明】 D、Dl、D2 液滴 VI、V2 通略孔 1 多層結構基板 P1 絕緣圖案 5 基層 10 、 11 、 12 、 13 、 14 、 ^緣副圖案 15 、 16 、 17 、 18 、 19 12A 緣部 12B 内部 109158.doc -39- 1304377 ❿ 20A 電極 20B 導電布線 21A、21B、 21C、 21D 導電柱 22A 電極 23A 導電圖案 23B 導電圖案 23C、23D 導電柱 24A 導電柱 24D 導電柱 25 導電圖案 25A、25B 溢料面 27 導電圖案 37A、37B、 38A、 38B 柱形成區域 39 底層區域 40A、40B、 41A、 41B 端子 40、41 電子零件 42 電容器 43 LSI裸晶片 44 LSI裸晶片 46 LSI封裝體 47 連接器 100 液滴喷出裝置 118 噴嘴 109158.doc -40-

Claims (1)

1304377 十、申請專利範圍: 一種多層結構基板之製造方法,其係包含 以使電子零件之端子朝向上側之方式,將前述電子零 件配置於表面上之步驟;及 以填埋前述電子零件之厚度引起之階差的方式,將第丄 絕緣圖案設於前述表面上之第1噴墨步驟。
2請求項1之多層結構基板之製造方法,其中進一步包 以在前述端子上將通路孔倒角之方式,將第2絕緣圖案 設置在前述第1絕緣圖案上之第2噴墨步驟;及 一 在前述通路孔内設置導電柱之第3噴墨步驟。 如明求項1之多層結構基板之製造方法,其中進—步包 含: 在前述端子上設置導電柱之第2喷墨步驟;及 、匕圍削述導電柱之側面的方式,在前述第i絕緣圖案 • 上設置第2絕緣圖案之第3噴墨步驟。 /、 s求項2或3之多層結構基板之製造方法,其中進一步 包含: 以連接前料妹之方^,將導㈣案設置於前述第: 絕緣圖案上之第4噴墨步驟;及 以抵銷前述導電圖案之厚度引起之階差的方式,將第3 絕=圖案設於前述第2絕緣圖案上之第5喷墨步驟。 月长項1之多層結構基板之製造方法,其中進一步包 含: 109158.doc 1304377 、在則述端子上將通路孔倒角之方式,將第2絕緣圖案 設置2前述第丨絕緣圖案上之第2喷墨步驟;及 月』述為子上與前述第2絕緣圖案上形成導電圖案之 第3噴墨步驟。 6胃求項5之多層結構基被之製造方法,其中進-步包 7. 8. 9. 賴别述導電圖案之厚度引起之階差的方式,將第3 絕緣圖案設於前述第2絕緣圖案上之第4喷墨步驟。 一種多層結構基板之製造方法,其係包含: 使電子零件凸塊朝向上側之方式,將前述電子零件 配置於表面上之步驟; 一以覆蓋除了前述凸塊料之前述電子零件之方式,在 則述表面上設置第1絕緣圖案之第1噴墨步驟; Μ以包圍前述凸塊之側面之方式,在前述第"邑緣圖案上 设置第2絕緣圖案之第2喷墨步驟;及 以連接前述凸塊之方式垒 緣圖案上之第3喷墨步驟。圖案没置於前述第2絕 一種多層結構基板之製造方法,其係包含: 以使電子零件之端子接觸於導電圖案之表面的方式, 將前述電子零件設於前料電圖案上之步驟; 以至少填埋前述電子零件之厚度引起之階差的方式’ 设置絕緣圖案之喷墨步驟。 -種多層結構基板之製造方法,其係包含: 以使導電圖案接觸於位於表面上之電子零件之端子 109l58.doc 1304377
的方式,將前述導電圖案設於前述表面上之第1喷墨步 驟;及 以至少填埋前述電子零件之厚度引起之階差的方式, 將絕緣圖案設置於前述表面上之第2喷墨步驟。 109158.doc
TW095111376A 2005-04-01 2006-03-31 Method of manufacturing multi-layered substrate TWI304377B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2005105765A JP4207917B2 (ja) 2005-04-01 2005-04-01 多層構造基板の製造方法

Publications (2)

Publication Number Publication Date
TW200702189A TW200702189A (en) 2007-01-16
TWI304377B true TWI304377B (en) 2008-12-21

Family

ID=37031049

Family Applications (1)

Application Number Title Priority Date Filing Date
TW095111376A TWI304377B (en) 2005-04-01 2006-03-31 Method of manufacturing multi-layered substrate

Country Status (5)

Country Link
US (1) US20060240664A1 (zh)
JP (1) JP4207917B2 (zh)
KR (2) KR100798824B1 (zh)
CN (1) CN1842255A (zh)
TW (1) TWI304377B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI495570B (zh) * 2009-07-27 2015-08-11 Memjet Technology Ltd 具背側電連接之噴墨列印頭組件
TWI498058B (zh) * 2010-04-01 2015-08-21 Hon Hai Prec Ind Co Ltd 電路板及其製作方法

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7135405B2 (en) * 2004-08-04 2006-11-14 Hewlett-Packard Development Company, L.P. Method to form an interconnect
JP4888072B2 (ja) * 2006-11-16 2012-02-29 セイコーエプソン株式会社 電子基板の製造方法
JP4211842B2 (ja) 2006-11-16 2009-01-21 セイコーエプソン株式会社 電子基板の製造方法及び多層配線基板の製造方法
JP4888073B2 (ja) * 2006-11-16 2012-02-29 セイコーエプソン株式会社 電子基板の製造方法
WO2015194373A1 (ja) * 2014-06-18 2015-12-23 株式会社村田製作所 部品内蔵多層基板
WO2018138755A1 (ja) * 2017-01-24 2018-08-02 株式会社Fuji 回路形成方法、および回路形成装置
JP6677183B2 (ja) 2017-01-25 2020-04-08 オムロン株式会社 制御装置
CN110494853A (zh) * 2017-01-26 2019-11-22 维纳米技术公司 芯片嵌入式印刷电路板和制造方法
US11840032B2 (en) 2020-07-06 2023-12-12 Pratt & Whitney Canada Corp. Method of repairing a combustor liner of a gas turbine engine

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2685193B2 (ja) * 1987-12-17 1997-12-03 三井石油化学工業株式会社 ポリオレフィン製羽根車
JP2712091B2 (ja) * 1990-03-30 1998-02-10 株式会社東芝 印刷配線板の接続装置
JPH11163499A (ja) 1997-11-28 1999-06-18 Nitto Boseki Co Ltd プリント配線板の製造方法及びこの製造方法によるプリント配線板
JP4741045B2 (ja) * 1998-03-25 2011-08-03 セイコーエプソン株式会社 電気回路、その製造方法および電気回路製造装置
JP2003101245A (ja) * 2001-09-25 2003-04-04 Ind Technol Res Inst 積層回路の形成方法および形成装置
JP4042497B2 (ja) 2002-04-15 2008-02-06 セイコーエプソン株式会社 導電膜パターンの形成方法、配線基板、電子デバイス、電子機器、並びに非接触型カード媒体
JP2003318133A (ja) 2002-04-22 2003-11-07 Seiko Epson Corp 膜パターンの形成方法、膜パターン形成装置、導電膜配線、半導体チップの実装構造、半導体装置、発光装置、電気光学装置、電子機器、並びに非接触型カード媒体
JP4190269B2 (ja) * 2002-07-09 2008-12-03 新光電気工業株式会社 素子内蔵基板製造方法およびその装置
JP2004055965A (ja) * 2002-07-23 2004-02-19 Seiko Epson Corp 配線基板及び半導体装置並びにこれらの製造方法、回路基板並びに電子機器
GB0225202D0 (en) * 2002-10-30 2002-12-11 Hewlett Packard Co Electronic components
AU2003276290B2 (en) * 2002-11-04 2009-03-26 Kone Corporation Traction sheave elevator without counterweight
JP3801158B2 (ja) * 2002-11-19 2006-07-26 セイコーエプソン株式会社 多層配線基板の製造方法、多層配線基板、電子デバイス及び電子機器
JP4523299B2 (ja) * 2003-10-31 2010-08-11 学校法人早稲田大学 薄膜コンデンサの製造方法
US7459781B2 (en) * 2003-12-03 2008-12-02 Wen-Kun Yang Fan out type wafer level package structure and method of the same
TWI260079B (en) * 2004-09-01 2006-08-11 Phoenix Prec Technology Corp Micro-electronic package structure and method for fabricating the same
US7238602B2 (en) * 2004-10-26 2007-07-03 Advanced Chip Engineering Technology Inc. Chip-size package structure and method of the same

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI495570B (zh) * 2009-07-27 2015-08-11 Memjet Technology Ltd 具背側電連接之噴墨列印頭組件
TWI498058B (zh) * 2010-04-01 2015-08-21 Hon Hai Prec Ind Co Ltd 電路板及其製作方法

Also Published As

Publication number Publication date
CN1842255A (zh) 2006-10-04
KR20070080851A (ko) 2007-08-13
US20060240664A1 (en) 2006-10-26
JP4207917B2 (ja) 2009-01-14
KR100798824B1 (ko) 2008-01-28
TW200702189A (en) 2007-01-16
JP2006287008A (ja) 2006-10-19
KR20060105592A (ko) 2006-10-11
KR100835621B1 (ko) 2008-06-09

Similar Documents

Publication Publication Date Title
TWI304377B (en) Method of manufacturing multi-layered substrate
TWI272884B (en) Method for forming multi-layered structure, method for manufacturing wiring substrate, and method for manufacturing electronic apparatus
JP4059260B2 (ja) 多層構造形成方法、配線基板の製造方法、および電子機器の製造方法
TWI313922B (en) Device package structure, device packaging method, droplet ejection head, connector, and semiconductor device
KR100788445B1 (ko) 전자 기판의 제조 방법, 반도체 장치의 제조 방법, 및 전자기기의 제조 방법
TWI285070B (en) Multi-layered structure forming method, method of manufacturing wiring substrate, and method of manufacturing electronic apparatus
TWI317611B (en) Multilayered structure forming method
JP2004146694A (ja) 多層回路基板の製造方法およびそれにより製造される多層回路基板
JP4458075B2 (ja) 層形成方法、アクティブマトリクス基板の製造方法、および多層配線基板の製造方法
JP4506809B2 (ja) 多層構造形成方法、配線基板および電子機器の製造方法
JP4211842B2 (ja) 電子基板の製造方法及び多層配線基板の製造方法
JP4888073B2 (ja) 電子基板の製造方法
JP2015185738A (ja) 電子デバイスの製造方法及び製造装置
JP2008258376A (ja) 回路素子実装モジュールの製造方法、回路素子実装モジュールの製造装置および回路素子実装モジュール

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees