TWI299523B - Verfahren zur Herstellung eines Gate-Schichtenstapels fur ei-ne integrierte Schaltungsanordnung - Google Patents
Verfahren zur Herstellung eines Gate-Schichtenstapels fur ei-ne integrierte Schaltungsanordnung Download PDFInfo
- Publication number
- TWI299523B TWI299523B TW091123293A TW91123293A TWI299523B TW I299523 B TWI299523 B TW I299523B TW 091123293 A TW091123293 A TW 091123293A TW 91123293 A TW91123293 A TW 91123293A TW I299523 B TWI299523 B TW I299523B
- Authority
- TW
- Taiwan
- Prior art keywords
- layer
- gate
- sidewall
- gate layer
- oxide
- Prior art date
Links
- 239000010410 layer Substances 0.000 claims description 322
- 229910052721 tungsten Inorganic materials 0.000 claims description 43
- 239000010937 tungsten Substances 0.000 claims description 43
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 claims description 42
- 238000007254 oxidation reaction Methods 0.000 claims description 38
- 230000003647 oxidation Effects 0.000 claims description 37
- 239000004065 semiconductor Substances 0.000 claims description 29
- 238000000034 method Methods 0.000 claims description 28
- 230000004888 barrier function Effects 0.000 claims description 26
- 239000011241 protective layer Substances 0.000 claims description 26
- 239000000758 substrate Substances 0.000 claims description 24
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims description 19
- 229920005591 polysilicon Polymers 0.000 claims description 18
- 150000004767 nitrides Chemical class 0.000 claims description 13
- 238000000576 coating method Methods 0.000 claims description 11
- 239000011248 coating agent Substances 0.000 claims description 10
- 230000001681 protective effect Effects 0.000 claims description 9
- CPELXLSAUQHCOX-UHFFFAOYSA-N Hydrogen bromide Chemical compound Br CPELXLSAUQHCOX-UHFFFAOYSA-N 0.000 claims description 8
- 238000000151 deposition Methods 0.000 claims description 7
- 238000004519 manufacturing process Methods 0.000 claims description 5
- 125000006850 spacer group Chemical group 0.000 claims description 5
- 238000001312 dry etching Methods 0.000 claims description 4
- 229910000042 hydrogen bromide Inorganic materials 0.000 claims description 4
- 238000000465 moulding Methods 0.000 claims description 4
- FGUUSXIOTUKUDN-IBGZPJMESA-N C1(=CC=CC=C1)N1C2=C(NC([C@H](C1)NC=1OC(=NN=1)C1=CC=CC=C1)=O)C=CC=C2 Chemical compound C1(=CC=CC=C1)N1C2=C(NC([C@H](C1)NC=1OC(=NN=1)C1=CC=CC=C1)=O)C=CC=C2 FGUUSXIOTUKUDN-IBGZPJMESA-N 0.000 claims description 3
- GNFTZDOKVXKIBK-UHFFFAOYSA-N 3-(2-methoxyethoxy)benzohydrazide Chemical compound COCCOC1=CC=CC(C(=O)NN)=C1 GNFTZDOKVXKIBK-UHFFFAOYSA-N 0.000 claims description 2
- KJTLSVCANCCWHF-UHFFFAOYSA-N Ruthenium Chemical compound [Ru] KJTLSVCANCCWHF-UHFFFAOYSA-N 0.000 claims description 2
- 230000001590 oxidative effect Effects 0.000 claims description 2
- 229910052707 ruthenium Inorganic materials 0.000 claims description 2
- 238000002360 preparation method Methods 0.000 claims 1
- 238000001228 spectrum Methods 0.000 claims 1
- 238000005530 etching Methods 0.000 description 18
- 229910052732 germanium Inorganic materials 0.000 description 9
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 description 9
- 229910052751 metal Inorganic materials 0.000 description 7
- 239000002184 metal Substances 0.000 description 7
- 238000002955 isolation Methods 0.000 description 6
- WOCIAKWEIIZHES-UHFFFAOYSA-N ruthenium(iv) oxide Chemical compound O=[Ru]=O WOCIAKWEIIZHES-UHFFFAOYSA-N 0.000 description 6
- MZLGASXMSKOWSE-UHFFFAOYSA-N tantalum nitride Chemical compound [Ta]#N MZLGASXMSKOWSE-UHFFFAOYSA-N 0.000 description 6
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 5
- 239000001301 oxygen Substances 0.000 description 5
- 229910052760 oxygen Inorganic materials 0.000 description 5
- 229910000420 cerium oxide Inorganic materials 0.000 description 4
- 230000008021 deposition Effects 0.000 description 4
- 230000006870 function Effects 0.000 description 4
- BMMGVYCKOGBVEV-UHFFFAOYSA-N oxo(oxoceriooxy)cerium Chemical compound [Ce]=O.O=[Ce]=O BMMGVYCKOGBVEV-UHFFFAOYSA-N 0.000 description 4
- 230000015572 biosynthetic process Effects 0.000 description 3
- 238000006243 chemical reaction Methods 0.000 description 3
- 150000002500 ions Chemical class 0.000 description 3
- 238000003475 lamination Methods 0.000 description 3
- ZAMOUSCENKQFHK-UHFFFAOYSA-N Chlorine atom Chemical compound [Cl] ZAMOUSCENKQFHK-UHFFFAOYSA-N 0.000 description 2
- XEEYBQQBJWHFJM-UHFFFAOYSA-N Iron Chemical compound [Fe] XEEYBQQBJWHFJM-UHFFFAOYSA-N 0.000 description 2
- 239000000460 chlorine Substances 0.000 description 2
- 229910052801 chlorine Inorganic materials 0.000 description 2
- 238000002513 implantation Methods 0.000 description 2
- 239000012535 impurity Substances 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- QGLKJKCYBOYXKC-UHFFFAOYSA-N nonaoxidotritungsten Chemical compound O=[W]1(=O)O[W](=O)(=O)O[W](=O)(=O)O1 QGLKJKCYBOYXKC-UHFFFAOYSA-N 0.000 description 2
- 238000001020 plasma etching Methods 0.000 description 2
- 238000000926 separation method Methods 0.000 description 2
- 239000004575 stone Substances 0.000 description 2
- XSOKHXFFCGXDJZ-UHFFFAOYSA-N telluride(2-) Chemical compound [Te-2] XSOKHXFFCGXDJZ-UHFFFAOYSA-N 0.000 description 2
- 229910001930 tungsten oxide Inorganic materials 0.000 description 2
- WKBOTKDWSSQWDR-UHFFFAOYSA-N Bromine atom Chemical compound [Br] WKBOTKDWSSQWDR-UHFFFAOYSA-N 0.000 description 1
- XFXPMWWXUTWYJX-UHFFFAOYSA-N Cyanide Chemical compound N#[C-] XFXPMWWXUTWYJX-UHFFFAOYSA-N 0.000 description 1
- UFHFLCQGNIYNRP-UHFFFAOYSA-N Hydrogen Chemical compound [H][H] UFHFLCQGNIYNRP-UHFFFAOYSA-N 0.000 description 1
- 229910001347 Stellite Inorganic materials 0.000 description 1
- GDTBXPJZTBHREO-UHFFFAOYSA-N bromine Substances BrBr GDTBXPJZTBHREO-UHFFFAOYSA-N 0.000 description 1
- 229910052794 bromium Inorganic materials 0.000 description 1
- HPQRSQFZILKRDH-UHFFFAOYSA-M chloro(trimethyl)plumbane Chemical compound C[Pb](C)(C)Cl HPQRSQFZILKRDH-UHFFFAOYSA-M 0.000 description 1
- AHICWQREWHDHHF-UHFFFAOYSA-N chromium;cobalt;iron;manganese;methane;molybdenum;nickel;silicon;tungsten Chemical compound C.[Si].[Cr].[Mn].[Fe].[Co].[Ni].[Mo].[W] AHICWQREWHDHHF-UHFFFAOYSA-N 0.000 description 1
- 238000005253 cladding Methods 0.000 description 1
- 239000012459 cleaning agent Substances 0.000 description 1
- 150000001875 compounds Chemical class 0.000 description 1
- 238000005137 deposition process Methods 0.000 description 1
- 238000009792 diffusion process Methods 0.000 description 1
- 239000002019 doping agent Substances 0.000 description 1
- 230000008030 elimination Effects 0.000 description 1
- 238000003379 elimination reaction Methods 0.000 description 1
- 238000005538 encapsulation Methods 0.000 description 1
- MWRJCEDXZKNABM-UHFFFAOYSA-N germanium tungsten Chemical compound [Ge].[W] MWRJCEDXZKNABM-UHFFFAOYSA-N 0.000 description 1
- 229910000449 hafnium oxide Inorganic materials 0.000 description 1
- WIHZLLGSGQNAGK-UHFFFAOYSA-N hafnium(4+);oxygen(2-) Chemical compound [O-2].[O-2].[Hf+4] WIHZLLGSGQNAGK-UHFFFAOYSA-N 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- 239000001257 hydrogen Substances 0.000 description 1
- 229910052739 hydrogen Inorganic materials 0.000 description 1
- 238000005984 hydrogenation reaction Methods 0.000 description 1
- 230000001771 impaired effect Effects 0.000 description 1
- 229910052742 iron Inorganic materials 0.000 description 1
- 150000002739 metals Chemical class 0.000 description 1
- SIWVEOZUMHYXCS-UHFFFAOYSA-N oxo(oxoyttriooxy)yttrium Chemical compound O=[Y]O[Y]=O SIWVEOZUMHYXCS-UHFFFAOYSA-N 0.000 description 1
- 229920000642 polymer Polymers 0.000 description 1
- 230000000750 progressive effect Effects 0.000 description 1
- XGZGDYQRJKMWNM-UHFFFAOYSA-N tantalum tungsten Chemical compound [Ta][W][Ta] XGZGDYQRJKMWNM-UHFFFAOYSA-N 0.000 description 1
- -1 tungsten nitride Chemical class 0.000 description 1
- 238000009834 vaporization Methods 0.000 description 1
- 230000008016 vaporization Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/26—Bombardment with radiation
- H01L21/263—Bombardment with radiation with high-energy radiation
- H01L21/265—Bombardment with radiation with high-energy radiation producing ion implantation
- H01L21/26506—Bombardment with radiation with high-energy radiation producing ion implantation in group IV semiconductors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/26—Bombardment with radiation
- H01L21/263—Bombardment with radiation with high-energy radiation
- H01L21/265—Bombardment with radiation with high-energy radiation producing ion implantation
- H01L21/26586—Bombardment with radiation with high-energy radiation producing ion implantation characterised by the angle between the ion beam and the crystal planes or the main crystal surface
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/28—Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
- H01L21/28008—Making conductor-insulator-semiconductor electrodes
- H01L21/28017—Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
- H01L21/28026—Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor
- H01L21/28035—Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor the final conductor layer next to the insulator being silicon, e.g. polysilicon, with or without impurities
- H01L21/28044—Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor the final conductor layer next to the insulator being silicon, e.g. polysilicon, with or without impurities the conductor comprising at least another non-silicon conductive layer
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/28—Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
- H01L21/28008—Making conductor-insulator-semiconductor electrodes
- H01L21/28017—Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
- H01L21/28026—Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor
- H01L21/28114—Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor characterised by the sectional shape, e.g. T, inverted-T
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/28—Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
- H01L21/28008—Making conductor-insulator-semiconductor electrodes
- H01L21/28017—Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
- H01L21/28247—Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon passivation or protection of the electrode, e.g. using re-oxidation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/41—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
- H01L29/423—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
- H01L29/42312—Gate electrodes for field effect devices
- H01L29/42316—Gate electrodes for field effect devices for field-effect transistors
- H01L29/4232—Gate electrodes for field effect devices for field-effect transistors with insulated gate
- H01L29/42372—Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the conducting layer, e.g. the length, the sectional shape or the lay-out
- H01L29/42376—Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the conducting layer, e.g. the length, the sectional shape or the lay-out characterised by the length or the sectional shape
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/6656—Unipolar field-effect transistors with an insulated gate, i.e. MISFET using multiple spacer layers, e.g. multiple sidewall spacers
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- High Energy & Nuclear Physics (AREA)
- Toxicology (AREA)
- Health & Medical Sciences (AREA)
- Ceramic Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Semiconductor Memories (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Description
1299523 • ·⑴ 玖、發明說明 (發明說明應敘明:發_狀技術織、先前技術、巧、實施方式及圖式簡單說明) 本發明關係一種方法用於製造一積體電路結構的成型 閘極層疊,本方法具有下列步驟: a) 準備一半導體基板, b) 形成一閘極氧化物層於半導體基板上, Ο 沉積一下閘極層, d) >儿積一上閘極層具有比低閘極層較高的導電率, e) 至少成型上閘極層, f) ’儿積一保護層至少在成型上閘極層的側壁上用於形 側壁護膜, g) 進步成型閘極層疊至少直至到達閘極氧化物層。 本發明另外關係一積體電路結構具有一半導體基板及 其上配置-成型閘極層4,閘極層疊具有一下閘極層,配 置於半導體基板上閘極氧化物層的上面,& 一上閘極層具 有比低閘極層車交高的導電帛,成型閘極層疊具有側壁護 膜,至;覆蓋上閘極層的側壁,及其下邊配置在閘極氧化 層上方及離閘極氧化物層一距離。 在積體半導體電路的生|中,電晶體_般為m〇sfet , 係在一半導體基板上製造;為了形成該電晶體,一序列的 複數個層沉積在半導體基板的整個面積上及然後借助蝕 刻處理由微影遮罩曝光橫向成型。m〇SFet具有一問電極 於源電極之間植入半導體基板,該閘電極形成一層疊位在 基板上面閘極氧化物上方。閘極層疊具有一下閘極層,一 般由多晶矽組成,及一上閘極層,具有比多晶矽較高的導 -7- 1299523 _ • (2) . 電率及一般由秒化鶴組成。位於上閘極層上方一般有一護 膜層以於蝕刻處理中保護層疊的覆蓋區。為了字線型式成 型的層疊的導電率全部橫向增加七閘極層為必需。在 DRAMs (動態隨機‘存取記憶體)中,上閘極層係由矽化鎢製 成,不過,導電率增加有限。如果為邏輯電晶體的閘電極, 上閘極層的部份也由矽化多晶矽產生。不過,在半導體電 路的生產中,具有記憶體區及邏輯區兩區其中在記憶體區 的電晶體成對生產彼此相隔一小距離及具有一共有源/汲 電極,為了形成上閘極層基於處理工程理由不能再矽化多 晶碎。 所以,在積體電路的記憶體區中,通常有更多的電晶體 製造具有金屬鎢製成的上閘極層,具有比矽化鎢更高的導 電率。不過,鎢具有在溫度超過3 5 0 °C部份形成揮發性氧 化鎢甚至含有小量氧的缺點。另外,有一危險含鎢化合物 在含氫大氣中蒸發溫度低於700 °C。結果,由鎢製成的上 閘極層產生反應及閘電極的導電率受損。鎢氧化危險特別 存在於蝕刻之後,即是閘極層疊的橫向成型,多晶矽製成 的下層的側壁在含氧大氣中氧化以便結合離子或其他滲 入多晶矽的雜質及因而確保閘電極的品質。 同時,因為側壁氧化,在由閘極結構覆蓋區域之間的半 導體基板上形成二氧化矽層,或仍繼續加強。這些二氧化 矽製成的區域同樣用來防止漏電流發生。氧化處理完成 後,由成型閘極層疊產生的隔離層由一適合的氮化物層覆 蓋然後在垂直基板表面方向作各向異性蝕刻及只在閘極 1299523 _ ‘ (3) . \ / ———ΗΒΒΒΒΒΒΒΒΒΕΙΒΙΙΜ, 層疊的側壁上保留。結果,閘電極,其上閘極層已由護膜 層保護,橫向也受到保護。. 在側壁氧化期間.隔離層尚未形成。如果上閘極層由鎢組 成,在氧化期間鎢受侵蝕,閘電極變為不能用。 US 6,107,171說明一種方法用於製造一成型的閘極層疊 其中兩不同保護層覆蓋在各側壁上。内保護層於側壁氧化 期間用來防止鎢氧化。外保護層執行隔離功能,在源及汲 電極植入之前,作為確保於植入電極及閘電極下方通道區 之間一充分橫向距離。内保護層用來防止鎢製成的上閘極 層氧化,但同時多晶矽製成的下閘極層的側壁氧化必然發 生。所以在上述方法首先只蝕刻上閘極層(與一護膜層及 一薄中間層一起)及然後貼上第一内保護層並成型以形成 第一側壁護膜。多晶矽製成的下閘極層接著成型,護膜層 及第一隔離層作為蝕刻遮罩。多晶矽側壁氧化期間隔離層 圍繞含鎢上閘極層及同時保護鎢製上層的側壁。 本設計的方法具有缺點,根據氧化處理的期間及第一隔 離層的寬度,·無法達到可靠的抗鎢氧化保護。如果側壁氧 化導致氧化物層從内向面伸入多晶矽超過鎢層側壁護膜 的内面,則形成的二氧化矽達到鎢製上閘極層的底邊。既 使一氮化嫣製的一中間層’例如’也位於本閘極層的下 面,中間層一般用來防止鎢沉積期間與多晶矽起化學反 應,而鎢仍可能氧化。這是因為在後者的步驟中需要增加 溫度,由氮化鎢層上的鎢層疊產生一主要由鎢製成的共同 層其矽化物成分繼續從底部至頂部減少。這層在其下邊也 -9- 1299523 _ ' .(4) * 大部份含有鎢,如果側壁氧化物到達,鎢便從下面曝露而 氧化。 所以,為了防止此一氧化,鎢側壁護膜的尺寸必須很 寬,或只容許氧化反應在極短的期間内完成。不過,這表 示位於離側壁較大距離的雜質及離子不再游離結合及流 入半導體基板的漏電流無法可靠防止。 本發明的目標為可靠防止上閘極的導電率受損而不損 失下閘極層的側壁保護。 關於本方法,達成本目標其中,在步驟e)及f)之間,下 閘極層在其層厚度的上部成型及,在步驟〇,在其層厚度 的上部覆蓋保護層,及在步驟g),只成型下閘極層的層厚 度的下部。 根據本發明,下閘極層蝕刻分成兩處理步驟,其中下閘 極層在各情況中只在其層厚度的一部份區域成型,及產生 保護層如側壁護膜的處理步驟係在兩部份步驟之間插 入。結果,形成的側壁護膜既在不高於也不低於下閘極層 處結束,即位於其中。結果,既使在一相當長的氧化期間, 低於側壁護膜形成的氧化物達不到上閘極層。 在成型步驟e)中,蝕刻上閘極層及下閘極層的上部份厚 度,如果有,也蝕刻位於最上面的一中間阻擋層及一氮化 物製成的護膜層。然後,閘電極向下成型至下閘極層的一 下部份及閘極氧化物層。然後,積體電路結構覆蓋,例如, 一由氮化矽製成的薄又合適的保護層。以後的各向異性蝕 刻操作消除保護層,已成型在閘電極側壁上的保護層除 -10- 1299523 _Ί ‘ · (5) 1^^^ 外。根據本發明的方法,形成的側壁護膜延伸至一高度低 於上閘極層的底邊或,如有,低於阻擋層的底邊。側壁護 膜到達多晶矽製成的下閘極層。如果以後,進行成型剩餘 的閘極層疊,也成型下閘極層的層厚度的下部份區域,然 後,只有在形成的側壁護膜下面的高度區的側面變為可 及。所以,如果側壁氧化,只有多晶矽層的下區轉變成二 氧化矽並向多晶矽生長(並向外至大約相同的範圍)。 根據本發明的方法二氧化矽生長進入多晶矽不會達到 上閘極層或阻擋層的底邊,因為這些額外被消除至少達多 晶矽層的上部份厚度與生長氧化矽的高度差。結果,可靠 防止含鎢上閘電極氧化既使二氧化矽及多晶矽之間周圍 的橫向傳播超過側壁護膜的層厚。並不需要縮短側壁的氧 化期間。 較理想為,在步驟e)後,上閘極層成型用的蝕刻劑更換 為下閘極層成型用的姓刻劑,如此下閘極在其層厚度的上 部成型。如果是藉助RIE(反應離子蝕刻)方法各向異性乾 蝕刻,雖然蝕刻可在相同蝕刻箱内完成,停止注入上閘極 層成型用的蝕刻劑並注入下閘極層成型用的其他取代蝕 刻劑。結果這種方法的差異只是延長蝕刻處理的期間,例 如上閘極層蝕刻,便被認為是超蝕刻及只用來確保完全消 除上閘極層。 較理想為,閘極層疊利用乾蝕刻成型,及在步驟e)之後, 蝕刻劑氯更換成溴化氫。‘適合結合氧根據多晶矽用於選 擇性蝕刻氮化物及金屬或金屬矽化物層,其中後者可用溴 -11 - 1299523 _ ' (6)
、 J fBHSSE5SSi@BBEBBKB8B3HB9S 化氫(HBr)蝕刻。 較理想為,在步驟h),下閘極層的側壁在側壁護膜的下 邊下面氧化。結果.,側壁氧化物形成達保護層下邊的高 度,以便形成在下閘極層的下部份厚度上面的側壁護膜, 如只在閘極氧化物層的附近。因為根據本發明的方法中不 會發生鎢氧化,氧化處理時間可以較久足以製造一具有所 需的厚度的側壁氧化物。即使有部份侧壁氧化物在閘極層 疊兩側上的保護層的相對内面之間朝上閘極層方向生 長,保護層伸入下閘極層防止鎢或矽化鎢與氧接觸。 較理想為,步驟d)及e)之間,沉積一護膜層及在步驟f), 沉積保護層具有厚度小於1 〇 nm。已知使用含氮化物護膜 層具有一厚度相當或大於上或下閘極層。不過,根據本發 明的保護層係向下延長進 > 下閘極層,保護層本身可沉積 較薄,例如,比1 〇或甚至5 nm還薄。在表面上,在保護層 消耗完以後,充分厚的護膜層在下閘極層的剩餘成型菁間 保護閘極層疊。同時,很薄保護層可靠地完成其作為氧化 保護的功能因為進入下閘極層達到充分的深度。不論其厚 度,保護上閘極層不只抵抗氧化,也要抵抗因為使用清潔 劑或蝕刻劑使已沉積及深蝕刻聚合物產生變化。 較理想為,.在步驟h)之後,在側壁護膜及氧化物層以外 產生隔離層。這些隔離層以傳統方式產生超過整個閘極層 疊的高度,特別是無邊界接觸設計的記憶體電晶體成對結 構的情況,於後續源/汲極接觸蝕刻期間用來保護閘極層 疊。 -12-
1299523 本發明的目標係根據上述積體電路結構達成,其中側壁 護膜覆蓋下閘極層的側壁的該層層厚度的上部份,及其中 側壁護膜的下邊位於閘極氧化物層上方一高度相當於下 閘極層的層厚度剩餘的下部份,氧化物於橫方向伸入下閘 極層更深超過側壁護膜内面,及氧化物伸入下閘極層更深 超過側壁護膜的内面一距離小於下閘極層的層厚度的上 部份。 一傳統電路結構具有閘極層疊,該層疊具有的側壁護膜 不會伸長超過所有閘極層,側壁護膜的下邊位於閘極氧化 物層上方的一距離較準確等於下閘極層的厚度。結果,在 氧化中整個下閘極層的侧壁不遮蓋並氧化。在下閘極層的 上面,氧化物會從表面生長進入多晶石夕,及在生長超過覆 蓋側壁護膜層的層厚度之後,最後到達含鎢上閘極層或阻 擋層的底邊。從此,鎢被氧化及閘電極被破壞。 所以,根據本發明,側壁護膜額外遮蓋下閘極層的上部 份,致使從閘極氧化物層起側壁護膜的下邊被消除一距離 小於下閘極層的層厚度。如果積體電路結構的閘電極以這 種方法形成,便可確保對閘電極的導電率極為重要的上閘 極層不受氧化損壞,同時,下閘極層側壁附近的離質可靠 結合成一氧化物環境及分離固定。這種方法形成的閘電極 的功能完全滿意。 下閘極層的側壁氧化形成一氧化物層於+側壁護膜的下 面。根據本發明,提供的氧化物於橫方向仲入下閘極層更 深超過側壁護膜的内面。对以,左邊及右邊側壁氧化物的 -13- 1299523 相對内面之間的距離也可小於左邊及右邊側壁護膜的相 對内面之間的距離。側壁氧化物及上閘極層之間的高度 差,該達成的高度差經過側壁護膜延長伸入下閘極層、上 閘極層及一可能的阻擋層,永不氧化。 根據本發明,較具體,產生的氧化物更深伸入下閘極層 超過側壁護膜的内面一距離小於下閘極層的層厚度的上 部份。根據本具體實施例,’因幾何理由完全排除上閘極層 的氧化。即使假設側壁氧化物生長,在超過位於上面的側 壁護膜的厚度後,向上生長的速率與向内生長一樣,側壁 氧化物的厚度太小完全不能到達上閘極層的底邊及形成 氧化鎢。 在閘極氧化物層上面的側壁護膜的下邊的高度較理想 為下閘極層的層厚度的10及90%之間。較具體地,較理想 閘極氧化物層上面的下邊高度至少小於下閘極層的層厚 度1 0 nm。這種具體實施例容許高導電率的閘極層疊既使 是非常厚的側壁氧化物。 較理想為,下閘極層主要由多晶矽組成及上閘極層主要 由鶴組成。側壁護膜較理想由氮化物,特別由氮化石夕組成。 較理想為,閘極層疊具有一薄阻擋層位於上及下閘極層 之間,阻擋層的側壁同樣由側壁護膜層遮蓋。這種阻擋層 一般由氮化嫣,氮化鈇或氮化組組成及在多晶石夕上面沉積 鎢期間,防止兩金屬間的化學反應。 成型極層疊較理想形成電晶體的閘電極,較理想為揮發 半導體記憶體的一記憶體電晶體。因此,積體電路結構較 -14-
1299523 (9) 理想為一 DRAM或eDRAM (埋入動態隨機存取記憶體)。 以下本發明的說明參考圖1至9,其中: 圖1至6顯示由根據本發明的方法製造的一電路結構於 的不同的製造階段, 圖7顯示一傳統電路結構, 圖8顯示根據本發明的一電路結構,及 圖9顯示一 DRAM具有根據本發明的電路結構。 本發明係根據一電路結構一般包括一半導體基板及位 於其上的一成型閘極層疊專閘極氧化物。以下說明製造一 閘極層疊的方法。 在半導體基板上如圖1所示的最底層,半導體基板具有 一閘極氧化物層2由氧化其上部面積,然後沉積圖1所示的 層3至6。首先沉積一下閘择層3,一般由多晶石夕組成。在 沉積上閘極層5之前沉積一薄阻擋層4於其上。以下步驟需 要提高溫度,阻擋層4用來防止矽從多晶矽製的下閘極層 擴散進入由金屬如鎢製成的上閘極層及防止在沉積上閘 極層5時與下閘極層3的材料發生化學反應。在沉積鎢作為 上閘極層5時,使用阻擋層4。上閘極層5用來增加半導體 基板上橫向字線型式的閘極層疊的電傳導率。如果不使用 鎢,層5由一金屬或至少一矽化金屬形成。一護膜層6由氮 化矽製成,例如沉積在上閘極層5的上面,及在後續蝕刻 處理中保護下面層。 該種蝕刻處理用來成型層疊1 〇,該層疊最初沉積在半導 體基板1的整個面積上,氮化物層6沉積在最上面作為下面 -15-
1299523 .,· (ίο) 層的蝕刻遮罩。如果上閘極層5不含鎢,閘電極的成型便 以傳統方法於一個步驟完成。 根據本發明如圖2所示的結果,閘極層疊1 0最初只部份 成型。本部份成型分為一第一成型步驟,其中一護膜層6、 上閘極層5及阻擋層4借助各向異性乾蝕刻方法,使用一第 一蝕刻劑2 1,例如氯(參考符號2 1 ),於期間11成型。接著, 於第二期間12借助不同的第二蝕刻劑2 2,例如溴化氫蝕刻 下閘極層3。根據本發明,使用ΗΒι*蝕刻下閘極層首先只到 一第一蝕刻深度d2,為下閘極層3的厚度的一部份。結果, 閘極層疊1 0成型至約下閘極層3的高度的中間,如圖2所 示。剩餘厚度d 1位於下面,其中下閘極層3仍在半導體基 板1的整個面積上,接著並·未成型,根據本發明,只等其 他生產側壁護膜的另外步驟過後。 為此,如圖3所示,沉積一氮化物層7在所製造的電路結 構上面。沉積處理為適合及各向同性及主要用一連續保護 層7覆蓋在上閘極層5的側壁8上。 氮化物層7,如圖4所示的結果,與下閘極層3的剩餘厚 度一起蝕刻直到至少達到閘極氧化物層2。較理想。閘極 氧化物層2也額外蝕刻至少超過其厚度的部份,相當於一 般延長的蝕刻期間(超蝕刻),藉以成型一層,例如下閘極 層3,也在半導體表面步驟中可靠消除。 保護層7及剩餘下閘極層的蝕刻在一分開的期間t3内借 助相同蝕刻劑2 2完成,該蝕刻劑己經用來蝕刻下閘極層3 的第一部份厚度。這種蝕刻方法形成的結構於圖4顯示。
1299523 其高度成型閘極層疊1 〇的側壁上具有一側壁護膜9超過的 部份在期間11及t2己經成型,該側壁護膜與一隔離層相 似,橫向覆蓋上閘極層5的護膜層6、阻擋層4及下閘極層3 的層厚的上部份d2的側壁及保護抵抗外部影響。 下閘極層3的側壁1 1未覆蓋在側壁護膜9的下邊1 2下 面,離閘極氧化物層2 —距離在配置在剩餘厚度d 1的閘極 層疊1 0的下面。 然後,根據圖5,在提高溫度的含氧大氣中完成氧化步 驟,其間下閘極層3的側壁尚未覆蓋,經氧化並成為二氧 化矽。同時,氧化物層2在閘極層疊1 5之外橫向加強(圖5 未顯示)。如果下閘極層5由鎢組成,側壁護膜9由氮化物, 例如,為了氧化中保護鎢層的需要。如圖5所示,後層由 阻擋層4隔離氧化物區域1 3及部份側壁護膜仍在該層下面 額外伸長,致使經過下閘極層3氧化也不會發生。 最後,閘極層疊1 〇成型完成及由氧化處理額外覆蓋一隔 離層20,如圖6所示。本層20同樣由氮化矽組成及具有功 能確保在源/汲電極移植時,於注入摻染劑及閘極層疊下 面的通道區之間一充分橫向距離。 圖7顯示一積體電路結構的一傳統閘極層疊1 0,該層疊 具有一側壁護膜9在上閘極層5、覆蓋層6及阻擋層4的側壁 8上面,側壁護膜在其下邊12終止與阻擋層4的一下邊齊 平。側壁護膜9由一適當沉積層製成在覆膜層6,上閘極層 及阻擋層4蝕刻後直接沉積。結果,形成的氮化物層9的下 邊1 2位於多晶矽製成下閘極層3的上面。 * -17- 1299523 r___ .· (12) 多晶矽層3的側壁1 1覆蓋一氧化物層1 3伸長到下閘極層 3的整個高度。氧化物1 3在下閘極層3及部份多晶矽層2成 型完成後直接生長.。氧化物1 3,即二氧化矽,由多晶矽層 3氧化形成,具有比覆蓋在上層側壁的側壁護膜9較大的寬 % 度。較具體地,氧化物1 3從側面向内伸長更深,即到達閘 . 極層疊1 0的中心。如此造成氧化物層1 3重疊及與石夕化鐵組 成的阻擋層4接觸,在加熱處理中,熔化上面鎢製的上閘 極層5以形成一均勻鎢層具有可變的矽化物比例。因為層4 的下邊及氧化物13上面重疊區之間的接觸點,在根據圖5 — 步驟的氧化處理期間,發生鎢氧化及因而產生不能控制的 上閘極層的導電率減少。 反之,圖8顯示根據本發明的一電路結構的成型閘極層 疊。側壁護膜9在阻擋層4的下邊下面額外伸長超過下閘極 層3的下層厚度d的部份區d2。在下閘極層3的上部份區dl 成型完成之前不會產生護膜。結果,側壁氧化物層1 3只在 多晶矽層3的層厚度d的下部份區d 1形成。結果,阻擋層4 及側壁氧化物層1 3由一具有厚度d2的下閘極層3的材料製® 成層隔離。如圖8所示,既使是長氧化處理其間側壁氧化 ’ 物生長更深超過側壁護膜9的内面8朝向下閘極層3的中 / 心,含鎢層4、5不接觸側壁氧化物1 3,結果,閘電極不會 發生鎢氧化。較具體地,寸以發現氧化物1 3伸長更深入下 閘極層3超過側壁護膜9的内面8 —距離X,而X小於下閘極 層3的層厚度d的上部份d2。由側壁氧化物1 3上面的側壁護 膜9包圍的下閘極層高度大於側壁氧化物1 3及側壁護膜9 -18- 1299523 (12) 的橫向尺寸之間的差。所以,即使從側壁護膜9的下邊1 2 的内面,層4、5不會發生氧化,氧化物13以相同生長率各 方向擴散,特別包括向上。結果,閘電極未損壞。 圖9顯示一半導體記憶體40,為一 DRAM或一埋入 DRAM,其記憶體面積具有一電晶體30包括根據本發明的 電路結構。電晶體3 0具有成型閘極層疊1 0之外橫向的源及 汲極移植S、’ D,其間在適當電壓下,直接在閘極層疊1 0 下面的閘極氧化物層2的下面的半導體基板1形成一通 道。配置在閘極層疊1 0的上區的側壁護膜9具有一寬度, 較理想為3及1 5 nm之間,結果變成特別薄。這只是可能, 因為側壁護膜9也伸長至阻擋層4或上閘極層5的下邊之下 一相當距離d 1。側壁護膜9下面的側壁氧化物1 3較理想具 有厚度在5及2 0 nm之間。側壁護膜9之外的隔離層2 0及側 壁氧化物1 3 —般都較厚。電晶體電極的電接觸相當於先前 技藝並不在圖9中顯示。 借助本發明,用來防止漏電流進入矽基板及分離結合下 閘極層3的側壁内離子的側壁氧化可以比傳統用更長的時 間完成。理由為,因為側壁氧化物1 3及最底部的含鎢閘極 層4或5之間高度偏差,既使延長氧化期間最底部的含鎢閘 極層及側壁氧化物層的層邊界彼此不相配,即如延長側壁 氧化物生長進入下閘極層3。 本發明排除需要發展在某種情況下可能使用的選擇性 氧化方法,只根據含鎢閘極層4,5便能選擇性蝕刻下閘極 層3。上閘極層5及阻擋層4的包封也到達下閘極層3的上部 -19- 1299523 _ .(14) 份高度防止鶴的初步氧化。 圖式代表符號說明 1 半導體基板.. 2 閘極氧化物 3 下閘極層 4 阻擋層 5 上閘極層 6 護膜層 7 側壁護膜的適合層 8 閘極層疊的上側壁 9 側壁護膜 10 閘極層疊 11 閘極層.疊的下側壁 12 側壁護膜的下邊 . 13 側壁氧化物 20 間隔層 2 1 第一蝕刻劑 22 第二蝕刻劑 30 電晶體(MOSFET) 40 半導體記憶體 -20-
Claims (1)
- 1299523 第Q91123293號專利申請案 中文申請專利範圍替換本(93年4月) 拾、申讀專利範圍 1. 一種用於積體電路結構之閘極層疊製造方法,該方法具 有下列步驟: a) 準備一半導體基板(1), b) 形成一閘極氧化物層(2)於半導體基板(1)上面, c) 沉積一下閘極層(3 ), d) 沉積一上閘極層(5)具有比下閘極層(3)—較高的導 電率, e) 至少成型上閘極層(5), f) 沉積一保護層(7)至少在成型上閘極層(5)的側壁(8) 上面用於形成側壁護膜(9), g) 進一步成型閘極層疊(1 〇)至少直到達到閘極氧化物 層(2), h) 氧化下閘極層(3)之側壁(11)以便在側壁護膜(9)之下 邊(12)之下形成一氧化物(13), 其中在步驟e)及f)之間,下閘極層(3)的層厚(d)的上部 (d2)已成型,及在步驟f),於其層厚(d)的上部(d2)覆蓋保 護層(7), 其中在步驟g),只成型下閘極層(3)層厚的下部(dl), 及其中在步驟h)進行氧化側壁(11),致使氧化物(13)在橫 向上更深地延伸入下閘極層(3 )並超過側壁護膜(9)之内 側一距離,該距離小於下閘極層(3)之層厚度(d)之上部份 (d2) 〇 2.如申請專利範圍第1項之方法,其特徵為在步驟e)後,成 1299523 .‘申諱夸界'範团’續貪V 、兮 、、* s *、、、、·、二,·*%<>、、·〆二:一; =上閘極層(5)用的蝕刻劑(21)更換為蝕刻劑(22)用於成 1下閘極層(3),使用該蝕刻劑成型下閘極層㈠)層厚(d) 的上部(d 1)。 申明專利範圍第2項之方法,其特徵為利用乾蝕刻成型 閘極層受(1〇) ’及其中’在步驟幻之後,確虫刻劑氣⑺)更 換成溴化氫(22)。 申明專利範圍第丨、2或3項之方法,其特徵為步驟d)及 〇之間沉積一護膜層(6)及,在步驟f),沉積具有一厚度 小於1 0 nm的保護層(7)。 申π專利範圍第1、2或3項之方法,其特徵為在步驟h) 之後,側壁濩膜(9)及氧化物(13)以外產生間隔層(20)。 種積體電路結構,其具有一半導體基板(1)及一成型閘 極層豎(10)配置其上,閘極層疊(1〇)具有一下閘極層(3) 置於半導體基板(1)上面的一閘極氧化物層上面,及一 上閘極層(5)具有比下閘極層(3)較高的導電率,成型的閘 極層疊(1 0)具有側壁護膜(9 ),覆蓋至少上閘極層(5 )的側 壁(8)及其下邊(I2)位於閘極氧化物層(15)的上面及離閘 極氧化物層(2)一距離’ 其特徵為側壁護膜(9)覆蓋下閘極層(3)的層厚度(d)側 壁的上部(d2) ’ 側壁護膜(9)的下邊(1 2)位於閘極氧化物層(2)上面的一 高度相當於下問極層(3)的層厚度(d)的剩餘下部(dl) ’ 以及 氧化下閘極層(3)之側壁(11)以便在側壁護膜(9)之下形 申譜專承1¾園磧頁v 1299523 成一氧化物(1 3 ),氧化物(1 3 )在橫向上更深地延伸入下閘 極層(3 )並超過側壁護膜(9)之内側一距離,該距離小於下 閘極層(3)之層厚度(d)之上部份(d2)。 7. 如申請專利範圍第6項之電路結構,其特徵為側壁護膜 (9 )的下邊(1 2 )高度高於閘極氧化物層1 0及9 0 %之間的下 閘極層(3 )的層厚度(d)。 8. 如申請專利範圍第6項之電路結構,其特徵為側壁護膜 (9)的下邊(12)高度高於閘極氧化物層(2)至少小於下閘 極層(3)的層厚度(d)10 nm。 9. 如申請專利範圍第6、7或8項之電路結構,其特徵為下閘 極層(3 )基本上由多晶矽組成,而上閘極層(5 )基本上由鎢 組成。 1 0.如申請專利範圍第6、7或8項之電路結構,其特徵為側壁 護膜(9)為一氮化物組成。 1 1 .如申請專利範圍第6、7或8項之電路結構,其特徵為閘極 層疊(10)具有一薄阻擋層(4)位於上(5)及下閘極層(3)之 間,該阻擋層的側壁同樣由側壁護膜(9)覆蓋。 1 2.如申請專利範圍第6、7或8項之電路結構,其特徵為閘極 層疊(10)形成一電晶體(30)的閘電極,較理想地為一揮發 半導體記憶體(40)的一記憶體電晶體(30)。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE10153619A DE10153619B4 (de) | 2001-10-31 | 2001-10-31 | Verfahren zur Herstellung eines Gate-Schichtenstapels für eine integrierte Schaltungsanordnung und integrierte Schaltungsanordnung |
Publications (1)
Publication Number | Publication Date |
---|---|
TWI299523B true TWI299523B (en) | 2008-08-01 |
Family
ID=7704264
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW091123293A TWI299523B (en) | 2001-10-31 | 2002-10-09 | Verfahren zur Herstellung eines Gate-Schichtenstapels fur ei-ne integrierte Schaltungsanordnung |
Country Status (4)
Country | Link |
---|---|
US (1) | US20030082862A1 (zh) |
KR (1) | KR100491484B1 (zh) |
DE (1) | DE10153619B4 (zh) |
TW (1) | TWI299523B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI506681B (zh) * | 2009-10-19 | 2015-11-01 | Samsung Electronics Co Ltd | 製造半導體裝置之方法 |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100639220B1 (ko) * | 2005-12-01 | 2006-11-01 | 주식회사 하이닉스반도체 | 반도체 소자 및 그의 제조방법 |
WO2008019111A2 (en) * | 2006-08-03 | 2008-02-14 | Great Lakes Chemical Corporation | Telomer compositions and production processes |
KR100906642B1 (ko) * | 2006-09-29 | 2009-07-07 | 주식회사 하이닉스반도체 | 반도체 소자의 게이트전극 제조방법 |
KR100954107B1 (ko) * | 2006-12-27 | 2010-04-23 | 주식회사 하이닉스반도체 | 반도체 소자의 제조방법 |
KR100854897B1 (ko) * | 2006-12-28 | 2008-08-28 | 주식회사 하이닉스반도체 | 반도체 소자의 게이트 형성 방법 |
KR101109572B1 (ko) * | 2007-08-20 | 2012-01-31 | 홍성만 | 테이프 자동 절단기의 절단테이프 인출 도움장치 |
CN102376715B (zh) * | 2010-08-11 | 2014-03-12 | 中国科学院微电子研究所 | 一种无电容型动态随机访问存储器结构及其制备方法 |
JP5933953B2 (ja) * | 2011-10-06 | 2016-06-15 | キヤノン株式会社 | 半導体装置の製造方法 |
CN103681290B (zh) * | 2012-09-26 | 2016-08-03 | 中芯国际集成电路制造(上海)有限公司 | 硅化物的形成方法 |
FR3046876B1 (fr) * | 2016-01-19 | 2018-12-14 | Commissariat A L'energie Atomique Et Aux Energies Alternatives | Consommation du canal d'un transistor par oxydation sacrificielle |
KR20180129387A (ko) * | 2017-05-26 | 2018-12-05 | 에스케이하이닉스 주식회사 | 반도체장치 및 그 제조 방법 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5610430A (en) * | 1994-06-27 | 1997-03-11 | Matsushita Electric Industrial Co., Ltd. | Semiconductor device having reduced gate overlapping capacitance |
US5796151A (en) * | 1996-12-19 | 1998-08-18 | Texas Instruments Incorporated | Semiconductor stack having a dielectric sidewall for prevention of oxidation of tungsten in tungsten capped poly-silicon gate electrodes |
US5925918A (en) * | 1997-07-30 | 1999-07-20 | Micron, Technology, Inc. | Gate stack with improved sidewall integrity |
US6573132B1 (en) * | 1999-03-25 | 2003-06-03 | Matsushita Electric Industrial Co., Ltd. | Method for fabricating a semiconductor device having contacts self-aligned with a gate electrode thereof |
US6346734B2 (en) * | 1999-06-04 | 2002-02-12 | International Business Machines Corporation | Modified gate conductor processing for poly length control in high density DRAMS |
KR20010008591A (ko) * | 1999-07-02 | 2001-02-05 | 김영환 | 반도체장치의 게이트전극 제조방법 |
US6198144B1 (en) * | 1999-08-18 | 2001-03-06 | Micron Technology, Inc. | Passivation of sidewalls of a word line stack |
-
2001
- 2001-10-31 DE DE10153619A patent/DE10153619B4/de not_active Expired - Fee Related
-
2002
- 2002-10-09 TW TW091123293A patent/TWI299523B/zh not_active IP Right Cessation
- 2002-10-30 KR KR10-2002-0066608A patent/KR100491484B1/ko not_active IP Right Cessation
- 2002-10-31 US US10/284,777 patent/US20030082862A1/en not_active Abandoned
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI506681B (zh) * | 2009-10-19 | 2015-11-01 | Samsung Electronics Co Ltd | 製造半導體裝置之方法 |
Also Published As
Publication number | Publication date |
---|---|
KR100491484B1 (ko) | 2005-05-27 |
US20030082862A1 (en) | 2003-05-01 |
KR20030036061A (ko) | 2003-05-09 |
DE10153619B4 (de) | 2004-07-29 |
DE10153619A1 (de) | 2003-05-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10644118B2 (en) | Self-aligned contact for trench power MOSFET | |
JP5466816B2 (ja) | 縦型mosトランジスタの製造方法 | |
US8164138B2 (en) | Recessed channel transistor | |
US9257433B2 (en) | Structure and method of forming enhanced array device isolation for implanted plate EDRAM | |
TWI299523B (en) | Verfahren zur Herstellung eines Gate-Schichtenstapels fur ei-ne integrierte Schaltungsanordnung | |
JP2008166802A (ja) | チャンネル膜を有する半導体装置の製造方法 | |
US7091549B2 (en) | Programmable memory devices supported by semiconductor substrates | |
US20020063299A1 (en) | Semiconductor device and manufacturing method | |
JPH11111710A (ja) | 半導体装置およびその製造方法 | |
KR20030084563A (ko) | 향상된 게이트 산화 완결성 구조를 갖는 반도체 트랜치디바이스 | |
JP2006261161A (ja) | 半導体装置の製造方法 | |
TW201133641A (en) | Method for forming a thick bottom oxide (TBO) in a trench MOSFET | |
US6846744B1 (en) | Method of fabricating a bottle shaped deep trench for trench capacitor DRAM devices | |
US7888234B2 (en) | Method for manufacturing a semiconductor body with a trench and semiconductor body with a trench | |
US20100258904A1 (en) | Bottle-shaped trench capacitor with enhanced capacitance | |
JP2010056552A (ja) | 半導体素子およびその製造方法 | |
JP4694769B2 (ja) | 半導体装置の製造方法 | |
TW200841420A (en) | Process flow of dynamic random access memory | |
US10879071B2 (en) | Methods of forming assemblies including semiconductor material with heavily-doped and lightly-doped regions | |
JP2006114835A (ja) | 半導体装置及びその製造方法 | |
US6559002B1 (en) | Rough oxide hard mask for DT surface area enhancement for DT DRAM | |
TW200845390A (en) | Semiconductor structure including stepped source/drain region | |
TW200903654A (en) | Method of forming a gate oxide layer | |
US7157349B2 (en) | Method of manufacturing a semiconductor device with field isolation regions consisting of grooves filled with isolation material | |
TW200410317A (en) | Semiconductor device and method of manufacturing the same |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees |