TWI283408B - Circuit and method for controlling boosting voltage - Google Patents

Circuit and method for controlling boosting voltage Download PDF

Info

Publication number
TWI283408B
TWI283408B TW94112672A TW94112672A TWI283408B TW I283408 B TWI283408 B TW I283408B TW 94112672 A TW94112672 A TW 94112672A TW 94112672 A TW94112672 A TW 94112672A TW I283408 B TWI283408 B TW I283408B
Authority
TW
Taiwan
Prior art keywords
voltage
signal
memory
circuit
memory device
Prior art date
Application number
TW94112672A
Other languages
English (en)
Other versions
TW200540874A (en
Inventor
Myoung-Kyu Seo
Hyo-Sang Lee
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from KR1020040034286A external-priority patent/KR100699824B1/ko
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of TW200540874A publication Critical patent/TW200540874A/zh
Application granted granted Critical
Publication of TWI283408B publication Critical patent/TWI283408B/zh

Links

Landscapes

  • Read Only Memory (AREA)

Description

1283408 16712pif.doc 九、發明說明: 【發明所屬之技術領域】 、 本發明是有關於一種快閃記憶體裝置,且特別是有關 ,· 於一種電壓升壓控制的電路與方法。 【先前技術】 通常,快閃記憶體具有三種操作模式,即讀取,程式 化,擦除。依照快閃記憶體的類型,每種快閃記憶體使用 其典型的偏壓電壓。例如,一個分離閘極型快閃 •娜側的熱載流子注入來程式化,即從源極 一個程式化電流到記憶胞。一個升壓電壓用於提供程式化 電流。一般,升壓電壓總是高於資料讀取操作所需的電壓。 一個不同的電壓是用於為擦除操作而產生足夠的電場。 圖1繪示了一個習知的分離閘極快閃記憶胞陣列。快 閃記憶胞未程式化時其資料為“丨”,為給記憶胞編入資料 “0”,比如M5,源極線(SL)連接到升壓電壓VPP,字元線 (WL2)連接到稍低於升壓電壓的電壓。位元線(BL1)連接到 φ 邏輯“0’準位,傳輸電晶體(P1)被(A1)之啟動電壓所開啟。 加了上述電壓後,記憶胞(M5)開啟,程式化電流⑴從源極 線(SL)流到位元線(BL1)。程式化電流(1)產生的熱載流子注 入到分離閘極並且程式化記憶胞(M5)。由於一般有大量記 憶胞連接到源極線上,如果有很多記憶胞要被編為資料 0,總红式化電流增加,源極線(SL)上的電壓準位由於負 載大而降低。連接到源極線(SL)的升壓電壓(vpp)不得不上 升以適應這種情況。但是,如果升壓電壓(VPP)上升,當較 I283408 ^T^pif.doc 少的記憶胞要被編為㈣‘‘〇,,時,就會有超過f要的過量注 入電流流過。在此例巾,由於高的升壓電壓和程式化電流, 化的記憶胞受到大量的壓力。被加壓的記 作哥命可能減短。 圖2緣示了一個習知的提供升壓電壓vpp的升壓電 路。升壓 1路包括—電壓提升部份2卜其依次包括一 =振盡器211和-個幫浦電路犯。當受到振盡器⑵振 >,,幫浦電路213在不同準位輸出一個升壓電壓vpp, ,當^盈器211閉鎖和在幫浦電路中的電荷幫浦(未顯示) τ止時,輸出一個預設的高準位。通過位準檢測器幻,一 個升麼電壓VPP的檢測部分輸出到VDET。當檢測到的 VDET信號高於參考電壓VREF時,hvdet信號在高準 =振盪态211的輸出〇SC被閉鎖,反或閘212的輸出為 邏,“〇”。在幫浦電路213的電荷抽取停止,VPP輪出一個 預設的高準位。使料㈣知的升壓電路,由於升壓電壓 的回授部分被粗糙的檢測,所以電壓升壓控制是粗链的控 制:用這種習知升壓電路,當要編為“〇,,的記憶胞數量從一 個圯憶胞陣列到下一個陣列不同時,記憶胞陣列的單獨記 憶胞仍會因高注入電流而受到不必要壓力的準位。 因此’需要一個控制升壓電壓的電路和方法,來提供 適用於改變程式化記憶胞的數量的程式化電流。 【發明内容】 、本發明提供了一種用於記憶裝置的電路,包括:一個 位準檢測器,其接收多數個程式化輸入信號,檢測那些程 1283408 i6712pif.doc 式化準位為有效的,並根據有效的多數個程式化輸入信 號,輸出可變權重的多數個檢測信號。一個信號產生器, 從位準檢測ϋ接收檢難號並輸出—產生信號,此產生信 號具有:可變電壓準位且此可變電鱗位係與檢測信號 的可變權重成比例。與-個電料壓器,其 產生信號的偏壓源電壓準位。 上述之電路其準位檢測電路包括:多數個接收電晶 體’其接收各自的多個程式化輸人信號。與—個連接到多 晶體的第-電阻網路,其根據程式化輸人信號有效 的數置在相應的每個網路節點上輸出—個固定電壓的一 部合。 上迷之電路更包括 „ 叫 < 饮糾分蜩峪卽點的比較 =將在網路節點上的電鮮位與參考電壓相比較,並基 於各網路節點上的f壓準位,輸出可變權重的檢測信號。 ㈣路其錢產生器包括多數個接收相應檢測 …日日體,接收電晶體連接到-個受偏壓源偏壓的第 點^稱《亥第一電阻網路有一個供輸出產生信號的節 伸電齡㈣包括—慨姑,其將產生 二較以輸出一個比較信號,該比較信號在 斗準位導致制源㈣上“在另-辦位則不會上 开0 上述之電路其記憶體是快閃記憶體。 述之電路其快閃記憶體是分離閘極型或者堆疊問 1283408 16712pif.doc 極型中的一種。 上述之電路其偏壓源用於提供快閃記憶體的程式化 電流。 ' 上述之電路其偏壓源的電壓準位是與程式化輸入信 號有效的之數量成比例的增加。 同時也提供了一個控制記憶裝置偏壓源的方法,包括 接收多數個程式化輸入信號。根據程式化信號有效的數量 ㈣變權重產生檢測信號。纽—產生㈣且該產生信號 具有-可變電壓準位與檢測信號的可變權重成比例。和基 於產生信號控制偏壓源的電壓準位。 上述之方法更包括在多數個接收電晶體上接收相應 的夕數個私式化輸入信號,接收電晶體連接到一個電阻網 路’根據私式化輸入信號有效的數量在相應的每個網 點上輸出一個固定電壓的一部分。 上述之方法更包括將在網路節點上的電壓準位與一 參考電壓相比較,並基於各網路節點上的電壓準位 • 可變權重的檢測信號。 座生 上述之方法更包括在多數個接收電晶體上接 的一檢測信號’接收電晶體連接到—個受偏壓源偏壓的^ 阻稱’此電阻網路有—個節點輸出產生信號。 ^述之方法更包括比較產生信號的電壓準位盘一來 出—個比較信號,該比較信號在—個準轉i "、電4:上升而在另一個準位則偏壓源電壓不合上 上述之方法其記憶體是快閃記憶體。 ㈢ 。 1283408 16712pif.doc 上述之方法其快閃記憶體是分離 極型中的一種。 閘極型或者堆疊 閘 上述之轉其偏壓_練供快閃記⑽的程式化 電流。 上述之方法其偏壓源的電壓準位是與程式化輸入信 號有效的之數量成比例的增加。
依照本案的另一表述,提供了一個用於記憶裝置的電 路,包括:接收多數個程式化輸入信號,檢測哪些程式化 輸入信號有效的,並根據程式化信號騎效的之數量輸出 可k權重的檢測信號的手段。接收檢測信號並輸出一產生 #號二此產生尨號具有與檢測信號的可變權重成比例變化 的電壓準位的手段。以及基於此產生㈣控制㈣源電壓 準位的手段。 上述之用於記憶裝置的電路其記憶體是快閃記憶體。 上述之用於記憶裝置的電路其快閃記憶體是分離閘 極型或者堆疊閘極型中的一種。 上述之用於記憶裝置的電路其偏壓源用於提供快閃 5己憶體的程式化電流。 上述之用於記憶裝置的電路其偏壓源的電壓準位是 與輊式化輸入信號為有效的之數量成比例地增加。 一個用於記憶裝置的電路,包括一個輸入測量器,其 接文多數個程式化輸入信號,根據程式化信號有效的數量 輸出一個具有可變電壓準位的產生信號。以及一個基於產 生信號控制偏壓源之電壓準位的電壓升壓器。 1283408 16712pif.doc 上述之用於記憶裝置的電路其記憶體是快閃記憶體。 上述之用於記憶裝置的電路其快閃記憶體是分離閘 極型或者堆疊閘極型中的一種。 上述之用於記憶裝置的電路其偏壓源用於提供快閃 記憶體的程式化電流。 上述之用於記憶裝置的電路其此偏壓源的電壓準位 是與程式化輸入信號為有效的之數量成比例地增加。 【實施方式】 圖3緣示了一個依照本發明的一個實施例的升壓電 路。升壓電路300包括一個幫浦控制電路31以及一個升壓 電壓和程式化輸入檢測電路(此後稱“檢測電路,,)33。幫浦 控制電路31包括一個振盪器311用以提供一個振盪信號給 幫浦電路313以在變化的準位輸出一個升壓電壓vpp。振 盪器311的振盪信號可以藉由來自運算放大器314的 HVDET的高準位輸入而鎖定在反或閘312。運算放大器 314的輸入是參考電壓VREF和來自檢測電路33的升壓檢 測輸出VDET。 檢測電路33包括一個位準檢測器331和一個信號產 生器3 3 3。位準檢測器3 31接收輸入資料DAT A(0)到DAT A (η)和輸出DET(x)信號,其表示了 DATA0到DATAn要被 程式化信號數量的權重。信號產生器333接收DETx信號 並輸出一個升壓檢測信號VDET,其與DETx信號及升壓 電壓VPP的準位成比例。當VDET信號高於VREF,運算 放大器314的HVDET信號處於高準位,閉鎖來自振盪器 1283408 16712pif.doc 311的OSC輪屮大仏y丨a “〇,,,雷巾,反或閑312的輸出是邏輯 '省彳T止,VPP設為預設的非幫浦準位。 ,4疋-個圖3中的位準檢測器331的示 。
位準檢測器311包括一個檢測電壓產生器41以及-個比 較電路43。檢測電壓產生器41通過nm〇s電晶體 到丽⑻檢测輪入資料DATA〇到μ·(本實例中, n—31) ’電晶體的閘極連接到相應的輸人端DATA0到 DATAn ’其⑽共同連接到節點N而源極連接到地或 VSS。在閘極輸入接收到有效信號時,ΝΜ0到NMn的各 ,,在節點N對地或VSS呈現低阻抗。因此,如果 大量記憶胞要被程式化,大量電晶體NMG到NMn將呈現 低阻抗’呈現在節點N上的並聯阻抗將甚至低於或接近 零。節點N通過串聯電阻Rz、RY、RX和Rw連接到電 晶體PM1,電晶體PM1並連接到偏壓電壓vde^rz、 RY、RX^RW__mK、1K、2K^1〇K__。 通過此電晶體和電阻網路,在串聯電阻Rz、RY、Rx和 RW間的各節點上產生了檢測電壓DETI1、βΕτΐ2、 DE1TI3’其表示了依DATA0到DATAn的有效信號數量變 化的權重。比如資料data“o”(增加),=> 關閉的NM〇s (增加)=> IDET (減少)=> 電壓DETI1〜DETI3 (增加)。 比較電路43包括放大器431與位準移位器433。放大 裔431接收檢測信號(DET1到3)和參考電壓vref作比較 並輸出到位準移位器433,其中,VPP同時輸入作適當的 轉換和輸出信號(DET01〜DET03)的參考。資料“〇,,(增加) 1283408 16712pif.doc =〉DETI1〜DETI3的電壓〉VREF =>高邏輯準位輸出 (DET01 〜DET03)。例如,資料 “〇,,(減少)=> DETI1 〜 DETI3的電壓< VREF =>低邏輯準位輸出(DET〇1〜 DET03) 〇 圖5是一個按照本發明的一個實施例的示意性的信號 產生裔333的不思圖。说產生器333包括PMOS電晶體 PM2、PM3和PM4用以接收位準檢測器331的相應輸出 DET(M、DET02和DET03。電晶體PM2到PM4依次連 接到電晶體RTa、RTb和RTc。當大量資料(DATA)要編 為“0”時,ΝΜ0到NMn的大量電晶體關閉,使得在節點N 上呈現高阻抗。DET01、DET02、DET03位於高邏輯準 位’ PM2、3、4關閉’電流流過所有的電阻(路徑A),vDet 接近於VSS或在一個低的電壓準位。 當少置資料(DATA)要編為“〇,,時,DET〇卜2、3位於 低準位,PM2、3、4開啟,電流流過電晶體和電阻灯及 RB(路徑B),VDET接近升壓電壓vpp或在一個高的準位。 • 可以看到,即使升壓電壓VPP保持恒定,電壓檢測 VDET也隨輸入資料DATA〇❹ATAn成比例的變化。 、圖6繪不檢測電路33的操作,以當DATA被程式化 為0的數里疋32’的時候為例。所有NM〇s電晶體 (ΝΜ0〜NM31)都被關閉。所有檢測信號(〇Ετιι、2、3)都高 於VREF。所有位準檢測器的輪出信號都是高。所有ρΜ〇§ 電晶體(PM2、3、4)都關閉。電壓檢測vdet是它連接到 的電阻網路所給的最低的電壓。VDET的電壓可以表示為: ⑧ 12 1283408 16712pif.doc {RB/(Rta + RTb + RTc + RT +RB)}* VPP - VDET (1) 如果VDET高於VREF ’電荷幫浦停止。升壓電壓vpp • 由下式得到: {RB/(Rta + RTb + RTc + RT +RB)}* VPP = VDET > = VREF (2) 然後, ® VPP = {(Rta + RTb + RTc + RT + RB)/RB} *VREF (3) 按照此例,當所有32個記憶胞要被程式化時,需要 大量的程式化電流和一個大的升壓電壓VPP。此處,VPP 設為最高升壓準位。 圖7繪示檢測電路33的操作,以當DATA被程式化 為〇的數量是“24”的時候為例。DATA0到DATA31中的 24個為低準位,相應地,ΝΜ0到NM31中的24個NMOS _ 電晶體被關閉。ΝΜ0到NM31中的8個NMOS電晶體保 持開啟並在節點N產生相應的低阻抗。DETI1和DETI2 高於 VREF,DETI3 低於 VREF。DET01 和 DET02 為高 準位而DET03為低準位。只有一個pm〇S電晶體(PM4) 開啟。 VDET電壓為:
{RB/(Rta + RTb + RT + RB)} * VPP = VDET ⑷ 如果VDET高於VREF,電荷幫浦停止。升壓電壓VPP 13 1283408 16712pif.doc 設為: {RB/(RTa + RTb + RT + RB)} * VPP = VDET >= VREF (5) ^ 然後, VPP = {(RTa + RTb + RT + RB)/RB} * VREF (6) 按照此例,當24個記憶胞要被程式化時,需要一個由 電阻網路提供的如方程式(6)所述的稍大但不是最大的升 壓電壓VPP。 ® 圖8繪示檢測電路33的操作,以當DATA被程式化 為〇的數量是“16”的時候為例。16個NMOS電晶體被關 閉。16個NMOS電晶體開啟。DETI1高於VREF,DETI2 和DETI3低於VREFcDETOl為高準位而DET02和 DET〇3為低準位。只有一個PMOS電晶體(PM2)被關閉。 VDET電壓為: {RB/(Rta + RT + RB)} * VPP - VDET ⑺ • {RB/(RTa+ RT + RB)} * VPP - VDET >= VREF ⑻ 如果VDET高於VREF,電荷幫浦停止。升壓電壓Vpp 設為: VPP 叫(RTa+ RT + RB)/RB} * VREF (9) 當16個記憶胞要被程式化時,升壓電壓應該位於最高 和最低電壓準位的中間,如方程式(9)所示。 1283408 16712pif.doc 圖9繪示檢測電路33的操作,以當DATA被程式化 為0的數量是“8”的時候為例。8個NMOS電晶體被關閉。 24個NMOS電晶體開啟。所有的檢測信號(DETn、2、3) 都低於VREF。位準檢測器331的所有輸出信號從DET01 到DET03都為低準位。所有的pm〇S電晶體(PM2、3、 4)都開啟。 VDET的電壓為: {RB/( RT + RB)} * VPP = VDET nm (Π) (12)
如果VDET高於VREF,電荷幫浦停止。 {RB/(RT + RB)} * VPP - VDET >= VRRF 升壓電壓VPP設為:
VPP - {(RT + RB)/RB} * VREF 依照本發明的此實施例,升壓電壓VPP位於低電壓準 # 位為8個記憶胞提供程式化電流。 圖10繪示了一個電壓VPP1的類比結果,其是習知結 構的升壓電壓;VSL1,習知結構的源極線電壓(可變)了 VPP2 ’本發明電路提供的升壓電壓;以及VSL2,提供給 本發明電路的源極線電壓。由此可見在習知的升壓電^ 中,升壓電壓VPP,保持幾乎恒定,與要程式化為“〇,,資料 的數量無關,而當要程式化為“0”資料增加時,源極線電壓 VSL1減小。依照本發明,可以看到相反的情況,例如, 1283408 16712pif.doc 當要程式化為“0”資料增加時,升壓電壓VPP2上升,而源 極線電壓VSL2保持不變。 雖然本發明已以較佳實施例揭露如上,然其並非用以 限定本發明,任何熟習此技藝者,在不脫離本發明之精神 和範圍内,當可作些許之更動與潤飾,因此本發明之保護 範圍當視後附之申請專利範圍所界定者為準。 【圖式簡單說明】 ^本發明之特徵能使對此技術有普通技能的人更明 &明jlI文特舉較佳實闕,並配合所關式,作詳細 說月,其中,相同的元件表示為相同的參考號。 =示—個習知的分離開極快閃記憶胞陣列。 個習知的用於提供㈣電壓的升壓電路。 二二個按照本發明的一個實例的升壓電路。 圖5是—二,日二中的位準檢測器331的示意方塊圖。 生器333的示意^照本發明的—個實例的示意性的信號產 為0 電路33的操作,以當data被程式化 32的時候為例。 圖7緣示檢挪雷 為〇的數量是‘‘24,,自、、 、操作,以當DATA被程式化 圖8繪示撿測Π候為例: 為〇的數量是“ 33的操作,以當data被程式化 圖9綠示二的電1 候為例: 為0的數量是4,,^“ 33的操作,以當DATA被程式化 ^8的時候為例。 1283408 16712pif.doc 圖10繪示了一個電壓VPP1的類比結果,其是習知結 構的升壓電壓;VSL1,習知結構的源極線電壓(可變); VPP2,本發明電路提供的升壓電壓;以及VSL2,提供給 本發明電路的源極線電壓。 【主要元件符號說明】 200 :升壓電路 21 :升壓部 211 :振盪器 212 :反或閘 213 :幫浦電路 214 :運算放大器 23 :位準檢測器 300 :升壓電路 31 :幫浦控制電路 311 :振盪器 312 :反或閘 313 :幫浦電路 314 :運算放大器 33 :檢測電路 331 :位準檢測器 333 :信號產生器 41 :檢測電壓產生器 43 :比較電路 431 :放大器 1283408 16712pif.doc 433 :位準移位器
Ml、M2〜Mx :記憶胞 SL :源極線 BL :位元線 PI、P2〜Px :傳輸電晶體 I :程式化電流 VPP :升壓電壓 VREF :參考電壓 VSL1、VSL2 :源極線電壓 VDET :升壓檢測信號 DATA卜DAT A2〜DAT An ··輸入資料 OSC :振盪信號 DETn、2、3 :檢測信號輸入 DETCM、2、3 :檢測信號輸出 ΝΜ0、NM1 〜NMx : NMOS 電晶體 ΡΝΠ、PM2、3、4 : PMOS 電晶體 RW、RX、RY、RZ :電阻 VDD :工作電源正極(正) VSS ··工作電源地極(負) ⑧ 18

Claims (1)

1283郷 pifl 爲第94丨l%72號中文專利範圍無劃線修正本'‘十、申請專利範圍: 雙 修正日期:96年2月Θ曰 1. 一種用於記憶裝置的電路,包括·· 一位準檢測為,其接收多數個程式化輸入信號,檢測 哪些程式化輸入信號為有效的,並根據有效的該些程式化 輸入信號,輸出可變權重的多數個檢測信號; 一 一 ^唬產生器,從該位準檢測器接收檢測信號並輸出 =產生信號,該產生信號具有—可變電壓準位且該可變電 屢準㈣、與該些檢測信號的可Μ重成比例;以及 壓準:電壓升壓器,基於該產生信號來控制一偏壓源的電 路,項所述之用於記憶裝置的電 號;=個接收電晶體,其接收各自的多個程式化輸入信 上輪Φ 。唬有效的數I在相應的每—多數個 輪;1固定電壓的一部分。 數们稱郎點 路,更^圍第2項所述之用於記憶裝置的電 網路節點上的電舞^;連接到該些網路節點’將在該此 些網路節=準位與—參考電m目比較,並基於在ζ 4.如申^爾位,輪出可變權重的檢測信號μ 路,其中::專利乾圍第1項所述之用於記”置沾 該各自號產生器包括:多數個接收電曰:Γί的電 以,_接收電晶體連接到—個受偏= 19 1283纖i ,壓的第二電阻網路,該第二電卩且網路有 生信號的節點。 彳4出该產 ,々1·如申請專利範圍第1項所述之用於記憶裝置的雷 -泉;1該電壓㈣11包括—比較器,其將該產生信號與 π遙壓比較以輸出一比較信號,該比較信號在一個準 υ亥偏壓源的電壓上升以及在另一個準位則不合上 升該偏壓源的電壓。 曰上 6·如申請專利範圍第!項所述之用於記憶裝置的電 路,其中該記憶體是快閃記憶體。 7·如申請專利範1]第6項所述之用於記憶裝置的電 ^其中該快閃記憶體是分離閘極型以及堆#閘極型其; 8·如申請專利範圍第6項所述之用於記憶I置的電 路,其中該鍾源用於提供程式化該㈣記憶體的供應: 流。 〜甩 9.如申請專利範圍第1賴述之用於記憶裝置的電 路’其中該偏壓源的電壓準位是與程式化輸人信號二 的之數量成比例的增加。 / ίο.一種控制記憶裝置偏壓源的方法,包括: 接收多數個程式化輸入信號; 根據程式化輸入信號為有效的之數量來產生可 重的檢測信號; 產生一產生k就且該產生信號具有一可變電壓準位 與檢測信號的可變權重成比例;以及 20 1283備fl 基於5亥產生彳S號控制偏壓源的電壓準位。 11. 如申叫專利圍第10項所述之控制記憶裝置 源的方法’更包括:在多數個接收電晶體上接收相^ 數個程式化輸人信號’難接收電晶體連制夕 路,根據程式化輸入信號有效的數量在每-多數個網路f 點上輸出一個固定電壓的一部分。 』吟即 12. 如申π專利|&圍第n項所述之控制記憶裝置 源的方法’更包括將在網路節點上的電壓準位與 壓相比較,並基於在網路節點上的電壓準位,產生 重的檢測信號。 13:如申請專利_第i 〇項所述之控制記憶裝置偏题 源的方法’更包括在多數個接收電晶體上接收相應的: 測U 5亥些接收電晶體連接到_個受偏壓源偏壓的 網路,該電阻網路有一個節點輸出該產生信號。 14 ·如申%專利|&圍第】〇項所述之控制記憶裝置偏屏 源的方法’其中控制偏壓源的電壓更包括:比較該 : 號的電壓準位與-參考電壓以輸出一個比較信號,該比車^ 信號在-個準位導致偏_電壓上升而在另—個準 偏壓源電壓不會上升。 15·如申請專利範圍第1G項所述之控制記憶裝置偏塵 源的方法,其中該記憶體是快閃記憶體。 16.如申請專利範圍第15項所述之控制記憶裝置偏舞 源的方法’其中該快閃記憶體是分離閘極型與堆疊閑極^ 其中之一。 21 I28346Q§ifi ~ 17.如申請專利範圍第15項所述之控制記憶裝置偏壓 源的方法,其中該偏壓源用於提供快閃記憶體的程式化電 流。 : 18. 如申請專利範圍第10項所述之控制'1己憶裝置偏壓 源的方法,其中該偏壓源的電壓準位是與程式化輸入信號 有效的之數量成比例的增加。 19. 一種用於記憶裝置的電路,包括: 一輸入測量器,其接受多數個程式化輸入信號,根據 # 程式化信號有效的數量輸出具有可變電壓準位的一產生信 號;以及 一電壓升壓器,基於該產生信號控制一偏壓源的電壓 準位。 20. 如申請專利範圍第19項所述之用於記憶裝置的電 路,其中該記憶體是快閃記憶體。 21. 如申請專利範圍第20項所述之用於記憶裝置的電 路,其中快閃記憶體是分離閘極型及堆疊閘極型其中之 22. 如申請專利範圍第20所述之用於記憶裝置的電 路,其中該偏壓源用於提供程式化快閃記憶體的供應電 流。 23.如申請專利範圍第19項所述之用於記憶裝置的電 路,其中該偏壓源的電壓準位是與程式化輸入信號為有效 的之數量成比例地增加。 22
TW94112672A 2004-05-14 2005-04-21 Circuit and method for controlling boosting voltage TWI283408B (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020040034286A KR100699824B1 (ko) 2004-05-14 2004-05-14 프로그램 효율을 향상시키고 메모리셀 스트레스를감소시키는 플래쉬 메모리장치의 승압전압 발생회로 및 방법
US11/042,608 US7120058B2 (en) 2004-05-14 2005-01-25 Circuit and method for controlling boosting voltage

Publications (2)

Publication Number Publication Date
TW200540874A TW200540874A (en) 2005-12-16
TWI283408B true TWI283408B (en) 2007-07-01

Family

ID=35473649

Family Applications (1)

Application Number Title Priority Date Filing Date
TW94112672A TWI283408B (en) 2004-05-14 2005-04-21 Circuit and method for controlling boosting voltage

Country Status (2)

Country Link
JP (1) JP4723904B2 (zh)
TW (1) TWI283408B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI407129B (zh) * 2010-05-24 2013-09-01 Princeton Technology Corp 可調式電壓比較電路及可調式電壓檢測裝置
TWI422835B (zh) * 2007-08-31 2014-01-11 Seiko Instr Inc Voltage detection circuit and the use of its oscillator

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100725373B1 (ko) * 2006-01-20 2007-06-07 삼성전자주식회사 플래쉬 메모리 장치
KR101333503B1 (ko) * 2006-02-03 2013-11-28 삼성전자주식회사 프로그램 셀의 수에 따라 프로그램 전압을 조절하는 반도체메모리 장치 및 그것의 프로그램 방법
JP5072564B2 (ja) * 2007-12-10 2012-11-14 株式会社東芝 半導体記憶装置及びメモリセル電圧印加方法
KR100991911B1 (ko) * 2008-04-16 2010-11-04 매그나칩 반도체 유한회사 비휘발성 메모리 장치
JP6017291B2 (ja) * 2012-12-10 2016-10-26 エスアイアイ・セミコンダクタ株式会社 不揮発性メモリ回路

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10269787A (ja) * 1997-03-27 1998-10-09 Mitsubishi Electric Corp 半導体記憶装置
JP4031142B2 (ja) * 1998-04-09 2008-01-09 株式会社東芝 内部電圧生成回路および半導体メモリ
WO2002019342A1 (fr) * 2000-08-30 2002-03-07 Hitachi, Ltd. Memoire permanente
TW546840B (en) * 2001-07-27 2003-08-11 Hitachi Ltd Non-volatile semiconductor memory device
JP2003157679A (ja) * 2001-11-20 2003-05-30 Matsushita Electric Ind Co Ltd 不揮発性半導体記憶装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI422835B (zh) * 2007-08-31 2014-01-11 Seiko Instr Inc Voltage detection circuit and the use of its oscillator
TWI407129B (zh) * 2010-05-24 2013-09-01 Princeton Technology Corp 可調式電壓比較電路及可調式電壓檢測裝置

Also Published As

Publication number Publication date
JP2005327455A (ja) 2005-11-24
TW200540874A (en) 2005-12-16
JP4723904B2 (ja) 2011-07-13

Similar Documents

Publication Publication Date Title
TWI283408B (en) Circuit and method for controlling boosting voltage
US7120058B2 (en) Circuit and method for controlling boosting voltage
JP3735476B2 (ja) 高電圧発生回路
US7605579B2 (en) Measuring and controlling current consumption and output current of charge pumps
JP4565283B2 (ja) 電圧調整系
US6809573B2 (en) Circuit for generating high voltage
WO2002003390A1 (en) Regulator design for inductive booster pump using pulse width modulation technique
JP2012528412A (ja) スイッチト出力段のための短絡保護
US20070182477A1 (en) Band gap reference circuit for low voltage and semiconductor device including the same
TWI537701B (zh) 汲極穩壓器
CN109286313B (zh) 倍压电路的控制方法及装置、存储介质
US8203891B2 (en) Voltage sensing circuit capable of controlling a pump voltage stably generated in a low voltage environment
US7859135B2 (en) Internal power supply circuit having a cascode current mirror circuit
EP0786777A1 (en) Boost regulator
CN109245523B (zh) 电荷泵及存储设备
TW200828313A (en) Sense amplifier circuit for low voltage applications
TW200539192A (en) Power supply with power saving in a display system
JP3814488B2 (ja) 負昇圧回路及び不揮発性半導体記憶装置
US20100301819A1 (en) High voltage generating apparatus
US9647613B2 (en) Differential amplifier
JP2008107971A (ja) 電源電圧発生回路および半導体集積回路装置
JP3979268B2 (ja) 不揮発性半導体メモリの内部電源回路及び不揮発性半導体メモリ装置
TWI278170B (en) Semiconductor device with a negative voltage regulator
KR100475896B1 (ko) 고전압레귤레이션회로
KR101391928B1 (ko) 고전압 생성 회로