TWI279757B - Image signal processing circuit, control method of image signal processing circuit and integrated circuit - Google Patents

Image signal processing circuit, control method of image signal processing circuit and integrated circuit Download PDF

Info

Publication number
TWI279757B
TWI279757B TW093120084A TW93120084A TWI279757B TW I279757 B TWI279757 B TW I279757B TW 093120084 A TW093120084 A TW 093120084A TW 93120084 A TW93120084 A TW 93120084A TW I279757 B TWI279757 B TW I279757B
Authority
TW
Taiwan
Prior art keywords
memory
data
pixel
random access
pixel data
Prior art date
Application number
TW093120084A
Other languages
English (en)
Other versions
TW200515335A (en
Inventor
Masahiro Kubota
Hideki Mine
Original Assignee
Toshiba Matsushita Display Tec
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Matsushita Display Tec filed Critical Toshiba Matsushita Display Tec
Publication of TW200515335A publication Critical patent/TW200515335A/zh
Application granted granted Critical
Publication of TWI279757B publication Critical patent/TWI279757B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • G09G5/395Arrangements specially adapted for transferring the contents of the bit-mapped memory to the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)
  • Controls And Circuits For Display Device (AREA)

Description

1279757 九、發明說明: 【發明所屬之技術領域】 本發明係關於一種處理顯示於顯示畫面之影像信號的影 像信號處理電路、控制影像信號處理電路之影像信號處理 電路的控制方法、以及積體電路者。 【先前技術】 於用於行動電話終端機等之液晶顯示裝置中,為顯示影 像信號’使用有數位信號處理影像信號之影像處理電路(例 如參照日本專利特開2000-330520號公報)。圖4係表示用於 行動電話終端機之先前之影像處理電路13之圖。 影像處理電路13含有閂鎖電路3與圖形隨機存取記憶體 (graphics Random access memory,GRAM)2。圖形隨機存取 記憶體2係記憶顯示於顯示面板8之1晝面份之像素資料之 可讀寫的記憶體,且係以同步於所輸入之記憶時脈信號12 之方式寫入對應於構成顯示面板8之1像素的像素資料的記 憶體。 問鎖電路3係自圖形隨機存取記憶體2讀出並記憶顯示於 顯示面板8之1掃描線份之像素資料之電路。 其次’就如此之先前之影像處理電路13之動作加以說明。 於閃鎖電路3中,輸入資料閂鎖信號10。又,將顯示讀取 控制信號9以及記憶時脈信號12輸入至圖形隨機存取記憶 體2。 圖5係表示影像處理電路13之該等各種驅動信號以及控 制信號之時序圖之圖。 94050-951005.doc 1279757 於圖5之時序圖中,圖4之顯示讀取控制信號9作為顯示讀 取控制信號51表示,圖4之資料閂鎖信號1〇作為資料閂鎖信 號52表示,圖4之記憶時脈信號12作為記憶時脈信號μ表 示。又,圖5中,顯示資料54以及顯示資料55係對應於構^ 圖形隨機存取記憶體2之記憶元件之位元的來自圖形隨機 存取記憶體2之輸出資料:顯示資料54係於將構成圖形隨機 存取記憶體2之記憶元件之位元自Η狀態設定至[狀態之情 形時,對應於該位元之來自圖形隨機存取記憶體2之輸出資 料;顯示資料55係於將構成圖形隨機存取記憶體2之記憶元 件之位元自L狀態設定至Η狀態之情形時,對應於該位元之 來自圖形隨機存取記憶體2之輸出資料。此處,於構成圖形 隨機存取記憶體2之記憶元件之各位元中,以丨位元為單位 逐個記憶有應顯示之像素資料。 顯不讀取控制信號51係可獲得表示放電期間之η(ηι钟, 高)狀態與表示記憶體資料更新期間之L(Low,低)狀態之控 制信號。輸入至圖形隨機存取記憶體2之顯示讀取控制信號 51為Η狀態之時’即於放電期間之情形時,自圖形隨機存取 記憶體2輸ife之顯不資料’不論對應於該顯示資料之構成圖 形隨機存取記憶體2之記憶元件之位元係L狀態還是η狀態 皆為L狀態。又’輸人至圖形隨機存取記憶體2之顯示讀取 控制信號51為L狀態之時,即於記憶體資料更新期間之時, 閃鎖電路3讀入並記憶來自圖形隨機存取記憶體2之丨掃描 線份之像素資料。 但是,自圖形隨機存取記憶體2輪出之顯示資料於記憶體 94050-951005.doc 1279757 二尸斤』間之期間’一旦設定為别大態’則不論構成圖形 :料子取記憶體2之記憶元件之位元的值為何值,該記憶體 2新期間之期間皆繼續維持H狀態。自圖形隨機存取記 輸出之顯示資料,於顯示讀取控制信號54Η狀態即 :放電期間之情形時方可回到L狀態。即,即使未將㈣ 寫入至圖形隨機存取記憶體2之記憶元件之位元,若顯示讀 取^制信號51糾狀態則自圖形隨機存取記憶體場出之顯 不資料為L狀態。自圖形隨機存取記憶體2輸出之顯示資料 含有如此之特性。 又,當將資料閃鎖信號52輸入至閃鎖電路3時,則藉由該 資料閃鎖信號52之下降,問鎖電路3可衫構成閃鎖曰電路3 之各記憶元件之各位元之值。 又,將記憶時脈信號53輸入至圖形隨機存取記憶體2,於 記憶時脈信號53之下降之時序’將像素資料寫入至圖形隨 機存取記憶體2。如此至圖形隨機存取記憶體2之像素資料 之寫入以同步於記憶時脈信號53之方式進行。 ,並且,至圖形隨機存取記憶體2之像素資料之寫入與自圖 形隨機存取-記憶體2至閂鎖電路3之丨掃描線份之像素資料 之讀出係作為獨立動作而實行。 如下所不’總結以上之動作加以說明。 即,於顯示讀取控制信號51為Η狀態之期間中,自圖形隨 機存取記憶體2輸出之顯示資料為l狀態。並且,當圮情時 脈信號輸入至圖形隨機存取記憶體2時,則於記憶時脈作號 之下降之時序,將像素資料寫入至圖形隨機存取記憶體2。 94050-951005.doc 1279757 當顯示讀取控制信號51自Η狀態變為L狀態時,即當顯示 讀取控制信號51變為記憶體資料更新期間時,則問鎖電路不3 將記憶於圖形隨機存取記憶體2之】掃描線份之像素資料讀 出並§己憶至構成閂鎖電路3之各記憶元件中。 並且田資料閂鎖仏號52輸入至閂鎖電路3時,則藉由資 料問鎖信號52之下降’問鎖電路3可確定讀入並記憶至記憶 元件之1掃描線份之像素資料。 例如,於如顯示資料54等自圖形隨機存取記憶體2輪出之 =示資料自Η狀態更新為L狀態之情形時,閂鎖電路3藉由 貝料閃鎖k號52之下降,將閃鎖電路3之對應的記憶元件設 定為L狀態。 & 一方面,於如顯示資料55等自圖形隨機存取記憶體2輸出 之顯示資料自L狀態更新為Η狀態之情形時,閂鎖電路3藉 由資料閃鎖信號52之下降,將問鎖電路3之相應的記憶元件 設定為Η狀態。 【發明内容】 口圖6係表示影像處理電路13之各種驅動信號以及控制信 號之與圖5不同的時序圖之圖。 於圖6之時序圖中,圖4之顯示讀取控制信號9作為顯示讀 取控制信號56表示,圖4之資料閂鎖信號10作為資料閂鎖信 號 5 7 # ; ° 一 & ”,圖4之記憶時脈信號12作為記憶時脈信號58表 不。又,圖ό中,顯示資料59以及顯示資料6〇係分別對應於 f成圖形隨機存取記憶體2之記憶元件之位元的來自圖形 夂存取σ己丨思體2之輸出資料··對應於顯示資料5 9之圖形隨 94〇5〇.951〇〇5.doc 1279757 機存取記憶體2之記憶元件之位元自H狀態設定為L狀態; 對應於顯示資料60之圖形隨機存取記憶體2之記憶元件之 位元係自L狀態設定為Η狀態。 於先前技術之圖5中說明之時序圖與圖6之時序圖之不同 點在於:於圖6之時序圖中,記憶時脈信號58於顯示讀取控 制信號56為L狀態即於記憶體資料更新期間時輸入。 又,輸入記憶時脈信號58,於記憶時脈信號58之下降之 時刻對應於寫入至圖形隨機存取記憶體2之像素資料之像 素^ 3於,輸入資料閂鎖信號57,且於資料閂鎖信號”之 下降之時刻確疋之對應於水平掃描線之像素資料之像素。 即,與同於對應於寫入至圖形隨機存取記憶體2之像素資料 的像素之像素相對應之像素資料藉由閂鎖電路3讀出。 圖8係表示如此狀況之圖。閂鎖電路3同步於資料閂鎖信 唬57,續出圮憶至圖形隨機存取記憶體2之記憶元件υ中之 像素資料,將讀出之像素資料記憶至閂鎖電路3具有之記憶 元件75 方面圖形隨機存取記憶體2之記憶元件71中,於 η己元件73之部分,以同步於記憶時脈信號58之方式寫入 像素貝料。故而記憶元件73之部分,以同步於記憶時脈信 唬58之方式寫入像素資料,並且於資料閂鎖信號”之下降 之時序讀出像素資料,從而產生競爭。 如此之情形,首先顯示讀取控制信號56為η狀態即於放電 期間,不論於構成圖形隨機存取記憶體2之記憶元件之位元 中寫入有L狀悲或寫入有Η狀態,對應於該位元之顯示資料 皆為L狀態,於問鎖電路3中,構成閃鎖電路3之記憶元件繼 94050-951005.doc 1279757 續保持先前之資料值。 並且,顯示讀取控制信號56為L狀態之時即於記憶體資料 更新期間,資料閃鎖電路3,讀出並記憶記憶於構成圖形隨 機存取記憶體2之記憶元件的像素資料。 顯示讀取控制信號56於記憶體資料更新期間,輸入記憶 時脈信號58,於記憶時脈信號58之下降之時序,將像素資 料寫入至圖形隨機存取記憶體2。此處,顯示資料59之對靡 於顯示資料59之構成圖形隨機存取記憶體2的記憶元件之 位元,至輸入記憶時脈信號58為止,設定為H狀態。並且, 於輸入記憶時脈信號58之時序,將l狀態寫入至對應於顯示 資料59之構成圖形隨機存取記憶體2之記憶元件之位元。 如此之情形,自圖形隨機存取記憶體2輸出之顯示資料 59,於輸入記憶時脈信號58之前之記憶體資料更新期間, 輸出先岫之資料值即Η狀態。而後,輸入記憶時脈信號58, 於記憶時脈信號58之下降之時序,寫入對應於圖形隨機存 取記憶體2之顯示資料59的記憶元件之位元。作為對應於顯 示資料59之位元設為寫入有[狀態。 如先前技衡之說明,自圖形隨機存取記憶體2輸出之顯示 資料59,於記憶體資料更新期間之期間,一旦設定為11狀 態,則不論記憶於圖形隨機存取記憶體2之像素資料之值為 何值,皆繼續維持亂態。而且,自圖形隨機存取記憶體2 輸出之顯不貧料59於顯示讀取控制信號56為11狀態即於放 電期間之情形時’對應於顯示資料59之構成圖形隨機存取 記憶體2之記憶元件之位元不論為η狀態或L狀態,顯示資 94050-951005.doc •11- 1279757 料59皆為L狀態。自圖形隨機存取記憶體增出之顯示資料 含有如此之特性。 故而,自圖形隨機存取記憶體2輸出之顯示資料”,於記 L體貝料更新期間_旦設定為η狀態,則即使將[狀態寫入 至對應於圖形隨機存取記憶體2之顯示資料59之位元,於該 記憶體資料更新期間仍維持Η狀態。 j於顯示資料60,於輸入記憶時脈信號58之前設定為L 狀態,輸入記憶時脈信號58,以對應藉由其下降寫入至圖 幵y Ik機存取圮憶體2之像素資料之方式寫入H狀態。於該情 形日守田像素資料寫入至圖形隨機存取記憶體2時,則圖形 隨機存取記憶體2輸出Η狀態之顯示資料60。 其-人,將資料閂鎖信號57輸入至閂鎖電路3,則藉由資料 閂鎖#號57之下降,閂鎖電路3確定構成閂鎖電路3之記憶 元件之各位元。 於門鎖電路3藉由資料閂鎖信號5 7確定構成閂鎖電路3之 記憶兀件之各位元之情形時,關於顯示資料59,因於記憶 體貝料更新期間仍維持為Η狀態,故而即使對應於顯示資料 59之構成酐形隨機存取記憶體2之記憶元件之位元為L狀 怨’對應於閃鎖電路3之顯示資料59之記憶元件之位元仍確 定為Η狀態。即,即使對應於顯示資料59之構成圖形隨機存 取記憶體2之記憶元件之位元為L狀態,對應於顯示資料59 之閃鎖電路3之記憶元件之位元仍確定為Η狀態,故而於圖 形隨機存取記憶體2與閂鎖電路3之狀態下相同像素之相同 位元之值中會產生差異。 94050-951005.doc -12- 1279757 故而’於顯示讀取控制信號56為L狀態即於記憶體資料更 新期間之期間輸入記憶時脈信號58,並且輸入該記憶時脈 信號58 ’於記憶時脈信號58之下降之時刻對應於寫入至圖 形隨機存取記憶體2之像素資料之像素包含於,輸入資料閂 鎖信號57’於資料⑽信號57之下降之時刻確定之對應於 水平掃描線之像素資料之像素,於該情形下,會產生顯示 異常。 即,至圖形隨機存取記憶體2之像素資料之寫入與自圖形 隨機存取記憶體2至閃鎖電路3之水平掃描線份之像素資料 之讀出產生競爭之情形時,會產生顯示異常。 再者,於上述中,就自圖形隨機存取記憶體2輸出之顯示 資料έ有以下之特性力口以說明。即自圖形隨機存取記憶體2 輸出之顯示資料於記憶體資料更新期間之期間,一旦設定 為爿、二則不确$己憶於圖形隨機存取記憶體2之像素資料 之值為何值’皆繼續維持Η狀態。並且,自圖形隨機存取記 憶體2輸出之顯示資料,於顯示讀取控制信號56為Η狀態即 為放電期間之情形時方可回到L狀態。 仁疋’自圖形隨機存取記憶體2輸出之顯示資料即使具有 特性亦會造成與上述同樣之問題,該特性為於記憶體 貝=更新期間之期間,即使一旦設定為Η狀態,於記憶於圖 為存取5己彳思體2之像素資料之值設定為L狀態之情形 將自圖形隨機存取記憶體2輸出之顯示資料再設定至 L狀態之特性。 Ρ圖7係表示影像處理電路13之各種驅動信號以及控制 94050-9510〇5.do, -13- 1279757 信號之與圖6不同的時序圖之圖。又,該情形與上述不同, 自圖形隨機存取記憶體2輸出之顯示資料含有如下之特 性:自圖形隨機存取記憶體2輸出之顯示資料於記憶體資料 更新期間之期間,即使一旦設定為Η狀態,對應於該顯示資 料之記憶於構成圖形隨機存取記憶體2的記憶元件之位元 的像素貝料之值設定為L狀態之情形時,可將自圖形隨機存 取Α憶體2輸出之顯示資料再次再設定至L狀態。 於圖7之時序圖中,圖4之顯示讀取控制信號9作為顯示讀 取控制信號61表示’圖4之資料㈣信號1()作為資料問鎖信 號62表示’圖4之記憶時脈信號12作為記憶時脈信號㈣ 不又,圖7中,顯示資料64以及顯示資料65係分別對應於 記憶於圖形隨機存取記憶體2之像素資料之位元自圖:隨 機存取s己憶體2輸出之輸出資料:顯示資料 “狀態設m態之情形時之自圖形隨機存取記憶體2 輸出1出資料;顯示資料65係對應之位元自以態設定至 Η狀態之情形時之自圖形隨機存取記憶體2輸出之輸出資 =此之㈣時,於顯示讀取控制信糾如狀態即於放1 膨不資料皆為L,則構成閃鎖電路3之記憶元件之各七 70成為保持先前之資料值之狀態。 ^顯示讀取控制信號61紅狀態即於記㈣f料更心 =之Γ電路3自圖形隨機存取記憶體2讀出並記憶购 線伤之像素資料。 然而’如圖7所明示,於記憶體資料更新期間同時輸入# 94050-951005.doc -14- 1279757 貝枓問鎖信號62與記憶時脈信號63,,同時產生至圖形 隨機存取記憶體2之像素資料之寫人與至閃鎖電路3之含有 該像素資料之1掃描線份之像素資料之讀出。 如此之情形’因^清楚作為顯示資料64以及顯示資料65 二買出至資料問鎖電路3之資料為何值,故而會產生顯示異 常。 、 不》w為上述何種情形,至圖形隨機存取記憶體2 像素貝料之寫人與含有對應於該像素資料之像素的掃描 線份之像素資料之讀出產生競爭之情形時, 顯示異常之問題。 本發明係#於上述問發而成者,其目的在於提供一 種即使於至圖形隨機存取記憶體2之像素資料之寫入與包 含對應於該像素資料之像素的掃描線份之像素資料之讀出 產生競爭之情形時亦無顯示異常產生之影像處理電路、马 像處理電路之控制方法以及積體電路。 〜 為解決上述課題,第i本發明之影像㈣處 徵在於··包含 八将 圖形隨機-存取記憶體,其將作為對應於顯示書面 =貧料的像素資料至少記憶上述顯示畫面份,且上述像素 貝料以同步於記憶時脈信號之方式寫入, 問鎖電路’其自上述圖形隨機存取記憶體讀出並記情對 應於上述顯示晝面之掃描線份之各像素之像素: 控制機構; 、 久 記憶於上述閃鎖電路之對應於上述掃描線份之各像素的 94050-951005.doc •15- 1279757 像素資料顯示於上述顯示畫面, 至上述圖形隨機存取記憶體之上述像素資料的寫入與自 上述圖形隨機存取記憶體至上述問鎖電路之對應於上述掃 描線份之各像素之像素資料的讀出產生競爭之情形時,上 述控制機構以以下之方式控制:以特定之延遲時間延遲讀 出對應於上述掃描線份之各像素之像素資料,再次讀出自 上述圖形隨機存取記憶體至上關鎖電路之對應於上述掃 描線份之各像素的像素資料。 又第2本發明係如第1本發明之影像信號處理電路,其 中上述控制機構含有延遲機構,其以以下之方式動作:於 產生競爭之情形時,於後於供給對應於上述圖形隨機存取 記憶體之上述像素資料之寫人的上述記憶時脈信號之時點 的期間’且刖於供給該記憶時脈信號之下一個記憶時脈信 號的上述期間之期間,將顯示讀取控制信號以及資料閂鎖 信號以延遲上述特定之延遲時間份之方式輸入,以使上述 問鎖電㈣出對應於上述掃描線份之各像素的像素資料。 又第3本發明係如第2本發明之影像信號處理電路,其 中上述特定-之延遲時間可變地調整。 八 又第4本發明係如第1本發明之影像信號處理電路,其 中上述控制機構含有監視機構,其監視至上述圖形隨機: 取記憶體之上述像素資料的寫入是否與自上述圖形隨機存 取。己It體至上述⑽電路之對應於上述掃描線份之各像素 之像素資料的讀出產生競爭。 又’第5本發明係如第4本發明之影像信號處理電路,其 94050-951005.doc -16 - 1279757 I上述控制機構含有延遲機構,其以以下之方⑽作 據上述監視機構之監視結果’延遲讀出對應於上述掃描線 ,二=的像素資料’再次讀出自上述圖形隨機存取記 素資料。^鎖電路的對應於上述掃描線份之各像素之像 :,乐叫發明係如第i本發明之影像信號處理電路,盆 中讀出自上述圖形隨機存取記憶體至上㈣鎖電路之應 於上述掃描線份之各像素之像素資料,於未產生競爭之= 形之記憶體資料更新期間,複數次進行至上㈣形隨料 取記憶體之上述像素資料之寫入’於產生上述競爭時,上 述控制機構以以下之方式控制:於上述像素資料之寫入期 間與下-次像素資料之寫人期間之期間,延遲讀出對應於 上述掃描線份之各像素的像素資料,將自上述圖形存 取記憶體至上述問鎖電路之對應於上述掃描線份之各像素 之像素資料的讀出再次於未產生上述競爭之情形的記憶體 資料更新期間複數次進行。 又弟7本發明係影像彳§號處理電路之控制方法,其特徵 在於··前述-影像信號處理電路包含 圖形隨機存取記憶體,其將作為對應於顯示晝面之像素 之資料的像素資料至少記憶上述顯示晝面份,且上述像素 資料以同步於記憶時脈信號之方式寫入, 閂鎖電路,其自上述圖形隨機存取記憶體讀出並記憶對 應於上述顯示晝面之掃描線份之各像素之像素資料,以及 控制機構; 94050-951005.doc -17- 1279757 至上述圖形隨機存取記憶體之上述像素資料的寫入與自 上述圖形隨機存取記憶體至上述閃鎖電路之對應於上述掃 描線份之各像素之像素資料的讀出產生競爭之情形時,上 述控制機構包含控制步驟,其以特定之延遲時間延遲讀出 對應於上述掃描線份之各像素之像素資料。 又’第8本發明係組入有第1本發明之影像信號處理電路 之積體電路。 【實施方式】 以下參照圖式就本發明之實施形態加以說明。 (第1實施形態) 圖1係表示第1實施形態之影像處理電路1之圖。第1實施 形態之影像處理電路1係用於行動電話等者。 影像處理電路1包含閂鎖電路3、圖形隨機存取記憶體 (graphics Random access memory)2、以及控制機構4。圖形 隨機存取記憶體2係可記憶並讀寫顯示於顯示面板8之1畫 面份之像素資料的記憶體,係以同步於所輸入之記憶時脈 仏7虎12之方式寫入對應於構成顯示面板8之1像素之像素資 料的記憶體-。 閃鎖電路3係將顯示於顯示面板8之1掃描線份之像素資 料自圖形隨機存取記憶體2讀出並記憶之電路。 控制機構4係於至圖形隨機存取記憶體2之像素資料之寫 入與自圖形隨機存取記憶體2至閂鎖電路3之1掃描線份之 像素資料之讀出產生競爭之情形時,產生以閂鎖電路3自圖 形隨機存取記憶體2再次讀出1掃描線份之像素資料之方式 94050-951005.doc -18 - 1279757 控制之控制信號,並輸出至閂鎖電路3之電路。 控制機構4係包含延遲電路7、OR電路5、〇R電路6、延遲 時間記憶記憶體91、以及監視電路92。 延遲電路7係延遲所輸入之記憶時脈信號12,產生來自圖 形隨機存取記憶體2之資料再讀入用(稱為主機重審用)之資 料閃鎖信號10a與主機重審用之顯示讀取控制信號9a的電 路。 OR電路5係將獲得資料閂鎖信號10與產生於延遲電路7 之主機重審用之資料閂鎖信號1 〇a之OR的信號作為資料閃 鎖信號10b輸出之電路。 OR電路6係將獲得顯示資料讀取控制信號9與產生於主 機重審延遲電路7之主機重審用之顯示讀取控制信號%之 OR之信號作為顯示讀取控制信號9b輸出之電路。 延遲時間記憶記憶體91係記憶關於延遲電路7延遲所輸 入之記憶時脈信號12之時間之信息的記憶體。 監視電路92係監視是否產生競爭之電路。 又’影像處理電路1,以及其他影像處理機能組入至作為 1晶片之積體電路之驅動用IC93。 再者’本實施形態之延遲電路7以及延遲時間記憶記憶體 91係本發明之延遲機構之例。 以下’就如此之本實施形態之影像處理電路1之動作加以 說明。 將顯示讀取控制信號9、資料閂鎖信號1〇、以及記憶時脈 乜號12輸入至控制機構4。又,將記憶時脈信號丨2輸入至圖 94050-951005.doc -19- 1279757 形隨機存取記憶體2。 圖2係表不影像處理電路丨之該等各種驅動信號以及控制 信號之時序圖之圖。 ;圖2之時序圖中’圖丨之顯示讀取控制信號$作為通常時 不項取控制信號1 2 3 4 5 6 7 8 9 10表示,圖1之資料閂鎖信號10作為通 书夺之貝料閂鎖信號11 12表示,圖1之記憶時脈信號12作為記 2夺脈^ 5虎16表示,於產生競爭時之自延遲電路7產生之主 機4審用之顯示讀取控制信號9a作為主機重審用之顯示讀 取仏唬17表不,於產生競爭時自延遲電路7產生之主機重審 為料門鎖L號10a作為主機重審用之資料閂鎖信號18 表不。又,於圖2中,自0R電路6輸出之顯示讀取控制信號 9b作為產生競爭時之顯示讀取控制信號表示,自〇R電路 94050-951005.doc -20- 1 輸出之資料閂鎖信號l〇b作為產生競爭時之資料閂鎖信號 2 20表示。 3 P OR電路6將獲得顯示讀取控制信號9與自延遲電路7 4 輸出之主機重試用之顯示讀取控制信號9a的〇R之信號作 5 為產生競爭時之顯示讀取控制信號19輸出。又,〇R電路5 6 將獲得資料—閂鎖信號1〇與自延遲電路7輸出之主機重試用 7 之資料閂鎖信號10a的0R之信號作為產生競爭時之資料閂 8 鎖信號20輸出。 9 又,圖2中,顯示資料21以及顯示資料22係分別對應於構 10 成圖形隨機存取記憶體2之記憶元件之位元的輸出資料,顯 11 示資料21係將構成圖形隨機存取記憶體2之記憶元件之位 12 元自Η狀態設定至L狀態之情形時之輸出資料,顯示資料u 1279757 係將構成圖形隨機存取記•音奸2夕# p ύ U、饈2之纪憶兀件之位元自L·狀態 設定至Η狀態之情形時之輸出資料。 顯示讀取控制信號9b係可獲得表示放電期間之H(mgh) 狀態與表示記憶體資料更新期At 丨了又研4間之L(Low)狀態之控制信 號,輸入至圖形隨機存取記憶體2之顯示讀取控制信號处 為Η狀態時,即於放電期間,自圖形隨機存取記憶體2輸出 之顯示資料皆為L’構成閃鎖電路3之記憶元件之各位元成 為保持先前之資料值的狀態。 又’輸入至圖韻機存取記憶體2之顯示讀取控制信號讣 為L狀態時’即為記憶體資料更新期間時,閃鎖電路3自圖 形隨機存取記憶體2讀入並記憶丨掃描線份之像素資料。 但是,自圖形隨機存取記憶體2輸出之顯示資料,於記憶 體資料更新期間之間,-旦設狀態,則構成圖形隨機 存取記憶體2之記憶元件之位元不論為何值,皆繼續維持h 狀態。並且,自圖形隨機存取記憶體2輸出之顯示資料,於 顯示讀取控制信號9b為Η狀態,即成為放電期間之情形時方 可回到L狀態。自圖形隨機存取記憶體2輸出之顯示資料, 含有如此之-特性。 又,將貝料閂鎖信號1〇b輸入至閂鎖電路3,則藉由該資 料閂鎖信號10b之下降’閂鎖電路3可確定構成閂鎖電路3 之§己憶元件之各位元之值。 又,將記憶時脈信號12輸入至圖形隨機存取記憶體2,於 記憶時脈信號12之下降之時序,將像素資料寫入至圖形隨 機存取A fe體2。如此對圖形隨機存取記憶體2進行像素資 94050-951005.doc -21 - 1279757 料之寫入可以同步於記憶時脈信號12之方式進行。 並且,對圖形隨機存取記憶體2進行像素資料之寫入與自 圖形隨機存取記憶體2對閂鎖電路3進行1掃描線份之像素 資料之讀出係以獨立動作而進行。 如下所示,總結以上動作加以說明。 於圖2之時序圖中,記憶時脈信號16於通常時之顯示讀取 控制信號14為L狀態即於記憶體資料更新期間輸入。 又,輸入記憶時脈信號16,於記憶時脈信號丨6之下降之 時點對應於寫入至圖形隨機存取記憶體2之像素資料之像 素包έ於輸入通常時之資料閂鎖信號1 5,於通常時之資 料問鎖信號15之下降之時點確定之對應於水平掃描線之像 素資料之像素。即,與同·於對應於寫入至圖形隨機存取記 fe體2之像素資料的像素之像素相對應之像素資料藉由閂 鎖電路3讀出。 如此之If开^ ’首先’於通常時之顯示讀取控制信號1 *為Η 狀悲即產生競爭時之顯示讀取控制信號19為Η狀態之情形 時即於放電期間,顯示資料皆成為L,構成閃鎖電路3之記 L元件之各位元成為保持先前之資料值之狀態。 並且’於通常時之顯示讀取控制信號14為L狀態時即產生 跳爭時之顯不m取控制信號19為L狀態之時,即於記憶體資 料更新期間,資料閃鎖電路3,如通常時之資料閃鎖信號15 以及產生双爭日守之育料閂鎖信號所示,讀出並記憶記憶 於圖形隨機存取記憶體2之像素資料。 於產生矶爭時之顯示讀取控制信號19為[狀態時,即於記 94050-951005.doc •22· 1279757 憶體資料更新期間,輸入記憶時脈信號16,於記憶時脈信 5虎16之下降之時序,將像素資料寫入至圖形隨機存取記憶 體2。此處,對應於顯示資料21之構成圖形隨機存取記憶體 .己L元件之位元,至輸入記憶時脈信號16為止,設定為 狀〜、並且,於輸入記憶時脈信號16之時序將l狀態寫入 至該位元。 如此之情形時,閃鎖電路3於輸入記憶時脈信號Μ前之記 憶體資料更新期間,已讀出並記憶顯示資料21之位元。並 且輸入圯憶時脈信號1 6,且於記憶時脈信號16之下降之 T序寫入對應於顯示資料2丨之構成圖形隨機存取記憶體2 之記憶兀件之位元。於該位元寫入有L·狀態。 仁疋,如先前技術之說明,自圖形隨機存取記憶體2輸出 之顯示=貝料,於記憶體資料更新期間,一旦設定為Η狀態, 則不論構成圖形隨機存取記憶體2之記憶元件之位元設定 為何值,仍繼續維持Η狀態。自圖形隨機存取記憶體2輸出 之顯不身料’於產生競爭時之顯示讀取控制信號19為Η狀態 即為放電期間之情形時方可回到L狀態。自圖形隨機存取記 憶體2輸出之顯示資料含有如此之特性。 故而’對應於圖形隨機存取記憶體2之顯示資料2丨之記憶 元件之位元,一旦設定為Η狀態,則自圖形隨機存取記憶體 2輸出之顯示資料21於記憶體資料更新期間仍維持η狀態。 對應於顯示資料22之構成圖形隨機存取記憶體2之記憶 元件之位元,於輸入記憶時脈信號16之前設定為L狀態,輸 入記憶時脈信號16,藉由其下降將Η狀態寫入至該位元。該 94050-951005.doc -23- 1279757 在、將像素 > 料寫入至圖形隨機存取記憶體2,則圖形 Ik機存取§己憶體2作為顯示資料22輸出Η狀態。 八人將產生競爭時之資料閂鎖信號20輸入至閂鎖電路 、二由產生观梦時之資料閂鎖信號2 〇之下降,閂鎖電路 3可確疋構成閂鎖電路3之記憶元件記憶之各位元。 閂鎖電路3藉由產生競爭時之資料閂鎖信號別確定構成 門鎖電路3之記憶元件之各位元之情形時,關於顯示資料 21,即使對應於圖形隨機存取記憶體2之像素資料之顯示資 料21之位元為L狀態,對應於閂鎖電路3之顯示資料21之記 憶凡件之位元仍確定為Η狀態。 故而,於產生競爭時之顯示讀取控制信號丨9為乙狀態即於 圮fe體資料更新期間之期間輸入記憶時脈信號丨6,並且, 輸入该記憶時脈信號16,於記憶時脈信號16之下降之時刻 對應於寫入至圖形隨機存取記憶體2之像素資料之像素包 含於,輸入產生競爭時之資料閂鎖信號2〇,於產生競爭時 之^料閃鎖信號20之下降之時刻確定之對應於水平掃描線 之像素資料之像素時產生顯示異常。 如此’至圖形隨機存取記憶體2之像素資料之寫入與藉由 閂鎖電路3之像素資料之讀出的競爭,於通常時之顯示讀取 控制信號14於記憶體資料更新期間之情形時,會引起記憶 時脈信號變為Η狀態之情形。故而,監視電路92監視是否會 產生如此之競爭。即監視電路92於以下說明之監視區間之 間監視記憶時脈信號16是否變為Η狀態。並且,監視電路 9 2 ’於監視區間之間記憶時脈信號16為Η狀態之情形時,如 94050-951005.doc -24 - 1279757 以下之說明,使延遲電路7動作’對问鎖電路3進行再 處理。 此處’監視區間係於通常時之顯示讀取控制信心之記 憶體資料更新期間中自記憶體資料更新期間之終點除去特 定時間之區間。並且,如此之特定時間,其係作為於該特 定時間之期間’⑽電路3可自圖形隨機存取記憶體2再次 讀出1掃描線份之像素資料所需之充分長之時間而設定。 再者,I視電路92,其係依據於驅動IC93共通使用之同 步信號而動作’故而對於資料閃鎖信號1〇或顯示讀取控制 信號9係以何種時序輸入而*,可藉由利用於驅動1(:93共通 使用之同步信號實行演算處理可預先求得。故而,上述之 監視區間亦可藉由依據如此之同步信號進行之演算處理而 預先求得。 OHL視包路92若於監視區間之期間檢測出記憶時脈信號工6 為Η狀態’則如上所述,控制延遲電路7進行以下之動作。 即控制機構4之延遲電路7,輸入記憶時脈信號16,藉由 將圮憶時脈信號16延遲特定時間之處理,產生主機重審用 之顯示讀取-信號17與主機重審用之資料閂鎖信號18,並各 自輸出至OR電路6與0R電路5。此處,上述特定時間依據表 示記憶於延遲時間記憶記憶體91之延遲時間之資訊而決 定。又,延遲時間記憶記憶體91中,表示延遲時間之資訊 係藉由指令而預先設定者。又,表示延遲時間之資訊可藉 由指令相應必要而再設定。 OR電路5將獲得通常時之顯示讀取控制信號丨4與主機重 94050-95 l〇〇5.d〇, -25- 1279757 審用之顯示讀取信號17之OR的信號作為產生競爭時之顯 示讀取控制信號19輸出至閂鎖電路3。 又’ OR電路6將獲得通常時之資料閂鎖信號15與主機重 審用之資料閂鎖信號1 8之〇R的信號作為產生競爭時之資 料閂鎖信號20輸出至閂鎖電路3。 其結果係,產生競爭時之顯示讀取控制信號19變為L狀態 後,再次設定至Η狀態。故而,伴隨產生競爭時之顯示讀取 控制信號19,閂鎖電路3再次將構成閂鎖電路3之記憶元件 之各位元設定至L狀態。 此後,產生競爭時之顯示讀取控制信號19成為態之後 再次設定至L狀態。當將產生競爭時之顯示讀取控制信號19 再次設定至L狀態時,關鎖電路3讀出並記憶記憶於圖形 隨機存取記憶體2之丨掃描線份之像素資料。 於產生競爭時之顯示讀取控制信號19再次設定至乙狀態 之時輸入產生競爭時之資料閃鎖信號2〇。閃鎖電路3於產
线爭時之資㈣鎖信號2G之下降之時序,確定所記憶U 知描線份之像素資料。 如此,至圓形隨機存取記憶體2之像素資料之寫入盥自 形隨機存取記憶體2至問鎖電路⑷掃描線份之像素資 ^買出產生競爭之情形時,控制機構4如產生競爭時之顯 Z控制信號19與產生競爭時之資㈣鎖信⑽所示 放電於Γ時間記憶記憶體91之延遲時間之資訊. 產生= μ夺脈4唬16延遲特定時間。故而,即使; 94050-951005.doc -26 - 1279757 至圖形隨機存取記憶體2之像素資料之寫入,與自圖形隨機 存取記憶體2至閂鎖電路3之像素資料之讀出產生競爭之情 形時,於記憶體資料更新期間之期間閂鎖電路3可進行再讀 入處理,故而顯示讀取控制信號9可正常讀出自圖形隨機存 取記憶體2至閂鎖電路3之1掃描線份之像素資料。 再者,根據第1實施形態,監視電路92檢測於監視區間之 期間記憶時脈信號12是否為Η狀態,於監視區間之期間記憶 時脈信號丨2為Η狀態且有競爭之可能性之情形時,使延遲電 路7動作,對閃鎖電路3進行再讀入處理,就此加以說明, 但並非僅限於此者。監視電路92亦可於監視區間之期間檢 測出記憶時脈信號12為Η狀態之情形時,進而檢測是否因實 際競爭之處理產生顯示異常,僅於實際產生競爭,產生^ :異常之情形時,使延遲電路7動作’對問鎖電路3進行再 ▲進而’根據第1實施形態,就監視區間係於顯示讀取控制 信號9之記憶體資料更新期間中自終點除去特定時間: 參 :加以說明’但並非限於此者。亦可將監視區間之開始; 較顯示讀取控制信號9開始記憶體資料更新期 Μ生競料之顯示讀取控制信號成為L期間之特定時 :蚪刻,與上述第i實施形態相同,將監視區間之终點 :記憶體資料更新期間之終點前特定時間之時刻。以:: 式亦可將監視區間之開始設定為前於記 之開始之時刻,即使於實際產生競爭 :更新期間 小主犯η 士 观了1一木座生顯示里當夕 月乂夺,亦有產生f-U貞電路3進行再讀人處 : 4形之可能 9405〇.95l〇〇5.doc -27- 1279757 性,從而可回避顯示異常。 再者,就將監視電路92以及其他影像處理機能組入至1 晶片之積體電路之情形加以說明,但並非僅限於此者。又 亦可將影像處理電路1以及其他影像處理機能組入至複數 個積體電路。 (第2實施形態) 其次,就第2實施形態加以說明。 圖1係表示第2實施形態之影像處理電路1之圖。第2實施 形態之影像處理電路1係與第丨實施形態相同用於行動電話 終端機等者。 因第2實施形態之影像處理電路丨之構成係與第丨實施形 態相同,故而省略說明。 其次,以與第1實施形態之不同點為中心就如此之本實施 形怨之影像處理電路1之動作加以說明。 線份之像素資料之讀出產生競爭之情形時 更新期間、放電期間、以及確定資料之時片 根據第1實施形態,於至圖形隨機存取記憶體2之像素資 料之寫入與自圖形隨機存取記憶體2至閂鎖電路3之丨掃插 ,使記憶體資料
為回避如此之情形,根據本實施形態, ,延遲之記憶體資 94050-951005.doc -28- 1279757 料更新期間、延遲之放電期間、以及確定延遲之資料之時 序,進入於產生競爭之記憶時脈信號與產生競爭之記憶時 脈信號之下一個記憶時脈信號之間。為此,於延遲時間呓 憶記憶體91中,作為表示延遲時間之資訊,例如根據記憶 時脈信號12為Η狀態之週期計算出之時間,藉由指令預先記 憶。 再者,本發明之形態之延遲電路7以及延遲時間記憶記憶 體91係本發明之延遲機構之例。 圖3係表示影像處理電路丨之各種驅動信號以及控制信號 之時序圖之圖。 圖3之時序圖中,圖1之顯示讀取控制信號9作為通常時之 顯示讀取控制信號23表示,圖1之資料閂鎖信號1〇作為通常 時之資料閂鎖信號24表示,圖1之記憶時脈信號12作為記憶 時脈信號25表示,於產生競爭時自延遲電路7產生之主機重 審用之顯示讀取控制信號%作為主機重審用之顯示讀取信 號26表不’於產生競爭時自延遲電路7產生之主機重審用之 貝料閂鎖信號l〇a作為主機重審用之資料閂鎖信號27表 不。又,圖3中,自0R電路6輸出之顯示讀取控制信號9b作 為產生競爭時之顯示讀取控制信號28表示,自〇R電路5輸 出之資料閂鎖信號10b作為產生競爭時之資料閂鎖信號29 表示。 即’ 〇R電路6將獲得顯示讀取控制信號9與自延遲電路7 輸出之主機重審用之顯示讀取控制信號%之〇R之信號作 為產生競爭時之顯示讀取控制信號28輸出。又,〇R電路5 94050-951005.doc -29- 1279757 將獲得資料閂鎖信號10與自延遲電路7輸出之主機重審用· 之貧料閃鎖信號1 (^之〇R之信號作為產生競爭時之資料閂 鎖信號29輸出。 又’圖3中,顯示資料3〇以及顯示資料31係分別對應於構 成圖形隨機存取記憶體2之記憶元件之位元的來自圖形隨 機存取兄憶體2之輸出資料,顯示資料3〇係於將構成圖形隨 機存取5己憶體2之記憶元件之位元自H狀態設定至L狀態之 情形時之輸出資料,顯示資料3丨係於將構成圖形隨機存取 記憶體2之記憶元件之位元自L狀態設定至H狀態之情形時 _ 之輸出資料。 圖3之時序圖中,記憶時脈信號25於通常時之顯示讀取控 制仍唬23為L狀態即於記憶體資料更新期間輸入。 又,輸入記憶時脈信號25,於記憶時脈信號25之下降之 時刻對應於寫入至圖形隨機存取記憶體2之像素資料之像 素I 3於輸入通常時之資料閂鎖信號24,於通常時之資 料閃鎖信號24之下降之時刻確定之對應於水平掃描線之像 ^資料之像素。即,與同於對應於寫入至圖形隨機存取記翁 憶體2之像素資料的像素之像素相對應之像素資料藉由閂 鎖電路3讀出。 如此之情形中’與第i實施形態相同,至圖形隨機存取記 憶體2之寫入與自圖形隨機存取記憶體2至閂鎖電路3之浐. 出產生競爭。 監視電路92以與第1實施形態相同之方式監視是否 如此之競爭。 94050-951005.doc -30 - 1279757 如此之情形’首先,於通常時之顯示讀取控制信號23為Η 狀悲即於產生競爭時之顯示讀取控制信號28為Η狀態之情 形時’即於放電期間,顯示資料為L,構成閂鎖電路3之記 憶兀件之各位兀成為保持先前之資料值的狀態。 並且’於通常時之顯示讀取控制信號23為乙狀態時即於產 生競爭時之顯不讀取控制信號28為L狀態時,即於記憶體資 料更新期間,資料閂鎖電路3如通常時之資料閂鎖信號24 以及產生競爭時之資料閂鎖信號29所示,讀出並記憶記憶 於圖形隨機存取記憶體2之像素資料。 產生競爭時之顯示讀取控制信號28於記憶體資料更新期 間,輸入圮憶時脈信號25,於記憶時脈信號25之下降之時 序,將像素資料寫入至圖形隨機存取記憶體2。此處,對應 於顯不貝料30之構成圖形隨機存取記憶體2之記憶元件之 位元,至輸入記憶時脈信號25為止,設定為H狀態。並且, 於輸入記憶時脈信號25之時序,將乙狀態寫入至對應於顯示 "貝料30之構成圖形隨機存取記憶體2之記憶元件之位元。 如此之情形,閂鎖電路3於輸入記憶時脈信號25前之記憶 體資料更新期間,已讀出並記憶顯示資料3〇之位元。並且, 輸入記憶時脈信號25,於記憶時脈信號25之下降之時序寫 入對應於顯示資料30之構成圖形隨機存取記憶體2之記憶 兀件之位70。作為對應於顯示資料3〇之構成圖形隨機存取 記憶體2之記憶元件之位元寫入有L狀態。 然而,如先前技術之說明,自圖形隨機存取記憶體2輪出 之顯不育料於記憶體資料更新期間之期間,一旦設定為Η 94050-951005.doc -31. 1279757 ^ ’則不論構成圖形隨機存取記憶體2之記憶元件之位元 又疋為何值仍繼續維持Η狀態。自圖形隨機存取記憶體2 輸出U示資料’於產生競爭時之顯示讀取控制信號Μ為η 狀&即為放電期間之情形時方可回到l狀態。自圖形隨機存 取圯憶體2輸出之顯示資料含有如此之特性。 文而圖幵/ k機存取記憶體2之對應於顯示資料%之記憶 兀*件之位70 —旦設定為Η狀態,則於記憶體資料更新期間仍 維持為Η狀態。 關於對應於顯示資料3丨之構成圖形隨機存取記憶體2之 隐元件之位元,於輸入記憶時脈信號25前設定為L狀態, 輸入記憶時脈信號25,藉由其下降對應於寫入至圖形隨機 存取記憶體2之像素資料將H狀態寫入至該位元。該情形 時,當將像素資料寫入至圖形隨機存取記憶體2時,則自圖 形隨機存取記憶體2輸出之顯示資料31表示為H狀態,故而 閃鎖電路3將對應於顯示資料31之閃鎖電路3之記憶元件之 位元設定為Η狀態。 其-人,s將產生競爭時之資料閂鎖信號29輸入至閂鎖電 路3時,則藉由產生競爭時之資料閂鎖信號29之下降,閂鎖 電路3可確定構成閂鎖電路3之記憶元件之各位元。 閂鎖電路3藉由產生競爭時之資料閂鎖信號29確定構成 閂鎖電路3之記憶元件之各位元之情形時,關於顯示資料 3 0,即使構成圖形隨機存取記憶體2之記憶元件之位元為l 狀I、閂鎖電路3之對應於顯示資料3 0之記憶元件之位元仍 確定為Η狀態。 94050-951005.doc -32- 1279757 故而於產生观爭時之顯示讀取控制信號Μ為L狀態即於 記憶體資料更新期間之期間輸入記憶時脈信號25,並且輸 入該記憶時脈信號25,於記憶時脈信號25之下降之時刻對 應於寫入至圖形隨機存取記憶體2之像素資料之像素包含 於,輸入產生競爭時之資料問鎖信號29,於產生競爭時之 資料問鎖信號29之下降之時刻確定之對應於水平掃描線之 像素資料的像素,該情形時會產生顯示異常。 此處,產生如此之情形之情形時,控制機構4之延遲電路 7輸入圮憶時脈信號12,藉由將記憶時脈信號12延遲特定時 間之處理,產生主機重審用之顯示讀取信號%與主機重審 用之負料閂鎖栺號27,並分別輸出至〇R電路6與〇R電路5。 OR電路5將獲得通常時之顯示讀取控制信號以與主機重 審用之顯示讀取信號26之〇尺的信號作為產生競爭時之顯 示讀取控制信號28輸出至閂鎖電路3。 又,OR電路6將獲得通常時之資料閂鎖信號以與主機重 審用之資料閂鎖信號27之〇R的信號作為產生競爭時之資 料閂鎖信號29輸出至閂鎖電路3。 其結果係-,產生競爭時之顯示讀取控制信號28變為L狀態 之後再次設定為Η狀態。故而,伴隨產生競爭時之顯示讀取 控制信號28,閂鎖電路3再次將構成閂鎖電路3之記憶元件 之各位元設定為L狀態。 此後,將產生競爭時之顯示讀取控制信號28再次設定為L 狀悲。將產生競爭時之顯示讀取控制信號28再次設定為L 狀態,則閂鎖電路3讀出並記憶記憶於圖形隨機存取記憶體 94050-951005.doc -33- 1279757 2之1掃描線份之像素資料。 於產生競爭時之顯示讀取控制信號28再次設定為L狀態 之時’輸入產生競爭時之資料閂鎖信號29。閂鎖電路3於產 生競爭時之資料閂鎖信號29之下降之時序,確定記憶之i 掃描線份之像素資料。 以此方式’於至圖形隨機存取記憶體2之像素資料之寫入 與自圖形隨機存取記憶體2至閃鎖電路3之丨掃描線份之像 素資料之讀出產生競爭之情形時,控制機構4如產生競爭時 之顯示讀取控制信號28與產生競爭時之資料閃鎖信號29所 示,將放電期間與記憶體資料更新期間,以及確定資料之 時序較產生競爭之記憶時脈信號16延遲特定時間。並且, 控制機構4以以下之方式進行控制:至將產生競爭時之記憶 時脈#號2 5之下一個記憶時脈信號輸入至圖形隨機存取記 憶體2為止,開始再次之放電期間與記憶體資料更新期間, 且再次之產生競爭時之資料閂鎖信號29輸入至閂鎖電路 3,從而結束。作為表示記憶於延遲時間記憶記憶體9丨之延 遲時間的資訊,設定表示根據記憶時脈信號12之週期之時 間的資訊,-故而如此之控制可容易地實現。 即,如此之控制可以例如如下所示之方式進行。即,藉 由延遲電路7延遲記憶時脈信號25產生主機重審用之顯示 4取仏號2 6以及主機重審用之資料閂鎖信號2 7時,考慮到 表示作為連續輸入之2個記憶時脈信號25之間隔資料之記 憶於延遲時間記憶記憶體91之延遲時間之資訊延遲記憶時 脈信號25。並且,至輸入產生競爭之記憶時脈信號25之下 94050-951005.doc -34- 1279757 個.己it時脈&就為止,再次之產生競爭時之顯示讀取控 制仏號28自放電期間轉變至記憶體資料更新期間,再次之 競肀產生時之資料閂鎖信號29於再次之記憶體資料更新期 間,以下降至輸入產生競爭之記憶時脈信號25之下一個記 隐時脈k 為止之方式,產生主機重審用之顯示讀取信號 26以及主機重審用之資料閃鎖信號27。 故而即使於至圖形隨機存取記憶體2之像素資料之寫入 與自圖形隨機存取記憶體2至閃鎖電路3之像素資料之讀出 產生競爭之情形時,亦無競爭之記憶時脈信號25之下一個 記憶時脈信號與再次之至問鎖電路3之丨掃描線份之像素資 料之讀出產生競爭之情形。如此,根據本實施形態,可正 常讀出自圖形隨機存取記憶體2至關電路⑷掃描線份 之像素資料。 再者,自圖形隨機存取記憶體2輸出之顯示資料,於記憶 體資料更新期間之期間,即使構成圖形隨機存取記憶體: 之記憶讀之位元-旦設定為H狀態,構成圖形隨機存取 記憶體2之記憶元件之位元再次設定g狀態之情形時,作 為對應於貧位元之顯示資料亦含有圖形隨機存取記憶體2 可輸出之特性’於此情形時產生競爭之情形係通常時 之貝枓問鎖信號與記憶時脈信號同時輸入之情形。 決該問題,則可實現-種影像處理電路,其藉由與上述相 同之處理即使於該情形時亦無顯示異常產生。 再者,根據本實施形態就圖形隨機存取記憶體技 面板8之1書面份之像辛眘粗 主 、.、、不 像素貝枓之情形加以說明,但並非限於 94050-951005.doc -35- 1279757 此者。圖形隨機存取記憶體2亦可記憶顯示面板之複數畫面 份之像素資料。 進而,根據本實施形態,就閂鎖電路3自圖形隨機存取記 隐體2項出並记憶顯示面板8之丨掃描線份之像素資料之情 形加以說明,但並非僅限於此者。閂鎖電路3亦可自圖形隨 機存取記憶體2讀出並記憶複數掃描線份之像素資料。 再者,根據本實施形態,藉由延遲電路7延遲記憶時脈信 唬25產生主機重審用之顯示讀取信號%以及主機重審用之 貝料閃鎖#唬27時,考慮到表示作為連續輸入之2個記憶時 脈4唬25之間隔資料之記憶於延遲時間記憶記憶體91之延 遲時間之資訊而延遲記憶時脈信號25,就此加以說明。該 ^形犄,於圖形隨機存取記憶體2之記憶時脈信號25之週期 產生變動之情形時,根據關於圖形隨機存取記憶體2之記憶 時脈信號25之週期之資訊,將表示記憶於延遲時間記憶記 憶體91之延遲時間之資訊以可適當地對應於圖形隨機存取 圮憶體2之記憶時脈信號25之變動之週期的方式更新,藉此 亦可可變地調整延遲時間。若如此,即使圖形隨機存取記 憶體2之記憶時脈信號25產生變動,亦可實現無顯示異常產 生之影像處理電路。 (第3實施形態) 其-人’就第3實施形態加以說明。 根據第1實施形態或第2實施形態,顯示讀取控制信號9 於記憶體資料更新期間之期間,記憶時脈信號12為H(High) 狀態之次數至多為1次。即,根據第丨實施形態以及第2實施 94050-951005.doc -36 - 1279757 瓜怨,就記憶B夺脈信號12之週期長於顯示讀取控制信號9 之記憶體資料更新期間之情形加以說明,但並非僅限於此 者。 欠、P根據第3實施形態,就顯示讀取控制信號9於記憶體 貝料更新期間之期間,f己憶時脈信號12為聊刷狀態2次 以上之情形加以說明。 再者,第3實施形態之構成,因與第丨實施形態或第2實施 形態相同故而省略說明。 其次,就如此之本實施之動作加以說明。 圖9係表示記憶時脈信號12之週期短於顯示讀取控制信 號9之z丨思體 > 料更新期間,且於顯示讀取控制信號$之記 十思體資料更新期間,記憶時脈信號12為H(High)狀態2次以 上之情形時之影像處理電路丨之各種驅動信號以及控制信 號之時序圖之圖。 圖9之時序圖中,圖1之顯示讀取控制信號9作為通常時之 顯示讀取控制信號81表示,圖1之資料閂鎖信號丨〇作為通常 時之資料閂鎖信號82表示,圖1之記憶時脈信號12作為記憶 時脈信號83-表示,於產生競爭時自延遲電路7產生之主機重 審用之顯示讀取控制信號9a作為主機重審用之顯示讀取信 號84表示,於產生競爭時自延遲電路7產生之主機重審用之 資料閂鎖信號l〇a作為主機重審用之資料閂鎖信號85表 示。又,圖9中,自OR電路6輸出之顯示讀取控制信號9b作 為產生競爭時之顯示讀取控制信號8 6表示,自OR電路5輸 出之資料閂鎖信號l〇b作為產生競爭時之資料閂鎖信號87 94050-951005.doc -37- 1279757 表示。 即,OR電路6將獲得顯示讀取控制信號9與自延遲電路7 輸出之主機重審用之顯示讀取控制信號之〇R的信號作 為產生競爭時之顯示讀取控制信號%輸出。又,〇R電路$ 將獲侍資料閂鎖信號10與自延遲電路7輸出之主機重審用 之貝料閂鎖信號l〇a之0R之信號作為產生競爭時之資料閂 鎖信號87輸出。 根據圖9之時序圖,記憶時脈信號83,於通常時之顯示讀 取控制信號81為L狀態即於記憶體資料更新期間2次輸入。 又,輸入記憶時脈信號83,於記憶時脈信號83之下降之 時刻對應於寫入至圖形隨機存取記憶體2之像素資料之像 素包含於,輸入通常時之資料閂鎖信號82,於通常時之資 料閃鎖信號以下降之_較之對應於水平掃描線之像 素資料之像素。即,與㈣對應於寫人至圖形隨機存取記 憶體2之像素資料的像素之像素相對應之像素資料藉由問 鎖電路3讀出。 如此之情形中,與第i實施形態或第2實施形態相同,至 圖形隨機存-取記憶體2之寫入與自圖形隨機存取記憶體2至 問鎖電路3之讀出產生競爭。 此處於產生如此之情形之情形時,控制機構4之延遲電 路7 ’輸入圮憶時脈信號12,藉由將記憶時脈信號12延遲特 疋時間之處理,產生主機重審用之顯示讀取信號料與主機 重審用之貝料閂鎖信號85,且分別輸出至OR電路6與OR電 路5 〇 94050-951005.doc -38 - 1279757 OR電路5將獲得通常時之顯示讀取控制信號81與主機重 審用之顯示讀取信號84之〇R的信號作為產生競爭時之顯 示讀取控制信號86輸出至閂鎖電路3。 又,OR電路6將獲得通常時之資料閂鎖信號82與主機重 審用之資料閂鎖信號85之0R的信號作為產生競爭時之資 料閂鎖信號87輸出至閂鎖電路3。 其結果係,產生競爭時之顯示讀取控制信號86,於通常 時之顯示讀取控制信號81處於記憶體資料更新期間之期間 時,於記憶時脈信號83為Η狀態之83a與83b之間如86a所示 般上升,又記憶時脈信號83為Η狀態83b與通常時之顯示讀 取控制信號8 1開始放電期間之時刻之間如86b所示般上 升。如此產生競等時之讀取控制信號8 6於通常時之顯示古賣 取控制信號81處於記憶體資料更新期間之期間時如以 及86b所示2次上升。又,產生競爭時之資料閂鎖信號87, 於產生競爭時之顯示讀取控制信號86為H狀態之86a與記憶 時脈信號83為Η狀態之83b之間如87a所示般上升,又於產生 競爭時之顯示讀取控制信號86為11狀態之86b之後,通常時 之顯不讀取—控制信號8 1為記憶體資料更新期間之期間,如 87b所不上升。即產生競爭時之資料閂鎖信號87,於通常時 之顯示讀取控制信號8 1處於記憶體資料更新期 間之期間
次設定為L狀態。並且, 閃鎖電路3於產生競爭時之顯示讀 94050-951005.doc -39- 1279757 取控制信號86自Η狀態下降至£狀態之後,更新各位元之資 料,進而問鎖電路3於產生競爭時之資料問鎖信號 悲至L狀態下降之時,確定各位元之資料。 以此方式,於至圖形隨機存取記憶體2之像素資料之寫入 與自圖形隨機存取記憶體2至問鎖電路3之丨掃描線份之像 素資料之讀出產生競爭之情形時,控制機構4如產生競爭時 之顯示讀取控制信號86與產生競爭時之資料閃鎖信號”所 示,將放電期間與記憶體資料更新期間,以及確定資料之 時序較產生競爭之記憶時脈信號83延遲特定時間。並且 授制機構4,以以下之方式加以控制:至產i競爭時之記 時脈信號83之下-個記憶時脈信號輸人至圖形隨機存取 憶體2為止,開始再次之放電期間與記憶體資料更新期間 將再次之產生競爭時之資料閃鎖信號87輸入至問鎖電= 從=結束。根據第3實施形態,如此之控制,於通常時之丨 不讀取控制信號8 1處於記憶體資料更新期間之期間,進 記憶時脈信號83為Η狀態之次數。 故而,即使於至圖形隨機存取記憶體2之像素資料之寫入 與自圖形隨-機存取記憶體2至問鎖電路3之像素資料之讀出 產生競爭之情形時,亦不會產生競爭之記憶時脈信號^之 下一個記憶時脈信號與再次之㈡鎖電路…㈣線^ 像素資料之讀出的競爭。以此方式,根據本實施形離,可 正、常讀出自圖形隨機存取記憶體2至閃鎖電路…掃描線 份之像素資料。 以此方式, 即使於通常時之顯示讀取控制 信號8 1處於記 94050-951005.doc -40- 1279757 憶體資料更新期間之期間,記憶時脈信號83為H狀態2次以 上之情形時,亦可與第1實施形態或第2實施形態相同,藉 由閂鎖電路3進行再讀入處理2次以上之處理而回避競爭。 [產業上之可利用性] 如以上η兒明所明示,本發明係提供一種即使於至圖形隨 機存取記憶體之像素資料之寫入與包含對應於該像素資料 之像素之掃描線份之像素資料之讀出產生競爭之情形時亦 可無顯示異常產生之影像處理電路,影像處理電路之控制 方法以及積體電路者。 【圖式簡單說明】 圖1係表示本發明之第丨以及第2實施形態之影像處理電 路之構成的圖。 圖2係表示本發明之第i實施形態之影像處理電路之各種 驅動信號以及控制信號之時序圖的圖。 圖3係表示本發明之第2實施形態之影像處理電路之各種 驅動信號以及控制信號之時序圖的圖。 圖4係表示先前之影像處理電路之構成的圖。 圖5係表示先前之影像處理電路之各種驅動信號以及控 制信號之時序圖的圖。 圖6係表示於先前之影像處理電路產生競爭之情形時之 各種驅動化號以及控制信號之時序圖的圖。 圖7係表不於先前之影像處理電路產生競爭之情形時之 各種驅動信號以及控制信號之時序圖的圖。 圖8係表示產生競爭之情形時之圖形隨機存取記憶體2與 94050-951005.doc -41- 1279757 閂鎖電路3之記憶元件之狀態的圖。 圖9係表示本發明之第3實施形態之影像處理電路之各種 驅動信號以及控制信號之時序圖的圖。 【主要元件符號說明】 1 影像處理電路 2 圖形隨機存取記憶體 3 閂鎖電路 4 閂鎖電路控制機構 5 OR電路 6 7 8 9 9a 9b 10 10a 10b 91 92 93 OR電路 主機重審延遲電路 顯示面板 顯示讀取控制信號 主機重審用之顯示讀取控制信號 顯示讀取控制信號 資料閂鎖信號
主機重審用之資料閂鎖信號 資料閂鎖信號 延遲時間記憶記憶體 監視電路92 驅動1C 94050-951005.doc -42-

Claims (1)

1279757 十、申請專利範圍: 1. 一種影像信號處理電路,其包含: θ次思機存取記憶體,其將作為對應於顯示畫面之像 ”:貝料的像素資料至少記憶上述顯示 .像素資料以同步於記憶時脈信號之方式寫—入; 其自上述圖形隨機存取記憶體讀出並記憶 :;上述顯7Γ;晝面之掃描線份之各像素的像素資料; 以及 控制機構; 二 :上述閃鎖電路之對應於上述掃描線份之各像素 、’、為料顯示於上述顯示晝面; ,上述圖形隨機存取記憶體進行上述像素資料之寫入 -上相形隨機存取記憶體對上㈣鎖電路進行對應 =上述知Α線份之各像素之像素資料的讀出產生競爭之 情形時,上述控制機構以下述之方式控制:以特定之延 遲時間延遲對應於上述掃描線份之各像素之像素資料的 讀出’再次自上述圖形隨機存取記憶體對上㈣鎖電路 進打對應於上述掃描線份之各像素的像素f料之讀出。 2.如請求項!之影像信號處理電路,其中上述控制機構 延遲機構,其以以下之方式動作:於產生競爭之情形時, 於晚於供給對應於上述圖形隨機存取記憶體之上述像素 資料之寫入的上述記憶時脈信號之時點的期間,且早於 供給該記憶時脈信號之下一個記憶時脈信號的上述期間 之間’將顯示讀取控制信號以及資料問鎖信號以僅延‘ 94050-951005.doc 1279757 1、6之ι遲時間份之方式輸入,以使上述問鎖電路 3 \對應於上述掃描線份之各像素的像素資料。 长12之&像^號處理電路’其中上述特定之延遲時 間可作可變地調整。 &月求貝1之衫像^號處理電路,其中上述控制機構含有 、幾構# i視對上述圖形隨機存取記憶體進行上述 像素資料之寫人是否與自上述圖形隨機存取記憶體對上 相鎖電路進行對應於上述掃描線份之各像素之像素資 料的讀出產生競爭。 5.如5月求項4之影像信號處理電路,其中上述控制機構含有 延遲機構,其以以下之方式動作:根據上述監視機構之 監視f果’延遲對應於上述掃描線份之各像素的像素資 料之讀出’再次自上述圖形隨機存取記憶體對上述閂鎖 電路進行對應於上述掃描線份之各像素的像素資料之讀 出。 6·如請求項1之影像信號處理電路,其中自上述圖形隨機存 取記憶體讀出對應於上述掃描線份之各像素之像素資料 至上述⑪―鎖f路,於未產线爭之情形之記憶體資料更 新期間’複數次進行對上述圖形隨機存取記憶體之上述 像素資料的寫入之情形時,於產生上述競爭時,上述控 制機構以以下之方式控制··於上述像素資料之寫入期= 與下-次像素資料之寫人„之間,延遲對應於上述掃 描線份之各像素的像素資料之讀出,將自上述圖形隨機 存取記憶體對上述閃鎖電路進行對應於上述掃描線份之 94050-951005.doc 1279757 象素之像素I:料的讀出再次於未產生 的記憶體資料更新期間複數次進行。 …开/ 一種影像信號處理電路 處理雷跤纟i ㈣方法’其係控制影像信號 者,该影像信號處理電路包含: 圖开成機存取s己憶體,其將作為對應於顯示畫面之像 素之資料的像素資料至少記憶上述顯示畫面份,且上述 像素資料以同步於記憶時脈信號之方式寫入; 閂鎖電路,其自上诚_ # p左拖十& 上迩圖形Ik機存取記憶體讀出並記憶 對應於上述顯示書面之播p始 旦甶之知描線份之各像素的像素資料; 以及 控制機構;而該方法包含如下步驟·· 對上述圖形隨機存取記憶體進行上述像素資料之寫入 與自上述圖形隨機存取記憶體對上㈣鎖電路進行對應 於上述掃㈣份之各像素之像素資料的讀出產生競爭之 情形時’上述㈣機構以特定之延遲時間延遲對應於上 述掃描線份之各像素之後音杳姓μ , 本I您诼I貝枓的讀出之方式加以控 制。 8. -種積體-電路’其中組納有請求们之影像信號處理電 路0 94050-951005.doc
TW093120084A 2003-07-04 2004-07-02 Image signal processing circuit, control method of image signal processing circuit and integrated circuit TWI279757B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2003192385 2003-07-04

Publications (2)

Publication Number Publication Date
TW200515335A TW200515335A (en) 2005-05-01
TWI279757B true TWI279757B (en) 2007-04-21

Family

ID=33562400

Family Applications (1)

Application Number Title Priority Date Filing Date
TW093120084A TWI279757B (en) 2003-07-04 2004-07-02 Image signal processing circuit, control method of image signal processing circuit and integrated circuit

Country Status (6)

Country Link
US (1) US7675522B2 (zh)
JP (1) JP4216848B2 (zh)
KR (1) KR100770479B1 (zh)
CN (1) CN100538812C (zh)
TW (1) TWI279757B (zh)
WO (1) WO2005004103A1 (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100885913B1 (ko) * 2007-01-23 2009-02-26 삼성전자주식회사 티어링 효과를 감소시키는 방법 및 그에 따른 lcd 장치
KR100854729B1 (ko) * 2007-08-29 2008-08-27 엠텍비젼 주식회사 디스플레이 모듈에서의 데이터 입력 제어 방법 및디스플레이 모듈이 장착된 디지털 처리 장치
KR101987160B1 (ko) 2012-09-24 2019-09-30 삼성전자주식회사 디스플레이 드라이버 집적회로, 그것을 포함하는 디스플레이 시스템 및 그것의 디스플레이 데이터 처리 방법
JP6164049B2 (ja) * 2013-11-01 2017-07-19 ソニー株式会社 駆動装置、駆動方法及び電子機器

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2000003381A1 (fr) 1998-07-09 2000-01-20 Seiko Epson Corporation Circuit d'attaque et dispositif a cristal liquide
JP3105884B2 (ja) * 1999-03-31 2000-11-06 新潟日本電気株式会社 メモリ性表示装置用表示コントローラ
JP2000330520A (ja) * 1999-05-19 2000-11-30 Kyocera Corp 液晶表示装置
JP2003288202A (ja) * 2002-03-28 2003-10-10 Nec Kansai Ltd シングルポートram内蔵の表示制御半導体集積回路

Also Published As

Publication number Publication date
KR20060030891A (ko) 2006-04-11
JP4216848B2 (ja) 2009-01-28
CN1826629A (zh) 2006-08-30
JPWO2005004103A1 (ja) 2006-08-17
US20070103456A1 (en) 2007-05-10
TW200515335A (en) 2005-05-01
CN100538812C (zh) 2009-09-09
US7675522B2 (en) 2010-03-09
KR100770479B1 (ko) 2007-10-26
WO2005004103A1 (ja) 2005-01-13

Similar Documents

Publication Publication Date Title
TWI424430B (zh) 控制畫面輸入與輸出之裝置與方法
TWI279757B (en) Image signal processing circuit, control method of image signal processing circuit and integrated circuit
JP3378710B2 (ja) 縮小画像の書き込み/読み出し方法及び縮小画像処理回路
JPH09116827A (ja) 縮小映像信号処理回路
JP2006025124A5 (zh)
JPH1155569A (ja) 表示制御回路
JP2820048B2 (ja) 画像処理システムとその記憶装置およびそのアクセス方法
JP2001231003A (ja) ディジタルカメラ
TWI325271B (en) Image processing apparatus and method
JP4525382B2 (ja) 表示装置及び撮像装置
JP2623541B2 (ja) 画像処理装置
JP3432764B2 (ja) 画像表示装置
JP2004094498A (ja) 画像表示システム及び表示装置
JPH10178527A (ja) 画像データ処理装置
JP4544813B2 (ja) 画像処理装置
JP2924618B2 (ja) 画像取込装置
JP3515466B2 (ja) ディジタルカメラ
JP2901033B2 (ja) モニタ付カメラの表示方式
JP2021141420A5 (zh)
JPH04313165A (ja) 画像メモリアドレス制御回路
JP2004294677A (ja) 表示制御回路
JPH11252502A (ja) ディジタルカメラ
JPS5897082A (ja) メモリ制御方式
JPS5987492A (ja) Crt表示装置の表示方式
JPH08160903A (ja) ディジタル画像表示方法及び装置

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees