TWI277295B - High voltage switch circuit of semiconductor device - Google Patents

High voltage switch circuit of semiconductor device Download PDF

Info

Publication number
TWI277295B
TWI277295B TW093119269A TW93119269A TWI277295B TW I277295 B TWI277295 B TW I277295B TW 093119269 A TW093119269 A TW 093119269A TW 93119269 A TW93119269 A TW 93119269A TW I277295 B TWI277295 B TW I277295B
Authority
TW
Taiwan
Prior art keywords
pump
voltage
high voltage
unit
transistor
Prior art date
Application number
TW093119269A
Other languages
English (en)
Other versions
TW200524276A (en
Inventor
Doe-Cook Kim
Original Assignee
Hynix Semiconductor Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hynix Semiconductor Inc filed Critical Hynix Semiconductor Inc
Publication of TW200524276A publication Critical patent/TW200524276A/zh
Application granted granted Critical
Publication of TWI277295B publication Critical patent/TWI277295B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/14Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/06Modifications for ensuring a fully conducting state
    • H03K17/063Modifications for ensuring a fully conducting state in field-effect transistor switches

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Electronic Switches (AREA)
  • Dc-Dc Converters (AREA)
  • Semiconductor Integrated Circuits (AREA)

Description

1277295 九、發明說明: 【發明所屬之技術領域】 本發明係關於半導體裝置之高電壓開關電路,且更特別 關於在低電壓下能有效的切換高電壓之半導體裝置之高電 壓開關電路。 【先前技術】 一般,半導體裝置需要較輸入功率電壓為高之一泵電 壓’且亦需要用於切換高電壓之一高電壓開關。 圖1為顯示一習知高電壓開關電路之一電路圖。 參見圖1,習知高電壓開關電路包括一非及(NAND)閘 NG1,其根據一外部致能信號EN及一時脈信號clk輸出一 泵日守脈L唬P—CLK,並包括一泵單元1〇,其根據一外部第 一岗電壓VPP及一泵時脈信號P一CLK輸出一泵電壓 Vpump,並包括一預充電單元2〇,其根據致能信號en將來 自泵單元10之輸出進行預充電,並包括一開關單元3〇,其 根據泵單元10之泵電壓Vpump切換一第二高電壓Vin。 果單元10包括在泵時脈信號輸入端與泵單元1〇之一輸出 端間耦合之一第一電容器C1,一反相器〇及在泵時脈信號 輸入端與一第一節點Q1間成串聯連接之一第二電容器 在弟郎點Q1與泵單元1 〇之輸出端間麵合且按照第一 即點Q1而被驅動之一本地第一電晶體丁丨,及在第一節點以 與一外部高電壓輸入端間辆合且按照泵單元1〇之輸出端而 被驅動之一第二電晶體T2。 預充電單元20包括在一致能信號輸入端與泵單元1〇之輸 94217.doc 1277295 出端間耦合且按照一電源電壓Vcc而被驅動之一第三電晶 體T3。開關單元30包括在一第二高電壓輸入端vin與一第二 高電壓輸出端Vout間耦合且按照來自泵單元1〇之輸出而被 驅動之一第四電晶體T4。 習知高電壓開關電路之操作現在加以解說之。 當致能信號EN具有一邏輯高位準時,泵單元1〇之輸出端 藉第二電晶體T3而被充電。此時,來自NAND閘NG丨之輸出 值因時脈信號CLK而變動,及由反相器j丨而被反相。泵電 壓Vpump經包含有第一與第二電容器C1與C2及第一與第二 電曰曰體T1與T2之一正回授迴路而產生。然而,第一與第二 笔曰曰體T1與T2之門檻電壓導致正回授迴路之一電壓損失且 因在習知高電壓開關電路中之一反向偏壓而成增加,以致 於有一問題,即習知高電壓開關電路在低於2·5伏之一低電 壓下無法適當的操作。 【發明内容】 本發明直接為一半導體裝置之一高電壓開關電路,該電 路能藉一反偏壓,藉利用一本地電晶體形成一泵單元及具 有一二重井(triple well)之一電晶體且使用一外部控制電晶 體形成一泵單元藉由減低一正回授迴路之損失,而有效的 切換一高電壓。 本發明之一方面為提供一半導體裝置之一高電壓開關電 路’其包括:藉邏輯的合併一時脈信號及一致能信號用於 輸出一泵時信號之一輸入單元;按照一第一高電壓及泵時 脈信號用於輸出一泵電壓信號之一泵單元,其中泵單元包 94217.doc 1277295 括連接第一咼電壓之一第一及第二本地電晶體;及按照泵 電壓用於切換一第二高電壓之一開關單元。 ^ 的泵單元進一步包括:用於泵送泵時脈信號之一 電壓至來自泵單元之輸出之一第一電容器;用於將泵時脈 信號予以及相> _ = i ” 反相器;用於將反相之泵時脈信號之一 :壓泵迗至第-節點之-第二電容器;及在一井上形成且 按照,一節點之—電壓位準用於將第一節點之一電壓供應 至栗單元之一輸出端之一第一電晶體。 車乂佳的,輸入單元包括用於接收時脈信號及致能信號之 一NAND閘。 【實施方式】 。本申請係依賴韓國於2_年10年10日建播之專利申請編 说2003-GG7G557之優先權,該案之全文以引用方式併入本 文中。 現在芩見本發明之較詳細之一所選具體實施例,所述之 實例顯示於圖式中,且儘可㉟,全部圖式中使用相同的代 表符號且說明者為相同或類似元件。 圖2為顯示按照本發明之一半導體裝置之一高電壓開關 電路之電路圖。 如圖2所示,高電壓開關電路包括按照邏輯合併之一外部 時脈信號CLK及致能信號EN用於輸出一泵時脈信號^clk 之一 NAND閘NG100,用於減低反偏壓效果及在一井上—形成 之一電晶體ΤΊΟΟ之具有本地電晶體丁2〇〇及丁3〇〇之一泵單 元100,其中井較佳的是由一三重井,及按照一外部第一高 94217.doc 1277295 電壓Vpp及泵時脈信號p—cLK輸出一泵電壓,按照泵電壓 Vpump用於切換一第二高電壓Vin之一開關單元2〇〇,及按 照致能信號EN用於將來自泵單元1〇〇之輸出預充電之預充 電單元300。 泵單元100包括用於泵送泵時脈信號p_CLK之一電壓至 來自泵單元100之輸出之一第一電容器cl〇〇,用於將泵時脈 指號P一 CLK予以反相之一反相器11〇〇,用於泵送反相之泵 時脈信號之一電壓至一第一節點Q丨〇〇之一第二電容器 C200,具有三重井第一電晶體丁1〇〇按照第一節點Q1〇〇之一 電壓位準用於將第一節點q1〇〇之一電壓供應至泵單元1〇〇 之一輸出端,第一本地電晶體T2〇〇按照泵單元1〇〇之輸出用 於將第一高電壓Vpp傳送至第一節點Q1〇〇,及第二本地電 晶體T300按照泵單元100之輸出端用於將第一高電壓Vpp 傳送至第一電晶體T1 〇〇之一整體上。 開關單元200包括按泵電壓用於傳送第二高電壓Vin之一 第二電晶體T400。預充電單元3〇〇包括按照一電源電壓Vcc 用於將具有致能信號ΕΝ之一電壓泵單元1〇〇之輸出端預充 電之一第三電晶體Τ500。 在此一具體實施例中,第二本地電晶體Τ2〇〇係供防止由 於反向偏壓而致電晶體之一門檻電壓增加之用,具有一三 重井之一LVN電晶體係供第一電晶體丁1〇〇用,及第二本地 電晶體Τ300係供增加第一電晶體T1〇〇之一整體偏壓用。因 此’一高電壓即使在一低電壓(約低於25伏)下能有效的被 切換。此處,第一電晶體T1〇〇及第一本地電晶體Τ2〇〇組成 94217.doc 1277295 一正回授迴路,以便一高電壓在按照本發明之在低於約i 4 伏之一低電壓下能有效的被切換。 按照本發明之所選具體實施例之高電壓開關電路之操作 現將予以說明之。 當致能信號EN具有一邏輯高位準時,來自泵單元1〇〇之 輸出藉第三電晶體T500被充電,及泵時脈信號p一 CLK因時 脈信號CLK而變動。來自泵單元100之輸出按照泵時脈信號 P—CLK之變動之電壓位準而增加,且第一節點qi〇〇之一電 壓位準增加量與泵單元100之輸出電壓位準增加量一樣 多。當泵時脈信號P-CLK再次被變動時,泵單元1〇〇之輸出 電壓位準以第一電晶體T100之門檻電壓之損失而再次增 加0 泵單元100之輸出(泵電壓)籍正回授操作具有與第二高 電壓Vin相同之電壓位準。第二高電壓Vin藉使用泵電壓 VpUmp為第二電晶體T4〇〇之一閘電壓能而有效的被切換。 此即,當泵電壓Vpump在超過Vin+Vt(T400)時,第二高電 壓Vin在無任何損失下可供應至v〇ut。此處,第二高電壓vin 包含高約20伏以上之一電壓。 此外,第一電晶體T100之門檻電壓之損失藉第二本地電 晶體T300而被減至最小,藉此防止泵電壓Vpumpi減低。 當閘電壓與整體電壓間之一差值增加時,門檻電壓增加。 此一情形可藉經第二本地電晶體T3〇〇將具有與第一電晶體 Τ100之閘極電壓相同位準之電壓供應至第一電晶體τι⑽之 整體上而加以解決。 94217.doc 1277295 如先前之討論,按照本發明,在—快閃記憶體上所需要 約高於20伏之-高電壓即使在因藉反向偏壓而致之減低該 門檻電Μ之增加之情形下之約低於14伏之—低電廢下亦 能有效的被切換。 進而,-低電壓記憶體裝置可被發展出來且藉使用本發 明之鬲電壓開關電路而能減低泵電容器之面積。 雖然本發明與在附屬的圖式中顯示之有關本發明之具體 實施例已予以說明’但此說明非為對本發明做限制。對熟 於此一技藝之士在不違背發明之範圍及精神下可做出多種 替代,修飾及變化是很明顯的。 【圖式簡單說明】 對本發明可藉參考所附之圖式以及以上之說明而可獲得 完全之了解,其中: 圖1為顯示一習知尚電壓開關電路之一電路圖;及 圖2為顯示按照本發明之一半導體裝置之一高電壓開關 電路之一電路圖。 【主要元件符號說明】 1 〇,100 泵單元 20, 300 預充電單元 3〇, 2〇〇 開關單元 94217.doc -10-

Claims (1)

1277295 十、申請專利範圍: 1. 一種半導體裝置之高電壓開關電路,其包含·· 一輸入單元,其藉邏輯上合併一時脈信號及一致能信 號,以輸出一泵電壓;
一泵電壓信號’其中泵單元包括連接第一高電壓之一第 一及第二本地電晶體;及 一開關單元,其依據該泵電壓,以切換一第二高電壓。 2·如請表項1之高電壓開關電路,其中果單元尚包含: 一第一電容器,其用於將泵時脈信號之一電壓泵送至 來自泵單元之輸出; 一反相器,其用於將泵時脈信號予以反相; 一第一電谷器,其用於將反相之泵時脈信號之一電壓 泵送至一第一節點;及 -第-電晶體在一井上形成,依據該第一節點之一電 壓位準’將該第一節點之一 電壓供應至該泵單元之一輸 出端。 電路,其中第一本地電晶體被連
3·如請求項2之高電壓開關 連接至泵單元之輪出端。
94217.doc 1277295 電晶體。 6.如請求項1之高電壓開關電路,其中輸入單元包含接收致 能信號及時脈信號並輸出一泵時脈信號之一非及元件。 94217.doc
TW093119269A 2003-10-10 2004-06-30 High voltage switch circuit of semiconductor device TWI277295B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020030070557A KR100714034B1 (ko) 2003-10-10 2003-10-10 반도체 소자의 고전압 스위치 회로

Publications (2)

Publication Number Publication Date
TW200524276A TW200524276A (en) 2005-07-16
TWI277295B true TWI277295B (en) 2007-03-21

Family

ID=34420595

Family Applications (1)

Application Number Title Priority Date Filing Date
TW093119269A TWI277295B (en) 2003-10-10 2004-06-30 High voltage switch circuit of semiconductor device

Country Status (4)

Country Link
US (1) US7030684B2 (zh)
JP (1) JP4429096B2 (zh)
KR (1) KR100714034B1 (zh)
TW (1) TWI277295B (zh)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100520682B1 (ko) * 2004-02-25 2005-10-11 주식회사 하이닉스반도체 반도체 소자의 고전압 스위치 회로
JP4199765B2 (ja) * 2005-12-02 2008-12-17 マイクロン テクノロジー,インコーポレイテッド 高電圧スイッチング回路
US7599231B2 (en) * 2006-10-11 2009-10-06 Atmel Corporation Adaptive regulator for idle state in a charge pump circuit of a memory device
US7471135B2 (en) * 2006-12-05 2008-12-30 Cypress Semiconductor Corp. Multiplexer circuit
US7821866B1 (en) 2007-11-14 2010-10-26 Cypress Semiconductor Corporation Low impedance column multiplexer circuit and method
EP2620511B1 (en) * 2008-01-17 2018-02-28 Sequenom, Inc. Single molecule nucleic acid sequence analysis processes
KR101610829B1 (ko) * 2009-12-15 2016-04-11 삼성전자주식회사 트리플 웰 구조를 가지는 플래시 메모리 소자
US8493255B2 (en) * 2011-02-24 2013-07-23 Texas Instruments Incorporated High speed, high voltage multiplexer
US8963630B2 (en) 2012-06-19 2015-02-24 Infineon Technologies Ag System and method for boosted switches
KR101516316B1 (ko) * 2014-06-24 2015-05-04 (주)피델릭스 플래시 메모리 장치의 고전압 스위칭 회로 및 이에 포함되는 펌핑 모스 트랜지스터의 레이아웃
KR101516306B1 (ko) * 2014-06-16 2015-05-04 (주)피델릭스 플래시 메모리 장치의 고전압 스위칭 회로의 레이아웃
CN104753511B (zh) * 2015-04-20 2017-11-07 中国电子科技集团公司第二十四研究所 一种低压低功耗线型模拟开关

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE69519090T2 (de) * 1995-07-28 2001-06-13 Stmicroelectronics S.R.L., Agrate Brianza Verbesserte Ladungspumpenschaltung
US5767729A (en) * 1996-10-31 1998-06-16 Integrated Silicon Solution Inc. Distribution charge pump for nonvolatile memory device
US5784326A (en) * 1997-06-04 1998-07-21 Holtek Microelectronics Inc. Voltage raising device
KR100617512B1 (ko) * 1999-07-12 2006-09-01 주식회사 하이닉스반도체 고속 컬럼 동작용 고전압 발생 장치
JP3910765B2 (ja) * 1999-09-08 2007-04-25 株式会社東芝 電圧発生回路及びこれを用いた電圧転送回路
KR100535650B1 (ko) * 2002-07-15 2005-12-08 주식회사 하이닉스반도체 플래쉬 메모리 장치의 블럭 선택 회로
US6930536B2 (en) * 2003-11-04 2005-08-16 Micron Technology, Inc. Voltage booster

Also Published As

Publication number Publication date
JP2005117619A (ja) 2005-04-28
US7030684B2 (en) 2006-04-18
KR20050034847A (ko) 2005-04-15
JP4429096B2 (ja) 2010-03-10
US20050077951A1 (en) 2005-04-14
TW200524276A (en) 2005-07-16
KR100714034B1 (ko) 2007-05-04

Similar Documents

Publication Publication Date Title
KR101375017B1 (ko) 저전압 트랜지스터를 이용한 전압 업변환 회로
JP5026368B2 (ja) 電圧ストレスを低減したゲート制御回路のための回路および方法
US7365591B2 (en) Voltage generating circuit
US7282986B2 (en) Negative voltage generator circuit
TWI308823B (en) High voltage switching circuit of a nand type flash memory device
JP5142861B2 (ja) 内部電圧発生回路
TWI277295B (en) High voltage switch circuit of semiconductor device
US7466187B2 (en) Booster circuit
TW200825654A (en) Charge pump circuit
CN107888179B (zh) 半导体装置
KR100347140B1 (ko) 전압 변환 회로
KR20100114004A (ko) 플래시 메모리 디바이스 및 시스템에서의 전원
TW201041301A (en) Cascoded level shifter protection
TWI276287B (en) High voltage switch circuit for semiconductor device
US20150214837A1 (en) Charge pump circuit
US8421522B2 (en) High voltage generator and method of generating high voltage
US20090309650A1 (en) Booster circuit
US7924086B2 (en) Boosting circuit
US6249151B1 (en) Inverter for outputting high voltage
US7276959B2 (en) Pumping circuit of semiconductor device
CN108696118B (zh) 增压电路及其中的基体的偏压方法
KR100349349B1 (ko) 승압 전압 발생기
KR100452636B1 (ko) 반도체 메모리 장치용 클럭 발생기
JP2017153095A (ja) 半導体回路及び半導体装置
TW200826499A (en) Level shift circuit with voltage pulling and voltage-pulling circuit thereof

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees