TWI272656B - Mask, method of making same and method of making semiconductor device using same - Google Patents

Mask, method of making same and method of making semiconductor device using same Download PDF

Info

Publication number
TWI272656B
TWI272656B TW092135121A TW92135121A TWI272656B TW I272656 B TWI272656 B TW I272656B TW 092135121 A TW092135121 A TW 092135121A TW 92135121 A TW92135121 A TW 92135121A TW I272656 B TWI272656 B TW I272656B
Authority
TW
Taiwan
Prior art keywords
mask
substrate
film
pattern
processed
Prior art date
Application number
TW092135121A
Other languages
English (en)
Other versions
TW200416828A (en
Inventor
Hiroshi Kumano
Yuichi Mikata
Original Assignee
Rohm Co Ltd
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Rohm Co Ltd, Toshiba Corp filed Critical Rohm Co Ltd
Publication of TW200416828A publication Critical patent/TW200416828A/zh
Application granted granted Critical
Publication of TWI272656B publication Critical patent/TWI272656B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/027Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F1/00Originals for photomechanical production of textured or patterned surfaces, e.g., masks, photo-masks, reticles; Mask blanks or pellicles therefor; Containers specially adapted therefor; Preparation thereof
    • G03F1/20Masks or mask blanks for imaging by charged particle beam [CPB] radiation, e.g. by electron beam; Preparation thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2237/00Discharge tubes exposing object to beam, e.g. for analysis treatment, etching, imaging
    • H01J2237/04Means for controlling the discharge
    • H01J2237/045Diaphragms
    • H01J2237/0451Diaphragms with fixed aperture
    • H01J2237/0453Diaphragms with fixed aperture multiple apertures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2237/00Discharge tubes exposing object to beam, e.g. for analysis treatment, etching, imaging
    • H01J2237/30Electron or ion beam tubes for processing objects
    • H01J2237/317Processing objects on a microscale
    • H01J2237/31701Ion implantation
    • H01J2237/31706Ion implantation characterised by the area treated
    • H01J2237/3171Ion implantation characterised by the area treated patterned
    • H01J2237/31711Ion implantation characterised by the area treated patterned using mask
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2237/00Discharge tubes exposing object to beam, e.g. for analysis treatment, etching, imaging
    • H01J2237/30Electron or ion beam tubes for processing objects
    • H01J2237/317Processing objects on a microscale
    • H01J2237/3175Lithography
    • H01J2237/31793Problems associated with lithography
    • H01J2237/31794Problems associated with lithography affecting masks

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Electron Beam Exposure (AREA)
  • Drying Of Semiconductors (AREA)
  • Micromachines (AREA)

Description

1272656 玖、發明說明 【發明所屬之技術領域】 、本發明係關於遮罩及其製造方法、及使用該遮罩之半 導體裝置製造方法及半導體製造裝置,特別係關於降低在 處理步驟中因遮罩溫度上升所造成的扭曲現象。 【先前技術】 近年半導體裝置已朝細微化、高積體化發展,演變成 而要间精度且重現性佳地執行次微米加工之技術。 譬如當形成半導體積體電路(LSI)之情況時,在阱之形 成:通道部之形成、源極·汲極區域之形成、接觸區域之形 成等LSI形成步驟方面,需要數次至1〇次的離子植入步 驟。通常對基板表面塗布光阻,並施行選擇曝光,經顯影 步驟’並利用微影處理而形成光阻圖t,再隔著此光阻圖 案施行離子植入,藉此將離子植入於光阻圖案的開口區域 中0 #如第18(a)至(e)圖所示係此離子植入步驟 ' ----^ ^ qyij 〇 如第18⑷圖所示,在石夕基板U表面上利用l〇c〇s(l_ O — n of Silicon :區域氧化矽晶)法形成元件隔離絕结 膜⑴而在隔離開元件區域之後,再對基板整體表面上岛 布光阻R。 a 然後,如第18(b)圖所示,隔著遮罩施行曝光處理,而 形成感光區域’再如第18⑷圖所示,利用顯影去除感光區 域的光阻’而形成光阻圖案R。 然後,如第18(d)圖所示,隔著光阻圖案厌施行離子 315303 6 1272656 植入,而形成離子植入區域丨3。 最後,去除光阻圖案汉’並施行熱擴散處理, =)⑷圖所示,形成所需深度的離子植入區域13(擴散區 理:二t經光阻塗布、利用曝光·顯影所施行的圖案化處 二多數情況均需要施行剝離,•需要較多 表— V且因為經由濕式步驟,因此亦將造成基板 表面5染的大問題發生。 ★再者’當此種經由微影步驟而施行圖案形成的情況 日”因為隔著先晒印好的圖案而對曝光用遮罩施行曝光處 理,因此隨轉印將造成精度亦降低的問題。 一 <疋半V體製造技術中之一的荷電粒子•電子束等曝 光衣置用有^案模板遮罩(stencil mask)。 /因為掃描電子束等,在晶圓(半導體基板)上直接描緣 細试圖案的直接描緣技術,需要非常長處理時間,因此便 放棄按照圖案模樣掃描電子束等,而改為採用具開口圖案 的遮罩(模板遮罩),在晶圓(半導體基板)上選擇性照射電子 束等的構成,企圖縮短處理時間。 右將此遮罩應用於離子植入技術的話,便可利用在離 子植入時於未採用光阻遮罩之情況下採用模板遮罩,將離 子束遥擇性的導入晶圓(基板)内。藉此便可刪減利用光阻 塗布•曝光•顯影的圖案化處理,及離子植入後的光阻剝離 等步驟,同時因為無經由WET步驟,因此無晶圓表面污 染現象’可施行短時間的圖案化形成處理。 7 315303 1272656 但疋,此情況下,因為離子直接照射於遮罩上,因此 遮罩溫度將大幅提昇,遮罩構成材料將大幅膨脹而發生反 翹、扭曲等情形,而存在圖案精度下降的問題。第20(a) 及(b)圖,係模式化顯示常溫時與高溫時模板遮罩m變位。 從中可得知在高溫時變位d(遮罩的彎曲)變大,且圖案開口 位置開口精度的偏移將形成極大狀況。 譬如如第19圖所示’在3〇mm2厚度1〇”的薄膜 (membrane)部中央處隔著配置的熱電偶κ的模板遮罩μ, 對晶圓(半導體基板)表面施行離子植人,並測量模板遮罩 溫度上升與薄膜部變位(·彎曲)的結果,如第21、22圖所示。 此曰時的離子植入條件係將硼設定為能量90keV、摻雜 (dose)量2E13iGns/em2,並改變離子束功率而施行植入。 由第2卜22圖得知,隨離子束的植 度將大幅上升,而將發生變位現象。““罩的- 圖案I:知技術’模板遮罩將發生無法執行形成高精度 技離子⑼刻等離子㈣ 成膜步驟中亦同,得二:步驟、敍刻步驟、或 將演變成頗大的問題。 僅二铽溫度變化亦 【發明内容】 本發明乃有鐘於上述實情而研發者 一種不致發生-# j _ ,、目的在於提供 再者丄Γ 高精度且可靠性高的遮軍。 X明之目的在於提供一種於離子植入技術 315303 8 1272656 中’可施行高精度離子植人的(模板遮罩)遮罩。 的半明之目的在於提供一種可形成高精度圖案 的手V體處理步驟用遮罩。 古的ί發明之目的在於提供—種製造容易且可靠性 问的&罩之製造方法。 案 置 者本^明t目的在於提供一種無須形成光阻圖 高精度且可靠性較高的離子植人方法及離子植入裝 再者’本發明之目的在於提供一種無須形成光阻圖 案’高精度且可靠性較高的㈣方法或成膜方法。 、、彖疋,本發明的遮罩係具備有··設有遮罩圖案部與叩 2 口部的板狀體及對上述pn接合部施行電流供應的電流 應部,其中,藉由對上述pn接合部進行通電引起帕爾帖 效應(Peltier effect),俾可控制上述遮罩圖案部之溫度。 本發明乃藉由對pn接合部流通電流而引發帕爾帖效 應j俾控制遮罩本身的溫度。換句話說,若對叩接合部從 η型區域朝向p型區域的方向流通電流的話,電子便將從 接合面(側邊電極)移往η型區域,供通過η型區域用的能 1,將從接合面側的電極吸收並通過,並對η型區域另一 端側的電極(通電電極)釋放出此能量並通過。另一方面, 電洞將從接合面(側邊電極)移往ρ型區域,供通過ρ型區 域用的能量,將從接合面側的電極吸收並通過,並對ρ型 區域另一端側的電極(通電電極)釋放出此能量並通過。結 果’將造成接合面側的能量不足,溫度下降現象。所以, 9 315303 1272656 :由控制賦予Pn接合的電流方向或電流量,而調 4 ’便可將遮罩溫度調整於所需溫度 ;、、、 一制,因此便可施行= 形:避免遮罩上的圖案產生偏移,可實現高精度的 發明的話,特別係針對因離子對離子植入用遮 而較容易造成溫度上升之用途中所採用的遮 右構成遮罩圖案部制㈣帖效應而形成可冷卻面的 心便可防止_或扭曲,可施行可靠性較高的圖案 本發明對此方面特別有效。 特別係此板狀體若具備有:具遮罩圖案部的膜厚較薄 之薄膜(membrane)部、以及形成於上述薄膜部周緣之框狀 支撐部的話,便可輕易地取用。此外,在CMOS元件的形 成時需要形成p阱與…故需要2次的光阻圖案形成: 驟。換句話說,習知方法為經由供植入其中一導電型㈣ 離子用的光阻塗布•圖案化步驟,並於施行離子植入之後再 去除光阻。所以’之後再、經由供植人導t型雜質離子用的 光阻塗布•圖案化步驟,並施行離子植入,且去除光阻。因 此,除晶圓f要多次通過濕式製程之夕卜,在從處理腔拿進 拿出之際,亦存在多數污染原因。 但是,若採用本發明之遮罩的話,抓住此支撐部在離 子植入裝置等的處理裝置内,便可自由地裝卸遮罩。所以, 作業性佳且可依序更換遮罩施行複數次的離子植入,可達 大幅提昇作業性的效果。 315303 10 1272656 再者,最好若薄膜部與支撐部均由 成的話,便可軔县地剎田為# < ’篮基板構 了t易地利用熱傳遞進行溫度控制 因熱而發生的扭曲現象。 』J抑制 再者,右上述薄膜部係由矽基板構成的話 的半導體製程便可輕易且精度佳的形成pn接合。此外= =導體製程中當作遮罩使用之情況時,亦因為與被處理為 屬相同70素,目此不致造成離子植入裝置等處理裴 污染原因。 3 再f,若Pn接合部係由在上述板狀體表面上,依相互 平行狀態所形成條紋狀p型雜質區域與η型雜質區域所構 成,並將ΡΜ妾合料成於與薄膜部表面垂直之面上的話, 便可错由施行細微加工而加長接合周圍長度,達可提供溫 度控制效率較高之遮罩的效果。 再者,若將ΡΠ接合部如第U圖所示,在上述板狀體 表面上於形成較深的阱區域中,由梳齒狀較淺的擴散圖案 構成的洁,便可將pn接合部面積加大至最大極限,可效率 佳地施行溫度控制。 再者,當pn接合部形成於從板狀體表面起深入既定深 又位置處且平行於表面之狀態的情況時,因為pn接合對表 面以均勻密度存在,因此便可將面方向的溫度分布形成均 勻狀態,同時因為在深部處形成pn接合,因此將不易因薄 膜表面附近的離子束雜質殘留,而對pn接合特性造成影 響’可提供溫度控制特性安定之可靠性較高的遮罩。 最好若在構成遮罩的矽基板上,形成由ριι接合部所構 315303 11 1272656 成皱度檢測部#話,冑τ高精度地施行 杜丄上n “丄、 佳地施行高精度溫度控制 再者,若溫度檢測部的Pn接合部係由與構成上述薄膜 帛口 ^的擴散層才目同之步驟所形成之雜質區域構 也的口舌冑可更輕易地施行高精度的溫度檢測。而且,因 !:效率佳地施行溫度控制,因此可形成無勉曲或扭曲的 向精度遮罩。 取好若溫度檢測部係形成於使厚度大於薄膜部之 的=的支擇部(樑或框)表面上的話,便可提供強度穩定 處理若MM部形成於遮罩圖案部上的話,因為在 y 、 便可鬲精度地檢測出實(¥ JL | # π d 變化之區域的遮罩圖宰形成部”乂“易發生溫度 H㈣ ⑽①成&度,因而可施行更高精度 ’皿度控制,可提供無發生偏移或變形的遮罩。 區域接合部形成於除上述薄膜部的開口部之外 : 〜成於具有與上述框⑻支撐部幾乎相㈤厚产之 口^刀支撐部(樑)上的話,便 又之 邱,m 古使T兼具支撐部形成溫度控制 "了構成剛性與可靠性較高的遮罩。 再者,若此pn接合部在上述部分 :亡述薄膜部深部處且平行於表面之狀態的話:= :膜::: =離子束_留而對…特= Γ徒供舞命更長的遮罩。 與上二接上述部分支撐部(樑)内,形成在 p表面垂直的面上的話,便可藉由施行細微加 315303 12 1272656 而增長接合周圍長度,可提供冷卻效率較高的遮罩。 ^再者’若上述薄膜部由碳化矽基板構成的話,因為。 形成即便在非精度較高的電流控制或溫度控制之情況^ α 夂圯仍較少的遮罩,因而可形成更簡單構造且可靠性^ 的遮罩。 平乂兩 再者’若上述薄膜部係由鑽石基板構成的話,因為較 硬且不易被撞濺,屬於安定狀態,因此具有不易造成污染 原因的特徵。此外,因為除導熱性良好之外,尚可維持= 氣絕緣性,因而遮罩設計的自由度較大。 包 再者’本發明的遮罩之製造方法,係包含有:對半導 體基板表面植入雜質離子,而形成至少一個ρη接合部的步 驟’在上述半導體基板表面上形成圖案部的步驟;以及形 成依藉由對上述ρη接合部進行通電而引發帕爾帖效應之 式知*行電流供應之電流供應部的步驟。另外,此遮罩 的圖案部雖由開口部的集合體所構成,但是隨使用條件, 要疋由光或離子穿透區域與非穿透區域所構成的話便 可’亦可未必需要孔。 依照此方法的話,便可依普通薄膜製程輕易地形成遮 罩。 再者’本發明的半導體裝置之製造方法,係包含有: 將上述遮罩對位於被處理基板表面上並安裝的步驟;以及 隔著上述遮罩,對上述被處理基板選擇性的施行物理或化 學處理的處理步驟。 依照此方法的話,便可在採用未經由微影步驟而利用 13 315303 1272656 帕爾帖效應的遮罩,施行遮罩表面溫度控制之情況下,高 精度地形成所需圖案。其中,處理係指成膜、蝕刻、改質(感 光或植入等)處理,在物理處理方面有如:曝光等光學處 理、濺鍍等,在化學處理方面則有如:cVD(chemical Vapc)r Deposition :化學氣相沈積法)等成膜處理或RiE(Reactive Ion Etching :反應式離子蝕刻法)等蝕刻處理等。 再者,若此處理步驟設定為對相當於此遮罩的開口部 之區域的上述被處理基板表面,選擇性施行離子植入的 話,便可利用帕爾帖效應防止遮罩溫度上升,可在無翹曲 或扭曲的狀態下施行離子植入。 再者,此處理步驟若設定為包含有:將形成有所需開 口部圖案的第1遮罩安裝於上述被處理基板表面上,並對 相當於上述第1遮罩的開口部之區域的上述被處理基板表 面,施行植入第1雜質離子的步驟;以及取代第丨遮罩, 改為將第2遮罩安裝於經植入上述第丨雜質離子的被處理 基板表面上,並對相當於上述第2遮罩的開口部之區域的 上述被處理基板表面上,施行植入第2雜質離子的步驟的 ^便了使CMOS步驟的離子植入變為極簡單化,可作業 性佳地形成高精度且可靠性高的雜質區域。 最好上述處理步驟係包含有:對相當於上述遮罩的開 口部之區域的上述被處理基板表面上所形成的光阻,選擇 性地施行曝光的曝光步驟。換句話說,當作電子束(eb)曝 光等的曝光用遮罩使用,此構造因為遮罩經常保持一定溫 度’因此亦無因熱而發生扭曲現象,所以可維持高精度的 14 315303 1272656 遮罩圖案。故,利用光束掃描進行描繪的曝光步驟,因為 可利用隔著遮罩進行整面曝光而達成’因此除作業性極 佳,且短時間内便可曝光之外,重現性與控制性亦較高。 最好,若此處理步驟係包含有對相當於上述遮罩的開 口部之區域的上述被處理基板表面,施行選擇性的触刻的 步驟的話’便可未經由微影步驟便施行㈣處理。特別係 當氣相蝕刻之情況時,因為不需要濕式步驟,因此可防止 污染並大幅提昇可靠性。 最好,若處理步驟係包含有對相當於上述遮罩的開口 部之區域的上述被處理基板表面,選擇性地形成薄膜的成 膜步驟的言舌,便可不需要微影步驟亦不需要圖案蝕刻步 驟’可施行形成可靠性較高的圖案。 依照本發明之半導體製造裝置的話,具備有:上述遮 罩;將上述遮罩對位於被處理基板表面並予以安裝的對位 機構;隔著上述遮罩對上述被處理基板表面施行植入雜質 離子的離子植入機構;以及將上述遮罩的溫度維持成一定 的狀態下,控制對上述pn接合部之通電的控制機構。 依照此裝置的話,便可作業性極佳地實現高精度且可 罪性較南的離子植入區域之形成。 再者,當在施行溫度控制之狀況下進行處理之情況 時,若預先測量產生何種程度溫度上升的話,便只要施行 能引發所需溫度差之程度的電流供應即可,可作業性佳地 施行溫度控制,達依一定溫度進行控制的效果。 【實施方式】 315303 15 I272656 其次’針對本發明實施形態,參照圖示進行詳細說明。 (第1實施形態) 首先’如第1圖與第2圖(第1圖為立體示意圖,第2 固為彳之月面觀之的立體示意圖)所示,第1實施形態的雜質 枯 、 入用遮罩1〇〇係由SOI(silicononinsulator)基板所構 具備有·在中央處設置有利用孔h形成圖案之遮罩圖 :P 100p的薄膜部1〇〇m ;以及形成於其周圍的框狀支撐 厂〇〇ί1此薄膜部構成幾乎遍佈整面具有第3圖概念圖所 =Pn接合部的帕_帖元彳,特徵在於藉由對此Μ接合部 :行電流供應,使電流流通於Pn接合部,而產生帕爾帖效 =能控制此薄膜部溫度。對此pn接合部的電流供應, 弟2圖從遮罩背面側觀之的立體示意圖所示,隔著形 支撐So:面:墊101而實施。另外,依熱接觸到此框狀 側側或上側之方式’設置水冷機構,俾將高溫 在石夕第4圖重要部位剖視圖所示, 表面上,依开^隔著氧化石夕膜2而形成的無推雜石夕層3 與P型雜質式,父曰形成η型雜質區域4 拓车 域5,並從基板表面起至既宏 板表面形成平行的ρη (至既疋冰度處,沿基 接觸圖案。此外 6Ν係指由鋁層所構成 m知跨η型雜曾 5之方式’形成供對η型雜…,或4與ρ型雜質區域 者’均進行歐姆接觸用 貝°°或4與Ρ型雜質區域5二 6C。 金屬層所構成帕爾帖用圖案 315303 16 1272656 、貴的’此帕爾帖用圖案6c係至少在可使接合部崩 :々電壓區域中使用的話,便能產生帕爾帖動 接合 w乃因為尤 〜在1E15程度為7V程度、1E16程度為lv程度下 月匕朋 >貝,因此只要隨pn接合之絕緣擊案電壓伽心如職 atage) m乍為帕爾帖元件之使用電壓區域的話便可。 其次,針對此雜質植入用遮罩之製造方法,參照第5(a) 至(e)圖進行說明。 、"先利用直接接合法,隔著在石夕基板1表面上所形 j 2乳化矽膜2,接合無摻雜的矽基板,再藉由研磨成所 而厚度,便形成無摻雜矽層3(s〇i基板之形成)。 以此soi基板為出發材料,如第5(a)圖所示,採用微 影法形成第丨光阻圖案R1,再以此第丨光阻圖案Rl為遮 罩並植入11型雜質離子,而形成n型雜質區域4。 接著’如第5(b)圖所示,剝離去除此第1光阻圖案, 再採用微影法形成第2光阻圖案R2之後,再以此第2光 阻圖案R2為遮罩並植入p型雜質離子,而形成^型雜質 區域5。 然後,剝離去除此第2光阻圖案R2,並施行1 000°C、 秒程度的RTA(Rapid thermal annealing :快速加熱回火) 等活性化之後,如第5(c)圖所示,再採用微影法形成遮罩 圖案形成用的第3光阻圖案R3。 然後,以此第3光阻圖案r3為遮罩,並以氧化矽膜2 為餘刻終止膜,利用RIE(Reactive I〇I1 Etching :反應式離 子餘刻法)施行#刻處理,而形成孔h。 17 315303 1272656 然後’敍刻去除此第3光 ⑽法形成"全屬声广圖案R3,亚利用濺鏟法或 而決定,越厚:話::二㈣ 然後,更如第5⑻__ 純亦將&南。 化用的第“採用微影法形成金屬層6圖案 化用的弟4光阻圖案R4。 處理然後’利用咖等餘刻處理,對金屬層6施行圖案化 示),並以此為遮罩 此蝕刻步驟亦是藉 便可防止過蝕刻現 ^取後,在背面形成光阻圖案(未圖 施行蝕刻處理’而形成隔膜(薄膜)部。 由採取以氧化矽膜2作為蝕刻終止膜, 象可控制性佳且高精度的形成圖案。 依此便形成雜質植入用遮罩100。 其次,針對採用此雜質植入用遮罩100的離子植入方 法進行說明。 雜貝植入用遮罩1〇〇係安裝於第6圖與第7圖所示 離子植人裝置中,當作離子植人時的遮罩使用。第6圖所 不係立體示意圖,帛7圖所示係重要部分剖視圖。 此離子植入裝置係具備有:該雜質植入用遮罩1 〇〇、 有對/亥雜貝植入用遮罩100執行被處理基板300對位之 ㊀平。的基板支撐台200、以及離子源400 ;並從離子 源400隔著該雜質植入用遮罩100,對被處理基板300施 /于離子植入。遮罩對準係利用該對位用光源500與CCD照 相機600而執行。此雜質植入用遮罩100係在第1圖所示 薄膜4形成帕爾帖元件,同時利用通電控制部700依薄膜 18 315303 χ272656 邛成維持於所需溫 、 量。8〇〇传m皿Γ丨式,調整對此帕爾帖元件的通電 你才日遮罩支撐部。 相關對位传开彡士、4 入用避罩用络用對位用光源500,並隔著雜質植 〜卓周緣部所开3 士 對準標記進行對位^ ,對被處理基板1〇上所形成 咬仃對位的狀態。 再者,離子源400係如高能量用職⑻⑽酬 Cyclotron Res〇nance · 火焰離子源等, w共振式)離子源與高電流用 而$成、右 '"卩自如地安裝著二種以上不同離子源 ^ 更了幸工易地達成所需的離子植入。 採用此離子植人@ f,
籬、置,對如第8圖所示形成有元件隔 離用絕緣膜12的矽美 叶W 域丨3。 扳11,軛行離子植入而形成雜質區 如的°舌在相較於第18(a)至(e)圖所示習知 例方法之後便可清接煜^ ^ ϋ,本發明並不需要離子植入步驟 則所需要的光阻圖案 ㊉ 口茶之形成,亦不需要離子植入步驟後所 而要的剝離’因而可大一薛 巾田間化步驟。此外,可於極潔淨的 衣^下效率佳地施行離子植入。 再者,依照此方法的話,因為在植入Ρ型雜質離子並 :成Ρ啡之後’更換遮罩,並植入η型雜質離子而形成η /的ν驟可在不形成光阻圖案的情況下實施,因此便無 須從此離子植入裝置中取出 Τ取出破處理基板,僅利用遮罩的更 換’便可效率佳地依序植人不同導電型的離子。 /灰此在施行離子植人時的摻雜量與遮罩表面溫度間之 係如第9圖所不。由此圖中明白得知,依照本發明的 315303 19 1272656 話,在離子植入中,因為藉 元件來冷卻遮罩表面,因二 上所形成的帕爾帖 以,可形成如點A所示,避^寺遮罩不致溫度上升。所 精度圖案控制的離子植入圖案^曲亦無扭曲現象’經高 相對於此,當未驅動帕 離+ Μ λ Μ阵* 爾帖兀件,而依相同條件施行 == 便如第9圖中線Β所示,遮軍與晶圓 的距離將上升。因此得知遮 誤差現象。 一生想曲,且將發生圖案 (弟2實施形態) 其次,針對第2實施形態進行說明。 此例子的特徵在於利用離子植入用遮翠基板表面上所 形成溫度㈣器(sensor),—邊測量遮罩表面溫度,一邊將 離子植入用遮罩表面溫度維持於一定狀態。 此離子植入用遮罩係如第10圖所示’採用與構成帕爾 帖兀件_的p型雜質區域5與η型雜質區域4,同— 步驟所形成Ρη接合的溫度偵測器臟,藉由測量流通於 此偵測器中的電流與二端間電位差,而測量溫度差。當對 半導體之pn接合流通順向定電流之時,二端間電位差的溫 度依存性幾乎隨半導體基板的物性而決定,在石夕的情況時 約-2mV’C。藉由定電流流通於溫度偵測器中並測量其二 端的電位差,便可輕易地監視溫度變化。 依照此構造的話,因為利用與同一基板上構成溫度控 制用的帕爾帖元件100PRpn接合部,同一步驟所形成 溫度偵測器100C’來測量遮罩表面溫度,因此便可施行高 315303 20 1272656 精度的溫度控制,可獲得無圖案誤差的光罩 (第3實施形態) 其次,針對第3實施形態進行說明。 此例子乃針對增大離子植入用遮罩的pn接合部之圖 案J進行》兒明。如第11圖所示,在形成較深的胖區域 W中,形成梳齒狀較淺的擴散圖案34,藉此卯接合面^ 面積便可較第i實施形態所說明例子大幅增加。 其中,36P係胖側接觸,36N係梳齒側接觸。 此例子因為可將pn接合部面積擴大至最大極限,因此 便可效率佳地施行溫度控制。 (第4實施形態) 其次’針對第4實施形態進行說明。 此例子乃如第丨2圖所示,將離子植入用遮罩的叫接 合部形成於深度方向。 此構造係在從基板表面起深入既定深度處形成η型雜 質區域4,更依在其下層形成ρη接合面之方式形成ρ型雜 質區域5,並利用端子16a、16b*流通電流且構成冷 合面的狀態。 型 此時,P型區域與η型區域間之關係,亦可區域4為 而區域5為η型。 …Ρ 藉此便可在圖案形成面上均勻的形成ρη接合,俾可 低面内的溫度偏差現象。 其次,針對此離子植入用遮罩之製造方法進行說明。 第13(a)至(b)圖所示係此製造步驟。 315303 21 1272656 首先,如同上述第1實施形態中所說明般,利用直接 接合法等,隔著石夕基板!表面上所形成的氧化石夕膜2,接 合著無摻雜石夕基板,再利用研磨成所需厚度,而形成無換 雜矽層3(S0I基板之形成)。 以此soi基板為出發材料,如第u⑷圖所示依在 热摻㈣層3既^深度處形成pn接合面之方式,首先以光 阻圖案(未圖示)為遮罩並植入p型雜質離子,而形成p型 雜質區域5。其次,以另一光阻圖案(未圖示)為遮罩並植入 η型雜質離子,而形成n型雜質區域4。 然後,剝離去除此光阻圖案尺,並施行1〇〇〇。〇、3〇 秒程度的RTA等活性化之後,接著如第13_所示更 形成接觸形成用光阻圖案R,並利用则形成接觸洞,且 將鋁等金屬電極填充於接觸洞内。藉此便形成接觸層7。 此外’亦可取代接觸層’改為由高濃度雜質區域構成。 此情況下’依分別接觸?型雜質區域與η型雜質區域之方 式,依序形成ρ側接觸層7與η側接觸層7。 然後,重新形成遮罩圖案形成用光阻圖案,並以氧化 石夕膜2為姓刻終止膜,且利用㈣施行敍刻處理,而形成 孔h 〇 然後,在接觸層7上形成㈣等配線層, 16a、16b。 取後如第12圖所示,在背面形成光阻圖案(未圖示),並 以其為遮罩’施行㈣處理’而形成構成薄膜部的薄壁區 域。此敍刻步驟亦是藉由以氧化石夕膜2為韻刻終止膜,便 315303 22 1272656 可防止過蝕刻,俾可控制性佳且高精度的形成圖案。 此時,p型區域與n型區域的關係亦可相反。 依此便形成雜質植入用遮罩。 (第5實施形態) 其次’針對第5實施形態進行說明。 ^述實施形態雖在構成薄膜部100m的面上形成叫接 合’並施行冷卻’但是在此例子中,則如第"圖所示,在 離子植入用遮罩的薄膜部殘留著部分支撺部⑽s,並在此 支撐部上形成pn接合部俾執行冷卻。 在製造之際,對矽基板背面側利用離子植入,預先形 成P型雜質區域與n型雜質區域,並在供形成薄膜部的蝕 刻步驟巾,形成殘留著框狀支#部與此部分支撐部的光阻 圖案,並利用施行蝕刻處理而形成。 此pn接合部若在部分支撐部内深處,形成於上述薄膜 部表面之平行面上的話,便較不易因受薄膜表面附近的離 子束雜質殘留而影響Pn接合特性,便可提供壽命更長之高 可靠性模板遮罩。 (第6實施形態) 其次,針對第6實施形態進行說明。 雖在上述第5貫施形態中,在支撐部i〇〇s上形成平 行於面的pn接合面,但是此例子則如第1 $圖所示,在支 撐部1〇〇S上形成垂直於面的pn接合面。 相關其他部分則均如同上述第5實施形態。 此例子中,pn接合部乃因為在部分支撐部内,形成於 23 315303 1272656 薄膜部表面的垂直面上,因此藉由施行細微加i,便可將 接合周圍長度變為更長,具有可達提供冷卻效率較高之庶 罩的效果。 ° & (第7實施形態) 其次’針對第7實施形態進行說明。 另外,由複數圖案區域構成遮罩的情況下亦可適用。 如第1 6圖所示,亦可利用圖案分割為多數圖案區域,並將 利用支撐部ioos所支撐的複數薄膜部1〇〇m形成格子狀: 100“系指框狀支撐部。此情況下’若晶圓的切割區域依相 當於此支撐部之方式形成的言舌,便不致對製程造成影響, 可形成生產率佳的晶圓處理。 曰 (第8實施形態) ’但是此情況亦 〇 便可未經由微影 的雜質分布。 其次’針對第8實施形態進行說明。 另外,雖有利用圖案無法形成的形狀 可如第17(a)至(C)所示般的形成分割形狀 所以’採用依此所形成的模板遮罩, 步驟,而能作業性佳且連續的獲得高精度 發明之效杲 可形成高精度 用矽等之半導 如上述所說明般,依照本發明的話,便 且可罪性南的遮罩。 再者依知本發明的話,藉由普通的採 體製程’便可輕易地形成高精度遮罩。 由 依照本發明的半導體裝置之製造方法的 光阻圖案之形成步驟、圖案曝光步驟、光 話,便可未經 阻圖案之剝離 315303 24 1272656 步驟’而能輕易地施行離子植入區诚榮 匕Μ寺的形成。 再者,植入不同導電型離子之情二 4 处可於η 理腔内在不致破壞真空情況下,連續地進行植、叫一處 極佳,且毫無污染的顧慮,可提供可 作業性 f生較焉的半導體裝 置。 【圖式簡單說明】 第1圖係本發明第丨實施形態中所採用遮罩圖。 第2圖係本發明第丨實施形態中所採用遮罩圖。 第3圖係該遮罩說明圖。 第4圖係該遮罩剖視圖。 第5(a)至(e)圖係該遮罩之製造步驟圖。 第6圖係採用該遮罩的離子植入裝置圖。 第7圖係本發明第1實施形態的離子植入方法圖。 第8圖係本發明第1實施形態的離子植入方法圖。 第9圖係當採用本發明第丨實施形態之離子植入方法 時’換雜量與遮罩變位間之關係圖。 第1 0圖係本發明第2實施形態的遮罩圖。 第11圖係本發明第3實施形態的遮罩圖。 第12圖係本發明第4實施形態的遮罩圖。 第13U)及(b)圖係本發明第4實施形態的遮罩之製造 步驟圖。 第14圖係本發明第5實施形態的遮罩圖。 第1 5圖係本發明第6實施形態的遮罩圖。 第1 6圖係本發明第7實施形態的遮罩圖。 25 315303 1272656 弟17(a)至(c)圖係本發明 第1 8(a)至(e)圖係習知例 弟1 9圖係習知例的離子 圖 第8實施形態的遮罩圖。 的離子植入方法圖。 植入步驟中,模板遮罩的變形 圖 2 0圖係該模板遮罩變形中 遮罩圖案偏移的說明 弟2 1圖係薄膜部溫度與離 第22圖係遮罩之彎曲量與 子束功率間之關係圖。 離子束功率間之關係圖 無摻雜矽層 Ρ型雜質區域 6 帕爾帖用圖案(金屬)6ρ 10 6Ν接觸 1 3 5
6C 7 接觸區域 11 矽基板 13 離子植入區域 16a、16b 34 擴散圖案 3 6N 梳齒側接觸 100 (雜質植入用)遮罩 100m 薄膜部 1 00p 遮罩圖案部 100S部分支撐部 氧化矽膜 η型雜質區域 鋁配線(金屬層) 圖案 被處理基板 元件隔離用絕緣膜 13 雜質區域 端子 3 5 解區域 36Ρ 阱側接觸 100C 溫度偵測器 100η 支撐部 100ΡΕ 帕爾帖元件 101 墊 315303 26 1272656
200 基板支撐台 300 被處理基板 400 離子源 500 對位用光源 600 CCD照相機 700 通電控制部 800 遮罩支撐部 A 開口 h 孔 K 熱電偶 Μ 模板遮罩 R 光阻 R1 第1光阻圖案 R2 第2光阻圖案 R3 第3光阻圖案 R4 第4光阻圖案 27 315303

Claims (1)

1272656 拾、申請專利範圍: 1 · 一種遮罩,係具備有: 設有遮罩圖案部與pn接合部的板狀體;以及 對上述Pn接合部施行電流供應的電流供應部; ▲其中,藉由對上述Pn接合部進行通電引起帕爾帖 效應(Peltier effect),俾可控制上述遮罩圖案部之溫 度。 /皿 2.如申請專利範圍帛w之遮罩,其中,上述遮罩圖案部 係依透過開口部通過離子之方式所構成的離子植入用 模板遮罩。 3·如申請專利範圍第1 & 2項之遮罩,其中,上述遮罩圖 案部係依利用上述帕爾帖效應形成冷卻面之方式構 成。 4.如申請專利範圍第丨項之遮罩,其中,上述板狀體係具 備有: 具遮罩圖案部之膜厚較薄的薄膜(membrane)部;以 及 形成於上述薄膜部周緣的框狀支撐部。 5 ·如申明專利範圍第4項之遮罩,其中,上述薄膜部與上 述支擇部係由一片半導體基板所構成。 6·如申請專利範圍第5項之遮罩,其中,上述薄膜部係由 矽薄膜構成。 7·如申請專利範圍第5項之遮罩,其中,上述薄膜部係由 石夕化破薄膜構成。 28 315303 1272656 8.如申請專利範圍第5項之遮罩,其中,上述薄膜部係由 鑽石薄膜構成。 9.如申請專利範圍第!項之遮罩,其中,上述pn接合部 係由在上述板狀體表面上,依相互平行狀態所形成條紋 狀P型雜質區域與n型雜質區域所構成。 1〇·如申請專利範圍第1項之遮罩,其中,上述仲接合部 係在上述板狀體表面上於形成較深的阱區域中,由梳齒 狀較淺的擴散圖案構成。 % ^ 11.如申請專利範圍帛i項之遮罩,其中,上述卯接合邻 係形成於從上述板狀體表面起深入既定深度位置處σ,°且 平行於表面的狀態。 12·如申請專利範圍第1項之遮罩,#中,在上述半導體基 板上,具備有由叩接合部所構成之溫度檢測部。土 α如申料利範㈣12項之料,其中,上述 部的ρη接合部,係由與構成上述薄膜部之ρη接合部的 擴散層相同之步驟所形成的擴散層構成。 14·如申請專利範圍第12項之遮罩,1 部係形成於使厚度大於上述薄 U ’皿度k測 狀支撐部(樑)之表面上。p之方式所形成的框 15·如申請專利範圍第1項之遮罩,1 係形成於上述遮罩圖案部上。〃,述pn接合部 1 6·如申請專利範圍第1項之遮罩,苴 、 係形成於除上述遮罩圖案部的開:部之=:接合: 形成於具有與上述框狀支撐部幾乎相同厚度:;分支' 315303 29 I272656 撐部(樑)上。 η.如申請專利範圍第16項之遮罩,其中,上述pn接合部 係在上述部分支撑部内形成於與上述薄膜部表面平行 的面上。 18·如申請專利範圍第16項之遮罩,其中,上述叩接合部 係在上述部分支撐部内形成於與上述薄膜部表面垂直 的面上。 19·一種遮罩之製造方法,係包含有: 對半導體基板表面植入雜質離子,而形成至少一個 ρη接合部的步驟; 在上述半導體基板表面上形成開口部並形成遮罩 圖案部的步驟;以及 形成對上述ρη接合部進行通電而引發帕爾帖效應 的電流供應部之步驟。 20·—種半導體裝置之製造方法,係包含有: 將申請專利範圍第1項之遮罩對位於被處理基板 表面上並安裝的步驟;以及 隔著上述遮罩對上述被處理基板選擇性的施行物 理或化學處理的處理步驟。 21 ·如申請專利範圍第20項之半導體裝置之製造方法,其 中,上述處理步驟係包含對相當於上述遮罩的開口部之 區域的上述被處理基板表面選擇性施行離子植入的步 驟。 22.如申請專利範圍第20項之半導體裝置之製造方法,其 30 315303 1272656 中’上述處理步驟係包含有: 將形成所需之開口部圖案的第丨遮罩安裝於上述 被處理基板表面上,並對相當於上述第丨遮罩的開口部 之區域的上述被處理基板表面施行第1雜質離子植入 的步驟;以及 取代上述第1遮罩而改為將第2遮罩安裝於經植入 上述第1雜質離子的被處理基板表面上,並對相當於上 述第2遮罩的開口部之區域的上述被處理基板表面施 行第2雜質離子植入的步驟。 23·如申請專利範圍第20項之半導體裝置之製造方法,其 中’上述處理步驟係包含有:對相當於上述遮罩的開口 4之&域的上述被處理基板表面選擇性地施行餘刻處 理的步驟。 24.如申請專利範圍第20項之半導體裝置之製造方法,其 中,上述處理步驟係包含有:對相當於上述遮罩的開口 部之區域的上述被處理基板表面選擇性地形成薄膜的 成膜步驟。 25·如申請專利範圍第20項之半導體裝置之製造方法,其 中,上述處理步驟係包含有:對相當於上述遮罩的開口 部之區域的上述被處理基板表面上所形成之光阻選擇 性地施行曝光的曝光步驟。 26·—種半導體製造裝置,係具備有: 申請專利範圍第1至1 8項中任一項之遮罩; 將上述遮罩對位於被處理基板表面並予以安裝的 31 315303 1272656 對位機構; 隔著上述遮罩對上述被處理基板表面施行雜質離 子植入的離子植入機構;以及 將上述遮罩之溫度維持成-定的狀態下控制對上 述Pn接合部之通電的控制機構。 315303 32
TW092135121A 2002-12-24 2003-12-12 Mask, method of making same and method of making semiconductor device using same TWI272656B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002372859A JP2004207385A (ja) 2002-12-24 2002-12-24 マスク、その製造方法およびこれを用いた半導体装置の製造方法

Publications (2)

Publication Number Publication Date
TW200416828A TW200416828A (en) 2004-09-01
TWI272656B true TWI272656B (en) 2007-02-01

Family

ID=32811345

Family Applications (1)

Application Number Title Priority Date Filing Date
TW092135121A TWI272656B (en) 2002-12-24 2003-12-12 Mask, method of making same and method of making semiconductor device using same

Country Status (5)

Country Link
US (1) US7344805B2 (zh)
JP (1) JP2004207385A (zh)
KR (1) KR20040057930A (zh)
CN (1) CN100380582C (zh)
TW (1) TWI272656B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI381424B (zh) * 2007-06-01 2013-01-01 Applied Materials Inc 利用具有插入區之間隔遮罩的三倍頻方法

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4127664B2 (ja) * 2003-06-30 2008-07-30 株式会社東芝 現像処理装置の調整方法
JP2005183577A (ja) * 2003-12-18 2005-07-07 Sony Corp 露光装置、露光方法、および半導体装置の製造方法
JP2006302528A (ja) * 2005-04-15 2006-11-02 Ulvac Japan Ltd イオン注入装置及びイオン注入方法
US7721594B2 (en) 2005-07-29 2010-05-25 M-I L.L.C. Apparatus and method to monitor slurries for waste re-injection
JP5663717B2 (ja) * 2005-09-06 2015-02-04 カール ツァイス マイクロスコピー ゲーエムベーハーCarl Zeiss Microscopy Gmbh 荷電粒子システム
US20070262051A1 (en) * 2006-05-12 2007-11-15 Advanced Chip Engineering Technology Inc. Method of plasma etching with pattern mask
US7820460B2 (en) * 2007-09-07 2010-10-26 Varian Semiconductor Equipment Associates, Inc. Patterned assembly for manufacturing a solar cell and a method thereof
US9076914B2 (en) 2009-04-08 2015-07-07 Varian Semiconductor Equipment Associates, Inc. Techniques for processing a substrate
US8900982B2 (en) 2009-04-08 2014-12-02 Varian Semiconductor Equipment Associates, Inc. Techniques for processing a substrate
US9006688B2 (en) * 2009-04-08 2015-04-14 Varian Semiconductor Equipment Associates, Inc. Techniques for processing a substrate using a mask
JP6196589B2 (ja) 2014-07-25 2017-09-13 東芝メモリ株式会社 半導体装置の製造方法および半導体製造装置
CN108121164B (zh) * 2016-11-29 2020-12-01 中芯国际集成电路制造(上海)有限公司 光罩散热装置及其工作方法

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4722597A (en) * 1984-06-08 1988-02-02 Matsushita Electric Industrial Co., Ltd. Electrooptic shutter array element
JPH01120021A (ja) * 1987-11-02 1989-05-12 Fujitsu Ltd マスク冷却装置
JPH05226579A (ja) * 1992-02-13 1993-09-03 Nec Corp 伝熱基板とその伝熱基板を用いた半導体装置および伝熱基板の製造方法
JPH08191154A (ja) * 1992-04-17 1996-07-23 Intaadetsuku:Kk 光電素子
JPH09205058A (ja) * 1996-01-25 1997-08-05 Toppan Printing Co Ltd 荷電ビーム露光用アパーチャ
JPH1079344A (ja) * 1996-09-04 1998-03-24 Canon Inc 原版保持装置およびこれを用いた露光装置
JP4363694B2 (ja) * 1998-04-17 2009-11-11 株式会社東芝 イオン注入装置および半導体装置の製造方法
US6098408A (en) * 1998-11-11 2000-08-08 Advanced Micro Devices System for controlling reflection reticle temperature in microlithography
JP2002203806A (ja) * 2000-10-31 2002-07-19 Toshiba Corp 半導体装置の製造方法、ステンシルマスク及びその製造方法
US6800933B1 (en) * 2001-04-23 2004-10-05 Advanced Micro Devices, Inc. Integrated circuit cooling device
KR100427583B1 (ko) * 2002-01-16 2004-04-28 한국전자통신연구원 장파장 수직 공진 표면광 레이저의 제조 방법
US6806006B2 (en) * 2002-07-15 2004-10-19 International Business Machines Corporation Integrated cooling substrate for extreme ultraviolet reticle

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI381424B (zh) * 2007-06-01 2013-01-01 Applied Materials Inc 利用具有插入區之間隔遮罩的三倍頻方法

Also Published As

Publication number Publication date
CN100380582C (zh) 2008-04-09
KR20040057930A (ko) 2004-07-02
US20040155204A1 (en) 2004-08-12
US7344805B2 (en) 2008-03-18
JP2004207385A (ja) 2004-07-22
TW200416828A (en) 2004-09-01
CN1510719A (zh) 2004-07-07

Similar Documents

Publication Publication Date Title
TWI272656B (en) Mask, method of making same and method of making semiconductor device using same
TWI424477B (zh) 藉由植入碳團簇之半導體裝置之製造系統及方法
TWI476862B (zh) 利用氣體團簇離子束成長製程形成渠溝隔離之方法
JP2002203806A (ja) 半導体装置の製造方法、ステンシルマスク及びその製造方法
TW201112392A (en) Structures and methods for improving trench-shielded semiconductor devices and schottky barrier rectifier devices
US20080030297A1 (en) Semiconductor resistor, method of manufacturing the same, and current generating device using the same
JPH0845920A (ja) 半導体基板に絶縁物層を形成する方法
JP4363694B2 (ja) イオン注入装置および半導体装置の製造方法
JP2004111900A (ja) 超微細soimosfet及びその製造方法
JP2011222987A (ja) 半導体基板を製造する方法
TW200405583A (en) Method for fabricating an integrated pin diode and associated circuit arrangement
EP1220322A2 (en) High breakdown-voltage semiconductor device
CN113169116A (zh) 图案化金属层的方法
TW200939324A (en) Method for extending equipment uptime in ion implantation
TWI281692B (en) Ion implantation apparatus and method
TW552618B (en) Method for manufacturing semiconductor device
US10937869B2 (en) Systems and methods of masking during high-energy implantation when fabricating wide band gap semiconductor devices
JP2002518827A (ja) Mosトランジスタを含む半導体デバイスの製造方法
TW200818504A (en) Power mosfet, semiconductor device including the power mosfet, and method for making the power mosfet
CN113555277A (zh) 碳化硅器件及其制备方法
KR19990059071A (ko) 반도체 소자의 제조 방법
JP2000021729A (ja) 荷電ビーム一括露光用透過マスクおよびその製造方法
TWI263249B (en) An ion implantation device and a method of semiconductor manufacturing by the implantation of boron hydride cluster ions
WO2002056358A2 (en) Sidewalls as semiconductor etch stop and diffusion barrier
KR100620225B1 (ko) 반도체 소자 제조 방법

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees