TWI228775B - Method for fabricating a semiconductor device having a tapered-mesa side-wall film - Google Patents

Method for fabricating a semiconductor device having a tapered-mesa side-wall film Download PDF

Info

Publication number
TWI228775B
TWI228775B TW092122724A TW92122724A TWI228775B TW I228775 B TWI228775 B TW I228775B TW 092122724 A TW092122724 A TW 092122724A TW 92122724 A TW92122724 A TW 92122724A TW I228775 B TWI228775 B TW I228775B
Authority
TW
Taiwan
Prior art keywords
film
insulating film
insulating
semiconductor device
manufacturing
Prior art date
Application number
TW092122724A
Other languages
English (en)
Other versions
TW200405468A (en
Inventor
Yoshihiro Satoh
Original Assignee
Elpida Memory Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Elpida Memory Inc filed Critical Elpida Memory Inc
Publication of TW200405468A publication Critical patent/TW200405468A/zh
Application granted granted Critical
Publication of TWI228775B publication Critical patent/TWI228775B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76829Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
    • H01L21/76832Multiple layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76829Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
    • H01L21/76834Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers formation of thin insulating films on the sidewalls or on top of conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76897Formation of self-aligned vias or contact plugs, i.e. involving a lithographically uncritical step
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/48Data lines or contacts therefor
    • H10B12/482Bit lines
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S438/00Semiconductor device manufacturing: process
    • Y10S438/942Masking
    • Y10S438/945Special, e.g. metal
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S438/00Semiconductor device manufacturing: process
    • Y10S438/942Masking
    • Y10S438/946Step and repeat

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Semiconductor Memories (AREA)

Description

1228775 五、發明說明(1) 一、【發明所屬之技術頜域】 本發明係關於一具有傾斜台狀侧壁薄祺 的製造方法,尤有關於一改進在其中埋藏有互 夕^ 介質膜之結構之方法。 連層之層間 先前技術】 在習知之半導體裝置中 一dram,以減少半導體裝置 增加與精細製造程序有關之 之半導體裝置具有較高的整 水平方向之尺寸故通常具有 連物間之距離。 圖3A至3E顯示使用雙層 構製程之連續製造步驟。一 氧化矽薄膜1 〇上沈積,接著 硬遮罩,包含一絕緣薄膜1 2 1 3。該絕緣薄膜1 2可為一氮 氧化物薄膜1 3具有足夠之蝕 由塗敷在氧化物薄膜13上形 得到一抗光圖案1 4。該絕緣 由使用抗光圖案1 4做為遮罩 隨後,抗光圖案1 4被移 及氧化物薄膜1 3為遮罩蝕刻 具有指定之寬度,如圖3B所 通常採用多層互連構造,例如 佔用之區域。該多層互連構造 半導體裝置之整合密度。所得 合密度,且因裝置具有較小的 車父高的縱橫比及較小之相鄰互 硬遮罩製造習知之多層互連結 金屬導電層11a首先在基礎的 沈積從底層看來係連續之雙層 及一氧化矽薄膜(氧化物薄膜) 化矽薄膜(氮化物薄膜)相對於 刻選擇性。一抗光薄膜接著藉 成’接著藉由在其上圖案化以 薄膜1 2及氧化物薄膜1 3接著藉 而被蝕刻以得到圖3 A之構造。 除’接著藉由使用絕緣薄臈1 2 孟屬導電層11a而使位元線Η 示。之後,如圖3C所示,另_ 1228775 五、發明說明(2) 個絕緣薄膜1 5在整個表面上沈積,隨後做回餘以得到在位 元線11及相對應之絕緣薄膜1 2上之侧壁薄膜1 6,如圖⑽所 示。在此蝕刻步驟之後,一部分之氧化物薄膜丨3可能留在 絕緣薄膜12上,如圖3D之虛線所示。 在形成側壁薄膜1 6後’ 一層間介質膜1 7被沈積以整個 將位元線11、絕緣薄膜12及側壁薄膜16埋藏,如圖3E所 示。應注意缺陷或空洞在層間介質膜1 7内側壁薄膜;[6 (或 位元線11)間形成。在位元線11間之距離較小的情況下及 絕緣薄膜1 2與側壁薄膜1 6具有較高的縱橫比之情況下空洞 較易產生。換言之,層間介質膜1 7之缺陷埋藏構造可能在 較小的相連側壁薄膜1 6間之距離及較大的側壁薄膜丨6之深 度之情況下發生。 雙層硬遮罩可被單層硬遮罩取代以圖案化位元線丨j。 圖4A至4F顯示使用單層硬遮罩之另一個習知技術之不同的 製程之連續之製造步驟。 金屬導電層11 a及絕緣薄膜1 2被連續地在基礎之氧化 矽薄膜1 0上形成。接著,一抗光薄膜藉由塗敷在絕緣薄膜 1 2上形成’隨後在其上圖案化以形成抗光圖案丨4。藉由使 用該抗光薄膜做為蝕刻遮罩,絕緣薄膜丨2被蝕刻,如圖4八 所示。在移除抗光圖案14之後,金屬導電層lla接著藉由 使用絕緣薄膜1 2做為蝕刻遮罩而被圖案化以使得位元線j j 在絕緣薄膜1 2之下具有指定之寬度,如圖4B所示。一絕緣 4膜1 5接著在整個表面上沈積,如圖4 c所示,隨後做回蝕 以在位元線11及絕緣薄膜丨2之兩側得到側壁薄膜丨6,如圖
1228775
4D所示。 在此回钱步驟之後,在 與使用雙層硬遮罩之情況相 線所示。接著,一層間介質 1 2及側壁薄膜1 6埋藏,如E 罩之情況下,由於相鄰之側 冰度’在雙層硬遮罩中所遇 造在此情況下較少發生。 在形成層間介質膜1 7之 對齊韻刻技術中使用絕緣薄 止物而被蝕刻以形成用於接 齊接點,用於位於位元線1 1 況下,可能發生在自我對齊 短路缺陷,如圖4F所示,原 度可能造成在自我對齊I虫刻 應注意層間介質膜之缺 鄰之互連線間之空間之更精 易發生。如前所述,雙層硬 相鄰之側壁薄膜具有較大的 在另一方面,單層硬遮罩雖 進,但因減少之絕緣薄膜厚 對A接點之接觸孔之钱刻時 陷0 位元線1 1上之絕緣薄膜1 2具有 比較更小的厚度,如圖4D之虛 膜1 7被沈積以整個將絕緣薄膜 I 4E所示。在此使用單層硬遮 壁薄膜1 6間之空間具有較小的 到之層間介質膜之缺陷埋藏構 後,該層間介質膜1 7在一自我 膜1 2及側壁薄膜1 6做為蝕刻停 受一接點之接觸孔,即自我對 間之電容。在單層硬遮罩之情 接點及其中一個位元線1 1間之 因在於不足之絕緣薄膜12之厚 後位元線11之表面露出。 陷埋藏構造更可能隨著降低相 細之圖案化製程之發展而更容 遮罩因為增加之縱橫比,其中 深度,而產生缺陷埋藏構造。 然在埋藏構造本身上有些許改 度及因此在產生用於接受自我 之钱刻餘裕減少而產生短路缺 專利刊物JP-A-20 00-3 1 277中描述使用單層硬遮罩形 1228775 五、發明說明(4) 埋藏構造之改良,其中埋藏之層間介質膜係在移除位 移^ 線上之絕緣薄膜之頂角後形成。該技術可藉由因 处除"貝膜之頂角而增加之頂端附近之相鄰絕緣薄膜間之 二間而降低有效之縱橫比。然而,此技術並未解決前述之 短路缺陷的問題’原因在於減少之絕緣薄膜之厚度減少在 蝕刻自我對齊接點孔時之蝕刻餘裕。 三、【發明内容】 丑一 2鑑於前述先前技術之問題,本發明之一目的在於提 供一具有改良之層間介質膜之埋藏構造且防 之接點後之短路缺陷之半導體裝置的製造方‘;ΐ 雙層硬遮罩以圖案化互連線。 l去使用 含下m::面提供一種半導體裝置的製造方法,包 上;連續沈積$ ,沈積一金屬導電薄膜於基礎絕緣薄膜 第-圖第屬導電薄膜上;將 域;將該第二锅' ·付丨貝貝上相同之圖案化區 使第二絕緣;膜且=擇性地從第一絕緣薄膜上蝕刻以 第-及第二絕緣薄:::屬-==匕寬度;藉由使用 二絕緣薄膜及基礎絕缝时、 、回案化,在第一及第 該第三絕緣薄膜以彳e尹、上沈積一第二絕緣薄膜;回蝕 之侧綱覆該圖案化之金屬氧咖 氧化物薄膜埋藏。、四、、邑緣薄膜在整個區域上以將側壁 依照本發明之古 由於該側壁薄膜具有一傾斜台狀 第8頁 1228775
?造’其中側壁薄膜之頂部 ㈣緣薄膜時在相鄰之互連線 杈比可減少,故在不減少第— / 防止空洞之缺陷在第四絕緣 内產^之 造之半導體裝置之構造適合於具以接 憶體裝置,該接觸孔係在自 矣 緣薄:及側壁薄膜為餘刻停止物製 加了ΐ發明之種種目的及優點可由後述之 之寬度,故沈積 膜間之空間之縱 厚度之情況下可 本發明之方法製 觸孔之半導體記 程中使用第一絕 說明及圖式而更 四、【實施方式】 本發明可藉由後文 而更加充分地了解,其 號標不。 中之較佳實施例之詳細描述及圖式 中相似的組成元件以相似的參考符 參考圖1 Α至1 G,顯示依照本發明第— 體裝置之製造方法。夫舻卜,士炊乐貝訑例之半 里以圖垒外^ ^大體 本發明之方法使用雙層硬 ,Λ, 1 ^ ^ π,且在使用具有傾斜台狀構造之側壁 溥膜來保護圖案化之位元線後沈積一層間介質膜。 首先在基礎氧化物薄膜10上形成一金屬導電薄膜 Ija,接著在其上形成雙層硬遮罩,包含從底部視之係達 ’勺、、、邑、、’彖薄膜1 2及氣化物薄膜1 3。該金屬導電薄膜11 a可 士 ^鶴。一抗光薄膜藉由塗敷在氧化物薄膜13上形成, 著藉由在其上圖案化以得到一抗光圖案1 4。該絕緣薄膜】 及氧化物薄膜1 3接著藉由使用抗光圖案丨4做為遮罩而被,
第9頁
1228775
刻,如圖1A所示,以得到實質上相同的圖案化 來說,該絕緣薄膜12可為一氮化物薄膜,其相 薄膜1 3具有足夠的餘刻選擇性。 區域。舉例 對於氧化物 隨後,抗光圖案1 4被移除,接著藉由使用一 或緩和之氯氣酸(BHF),將氧二 ^則3濕餘刻以除去預定之量,&圖1β所示。在此步驟 後,氧化物薄膜1 3具有較小的圖案化區域,即,小於 =膜12之寬度。其後,金屬導電薄膜Ua藉由使用氧化物 j膜lj及絕緣薄膜丨2做為蝕刻遮罩而被蝕刻而圖案化,以
得到每一條之覓度都等於絕緣薄膜丨2之寬度之指定寬度之 位元線11,如圖1 c所示。 又 一接著,另一絕緣薄膜丨5被沈積在整個區域上,如圖J D ,不,包含氧化物薄膜丨3、絕緣薄膜丨2、位元線丨丨及基礎 氧化物薄膜10。得到之絕緣薄膜15覆蓋氧化物薄膜13、絕 ,薄膜12及位元線11,且具有傾斜台狀構造,其中該絕緣 溥膜在鄰近基礎氧化物薄膜丨〇處具有比鄰近氧化物薄膜i 3 處大的寬度。該傾斜台狀構造之形狀可藉由選擇氧化物薄 膜13之厚度、氧化物薄膜13之濕蝕刻之蝕刻時間等而調 整。 在沈積之絕緣薄膜1 5之回蝕得到一側壁薄膜丨6,覆蓋 絕緣薄膜1 2及位元線11之側邊表面,如圖丨E所示。在此步 ,中’ 一部分的氧化物薄膜丨3可能被留在絕緣薄膜丨2上。 Ik後’ 一層間介質膜1 7藉由使用高密度電漿增大CVj)技術 而沈積以將絕緣薄膜1 2及側壁薄膜丨6埋入其中,如圖丨F所
第10頁 1228775 五、發明說明(7) 示。接著,一接觸孔1 8在相鄰之位元線1 1間藉由蝕刻層間 介質膜1 7及基礎氧化物薄膜1 〇而形成,其係使用一自&對 齊飿刻技術,其中絕緣薄膜1 2及側壁薄膜1 6被做為钱刻停 止物,該接觸孔1 8接受一電容接點,如圖1 G所示。 在本實施例中,如前所述,該位元線丨丨係使用雙層硬 遮罩,包含絕緣薄膜12及氧化物薄膜13,做為蝕刻遮^而 圖案化。在選擇性地將氧化物薄膜1 3從絕緣薄膜1 2回|虫 後’絕緣薄膜1 5被沈積在整個表面且回餘以形成用於位元 線11之側壁薄膜1 6。在此等組態中,由於使用雙層硬遮= 而確保J位元線11上之絕緣薄膜12之厚度足夠,短路缺陷 極少在每一位元線11間及在蝕刻自我對齊接點孔 電容接點上發生。 取^ 此外,由於側壁薄膜丨6具有傾斜台狀構造,在層間 質膜1 7内之接點孔之頂部與鄰近位元線丨丨之底部相比較 大可防止在層間’丨夤膜! 7沈積時產生缺陷埋 止「=元缺陷」在半導體記憶體裝置…。該在: 憶體裝置中時常發生之成對位元缺陷為-對 一 A ea t 凡綠具有較小之間距且因位於成斟 之位元線間之接點而遭受短路缺陷。 、 參考圖2A至2G,顯示斤眼士找 ^ #^ ^ ^ ^不依照本發明之第二實施例之半導 體裝置之製造方法。該第-杳#义丨& » ^ ^ 7 #儿从馑赠1 Q你—乐一貫知例與第一實施例相似,除 了乳化物薄膜1 3係在位元绩1 1阁安 、 m丨日人μ,兹 線11圖案化之後蝕刻0 特別疋,金屬導電簿趨: 时·《 Q及嗝辟从产兌過—f膜1 絕緣薄膜12及氧化物薄 膜1 3係連續地在基礎氣化物續腺彳Λ 、化物溥膜1 〇上沈積。一抗光薄膜藉 1228775
由塗敷在氧化物薄膜13上形成,接著藉由在其上圖案化以 得到一抗光圖案14。該絕緣薄膜12及氧化物薄膜13接著藉 由使用抗光圖案14做為遮罩而被蝕刻,以在絕緣薄膜12^
氧化物薄膜13上得到實質上相同的圖案化區域,如圖2A 示。 後,抗光圖案1 4被移除,且金屬導電薄膜丨丨a藉由 使用氧化物薄膜13及絕緣薄膜12為遮罩加以蝕刻而被圖案 :匕,藉此位元線"具有預定之寬度。接著將氧化物薄膜13 >目、:刻以除去預定之量,如圖2C所示,其中氧化物薄膜13 :有小於絕緣薄膜12的圖案化區域。換言 <,氧化物薄膜 13 ^有小於絕緣薄膜12之寬度。此外,基礎氧化物薄膜ι〇 亦藉由濕蝕刻而被移除。㈣,一絕緣薄膜15被沈 、立個區域上,如圖2D所示。絕緣薄膜15覆蓋位元線11 ΐ ί有傾斜台狀構造m絕㈣膜在鄰近氧化物 溥膜1 3,具有比鄰近基礎氧化物薄膜丨〇處小的寬度。 接著在/尤積之絕緣薄膜1 5之回姓得到一側壁膜1 6, :Ϊ:斤不。在此回蝕之步驟中,-部分的氧化物薄膜13 1:L f在絕緣薄膜12上。隨後,-層間介質膜17被沈積 二區域上以將絕緣薄膜1 2及側壁薄膜1 6埋入其中,如 圚幺F所示。接荽,抽〜 , 7 ^ 者執仃一自我對齊蝕刻步驟以在層間介質 對t a及基礎氧化物薄膜1 0上位於位元線11間形成一自我 雷t拉觸孔1 8,如圖2G所示。接著填滿接觸孔1 8以形成一 電容接點。 在本貫施例中’雖然基礎氧化物薄膜1 0之表面在選擇
1228775 ---一 五、發明說明(9) " --- ,蝕刻氧化物薄膜J 3時被移除,但與習知之技術相比具 夕=大的蝕刻餘裕及較少之層間介質膜17之缺陷埋藏構造 之優點,該較大之蝕刻餘裕係在形成用於接受電容接點之 接觸孔1 8之自我對齊蝕刻步驟時得到。 在以上詳細說明中所提出之具體的實施態樣或實施例 僅為了易於說明本發明之技術内容,本發明並非狹義地限 制於該實施例,在不超出本發明之精神及以下之申請專利 範圍之情況,可作種種變化實施。例如,在圖丨β所示之步 驟中所使用之氧化物薄膜13之濕蝕刻可以乾银刻取代,例 如使用氬氣之喷射餘刻,來減少氧化物薄膜丨3之寬度。
第13頁 1228775 圖式簡單說明 五、【圖式簡單說明】 圖1 A至1 G係依照本發明之第一實施例之半導體裝置之 製造製程之連續步驟之剖面圖; 圖2A至2G係依照本發明之第二實施例之半導體裝置之 製造製程之連續步驟之剖面圖; 圖3A至3E係先前技術之半導體裝置之製造製程之連續 步驟之剖面圖; 圖4A至4F係另一先前技術之半導體裝置之製造製程之 連續步驟之剖面圖。
元件符號說明:
1 0〜基礎氧化物薄膜 11〜位元線 11a〜金屬導電薄膜 1 2〜絕緣薄膜 1 3〜氧化物薄膜 1 4〜抗光圖案 1 5〜絕緣薄膜 1 6〜側壁薄膜 1 7〜層間介質膜 1 8〜接觸孔
第14頁

Claims (1)

1228775 附件: 六、申請專利範圍 一一—~~—. 驟.1. -種半導體裝置的製造方法,包含下列連續之步 案號 92122724 沈積一金屬導電薄膜於基礎絕緣 連續沈積第一及第二絕緣薄膜在 將第一及第二絕緣薄膜圖案化, 圖案化區域; 修正 薄膜上; 金屬導電薄膜上; 以得到實質上相同 (简% 之 、將該第二絕緣薄膜選擇性地從第一絕緣薄 以使第二絕緣薄膜具有比第一絕緣薄膜窄之、· x 電薄第一及第二絕緣薄膜做為物ΐ將金屬導 絕緣ΐίϊ及第二絕緣薄膜及基礎絕緣薄膜土沈積一第三
回餘該第三絕緣薄膜 屬導電薄膜之側壁薄膜; 沈積第四絕緣薄膜在 膜埋藏。 ,以得到覆蓋至少該圖案化之金 及 整個區域上,以將侧壁氧化物薄 2 ·如申請專利範圍第j 其中該回蝕步驟將該側壁氧 變大之傾斜台狀構造。 項之半導體裝置的製造方 化物薄膜變成具有寬度朝 法, 底部 直3· ^如★申請專利範圍第1項之半導體裝置的製造方法 ί則辟Ϊ该第四絕緣薄膜沈積步驟之後’尚包含藉由使用 一土 4膜做為一餘刻停止物以餘刻該第四絕緣薄膜以形 接觸孔且在該接觸孔内形成一接點插塞之步驟。 4 ·如申凊專利範圍第1項之半導體裝置的製造方法
第15頁 1228775 案號 92122724 嗝修正 年 月彳也私 修正 六、申請專利範圍 其中該第一及第二絕緣薄膜係分別為矽氮化物薄膜及矽氧 化物薄膜。 5. —種半導體裝置的製造方法,包含下列連續之步 驟: 沈積一金屬導電薄膜於基礎絕緣薄膜上; 連續沈積第一及第二絕緣薄膜在金屬導電薄膜上; 將第一及第二絕緣薄膜圖案化,以得到實質上相同之 圖案化區域; 藉由使用第一及第二絕緣薄膜做為蝕刻遮罩將金屬導 電薄膜圖案化; 將該第二絕緣薄膜選擇性地從第一絕緣薄膜上蝕刻, 以使第二絕緣薄膜具有比第一絕緣薄膜窄之寬度; 在第一及第二絕緣薄膜及基礎絕緣薄膜上沈積一第三 絕緣薄膜; 回蝕該第三絕緣薄膜,以得到覆蓋至少該圖案化之金 屬導電薄膜之側壁薄膜;及 沈積第四絕緣薄膜,以將在基礎氧化物薄膜上之側壁 氧化物薄膜埋藏。 6. 如申請專利範圍第5項之半導體裝置的製造方法, 其中該回蝕步驟將該側壁氧化物薄膜變成具有寬度朝底部 變大之傾斜台狀構造。 7. 如申請專利範圍第5項之半導體裝置的製造方法, 其中在該第四絕緣薄膜沈積步驟之後,尚包含藉由使用該 側壁薄膜做為一蝕刻停止物以蝕刻該第四絕緣薄膜以形成
第16頁
TW092122724A 2002-08-20 2003-08-19 Method for fabricating a semiconductor device having a tapered-mesa side-wall film TWI228775B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002239455A JP4018954B2 (ja) 2002-08-20 2002-08-20 半導体装置の製造方法

Publications (2)

Publication Number Publication Date
TW200405468A TW200405468A (en) 2004-04-01
TWI228775B true TWI228775B (en) 2005-03-01

Family

ID=31884488

Family Applications (1)

Application Number Title Priority Date Filing Date
TW092122724A TWI228775B (en) 2002-08-20 2003-08-19 Method for fabricating a semiconductor device having a tapered-mesa side-wall film

Country Status (4)

Country Link
US (1) US7119014B2 (zh)
JP (1) JP4018954B2 (zh)
CN (1) CN1495881A (zh)
TW (1) TWI228775B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9799560B2 (en) * 2015-03-31 2017-10-24 Qualcomm Incorporated Self-aligned structure
CN107946302A (zh) * 2017-12-06 2018-04-20 睿力集成电路有限公司 半导体存储器及其制造方法

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5773341A (en) * 1996-01-18 1998-06-30 Micron Technology, Inc. Method of making capacitor and conductive line constructions
US5981356A (en) * 1997-07-28 1999-11-09 Integrated Device Technology, Inc. Isolation trenches with protected corners
JP2000031277A (ja) 1998-07-15 2000-01-28 Nec Corp 半導体装置とその製造方法
JP2000077625A (ja) * 1998-08-31 2000-03-14 Hitachi Ltd 半導体集積回路装置の製造方法
JP3943294B2 (ja) * 1999-08-18 2007-07-11 株式会社ルネサステクノロジ 半導体集積回路装置

Also Published As

Publication number Publication date
CN1495881A (zh) 2004-05-12
US7119014B2 (en) 2006-10-10
US20040038508A1 (en) 2004-02-26
JP2004079849A (ja) 2004-03-11
JP4018954B2 (ja) 2007-12-05
TW200405468A (en) 2004-04-01

Similar Documents

Publication Publication Date Title
TWI302336B (en) Semiconductor structure
US5284799A (en) Method of making a metal plug
TW557535B (en) Method of making a parallel plate capacitor in an integrated circuit employing copper interconnects
JP2002184868A (ja) ボイド領域内に形成された局部エッチング阻止層が備えられたビットラインスタッド上のビットラインランディングパッドとボーダレスコンタクトを有する半導体素子及びその製造方法
JP2004111624A (ja) 半導体装置
JP2601022B2 (ja) 半導体装置の製造方法
JP2002170885A (ja) 半導体装置の製造方法
JP3296324B2 (ja) 半導体メモリ装置の製造方法
JP2000323479A (ja) 半導体装置およびその製造方法
TWI228775B (en) Method for fabricating a semiconductor device having a tapered-mesa side-wall film
JP3391933B2 (ja) 半導体素子とその製造方法
JP2022547126A (ja) 陥凹特徴部におけるボトムアップ金属化の方法
JP2003243524A (ja) 局部相互接続部を伴う指状mimキャパシタ
JP3351177B2 (ja) 接続孔を形成する工程を有する配線構造の形成方法
TW202234594A (zh) 動態隨機存取記憶體及其製造方法
JPH0992786A (ja) Mimキャパシタ並びに同キャパシタおよび配線の形成方法
JP2003031665A (ja) 半導体装置の製造方法
JP2004039724A (ja) 半導体装置およびその製造方法
TW507328B (en) Opening structure and forming method
JP2000091427A (ja) 半導体装置とその製造方法
JPH1197530A (ja) 半導体装置およびその製造方法
JP3029749B2 (ja) 半導体装置およびその製造方法
JPH11265934A (ja) 接続部の形成方法
TWI286366B (en) Multiple layer structure and fabricating method thereof and dual damascene structure and interconnect structure and capacitor
JPH0582655A (ja) 多層配線形成方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees