TW594767B - Memory cell - Google Patents

Memory cell Download PDF

Info

Publication number
TW594767B
TW594767B TW089124374A TW89124374A TW594767B TW 594767 B TW594767 B TW 594767B TW 089124374 A TW089124374 A TW 089124374A TW 89124374 A TW89124374 A TW 89124374A TW 594767 B TW594767 B TW 594767B
Authority
TW
Taiwan
Prior art keywords
terminal
fuse
fuses
patent application
logic
Prior art date
Application number
TW089124374A
Other languages
English (en)
Inventor
Gabriel Daniel
Oliver Weinfurtner
Original Assignee
Infineon Technologies Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Infineon Technologies Corp filed Critical Infineon Technologies Corp
Application granted granted Critical
Publication of TW594767B publication Critical patent/TW594767B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C17/00Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
    • G11C17/14Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM
    • G11C17/16Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM using electrically-fusible links
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C17/00Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
    • G11C17/14Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM

Landscapes

  • For Increasing The Reliability Of Semiconductor Memories (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)

Description

594767
經濟部智慧財產局員工消費合作社印製 五、發明說明(1 ) 發明背景 本發明揭示一種記憶體單元,其使用熔絲來永久地儲 存資料在積體電路中。 第1圖表示用於在積體電路中儲存一位元資料之範例 記憶體單元10。所儲存位元可以是部份晶片識別號碼、 可對解碼器來表示冗餘電路是否必需使用來替代主電 路、可儲存積體電路之控制電路所要使用的缺設値 (default value)、或可使用於其他各種目的。 記憶體單元10包括熔絲1 2及閂鎖14。熔絲1 2儲存 位元資料。在積體電路啓動電源期間,熔絲1 2所儲存 資訊由接收資訊之電路來讀取。爲在電源啓動期間讀取 資訊,再充電信號(bFPUP)先使得閂鎖12再充電。其 次,讀取信號(FPUN)使得熔絲12中所儲存資訊輸出做 爲BIT信號。如果熔絲12沒有燒斷,FPUN信號造成節 點N接地,因而,造成BIT信號成爲高電位。如果熔絲 12燒斷’節點N保持在高電位,其造成BIT信號變成 低電位。 第2圖表示用於第1圖所示形式之兩個相鄰記憶體單 元的範例積體電路配置圖示。例如,各該記憶體單元之 一可使用6個電晶體閂鎖1 4來儲存及允許讀取單一位 元資料。在一些實施例中,各該閂鎖14之一佔有近於 1.5倍之單一熔絲12所需要配置面積。此外,各該閂鎖 14之一可增加記憶體單元10之節距(pitch)(即,在兩 相鄰記憶體單元間之最小所需空間)大於熔絲1 2所需 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) - l· —. — ^---------線 IAW-----------^------------ (請先閱讀背面之注意事項再填寫本頁) 594767 經濟部智慧財產局員工消費合作社印製 A7 B7 五、發明說明(2 ) 要者。 參照第3圖,在高密度積體電路中,可使用數仟個熔 絲及閂鎖記憶體單元。爲了在電源啓動期間來讀取,需 要相當大電流。此大電流可損壞積體電路。因而,替代 在同時讀取全部記憶體單元,在積體電路中之記憶體單 兀組織成數個記憶體單兀排組(memory cell banks),然 後根據預定順序來順序地讀取。例如,在第3圖中,線 14表示記憶體單元排組(BK)所讀取之順序。爲實施順 序,使用緩衝器來延遲由一個記憶體單元到次一個之 bFpup及FPUN信號。緩衝器在積體電路上需要多加空 間。 發明之槪沭 在一般架構中,本發明特徵在用於儲存位元資料之電 路,其中該電路包括具有第一端及第二端之第一熔絲、 及具有第三端及第四端之第二熔絲。第一熔絲之第一端 連接到邏輯0輸入端及其第二端連接到共同輸出端。第 二熔絲之第二端連接到邏輯1輸入端,及其第四端連接 到共同輸出端。爲儲存位元資料,選擇性地熔斷第一及 第二熔絲中之一。 因而’根據本發明,可使用二個熔絲來儲存位元資 訊。 在另一架構中,本發明特徵在一種包括第一電路及第 二電路之積體電路。第一電路儲存位元資料及包括具有 第一及第二端之第一熔絲、及具有第三端及第四端之第 -4- 本紙張尺度_ + _家標準(CNS)A4規格⑵〇 X 297公爱) (請先閱讀背面之注意事項再填寫本頁) l· —.—訂---------線- 經濟部智慧財產局員工消費合作社印製 594767 A7 __B7____ 五、發明說明(3 ) 二熔絲。第一熔絲之第一端連接到邏輯0輸入端,而第 二端連接到共同輸出端。第二熔絲之第三端連接到邏輯 1輸入端、而第四端連接到共同輸出端。爲儲存位元資 料,選擇性地熔斷第一及第二熔絲中之一。第二電路具 有輸入端連接到該共同輸入端來讀取所儲存位元資訊。 在再另一架構中,本發明特徵在用於儲存位元資料之 陣列(array)。陣列包括用於儲存位元資料之多數電路, 包括電路其包括具有第一端及第二端之第一熔絲、及具 有第三端及第四端之第二熔絲。第一熔絲之第一端連接 到邏輯0輸入端,而其第二端連接到共同端。第二熔絲 之第三端連接到邏輯1輸入端,而第四端連接到共同輸 出端。爲儲存位元資料,選擇性地熔斷第一及第二熔絲 中之一。 本發明較佳實施例可包括下列之一或多項特徵。 提供長通道(long channel)M〇S電晶體,其中源極及汲 極中之一極連接到第一熔絲之第一端,而源極及汲極中 之另一極連接到用於提供對應邏輯1或邏輯〇之電壓的 電源供給器端、第一及第三端可經反相器(inverter)來 連接到共同輸出端。熔絲可以是雷射或電氣熔絲。 除非定義,否則在本文所使用之全部技術及科學用 語’具有本發明所屬技術和擅於本技術者一般所理解相 同意義。雖然在本文中所述相同或等效之方法及材料可 實際地使用或測試本發明,但是在下文中說明適當之方 法及材料。在本文中所述全部公告、專利申請案、專利 本紙張尺度適用中國國家標準(CNS)A4規格(210 x 297公釐) -l· —.—訂---------線 (請先閱讀背面之注音?事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 594767 A7 _ B7 五、發明說明(4 ) 及參考文獻結合一體參考。如果有衝突,本說明書所包 括之定義將爲優先。此外,材料、方法及實例僅是圖示 說明而不是做爲限定。 本發明之其他特徵及優點由下列較佳實施例之包括附 圖及申請專利範圍的說明將變得顯而易見。 1圖之簡單說明 第1圖表示習用技術之熔絲及閂鎖記憶體單元的電路 方塊圖示; 第2圖表示習用技術之第丨圖熔絲及閂鎖記憶體單元 的範例配置圖示; 第3圖表示在電源啓動期間習用技術之積體電路熔絲 組順序讀取的方塊圖示; 第4圖是根據本發明之記憶體單元電路的線路圖; 第4A圖是使用於理解第4圖電路作業之圖表;及 第5圖表示根據本發明記憶體單元陣列之配置。 較佳實施例之p昍 參閱第4圖,記憶體單元20包括第一熔絲22及第二 熔絲24。第一熔絲22在一端處連接到表示邏輯1之 Vint信號。第一熔絲22在另一端處連接到輸出節點 (Noutput)。第二熔絲24在一端處也連接到Noutput。然 而’不同於熔絲22,熔絲24在其另一端處連接到表示 邏輯0之接地。 爲在記憶體單元20內儲存位元資料,選擇性地熔斷 第一熔絲22及第二熔絲24中之一。參照第4A圖,如 -6- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) K-----1--訂---------*5^ 594767 經濟部智慧財產局員工消費合作社印製 A7 ______Β7 ___ 五、發明說明(5 ) 果第一熔絲22熔斷,而第二熔絲24保持不變。Noutput 將接地短路而造成反相器2 6之輸出爲高電位。因而, BIT信號表示邏輯1。換言之,如果第一熔絲22熔斷, 則記憶體單元20儲存A1"。然而,如果第一熔絲22保 持不變,而第二熔絲24熔斷,在Noutput輸出之電壓是 Vint,因而反相器26之輸出將是低電位。因而,BIT信 號將表示邏輯0,而記憶體單元20儲存A0"。 熔絲22及24可以是積體電路中所使用任何習用形式 熔絲,包括電氣及雷射熔絲。電氣熔絲是以電壓或電流 衝繋波來熔斷之熔絲。雷射熔絲是以雷射光束來熔斷之 熔絲。 因爲記憶體單元20不使用閂鎖電路(諸如第1圖所 示記憶體單元10之閂鎖14),其相對地需要較少配置 面積。例如,考慮閂鎖及熔絲記憶體單元之閂鎖電路 (諸如第1至2圖所示記憶體單元)其需要1.5倍配置 面積做爲記憶體單元之熔絲。如果記憶體單元以使用兩 個熔絲來實施做爲記憶體單元20,則在記憶體單元所需 要配置面積可有達到20%或更多之節省。 參照第5圖,許多記憶體單元20可配置在記憶體單 元陣列30內。記憶體單元陣列30包括電力節省電路 34。在決定各該記憶體單元20中之一熔絲必需熔斷 前,在陣列30中各記憶體單元基本上在Vint及接地間 直接連接。爲避免損壞積體電路’電力節省電路34確 保Vint及各記憶體單兀22之連接是開路。 -7- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) 訂---------線- A7 A7
五、發明說明(6) (請先閱讀背面之注意事項再填寫本頁) 電力節省電路34包括熔絲36、長通道n-MOS電晶體 38及p-MOS電晶體40。長通路η-MOS電晶體38作用在 閘極電壓即使在高電位時,使得如果任何電流自其源極 流到其汲極時很小。因而,即使當閘極在高電位時,節 點39保持在Vint。因而,當Vint信號是高電位時,p-FET電晶體40之閘極將在Vint,因而防止在電晶體之 源極及汲極間形成通道。因而,在Vint及記憶體單元 20間之連接是開路。在熔斷陣列30之記憶體單元中適 當熔絲之後,也熔斷熔絲36。如果導致在節點39處之 電壓在接地,結果在p-MOS電晶體40之源極及汲極間 形成通道。 以使用陣列30來實施其記憶體單元排組之積體電路 不一定地需要在電源啓動期間順序讀取熔絲組,而進一 步地減少所需要用於實施記憶體單元排組之配置面積。 當然本發明雖然以其詳細說明來說明,但是上述說明 僅在圖示說明而不在於限定申請專利範圍所定義之本發 明範圍。其他架構、優點及實施例也在下列申請專利項 目之範圍內。 經濟部智慧財產局員工消費合作社印製 符號說明 10、20…記憶體單元 12、36···熔絲 14…閂鎖 bFPUP···重新充電信號 FPUN…讀取信號 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 594767 A7 _B7 五、發明說明(7) 2 6…反相器 30…陣列 34…電力節省電路 38、40…電晶體 39…節點 22…第一熔絲 2 4…第一溶絲 (請先閱讀背面之注意事項再填寫本頁) . -1線- 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐)

Claims (1)

  1. 經濟部智慧財產局員工消費合作社印製 594767 A8 B8 C8 _ D8 六、申請專利範圍 1· 一種用於儲存位元資料之電路,包含: 第一熔絲,具有第一端及第二端,該第一端連接到 邏輯0輸入端,而該第二端連接到共同輸出端; 第二熔絲,具有第三端及第四端,該第三端連接到 邏輯1輸入端,而該第四端連接到該共同輸出端,其 中以選擇性地熔斷該第一及第二熔絲中之一來儲存 該位元資料。 2·如申請專利範圍第1項之電路,尙包含具有源極及汲 極之長通道MOS電晶體,其中該源極及汲極中之一極 連接到該第一熔絲之第一端,而該源極及汲極中之另 一極連接到提供電壓對應邏輯1或0之電源供給端。 3. 如申請專利範圍第1項之電路,該第一及第二熔絲是 雷射熔絲。 4. 如申請專利範圍第1項之電路,其中該第一及第二熔 絲是電氣熔絲。 5. 如申請專利範圍第1項之電路,尙包括反相器,其中 該第一熔絲之第一端及第二熔絲之第三端經該反相器 來連接到共同輸出端。 6. —種積體電路,包含: 第一電路,用於儲存位元資料,包含: 第一熔絲,具有第一端及第二端,該第一端連接到 邏輯0輸入端,而該第二端連接到該輸入端所連接之 共同輸出端; 第二熔絲,具有第三端及第四端,該第三端連接到 -10- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注音2事項再填寫本頁) 零· .. 594767 經濟部智慧財產局員工消費合作社印製 A8 B8 C8 ____D8六、申請專利範圍 邏輯1輸入端,而該第四端連接到該共同輸出端,其 中以選擇性地熔斷該第一及第二熔絲中之一來儲存 該位元資料,及 第二電路’具有輸入端連接到該共同輸出端來讀取 該所儲存位元資訊。 7·如申請專利範圍第6項之積體電路,尙包含具有源極 及汲極之長通道MOS電晶體,其中該源極及汲極中之 一極連接到該第一熔絲之第一端,而該源極及汲極中 之另一極連接到用於提供電壓對應邏輯1之電源供給 端。 8·如申請專利範圍第6項之積體電路,其中該第一及第 二熔絲是雷射熔絲。 9·如申請專利範圍第6項之積體電路,其中該第一及第 二熔絲是電氣熔絲。 10·如申請專利範圍第6項之積體電路,尙包含反相器, 其中該第一熔絲之第一端及第二熔絲之第三端經由反 相器來連接到共同輸出端。 11 · 一種用於儲存位元資料之陣列,該陣列包含: 複數個電路,用於儲存位元資料,其中之一電路包 含: 第一熔絲,具有第一端及第二端,該第一端連接到 邏輯0輸入端,而該第二端連接到該共同輸出端;及 第二熔絲,具有第三端及第四端,該第三端連接到 邏輯1輸入端,而該第四端連接到該共同輸出端,其 (請先閱讀背面之注意事項再填寫本頁) 鬌 --線_ -11 - 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 594767 A8 B8 C8 D8 六、申請專利範圍 中位元資料中之一以選擇性地熔斷該第一及第二熔 絲中之一來儲存。 i 2.如申請專利範圍第1 1項之陣列,尙包含具有源極及 汲極之長通道MOS電晶體,其中該源極及汲極中之一 極連接到該第一熔絲之第一端,而該源極及汲極中之 另一極連接到用於提供電應對應邏輯1之電源供給 端。 1 3.如申請專利範圍第1 1項之陣列,其中該第一及第二 熔絲是雷射熔絲。 1 4.如申請專利範圍第1 1項之陣列,其中該第一及第二 熔絲是電氣熔絲。 15.如申請專利範圍第11項之陣列,尙包含反相器,其 中該第一熔絲之第一端及該第二熔絲之第三端經由反 相器連接到該共同輸出端。 (請先閱讀背面之注意事項再填寫本頁) --線. 經濟部智慧財產局員工消費合作社印製 -12 - 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐)
TW089124374A 1999-11-18 2001-02-06 Memory cell TW594767B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US09/442,982 US6285619B1 (en) 1999-11-18 1999-11-18 Memory cell

Publications (1)

Publication Number Publication Date
TW594767B true TW594767B (en) 2004-06-21

Family

ID=23758959

Family Applications (1)

Application Number Title Priority Date Filing Date
TW089124374A TW594767B (en) 1999-11-18 2001-02-06 Memory cell

Country Status (5)

Country Link
US (1) US6285619B1 (zh)
EP (1) EP1232500B1 (zh)
DE (1) DE60013168T2 (zh)
TW (1) TW594767B (zh)
WO (1) WO2001037284A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102714060A (zh) * 2010-01-21 2012-10-03 国际商业机器公司 成对的可编程熔断器

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6809972B2 (en) * 2003-03-13 2004-10-26 Infineon Technologies Ag Circuit technique for column redundancy fuse latches
US6956784B1 (en) * 2004-08-03 2005-10-18 Analog Devices, Inc. Writable memory
US7276955B2 (en) * 2005-04-14 2007-10-02 Micron Technology, Inc. Circuit and method for stable fuse detection
DE102006019075B4 (de) * 2006-04-25 2008-01-31 Infineon Technologies Ag Integrierte Schaltung zur Speicherung eines Datums
KR20150123378A (ko) * 2014-04-24 2015-11-04 에스케이하이닉스 주식회사 반도체 메모리 장치 및 그의 동작 방법

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60103594A (ja) * 1983-11-10 1985-06-07 Fujitsu Ltd 情報記憶回路
US5208775A (en) * 1990-09-07 1993-05-04 Samsung Electronics Co., Ltd. Dual-port memory device
US5550394A (en) * 1993-06-18 1996-08-27 Texas Instruments Incorporated Semiconductor memory device and defective memory cell correction circuit
JP2991575B2 (ja) * 1992-10-08 1999-12-20 沖電気工業株式会社 半導体集積回路
JPH0877776A (ja) * 1994-09-06 1996-03-22 Mitsubishi Electric Corp 半導体記憶装置
DE4437698A1 (de) * 1994-10-21 1995-03-16 Hilmann Ruge Thomas Dipl Phys Struktur zur binären Speicherung von Informationen auf integrierten Schaltungen mittels Laserstrahlung und Verfahren zur nichtflüchtigen Informationsspeicherung
JP2710235B2 (ja) * 1995-08-30 1998-02-10 日本電気株式会社 欠陥救済判定回路
US5959445A (en) * 1995-09-29 1999-09-28 Intel Corporation Static, high-sensitivity, fuse-based storage cell
GB2307320B (en) * 1995-11-18 2000-10-18 Motorola Inc Non-volatile memory cell and method of storing data therein
KR100258975B1 (ko) * 1996-12-10 2000-06-15 윤종용 반도체 메모리장치
US5910921A (en) * 1997-04-22 1999-06-08 Micron Technology, Inc. Self-test of a memory device
US5898626A (en) * 1997-06-19 1999-04-27 Silicon Magic Corporation Redundancy programming circuit and system for semiconductor memory

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102714060A (zh) * 2010-01-21 2012-10-03 国际商业机器公司 成对的可编程熔断器

Also Published As

Publication number Publication date
EP1232500A1 (en) 2002-08-21
US6285619B1 (en) 2001-09-04
WO2001037284A1 (en) 2001-05-25
DE60013168T2 (de) 2005-08-11
EP1232500B1 (en) 2004-08-18
DE60013168D1 (de) 2004-09-23

Similar Documents

Publication Publication Date Title
US6462995B2 (en) Semiconductor memory device capable of recovering defective bit and a system having the same semiconductor memory device
JP3623454B2 (ja) メモリ回路のワード線に対するシフト冗長スキーム回路
US4532607A (en) Programmable circuit including a latch to store a fuse's state
US7492652B2 (en) Apparatus and method for repairing a semiconductor memory
TW559827B (en) Fuse circuit
US4894803A (en) Memory circuit with improved data output control
US7286419B2 (en) Semiconductor memory device outputting identifying and roll call information
US5122987A (en) Semiconductor memory device with individually addressable space cells capable of driving a data bus
JP5082334B2 (ja) 電気ヒューズ回路、メモリ装置及び電子部品
US6426911B1 (en) Area efficient method for programming electrical fuses
TW297125B (zh)
US4587639A (en) Static semiconductor memory device incorporating redundancy memory cells
TW594767B (en) Memory cell
US6292418B1 (en) Semiconductor memory device
US6781899B2 (en) Semiconductor memory device and test method therof
KR100300873B1 (ko) 강유전체 커패시터를 사용한 반도체 메모리 장치의 리던던시 회로 및 수리 방법
US6028797A (en) Multi-bank integrated circuit memory devices having cross-coupled isolation and precharge circuits therein
US6898136B2 (en) Semiconductor memory device, capable of reducing power consumption
US5612917A (en) Semiconductor memory device including improved redundancy circuit
TW379325B (en) Semiconductor memory
EP0467638B1 (en) Semiconductor memory device
KR19990053722A (ko) 강유전체 메모리 장치의 기준전압발생기
KR100334210B1 (ko) 전원전압레벨과무관하게실질적으로일정한마진을갖는리던던트디코더를구비한반도체메모리장치
KR100279293B1 (ko) 마이크로 볼 그리드 어레이 패키지에 의해서 포장되는 반도체장치
US6515916B2 (en) Column switch in memory device and cache memory using the same

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees