TW589794B - Method and circuit for producing control signal for impedance matching - Google Patents

Method and circuit for producing control signal for impedance matching Download PDF

Info

Publication number
TW589794B
TW589794B TW092112745A TW92112745A TW589794B TW 589794 B TW589794 B TW 589794B TW 092112745 A TW092112745 A TW 092112745A TW 92112745 A TW92112745 A TW 92112745A TW 589794 B TW589794 B TW 589794B
Authority
TW
Taiwan
Prior art keywords
voltage
circuit
comparison
impedance
output
Prior art date
Application number
TW092112745A
Other languages
English (en)
Other versions
TW200306705A (en
Inventor
Tsuyoshi Ohno
Original Assignee
Nec Electronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nec Electronics Corp filed Critical Nec Electronics Corp
Publication of TW200306705A publication Critical patent/TW200306705A/zh
Application granted granted Critical
Publication of TW589794B publication Critical patent/TW589794B/zh

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0005Modifications of input or output impedance
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/0278Arrangements for impedance matching

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Logic Circuits (AREA)
  • Networks Using Active Elements (AREA)

Description

589794 五、發明說明(1) 【發明所屬之 本發明係 的方法與電路 上下計數器所 信號的方法與 與阻抗匹配電 阻抗匹配,且 較之電壓,並 改變計數值。 本發明所 5月8日第2002 明。 技術領域】 有關於一種用以, ,特別是有關==:己用之控制信號 輸出計算值,❿產ί利用由如同控制信號之 電路,且本發明係i阻抗匹配用之穩定控制 路之終端阻抗相:m吏用之阻抗匹配 丄々 酉己,此阻抗匹配電路靈i 本發明係利用以計叙估丸貧&❿电峪而要 片姑☆ “认&卞數值為基礎而比較用來比 依據比較的結果,g u透過控制上下計數器而 申請之權利要求呈右 -132552號之優先權有曰本專利申請於2〇02年 1愛先權,以此說明書呈現本發 【先前技術】 傳統技術上,電子信號傳送路一抑_ 單元可於傳送端及接收端實現阻抗:=疋所?供’此 -目的是正常地將電子信號自信號 ::杬匹配之 之接收端。特別是,有些由會產到信號 .一 王呵溫之+導體裝置所構 成之咼速率輸入/輸出介面,會冷卻而減低數十度。當這 ,高速率輸入/輸出介面在一段長時間内被使用於傳^狀 態’他們的溫度會向上增加額外的數十度。假使在高速率 輸入/輸出介面使用期間’溫度或是電力源電壓產生如此 大的變化’由實現阻抗匹配之半導體裝置之阻抗也會有變 化。如此,上述狀況會造成高速率輪入/輸出介面之阻抗
2153-5626-PF(Nl);Yvonne.ptd
589794 五、發明說明(2) :匹? ’而防止此狀況且維持匹配之阻抗之方法是必須 2 0 0 0二qH,匹配之其中一個方法,係由曰本專利公報第 02號所揭露之阻抗校準電路(以下稱第一應用 。第30,係表示輸出阻抗校準電路之方塊圖。 -仏^揭露之輸出阻抗校準電路的要點由下面所敘述。顯 =、;、30圖中之阻抗變化電路ln根據輸出自計數器之 了進位碼以提供一阻抗。連接點丨丨丨^係阻抗變化電路m =,,112之連接點。由連接點1Ua所產生之用以比較之 击'堊提供至比較器1丨3之輪入端。以模擬的方式,用來比 表示由高速率輸入/輸出介面中阻抗標準電路 Γ二,之阻抗。比較器113之另一輸入端係提供-參 L r e 既使產生溫度改變,此參考電壓v r e f並不合 改變。比較|§ 133比較電壓“與參考電壓Vref,根曰 較結果實現計數功能。 據比 然而阻抗變化電路U1之阻抗根據來自上下 謂W會合,如第31A圖,用以比較之電壓Va改 k位準’且尚於或低於參考電壓”以之 數器11 4所輸出的二進位碼改變。因此下計 所輪屮的-推仞说紅土 1m 此自上下計數器114 所輸出的一進位碼無法被使用於阻抗匹配之次 上丄為了穩定變化的二進位碼且為了成為—;值: 一平均電路(稍後解釋)。第31B圖顯 則而要 方式中,用來比較之電壓Va的變化狀態。係利用千均電路 如平均電路之一例子,包含平均 电路的技術揭露於曰
589794 五、發明說明(3)
本專利公開說明書第1 0- 1 9064號(以下稱第二應用)。揭 露於第二應用之技術係一位元同步技術,當數位傳送之數 位信號於接收端被複製時,此技術是基本的,而平均電路 使用於接收端。利用於第二應用之位元同步電路(未表示 )包括相位比較單元(未表示)、分時單元(Retiming ) (未表示)、平均單元(未表示)以及選擇單元(未表示 ),為位元同步技術之特徵元件。
位元同步電路(未表示)作用的概要於以下做敘述。 在相位比較單元中,藉由分配接收資料之頻率而獲得之费 率分配資料與多項時脈信號之每一計時時脈信號相比較, 士產生用卩以包含於多工員日寺脈信號之計時時脈信號之相 疋信號,而此多項時脈信號具有於頻率分配資料中預設之 才目位關係。分時單元(未表示)根據由選 )所選擇之擷取計時時脈俨铼,仏相t y平兀I木衣 時功能。自相位比較於頻ί分配資料以執行分 表干)之牯定C(未表不)傳送至平均單元(未 表不)之特疋h旎同時與輸出自分 號做平均,並輸出特定户 早兀(未表不)之仏 之信號之選擇單元(未矣;選擇性地接收來自平均單元 之信號以擷取包含上述夕^ ,用以根據由平均單元輸出
出之擷取之計時時脈 b由込擇早兀(未表示)所輸 且用以於接收之;被,用於分時單*(未表示), .^ _ 只知分時的功能。 由第二應用所揭露之 法器、m份分量部、Λ i J电路〔未表不)特別是由滅 加法器、儲存元件、數字運算元件以
589794 五、發明說明(4) 及正反态所組成。在平均電路 一 T由選擇單元(未表示)所傳』使用減法器’並 未表示)所傳送之特定值後,平: = 比較單元 “ /刀量部對減去的值實施〆分配;電路(未表示)使用 平均值,j*此平均值不僅係平均,、,均電路儲存- 表…將由分配操作而產生之值加=二加法 (未表示)所傳送之值而獲得的 3,力上由儲存几件 表示)藉由校正至加法的結果 f疋在儲存元件中(未 (未表示)結束由儲存元件傳送::进字運算元件 且正反器根據由分時單元所傳送之m體之平均值, 之平均值以實施分時操作,並;:::之:相位比較信號 連接ί:丄上述傳統技術出現問題,由以下做敘述。藉由 3ί;:均電路(未表示)至輸出阻抗校準電路(未表 校準電匕的,進位碼可以被穩定。在輸出阻抗 中田用以比較之電壓Va由參考電壓vref之位傘 ? I為與比較器11 3之偏移電壓獨立之位準,二進位 ,定I被長時間地實現。如第31A圖所示,這是因為於上 述之情况下,用以比較之電壓Va在高於或低於參考電壓 V一ref位準之兩位準間變化。然而比較器113之偏移電壓表 不接近參考電壓Vref之電壓,且參考電壓Vref在判斷用以 比較之電壓Va高於或低於參考電壓Vref上造成錯誤。 然而,在上述之比較器丨丨3,當用以比較之電壓Va依 據超過比較器11 3之偏移電壓加上用以比較之電壓Va所產 生之值’或是依據超過比較器丨丨3之偏移電壓減上用以比 2153-5626-PF(Nl);Yv〇nne.ptd 第9頁 589794 五、發明說明(5) 較之電壓Va所產生之值而接近參考電壓Vref時,由上下計 數器114輸出之計數值根據符合一階層(〇ne step)而增 加,或是根據符合之電壓或是一階層而減少是不可靠的。 在如上所述之比較器1 1 3 ’當一加在用以比較之電壓Va之 雜訊發生時,既使用以比較之電壓Va藉由融合比較器丨j 3 之偏移電壓之電壓,而高於參考電壓Vref,或是藉由超過 偏移電壓之電壓而小於參考電壓Vref,前述例子出現之相 同現象會發生。 然而’假使前述之狀態發生,上下計數器丨丨4的計數 功能變成不規律。為了應付處於上述狀況之上下計數器 11 4所輸出之二進位碼,阻抗變化電路丨丨丨之阻抗改變,且 在連接點11 la發生之用以比較之電壓“改變成如第32a所 示之電壓。在上述之情況,既使上述之應用所揭露之平均 電路(未表示)被使用於連上下計數器114之輸出端,來 自平均電路(未表示)之輸出信號之改變如第33圖所示。 那是不規律變化出現在最低階位元。平均電路(未表示) 的採用變成是無意義的。第34圖係藉由以圖表表示第5圖 所示之資料而獲得的。第32B圖係只表示來自平均電路 (未表示)之輸出信號如第34圖所示。然而,第33圖係表 不根據揭露於第二應用之平均電路所包含之瓜份分量部, 假設m = 4的狀況下所獲得之值。 因此,既使平均電路(未表示)連接至輪出阻抗校準 電路(未表示)之輸出端,以完成二進位碼的穩定,當 低階位元變化之上述不規則運作發生時,於阻抗匹配^生
2153-5626-PF(Nl);Yvonne.ptd 第10頁
與一階層相同之錯誤。若二谁 少铒韫而秘Λ ^ 一進位碼包含之一些位元為了減 /錄决而增加,雷路满雜# 生。 ,、化及電路體積增加等問題會產 碼(由二固J如-上所述、’由、上下計數器114所輸出之二進位 是认於立70所組成)為了提供給輸出阻抗匹配電路或 匹配電路之阻抗匹配而視為資料以被使用, 路:if抗匹配電路需要阻抗匹配,且輸入阻抗匹配電
個批Γ丨/阻抗匹配。由二進位所提出之給?型電晶體之第i 二制位兀(由iM,2, 3……N所組成之複數位元之一者) π N型電晶體之第丨個控制位元,分別透過反及閘電路 ▲ h及反及閘電路123i,並經由不同導線而提供至每一阻 抗匹配控制輸入端,也就是提供至p型電晶體丨2七之閘極及 N型電晶體1 25〗之閘極,且p型電晶體丨2七型電晶體1 25丨 與輸出阻抗匹配電路(未表示)或與輸入阻抗匹配電路 (未表示)一致,而輸出阻抗匹配電路(未表示)與輸入 阻抗匹配電路(未表示)皆由一 p型電晶體及一 N型電晶體
所組成。由於變化存在於發生於每一導線之飄移能力,且 由於更多導線改變,故更多輸出時序為了來自每一線路之 每一信號而改變,而另一問題是,來自輸出阻抗匹配電路 或是來自輸入阻抗匹配電路之信號發生不穩定狀態。 【發明内容】 有鑑於此,為了解決上述問題,本發明主要目的在於 提供一種用以產生阻抗匹配用之穩定控制信號的方法與電
589794
路,於當用以比較之電壓根據上下計數 有規律的改變時,係利用比較器偏移值 設時間内計數值。 器輸出之計數值而 ’並且平均於一預 據本發明之第 定控制信號的 與增加之參考 或是校準輸入 壓小於參考電 根 用之穩 之電壓 阻抗’ 較之電 而增加 壓依照 之控制 當 當用以 使用之 用以比 預設之 換至減 增加狀 壓之電 時之電 ,當用 一預設 信號, 用以比 比較之 預設電 較之電 電壓之 少狀態 態時, 位,小 壓。 以比較 電壓, 並利用 較之電 電壓由 壓,且 壓持續 電位, ,或是 以便由 於當用 一觀點 方法, 電壓, 緩衝器 壓,用 之電壓 且基於 此控制 壓由增 減少狀 用以使 增加, 其中當 當用以 增加用 以比較 ,提供一種用以產 本發方法係藉由比 而用以校準輸出緩 之輸入阻抗,其中 以比較之電壓依照 大於參考電壓,用 比較器所造成之結 信號,上述方法包 加狀態轉換至減少 態轉換至增加狀態 用之預設電壓之電 或是持續減少時上 用以比較之電壓由 比較之電壓由減少 以使用之預設電壓 之電壓持續增加或 較用以比# 衝器之輪出 ’當用以比 一預設電髮 以比較之電 果之而產生 括: 狀態,或是 ’設定用以 位’小於當 述用以使用 增加狀態轉 狀態轉換至 而獲得之電 是持續減少 在之前之第一觀點, 用以比較之電壓持續增加 设電堡為一定值。 其中,具有一更好之模式,係當 或是持續減少時,用以使用之預 另一可取之模式 為用以比較之電壓在每一特定時間
2153-5626-PF(Nl);Yvonne.ptd 第12頁 五 發明說明(8) - 期間内改變,且在預設時間肉 、, 之結果而產生之控制信铁 平均由基於比較器所造成 另一可取之模式,^所給予之值。 比較之電壓持續增加時:在用以比較之電壓改變,當用以 時使用之值不相同。 值與當用以比較之電壓持續減少 =::提供一種用以產生阻抗匹配 指定時間内,用以比較一用以比較 根據本發明之第 用之控制信號之電路 一比較器,於每 之電壓及一參考電壓 一上下計數器,比 較,當用以比較之雷厭 裔之母次比較結果被輸入及比 1 (〇ne ),當用以比較」多考電壓,用以使一計數值加 數值而增減1 (〇ne ) ^ 電壓大於參考電壓,用以使一計 一第一電路,用以 ▲ 值;以及 據°十數值而改變用以比較之電壓 一弟一電路,用以吝斗' 號, 生並輪出阻抗匹配用之一控制信 其中,當用以比較 設定,以使當用以比_ “ 值改變時,第一電路執行
於,當用以比較之電^之電壓之值增加時之使用值不同 改變用以比較值,以你之值減少時之使用值,且第一電路 為減少狀態時之改變電田 / $較之電壓由增加狀態切換 態切換為增加狀能睦位’或當用以比較之電壓由減少狀 持續增加及減少時每一 i ’小於當用以比較之電壓 4數之改變電位,並且以使當用以
589794 五、發明說明(9) 換為減少狀態時之使用電位,加 電位所獲得狀態切換為增加狀態時之使用 少時每Γ計教夕♦ j小於當用以比較之電壓持續增加及減 間内根攄所钟旦?變電位,且其中第二電路在上述指定時 控制信號。^里之上述計數值,產生並輸出阻抗匹配用之 電路ΐίΪ”二觀點,具有一更好之模式6,其中第一 電路包括於電源與接地間以 '第 而用以比較之雷厭士 ^^耦接之兩阻抗兀件, 阻抗元件為並聯麵接之電晶體,電晶 據計數值而改轡, 日日股i丨見机值根 晶體之閘極。i輸出根據計數值之訊號至每一上述電 換元二成其中搞接於電源之阻抗元件由-切 卞夂電阻所構成,以取代電晶體,且切 根據叶數值之訊號而導通或關閉。 、 又據 根據本發明之第三觀點,提出一種用以產生阻ρ四配 用之控制信號之方法,包括: 生阻杬匹配 =用比較器以比較用以比較之電壓及參考電壓· 當比較之結果表示用以比較之電壓小於參懕 在母一時間之預設期間内,只以”厂⑺麗)增加 ^ 計數器之計數值’且當比較之結果表示用以比較^ 於參考電壓時,在每一時間之預設期間内 減少輸出自上下計數器之計數:内”"(咖 於上下計數器之每一計數操作’根據計數值,以預設 2153-5626-PF(Nl);Yvonne.ptd 第14頁 589794 五、發明說明(10) 電壓而改變用以 根據計數值 配係使用於匹配 規則地改變 參考電壓之位準 即使當用以 之偏移電壓使用 設定使用之預設 根據在時間 所獲得之計數值 號。 根據本發明 用之控制信號之 使用一比較 當 在每'— 計數器 述參考 增加輸 於 電壓而 根 配係使 規 比較之結 時間之預 之計數值 電壓時, 出自上下 上下計數 改變用以 據計數值 用於匹配 則地改變 比較之電壓 以比較之電 電壓以改變 之預設期間 之平均值, 之第四觀點 方法,包括 器以比較用 果表不用以 設期間内, ,且當比較 在每一時間 計數器之計 器之每一計 比較之電壓 ,產生阻抗 需要阻抗匹 用以比較之 比較之電壓; ,產生阻抗匹配用之控制訊號, 需要阻抗匹配之電路之終端阻抗.几 用以比較之電壓之位準,以使高於及低於 , 近於參考電壓,在比較器 1與參考電壓分開之電壓下, 用以比較之電壓; 2由上下計數器之計數操作 則用以阻抗匹配之控制訊 ’提出一種用以產生阻抗匹配 以比較之電壓及參考電壓; 較之電壓小於參考電壓時, 以1 ·,( Ο N E )減少輪出自上下 之結果表示用以比較之電壓上 之預設期間内,只以,,1 ”( q N E ) 數值; 數操作,根據計數值,以預設 匹配用之控制訊號,且阻抗匹 配之電路之終端阻抗; 電壓之位準,以使高於及低於
2153-5626-PF(Nl);Yvonne.ptd 第15頁 589794
參考電壓之位準; ,接近於參考電壓,在比較器 壓與參考電壓分開之電壓下, 用以比較之電壓; 内,由上下計數器之計數操作 輸出用以阻抗匹配之控制訊 即使當用以比較之電壓 之偏移電壓使用以比較之電 設定使用之預設電壓以改變 根據在時間之預設期間 所獲得之計數值之平均值, 號。 根據本發明之第五觀點’提供一種用以產生阻抗匹配 用之控制信號之電路’適用於需要阻抗匹配之— 端阻抗,包括: ^ 〜 用以比較用以比較之電 比較器,於每一指定時間内 壓及參考電壓;
上下計數器,接收比較器每次比較之結果,當比較之 結果指示用以比較之電壓小於參考電壓,用以使二上^計 數器輸出之計數值每一次只加i ( one ),當比較之結果^ 示用以比較之電壓大於參考電壓,用以使由上下計數器^ 出之计數值每一次只減l(one);以及 W 改變上述用以比較之電壓之電路,於上下計數器之每 一計數操作,根據計數值以預設電壓改變用以比較,其中 计數值係用以輸出阻抗匹配用之控制信號,且 其中改變上述用以比較之電壓之電路在大於及小述參 考電壓位準之位準下,規則地改變用以比較之電壓,且即 使當用以比較之電壓最接近於參考電壓,設定預設電壓, 使預设電壓於用以比較之電壓藉由比較器之偏移電壓而分
2153.5626-PF(Nl);Yv〇nne.ptd
第16頁 589794 五、發明說明(12) 離於參考電壓 改變用以比較 設時間之期間 平均值,且平 根據本發 抗匹配用之控 之終端阻抗, 比較器, 壓及參考電壓 上下計數 之結果指示用 計數器輸出之 指示用以比較 輸出之計數值 改變上述 一計數操作, 計數值係用以 其中改變 考電壓位準之 使當用以比較 使預設電壓於 離於參考電壓 且改變用以比 預設時間之期 器’接 以比較 計數值 之電壓 母~'次 用以比 根據計 輸出阻 上述用 位準下 之電壓 用以比 之電壓 較之電 間内用 之電壓下,使用於改變用以比較之電壓,且 之電壓之電路具有平均電路,平均電路於預 内用以產生由個計數操作所獲得之計數值之 均值而輸出阻抗匹配用之控制信號。 明之第六觀點,本發明提出一種用以產生阻 制信號之電路,適用於需要阻抗匹配之電路 包括: 於每一指定時間内,用以比較用以比較之電 收比較器每次比較之一結果,當比較 之電壓小於參考電壓,用以使由上下 母一次只減1 ( 0 n e ),當比較之結果 大於參考電壓,用以使由上下計數器 只加1 ( one );以及 較之電壓之電路,於上下計數器之每 數值以預設電壓改變用以比較°,其中 抗匹配用之控制信號,且 以比較之電壓之電路在大於及小於參 ,規則地改變用以比較之電壓,且即 最接近於參考電壓,設定預設電壓, 較之電壓藉由比較器之偏移電壓而分 下,使用於改變之用以比較之電壓, 壓之電路具有平均電路,平均電路於 以產生由一個計數操作所獲得之計數
2153-5626-PF(Nl);Yvonne.ptd 第17頁 589794 五、發明說明(13) 值之平均值,其中平均值係用以輸出 號。 此仇匹配用之控制信 順應上述結構,藉由在大於及小於表 準下改變用以比較之電壓;即使用以; 接 移電壓而分離於參考電壓之電壓下, 較》»之偏 輸出自上下計數器之計數值而改變之=較:”為了 設時間支期間内,根據上下計數器之— 由:預 值之平均電壓,而輸出阻抗匹配用之控制次獲1之计數 比較之電壓的改變,阻抗匹配用之控:二,透過用以 被抑制。 匕制&唬的不穩定可以 順應另一結構,藉由抑制阻抗匹 匹配的誤差’減少阻抗匹配所需之位元阻, 適用於抑制當增加阻抗匹配資料 里疋可此的。廷 定的發生,尤其是被使用於主機板::1成之不穩 速度介面。假使這些裝置處理相同數^裝置之GHz類之向 出自輸出或輸入阻抗匹配電路之作里之位70,產生於輸 減少或是減少更多。因此,在需^ 不穩的數量可以被 的技術環境中,本發明是非常有效的夕輪出信號的不穩定 配資料用之位元數被減少,大大減少。然而,由於阻抗匹 面積是可能的,因此,提供簡化本電路數量及及晶片的 出電路之電路。 明之阻抗匹配資料輸 順應另一結構,藉由使由控制作 電晶體阻抗之改變的數量之改變相δ現(改變碼)改變之 同,應改變碼之一階層 Η 2153-5626-PF(Nl);Yvonne.ptd 第18頁 589794
之改臭’以移位電魔(shift voltage)而改變之用以比 較f電壓之改變的數量相同。結果,比較器所需要之移位 電壓之特性變為相同,因此,達到回授控制系統之 穩定。 、爻 #順應另一結構,藉由組織固定轉換閘之阻抗之部分, 且藉由輕接線性阻抗至轉換閘,用以比較之電壓之 徵之範圍可以被擴張。 将 。 順應另一結構,藉由擴張上述之範圍,在十進位校準 操作中’阻抗之敏感性的校正可達成。 〆 順應另一結構,藉由使用電阻代替阻抗變化電路,可 以阻止操作電壓之改變造成之阻抗變化,因此可以改盖 抗匹配之操作。 σ 1 、、、口伸 个日印文儿队芰用μ汉變為相同之雷懕 =壓的兩分壓阻抗之比例’且藉由建立產生用以改變之 :之電路之分壓電阻,且此分壓電阻特別地大於需要阻 :匹^電路之:抗’寄生電阻的影響幾乎被移除。缺 :愚:由設定包,改變用比較之電壓之電 ; 分麼電阻抗之比例,相等於產生提供至比 之分壓電阻比例,可避免寄生電容及/ °之彡考電壓 的影響。 /彳呆作電壓的改變 【實施方式】 實施例: 第一實施例
2153-5626-PF(Nl);Yvonne.ptd 第19頁 /^4
第1圖係表示根插太 信號產生電路(以下接 '月弟一實施例之阻抗匹配控制 方塊圖。第2圖係表八^為阻抗匹配資料輸出電路10)之 舉例說明所適用之一^ 圖之阻抗匹配資料輸出電路1 〇, 圖。第3圖係表示第丨:,ft線路之高速率介面之示意 用之網路基本線路:=抗匹配資料輸出電路1 0中所適 第1圖之阻抗匹配資料1 、屮 < ;丨面之示意圖。第4圖係表示 11之電路圖。第5圖孫ί出電路10所包含之阻抗變化電路 1 〇所包含之平均/路丨6 :/^圖之阻抗匹配資料輸出電路 阻抗匹配資料輸出電 :塊圖。第6係表示第1圖之 圖表。第7圖係表亍第H斤包含之碼轉換電路17之碼轉換 含之阻抗變化電路匹配資料輸出電路"所包 之阻抗匹配資料輸出==表。第8圖係說明第1圖 資料輸出電路! 〇之摔作狀:盘表田不第一實施例之阻抗匹配 應用之關係表。第Γ=;Γϊ;ΓΓ/之實際上 輸出電㈣所包含之一實施例之阻抗匹配資料 第一电#如夕3之千均電路1 6之時序圖。第11圖係說明 m := 匹配資料輸出電路10,產生誤差之一舉 出電路1。,產生誤^另L : 匹配資料輸 2王决產之另一舉例之示意圖。 言於二之阻抗匹配資料輸出電路10,依據於 之雷严/。; / ^Vref之位準,而規律的改變用以比較 愈厭t:。且依據在用以比較之電壓Va被比較器13之偏移 電壓由參考電壓Vref所分隔時之電壓上,設定一電壓偏:
2153-5626-PF(Nl);Yvonne.ptd 第20頁 589794
在每一上下計數器之計數操 V a。另外,依據既使當用以 Vref,在一預設之時間期間 操作不會改變。 作時用以改變用以比較之電壓 比較之電壓Va接近參考電壓 内平均計數值。平均值在一般 如第1圖所不,第一實施例之阻抗匹配資料輸出電路 10包括,阻抗變化電路U、作為直流之阻抗元件之電阻 12、比較器13、上下計數器14、碼轉換電路15、平均電路 1 6 ; 1 5、碼轉換電路1 7。
本貫施例之阻抗匹配資料輪出電路丨〇之概要參照第8 圖於下列說明。第8圖中之,,狀態4,,係用以比較之電壓“ 接近定值為5V之參考電壓Vref之一例子,且造成在比較器 13之偏移電壓之範圍内下降。此例子中,不論用以比較之 電壓Va是否超越被少量之雜訊所影響之參考電壓Vref有, 甚至於平均處理後,在沒有被提供移位電壓之用以比較之 電壓Va之一般情況下,電壓改變之狀態係依靠那時之情 況,如虛線(dashed 1 ine )所示,改變的狀態如第32β圖 所示。
如第8圖所示之實線,當由於一電壓藉由符合於一階 層(one step )之電壓而上升,沒有被提供移位電壓之用 以比較之電壓Va在偏移電壓之範圍内處於”狀態5” ,其中” 狀態5Π係用以比較之電壓Va超過參考電壓Vref,而在一般 情況下,降低電壓之操作以相同之方式實現於”狀態6"是 可能的。然而,在此本發明之實施例,電壓並不是藉由符 合一階層之電壓而降低,而是藉由小於符合一階層之電
2153-5626-PF(Nl);Yvonne.ptd 589794 五、發明說明(17) 壓,以致於用以比較之電壓Va不會進入偏移電壓之範圍。 ^結果’自從由於根據小的階層值降低之用以比較之電 壓Va,在狀態6”之用以比較之電壓“並無超過參考電壓 Vref,=低用以比較之電壓Va之操作可以於π狀態7”實 現。在14 一點,用以比較之電壓Va依據符合一階層之電壓 低。由於用以比較之電壓〜一直超過參考電壓化㊀^, 提^用以比較之電壓Va之操作於"狀態8,,實現。然而此情 況I二在本發明之此實施例,電壓並不是藉由符合一階層 之電壓而降低,而是藉由小於符合一階層之電壓。結果, 自從由於被小階層值提高之用以比較之電壓h 8之用以比較之電壓Va不超過參考電壓”以,提高用以“比 較之電壓Va之操作可以於”狀態9"實現。 、"。:此根據本發明,藉由集中於參考電壓Vref之重複上 ϊΐ:所用以ΐ較ί電壓仏在重複的方式下規律的變化, 時’用以比較之電壓自然的變成接近於參= 壓能ί = ΐ中當=電二用以f較之電 少狀悲’ &由其減少狀態變為增加狀態時,用以;^ ” 階層之電位係被設為小於當用以比較二1: : 階層之電位。此狀態稱為"移位電壓 k供至用以比較之電壓之狀態"。本發明之一 ,壓 被使用於阻抗匹配之控制信號之不穩定、為抑制
589794 五、發明說明(18) 、: 因此’為了達到上述目的,用以抑制用以比較之電壓 y 變化的方法是需要的。然而,由於依據使用之裝置之溫度 變化之特別改變造成製造情況的改變,用以比較之電壓之 改變是困難的。因此,本發明之方法中,用以比較之電壓 不是利用抑制用以比較之電壓變化而固定,而是利用規律 的改變用以比較之電壓,並利用平均以重複方式改變之用 以比較之電壓。之後,將會解釋本發明。 如第4圖所示,阻抗變化電路1 1由阻抗元件(1卜〜119 )、反,問電路(1 lu〜1118 )以及反相器(1119、112〇 )所 構成。每一阻抗元件(113〜1丨9 )具有其通道寬度為,’w”之鲁 P型電晶體。阻抗元件i U具有其通道寬度為” W/2 ”之p型電 晶體。阻抗元件1丨2具有其通道寬度為’,3W/4,,之P型電晶 體。 、阻抗元件(P型電晶體)(11ι〜ll9)在電源端^與 11 a連接點間以平行方式彼此連接。連接點丨丨&存在於阻抗 變化電路11與電阻12 (直流阻抗元件)間。 反相器1110之輸入知耦接於Εν端(en terminal,致能 端)29。反相器I。之輸入端耦接於肝端(up terminal ) 21。反及閘電路11"具有三個輸入端,其中第一輸入端耦 接於致能端29,彡第二輸入端麵接於反相器&之輸出 · 端,且第三輸出端耦接於了〇端22。反及閘電路Hu具有二 個輸入端,其中第一輸入端耦接於致能端29,其第二輸出 端麵接於TO端22。反及閘電路1113具有二個輸入端,其中 第一輸入端耦接於致能端29,其第二輸出端耦接於丁丨端
589794 五、發明說明(19) 23。反及閘電路llu具有二個輸入端,其中第一輸入端 ,於致能_端29 ’其第二輸出端柄接於以端24。反及間電路 苴15楚具有:個輸入端’其中第一輸入端耦接於致能端29, 1 一輸出端耦接於T3端25。反及閘電路Ui6具有二個輸 ,其中第一輸入端麵接於致能端29,其第二輸出端耦 接於T4端26。反及閘電路lln具有二個輸入端,其中 ,入端麵接於致能端29 ’其第二輸出端輕接於T5端27。反 处,電路1118具有二個輸入端,其中第一輸入端搞接於致 月匕端29 ’其第二輸出端耦接於T6端28。 、 如第4圖所不,反相器Hu之輸出端耦接於阻抗元件 件ί?)119。反及閘電路u"之輸出端耦接於阻抗元 元件rp刑:體)Ul。反及閘電路Ul2之輸出端麵接於阻抗 扩元i 3 =體)&。反*閘電路Ul3之輸出端耦接於阻 Π 體)113。反*閘電路U“之輸出端輕接於 几兀件(p型電晶體)ll4。反及閘電路 於阻抗元件(P刑雷曰麯、! ! c ^ B ™ K挪祸接 接於阳,i ) 5。反及閘電路A之輸出端耦 說垃几兀牛(P型電晶體)116。反及閘電路111?之輸出端 件ip型電晶體m。反及間電路W之輸出 祸接於阻抗兀件(p型電晶體)1 “。 第1圖所示,比較器1 3之負輸入端(-)耦接於連接點 a,且八正輸入端(+ )耦接於參考電壓輸入端(REFV)182 二入端。如第i圖所示,上下計數器14 2UpDn輸入 2較器13之輸出端’且其時脈信號輸入端( 時脈信號輸入端19(CLK)。平均電路16之輸入端(6二於 第24頁 2153-5626-PF(Nl);Yv〇nne.ptd 589794 五、發明說明(20) ^二別耦接於上下計數器14之輸出端(Β0、Β1、β2)。如 -所不,第4圖中阻抗變化電路^之冗端以、T1 T6端28分別耦接至碼轉換電路15之輸出端(τ()、71〜了6)。· 如第1圖所示,平均電路16之輸入端(Β〇、Β1、β 別耦接於上下計數器14之輸出端(Β〇、β1、Β2)。另外,刀 /Htn時脈信號輸入端(CLK)偶接於時脈信號輸入端 19(CL一K) ^平均電路16過濾可改變之三位元二進位碼,以 至於一位元一進位碼接近參考值且變的稃定。 二5圖^平均電路16由同步電路 法電路(1621、1 622、1631)以及同步電路(Η。)所組成 + 電路16丨之輸入端(IN〇、m、IN2)分別耦接於上下計數器少 14之輸出端(BO、B1、B2),且同步電路16ι之輸出端° (QUTQ 'QUT1 'QUT2)分別輕接於同步電路162之輸入端 (ΙΝ0、INI、IN2)及加法電路%之被加輸入端(A〇、心、 A二。牛同電步』广出端(_、〇UT1、_)分別輕接 :同γ電路163之輸入端(ΙΝ〇、ΙΝ1、ΙΝ2)及加法電路丨6 加輸入端(Β0、Β1、Β2)。 21 同步電路163之輸出端(〇ϋτ〇、〇UT1、〇UT2)分 =步轉A之輸入端(ΙΝ0、ΙΝ1、ΙΝ2)加法電路^之被加 輸入端(AO、A1、Α2)。同步電路164之輸出端(〇UT()、 OUT1、OUT2)分別耦接於加法電路16以之加輸入端(Β〇、 Β1 Β 2 )加法電路1 之被加輸入端a 3及加法電路1 6之 加輸入端B 3分別供應低位準電壓。 加法電路1621之加法輸出端(SO、SI、S2、S3)分別耦 第25頁 2153-5626-PF(Nl);Yvonne.ptd 589794 五、發明說明(21) 接於加法電路1631之被加輸入端(AO、Al、A2、A3)。加法 電路lb之加法輸出端(S0、S1、S2、S3)分別耦接於:法 電路1631之加輸入端(B0、B1、B2、B3)。加法電路16 出端(ουτο、ουτι、ουτ2)分別耦接於平均電路16之^ = (FOUTO 、 F0UT1 、 F0UT2)。 如第1圖所示,碼轉換電路17之輪入端(B〇)耦接於平 均電路16之輸出端(FOUTO),碼轉換電路17之輸入端(B1) 耦接於平均電路16之輸出端(F0UT1),碼轉換電路17之輸 入端(B2)耦接於平均電路16之輸出端(F〇UT2)。碼轉換^ 路1:之輸出端(TO、T1、T2、T3、T4、T5、T6)分別耦接於 阻抗匹配> 料輸出電路10之輸出端(Cp〇、CP1、cp2、 CP3、CP4、CP5、CP6)。碼轉換電路17用以解決,由於盥 碼轉換電路1 7所輸出之阻抗匹配資料相關之位元中存y之 曲解(skew),而產生之特殊問題,因此為了避免產生之 題’當需要阻抗匹配之電路實施了阻抗匹配,一極端‘ 之阻抗以一瞬變方法(transient manner)而傳送至需要 阻抗匹配之電路。 而要 如第3圖所不,阻抗匹配資料輸出電路1 〇之一輸出 號用以控制在高速率介面之傳送端之輸出緩衝器3〇之心 電晶體通道寬度 '然而,由於輸出緩衝器30具有N型電晶 體之:件:等於用於P型電晶體之阻抗匹配資料輸出電路 1 0之電路疋需要的’且此電路可被利用於使用於N型電晶 體之=抗匹配資料輪出電路1 〇,而未顯示於第3圖。阻抗 匹配貝料輸出電路1 〇用以控制輸入緩衝器之p型電晶體或
589794 五、發明說明(22) 是N型電晶體之通道寬度。在第3圖, ^ 出電路之參考數(l〇A、10B、1〇c、 & ^匹配貧料輸 出電路1 0 —起顯示。這此數是A /、阻抗匹配資料輸 的。 、二數疋為了敘述稍後實施例而提及 如第2圖所示’需要阻抗匹配 - 出衝器30之輸出端。輸出衝器3〇 几70 接於1 號其-反相信號。此兩信號透過傳 較器38 ’比較器38連接至高速率Π运至比 咖終止於在比較器38輸入::::=:傳送路徑 接下來,第一實施例之阻抗匹配資料 第1 用圖至51圖而作敘述。在阻抗匹配資料輸出: W比較之電壓Va(位顯示於圖中)_ 與:考電壓Vref作比較,其中用以比較之電壓㈣根據阻 ^化電路11所提供之阻抗而產生於連接點Ua。若參考 電壓Vref大於用以比較之電壓仏,比較器"輸出一向上俨 號(up-signal),若參考電壓Vref小於用以比較之電壓。 Va,比較器13輸出一向下信號(d〇wn — signal )。 當比較器13輸出一向上信號(up —signal),上下計 ,器14於時脈信號輸入端19(cu)輸出之每一時脈信號, 藉由一二進位值"1 ”以增加他的計數值。當比較器丨3輸出 一向下信號(d〇Wn-signal ),上下計數器14於時脈信號 輸入端19(CLK)輸出之每一時脈信號,藉由一二進位值”厂 以減少他的計數值。於每一時脈信號由上下計數器14輸出 之B0位元、B1位元及B2所組成之二進位計數值(之後可稱
五、發明說明(23) 為二進位碼或是二進位值)傳送至碼轉換電路丨5及 路16。 碼轉換電路15將來自上下計數器14而由B〇位元、βι位 元及B2所組成之二進位碼轉換成由τ〇位元、n位元、以位 元、T3位元、T4位元、T5位元以及冗位元所組成之溫度計 碼(thermometer code ),並輸出溫度計碼。組成溫度^十 碼之TO位元、T1位元、T2位元、T3位元、T4位元、T5 2元 以及T6位元中之每一位元分別傳送至阻抗變化電路丨丨之以 端、T1端、T2端、T3端、T4端、T5端以及T6端中之相對應 者。 “ 阻抗變化電路11之EN端29傳送一高位準致能信號(EN signal)至阻抗匹配資料輸出電路1〇之一般操作。致能信 號係為了減少能量散失或是其他原因而被用以停止阻抗匹 配負料輸出電路1 〇之操作,且致能信號自設置阻抗匹配資 料輸出電路1 〇晶片中之内部電路(未顯示)。因此,在第 4圖中,由於一低位準電壓自反相器i li9輸出,阻抗元件 11JP型電晶體)為開啟狀態。 然而,在第4圖中,接收由EN端29所傳送之高位準致 能信號之每一反及閘電路(lln…丨^,根據傳送至其他反 及問電路(lln 之輸入端之電壓信號,而決定出低位 準或高位準電壓信號。此外在高位準之向上信號由上下計 數器14傳送至up端21的情況下,一低位準電壓由反相器 1120輸出。 因此’在高位準之向上信號由上下計數器丨4傳送至up
2153-5626-PF(Nl);Yv〇nne.ptd 589794
的情況下(第7圖中’UP = 1的情況),被傳送至端 之丁0位元,不會提供有效地控制由反及閘電路丨丨!〗所輸出 之電壓#號’且反及閘電路1 In持續輸出一高位準電壓信 旒。每一其他反及閘電路(111δ…lli8)輸出對應之τ〇位元、 丁1位元、Τ2位元、Τ3位元、Τ4位元、Τ5位元以及Τ6位元之 位準之電壓信號,且TO位元、τι位元、Τ2位元、Τ3位元、 Τ4位元、Τ5位元以及Τ6位元分別傳送至τ〇端、T1端、Τ2 端、Τ3端、Τ4端、Τ5端以及Τ6端。
因此,在阻抗變化電路1 1中,阻抗元件(丨h…丨丨9)對 應於輸出至TO端、T1端、T2端、T3端、T4端、T5端以及τ6 端之TO位元、Τ1位元、Τ2位元、Τ3位元、Τ4位元、Τ5位元 以及T6位元,而脫離阻抗元件(ll2〜ll9)之阻抗元件(p 型電晶體)可導通或關閉,且根據此導通或關閉的操作以 提供一阻抗。每次一個二進位值”丨”(高位準信號)分別 產生於το位元、τι位元、Τ2位元、Τ3位元、Τ4位元、τ5位 兀以及Τ6位元之一者,阻抗值以逐步方式(以叩―幻“ manner)變小(第7圖中,up = 1的情況)。一阻抗值藉由 阻抗元件lli (P型電晶體)之並聯連接所產生之電壓量而 變較小。因此,當阻抗元件Ui㈣電晶體)以並聯方式 連接而在連接點11a所產生之用以比較之電壓以之位準會 :於’當阻抗元件11丨(P型電晶體)不以並聯方式連接曰而 連接點11 a所產生之用以比較之電壓Va之位準。就是, 移位電壓加於用以比較之電壓。
然而’在低位準之向上信號由上下計數器14傳送至UP
2153-5626-PF(Nl);Yvonne.ptd 第29頁 589794
端2 1的情況下(第7圖中,U P = 1的愔、、F、 rp Λ j h /兄)’被傳送至Τ Ο媳 之TO位s,提供能有效地控制由反及閑電路 t 電壓信號,且反及閘電路1 In持續給φ义 撕出之 號。阻抗元件α (Ρ型電晶體)持續導通。如同L 二,每-其他反及問電路⑴12·..1118)輸 丨月 Τ =元J位元、Τ3位元、Τ4位元、Τ5位元以及二 1準之電壓信號,且TO位元、T1位元、Τ2位元、τ 之 Τ4位元、Τ5位元以及Τ6位元分別傳送至了〇端、τι 端、T3端、T4端、T5端以及T6端。 因此,在阻抗變化電路U中,阻抗元件(1 =出至T〇端、Π端、T2端、T3端、T4端、T5端以9及;6 知之TO位元、Τ1位元、Τ2位元、Τ3位元、Τ4位元、Τ5位 二及Τ6位元,而脫離阻抗元件⑴2 ...a)之阻 或關閉’且根據此導通或關閉的操作: k仏一阻抗。母次一個二進位值"丨"(高位準信號)分 產生於TO位元、T1位元、了2位元、T3位元、Τ4位元、丁5位 兀以及Τ6位兀之一者,阻抗值以逐步方式(stepiise manned變小(第7圖中,在向下時間產生之up = 〇的情況 在阻抗值以一速率在向下時間以逐步方式變小時 :愿”:且抗元件111 (p型電晶體)之並聯連接所產生之 ,壓篁而較大於阻抗值在向上時間變小之速率。移 =由阻抗元件^ (P型電晶體)之並聯連接所產生之電壓 罝而變大。因此,於連接點lla所產生之用以比較之電壓 589794 五、發明說明(26) ^ ^阻抗7C件1 ^ ( p型電晶體)之非以並聯連接所產生之 办-,if以上敘述,由上下計數器14所輸出之训位元、βΐ F1 ^ ^ 2位兀所組成之二進位碼傳送至碼轉換電路1 5,且 二二^出ί平均電路16。平均電路16對由上下計數器14連 出之母二進位碼(任一個二進位碼由β〇位元、βι位元 位元所、、且成),做預先存在於二進位碼四位元之四碼 加法,且將總和除以四並輸出平均二進位碼,每一平均二 進位碼包含FOUTO位元、F0UT1位元以及f〇ut2位元。 一一由FOUTO位元、F0UT1位元以及F〇UT2位元所組成之平 一進位碼輸出至碼轉換電路1 7,在碼轉換電路1 7中平均 一進位碼轉換成溫度計碼,且碼轉換電路丨7 cpo位元、CP1位元、CP2位元、cp3位元、cp4位元、cf5位 凡以及CP6位元之七位元所組成之產生的溫度計碼,且此 =位元相等於由碼轉換電路丨5所轉換後之位元。此七位元 度計碼(就是阻抗匹配資料)輸出至一在高速率介面中 需要阻抗匹配之阻抗匹配電路(未表示),且此七位元溫 度計碼係被用以阻抗匹配。 、 以下將敘述一阻抗匹配資料輸出電路1 〇操作之例子。 為了敘述方便,假設參考電壓矸以以二進位,,101,,表示, 而連接點11a所產生之用以比較之電壓以二進位” 〇〇〇,,表 不;存在於上下計數器i 4根據時脈信號而開始計數操作前 之計數值以二進位” 〇〇〇,’表示;向上信號(在up = 1的情況 下向上仍號被給予為二進位值” 1 ”)由上下計數器1 4之 第31頁 2153-5626-PF(Nl);Yv〇nne.ptd 589794 五、發明說明(27) --------
UpOn輸出端輸出;每一為輸出端之別端…端及β2 一 進位值,,0,,。此情況顯示於第8圖及第1〇圖中之”狀離^出一 然而,”〇〇〇”被設置於每一同步電路(16ι···164、16“ °。 在第8圖中,在於垂直軸顯示之代表電壓之參1 (VI…V7)中,其間隔係為了能夠清楚說明本發明 實施例而被分配為相等。然而在實際操作上,如第9圖所 示,隨著在垂直軸之位置變高而小,參考標號(ν1···θ 中之間隔變小。 接收由Β0 = 0、Β1=〇以及Β2 = 〇所組成之二進位碼(在編 號為’’ 0”的情況)的碼轉換電路15輸出由來自七個位置 (輸出端ΤΟ、ΤΙ、Τ2、Τ3、Τ4、Τ5 以及丁6 )之Τ0 = 0、 T1 = 0、T2 = 0、T3 = 0、T4 = 0、T5 = 0 以及 T6 = 0 所組成之溫度計 碼。然而,在阻抗變化電路丨丨中之阻抗元件(ρ型電晶體 )·· 1丨8導通,而只有阻抗元件(Ρ型電晶體)J 1q關閉。 阻抗變化電路11之阻抗值變成與” i /w,,成比例之數值(在 第7圖之中,編號為” 〇 ”的情況)。現在,假設在連接點 11a所產生之用以比較之電壓Va為電壓V1,其中電壓”依 據符合四階層之電壓而小於參考電壓衿以(在此,電壓V1 稱為最低用以比較之電壓)。在第8圖中,顯示之符合一 階層之電壓與其他階層相同,然而,事實上如第1 〇圖所 不’符合一階層之電壓不同於其他階層。 在參考電壓Vref大於用以比較之電壓,及比較器13輸 出為nr的向上信號且傳送至上下計數器17iUp〇n輸入端 的情況下’當第一時脈信號送至上下計數器丨4時,一由上
2153-5626-PF(Nl);Yvonne.ptd 第 32 頁 589794
下计數器1 4所輸出之計數僧以” 1,, _以·!所組成:數;二增:且變成由,、 進位碼。由上下計數器14之Up〇n 輸出鈿所產生之信號維持向上信號為,1向上"。 由上下計數器所輸出且由Β2=0、β1=0以 之二進位碼傳送至碼轉換電路15及平均電路成 Β1=〇以及B0=i所組成之二進位碼被碼轉 碼轉換電路 15 中由 TG=1、T1=()、T2=G、T3=G、^換 H 以及T6 = 0所組成之溫度計碼(在第6圖中,編號為,,in的情 況)。因此,在阻抗變化電路,只有之阻抗元件 型電晶體)112及119導通,阻抗元件(ρ型電晶體)u… 1 “處於關閉的狀態。阻抗變化電路丨丨之阻抗變為與3 l/(W + 3/4W)成比例之值(在第7圖中,編號為,,Γ之、情況 在此觀點’由連接點11 a所產生之用以比較之電壓 變為一小於電壓V2之電壓,其中,電壓”係根據一階層之 電壓而高於最小之用以比較之電壓Va。且用以比較之電壓 Va仍然維持小於參考電壓Vref。在第8圖中,一移位電壓 提供給用以比較之電壓Va之”狀態1”中,一向上信號連續 從比較電壓1 3輸出。然而,寫虛線顯示,移位電壓為提供 給用以比較之電壓Va。 ’、 然而,自伙一第一時脈信號也被傳送至平均電路1 6, 由B2 = 0、B1 = 0以及B0 = 1所組成之二進位碼在平均電路16之 同步電路1 61中設定。此狀態為第1 0圖中之”狀態Γ 。 在上述設定完成時前,在設定於同步電路1^1中之二進 589794 五、發明說明(29) :立值與設定於同步電路162中之二進位值在加法電路 設定於同步電路163中之二進位值與設定2於同 〔,路Ι61 2 3 4 5 6中之二進位值在加法電路Mu中相加之後,由加 ί ί Γf21所輸出之加法值與由加法電路1 622所輸出之加法 電,中相加。由加法電路、加法操作所獲得 位。由加法電路%所輸出之加法 值依,第一時脈信號於同步電路丨6si中除以四。然而,從 除法操作之結果無提供意義直到稍後所 生,在"狀態3,,發生之前,加法及除法之敘述發 當第二時脈信號輸入至上下計數器14時, 器14所輸出之二進位碼增加為β2 = 〇、β1 = 1以及β〇 = 〇。由 6出2=至°=:?° = °所組成之二進位碼由上下計數器14輸 =碼:換電路15。二進位計數值之碼在碼轉換電路15中 轉換,並轉換成溫度計碼Τ0位元=1、T1位元=1、τ2位元 HT3位元=0、Τ4位元=0、Τ5位元=0以及Τ6位元=〇 (在第 6圖中,編號為” 2,,之情況)。 >上述所描述之溫度計碼係用以轉換阻抗變化電路丨丨之 阻抗。即只有阻抗元件(ρ型電晶體)i “、及工 通, 2153-5626.PF(Nl);Yvonne.ptd 第34頁 1 疋件㈣電晶體)至U8 2 為關閉。阻抗變化電路11中之阻抗為與l/(2W + 3/4W)成比 3 第7圖中,、編號為” 2"之情況)。阻抗之變)化成造成 4 由連接點ila所產生之用以比較之電壓Va之變 以比 5 r:之電壓Va之變化顯示於第8圖中"狀態2",且一移位電壓 6 提供給用以比較之電壓V a。 589794
五、發明說明(30) 然而,由於第二時脈信號也被傳送至平均電路丨6,設 定於平均電路16之同步電路162中,且由Β2 = 0、Β1=〇以及又 B0 = 0所組成之二進位碼於同步電路1 %中被設定;設定於平 均電路16之同步電路^中,且由Β2 = 0、Β1=〇以及B0 = 1所組 成之一進位碼於同步電路1 h中被設定,同時,存在於上下 片數器14且由B2 = 0、B1 = 1以及B0 = 0所組成之二進位碼於同 步電路1 中被設定(第1 〇圖中,”狀態2 ”之情況)。 當第三時脈信號輸入至上下計數器1 4時,由上下計數 器14所輸出之二進位碼增加為B2位元=0、B1位元=1以及β〇 位元-1。由B2位元=〇、B1位元=1以及B0位元=1所組成之一 進位碼由上下計數器丨4輸出至碼轉換電路丨5。如上述之^ 同方法,二進位計數值之碼在碼轉換電路丨5中轉換,並轉 換成溫度計碼T 0位元=1、T1位元=1、T 2位元=1、τ 3位^ =0、T4位元=〇、T5位元=〇以及T6位元=〇 (在第6圖中,1 號為”3”之情況)。 、、、 上述所描述之溫度計碼係用以轉換阻抗變化電路丨丨之 阻抗。即只有阻抗元件(P型電晶體)u 丨丨 導通,且於阻抗變化電路1 1中之阻抗元件(P型電晶體) 115至1 ls為關閉。阻抗變化電路11中之阻抗為與 l/(3W + 3/4W)成比例之值(第7圖中,編號為”3,,之情況 )。阻抗之變化造成由連接點lla所產生之用以比較之電 壓之變化。用以比較之電壓Va之變化顯示於第8圖中,狀 態3 ”,且一移位電壓提供給用以比較之電壓“。 然而,由於第三時脈信號也被傳送至平均電路丨6,設
589794 、發明說明(31) 定於平均電路16之同步電路163中,且由Β2 = 0、Β1=〇以及 β〇 = 〇所組成之二進位碼於同步電路164中被設定;設定於平 均電路16之同步電路162中,且由Β2 = 〇、Β1=0以及Β0 = 1所組 成之一進位碼於同步電路丨I中被設定;設定於平均電路工6 之同步電路16丨中,且由Β2 = 0、Β1 = 1以及Β〇 = 〇所組成之二進 位馬於同步電路1 62中被設定;同時,存在於上下計數 中被設定(第1 〇圖中,”狀態3"之情況)。 當上述設定完成時,在設定於同步電路16ι中之二進位 值與設定於同步電路it中之二進位值在加法電路Μ”中相 =後,在設定於同步電路163中之二進位值與設定於同步 =4 It二山進位值在加法電路〜中相加之後,由加法 / λ 輸出之加法值與由加法電路1 622所輸出之加法值 結果顯示於第1〇圖中,二自Λ雷二:所獲得的 (.Λ\.·〇!π〇 ) 間,:ί:時ΐ信號輸入至上下計數器14時,由於同時 間,根據第四時脈信號輸入至上 電壓Va仍然小於參考電:Τ盗14 $以比較之 少可晃壓Vrei,而由上下計數 之二進位碼增加為B2 卞數益14所輪出 R?你—! D1 ^ 70-1 β1位疋=〇以及BO位元=〇。由 兀—1、B1位兀=0以及Β〇位元=〇 ,碼轉換電路15。如上述之相同方法: = 出 位元…m立元二轉,位Π::度計碼Τ0位元=1、Τ1 『3位兀-1、Τ4位兀=0、Τ5位元=〇以及 589794 五、發明說明(32) 丁6位元=〇 (在第6圖中,編號為”4”之情況)。 上述所描述之溫度計碼係用以轉換阻抗變化電路丨丨之 阻抗。即只有阻抗元件(P型電晶體)112、113、114、115 及119導通,且於阻抗變化電路丨丨中之阻抗元件(p型電晶 體)1 le至1 ls為關閉。阻抗變化電路丨丨中之阻抗為與 l/(4W + 3/4W)成比例之值(第7圖中,編號為”4”之情況 )°阻抗之變化造成由連接點11 a所產生之用以比較之電 壓Va之變化。用以比較之電壓Va之變化顯示於第8圖中,,狀 態4’’,此時產生之用以比較之電壓Va增加,變成最接近於 參考電壓Vref。
然而’由於第四時脈信號也被傳送至平均電路1 6,設 定於平均電路16之同步電路163中,且由B2 = 0、B1 = 0以及 B 0 -1所組成之二進位碼於同步電路1 h中被設定;設定於平 均電路16之同步電路%中,且由B2 = 0、B1 = 1以及B0 = 0所組 成之二進位碼於同步電路1 h中被設定;設定於平均電路1 6 之同步電路16!中,且由B2 = 0、Bl = l以及B0 = 0所組成之二進 位碼於同步電路1 62中被設定;同時,存在於上下舛靠 ^32 = 1 ^ 31=0 , ΛΒ0 = 0 ^ J 中被設定(第1 0圖中,,,狀態4,’之情況)。 1 當上述設定完成前,在設定於同步電路16ι中之二進位 值與設定於同步電路162中之二進位值在加法電路Η"中相 加之後;在設定於同步電路I63中之二進位值與設定於同步 電路lb中之二進位值在加法電路Μ。中相加之後;由加法 電路1 6^所輸出之加法值與由加法電路丨622所輸出之加法值
589794 五、發明說明(33) 在加法電路16S1中相加。由加 結果顯示於第1 〇圖中,輸,電路1 ^加法操作所獲得的 十進位(:進位為法電路〜之中”狀態4"之 然而’由於第四時脈也 (第1〇圖中,輸出自加法電路Ί路1651 ’”狀態3" 16S1所獲得之值”6”在同步電路31之狀恶3 )中加法電路 移兩位元),且同步電路1 β ”中除以四(往低位元位 為”1”)(第i〇圖中,輸出(一進位值也 出白鬥牛雪玫彳a 出自R步電路之”狀離4”)於 出自同步電路16S1之溫度計碼輪 1 )輸 (阻抗匹配電路),並做A M >至而要阻抗匹配之裝置 用。 立做為阻抗匹配(如第3圖所示) $,五時脈信號輸入至上下計數器“時,由 ==仍Γ;於參考電壓Vref,向上信號持續由比較 电路1 3輸出。因此,當第五味邮 眛,士 L 丁心私抑田弟五時脈#唬輸入至上下計數器14 、 下计數态14所輸出之二進位碼增加為Β2位元=1、 厂,兀=0以及ΒΟ位元=1。由Β2位元=1、B1位元=〇以及⑽位 疋-所組成之二進位碼輸出至碼轉換電路丨5。如上述之相 同方法’二進位計數值之碼在碼轉換電路丨5中轉換,並轉 換成溫度計碼TO位元=1、T1位元=1、Τ2位元=1、T3位元 1、Τ4位元=1、Τ5位元=〇以及Τ6位元=〇 (在第6圖中,編 號為” 5π之情況)。 、 上述所描述之溫度計碼係用以轉換阻抗變化電路1 1之 阻抗。即只有阻抗元件(Ρ型電晶體)1 12、1 13、i 、 115、及119導通,且於阻抗變化電路11中之阻抗元件(p 2153.5626-PF(Nl);Yv〇nne.ptd 第38頁 589794 五、發明說明(34) 型電晶體)1 1γ及1 ls為關閉。阻抗變化電路丨丨中之阻抗為 與l/(5W + 3/4W)成比例之值(第7圖中,編號為” 5"之情況 )。阻抗之變化造成由連接點丨丨a所產生之用以比較之電 之變化。用以比較之電壓Va之變化顯示於第8圖中π狀 恶5 ’ ^ 一移位電壓提供給用以比較之電壓Va。在用以比 較之電壓Va增加時,產生之用以比較之電壓Va根據一階層 之值而變成一值,且高於最接近於參考電壓Vref之值。 然而,由於第五時脈信號也被傳送至平均電路1 6,設 疋於平均電路16之同步電路I63中,且由B2 = 〇、B1 = 1以及 B 〇 0所組成之一進位碼於同步電路1 64中被設定;設定於平 均電路16之同步電路16z中,且由Β2 = 〇、β1 = 1以及B〇 = 1所組 成之二進位碼於同步電路163中被設定;設定於平均電路1 6 之同步電路以中,且由Β2 = 1、Β1=〇以及B〇 = 〇所組成之二進 位碼於同步電路%中被設定;同時,存在於上下計數器Η 且由B2 1、Β1-〇以及b〇 = i所組成之二進位碼於同步電路Η 中被設定(第10圖中,”狀態5”之情況)。 1 當上述設定完成前,在設定於同步電路中之二進位 值與設定於同步電路162中之二進位值在加法電路16“中相 加之後;在設定於同步電路丨63中之二進位值與設定同步 電路lb中之二進位值在加法電路16以中相加之後;由加法" 電路16η所輸出之加法值與由加法電路丨6以所輸出之加法值 在加法電路1 6S1中相加。由加法電路丨加法操作所獲得的 結果顯示於第1〇圖中,輸出自加法電路16si之中,,狀^ 十進位π 14,,(二進位為,,〇111〇”)。 〜 589794 、發明說明(35) 然而’由於第五時脈也輸入至同步電路丨,”狀態4,, (第ίο圖中,輸出自加法電路16si之”狀態4")中加法電路 “3丨所獲得之值’,10”在同步電路16si中除以四(往低位元位 移兩位元)二且同步電路1651輸出十進位”2” (二進位值也 為10π )(第10圖中,輸出自同步電路1651之”狀態5”)。 輸出自同步電路1 6S1之溫度計碼輸入至需要阻抗匹配之裝 置(阻抗匹配電路),並做為阻抗匹配(如第3圖所示) 用〇 ▲當第六時脈信號輸入至上下計數器1 4時,由於用以比 車乂之電壓Va仍然大於參考電壓Vref,向下信號持續由比較 電路13輸出。因此,當第六時脈信號輸入至上下計數器“ 日寸,由上下計數器14所輸出之二進位碼減少為β2位元=1、 B1位元=〇以及B〇位元=〇。由卜 ττ a “ 出之一古仞進十a 由上下计數态14之UpOn輸出端輸 ί '“ί 信號(二進位為T )不予以輸出。 mt向上信號(二進位為”0")予以輸出。由μ 位兀=1、B1位to以及B〇位元=〇所 碼轉換電路1 5。如上述之相π 士、+ 進位馬輸出至 碼棘換雷敗1 R由絲從 法,二進位計數值之碼在 碼轉換電路1 5中轉換,並轉換成、、w 1牡 元=1、Τ2位元=1、T3位元二換二:度,位元--1、m立 位元=〇 (在第6圖中,編號為”4”之2況)、τ。5位兀=0以及T6 上述所描述之溫度計碼係用 阻抗。當第六時脈信號輸入時,由:下=[變化電路11之 向上信號變為低位準之向上俨 下计數器1 4所輸出之 阻抗變化電路U中之反相器ϋ (二^位為"〇”),在 20镧出一向位準電壓。因
589794 發明說明(36) 此,反及閘1 lu輸出一低位準電壓,並造成阻抗元件(p型 電晶體)lli導通。
然而,阻抗元件(P型電晶體)ll2、U3、ll4、ll5及 119也疋導通,且於阻抗變化電路丨丨中之阻抗元件(p型電 晶體)1“、11?及118為關閉。阻抗變化電路丨丨中之阻抗為 與l/(4W + 3/4W + W/2)成比例之值(第7圖中,編號為” 4,,之 情況)。阻抗之變化造成由連接點丨丨a所產生之用以比較 之電壓Va之變化。用以比較之電壓Va之變化顯示於第8圖 中’’狀態6",且一移位電壓提供給用以比較之電壓仏。在 用以比較之電壓V a減少時,產生之用以比較之電壓v a變成 最接近於參考電壓Vref之值。阻抗元件(p型電晶體)j i 及11之阻抗被選擇,以便於用以比較之電壓Va超過比較電 路1 4之偏移電壓時,所需之移位電壓能提供至用以比較之 電壓Va。
然而,由於第六時脈信號也被傳送至平均電路丨6,設 定於平均電路16之同步電路163中,且由B2 = 0、bi = i以及 B 0 -1所組成之一進位碼於同步電路1 64中被設定;設定於平 均電路16之同步電路%中,且由B2 = l、B1=0以及B0 = 0所組 成之一進位碼於同步電路1 6s中被設定;設定於平均電路1 6 之同步電路16丨中,且由B2 = l、B1 = 0以及b〇 = 1所組成之二進 位碼於同步電路1 6S中被設定;同時,存在於上下計數器1 4 且由B2 = l、B1=0以及B0 = 0所組成之二進位碼於同步電路 中被設定(第1 0圖中,”狀態6Π之情況)。 1 當上述設定完成後,在設定於同步電路中之二進位
2153-5626-PF(Nl);Yvonne.ptd 第41頁 589794 五、發明說明(37) 值與設定於同步電路162中之二進位值在加法電路16 #5^164 Ψ 在加法電路1 ^中相加之後;由加法 電路1 6“所輸出之加法值與由加法電路〗 在加法電叫中相力D。由加法電路心法=== 於第10圖中,輪出自加法電路16…"狀二 十進位1 6 (二進位為” 1 〇 〇 〇 〇,,)。 (第=中由=時脈也輸入至同步電路%,”狀態5" (第10圖中,輸出自加法電路1631之”狀態5”)中加 16ai所獲得之值"14"(二進位為”〇111〇”)在同步電 主低:元位移兩位元)’且同步電路1651輸^ ^ 位值也為”11")(第1〇圖中,輪出自同 步電路1651之狀態6” ’及第8圖中,輸出 二 ㈣6")。輪出自同步電叫之溫度計碼輸入U = (阻抗⑽路),辑阻抗匹配如第
Va仍=於用以比較… 因此,舍第+ i ! 較電路13輸出。 田 寺脈#號輸入至上下計數器14時,由卜τ 數器“所輸出之二進位碼減少為Β2位元=0 ,位2:叶 I! ; : i I A14 ^ ; B °1所組成之二進位碼輸出至立:轉換電B 3 Γ:丨如以上及述 之目同方法,二進位計數值之碼在碼轉換電路1 5中轉換 第42頁 2153-5626-PF(Nl);Yv〇nne.ptd 589794 五、發明說明(38) 並轉換成溫度計碼TO位元=1、τΐ位元=1、T2位元=1、73位 元=0、Τ4位元=〇、Τ5位元=〇以及Τ6位元=〇 (在第6圖中, 編號為π 3 ’’之情況)。 上述所描述之溫度計碼係用以轉換阻抗變化電路丨1之 阻抗。當第七時脈信號輸入時,由上下計數器丨4所輸出之 向上信號變為低位準之向上信號,(二進位為” 〇 ”),在 阻抗變化電路1 1中之反相器1 Ια輸出一高位準電壓。因 此,反及閘1 In輸出一低位準電壓,並造成阻抗元件(P 電晶體)lli導通。 然而,阻抗元件(P型電晶體)H2、U3、U4及4也 是導通,且於阻抗變化電路丨丨中之阻抗元件(p ^電晶9體 )115及至1 ls為關閉。阻抗變化電路丨丨中之阻抗為與 l/(3W + 3/4W + W/2)成比例之值(第7圖中,編號為"3:之情 況)阻抗之變化造成由連接點11 a所產生之用以比較之 電壓Va之變化。用以比較之電壓Va之變化顯示於第8圖中" 狀態8"。"狀態8"之内容與"狀態4"之内容相同。在用以比 ΐ時,產生之用以比較之電壓Va根據變成-值最接近於參考電壓Vref之值。 然而,由於第七時脈信號也被傳送至平均電路丨6,設 定於平均電路16之同步電路163中,且由Β2 = 1、Β1=〇以及 B〇 = l所組成之二進位碼於同步電路…中被設定;設定於平 均電路1 6之同步雷政1 β 士 62中,且由B2 = l、Β1=0以及Β〇 = 〇所組 = :同步電路163中被設定;設定於平均電路16 1 且由B2 = 0、Bl = l以及B〇 = l所組成之二進 第43頁 2153-5626-PF(Nl);Yvonne.ptd 589794 五、發明說明(39) 位碼於同步電路1 中被设定,同時,存在於上下計數琴1 4 且由B2 = l、B1=0以及B0 = 0所組成之二進位碼於同步電路16 中被設定(第1 0圖中,,’狀態7,,之情況)。 1 當上述設定完成後,在設定於同步電路16〗中之二進位 值與設定於同步電路162中之二進位值在加法電路16^中相 加之後;在設定於同步電路16s中之二進位值與設定2於同步 電路11中之二進位值在加法電路丨I2中相加之後;由加法^ 電路16”所輸出之加法值與由加法電路16以所輸出之加法值 在加法電路1 6S1中相加。由加法電路丨6gi加法操作所獲得的 結果顯示於第1 〇圖中,輸出自加法電路丨6 十進位”16” (二進位為” 1 00 00”)。 狀心7之 然而,由於第七時脈也輸入至同步電路Μ”,,,狀熊6, (第10圖中,輸出自加法電路16si之”狀態6”)中加法^ 16S1所獲得之值” 16” (二進位為” 10〇〇〇”)在同步電路 中除以四(往低位元位移兩位元),且同步電路丨輸= 十進位”4” (二進位值也為” 1〇〇”)(第1〇圖中,輪出 步,路1^之”狀態7” ,及第8圖中,輸出自平均電路16 狀悲7Π )。輸出自同步電路1651之溫度計碼輸入至 抗匹配之裝置(阻抗匹配電路),並做為阻抗匹配 3圖所示)用。 σ第 接著,當第八時脈信號輸入時,由於用以比較 Va仍然小於參考電壓Vref,向上信號由比較電路η屮墼 因此,當第八時脈信號輸入至上下計數器丨4時,由上 數器14所輸出之二進位碼減少為B2位元=1、β1位元4以2
2153-5626-PF(Nl);Yvonne.ptd 第44頁 589794 五、發明說明(40) B0位元-0。由上下計數器14之心如輸出端輸出一高位 向上信號(二進位為"1”)。由B2位元=1、B1位元=〇/ B0位元=0所組成之二進位碼輸出至碼轉換電心。如上及 之相同方法,二進位計數值之碼在碼轉換電路1 5中韓拖L 並轉換成溫度計碼T0位元=1、n位元=1、T2位元=1轉二’ 兀=1、Τ4位7〇 = 〇、Τ5位元=〇以及Τ6位元=〇 (在第6圖 立 編號為’’ 4π之情況)。 y ’ 上述所描述之溫度計碼係用以轉換阻抗變化電 阻抗。當第人時脈信號輸人時,Λ上下計數器14所輪出之 向上信號變為高位準之向上信號,(二進位為"r),之 阻抗變化電路11中之反相器112。輸出-低位準電壓。因 此,反及閘11Π輸出一高位準電壓,並造成阻 電晶體)1込關閉。 叶^型 、然而’阻抗元件(Ρ型電晶體)112、113、114、丨丨及 1“導通,且於阻抗變化電路丨i中之阻抗元件(ρ型電晶體 )1“及至Us為關閉。阻抗變化電路11中之阻抗為與 1/UW + 3/4W)成比例之值(第7圖中,編號為”4"之^況 )、。阻抗之變化造成由連接點Ua所產生之用以比較之電 之變化。用以比較之電壓Va之變化顯示於第8圖中,,狀 態7 ,且一移位電壓提供給用以比較之電壓Va。在用以比 較之電壓Va減少時’產生之用以比較之電壓Va根據一階層 之值而變成一值,且低於最接近於參考電壓Vref之值。 然而’由於第八時脈信號也被傳送至平均電路1 6,設 疋於平均電路16之同步電路163中,且由Β2 = 1、β1 = 〇以及
第45頁 589794 五、發明說明(41) B 0 = 〇所組成之二進位碼於同步電路1 64中被設定;設定於平 均電路16之同步電路16z中,且由B2 = l、B1 = 0以及B0 = 1所組 成之一進位碼於同步電路1 63中被設定;設定於平均電路1 6 之同步電路16〗中,且由Β2 = 1、Β1=〇以及B〇 = 〇所組成之二進 位碼於同步電路1 中被設定;同時,存在於上下計數哭1 4 且由B2 = 0、B1 = 1以及B0 = 1所組成之二進位碼於同步電路^ 中被設定(第1 0圖中,”狀態8”之情況)。 1 當上述設定完成後,在設定於同步電路16l中之 —— -----i ----進伯 值與設定於同步電路162中之二進位值在加法電路1621中相
加之後;在設定於同步電路1 中之二進位值與設定2於同j 電路1 h中之二進位值在加法電路丨Gw中相加之後;由加法 電路1 ^所輸出之加法值與由加法電路11〗所輸出之加法仓 在加法電路1631中相加。由加法電路…加法操作 結果顯示於第1〇圖巾,輸出自加法電二 十進位”16” (二進位為” 10〇〇〇,,)。 狀U之 然而’由於第八時脈也輸入至同步電路 (第1〇圖中,輸出自加法電路…之"狀態51 =7 U31所獲得之值|,16"(二進位為” 1〇_”在同:力電::辟 中除以四(往低位元位移兩位元),且 =
十進位”4”(二進位值也為” 1〇。")(第1〇=路$輪出 步電路1651之,,狀態8",及第8 第中’輸出自同 狀態8”。輸出自同步電路%之溫:之” 抗匹配之裝置(阻抗匹配電路) 抗至:要阻 3圖所示)用。 ~ 1且仇匹配(如第
589794 五、發明說明(42) 在第8圖之’'狀態8”變成與上述之”狀態4”相同,之後 由π狀態4”至"狀態7”之操作重複。即是,在一般操作,由 π狀態4”至”狀態7”之操作重複。 在傳統的技術’如第8圖,當阻抗匹配之一般操作執 行時’作為需要阻抗匹配之阻抗匹配電路之參考之阻抗匹 配資料輸出電路’所輪出之控制碼因為使用於迴授控制系 統之上下技術器之特徵而必然會變化。在接近於比較器】3 之參考電壓Vref之電壓中(即,產生比較器13之偏移電壓 之外部較高或較低之限制電壓),依據一階層而小於上述 ,近參考電MVref之電塵’及依據一階層而大於上述接近 ί壓計“之電壓。然而,根據第-實施例之阻抗匹配 二:路10,既使傳送至用阻抗匹配資料輸出電路10 之=父^13之以比較之電1 = 器2執行精細的判斷之移位電壓提供給 3,為了改變位準使其符合參考電壓kef 而變為尚於或低於參考碼位準之回 I电f vref 元時間之四週期所產生之平均值;配:::基本單 自第1圖之平均電路16)於 配貝料)(輸出 化。 W技控制中在-般操作不會變 "UP = 1" -It UPtr ^ ^ * 加至"5”時’於第7圖所表示用:指;=變::”1,由增 阻抗成比例之變化之分母,當用以比二I且抗變化電路11之 層之電壓而增加時,每一次^加,,丨較之電壓Va依據一階 。另一方面,在用以 ΙΗϋΙ 第47頁 2153-5626-PF(Nl);Yvonne.ptd 589794 五、發明說明(43) " ------ 比車乂之電壓Va持續降低的狀況下(由,,UP = 0"的情況變為 ’,U P = Ο Π ) ,^ ^ 一 田、、漏碼的改變係由π Γ由增加至” 5,,時,於第7 圖所表示用以- & 八: 告 ^不與阻抗變化電路11之阻抗成比例之變化 之刀二丄^用以比較之電壓Va依據一階層之電壓而減少 寺母人&減少’’ 1 W ’’ 。然而,在用以比較之電壓v a由增 ” _ 乂 v狀悲的情況下(由,丨UP = Γ的情況變為 M U P ― 0 M ) ,5¾ Η » 疋在用以比較之電壓Va由減少狀態變為增加 狀匕、=月况下’在此式之分母以,1 W / 2π做變化。利用此操 作田移位電壓提供至用以比較之電壓va時產生之用以比 較之=壓Va之改變是可以達成的。 ^ f而此情況之先決條件,以下是必要的:當用以比 幸:之ί 之改變係轉換至增加狀態及減少狀態時,所改 殳,^加上增加狀態所獲得之電壓,具有一小於當用以 比較之電壓Va持續增加或是減少時每次變化之電壓之電 =ϋ 8圖中’用以比較之電壓Va依據-階層而持續提 ί失^垂,極小於參考電壓之位準,且當下一次提高時超 =多jiVref。當電壓改變為下一次切換至減少狀態, ^ Α 以付5於1 / 2階層之電壓而降低,然後 以付合於一階層之|厭工攸, ,/0 ffth a 曰之電壓而降低。當用以比較之電壓Va以 1 / 2階層做下一二女描古 ^ _ ^ ^ ^ ^ 徒同’將可再次達到參考電壓Vref,且 再餐^成^用以比f廠· u v , . ^ ^ &之電壓va於先前最接近於參考電壓
Vref時所產生之相等電壓。 然而’傳統問題仍然持續之原因{,當用以 壓Va之改變產生時,名春i <電 了 长无刖之階段用以比較之電壓va持續
589794 五、發明說明(44) 提高’且以許多每當用以比較之電壓Va再次達到接近夂 時,用以比較之電壓v“次提高的狀況妾二考 虽增加電I之總量在比較器13之偏移電壓範圍^ θ 二以比較,電,增加超過參考請ref或是小於參 f Γ6ί都疋不可罪的。然^,假使上述情形是令人滿意 :’使- 2壓與比較之參考電壓訐“分離是可能的,: ,在先前之階段用以比較之電壓Va與 ;;V時=,且在後來階段用以比較之電壓心』ίΪ 失敗。Γ 用以比較之電壓Va的增加絕不會輕易的 …此外’為了使用以比較之電壓Va規律且確實的改變, =的:計以使落於比較器之偏移電 ”。然而在一些情況中,假使如上述之溫度改 車^盗之偏移電壓之範圍之電壓無法刻意的達 情況,根據本發明,且與傳統的方法比 = 供應之電壓改變,控制可的=用2溫二或 能維持。 耘劳的板連用U便一固定阻抗 ,,4"然哲而〇,在此實施例中,當” UP=1"之編號由"5”變換至 (第8圖中"狀態5"變換到"狀態4")時之 θ、 之分母以"W/2"而改變之例子。更進一牛 月况,疋式中 電壓V:從增加狀態變為減少狀態(由” ^ "在的用^兄比較之 的情況下’當由',UP = 〇"之編號"3"改變月為"UP = 0" 之編號’’ 3 ’’,式中之分母以,,% / 2π增加。 、
589794 五、發明說明(45) ,第一實施例之阻抗匹配資料輸出電路1 〇中,有一此 阻抗匹配操作的誤差變為最大。第11及第12圖顯; 惴況。就是在用以比較之電壓Va依據參考電壓v ,ί 2過程’在一些情況中,由於溫度或操作電壓改變, 變之阻抗匹配電路之阻抗匹配操作中,誤差 電壓Va (用情況中,如沒有移位電壓提供給用以比 壓Vaf用以匹配之阻抗)的情況顯 衝器或輸包括例如輸出緩 t見第i田二 層"(見第11圖)之電壓或”+1/o皆層" (見第1 2圖)之電壓的誤差 '然^,根 施例’當與傳統技術中之相當於 -實 誤差已被減少。 1自層的块差比較時,本 因此,根據本發明第一實施例 -足以執行比較器13之移位Lj;:產:使f由提供 電μ之用以比較之電壓Va,用 义生;上移位 或較高位準接近參考電MVref,摔二二,之較低位準 Vref之較高到較低部分,或是 由1參考電壓 較高部分的計數操作而開始,請…之較低到 次計數操作之平均結果而產生的结^匹配的產生是基於四 比較之電壓Va在十進位操作中改g此,甚至當用以 的發生是可能的,阻抗匹配的變 抑制資料維持一定值 致能成功的阻抗匹配。因此, 以被阻止’因此,可 因為在最壞的情況下誤差等於, ,明之第一實施例, ^白層,阻抗匹配所需 589794 五、發明說明(46) " 之位疋數可以被減少。尤其是在類似主機板裝置中以GHz =單位之高速度介面,本發明用以減少由於增加阻抗匹配 資料而產生之不穩定的數量。假使此裝置處理相同之位元 數’信號的不穩定可被大大的減少。 因此,比發明之阻抗匹配資料輸出電路丨〇對於需要減 少信號不穩定數量之計數環境是相當有用的。然而,因為 阻抗匹配資料所需要的位元數被減少,電路或是晶片的面 積也被減小,因此提供簡化簡化設置於本發明之阻抗匹配 資料輸出電路10上述硬體。 第二實施例 第1 3圖係表示根據本發明第二實施例而使用於阻抗輸 出資料電路1 0A之阻抗變化電路丨丨a之部分電路圖。第丨4圖 表示本實際上所實施之本發明第二實施例而使用於阻抗輸 出資料電路10A之阻抗變化電路11A之操作狀態及用以比較 之電壓間之關係圖表。第1 5圖係表示說明使用於第二實施 例之阻抗變化電路11 A之阻抗與利用於第二實施例之電晶 體之通道寬度間之關係圖。本發明第二實施例之阻抗輸曰曰 資料電路10A之結構不同於第一實施例之阻抗輸出資料電 路,因為應由上下計數器所輪出之溫度計碼而改變之阻 的正確性可以與任一溫度計碼相同。阻抗變化電路UA几 (部分顯示於第11圖)具有提供阻抗的部分,例如阻打一 件,就是相等於第一實施例之阻抗元件(p型電晶體)% 之p型電晶體1M及p型電晶體丨丨“,且具有變化阻抗t 分,就是N型電晶體11J至11?八,而電晶體U9a、j 二
2153-5626-PF(Nl);Yvonne.ptd 第51頁 589794 五、發明說明(47) 1 酉被反相器lll9A、ll2〇A及及閘電路及UnA至1117A 導通或關閉。然而’於上下計數器14之向上或向下 型雷m、十、《 電【用較之電壓Va _ 電:體之敘述’ I用以控制住些N型電晶體的導通及關 =刼作之電路之敘述,在此實施例裡省略而沒有清楚描 型電晶體Ul°A之通道寬度分別為9〇 二及 20_ 1型電晶體lliA、ll2A、ll3A、im、叫、 6 fll7A之通道寬度分別為2〇//m、36_、5“ m、85_、160_以及4〇5心。然而,在向上計數操作期 間内’用以提供移位電壓至用以比較之電壓之每一N型 晶體以並聯的方式耦接N型電晶體UiA M込A、 Π4Α、115Α、116ΑΑ117Α,且在向上計數操作期間内,這些 供移位電壓至用以比較之電壓之Ν型電晶體之通道- 又为別為20 X 3/4、26 _ X 3/4、36 _ X 3/4、 …3/4、85 …3/4、16〇 …3/4 以及4〇5 … 4。此外’在向下計數操作期間内’用以提供移位電壓 用以比較之電壓之每-N型電晶體以並聯方式分別耦 接,於向上計數時提供移位電壓且具有2〇#m X 3/4 :X 3/4、36/^ x 3/4、53_ χ 3/4、8一 χ 3/4、 16〇"m X 3/4以及405 "m χ 3/4之通道寬度之之每一 N 電晶體;且耦接Ν型電晶體lliA、1M、ll3A、U4A、 1Μ、ιι6α 及ιι7α ;且分別具有2Mm χ 1/2、2 64#m χ 1/2、36” χ 1/2、53_ χ 1/2、85#m χ 1/2、16〇_ 2153-5626-PF(Nl);Yvonne.ptd 第52頁 589794 五、發明說明(48) X 1/2以及405//m x 1/2之通道寬度。 上述P型電晶體U9AA111()A以及N型電晶體 之源極為共同耦接,而他們的連接點是 1 7 Π I" ° ^ ^ 1 - ^Π9Α 110Α α ΛΝ; ^ J 3 iia,如同第一實㈣m 逆接點為連接點 才w 1 1i9a之輸入端麵接於εν端,且盆輪 於反相器1之輪入端。反相 ^ ,、輸出编耦接 晶體119 Α之閘極,反相考〗彳Α °二山雨出端耦接於ρ型電 11 δ ^ ^ 為2G A之輸出端搞接於n型電晶髀 1110A之閘極。及間u 曰曰體 體11M之閘極。及==二其f出端輕接於N型電晶 閉1 U之兩輸入端之一輸入端耦桩於㈣ 端,另一輸入端端耦接於T1她甘认^别八鲕耦接於ΕΝ 體1Μ之閑極。 纟、Τ1^ ’其輸出端麵接於Ν型電晶 山,閘1113Α之兩輸入端之一輸入端輕接於εν端 入端麵接於Τ2端’其輸出端輕接别 及閘1114Α之兩輸入端之一於入/电日日骽U3A之閘極。 2/、輪出端麵接於_電晶體叩之閘極。然 入端麵接於T3端,二端麵接於⑽端,另-輸 及閘11 A之雨鈐入ΐ輸出耦接型電晶體叩之閘極。 15 、剧入鈿之一輸入端耦接於ΕΝ端,另一於入嫂 耦接於Τ4端,其輪出诚鉍拉认Μϊ ^ 力輸入知 lll6A之兩輸入端之電晶體u,之閘極。及閘 於T5端,笪矜出ί紅ί化耦接於㈣端,另一輸入端耦接 、 ”輸出^耗接於N型電晶體116A之閘極。及閘11i7a 第53頁 2153-5626-PF(Nl);Yv〇nne.ptd 589794 五、發明說明(49) ------------ ί兩t端之一輸入端耦接於〇端,另-輸入端耦接於T6 ^之2 ΐ端耦接MNS電晶體1Μ之閘極。在第3圖所顯 Τ. 一貝施例中,阻抗匹配資料輸出電路1 Ο Α (未表 :)’除了上述所敘述結構外,具有與第一實施例相同之 ^ =。一些參考編號被分配至具有與第一實施例相同功能 的4 /刀,這些部分的敘述被省略。 。第二實施例之阻抗匹配資料輸出電路丨〇a (未表示) 之操作係參閱第1 3圖至第1 5圖而敘述。第二實施例之線性 電阻13、上下計數器14、碼轉換電路15、平均電路16以及 碼轉換電路1 7執行與第一實施例相同的操作,且每一相等 之兀件在此省略而不加以敘述。如第丨3圖,設定阻抗變化 電路11A 中N 型電晶體ιιιΑ、π2α、1Μ、1Μ、1Μ、ΠβΑ 及 117八分別具有 20//m、26//m、36//m 43,、85//m、6 160 //m以及4 0 5 //m之通道寬度的目的,為當包含於、、 碼之碼το位元、T1位元、T2位元、T3位元、 元以及Τ6位元之任一位元變為”1”時,在每一依據導通之 電晶體之導通狀態而改變之阻抗,構成相同之步驟,就 是,當π 1 ”產生於造成電晶體導通之溫度器碼之任一者 時,以產生相同之阻抗(參閱第1 5圖)。 由於阻抗變化電路11 Α如上述之配置,在上下計數器 1 4 (未顯示)之向上計數期間,用以加入產生於連接點i& 之用以比較之電壓之偏移電壓與第8圖所示之相同,且於 第8圖中設置相同之間隔。此外,為了方便敘述,在參閱 第8圖之第一實施例之敘述中’於上下計數器丨4 (未顯示)
2153-5626-PF(Nl);Yvonne.ptd
589794
五、發明說明(50) 之向上計數期間’假設移位電壓相同於所有添加的步驟。 然而,如同參閱第9圖之說明,當用以比較之電壓接近 於參考電壓Vref,設至於移位電壓之速度變小,即在參考 電壓Vref中輸入至比較器13之移位電壓改變之速度變^、。 然而,在第二實施例,如上所述,每一步驟之移ς電壓相 等。第1 4圖清楚的表示此關係。 然而,由於以並聯方式耦接之ρ型電晶體丨^所形成之 轉換間結構’形成用以比較之電壓之線性特徵之電壓範圍 會擴大。由比較器13所比較之結果,導致符合由上下計數 器1 4 (未顯示)所執行之比較結果之技術操;。由上^計 數器14所輸出之二進位值被平均電路13 (未顯示)所平 均,且二進位值的平均值被傳送至碼轉換電路^ )。然後,由碼轉換電路17 (未顯示)所輪出之、、w产;;十” 碼,就是阻抗^己資料被傳送到冑要阻抗$配之=匹 電路,且被使用於電路之阻抗匹配,如第 · ^ ^ — 戈弟實施例所述。 因此,在第二貫施例之阻抗匹配資料輪出 (未顯示及標示)可以達成,除了已由第—每 ^ 之相同功㉗,還有由於被溫度計碼而改變之【:二:J: 相同的,應發生於在溫度計碼中以符合一階涔几' 、"… 變,用以比較之電壓Va的改變總量可以是相=電,= 比較器所需要的移位電壓之特徵變成相同,/ ^ , 回授控制系統之操作趨於穩定。再者,由於^,致能在 位被轉換閘所配置m較之電壓Va之^阻抗=電 可以被擴大’且藉由連接顯示電阻至轉換閘❿f之範圍 1 而使用以比
2153-5626-PF(Nl);Yvonne.ptd
589794 五、發明說明(51) 較之電壓Va之線性特性之範圍可以被增加。 第三實施例 第1 6圖係表示根據本發明之第三實施例之阻抗匹配資 料輸出電路1 Ο B之方塊圖。第三實施例之阻抗匹配資料輸 出電路1 Ο B大大地與第一或第二實施例之阻抗匹配資料輸 出電路不同,因為應由上下計數器所輸出之二進位碼,阻 抗變化電路1 1 B之阻抗是直接地改變。即在第三實施例之 阻抗匹配資料輸出電路1 〇B中,如第1 6圖所表示,在上下 計數器14中,由BO、B1及B2所組成之二進位碼及信號UpDn 分別直接輸入至阻抗變化電路11B之TO端、τΐ端及T2端與 Up端,且F0UT1端、F0UT2端及F0UT3端分別耦接於阻抗匹 配資料輸出電路10B之CP0端、CP1端及CP2端。 由於除了上述之元件,第三實施例之阻抗匹配資料輸 出電路1 0B之結構相同於第一及第二實施例之阻抗匹配資 料輸出電路之結構,一些參考編號被分配至具有與第一實 施例相同功能的部分,這些部分的敘述被省略。 接著’第三實施例之阻抗匹配資料輸出電路丨〇B之操 作係參閱第16圖而敘述。在第三實施例之阻抗匹配資料輸 出電路1 0 B中,如同在第一及第二實施例之情況,應輸出 於上下技術器14之二進位碼(由β〇、M及”所組成),導通 ,關閉八個P型電晶體(未顯示)或七個N型電晶冑,以提供 符〇十述一進位碼之阻抗。如同在第一及第二實施例之情 况符a由阻抗變化電路11 B提供之阻抗之用以比較之電 壓V a毛生於連接點1 1 a,且所產生之用以比較之電壓v &於
589794 五、發明說明(52) ,車乂為1 3中與參考電壓Vref比較,而上下技術器14之計數 刼作係根據比較之結果而執行。 ^ 如上所示之由上下技術器1 4所輸出之二進位碼,被傳 於改全阻抗之阻抗變化電路11 B ’且被傳送至於四 二狀態執行平均的平均電路1 6,如同第一及第二實施例之 。由>平均電路16所輸出之F〇UT1位元、F0UT2位元及 3位元輸出至需要阻抗匹配之阻抗匹配電路,如同由 几,配:貝料輸出電路中三個位元所組成之阻抗匹配資 尤疋°Ρ〇位元、CP1位元及CP2位元,F0UT1位元、 位兀及F0UT3位元被使用為需要阻抗匹配之阻抗匹配 電路之阻抗匹配,如同第一及第二實施例之情況。
中,Ϊ ^ ^據第三實施例之阻抗匹配資料輸出電路1 0B 第四實施;及第二實施例所獲得之相同功能可以達成。 ^ n, 11 lit ti ^ ^ ^ ^ t ..1 ^ ^ 抗變化電路大2:二之戈平第均 出電路不Η為丄匹:己資料輸 之平均值被使用。 狀-所獲付之千均值,即八個值 m之那Α是電=於Γ圖,在阻抗匹配資料輸出電路 步電路V同^括同门步,^ 牛雷政Ifi 、F1本電路4、同步電路165、同步電路166、同 y 7 5 v電路168、加法電路i621、加法電路16 加法電路1 6 22、加法電路1 623、加法電路、、加法電2路
589794
16 、加法電路1641、及同步電路16si。在第17圖中,每一 «於f雨入及輸出狀況皆以一線說明,然而實際上之輸入 ,輸出利用-些具有對應於線之編號之線來達到。然而, 夕=ί f述’連接係以於電路中之連接中所使用之一些線 之關係來說明。 同步電路16!之輪入端^〇、IN1及IN2分別耦接於上下 二數器上4 (未顯示)之輸出端,且同步電路A之輸出端 UT2及0UT3分別耦接於同步電路162之輸入端丨no、 IN1及IN2及加法電路丨^之被加輸入端A〇、A1&A2。同步 電路1¾之輸出端ουτί、〇UT2及0UT3分別耦接於同步電路 I63之輸入端iN0、IN1及IN2及加法電路1621之加輸入端b〇、 同步電路I63之輸出端0UT1、0UT2及〇ϋΤ3分別耦接於同 步=路Ι64之輸入端no、ini及ΙΝ2及加法電路1 622之被加輸 $端AO、A1及Α2。同步電路164之輸出端ουτί、0UT2及0UT3 分別耦接於同步電路16s之輸入端11^〇、IN1 及加法電 路M22之加輸入端B〇、β1及62。
同步電路Ι65之輸出端0UT1、0UT2及0UT3分別耦接於同 步,路之輸入端INO、ΙΝ1及ΙΝ2及加法電路1 623之被加輸 ^端AO、A1及A2。同步電路166之輸出端0UT1、0UT2及0UT3 分別輕接於同步電路16?之輸入端IN0、IN1及IN2及加法電 路1 623之加輪入端B〇、B1及B2。 同步電路167之輸出端0UT1、0UT2及0UT3分別轉接於同 步電路168之輸入端^0、ΪΝ1及〇2及加法電路1 624之被加輸
入端AO、A1 » λ〇 分別紅& 及Α2。同步電路168之輸出端0UT1、0UT2及〇UT3 雷敗於加去電路^24之加輸入端BO、B1及B2。於同步 电路1 691〜1 β “ 壓。 24之被加輸入端A3及加輸入端B3提供低位準電 耦接:mi621之加法輸出端s〇、si、以、⑵及以分別 、扣啻:σ/電路16m之被加輪入端AO、A1、A2及A3。且加 加ίΪΙ!22之加法輸出端S〇、S1、S2、S3AS4分別耗接於 加法電路1631之加輸入糊、Β1、Β2·。 祸接於 耦接mi1、3之加法輸出端s〇、si、s2、⑵及以分別 法電路ιΓ電路1 632之被加輸入端A0、A1 mA3。且加 624之加法輸出端s〇、S1、S2、33及54 加法電路1 632之加輸人糊、Β1、Β2·。 j稱接於 ,”路1631之加法輸出端so、S1、S2、S3 分別耦接於加法雷改]β 4 ^ A4及A5。且加法=公:皮:輸入端A〇、A1、A2、A3、 Α4ΑΑ^〇 干別、%Λυ、Λ1、ΑΖ S3 B2 二: 電路1 632之加法輸出端SO、S1、S2 ==麵接於加法電路164i之加輪入·、βι 步電加法輸出端S4、⑽6分別耗接於同 步電路1651之輸入賴〇、IN1AIN2。 ^ 端OUT0、0UT1及0UT2分別杈妓认T J /电峪丄b51之輸出 之鈐屮ι^ηπτη ^ 別耦接於平均電路1 6C (未顯示) 之^hFOUTO、F0UT1 及F0UT2 (未顯示)。 至1 68及同步電路1 6之日春邮产咕x 卞電路1 -/±祕^士 51時仏唬入端(輸入端CU )(耒! 不)耦接於時脈輸入端19(未顯示)。由於除 :
件,第四實施例之阻抗匹配眘粗 ’ 述之7C 柷匹配貝枓輸出電路10C (未顯示)
五、發明說明(55) =:元件具有如同第_至第 編唬破分配至具有盥第 J之配置’-些參考 這些部分的敘述被省略。…相同功能的部分, 閱第=說= =匹配資料輸出電路W參 1 〇C中,比較哭彳q .只也例之阻抗匹配資料輸出電路 比“13、上下計數器14 (未顯示) 电路 』及碼轉換電路17之每一元件 )”、、轉換電 例之相同操作。 、乐 主弟二時施 在平均電路中16C(未顯示),連續 ^ ^ ^ ( ^ ^ /;;;//; ^ 13 連續地於同步電路16ι至16s所設定。;元所 :Ϊ玫同步電路1 6l之二進位碼藉由加法電路、Η 時 二進位碼,同步電路1…進位 進加法電路1623被加利步電路…之 ^碼,同步電路16?之二進位碼藉由加法電路 之二進位碼1。當這些加法操作執行時,在加 / “ 21之加法值藉由加法電路1 6”被加到在加法電路 卜之加法值,在加法電路1 623之加法值被加到在加法電路 Ha之加法值,及在加法電路^”之加法值藉由加法電路 1 被加到在加法電路i 6以之加法值。 A 2由上述加法操作,在八個狀態之二進位碼,即八個 所獲得之值,應進行設定二進位碼至同步電路1 h至1 h之 時脈信號,加法值之三個高位元(即β3位元、β4位元^Β5
589794 五、發明說明(56) 於同步電路1651且被輸出,即上述八個值之 ^均值被輸出。此平均值係被提供至需要阻抗匹配之 匹配電路(未顯示),且被使用於兩|阳> * 几 配電路之阻抗匹配。被使用於而要阻抗匹配之阻抗匹 在大於第一至第二貫施例甲所獲得四 之兩倍的期間内,獲得此平均值。因此,二::之期間 值被使用而不是四個值的平均值被使7 === ^交慢。即校準的功能以較慢的方=的二 感性的校準是可能利用八個值的平均值而達乍成換。之敏 輸出自平均電路16C (未顯示)之二 在碼轉換電路17 (未顯示)中 進^十數值之碼 匹配之阻抗匹配雷路之,轉換艾為耠供至需要阻抗 資料用於阻抗=進位阻抗匹配資料,且阻抗匹配 了可=ϊ I·、第四實施例之之怎抗匹配資料輸出電路i〇c除 用平均第三實施例中所獲得之作用及由使 m(未顯不)所得到之八個值之平均值之作用, j .到在阻抗之十進位校正之敏感校準。 第五實施例 技1 nifi •係表不根據第五實施例之阻抗匹配資料輸出電 次丄塊圖。第19圖係表示輸出自第五實施例之阻抗 =,出電路10D之上下計數器14D之計數值之圖表。 第=圖係表示發生於第五實施例之阻抗匹配資料輸出電路 次μ之&用以比較之電壓Va之圖表。第五實施例之阻抗匹配 一貝料輸出電路1 〇 D結構與第一至第四實施例之阻抗匹配資 第61頁 2153-5626-PF(Nl);Yv〇nne.ptd 589794
輪出電路大大地不相 的值,就是六個值為千均值係六個狀態所獲得 變化=實施例之阻抗匹配資料輸出電路10D中,阻抗 值而=抗值係藉由上下計數器…所輪出之計數 1 3 ^ f八中上下計數器14D之計數操作係根據比較器 係應果:執行,且上下計數器14D之向上計數操作 Si i l 時脈信號之上升或下降而開始,直到產生於連接 la之用以比較之電壓Va最接近於參考電壓Vref,且當 根據向上計數操作用以比較之電壓Va超過參考電壓Vref田, 计數操作以應比較之結果和應隨後時脈信號之上升或下降 ,方法指執行一次,即存在於每一其他時脈信號之時脈信 就及相同之操作被重複,係由繼用以造成執行之一時間操 作之時脈信號之後的時脈信號發生之時間。 第五實施例之平均電路1 6D,不同於第一實施例之平 均電路1 6,係由七部分之同步電路及五部分之加法電路。 由於除了上述之元件,第五實施例之阻抗匹配資料輸出電 路1 0D之每一元件具有與第一至第四實施例之每一元件相 同之構造,一些參考編號被分配至具有與第一至第四實施 例相同功能的部分,這些部分的敘述被省略。 接著,第五實施例之阻抗匹配資料輸出電路1 0D之操 作係參閱第1 8至第20圖而說明。除了第三及第四之實施例 之碼轉換電路15及17之操作,每一阻抗變化電路11、比較 器1 3、碼轉換電路1 5及1 7執行與第一至第四實施例之每— 上述元件相同之操作。當向上信號隨著比較器1 3之比較結
2153-5626-PF(Nl);Yvonne.ptd 第 62 頁 589794 五、發明說明(58) ' '~ --- 果而輸出值,在阻抗變化電路丨丨之阻抗值依據上下 14D所輸出之計數值而改變,其中上下計數器14d之 : 數操作係應向上信號而執行。 ^ ^ 當阻抗變化時,上下計數器14D之向上計數操作應 依其他時脈佗號之上升或下降而執行,直到產生於連接點 11a之用以比較之電壓ya最接近於參考電壓。當用以 比較之電壓Va藉由上下計數器丨4D之向上計數操作:超 過參考電壓Vref,符合於比較結果之向上計數操作更應存 在於其他每一時脈信號之時脈信號之上升或下降而執彳^。 向下計數操作應繼用以造成執行之一時間向上計數操作之 時脈信號之後的時脈信號發生之時間而執行,且計數操作 以先前的方法持續進行。如此的計數操作持續的重複^第 1 8圖表示計數操作下由上下計數器丨41)所輸出之際數值之 例子。 因此,輸出自上下計數器14D之計數值(二進位碼或 一進位值)被傳送至碼轉換電路15及平均電路16D或是至 阻抗變化電路11。當二進位碼直接被傳送至阻抗變化電路 1 1時’一進位碼被使用於改變阻抗變化電路1 1之阻抗。碼 轉換電路1 5以前面實施例之相同方式傳送溫度計碼至阻抗 變化電路1 1。溫度計碼係被使用於改變阻抗變化電路1 1之 阻抗。第2 0圖係表示由於阻抗匹配資料輸出電路1 〇 d中產 生於連接點11 a之阻抗變化,而產生之用以比較之電壓v a 的例子。 連續輸出自上下計數器1 4D之二進位碼連續地應時脈
589794
設定給平均電路16D中六部分之同步電路,且輸 出自部分之同步電路之— 加法。X却X 碼五部分之加法電路做 法除了五σρ刀之加法電路之最後一階,石卹八夕Λ 、土 電路之加法值被1/6除法電路做除法。 口Ρ刀之加法 上π ;加八门止; 电俗做除成應產生用以設定於 所Ϊ;早二進位值之時脈信1,由除法電路 階值),皮設定給位於平均電路⑽之第- :出於平均電路16D之六個值之平均電路(二進位碼 )被傳送至碼轉換電路1 7,豆Φ满鐘;^兩A , 換A盘1 v二 轉換電路17將平均值轉 ,為進位碼—致之溫度計碼且輸出溫度計碼。如上所 返,輸出自碼轉換電路17之溫度計碼或輪出自平均電路 6D之二進位碼係使用於需要阻抗匹配之阻抗匹配電路之 阻抗匹配。 因此,如同第一至第四實施例,根據第五實施例之阻 =配資料輸出電路⑽,藉由為了當比較器執行完美摔 作時所獲得之上下計數器14D輸出之計數值,加符合一階 層之移位電壓至用以比較之電壓Va ’ —缺點實際地發生於 上下叶數器1 4 D會被避免,此技術上的問題即是當用以比 較之電壓Va最接近於參考電壓Vref時,必定由上曰下計數器 1 4D所執行之向上或向下計數操作不會被決定。 ° 然而,另一個技術上的問題可以被避免,即是當輸出 自上下計數器14D之計數值,在包括參考電壓Vref或其接 近之電壓、一電壓以符合一階層之電壓而高於參考電壓 Vref及一電壓以符合一階層之電壓而高於參考電壓訐μ之
2153-5626-PF(Nl);Yvonne.ptd 第64頁 589794
二種電壓中做變化,輸出自阻抗匹配資料輪 阻抗匹配資料也變為可變的。 電路10D之 同樣地,透過第五實施 四的倍數的平均值的情況下 均值,在第四實施例所獲得 達到,因此可以消除存在於 之技術上的限制。即在任何 被平均而使用。 例所獲得之功能可以只於使用 而達成,藉由使用六個值的平 之相同功能可以於第五實施例 傳統阻抗匹配資料輸出電路内 一個實施例中,任何倍數可以 第六實施例 /21圖係表示根據本發明第六實施例之部分阻抗匹配 貝料輸出電路10E(未顯示)。第22圖係表示根據第六實 施列而被包含於阻抗匹配資料輸出電路丨〇E之阻抗變化電 路11E之阻抗變化圖表。第23圖係表示第六實施例之阻抗 匹配貝料輸出電路1 0E之操作與用以比較之電壓Va之關係 圖表。第24圖係表示產生於第六實施例之阻抗匹配資料輸 出電路10E之一誤差例子之說明圖示。第託圖係表示第六 貫施例之阻抗匹配資料輸出電路1〇E之另一誤差例子之說 月圖示因為移位電壓以不同的方式傳送,而第六實施例 之阻^匹配資料輸出電路丨〇 E之結構與第一至第五實施例 抗匹配、料輸出電路之結構大大地不相同。即阻抗匹 配貝料輸出電路1 0E之阻抗變化電路丨1E之結構不同於第4 圖所顯示之阻抗變化電路丨1β。 在阻杬變化電路11E中,阻抗元件丨2ι、丨22用以取代使 用於第4圖之阻抗變化電路丨ιΒ之元件1丨1、j “。因此,阻
589794 五、發明說明(61) 二由二阻/=件(p型電晶體)ll3...119之3/4 抗元件(P型電=。/且抗元件122係由具有阻 電晶體所組成。由於除了丄.述之通,寬度之p型 匹配資料輸出電路雨之每J1 元之件7^’//貫施例之阻抗 施例之每一元件具有相同之,二此、一至第五之實 具有與第-至第五實施例相同°功〜::考編號被分配至 述被省略。 相同功此的部分’這些部分的敘 作係5 5 ® 1第:貝,例之阻才几匹配資料輸出電路10Ε之操 ίί:ί 10及第21至25圖而說明。在阻抗匹 己” 10Ε中’根據阻抗變化電路⑴ = ίΐίν ;=電細透過比較器13而比較。假 r 比較之電壓va,比較器13輸出- 向,十數。假使用以比較之電㈣
Vref,比較器13輸出一向下計數信號。 (ηκ當比上器13輸出向上計數信號^應由時脈輸入端 上clk)所輸入之母一時脈信號,由上下計數器 以二進位值Τ而增加,且當比較器13輸出向下 计數k號,應由時脈輸入端CLK所輸入之每一時脈作號, 由上下計數器14所輸出之計數值以二進位值”"而》^。 由應每-時脈信號由上下計數器“所輸出之Β〇位&、Μ位 π及B2位元所組成之計數值(二進位碼或二進位值) 至碼轉換電路15及平均電路16。 碼轉換電路15將來自上下計數器14而由Β〇位元、81位
2153-5626-PF(Nl);Yvonne.ptd 第66頁 589794
疋及B2所組成之二進位碼轉換成由τ〇位元、 -、Τ3位元、Τ4位元、Τ5位元以及下6位元所組成之溫卢: 碼,如第6圖所示。輸出自碼轉化電路j 又 之m立元、τα元、Τ2位元、Τ3位元、Τ4位元 ^Τ6位兀中之每一位兀分別傳送至阻抗變化電路1 之μ =、Τ1端、Τ2端、Τ3端、Τ4端、Τ5端以及Τ6端中之相對應 肴0 如在第一實施例,高位準致能信號(EN signal)在阻 抗匹配資料輸出電路10E之十進位操作下,被傳送至阻抗 變化電路11E之EN端。輸出自反相器llig之反相器維持在低 位準,且p型電晶體被導通。 同樣地,如同第一實施例,每一透過EN端接收高位準 之致能信號之反及閘電路(lln —U18),根據傳送至這些 閘,路(1 ln ··· 111S )之另一輸入端之電壓信號,而決定輸 出高=準或低位準之電壓信號。此外,在向上信號自上下 計,器14傳送至卟端以之狀態,低位準電壓信號輸出自反 相^§ 1 12 〇。 然而,如同第一實施例,因此,在高位準之向上信號 由上下计數器14傳送至up端21的情況下(第22圖中, ’UP/1’’的,況),輸出自反及閘電路u"之電壓信號為高 位準’且每一其他反及閘電路(Π12…1118)輸出對應之TO位 元 T1位元、了2位元、T3位元、T4位元、T5位元以及T6位 疋之位準之電壓信號,且TO位元、T1位元、T2位元、T3位 70、Τ4位7、τ5位元以及Τ6位元分別傳送至TO端、Τ1端、
2153-5626-PF(Nl);Yvonne.ptd
589794 五、發明說明(63) T2端、T3端、T4端、T5端以及T6端 因此’在阻抗變化電路11 E中’根據傳送至τ 〇端、τ 1 端、T2端、T3端、T4端、T5端以及T6端之T0位元、71位 兀、T2位兀、T3位元、T4位元、T5位元以及了6位元,阻抗 元件(1 2丨、1 22及1 %…1 ls )導通或關閉,且應此導通或關閉 的操作以產生一阻抗。每次一個二進位值"丨„(高位準信 號)連續地產生於TO位元、T1位元、T2位元、T3位元、^ 位元、T 5位元以及T 6位元之一者,阻抗值以逐步方式 (step-wise manner )變小(第22 圖中,”UP = 1” 的情況 )。阻抗值藉由阻抗元件1 22 ( P型電晶體)之並聯連接所 產生之電壓量而變較小。 因此’由於當P型電晶體(1込…丨“)分別以並聯方式 搞接時產生之阻抗(電阻)大於當阻抗元件(p型電晶體 )112不以並聯方式耦接時產生之阻抗(電阻),當阻抗元 件(P型電晶體)1丨2以並聯方式轉接時,用以比較之電壓 Va以符合1 / 2階層之電壓小於,當阻抗元件(p型電晶體) 11〗不以並聯方式耦接時產生之阻抗(電阻)。即,移位電 壓加至用以比較之電壓Va之電壓位準。這裡,符合一階層 之電壓之增加係表示,當一具有與1 / ψ成比例之電壓值之 阻抗元件與早已存在阻抗變化電路丨1E:之阻抗元件麵接 時,改變之電壓之上升總數。 然而,在低位準之向上信號由上下計數器1 4傳送至u p ^21的情況下(第22圖中’ ffUP = 〇”的情況),提供至το端 之TO位元適用於有效地控制輸出自反及閘電路丨ju之電壓
2153-5626-PF(Nl);Yvonne.ptd 第68頁 589794 五、發明說明(64) 仏就’及低位準之電壓信號持續自反及閘電路丨輸出, 阻抗70件(P型電晶體)1 2!輸持續倒通。如同在第一實施 例之情況’像在” UP=1 ”的情況,每一其他反及閘電路 (1112 ...118)輪出於與TO位元、T1位元、T2位元、T3位元、 丁4位元、T5位元以及T6位元符合之位準之電壓信號,且τ〇 位元、τι位元、T2位元、τ3位元、T4位元、T5位元以及丁6 位元分別傳送至TO端、Τ1端、Τ2端、Τ3端、Τ4端、Τ5端以 及T6端。 因此’在阻抗變化電路11E中 - 很像1寻运主1 U端、Η 端、Τ2端、Τ3端、Τ4端、Τ5端以及Τ6端之το位元、Τ1位 兀、T2位元、T3位元、T4位元、T5位元以及T6位元,阻抗 元件(1 2!、1 及113…1 is)中之一與上述位元符合之p型電 晶體導通或關閉,且應此導通或關閉的操作以產生一阻 抗。每次一個二進位值,,丨”(高位準信號)連續地產生於 丁〇位兀、T1位元、T2位元、T3位元、T4位元、T5位元以及 T6位元之者’阻抗值以逐步方式(step-wise manner) 變小(第22圖中,”u卜〇”的情況)。阻抗值藉由阻抗元件 1 22 ( P型電晶體)之並聯連接所產生之電壓量而變較小。 阻抗值於下降時間以逐步方式變小時之速率,以與 1 /2W成比例的值小於阻抗值於上升時間變小時之速率了這 疋因為,當以並聯方式耦接於阻抗變化電路1 1 E中之阻抗 元件1丨3 "·1 ( P型電晶體)之一者被移除,且阻抗元件1 2ι (P型電晶體)以並聯方式耦接於阻抗變化電路丨丨E時,以 並聯方式麵接於阻抗變化電路11 E之阻抗元件1 ( p型電晶
2153-5626-PF(Nl);Yvonne.ptd 589794 五、發明說明(65) 體)之阻抗值小於被移除之p型電晶體。阻抗值於第二次 下降時間之後以逐步方式變小時之速率改變為,於上升 間變小時所產生之與i/2W成比例之值。因此,補微高於者 阻抗兀件1 2l ( P型電晶體)未以並聯方式耦接於阻抗變^ =路11E時產生之電壓之用以比較之電壓,產生於連接點 一如上所敘述,由輸出自上下計數器14之B0位元、幻位 =,B2位το所組成之二進位碼,提供至碼轉換電路,同 至平R均電路16。平均電路16對每一二進位碼(任何由 位π、Β〗位元及B2位元所組成之二進位碼),做存在於 二=碼:之四碼加法,且以四除其總和,以輸出平均二 ^碼,其中每一平均二進位碼由包括f〇ut〇位元、F⑽^ 位π及F0UT2位元之三位元所組成。 点夕ί Ϊ i由F〇UT〇位元、F〇UT1位元以及F0UT2位元所組 中半抝:=進位碼輸出至碼轉換電路1 7,在碼轉換電路1 7 =1、/立碼轉換成溫度計碼,且碼轉換電路〗7輸出由 位pCP1位元、cp2位元、cp3位元、W… 此七:元以 率介=:ί2圖所(就Λ阻抗匹配資料)輸出至一在高速 路,日ρ - )中需要阻抗匹配之阻抗匹配電 、位凡溫度計碼係被用以阻抗匹配。 乂下將敘述第六實施例之阻抗匹配資料輪屮雷路彳〇 Ε 實際操作之例子。如同签一眘"…貝枓輸出電路10Ε # 4 t MVref ,χ. ,, ^ ^ ^ 5 ^ ^ % π iUl表不,而連接點丨la所產生之 第70頁 2153-5626-PF(Nl);Yvonne.ptd 589794 五、發明說明(6〇 之電髮以二進位” 000,'表示;存在於上下計數器 Ζ據日^脈信號而開始計數操作前之計數值以二進位 表示;產生於UP = 1的情況下,即給予為二進位值” ί =信?虎,由上下計數器14i_n輸出端輸出;每-為 輙出,¼之B0端、B1端及B2端輸出二進位值"〇,,。此二進位 ,〇被輸出之情況,顯示於第23圖及第丨〇圖中之”狀態 0”。然而,” 000 ”被設置於每一同步電路(11ι…ll4、 )Γ V。! ί'第72、3圖’,在於垂直軸顯示之代表電壓之參考標5號 ^ )中,其間隔係為了能夠清楚說明本發明之第六 貫轭被分配為相等。然而在實際操作上,如第9圖所 示卩过著在垂直軸之位置變高而小,參考標號(VI) 中之間隔變小。 接收由BO = 〇、B1 = 0以及B2 = 〇所組成之二進位碼(第6 圖中在編號為” 〇,,的情況)的碼轉換電路15轉換二進位碼 為由 = 〇、T1 = 0、T2 = 〇、T3 = 〇、T4 = 0、T5 = 〇 以及T6 = 〇 所組 成之’凰度计碼,且分別輸出每一溫度計位元至由輸出端 ΤΟ ΤΙ T2、T3、T4、T5以及T6。因此,在阻抗變化電路 1 1 Ε中之所有阻抗元件(ρ型電晶體)1 &、丨&及丨^…丨%關 閉,而只有阻抗元件(ρ型電晶體)J込導通。阻抗變化電 路11Ε之阻抗值變成與” 1/w„成比例之數值(在第22圖之 中,編號為” 0 ”的情況)。現在,假設在連接點丨丨a所產生 之用以比較之電壓Va為電壓VI (稱最低用以比較之電壓Va )’且依據符合四階層之電壓而小於參考電壓Vref。這 裡,符合一階層之電壓表示,當與丨/ w成比例之阻抗值以工 2153-5626-PF(Nl);Yvonne.ptd 第71頁 589794 五、發明說明(67) (one )改變時所產生之電加信號之電壓改變之總數,且 雖然符合於一階層之電壓以相同於第8圖而顯示,事實第9 圖之每一階層之電壓不同於其他階層。 在參考電壓Vref大於用以比較之電壓,及比較器1 3輸 出為ΠΓ的向上信號且輸入至上下計數器17之UpOn輸入端 的情況下,當第一時脈信號送至上下計數器1 4時,一由上 下計數器14所輸出之計數值以’’ 1”增加且變成由B2 = 0、 B1 = 0以及B0 = 1所組成之二進位碼。由上下計數器14之UpOn 輸出端所產生之信號維持向上信號為”向上”。 由上下計數器所輸出且由B2 = 0、B1 = 0以及B0 = 1所組成 之二進位碼傳送至碼轉換電路15及平均電路16。由B2 = 0、 β 1 = 0以及B 0 = 1所組成之二進位碼被碼轉換電路1 5轉換成在 碼轉換電路 15 中由 Τ0 = 1、Τ1=0、Τ2 = 0、Τ3 = 0、Τ4 = 0、Τ5 = 0 以及Τ 6 = 0所組成之溫度計碼(在第6圖中,編號為,,1 ”的情 況)。因此,在阻抗變化電路11 Ε中,阻抗元件(ρ型電晶 體)119持續導通,另外阻抗元件(Ρ型電晶體)1 22導通; 另一方面,阻抗元件(Ρ型電晶體)1 、1 13…118處於關閉 的狀態。因此,阻抗變化電路11 E之阻抗變為與 1/(W+1/2W)成比例之值(在第22圖中,編號為” 1”之情況 )° 此時,由連接點11 a所產生之用以比較之電壓Va以符 合1 / 2階層的值大於最低之用以比較之電壓。用以比較之 電壓V a持續小於電壓V 2之電壓。其中,符合1 / 2階層之電 壓之增加係表示,當具有與1/2W成比例之值之阻抗元件與
2153-5626-PF(Nl);Yvonne.ptd 第72頁 589794 五、發明說明(68) 早=子在於阻抗變化電路11E之阻抗元件麵接時 $電壓上升總數。此電壓之狀態顯示於第23圖 ,提供給用以比較之電壓以之"狀態i"。因此多電 :縯由比較器13輸出。然而,以小虛線顯示, 心遽 提供給用以比較之電壓ya。 ^未 然而,自從一第一時脈信號也被傳 由B2 = 0、B1=0以及B0 = 1所組成之二均電路Μ, 同步電路16l中設定。此狀態為第1〇圖中.之":二電路之 在上述設定完成時前,在設定於同步電^ 位值與設定於同步電路162中之二進位值在加法電:二-進 ^加之後,在設定於同步電路163中之二進位值與2於中 ν電路1 64中之二進位值在加法電路j、中相加之後又;5 :,路1 621所輸出之加法值與由加法電路 : 值在加法電路16”中相加。由加法電路l6 之加法 的結果為二進位"。_。"。由加法電路二’呆乍所, 第-時脈信號於同步電路%中除:四=加; ,法#作之結果無提供意義直到稍 ^ 生’;"狀態:"發生之前’加法及除法 虽第二時脈信號輸入至上下計數器14時 益14所輸出之二進位碼增加為Β2__〇、Βι = ι以及:=數 B2 = 0、B1 = 1以及b〇 = 〇所組成之二谁 由 出至碼轉換電路15。二進:=數器14輪 轉換,並轉換成由一在 元=。,位一位元=。以及T6位元=。(二;3,位
589794 五、發明說明(69) 編號為π 2 ’’之情況)所組成之溫度計碼,並予以輸出。 上述所描述之溫度計碼係用以轉換阻抗變化電路11Ε 之阻抗。即阻抗變化電路11 Ε中,只有阻抗元件(ρ型電晶 體)1 22及119持續導通,另外阻抗元件(Ρ型電晶體)最 新導通,且阻抗元件(P型電晶體)1 、1 14至118為持續關 閉。因此,阻抗變化電路11E中之阻抗變為與1/(2WH/2W) 成比例之值。阻抗之變化造成由連接點11 a所產生之用以 比較之電壓Va之變化。即此改變係以符合一階層之電壓以 增加用以比較之電壓。其中,符合丨/2階層之電壓之增加 係表示,當具有與1 / 2 W成比例之值之阻抗元件與早已存在 於阻抗變化電路1 1 E之阻抗元件耦接時,所產生之電壓上 升總數。改變後之用以比較之電壓Va顯示於第23圖中,,狀 態2 ,且一移位電壓提供給用以比較之電壓v a。 然而’由於第二時脈信號也被傳送至平均電路丨6,設 定於平均電路16之同步電路%中,且由B2 = 〇、B1 = 〇以及。 BO = 0所組成之二進位碼於同步電路%中被設定;設定於平 均電路16之同步電路16ι中,且由β2 = 〇、β1=〇以及β〇 = ι所組 成之二進位碼於同步電路it中被設定,同時,存在於上 計數器14且由Β2 = 0、Β1 = 1以及別=〇所組成之二進位碼於同 步電路W中被設定(第1〇圖中,”狀態2,,之情況)。 當第三時脈信號輸入至上下計數器丨4時,由上下計數 器14所輸出之二進位碼增加為β2 = 〇、β1 = ι以及β〇 = ι。由 B2-0、Bl = l以及B0 = 1所組成之二進位碼由上下計數器i4輸 出至碼轉換電路15。二進位計數值之碼在碼轉換電路15中
2153-5626-PF(Nl);Yvonne.ptd 第74頁 589794 五、發明說明(70) 轉2,並轉換成由T0位元=1、T1位元=1、T2位元=1、T3位 位元:°、Τ5位元=0以及Τ6位元=° (在第6圖中, 屬就為3之情況)之溫度計碼,並予以輸出。 上述所描述之溫度計碼係用以轉換阻抗變化電路i 1Ε =抗:即只有阻抗元件(Ρ型電晶體)122、113及119持續 ,另外阻抗元件(Ρ型電晶體)U4最新導通,且阻抗 :P型電晶體)12!、1 is至11S為持續關閉。因此,阻抗 路11E中之阻抗變為與1/(3料1/2?)成比例之值(第 ^圖中,編號為”3”之情況)。阻抗之變化造成由連接點 11a所產生之用以比較之電壓Va之變化。即此改變係以符 合一階層之電壓以增加用以比較之電壓。改變後之用以比 較之電壓Va顯示於第23圖中"狀態3”,且一移位電壓提供 給用以比較之電壓V a。
然而,由於第三時脈信號也被傳送至平均電路丨6,設 定於平均電路16之同步電路…中,且由β2 = 〇、β1=〇以及° Β0 = 0所組成之二進位碼於同步電路16〗中被設定;設定於平 均電路16之同步電路I、中,且由Β2 = 〇、Β1 = 〇以及β〇 = 1所組 成之二進位碼於同步電路163中被設定;設定於平均電路16 之同步電路16ι中,且由Β2 = 0、Β1 = 1以及Β〇 = 〇所組成之二進 位碼於同步電路1 62中被設定;同時,存在於上下計數器j 4 且由Β2 = 0、Bl = l以及Β0 = 1所組成之二進位碼於同步電路… 中被設定(第1 0圖中,”狀態3 ”之情況)。 1 舊上述设疋元成時’在設定於同步電路16丨中之二進位 值與設定於同步電路162中之二進位值在加法電路1621中相
2153-5626-PF(Nl);Yvonne.ptd 第75頁 589794 五、發明說明(71) 加之後,在設定於同步電路〗6 電路164中之-谁仿佶―上 3 一進位值與設定於同步 電路出電路1 622令相加之後,由加法 在加法電路1631中相加。由加 22 :粉出之加法值 結果顯示於第10圖中電路1631加法刼作所獲得的 十進位"β” Λ、, 加法電路163丨之中"狀態3"之 十進位6 (—進位為’,〇 〇 π 〇,,)。 H : f :時=信號輸入至上下計數器1 4時,由於同時 ^根據第四時脈信號輸入至上下計數器14,用以比較之 電MVa仍然小於參考電麼^ ^ 之一 i隹仞派极4达η 由上下計數器14所輸出 及 β0 0 所 Η 為1、β1=〇 以及β〇 = 〇。由82 = 1、βΗ 以 之二進位碼輸出至碼轉換電路15。如上述之 ϋ ^ # "I進位计數值之碼在碼轉換電路1 5中轉換,並 ”度計碼T0位元=1、T1位元=1、τ2位元=ι、τ3位元 2 J位// \Τ5位元=〇以及Τ6位元=〇 (在第6®中,編 唬為” 4 ”之情況)。 亡述所描述之溫度計碼係用以轉換阻抗變化電路丨l Ε 之阻抗。即只有阻抗元件(ρ型電晶體)i &、、工^及 119持續導通’另外阻抗元件(p型電晶體)&最新導通, y且抗;°件(P型電晶體)121、116至118為持續關閉。因 此,阻抗變化電路11E中之阻抗變為與1/(4料1/2¥)成比例 之值(第22圖巾,編號為”4”之情況)。阻抗之變化造成 由連接點11a所產生之用以比較之電壓“之變化。即此改 變係以符合一階層之電壓以增加用以比較之電壓。改變後 之用以比車乂之電壓Va顯示於第2 3圖中,,狀態4 ”。當用以比 2153-5626-PF(Nl);Yvonne.ptd 第76頁 589794 五、發明說明(72) 較之電壓Va增加時,,用以改變之電壓va變為,當用以比 較之電壓Va最接近於參考電壓yref時所發生之值。 然而’由於第四時脈信號也被傳送至平均電路1 6,設 定於平均電路16之同步電路16s中,且由Β2 = 〇、β1=〇以及° Β0 = 1所組成之二進位碼於同步電路…中被設定,·設定於平 均電路16之同步電路a中,且由β2 = 〇、β1 = 1以及Β〇 = 〇所組 成之二進位碼於同步電路16s中被設定;設定於平均電路“ 之同步電路162中,且由B2 = 0、B1 = 1以及β〇 = 1所組成之二進 位碼於同步電路162中被設定’·同時,存在於上下計數器14 ^由M = 1、B1=0以及B〇 = 〇所組成之二進位碼於同步電路“ 中被设定(第1 0圖中,”狀態4 ”之情況)。 1 當上述設定完成,在設定於 與設定於同步電路16中之1你路^中之一進位值 之德2 值在加法電路16。中相加 :4中之二進位值在加法電路1 622中相加之後;由加门"電 2!所輸出之加法值與由加法電路丨6 加法電路1631中相加。由加法電 =之加法值在 果顯示於笛1 η国士 电路1 6si加法知作所獲得的結 it: !輸出自加法電路%之中"狀態4"之十 進位1 0 (二進位為” 〇 1 〇 1 〇 ”)。 丁 然而,由於第四時脈也輸入至同步電路a ,n 16 中’輸出自加法電路1631之,,狀態3")51中加法Ϊ路 1631所獲得之值"6"在同步電路 〒力法電路 ^ ^ ^ „16δΐ ^ ^ 為1 )(第10圖中,輸出自同步電路%之,,狀態4”)輸 imu 第77頁 2153-5626-PF(Nl);Yv〇nne.ptd 589794 五、發明說明(73) 出自同步電路1651之溫度計碼輸入至需要 (阻抗匹配電路),並做為阻抗匹配用。匹配之凌置 當第五時脈信號輸人至上下計數器! 4時 較之電壓Va仍然小於參考電壓Vref,向上以比 電路13輸出。因此,當第五時脈信號輸入至:七,, 時,由上下計數器14所輸出之二進位碼增加為^數= =及B0兀=1。由B2 = l、B1 = 0以及B〇 = 1所組成之:進位碼輪 出至碼轉換電路1 5。如上述之相同方法,二進佶: 碼在碼轉換電路15中轉換,並轉換成溫度計碼1之 丁1位兀=1、Τ2位元=1、Τ3位元=1、Τ4位元、Τ5位元=〇以 及Τ 6位元=0 (在第6圖中,編號為’,5 ”之情況)。 上述所描述之溫度計碼係用以轉換阻抗變化電路丨ιε 之阻抗。即只有阻抗元件(Ρ型電晶體)i i込、i U、 115及119持續導通,另外阻抗元件(p型電晶體)i^新導 通,且阻抗元件(P型電晶體)12l、11?及ll8為持續6關閉。 因此’阻抗變化電路11E中之阻抗變為與i/(5w+i/2w)成比 例之值(第22圖中,編號為”5”之情況)。阻抗之變化造 成由連接點11 a所產生之用以比較之電壓va之變化。即此 改變係以符合一階層之電壓以增加用以比較之電壓。改變 後之用以比較之電壓Va顯示於第23圖中,,狀態5” ,且一移 位電壓提供給用以比較之電壓V a。當用以比較之電壓v a增 加時,用以改變之電壓V a以符合一階層之電壓變為,高於 當用以比較之電壓Va最接近於參考電壓Vref時所發生之 值0
2153-5626-PF(Nl);Yvonne.ptd 第78頁 589794 五、發明說明(74) '-- 然而,由於第五時脈信號也被傳送至平均電路1 6,設 定於平均電路16之同步電路I63中,且由Β2 = 〇、β1 = 1以及汉 β〇 = 〇所組成之二進位碼於同步電路! 64中被設定;設定於平 均電路16之同步電路it中,且由B2 = 0、B1 = 1以及B〇 = 1所組 成之二進位碼於同步電路1中被設定;同時,存在於上下 計數器14且由B2 = l、Bl=0以及B0 = 1所組成之二進位碼於同 步電路A中被設定(第1〇圖中,,'狀態5"之情況)。 >當上述設定完成,在設定於同步電路16ι中之二進位值 與叹定於同步電路1 62中之二進位值在加法電路丨中相加 之後;在設定於同步電路16s中之二進位值與設定於同步電 路lb中之二進位值在加法電路Mu中相加之後;由加法電 路1 h丨所輸出之加法值與由加法電路丨6 2 2所輪出之加法值在 ^電路1631中相加。由加法電路1631加法操作所獲得的結 果顯示於第10圖中,輸出自加法電路16”之中"狀態5"之十 進位’’ 1 4 ’’ (二進位為” 〇 1 1 1 〇,,)。 〜 …然广由於第五時脈也輸入至同步電路1651,|,狀態4” (第10圖巾’輸出自加法電路1631之"狀態4")中加 路 1 %丨所獲得之值” 10”在同步電路16中哈 你N 7电峪1 b51中除以四(往低位元位 移兩位70),且同步電路16si輸出十進位"2" 為"H”)(第10圖中,輸出自同步電路%」狀態5,^也 =自同步電路1651之溫度計碼輸入至需要阻抗匹配之裝 (阻抗匹配電路)’並做為阻抗匹配(圖所 用。 當第六時脈信號輸入至上下計數器“時,由於用以比
589794
較之電壓Va仍然大於參考電壓Vref,向下信號持續由比較 電路1 3輸出。因此,當第六時脈信號輸入至上下計數器i 4 時’由上下計數器14所輸出之二進位碼減少為B2位元=1、 B1位元二〇以及B0位元=〇。由上下計數器14之卟〇11輸出端輸 出之一南位準之向上信號(二進位為” j ”)不予以輸出。 即一低位準之向上信號(二進位為”〇”)予以輸出。由β2 位元=1、B1位元=〇以及B0位元=〇所組成之二進位碼輸出至 碼轉換電路1 5。如上述之相同方法,二進位計數值之碼在 碼轉換電路15中轉換,並轉換成溫度計碼τ〇位元=1、T1位 兀=1、T2位元=1、Τ3位元=1、T4位元=〇、T5位元=0以及T6 位元=0 (在第6圖中,編號為” 6”之情況)。 上述所描述之溫度計碼係用以轉換阻抗變化電路丨玉Ε 之阻抗。當第六時脈信號輸人時,由上下計數器14所輸出 之向上信號變為低位準之向上信號(二進位為,,〇,,),在 阻抗變化電路11Ε中之反相器11ζ0輸出一高位準電壓。因 此,反及閘11U輸出-低位準電壓,並造成阻抗元件(1)型 電晶體)11導通。
气而,、阻抗元件(P型電晶體)122、ll3、ll4、lls及 119也疋導通、,原本關閉之阻抗元件(p型電晶體)i 21導 通’ ΐ原:本導通之阻抗元件(p型電晶體)1 “關閉,另-Τ面:°兒’導通之阻抗元件(ρ型電晶體)116關閉,且阻 :二兀」ρ型電晶體)1 “及1 “為持續關閉。阻抗變化電路 11Ε中之。阻抗為與1/(4w + 3/4w + W/2)成比例之值(第22圖 中’編#u為4《情況)。阻抗之變化造成由連接點i i a所
589794
產生之用以比較之電壓Va之變化,即此變化造成用以比較 之電壓Va以符合丨/4階層之電壓下降。在此,以符合1/4階 層之電壓下降代表,當具有與1/f成比例之值之阻抗元件白 由早已存在於阻抗變化電路11E移除時,產生之電壓下降 的總數;也代表當具有與3/4w成比例之值之阻抗元件以並 聯方式耦接時,產生之電壓下降的總數。 產生於改變後之用以比較之電壓Va顯示於第23圖中” 狀悲6 ’且一移位電壓提供給用以比較之電壓Va。在用以 比較之電壓Va減少時,產生之用以比較之電壓Va變成當用 以比較之電壓Va最接近於參考電壓vref時所發生之電壓 值’即以符合1 /4階層之電壓以小於存在於先前之狀態之 電位位準’且以符合1 / 4階層之電壓以大於參考電壓 Vref。阻抗元件(P型電晶體)12ι及以2之阻抗(即以通道 寬度決定)被選擇,以便使用以比較之電壓Va以高於比較 器13之偏移電壓之上限,以超過參考電壓Vref,而所需之 移位電壓,加入同時發生之用以比較之電壓V a。
然而,由於第六時脈信號也被傳送至平均電路丨6,設 定於平均電路16之同步電路1¾中,且由B2 = 〇、B1 = 1以及叹 B〇 = l所組成之二進位碼於同步電路164中被設定;設定於平 均電路16之同步電路162中,且由B2 = l、B1=0以及B〇 = l所組 成之二進位碼於同步電路1 63中被設定;同時,存在於上下 計數器14且由B2 = l、B1=0以及BO = 〇所組成之二進位碼於同 步電路1 61中被設定(第1 0圖中,,1狀態6,’之情況)。 當上述設定完成,在設定於同步電路16ι中之二進位值
589794 五、發明說明(77) 與設定於同步電路162中之二進位值在加 之後;在設定於同步電路it中之二進位值與2於中相加 路164中之二進位值在加法電路Η”中相加之 加冋广電 路1621所輸出:加法值與由加法電叫所輸出乂 = 加法電路1631中相加。由加法電路163i加法 果顯示於第1〇圖中,輸出自加法電叫之斤 進位”16,,(二進位為” 1 0 0 0 0 ”)。 〜、b之十 (』二由ί 時脈也輸入至同步電路1651,"狀態5" (第10圖中’輸出自加法電路1631之”狀態5’,)中加法 1631所獲得之值”14π (二進位為”〇111〇”)在同步 :除以四,,(:主低位元位移兩位元),且同步電路、輸丄1 十進位3 (一進位值也為,,11”)(第1〇圖中,輸出自同 步電路1651之”狀態6”,及第23圖中,輸出自平均電路“之 ’’狀態6”。輸出自同步電路、之溫度計碼輸入至需要阻 抗匹配之裝阻抗匹配電路),並做為阻抗匹配(如 3圖所示)用。 接著,s第七時脈信號輸入時,由於用以比較之電壓 Va大於參考電壓Vref,向下信號由比較電路13輸出。因 此,當第七時脈信號輸入至上下計數器丨4時,由上下計數 器14所輸出之二進位碼減少為B2位元=〇、B1位元=1以及β〇 位元=1。由上下計數器14之卟〇11輸出端輸出一低位準之向 上仏號(一進位為’’ 〇π )。由β 2位元=〇、b 1位元=1以及β 〇 位元=1所組成之二進位碼輸出至碼轉換電路丨5。如上述之 相同方法’二進位計數值之碼在碼轉換電路丨5中轉換,並 2153-5626-PF(Nl);Yvonne.ptd 第82頁 589794 五、發明說明(78) 轉換成溫度計碼T 0位元=1、T1位元=1、T 2位元=1、τ 3位元 二Ο、T4位元二〇、T5位元=0以及T6位元=〇 (在第6圖中,70 號為’’ 3π之情況)。 、 上述所描述之溫度計碼係用以轉換阻抗變化電路丨丨之 阻抗。當第七時脈信號輸入時,由上下計數器14所輸出之 向上信號變為低位準之向上信號(二進位為” 〇,,),在阻 抗變化電路11Ε中之反相器iizl輸出一高位準電壓。因此I, 反及閘1 lu輸出一低位準電壓,且阻抗元件(ρ型 11丨導通。 日日j 然而,阻抗元件(P型電晶體)%、U3、U4、 持續導通,另一方面來說,導通之阻抗元件(p型電晶體9 )lls關閉,且阻抗元件(P型電晶體)lle及至ll8為^續 閉。阻抗變化電路11E中之阻抗為與1/(3w + 3/4w + w/2)成比 例之值(第22圖中,編號為"3"之情況)。阻抗之變化造 成由連接點1 1 a所產生之用以比較之電壓Va之變化,即此 變化造成用以比較之電壓Va以符合1/4階層之電壓下降。 改變後之用以比較之電壓Va顯示於第8圖中"狀態7",為一 移位電壓提供至用以比較之電壓Va。在此,用以比較之電 壓Va以符合一階層之電壓變為,小於在用以比較之電壓 增加時,用以比較之電壓Va最接近於參考電壓Vref 生之值。 然而,由於第七時脈信號也被傳送至平均電路丨6,設 定於平均電路16之同步電路163中,χφΒ2 = 1、B1=〇以及 B0 = 0所組成之二進位碼於同步電路164中被設定;設定於
589794
平均電路16之同步電路%中,且由B2 = l、B1=0以及B0 = 1所 組成之二進位碼於同步電路1 中被設定;設定於平均電路 16之同步電路16〗中,且由B2 = l、B1=0以及B〇 = 〇所組成之二 進位碼於同步電路162中被設定;同時,存在於上下計數器 14且由B2 = 0、B1 = 1以及BOM所組成之二進位碼於同^電路 1 61中被設定(第1 〇圖中,,,狀態7,,之情況)。 當上述設定完成後,在設定於同步電路16ι中之二 值與設定於同步電路Ik中之二進位值在加法電路16 加之後;在設定於同步電路丨%中之二進位值與設2於 電路1 h中之二進位值在加法電路丨6以中相加之後;J 電路1 6”所輸出之加法值與由加法電路丨6以所輪 口 / 在加法電路1 631中相加。由加法電路! &加法操作:3 結果顯示於第1 0圖中,輸出自加法電路丨^之 广仟的 十進位”16” (二進位為” 1 00 00”)。 狀態7”之 然而,由於第七時脈也輸入至同步電路丨6 ,” ^ (第10圖中,輸出自加法電路1631之”狀態6”)51,狀態6,, 1631所獲得之值” 16” (二進位為” 1〇〇〇〇”)(=法電路 出自加法電路16S1之"狀態6”)在同步電路%中/中’輸 :往低位元位移兩位元)’ 2同步電路A :: 51 (二進位值也為” 100”)(第10圖中’輸出自位4 之狀悲7",及第8圖中,輸出自平均電路16之1崎路16 )。輸出自同步電路l6si之溫度計碼輸入至 =7" 之裝置(阻抗匹配電路),並做為阻抗 :匹配 示)用。 、如第3圖所
2153-5626-PF(Nl);Yvonne.ptd 第84頁 589794
接著’當第八時脈信 Va小於參考電壓Vref,向 此,當第八時脈信號輸入 器1 4所輸出之二進位碼減 位元=0。由上下計數器14 上信號(二進位為,,1 ”)c 位元=0所組成之二進位碼 相同方法,二進位計數值 轉換成溫度計碼T0位元=1 =1、T4位元=0、T5位元=〇 號為Π4Π之情況)。 號輸入時, 上信號由比 至上下計數 少為Β 2位元 由Β 2位元= 輸出至碼轉 之碼在碼轉 、ΊΊ位元=1 以及Τ6位元 於用以比較之電壓 較電路13輸出。因 器1 4時,由上下計數 〜1、B1位元=0以及Β0 一高位準之向 1、位元=0以及B0 換電路15。如上述之 換電路1 5中轉換,並 、T2位元=1、T3位元 =〇 (在第6圖中,編 上述所描述之溫度計碼係用以轉換阻抗變化電路1 i Ε 之阻抗1當第八時脈信號輸入時,由上下計數器Η所輸出 之向上彳3號變為尚位準之向上信號,(二進位為” 1 ”), 在阻抗變化電路1 1中之反相器丨l2Q輸出一低位準電壓。因 此,反及閘1 lu輸出一高位準電壓,並造成阻抗元件(p型 電晶體)1 2:關閉。
然而,阻抗元件(p型電晶體)ll2、i丨3、1丨4及119持 續導通,另一方面來說,已關閉的阻抗元件(p型電晶體 )1 I5、導通,且於阻抗變化電路丨丨中之阻抗元件(p型電 晶體)116及至118為持續關閉。阻抗變化電路11E中之阻抗 為與1/(4W + 1/2W)成比例之值(第22圖中,編號為’’ 4"之情 況)〇 阻抗之變化造成由連接點11 a所產生之用以比較之電
2153-5626-PF(Nl);Yvonne.ptd 第85頁 589794 、發明說明(81) 壓Va之變化,即此改變造成用以比較之電壓Va以符合丨/4 階層之電壓增加。這裡,以符合丨/ 4階層之電壓之增加, 代表當具有與3/4W成比例之值之阻抗元件由早已存在於阻 抗變化電路1 1 E移除時,產生之電壓下降的總數;也代表 當具有與1 /4W成比例之值之阻抗元件以並聯方式耦接時, 產生之電壓下降的總數。產生於改變後之用以比較之電壓 Va顯示於第23圖中”狀態8” ,且”狀態8”與,,狀態4,,相同。 在用以比較之電壓Va增加時,用以比較之電壓ya變成當用 以比較之電壓Va最接近於參考電壓Vref時所發生之電壓 值。 然而,由於第八時脈信號也被傳送至平均電路丨6,設 定於平均電路16之同步電路I63中,且由B2 = l、Bl=〇以及⑦ B0 = 1所組成之二進位碼於同步電路Μ*中被設定;設定於平 均電路16之同步電路Ik中,且由Β2 = 1、Β1=〇以及B0 = 0所組 成之二進位碼於同步電路1 中被設定;設定於平均電路1 6 之同步電路16〗中,且由B2 = 0、B1 = 1以及B〇 = l所組成之二進 位碼於同步電路1 62中被設定;同時,存在於上下計數器i 4 且由B2 = l、B1 = 0以及B0 = 0所組成之二進位碼於同步電路16 中被設定(第1 0圖中,”狀態8Π之情況)。 1 當上述設定完成後,在設定於同步電路16ι中之二進位 值與设疋於同步電路1 中之'一進位值在加法電路1 621中相 加之後,在設定於同步電路I63中之二進位值與設定於同步 電路1 64中之二進位值在加法電路1 中相加之後;由加法 電路1 6Z1所輸出之加法值與由加法電路1 所輸出之加法值
2153-5626-PF(Nl);Yv〇nne.ptd 第86頁 589794 五、發明說明(82) 在加法電路16S1中相加。由加法電路16si加法操作所獲得的 結果顯示於第10圖中,輸出自加法電路16ai之中,,狀態8,,之 十進位π 16,,(二進位為” 1 00 00”)。 心 然而,由於第八時脈也輸入至同步電路16$1,,,狀熊7,, (第10圖中,輸出自加法電路16S1之”狀態7”)51中加法電路
1631所獲得之值”16”(二進位為,,1〇〇〇〇”)在同步電路1651 中除以四(往低位元位移兩位元),且同步電路丨6si輸^ 十進位”4” (二進位值也為” i 〇〇,,)(第1〇圖中,輸51出刖自^ ,步電路16”之,,狀態8” ,及第23圖中,輸出自平均電路16 < ’’狀態8”)。輸出自同步電路]^5!之溫度計碼輸入至需要段 抗匹配之裝置(阻抗匹配電路),並做為阻抗匹配(如 3圖所示)用。 在第8圖之”狀態8”變成與上述之”狀態4”相同,之後 由^態4”至"狀態7"之操作重複。即是,在一般操作,由 狀態4’’至,,狀態7”之操作重複。 ^ 在傳統的技術,如第8圖,當阻抗匹配之一般操作執 行時’作為需要阻抗匹配之阻抗匹配電路之參考之阻抗匹 配貢料輸出電路,所輸出之控制碼因為使用於迴授控制系 統之上下技術器之特徵而必然會變化。在接於
之參考電壓Vref之電壓中(即,產生比較器13之偏移電壓 之外部較高或較低之限制電壓),依據一階層而小於上述 接近參考電壓Vref之電壓,及依據一階層而大於上述接近 二考電壓V r e f之電壓。然而,根據第六實施例之阻抗匹配 資料輸出電路10E,既使傳送至用阻抗匹配資料輸出電路
589794
五、發明說明(83) ,之比較器13之以比 由於-較大足以使比,mu按迎於參考電壓Vref, 供給用以比較之電σ執仃精細的判斷之移位電壓提
Vref而變;%古ίΪ 8,為了改變位準使其符合參考電麼 vrer向艾马阿於或低於參考碼位 巧电全 本單元時間之四调ΰ日無立 授控制碼’而於基 (輸出自第12圖:::=;==資料) 不會變化。 、技控制中在一般操作 毛、第a貝知例之阻抗匹配資料輸出電路1 Ο Ε中,古一卜卜 情況是阻抗匹配操作的誤差變為最大 ’-二 這此情況。絲3产第2 4及第2 5圖顯示 -^ Λ 疋在用以比較之電壓Va依據來考雪f而 改變的過程’ · 一些情況中,由:摔而 在需要阻抗匹配之卩且掠γ ^ @ ^ _作電壓改變, 鐵么W ·— 配電路之阻抗匹配操作中,誤差 k為最大,在一些情況中,如沒有移位 、 電壓v“用以比較之電壓Va是用以匹配之:=:以:匕 示,在於需要阻抗匹配之阻抗匹配電·(包 衝器或輸入緩衝器)之終端阻抗中之阻抗匹配摔作:: 生一相當於丨1 -1 / 2階# ”〔目笙9 /国、 配#作中,產 誤差已被減少一半。此外,以一位元減少勺人車又寺,本 資料之位元是可能的。 匕3於阻抗匹配 因此,在第六實施例之阻抗 了可以達成第—至第五實施例之效能除 之誤差可以減少至符合"—1/2階層”至"1/2階層成:電^匹的配
589794 五、發明說明(84) 效能,即在絕對值之最壞狀況,與可減少至符合”丨/4階層 π至’’ 3 / 4階層π之電壓之前面實施例,或在絕對值之最壞狀 況符合π 3 / 4階層π之電壓比較,係可以減少至符合1 / 2階 層π之電壓。換句話說,包含於阻抗匹配資料之值之穩定 及減少在阻抗匹配資料中位元之一位元是可以達成的。 第七實施例 第2 6圖係顯示第七實施例之阻抗匹配資料輸出電路 1 OF所包含之阻抗變化電路丨丨f。第七實施例之阻抗變化電 路1 1 F與第一至第五實施例不同,因為係由直流阻抗元 件,及用以建立並聯連接及直流阻抗元件之分離之開關所 組成。 在第七貫施例之阻抗匹配資料輸出電路1 〇 F之阻抗變 化電路11F,如同第6圖,由反及閘電路(1 ln…丨li8)及反相 器(1119、11^ )所組成之阻抗控制部5丨具有與第一實施例相 同之結構(第4圖),阻抗變化部5 3在以下幾點與第一實施 例之結構不同。因為阻抗變化部5 3係由開關元件(以p型電 晶體為例)(53i〜5 38 )及電阻器(55ι 一 5 59 )所組成。
開關το件5 3丨於電源端vDD與連接點丨la間以串聯方式耦 接於電阻器5 。同樣地,開關元件(5 &…5 於電源端i ,連接點11a間以串聯方式耦接於電阻器ο、…55s)。電阻 窃55丨之阻值為R1,且每一電阻器(以厂吒%)之阻值為R2。 選擇阻值R1及R2,以便當對應之開關元件(以p型電晶體為 例)導通,產生以符合如同連接點丨丨a發生之第一實施例相 同階層(第8圖)之電壓之電壓變化。阻抗值1^丨以6 〇歐姆為
589794 五、發明說明(85) 例,阻抗值R2以70 0歐姆為例。 端 端 端 端 端 端 端 端 開關το件5控制輸入端耦接於反及閘電路丨丨"之輪 開關兀件5 32控制輸入端耦接於反及閘電路丨之輪出 開關兀件53s控制輸入端耦接於反及閘電路丨丨以之輪 開關兀件5 34控制輸入端耦接於反及閘電路丨丨“之 開關兀件53s控制輪入端耦接於反及閘電路丨 二元控制輸入端搞接於反及間電叫之輸: 汗1兀件53?控制輸入端耦接於反及閘電路1117之輪出 開關το件5 3s控制輸入端耦接於反及閘電路丨丨以之輪 由^關兀件5 39控制輸入端耗接於反相器…《輸出端。 踗1 -上述之元件,第七實施例之阻抗匹配資料輸出電 路10F之母一元件具有與第一至第六之實施例之每一元 /、有相同之尨構’一些參考編號被分配至具有與第一至 五實施?相同功,的部分,這些部分的敘述被省略。 接著,第七實施例之阻抗匹配資料輸出電路丨〇ρ之 作多閱第1至第3圖、第6至第10圖及第26圖。第七 例 之阻抗匹配資料輸出電路1〇F之比較器13、上下計數器U 14、碼轉換電路15及碼轉換電路17執 施例相同之操作。 王珩,、之κ 連續地由碼轉換電路15輸出,且由τ〇位元、 位元、Τ3位元、Τ4位元、”位元及τ6位元所組成二 ;:以與第一至第六之實施例相同方式輸出; 化電路川之阻抗以與第一至第六之實施例相同方式"几: 由溫度計碼而變化(參閱第7至第8圖)。 曰
2153-5626-PF(Nl);Yvonne.ptd 第90頁 589794 五、發明說明(86) 如同上述之阻抗變化,連接點21 電壓Va以與第一至第六之實施例相同如===較之 化。,此,輸出自阻抗匹配資料輪出電二之平= 1 6之溫度計碼(阻抗匹配資料)可以被穆 :電路 值,且即使用以比較之電壓在十進Γ从便維持—定 不被改變。此溫度計碼傳送至需要阻:匹::::匹以便 路,及作為阻抗匹配用。 - 几匹配電 因此,第七實施例之阻抗匹配 達成,此外,在第-至第五之每f :翰出電路1〇1?可以 抗變化電路之阻抗元件’藉由使用作為版 型電曰體之主叙-: )阻抗元件,以代替如p 電f 動70件,@驅動阻抗變化電路之電壓泝之键 抗匹配之執行。斤獲传之效果也可達到。此適合改善阻 第八實施例 1 ίΐΓ ϋ圖-係顯不第八實施例之阻抗匹配資料輸出電路 二(,、未 )之阻抗變化電路11G。第八實施例之阻抗匹 ::Ϊ : ^路1 〇G之結構與第七實施例之阻抗匹配資料 刖 同’因為移位電壓以不同方式提供。即第八實 施例·^阻抗匹配資料輪出電路i〇G係使用具有電阻值之 f阻為571及具有電阻值2R2之電阻器57!。此可致能阻抗變 ^電路11 G以執行與第六實施例之阻抗變化電路丨丨e相同之 ^ Γ φ由於除了上述之元件’第八實施例之阻抗匹配資料 別 路1 〇G之每一元件具有與第六之實施例之每一元件 具有相同之結構,一些參考編號被分配至具有與第一至第 2153-5626-PF(Nl);Yvonne.ptd 第91頁 589794 五、發明說明 五實施例相同功能的部分,這些部分的敘述被省略。 接著,第八實施例之阻抗匹配資料輸出電路丨〇G之操 作參閱第1圖、第6圖、第1〇圖、第22圖、第23圖及第2/' 圖。第八實施例之阻抗匹配資料輸出電路1 〇 G之比較器J 3 (未顯示)、上下计數裔1 4 (未顯示)、碼轉換電路1 5 (未顯示)及碼轉換電路1 7 (未顯示)執行與第六之實施 例相同之操作。 連續地由碼轉換電路15輸出,且由T0位元、T1位元、 丁2位元、T3位元、T4位元、T5位元及T6位元(參閱第六圖 )所組成之溫度計碼以與第六之實施例相同方式輸出。並 且阻抗變化電路11G之阻抗以與第六之實施例相同方式, 藉由溫度計碼而變化(參閱第22至第23圖)。 如同上述之阻抗變化,連接點11 a發生之用以比較之 電壓Va以與第六之實施例相同如第23圖的方式變化。因 此,輸出自阻抗匹配資料輸出電路l〇G之平均電路16之溫 度計碼(阻抗匹配資料)可以被穩定以便維持一定值,且即 使用以比較之電壓在十進位操作期間變化,以便不被改 變。此溫度計碼傳送至需要阻抗匹配之阻抗匹配電路,及 作為阻抗匹配用。 因此’第八實施例之阻抗匹配資料輸出電路1 〇 G可以 達成,此外,在第六實施例中,藉由使用作為阻抗變化電 路11 G之阻抗元件之直流(D C)阻抗元件,以代替如p型電晶 體之主動元件,而驅動阻抗變化電路丨丨G之電壓源之變化 所造成之電壓’所獲得之效果也可達到。此適合改善阻抗
589794
匹配之執行。 第九實施例 第28圖係表示第九實施例之阻抗匹配 10H (未顯示)之阻抗變化電路11H。第九i =出電路 配資料輸出電路i〇h與第八實施例之阻抗匹V資二阻:雷匹 路10G之結構不同’係因為根據阻抗變化電路二科二且出電 值,^以串聯方式搞接於阻抗變化電路J i H之直流几 電阻器12 ’且此電阻器12異常地大於需要阻抗匹:己之:抗 匹配電路之阻抗,故寄生電阻之影響可以盡可移
即第28圖顯示阻抗變化電路i i H之電路部二示丨 於阻抗匹配資料輸出電路i Ο Η之電阻器J 2。如第2 8图所3 示,阻抗變化電路11Η至於一晶片1〇c上,且此晶片回i〇c固 定在於一包裝10P。如第28圖所示,在阻抗變化電路11H之 阻抗變化部11VR中,且指示變化電阻器之接合墊up (pad )透過連接端1 1 T耦接至電源端vDD ;阻抗變化部之接合墊 12P (作為與連接點iia相同之部分)透過寄生電阻器iipR 及包裝10P之連接端12T麵接至電阻器12。電阻器12搞接於 接地GND。第九實施例之阻抗匹配資料輸出電路丨〇H係以阻 抗變化部11 VR及電阻器1 2為特徵。因為,阻抗變化部11 VR
之電阻值及電阻器1 2設定以使其特別大於需要阻抗匹配之 輸出緩衝器(未顯示)或輸入緩衝器(未顯示)之電阻 值。例如,阻抗變化部11 VR之電阻值及電阻器1 2設定以使 其大於需要阻抗匹配之輸出緩衝器或輸入緩衝器之電阻值 100倍或是更多。即當需要阻抗匹配之輸出缓衝器或輸入
2153-5626-PF(Nl);Yv〇nne.ptd 第93頁 589794 五、發明說明(89) 緩衝器之電阻值為50歐姆,阻抗變化部11VR之電阻值及電 阻器12之電阻值為5千歐姆。 如第28圖所示之阻抗變化部1 1 VR與實施於第一至第五 實施例如第4圖所示,包含P型電晶體(1 1〗…1 19 )之阻抗 變化部一致;與實施於第六實施例如第2 0圖所示,包含阻 抗元件(P型電晶體)、122及113".119)之阻抗變化 部一致;與實施於第七實施例如第2 6圖所示,包含開關元 件(53! ." 5 39 )及電阻器(54! ." 5 49 )之阻抗變化部一致。 由於除了上述之元件,第九實施例之阻抗匹配資料輸出電 路10H之每一元件具有與第一至第六之實施例之每一元件 具有相同之結構,一些參考編號被分配至具有與第一至第 八實施例相同功能的部分,這些部分的敘述被省略。 接著,第九實施例之阻抗匹配資料輸出電路丨〇H之操 作參閱第2 8圖而說明。此實施例之阻抗匹配資料輸出電路 1 〇 Η,除了上面的敘述,執行與第一至第八實施例相同的 操作。即在第九實施例,設定阻抗變化部11Μ之電阻值與 電阻器1 2,以使其為大於需要阻抗匹配之輸出緩衝器或輸 入緩衝器之電阻值1 0 〇倍。例如,當需要阻抗匹配之輸出 緩衝器或輸入緩衝器之電阻值為5 〇歐姆,設定阻抗變化部 11VR之電阻值及電阻器12之電阻值為5千歐姆,即使寄生 電阻加入,在用以比較之電壓上之寄生電阻之影響可以被 防止。 藉由此設定,與阻抗變化部1 1 Κ之電阻值及電阻器】2 之電阻值為50歐姆相同於需要阻抗匹配之輸出緩衝器或輸
第94頁 589794 五、發明說明(90) 入緩衝器之電阻值的情況相比較下,減少寄生電阻的影響 至百分之一或是更少是可能的。例如,假使寄生電組為已 知的1歐姆且阻抗變化部丨丨VR之電阻值及電阻器丨2之電阻 值相同於需要阻抗匹配之輸出緩衝器或輪入緩衝器之電阻 值為50歐姆,寄生電阻的影響為2%。然而,根據^實施 例,當阻抗匹配之輸出緩衝器或輸入緩衝器之規定2電阻 值為50歐姆,藉由設定阻抗變化部^”之電阻值及電阻器 12之電阻值為5千歐姆,寄生電阻的影響為〇 〇2 %。 然而,當阻抗變化部之電阻值設為較大·,他°可導致產 生亡述電阻值之P型電晶體之寬度與預防靜電放電(ESD ) 對策所需之相同。在此情況,可以提供靜電放電保護電 路。 因此,第九實施例之阻抗匹配資料輸出電路丨〇fI可以 達成,此外,在第六實施例中,藉由設定阻抗變化電路及 電阻器之阻抗值(電阻值),以使其大於需要阻抗匹配之 電路之電阻值,在包裝之際生電阻可大大的被減少,且既 使加了寄生電阻器11PR,在用以比較之電壓上之寄生電阻 之外加的影響可以被防止,因此提供減少阻抗匹配的誤 差。 ' 第十實施例 第2 9圖係表示第十實施例之阻抗匹配資料輸出電路 10Ϊ (未顯示)之阻抗變化電路11!。第十實施例之阻抗匹 配資料輸出電路1 〇 I與第一至第八實施例之阻抗匹配資料 輸出電路10G之結構不同,係因為藉由安裝參考電壓Vref
2153-5626-PF(Nl);Yvonne.ptd 第95頁 589794
傳送至電路liv,寄生電阻在包含於產生用以比較之電壓 之電路中維持,故寄生電阻之影響可以盡可能移除。 第2 9圖係表示在第十實施例中阻抗匹配資料輪出電路 1〇1中提供參考電壓Vref至比較器13之參考電壓Vref傳送 至電路11 V。阻抗變化電路11 I設置於晶片1 〇c。且此晶片 10C固疋在於一包裝ιορ。如第29圖所示,在阻抗變化電路 11 Η之阻抗變化部11 VR中,且指示變化電阻器之接合墊丨j p (pad)透過包裝10Ρ之連接端11Τ耦接至電源端Vdd ;阻抗 變化部之接合墊12P (作為與連接點1 la相同之部分)透過 寄生電阻器11PR及包裝10P之連接端12T麵接至電阻器12。° 電阻器1 2耦接於接地GND。 第十實施例之參考電壓Vref傳送電路1 iv係由電阻器 11R1及11 R 2 (耦接於接地),係適用於做來自電源端L之 電壓之分壓動作。第十實施例之本發明其特徵在於電阻器 11R1之電阻值被設定於與阻抗變化部丨丨VR之阻抗值與電阻 器12相等,且電阻器UR2電阻值設定於與包括寄生電阻之 電阻值之值相同。例如阻抗變化部丨丨VR之阻抗值與阻抗器 1 2與需要阻抗匹配之輸出緩衝器或輸入緩衝器之電阻值相 同,因此電阻器11R1之電阻值與輪出緩衝器或輸入緩衝器 之電阻器之電阻值相同。電阻器111?2之電阻值被設定,為 加入寄生電阻之電阻值至需要阻抗匹配之輸出緩衝器或輸 入緩衝器之電阻值所獲得之值。當需要阻抗匹配之輸出緩 衝器或輸入緩衝器之電阻器之電阻值為5〇歐姆,寄生電容 之電阻值為i歐姆,電阻器丨丨以之電阻值設為51歐姆。
589794 五、發明說明(92) 然而’如第2 9圖所示之阻抗變化部丨丨VR與實施於第一 至第五貫施例如第4圖所示,且包含p型電晶體(丨l…i % )_之阻抗變化部一致;與實施於第,六實施例如第2〇圖所 不,包含阻抗元件(P型電晶體)(12丨、122及113 之阻抗變化部一致;與實施於第七實施例如第26圖所示, 包含開關元件(53ι〜539 )及電阻器(54! — 549 )之阻抗變 化部一致’或是與實施於第八實施例如第2 7圖所示,包含 開關元件(53厂"5 39 )及電阻器(54…54 )之阻抗 -致。由於除了上述之元件,第九實施例之阻抗匹以 輸出電路10H之每一元件具有與第一至第八之實施例之每 元件具有相同之結構,一些參考編號被分配至具有與第 一至第八實施例相同功能的部分,這些部分的敘述被省 接著,第十實施例之阻抗匹配資料輸出電路丨〇丨之操 作參閱第29圖而敘述。除了上述,實施例之阻抗匹配資料 輸出,路101執行與第一至第八實施例相同之操作。即在 第十實施例,藉由使阻抗變化部丨丨VR之阻抗值與,由加 生電阻器11 PR之電阻值至阻抗器i 2之電阻值所獲得之電阻 值之比例,等於電阻器11R1與電阻器丨丨“之比例,即 生電阻器11 PR被加入,寄生電容之附加且/或在比較器i 3 之精確地比較中之供應電壓改變之影響可以被避免。°藉由 維持上述設計流程及製造過程之關係,預設目的可』 成。 $ 藉由上述設定,即使符合傳送自電源端%之且/或傳
589794 五、發明說明(93) 送至寄生電阻之電壓改變之電壓,加至發生於接合墊i2p 且相等於如第1圖所示之發生於連接點丨I之用以比較之電 壓’因為相等於所加之電壓總數之電壓之變化,也同時發 生於發生自電阻态11R1及11R2之共通點之參考電壓yref, 寄生電容之附加且/或在比較器丨3之精確地比較中之供應 ,壓改變之影響可以被避免,因此致能精確的阻抗匹配資 料以穩定的方式產生。例如,當控制實施以便寄生電容器 之電容值為已知的1歐姆;且電阻器12之電組值為5〇歐 姆,如同需要阻抗匹配之輸出緩衝器或輸入緩衝器之電阻 器之電阻值;阻抗變化部11VR之阻抗值設為5〇歐姆,如同 需要阻抗匹配之輸出緩衝器或輸入緩衝器之電阻器之電阻 值;阻抗變化部1 1VR之阻抗值設為50歐姆;假使在設計的 過程中,電阻器1 1R1之電阻值設為5〇歐姆,電阻器丨1R2之 電阻值設為5 1歐姆;假使在製造的過程中,電阻器丨丨R丨之 電阻值設為50歐姆,電阻器11R2之電阻值設為56.丨歐姆; 在設計及製造的過程中,電阻器11R1之電阻ARrefl與電 阻器11R1之電阻值Rref 1之比例變為1· 〇2,因此預設之目 的可以達成。 因此,第十實施例之阻抗匹配資料輸出電路丨〇1可以 達成,此外,在第一至第八實施例中,藉由使阻抗變化部 11VR之阻抗值與’由加寄生電阻器11PR之電阻值至阻抗器 1 2之電阻值所獲得之電阻值之比例,等於電阻器11 r 1與電 阻器11 R2之比例,即使寄生電阻器11 PR被加入,寄生電容 之附加且/或在比較為1 3之精確地比較中之供應電壓改變
2153-5626-PF(Nl);Yvonne.ptd 第 98 頁 589794 五、發明說明(94) 之影響可以被避免。藉由維持上述設計流程及製造過程之 關係,預設目的可以達成。 本發明不會限制上述實施例,但在不脫離本發明之精 神和範圍内,當可做些許的更動。例如上述第一實施例, 此例為使用P型電晶體,然而’本發明並沒有對此做限 制,即可以型電晶體取代P塑電晶體。此可應用在其他實 施例。並且在第一實施例,阻抗元件(P型電晶體)丨込可 以使用一轉換閘(transfer gate )以便阻抗之線性特性 被改善以增加阻抗匹配資料輸出電路的實行。 相同地,在第六實施例中,發生於向下信號自比較器 輸出時,所發生之用來改變用以比較之電壓“之電壓,設 定為除了符合1/4之電壓,即符合大於丨/4之階層,及小於 1 / 2之階層。 曰 、 相同地,致能移位電壓以提供至用以比較之電壓之通 道寬度,除了實施於第一及第二實施例之通道寬度可_ 結合他們以被使用於第一及第二實施例。 曰 另外,在第一實施例中, 移位暫存器之同步電路之數量 其他的複數。 包含於平均電路且作為提供 ,可為二的複數或是三或是 在第一及第四實施例中,四的倍數被使用。 施例,六個數值被使用,然而例如,三個數值、 : 七個數值或是類似的可被實施。 還有’代替使用於上述實施例之電阻器】2及i 3, 直流阻抗元件,如二極體或其他類似的可被使用。任;阻
589794 五、發明說明(95) 抗元件可被利用只要元件可以輸出用以比較之電壓Va。 更進一步,在每一實施例,利用金氧半場效電晶體 (MOSFET )顯示,可以雙極電晶體取代。 本發明雖以較佳實施例揭露如上,然其並非用以限定 本發明的範圍,任何熟習此項技藝者,在不脫離本發明之 精神和範圍内,當可做些許的更動與潤飾,因此本發明之 保護範圍當視後附之申請專利範圍所界定者為準。
2153-5626-PF(Nl);Yvonne.ptd 第100頁 圖式簡單說明 為使本發明之上述目的、特徵和優點能更明顯易懂, 特舉一較佳實施例,並配合所附圖式,作詳細說明如 下: 第1圖表示根據本發明第一實施例之阻抗匹配控制信 唬產生電路之方塊圖。 明#圖表示第1圖之阻抗匹配資料輪出電路中,舉例說 ^之一」網路基本線路之高速率介面之示意圖。 網路美本\表敗不第1圖之阻抗匹配資料輸出電路中所適用之 路基本線路之高速率介面之示意圖。 t ^ it圖表示第1圖之阻抗匹配資料輪出電路所包含t阻 抗變化電路之電路圖。 %峪尸之阻 均電二示第1圖之阻抗匹配資料輪出電路所包含之平 勺電路16之電路方塊圖。 I匕3 I十 第6圖表示第1圖之阻抗匹配資料輪出雷敗张 '人 轉換電路之碼轉換圖表。 出電路所包含之碼 第7圖表示第1圖之阻抗匹配資料輪出雷 抗變化電路之阻抗變化圖表。 電路戶斤包含之阻 第8圖說明第1圖之阻抗匹配資料輪出雷 作狀,與用以比較之電壓Va之關係表。 包含之操 第9圖表示第一實施例之阻抗匹配資 作狀態與用以比較之電壓Va之實際上應用之别電路之操 第1 〇圖說明第一實施例之阻抗匹配 表。 含之平均電路之時序圖。 、枓輪出電路所包 第11圖說明第—實施例之阻抗匹配資 丁卞痴出電路,產
2153-5626-PF(Nl);Yv〇nne Ptd 第101頁 589794 圖式簡單說明 生誤差之一舉例之示意圖。 第12圖說明第一實施例之阻抗匹配資料輸出電路,產 生誤差之另一舉例之示意圖。 弟1 3圖表示根據本發明第二實施例而使用於阻抗輸出 資料電路1 〇 A之阻抗變化電路11 a之部分電路圖。 第1 4圖表示實際上所實施之本發明第二實施例而使用 於阻抗輸出資料電路1 〇 A之阻抗變化電路11A之操作狀態及 用以比較之電壓間之關係圖表。 第1 5圖表示說明使用於第二實施例之阻抗變化電路 11 A之阻抗與利用於第二實施例之電晶體之通道寬度間之 關係圖。 第1 6圖表示根據本發明之第三實施例之阻抗匹配資料 輸出電路10B之方塊圖。 、’ 第1 7圖表示根據本發明之第四實施例之阻抗匹配資 輸出電路10B之平均電路16C之方塊圖 ,、 第1 8圖表示根據第五實施例之阻抗匹配資料輸 10D之方塊圖。 山电路 第1 9圖表示輸出自第五實施例之阻抗匹配 路10D之上下計數器14D之計數值之圖表。 冲輪出電 第20圖表示發生於第五實施例之阻抗匹配 路10D之用以比較之電壓“之圖表。 、什翰出電 第21圖表示根據本發明地六實施例之部分阻抗匹 料輸出,電路1 0E (未顯示)。 --貝 第22圖表不根據地六實施例而被包含於阻抗匹配資料
589794 圖式簡單說明 輪出電路10E之阻抗變化電路11E之阻抗變化圖表。 第23圖表示第六實施例之阻抗匹配資料輸出電路丨 之操作與用以比較之電壓V a之關係圖表。 第24圖表示產生於第六實施例之阻抗匹配 路1 Ο E之一誤差例子之說明圖示。 、 剧 電
第25圖表示第六實施例之阻抗匹配資料輪出 之另一誤差例子之說明圖示。 1 U E
第2 6圖表示第七實施例之阻抗匹配資 之阻抗變化電路11F。 貝枓輸出電路10F
第27圖表示第八實施例之阻抗匹 之阻抗變化電路11G。 貝抖輪出電路10G 第28圖係表示第九實施例之阻抗匹配 10H之阻抗變化電路iiH。 、/斗輪出電路 第29圖係表示第十實施例之阻抗匹配 1 Ο I之阻抗變化電路1 i 。 -貝枓輪出電路 第30圖表示傳統輸出阻抗校準 塊圖。 、弟―應用)之方 第31A圖表示傳統輸出阻抗校準電 壓變化。 之用以比較之電 第31B圖表示來自傳統輸出阻抗 之輸出信號之變化。 早電路之平均電路 第3 2 A圖表示傳統輪出阻 壓變化。 4父準電路之用以比較之電 號之變化, 而平
2153-5626-PF(Nl);Yvonne.ptd 第103頁 第32B圖表示來自平均電路之輸出信 圖式簡單說明 均電路連接於傳統輸出阻抗 信號第嶋示來自傳統平:電料輸出 第34圖表示來自第33圖之傳統平均電路之資料輸出信 就0 、 第3 5圖表示傳統輸出緩衝器之結構。 符號說明: 11〜阻抗變化電路; 1 2〜電阻; 1 4〜上下計數器; 1 5、1 7〜碼轉換電路 3 2〜阻抗元件; 3 8〜比較器 lla 13, 16^ 30 -34
11 V π •1 ll8〜反及閘電路 電源端; DD 29〜EN端 23〜T1端 25〜T3端 27〜T5端 1 3〜線性電 1 !i A ·β·1110A 1119 A、1120 A〜反相器 1 6 C〜平均電路; 阻 N型電晶體 〜連接點; 比較器; 平均電路; 輪出緩衝器; 3 8〜傳送路; 1 li ··· 119〜阻抗元 1 ii9…1 i2G〜反相 21〜Up端; 22〜το端; 24〜丁2端; 26〜T4端; 28〜T6端; 1 i9a〜p型電晶體 1 ill Α,··1 117a 〜及 165〜168〜同步 14D〜上下計數 件; 器 閘; 電路 器 1H9 2153-5626-PF(Nl);Yvonne.ptd 第104頁 589794 圖式簡單說明 16D, ι平均電路; 11 E〜阻抗變化電路; 12)、 1 22〜阻抗元件; 11F - -阻抗變化電路; 51〜 阻抗控制部; 53〜 阻抗變化部; 55j ··· 5 59〜電阻器; 11G - 、阻抗變化電路; 1 1H、 v阻抗變化電路; 12〜 電阻器; 1 IT、 12T〜連接端; IIP ’ • 12P〜接合墊; 11 VR 〜阻抗變化部; 11PR 〜寄生電阻器; 10C、 ^晶片, 10P〜包裝; 111、 -阻抗變化電路; 11R1 、11R2〜電阻器; 11卜 /阻抗變化電路; 111a 〜連接點; 112、 /電阻; 113 - 。比較器; 114〜 >上下計數器; 121! 、121N〜反及閘電路 123! 、1 2 3N〜反及閘電路 ;121 、124N〜P型電晶體 125:、125N〜N型電晶體; 1 6!…1 64、1 651〜同步電路; 1 623、1 624、1 641〜加法電路; 1 621、1 622、1 631〜加法電路; 1 0〜阻抗匹配資料輸出電路; 1 Ο B〜阻抗匹配資料輸出電路; 1 0 D〜阻抗匹配資料輸出電路; 11V〜參考電壓Vref傳送電路; 5 3!…5 39〜開關元件(P型電晶體)。
2153-5626-PF(Nl);Yvonne.ptd 第105頁

Claims (1)

  1. 589794 六、申請專利範圍 "-- 1 ·=種用以產生阻抗匹配用之控制信號的方法, 方法係精由比較—用以比較之電壓與增加之一 而用以校準-輪出緩衝器之一輸出阻抗,或是校準3 p m Φ : #中’當34用以比較之電壓小於 ” J ,上述用以比較之電壓依照一預設電壓而增 加:當上述用以比較之電壓大於上述參考電壓,上 比:電壓依照上述預設電M,且藉由基於比較器;造成 :二ί = ί生之上述控制信號,並利用上述控制信就,上 當 或是當 設定上 壓之電 續減少 用以比 用以比 加上述 上述用 2. 之控制 加或是 3· 之控制 定時間 上述用 上述用 述用以 位,小 時之上 較之電 較之電 用以使 以比較 如申請 信號的 持續減 如申請 信號的 期間内 以比較 使用之 力當上 述用以 壓由增 壓由減 用之預 之電壓 專利範 方法, 少時, 專利範 方法, 改變, 之電壓由增加狀態轉換至減少狀態, 之電壓由減少狀態轉換至增加狀態, 預a又電壓’且上述用以使用之預設電 述用以比較之電壓持續增加,或是持 使用預設之電壓之電位,其中當上述 加狀態轉換至減少狀態,或是上述當 少狀悲轉換至增加狀態時,以便由增 設電壓而獲得之電壓之電位,小於當 持續增加或是持續減少時之電壓。 圍第1項所述之用以產生阻抗匹配用 其中,當上述用以比較之電壓持續增 上述用以使用之預設電壓為一定值。 圍第1項所述之用以產生阻抗匹配用 其中,上述用以比較之電壓在每一特 且於一預設時間,平均由基於上述比
    589794 六、申請專利範圍 較器所造成之結果而產生之上述控制信號所給予之 4.如申請專利範圍第丨項所述之 時,告μ、+、田,、,k 义π M K孕乂之電Μ改變 力:值:==:ΓΪ;續增加時之-用以使用之增 減少k之電壓持續減少時之—用以使用之 括:.種用以產生阻抗匹配用之控制信號的電路,包 之電;指定時心,用以比較-用以比較 比較比ί述比較器之每次比較結果被輸入及 -計數;二上述參考電壓,“使 考電壓,帛以使一十叙:t用Λ比較之電壓大於上述參 々 , 汁數值而增減1 (one ); 較之電以值電:及用M根據上述計數值而改變上述用以比 號, 冑 帛以產生並輸出阻抗匹配用之一控制信 電路it ΐ上述用以比較之電壓之值改變時,上述第- 使用值不同於,告ϋ述用以比較之電壓之值增加時之 值,且上2第一=比較之電壓之值減少時之使用 以比較之電壓由變;以比較值,以使當上述用 或田上过用以比較之電壓由減少狀態切換為增加狀態時之 第107頁 2153-5626-PF(Nl);Yvonne.ptd 589794 申請專利範圍 ,變電位,小於當上述用以比較之 母一計數之改變電位,並且以使卷寺π增加及減少時 增加狀態切換為減少狀態時之使;電;用f比較之電麼由 =電屋由減少狀態切換為增力心時=用當=; 每-計數之改變電&,且I中η:增加及減少時 間内根據所計量之上述計數值, 在上这扎疋時 上述控制信號。4十數i I生並輸出阻抗匹配用之 之/制m利範圍第5項所述之用以產生阻抗匹配用 間:串路,其中上述第一電路包括於電源與接地 串聯方式耦接之兩阻抗元件,而上述用以比較之電壓 兩上述阻抗元件之一連接點輸出,且耦接於上述電源之 上述阻抗元件為並聯耦接之電晶體,上述電晶體之阻抗值 根據上述計數值而改變,且輸出根據上述計數之訊號至每 一上述電晶體之閘極。 7 ·如申請專利範圍第6項所述之用以產生阻抗匹配用 之控制信號的電路,其中耦接於上述電源之上述阻抗元件 由 切換元件及一電阻所構成,以取代上述電晶體,且上 述切換元件依據根據上述計數值之訊號而導通或關閉。 8 · —種用以產生阻抗匹配用之控制信號的方法,包 括: 利用一比較器以比較一用以比較之電壓及一參考電 壓; 當比較之一結果表示上述用以比較之電壓小於上述參
    2153-5626-PF(Nl);Yvonne.ptd 第108頁 589794 六、申請專利範圍 時’在每一時間之預設期間内,只以,,增加 一上下計數器之計數值,且當比較之上述結果表示 上述用以比較之電壓大於上述參考電壓時,在每一時間之 預設期間内,只以’HONE)減少輸出自上述上下計數二 上述計數值; β 口口 於上述上下計數器之每一計數操作,根據上述計數 ’以一預設電壓而改變上述用以比較之電壓; 根據上述計數值,產生上述阻抗匹配用之上述控制訊 犰,且阻抗匹配係使用於匹配需要阻抗匹配之一 端阻抗; 电崎ι、、、ς 以使高於及 規則地改變上述用以比較之電壓之位準 低於上述參考電壓之位準; 即使當上述用以比較之電壓最接近於上述參考 之一偏移電壓使上述用以比較之電壓與上述 多考電堅刀開之一電壓下,設定使用之上 變上述用以比較之電壓; 頂-電壓以改 上述上下計數器之一 ,輸出上述用以阻抗 根據在一時間之預設期間内,由 &十數操作所獲得之計數值之一平均值 匹配之上述控制訊號。 9· 一種用以產生阻抗匹配用之控制信號的方法,包
    使用一比較器以比較一用 以比較之電壓及一參考電 當比較之一結果表示上述用 以比較之電壓小於上述參
    2153-5626-PF(Nl);Yvonne.ptd 第109頁 589794
    考電壓時,在每一時間之預設期間内,口 輸出自一上下計數器之計數值,且當比:之上fE)減少 上述用以比較之電壓大於上述參考電壓時,,m果表示 預設期間内,只以"ΠΟΝΕ)增加輪出自上述::時間之 上述計數值; 下计數器之 ^上述上下計冑器之4 -計數操#,根據上 值,以一預設電壓而改變上述用以比較之電壓·冲數 根據上述計數值,產生上述阻抗匹配用 號,且阻抗匹配係使用於匹配需要阻抗匹一二卫制訊 端阻抗; 〈一電路之終 現則 低於上述 即使 在上述比 參考電壓 變上述用 根據 計數操作 匹配之上 10. -用於需要 -比 之電壓及 地改變上述用以 丨Κ问於及 參考電壓之位準; s上述用以比較之電壓最接近於上夾 較器之一偏移電壓使上述用以比較之壓, 分開之-電壓了 ’設定使用之上述預設2上述 以比較之電壓; 聖Μ改 在一時間之預設期間内,由上述上下 所獲得之計數值之一平均值,輸出述::之-述控制訊號。 出上述用以阻抗 -種用以產生阻抗匹配用之控制信號的 阻抗匹配之一電路之終端阻抗,包括: 較器,於每一指定時間内,用以比丄 一參考電壓; 平又用以比較 上下計數器,接收上述比較器每次比較 、結果
    589794 六=申請專利範圍 _ 當上述比較之結果指示上 ^"" ^^ 電壓,用以使由上述上 ^ =比較之電壓小於上述參考 加1 (one),當上述比較^出之=計數值每一次只 大於上述參考電壓,用以 曰示上述用以比較之電壓 計數值每一次只減丨 更由上述上下計數器輸出之上逑 \ u II e j ,以及 一改變上述用以比輛 器之每一計數操作,根^上迖^^電路,於上述上下計數 述用以比較,其中上述 值以-預設電麼改變上 之上述控制信號,且 數值係用以輸出上述阻抗匹配用 其中上述改變上述用以屮釦 於上述參考電壓位準之位準電路在大於及小 =壓…使當上述用以比較之電壓最接近二:= J之電壓藉由上述比較器之偏移電壓而分離於上== 電壓下’使用於改變之上述用以比較之電壓:且: 配用之上述控制信號。 过千句值而輸出阻抗匹 1 1 · 一種用以產生阻抗匹配用之批制户咕 用於需要阻抗匹配之-電路之的電路,適 之電壓考;;了指定時間Η以比較—用以比較 一上下計數器,接收上述比較器每次比較之一結果,
    2153.5626.PF(Nl);Yv〇nneptd 第111頁
    當上述比較之結果指示上述 】壓’用以使由上述上下計數器輸=電:、於上述參考 士1 (〇以),當上述比較之結果指J :計數值每-次只 2上述參考電壓,用以使由上述上=以=較之電歷 °十數值每一次只加1 (one );以及下°十數裔輸出之上述 口口 —改變上述用以比較之電壓之電敗 母-計數操作,根據上述計數ί:’於上述上下計數 J用以比較,#中上述計數值 預設電壓改變上 之上述控制信號,且 ’、Λ輸出上述阻抗匹配用 其中上述改變上述用以 於上述參考電壓位準^位軚=電壓之電路在大於及小 之電壓,且即使去 丄見則地改變上述用以比較 電壓,設定上述予員i雷1^車父之電壓最接近於上述參考 較之電壓藉由上=梦=,使上述預設電壓於上述用以比 壓之一電壓下,ί田較為'之偏移電壓而分離於上述參考電 述改變上述用於改釔之上述用以比較之電壓,且上 平均電路於—預< :之電壓之電路具有-平均電路,上述 所獲得之計數ΐ:時:之期間内用以產生由-個計數操作 上述阻抗匹配用之上述S:信ί中上述平均值係用以輸出
    2153-5626-PF(Nl);Yv〇nne.ptd 第112頁
TW092112745A 2002-05-08 2003-05-08 Method and circuit for producing control signal for impedance matching TW589794B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002132552 2002-05-08

Publications (2)

Publication Number Publication Date
TW200306705A TW200306705A (en) 2003-11-16
TW589794B true TW589794B (en) 2004-06-01

Family

ID=29717419

Family Applications (1)

Application Number Title Priority Date Filing Date
TW092112745A TW589794B (en) 2002-05-08 2003-05-08 Method and circuit for producing control signal for impedance matching

Country Status (4)

Country Link
US (1) US6828820B2 (zh)
EP (1) EP1376863B1 (zh)
DE (1) DE60319774T2 (zh)
TW (1) TW589794B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8364434B2 (en) 2006-08-21 2013-01-29 Elpida Memory, Inc. Calibration circuit
TWI416138B (zh) * 2007-04-02 2013-11-21 Teradyne Inc 使用靜電放電保護電路的校準測試器

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6924660B2 (en) 2003-09-08 2005-08-02 Rambus Inc. Calibration methods and circuits for optimized on-die termination
JP4086757B2 (ja) * 2003-10-23 2008-05-14 Necエレクトロニクス株式会社 半導体集積回路の入出力インターフェース回路
GB0328574D0 (en) * 2003-12-10 2004-01-14 Ibm Electronic component value trimming systems
KR100610007B1 (ko) * 2004-06-14 2006-08-08 삼성전자주식회사 임피던스 랜지 시프팅 기능을 갖는 반도체 장치의프로그래머블 임피던스 콘트롤 회로 및 그에 따른임피던스 랜지 시프팅 방법
US7888962B1 (en) * 2004-07-07 2011-02-15 Cypress Semiconductor Corporation Impedance matching circuit
JP4562175B2 (ja) * 2004-08-31 2010-10-13 ルネサスエレクトロニクス株式会社 終端抵抗調整回路
DE102004044422B3 (de) * 2004-09-14 2006-03-30 Infineon Technologies Ag Kalibrierungsschaltung für eine Treibersteuerschaltung und Treibersteuerschaltung
US20060066346A1 (en) * 2004-09-28 2006-03-30 Tat Lim Eugene S Impedance compensation for I/O buffers
KR100588601B1 (ko) * 2005-06-09 2006-06-14 삼성전자주식회사 임피던스 제어 회로
US7679397B1 (en) * 2005-08-05 2010-03-16 Altera Corporation Techniques for precision biasing output driver for a calibrated on-chip termination circuit
US7479800B1 (en) * 2005-09-29 2009-01-20 Cypress Semiconductor Corporation Variable impedance sense architecture and method
US8036846B1 (en) 2005-10-20 2011-10-11 Cypress Semiconductor Corporation Variable impedance sense architecture and method
US7388404B1 (en) 2006-07-26 2008-06-17 National Semiconductor Corporation Driver circuit that limits the voltage of a wave front launched onto a transmission line
US7557603B2 (en) * 2006-08-29 2009-07-07 Micron Technology, Inc. Method and apparatus for output driver calibration, and memory devices and system embodying same
US20080174353A1 (en) * 2007-01-18 2008-07-24 John Thomas Badar Path delay adjustment circuitry using programmable driver
KR100820783B1 (ko) * 2007-03-02 2008-04-11 주식회사 하이닉스반도체 미스매치를 줄인 온 다이 터미네이션 장치
US8040164B2 (en) * 2007-09-27 2011-10-18 Cypress Semiconductor Corporation Circuits and methods for programming integrated circuit input and output impedances
JP5006231B2 (ja) * 2008-02-26 2012-08-22 ルネサスエレクトロニクス株式会社 インピーダンス調整回路
US7688105B2 (en) * 2008-07-09 2010-03-30 Integrated Device Technology, Inc. Impedance matching logic
JP2010130504A (ja) * 2008-11-28 2010-06-10 Renesas Electronics Corp 終端抵抗装置、半導体装置、及び終端抵抗の制御方法
US8237467B2 (en) * 2010-06-25 2012-08-07 National Semiconductor Corporation Resistor-programmable device at low voltage
US9270268B2 (en) 2013-01-02 2016-02-23 International Business Machines Corporation Compensated impedance calibration circuit
US9935632B1 (en) * 2017-07-19 2018-04-03 Micron Technology, Inc. Methods and systems for averaging impedance calibration
US10885258B1 (en) * 2018-09-25 2021-01-05 Synopsys, Inc. Fixing ESD path resistance errors in circuit design layout

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5243229A (en) * 1991-06-28 1993-09-07 At&T Bell Laboratories Digitally controlled element sizing
JP3125699B2 (ja) * 1996-12-25 2001-01-22 日本電気株式会社 データ同期回路
US6064224A (en) * 1998-07-31 2000-05-16 Hewlett--Packard Company Calibration sharing for CMOS output driver
JP3515025B2 (ja) * 1999-09-22 2004-04-05 株式会社東芝 半導体装置
US6541996B1 (en) * 1999-12-21 2003-04-01 Ati International Srl Dynamic impedance compensation circuit and method
JP2001217705A (ja) * 2000-01-31 2001-08-10 Fujitsu Ltd Lsiデバイス
US6445245B1 (en) * 2000-10-06 2002-09-03 Xilinx, Inc. Digitally controlled impedance for I/O of an integrated circuit device
IT1319130B1 (it) * 2000-11-23 2003-09-23 St Microelectronics Srl Circuito di controllo di uno stadio di pilotaggio d'uscita di uncircuito integrato
EP1396126A2 (en) * 2001-05-21 2004-03-10 Acuid Corporation Limited Method and apparatus for impedance matching in a transmission line

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8364434B2 (en) 2006-08-21 2013-01-29 Elpida Memory, Inc. Calibration circuit
TWI416138B (zh) * 2007-04-02 2013-11-21 Teradyne Inc 使用靜電放電保護電路的校準測試器

Also Published As

Publication number Publication date
US6828820B2 (en) 2004-12-07
DE60319774D1 (de) 2008-04-30
EP1376863B1 (en) 2008-03-19
EP1376863A3 (en) 2006-01-04
DE60319774T2 (de) 2009-04-23
TW200306705A (en) 2003-11-16
EP1376863A2 (en) 2004-01-02
US20040021481A1 (en) 2004-02-05

Similar Documents

Publication Publication Date Title
TW589794B (en) Method and circuit for producing control signal for impedance matching
CN104900262B (zh) 使用电阻式存储器件的物理防克隆功能电路
JP5166375B2 (ja) スイッチ損失を改善するための回路アーキテクチャを有するデジタル/アナログ変換器
JP2019526942A (ja) 時間ベース遅延ラインアナログコンパレータ
TW201713047A (zh) 用於數位類比轉換器之低功率切換技術
JP2010171781A (ja) インピーダンス調整回路
TWI307220B (en) Hysteresis comparator and reset signal generating circuit using the same
TW200939636A (en) Circuit and method for preventing bang-bang error, calibration circuit including the circuit, and analog-to-digital converter including the circuit
US10348200B2 (en) Digital current sensor for on-die switching voltage regulator
TW546816B (en) Input/output interface and semiconductor integrated circuit having input/output interface
US10147678B2 (en) Trimming device
TW201105032A (en) Impedance adjustment circuit for adjusting terminal resistance and related method
JP2004229304A (ja) 小さいスキュー及びグリッチを有するデジタル/アナログ変換装置
CN103516353A (zh) 产生时钟信号的方法
JP3660345B2 (ja) インピーダンス整合用の制御信号生成方法及びその回路
US8711022B2 (en) Resistor-2 resistor (R-2R) digital-to-analog converter with resistor network reversal
TWI364747B (en) Driving device of a liquid crystal display device
TWI227594B (en) Impedance matching circuit
JP2008205976A (ja) 多値検出回路
TWI573398B (zh) 工作週期產生裝置與工作週期產生方法
CN107437937B (zh) 工作周期产生装置与工作周期产生方法
TW200935729A (en) Output circuit with reducing overshoot function
US20110102062A1 (en) Multi-supply voltage compatible i/o ring
CN115622549B (zh) 开关电路、数模转换器、芯片及电子设备
JP2011193104A (ja) 半導体装置

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees