TW582152B - Data transmission circuit for universal serial bus system - Google Patents

Data transmission circuit for universal serial bus system Download PDF

Info

Publication number
TW582152B
TW582152B TW091108646A TW91108646A TW582152B TW 582152 B TW582152 B TW 582152B TW 091108646 A TW091108646 A TW 091108646A TW 91108646 A TW91108646 A TW 91108646A TW 582152 B TW582152 B TW 582152B
Authority
TW
Taiwan
Prior art keywords
circuit
signal
output
inverter
output signal
Prior art date
Application number
TW091108646A
Other languages
English (en)
Inventor
Jae-Jum Lee
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Application granted granted Critical
Publication of TW582152B publication Critical patent/TW582152B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • G06F13/4072Drivers or receivers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L65/00Network arrangements, protocols or services for supporting real-time applications in data packet communication
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/16Modifications for eliminating interference voltages or currents
    • H03K17/161Modifications for eliminating interference voltages or currents in field-effect transistor switches
    • H03K17/162Modifications for eliminating interference voltages or currents in field-effect transistor switches without feedback from the output circuit to the control circuit
    • H03K17/163Soft switching
    • H03K17/164Soft switching using parallel switching arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/028Arrangements specific to the transmitter end
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/0272Arrangements for coupling to multiple lines, e.g. for differential transmission
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/028Arrangements specific to the transmitter end
    • H04L25/0286Provision of wave shaping within the driver

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Multimedia (AREA)
  • Dc Digital Transmission (AREA)
  • Logic Circuits (AREA)
  • Control Or Security For Electrophotography (AREA)

Description

經濟部智慧財產局員工消費合作社印製 582152 A7 _Q 1 ? 7 η Ί f Ηηπ/nnp_ 五、發明說明(/ ) 發明領域 本發明是有關於一種通用序列匯流排系統,且較特別 的是,有關於一種在通用序列匯流排系統中,具有增強交 互特性的的低速輸出驅動器的資料傳輸電路。 習知技術 爲了配合電腦處理器和應用程式的最新功能發展,需 要有效率地擴展電腦對不同種類的週邊裝置的連接能力。 習知的電腦系統的外接埠已經遇到阻礙,並且限制使用不 同功能和介面形式的周邊裝置的能力。爲了迎合這些需 求,一種稱爲”通用串列匯流排”(universal serial bus,USB) 的新匯流排介面系統,已經由幾家主要的電腦和電話網路 公司發展出來,例如像是Intel,Microsoft,Compaq, NEC,...,等等,以提供適用於各種介面需求的實際應用。 通用序列匯流排目前已經成爲電腦和週邊裝置之間介面的 新標準。在1996年1月15日第一次將通用序列匯流排的 標準定義在通用序列匯流排標準VI.0(USB VI.0)之後,通 用序列匯流排的標準又在1998年7月28日在通用序列匯 流排V1.1(USB V1.1)中再次修訂。 通用序列匯流排裝置可以指定複數個週邊裝置,例如 像是127數目的周邊裝置。一個周邊裝置包括16個端點 (end points)。換句話說,在一個周邊裝置中,最多可以允 許16種功能。各種各樣的周邊裝置可以連接到通用序列 匯流排裝置,例如像是電話,調變解調器(MODEM),印 表機,掃描器,遊戲墊(game pads),麥克風,數位揚聲器, (請先閱讀背面之注意事項再填寫本頁) -I I I I · ϋ I ϋ I 一50, ϋ ϋ I I ϋ I ϋ I ϋ ϋ ί ·1 ϋ ^1 ^1 ϋ n 1· ϋ ϋ n ϋ ϋ .1 ϋ ϋ ϋ . 本紙張尺度適用中國國家標準(CNS)A4規格(210 x 297公釐) 經濟部智慧財產局員工消費合作社印製 582152 A7 ____9327pif,Hnn/nnp B7 五、發明說明()) 光學筆(styluses),遊戲桿(joysticks),滑鼠,監視器 (monitors),或是數位相機。 將主電腦連接到一個週邊裝置,或是連接到複數個週 邊裝置之間的介面電纜,是由一個電源電壓線(¥]〇〇),一 個接地電壓線(VSS),和一對資料訊號線(d+,D_)所組成。 資料訊號必須被對準(leveled)在CMOS的電壓範圍之內, 例如像是在3·3V的範圍之內。 通用序列匯流排νι·ι同時也制定全速(full_speed)和低 速(low-speed)的選擇速度模式。全速模式是以12Mbps(每 秒百萬位元)的速度工作,而低速模式則是以14Mbps的 速度工作。在低速模式中,因爲匯流排佔用率(bus occupation rate)變成在全速模式中的八倍,當有太多裝置 連接到其上,或是在處理資料,主要是短週期(sh〇rt cycle) 時’會嚴重的影響高頻裝置的資料傳輸條件。因此,低速 模式適用在需要低成本和低消耗功率的裝置,或是例如像 是滑鼠和鍵盤的用來傳輸少量資料的裝置。 此外’貝料口只5虎(D+,D-)是一對互補(compiementary pair) 的訊號線’當其中一個在高位準時,另一個會保持在低位 準。資料訊號被設計成以一個預定的斜率(sl〇pe),提升到 一個高位準,或是下降到一個低位準。根據通用序列匯流 排k準’個乂互電壓(cr〇ss〇ver voltage),也就是當一^個 從一個低位準,升高到一個高位準的資料訊號的斜率,與 另一個從一個高位準,下降到一個低位準的資料訊號的斜 率相交的一個電壓點,應該在介於1.3V和2.0V之間的範 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公楚) (請先閲讀背面之注意事項再填寫本頁) • I I ·1111111 — — — — — — — — — I — — — — — — — — — — — — — — — — — — — — — — 582152 Α7 Β7 五、發明說明(>7 ) 圍之內。 倒轉不歸零(Non-Return-to-Zero-Invert,NRZI)形式的 傳輸資料,被轉換成藉由適用於通用序列匯流排電纜的一 個收發器(transceiver)所調制(modulate)的匯流排特有(bus-specific) 的資料訊號 (D+ , D-) 。 匯流排特有的資料訊號的 交互電壓,對架構在收發器中的電晶體的臨界電壓 (threshold voltage)是相當敏感的。舉例來說,假設臨界定 壓的分佈輪廓是0.9V ± 0.1V,則臨界定壓的範圍是從最 小0.8V到最大1.0V。結果造成,上升時間和下降時間之 間會有一個差異產生,這個差異會造成匯流排特有的資料 訊號的交互電壓變化。如果因爲資料訊號在通用序列匯流 排傳輸階段,造成時間差的不穩定(jitter),則在通用序列 匯流排的接收階段,將很難得到正確的資料。 因此,本發明的目的是提供一種可以提升在通用序列 匯流排系統中的資料訊號的交互特性的低速輸出驅動器。 本發明的另一目的是提供一個可以穩定的在通用序列 匯流排系統中工作的低速輸出驅動器,而不會受製造程序 的變動所影響。 資料傳輸電路產生第一和第二資料訊號,該第一和第 二資料訊號,在延遲或是延伸從外界所供應的資料輸入訊 號的一個上升邊緣或一個下降邊緣之後,會被分別傳送給 第一和第二資料線。結’果會產生與通用序列匯流排標準 VI.1相一致的資料訊號交互電壓。 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 — I I I I I I I I I — — — — — — — — — — — — — — 111 — — — — — — — — — 582152 Α7 Β7 經濟部智慧財產·局員工消費合作社印製
9 3 2 7 η ί f Η η η / DDR 五、發明說明(u) 根據本發明較偏好的方式,用來分別將第一和第二資 料訊號傳送到第一和第二資料線的資料傳輸電路包括一個 第一裝置,一個第二裝置,一個第三裝置,和一個第四裝 置。其中,第一裝置藉由響應複數個控制訊號,延遲一個 資料輸入訊號的上升或是下降邊緣的其中之一,而產生第 一和第二驅動訊號。第二裝置響應第一和第二驅動訊號, 產生第一資料訊號。第三裝置藉由響應該些控制訊號,延 遲一個資料輸入訊號的上升或是下降邊緣的其中之一,而 產生第三和第四驅動訊號。第四裝置響應第三和第四驅動 訊號,產生第二資料訊號。 第一裝置包括一個第一脈衝寬度控制電路和一個第一 驅動訊號產生器。其中,第一脈衝寬度控制電路響應第一 延遲時間選擇訊號和第一脈衝寬度控制選擇訊號,延遲一 個資料輸入訊號的上升或是下降邊緣的其中之一。第一驅 動訊號產生器響應輸出致能訊號,產生第一和第二驅動訊 號。當來自第一脈衝寬度控制電路的輸出訊號,輸出致能 訊號,和第二驅動訊號都被啓動時,第一驅動訊號就會被 啓動。第二驅動訊號是從來自第一脈衝寬度控制電路的輸 出訊號,延遲一個預定的時間。 第二裝置包括一個第一延遲電路,一個第一電路,一 個第二電路,一個第一電晶體,一個第二電晶體,一個第 一延遲電路,一個第三電路,一個第四電路,一個第三電 晶體,一個第四電晶體,和一個電容器。其中,第一延遲 電路將第一驅動訊號延遲一個預定的時間。具有輸入端和 本紙張尺度適用中國國家標準(CNS)A4規格(210 χ 297公釐) ______1I — I___·____ ϋ ϋ n · iMW amKm ί I mmm§ n ·ϋ I 線----·----------------------- c請先閱讀背面之注意事項再填寫本頁) A7 582152 Q ^ 9 7 p -j -F H ^ c / Π 9 !p
五、發明說明(U 輸出端的第一電路,接收第一延遲電路的輸出訊號。具有 輸入端和輸出端的第二電路,接收第一延遲電路的輸出訊 號。具有第一傳導率(conductivity)的第一電晶體’連接在 電源供應電壓和第一資料線之間,該第一電晶體的柵極 (gate)連接到第一電路的輸出端。具有第二傳導率的第二 電晶體,連接在電源供應電壓和第一資料線之間’該第二 電晶體的柵極連接到第二電路的輸出端。第二延遲電路將 第二驅動訊號延遲一個預定的時間。具有輸入端和輸出端 的第三電路,接收第二延遲電路的輸出訊號。具有輸入端 和輸出端的第四電路,接收第二延遲電路的輸出訊號°胃 有第一傳導率的第三電晶體,連接在第一資料線和一個接 地電壓之間,該第三電晶體的柵極連接到第三電路的輸出 端。具有第二傳導率的第四電晶體,連接在第一資料線和 該接地電壓之間,該第四電晶體的柵極連接到第四電路的 輸出端。電容器連接在第一資料線和該接地電壓之間。 第三裝置包括一個第二脈衝寬度控制電路和一個第二 驅動訊號產生器。其中,第一脈衝寬度控制電路響應第一 延遲時間選擇訊號和第二脈衝寬度控制選擇訊號,延遲一 個資料輸入訊號的上升或是下降邊緣的其中之一。第二驅 動訊號產生器響應輸出致能訊號,產生第三和第四驅動訊 號。當來自第二脈衝寬度控制電路的輸出訊號,輸出致能 訊號,和第四驅動訊號都被啓動時,第三驅動訊號就會被 啓動。第四驅動訊號是從來自第二脈衝寬度控制電路的輸 出訊號,延遲一個預定的時間。 本紙張尺度適用中國國家標準(qvjS)A4規格(21〇 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 ϋ ϋ I · I I I ϋ ϋ ϋ^0,β ϋ 1 ϋ ϋ ^1 I -線 I.----------------------- 582152 9 λ ? 7 p i f . d η η / η η « Α7 Β7 五、發明說明(G ) 第四裝置包括一個第一延遲電路,一個第一電路,一 個第二電路,一個第一電晶體,一個第二電晶體,一個第 二延遲電路,一個第三電路,一個第四電路,一個第三電 晶體,一個第四電晶體,和一個電容器。其中,第一延遲 電路將第三驅動訊號延遲一個預定的時間。具有輸入端和 輸出端的第一電路,接收第一延遲電路的輸出訊號。具有 輸入端和輸出端的第二電路,接收第一延遲電路的輸出訊 號。具有第一傳導率的第一電晶體,連接在電源供應電壓 和第二資料線之間,該第一電晶體的柵極連接到第一電路 的輸出端。具有第二傳導率的第二電晶體,連接在電源供 應電壓和第二資料線之間,該第二電晶體的柵極連接到第 二電路的輸出端。第二延遲電路將第四驅動訊號延遲一個 預定的時間。具有輸入端和輸出端的第三電路,接收第二 延遲電路的輸出訊號。具有輸入端和輸出端的第四電路’ 接收第二延遲電路的輸出訊號。具有第一傳導率的第三電 晶體,連接在第二資料線和〜個接地電壓之間,該第三電 晶體的柵極連接到第三電路的輸出端。具有第二傳導率的 第四電晶體,連接在第二資料線和該接地電壓之間,該第 四電晶體的柵極連接到第四電路的輸出端。電容器連接在 第二資料線和該接地電壓之間。 以下將以所附繪圖,詳細說明本發明上述的功能及優 點。 爲讓本發明之上述和其他目的、特徵、和優點能明顯 易懂,下文特舉一較佳實施例,並配合所附圖式,作詳 (請先閱讀背面之注意事項再填寫本頁) ·____ 經濟部智慧財產局員工消費合作社印製 訂---------線#——LIII--------------- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 經濟部智慧財產局員工消費合作社印製 582152 A7 9327pif . doc/008 _ 五、發明說明(?) 細說明如下。 圖式之簡單說明: 第1圖繪示一個根據本發明的一個較佳實施例的低速 通用序列匯流排裝置的結構示意圖; 第2圖繪示一個第1圖中所繪示的低速通用序列匯流 排收發器的細部結構圖; 第3圖繪示一個時序圖,用來說明由低速通用序列匯 流排收發器所產生的匯流排特有的資料訊號,和施加到低 速通用序列匯流排收發器的一個傳輸資料訊號; 第4圖繪示一個第2圖中所繪示的脈衝寬度調致器 (modulator)的細部結構圖; 第5圖繪示一個時序圖,用來說明在第4圖中所繪示 的脈衝寬度調致器中傳導的訊號; 第6圖繪示一個第2圖中所繪示的驅動訊號產生器的 細部結構圖; 第7圖繪示一個時序圖,用來說明在第5圖中所繪示 的驅動訊號產生器中傳導的訊號; 第8圖繪示一個第2圖中所繪示的輸出緩衝器的細部 結構圖;以及 第9圖繪示一個在輸出緩衝器中傳導的訊號的時序 圖。 標示之簡單說明: 1 功能裝置 2 通用序列匯流排介面 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) ϋ ϋ ϋ ϋ ϋ I I I ϋ ϋ ϋ ϋ i-i ϋ ϋ ϋ ϋ ϋ ϋ ϋ ϋ ϋ I ϋ ϋ ϋ ϋ 582152 A7 9327pif.doc/008 __ 經濟部智慧財產局員工消費合作社印製 五 發明說明(?) 3 通用序列匯流排控制器 4 通用序列匯流排低速收發器 10A 第一輸出驅動器 10B 第二輸出驅動器 11A 第一資料線 11B 第二資料線 20A 脈衝寬度調致器 20B 脈衝寬度調致器 21 延遲電路 22 延遲電路 23 延遲電路 24 多工器 25 或閘 26 及閘 27 多工器 30A 驅動訊號產生器 30B 驅動訊號產生器 31 NAND 閘 32 反向器 33 反向器 34 反向器 35 反向器 36 NOR 閘 37 反向器 _ — — — — — — I I — II ·1111111 ·11111111 I I I I I -I — — — III — — —— — — — (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS)A4規格(210 χ 297公釐) 582152 經濟部智慧財產局員工消費合作社印製 A7 B7 9 3 2 7 η π f.Hnr-/nn« 發明說明(” ) 38 反向器 39 反向器 40Α 輸出緩衝器 40Β 輸出緩衝器 41 第一驅動電路 42 延遲電路 43 緩衝器電路 44 緩衝器電路 45 第二驅動電路 46 延遲電路 47 緩衝器電路 48 緩衝器電路 49 輸出電路 50 反向器 51 緩衝器 52 反向器 53 緩衝器 54 反向器 55 緩衝器 56 反向器 57 緩衝器 較佳實施例 爲了通盤了解本發明,以及容易說明起見,在此特別 提供特定的編號,材料,和架構。雖然如此,任何熟知此 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公髮) _______^___卜___·____ I I a·— —Bi · an n I ϋ ϋ ϋ I 線 1·----;------------------ (請先閱讀背面之注意事項再填寫本頁) 582152 A7 經濟部智慧財產局員工消費合作社印製 五、發明說明( 技藝者,當熟知即使在沒有特別詳細說明的情況之下,仍 然可以實現本發明。在另外的範例中,由圖解或是方塊圖 形式所繪示的眾所周知的系統的目的並不是用來阻礙本發 明。 配合第1圖到第9圖,接下來將詳細說明本發明的一 個較佳實施例。 第1圖繪示一個連接在一個功能裝置1和一個通用序 列匯流排電纜5之間的一個通用序列匯流排介面系統2的 結構圖。通用序列匯流排介面系統2將功能裝置1,經由 一個通用序列匯流排電纜5,連接到一個通用序列匯流排 主機(host)或集線器(hub)。通用序列匯流排介面系統2包 括一個通用序列匯流排控制器3和一個低速通用序列匯流 排收發器4。通用序列匯流排控制器3提供一個傳輸資料 訊號TXD,一個用來啓動資料傳輸的傳輸致能訊號τχΕΝ, 和控制收發器4的控制訊號DCON[5:0]。從通用序列匯流 排控制器2所產生的傳輸資料訊號TXD,爲了符合通用序 列匯流排協定,是以倒轉不歸零(NRZI)的編碼型式所成形 的。收發器4當成一個與一對資料線聯合的傳輸輸出緩衝 器使用,該些資料線經由通用序列匯流排電纜5,連接到 集線器的主機。 本發明的通用序列匯流排介面系統2,可以有效地應 用在數位$ 5虎處理系統之間的介面動作上,例如像是個人 電腦或是工作站的序列資料匯流排(例如像是通用序列匯 流排)’以及應用在提供例如像是鍵盤,滑鼠,控制桿, (請先閱讀背面之注意事項再填寫本頁) .·____ 訂--- ^1 I ϋ ϋ I I I —i ·1 I I I I -^1 I ϋ ϋ l I ϋ - 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 582152 / η n ft Α7 Β7 經濟部智慧財產局員工消費合作社印製 五、發明說明(u) 麥克風,和揚聲器的各種系統的附加功能的功能裝置上。 本發明使用通用序列匯流排或是FW,當成序列匯流排, 以將週邊裝置連接到個人電腦或是工作站。其中’當本實 施例被使用在一個通用序列匯流排環境中’本發明可以應 用在配合其他形式的介面系統上。 通用序列匯流排經由一個四線電纜(four-wire cable), 傳送訊號和電源電壓。使用雙線點對點片段(two wire point-to-point segment)來執行發送訊號的動作。每個片段 的訊號,都是藉由具有在通用序列匯流排標準手冊VI.1 中所定義的固有阻抗(intrinsic impedance)的一個電纜,循 序地驅動。此外,通用序列匯流排也協助雙向半雙工(half duplex)模式的三態(tri_state)動作,並且具有12Mbps的最 大傳輸速率。 在通用序列匯流排發送訊號的動作中,有兩種工作模 式,也就是一種具有l2Mbps ± 0.25%資料傳輸率的全速(或 高速)模式,以及一種具有1.5Mbps it 1.5%資料傳輸率的 低速模式。這兩種工作模式,藉由使用一個模式切換功能, 交替地在一個單一的通用序列匯流排系統中運作。一個低 速模式的通用序列匯流排,是由一個具有最大長度爲3公 尺的非屏蔽(unshielded)和非絞線對(untwisted pair)電纜所 連接。在低速模式中,在電纜上的訊號的一個上升時間或 一個下降時間是大於75ns,所以可以抑制射頻干擾rfi的 發射(emission),並且是小於300ns,所以可以適當調節時 間延遲’訊號歪斜(skew)和失真(distortion)。此外,一個 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) φ * ••丨丨 -----訂-----I-- -線-------------- ϋ ϋ 1 I < 582152 A7 B7 9397nif.doc/008 五、發明說明(丨1 ) 低速的驅動器’會提供具有平穩的上升和下降斜率的特定 靜態訊號水平。 通用序列匯流排功能裝置以電源供應器的配置看來, 可以被分成兩類:一類是本身具有電源供應器單元的自我 提供電源的裝置(self-powered device);另一種是經由一條 電纜線,接收一個5V電源的匯流排供給電源裝置(bus-powered device)。在每個裝置中,訊號是在0〜5V之間的 電壓範圍中運作,而在每個裝置和通用序列匯流排電纜線 之間傳送的資料訊號,則是在-0.5〜3.8V之間的電壓範圍 中運作。因此,最少要提供一個3.3V的電源電壓給每個 裝置,以執行資料訊號的運作功能。 第2圖繪示一個第1圖中所繪示的低速通用序列匯流 排收發器4的結構圖。請參考第2圖,收發器4是由第一 和第二輸出驅動器10A和10B,一個連接到一個資料線(第 一資料線)ΠΑ和一個接地電壓之間的負載電容器CLD1, 和一個連接到一個資料線(第二資料線)11B和該接地電壓 之間的負載電容器CLD2所組成。第一輸出驅動器10A是 由一個脈衝寬度調致器20A,一個驅動訊號產生器30A, 和一個輸出緩衝器40A所組成。而第二輸出驅動器10B 則是由一個脈衝寬度調致器20B,一個驅動訊號產生器 30B,和一個輸出緩衝器40B所組成。第一輸出驅動器l〇A 接收來自通用序列匯流排控制器3的傳輸資料訊號TXD(例 如像是在〇〜5V之間的電壓範圍中運作的訊號),並且接下 來產生第一匯流排特有資料訊號DP,再經由第一資料線 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 --------訂---------線— ---------- 經濟部智慧財產局員工消費合作社印製 582152 A7 9 3 2 7 p i f . doc/ 0 0 8 B7 五、發明說明) 11A,從資料訊號TXD轉換成匯流排特有形式的其中一 種。第二輸出驅動器10B接收來自通用序列匯流排控制器 3的傳輸資料訊號TXD(例如像是在0〜5V之間的電壓範圍 中運作的訊號),並且接下來產生第二匯流排特有資料訊 號DM(與DP互補),再經由第二資料線11B,從資料訊號 TXD轉換成匯流排特有形式的其中一種。脈衝寬度調致器 20A和20B具有相同的結構。此外,驅動訊號產生器30A 和30B,以及輸出緩衝器40A和40B也都具有相同的結構。 脈衝寬度調致器20A具有一個用來接收傳輸資料訊號 TXD的輸入端點INla,一個用來接收控制訊號DCON[2:0] 的輸入端點IN2a,和一個輸出端點OUTla。脈衝寬度調 致器20B是由一個接收傳輸資料訊號TXD的反向器 (inverter)12,一個接收傳輸資料訊號TXD的輸入端點 INlb,一個接收控制訊號DCON[5:3]的輸入端點IN2b, 和一個輸出端點OUTlb所組成。 驅動訊號產生器3〇A具有一個連接到輸出端點〇UTla 的輸入端點IN3a,一個連接到輸出致能訊號0E的輸入端 點IN4a,和輸出端點〇UT2a和〇UT3a。驅動訊號產生器 30B具有一個連接到輸出端點〇uTlb的輸入端點IN3b, 一個連接到輸出致能訊號0E的輸入端點IN4b,和輸出端 點 0UT2b 手口 〇UT3b。 輸出緩衝器40A具有分別連接到輸出端點0ljT2a和 0UT3a的輸入端點iN4a和IN5a’和一個輸出端點〇UT4a。 輸出緩衝器40B具有分別連接到輸出端點〇uT2b和0UT3b 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) ϋ ϋ ϋ ϋ ί I I 1 ϋ I ϋ I ϋ ·ϋ ϋ ϋ ϋ ϋ ϋ 一吞,· I ϋ ϋ ϋ ϋ an I ^1#----·------------------ (請先閱讀背面之注意事項再填寫本頁) 582152 A7 9 32 7pif.doc/ 0 0 8 _ 五、發明說明(#) 的輸入端點IN4b和IN5b,和一個輸出端點〇UT4b。 (請先閱讀背面之注意事項再填寫本頁) 第3圖繪示施加到通用序列匯流排低速收發器4的傳 輸資料訊號TXD的波形,和由收發器4所產生的匯流排 特有資料訊號DP和DM的波形。 請參考第2圖和第3圖,在匯流排特有資料訊號DP 和DM互相交會之處的交互電壓VCRS,是由脈衝寬度調致 器20A和20B所控制。第一匯流排特有資料訊號DP的上 升時間TRP和下降時間TFP,是藉由輸出緩衝器40A所建 立。而第二匯流排特有資料訊號DM的上升時間TRM和下 降時間TFM,則是藉由輸出緩衝器40B所建立。用來在輸 出緩衝器中設定資料訊號的上升和下降時間的程序,將在 以下詳細說明。 第4圖和第5圖繪示脈衝寬度調致器20A的結構和 訊號。請參考第4圖,脈衝寬度調致器20A(20B具有與20A 相同的結構)是由延遲電路21,22,和23,多工器24和27, 一個或聞(OR gate)25,和一個及聞(AND gate)26所組成。 經濟部智慧財產局員工消費合作社印製 延遲電路21〜23串接在輸入端點INla和一個節點N1 之間。延遲電路21〜23的輸入端點INla和輸出端點,分 別連結到多工器24的輸入端點DO〜D3。多工器24響應經 由輸入端點IN2a所供給的控制訊號DCON[1:0],輸出一 個從輸入訊號中被選出,施加到輸入端點DO〜D3的延遲 訊號DLY。也就是說,在IN 1 a的輸入訊號和來自多工器 24的延遲訊號DLY之間的時間差TDLY,如在第5圖中 所繪示,是由輸入端點IN2a所提供的控制訊號DCON[1:0] 1 * 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公髮) 582152 A7 B7 .經濟部智慧財產局員工消費合作社印製 五、發明說明(κ) 所決定的。 或閘25對在iNia上的輸入訊號和來自多工器24的延 遲訊號DLY ’執彳了一個或邏輯運算(〇R i〇gic 0perati〇n)。 及閘26對在INla上的輸入訊號和來自多工器24的延遲 訊號 DLY ’ 執f了一^個及邏輯運算(AND logic operation)。 如在第5圖中所繪示,從或閘25所產生的一個訊號 ORY,具有一個比在INla上的輸入訊號,還晚一個TDR 時間的下降邊緣。而從及閘26所產生的一個訊號ADY, 則具有一個比在INla上的輸入訊號,還晚一個TDF時間 的上升邊緣。 接下來,多工器27響應經由輸入端點IN2a所供給的 控制訊號DCON[2](在脈衝寬度調致器20B中是 DCON[5]),將訊號ORY或ADY中的其中一訊號,轉換到 輸出端點OUTla,當成一個輸出訊號DTXP。 如上所述,脈衝寬度調致器20A和20B會調整傳輸資 料訊號(包括互補的傳輸資料訊號)的上升和下降時間,以 使得匯流排特有資料訊號的交互電壓VCRS,DP和DM, 可以在一個所期望的範圍之內被調整。 第6圖和第7圖繪示驅動訊號產生器的結構和訊號。 請參考第6圖,驅動訊號產生器30A(30B與30A相同)是 由一個與非閘(NAND gate)31,一個或非閘(NOR gate)36, 和反向器32〜39所組成。NAND閘31對經由輸入端點IN4a 所供給的輸出致能訊號〇E,經由輸入端點IN3a所供給的 訊號DTXP(在30B中是DTXM),和從輸出端點0UT3a所 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -----1----------— IIII 11111111 ^— i^w— (請先閱讀背面之注意事項再填寫本頁) 582152 Α7 Β7 五、發明說明(1G ) 送回的第二驅動訊號DNP(在30B中是DNM),執行一個 NAND邏輯運算。反向器32〜34串接在NAND閘31的一 個輸出節點和一個輸出端點〇UT2a之間。第一驅動訊號 DPP(在30B中是DPM)是一個邏輯上反向,而且被延遲從 NAND閘31所輸出的一個預定時間。 反向器35將經由輸入端點IN4a所供給的輸出致能訊 號OE的邏輯狀態反向。NOR閘36對被輸出致能訊號0E 的反向訊號,經由輸入端點IN3a所供給的訊號DTXP(在 30B中是DTXM),和從輸出端點0UT2a所送回的第一驅 動訊號UPP(在30B中是UPM),執行一個NOR邏輯運算。 反向器37〜39串接在NOR閘36的一個輸出節點和一個輸 出端點〇UT3a之間。第二驅動訊號DNP(在30B中是DNM) 是一個邏輯上反向,而且被延遲從NOR閘36所輸出的一 個預定時間。 在第7圖中,促成降低在輸出緩衝器40A中通過電流 的非重疊部分TDN1和TDN2,將在以下詳細說明。 第8圖和第9圖繪示輸出緩衝器的結構和訊號。請參 考第8圖,輸出緩衝器40A(40B與40A相同)包括第一驅 動電路41,第二驅動電路45,和輸出電路49。 第一驅動電路41是由連接在輸出端點IN4a和一個節 點N2之間的一個延遲電路42,一個連接在節點N2和一 個節點N3之間的緩衝器電路43,一個連接在節點N2和 一個節點N4之間的緩衝器電路44所組成。延遲電路42 則是由偶數個數目的反向器INV1和INV2所組成,並且 本紙張尺度適用中國國家標準(CNS)A4規格(210 χ 297公釐) (請先閱讀背面之注意事項再填寫本頁) ^^ · ! !丨訂·! .經濟部智慧財產局員工消費合作社印製 線 ----:------------------- 582152 〇 π ·η> ΐ ~F Ho Q—Q—2— A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明說明(ο ) 維持第一驅動訊號UPP(在40B中是UPM)—個預定的時 間。 緩衝器電路43是由反向器INV3和50,一個緩衝器51, 和一個電容器CA所組成。反向器INV3將在節點N2的一 個訊號的邏輯狀態反向。反向器50是由一個PM0S電晶 體MP2和一個NMOS電晶體MN2所組成,這些電晶體的 柵極共同連接到反向器INV3的輸出,並且串接在一個電 源供應電壓和一個接地電壓之間。緩衝器51是由一個 NMOS電晶體MN3和一個PMOS電晶體MP3所組成,這 些電晶體的柵極共同連接到節點N2,並且串接在電源供 應電壓和接地電壓之間。反向器50和緩衝器51的輸出端 點共同連接到節點N3。電容器CA連接到節點N3和接地 電壓之間。 緩衝器電路44是由反向器52和INV4, 一個緩衝器53, 和一個電容器CB所組成。反向器52是由一個PMOS電 晶體MP4和一個NMOS電晶體MN4所組成,這些電晶體 的柵極共同連接到節點N2,並且串接在電源供應電壓和 接地電壓之間。反向器INV4將在節點N2的一個訊號的 邏輯狀態反向。緩衝器53是由一個NMOS電晶體MN5和 一個PM0S電晶體MP5所組成,這些電晶體的柵極共同 連接到反向器INV4的輸出,並且串接在電源供應電壓和 接地電壓之間。反向器52和緩衝器53的輸出端點共同連 接到節點N4。電容器CB連接到節點N4和接地電壓之間。 弟一驅動電路4 5是由連接在輸出端點in5 a和一個節 本紙張尺度適用中國國家標準(CNS)A4規格(21G X 297公髮) (請先閱讀背面之注意事項再填寫本頁) « — — — — — I— « — — — — — — I— I — — — — — — — — — — — — — — — — — — — — — 582152 Α7 Β7 經濟部智慧財產局員工消費合作社印製 五、發明說明((¾) 點N5之間的一個延遲電路46,一個連接在節點N5和一 個節點N6之間的緩衝器電路47,一個連接在節點N5和 一個節點N7之間的緩衝器電路48所組成。延遲電路46 則是由偶數個數目的反向器INV5和INV6所組成,並且 維持第二驅動訊號DNP(在4〇B中是DNM)-個預定的時 間。 緩衝器電路47是由反向器INV7和54, 一個緩衝器55, 和一個電容器CC所組成。反向器INV7將在節點N5的一 個訊號的邏輯狀態反向。反向器54是由一個PMOS電晶 體MP6和一個NMOS電晶體MN6所組成,這些電晶體的 柵極共同連接到反向器INV7的輸出,並且串接在電源供 應電壓和接地電壓之間。緩衝器55是由一個NMOS電晶 體MN7和一個PMOS電晶體MP7所組成,這些電晶體的 柵極共同連接到節點N5,並且串接在電源供應電壓和接 地電壓之間。反向器54和緩衝器55的輸出端點共同連接 到節點N6。電容器CC連接到節點N6和接地電壓之間。 緩衝器電路48是由反向器56和INV8, 一個緩衝器57, 和一個電容器CD所組成。反向器56是由一個PMOS電 晶體MP8和一個NMOS電晶體MN8所組成,這些電晶體 的柵極共同連接到節點N5,並且串接在電源供應電壓和 接地電壓之間。反向器INV8將在節點N5的一個訊號的 邏輯狀態反向。緩衝器57是由一個NMOS電晶體MN9和 一個PMOS電晶體MP9所組成,這些電晶體的柵極共同 連接到反向器INV8的輸出,並且串接在電源供應電壓和 5^尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -------------Aw· — — — — — — — ^«1 —--I---線 (請先閱讀背面之注意事項再填寫本頁) 582152 五、發明說明(d ) 接地電壓之間。反向器56和緩衝器57的輸出端點共同連 接到節點N7。電容器CD連接到節點N7和接地電壓之間。 輸出電路49是由NMOS電晶體MNO和MN1,PMOS 電晶體MPO和MP1,和一個電容器CI所組成。NMOS和 PMOS電晶體MNO和MPO的柵極分別連接到節點N3和 N4,並且平行地連接在電源供應電壓和輸出接點〇UT4a 之間。NMOS和PMOS電晶體MN1和MP1的柵極分別連 接到節點N6和N7,並且連接在輸出接點〇UT4a和接地 電壓之間。電容器CI連接到輸出接點〇UT4a和接地電壓 之間。 當在第7圖中所繪示的驅動訊號UPP和DNP,被分別 供給到輸入端點IN4a和IN5a時,在NMOS電晶體MN0 被開啓之前,PMOS電晶體MP1會先關閉,而且在PMOS 電晶體MPO被開啓之前,NMOS電晶體MN1會先關閉。 因此,流經電源供應電壓到接地電壓的電流會被切斷,以 避免不需要的功率消耗。 請參考第8圖和第9圖,輸出緩衝器40A將驅動訊號 UPP(在40B中是UPM)延遲一個預定的時間,並且接下來 緩衝暫存被延遲的驅動訊號UPP。在這個動作期間,用來 做門控(gating)在節點N3的訊號DRVN0的上升時間TRP, 是參考電晶體MN2,MN3,MP2,MP3,和電容器CA的 電容量的操縱性能(drivability)所建立的。此外,用來做門 控在節點N4的訊號DRVP0的下降時間tfp,是參考電晶 體MN4,MN5,MP4,MP5,和電容器CB的電容量的操 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) ·--------訂_丨 線—命· 經濟部智慧財產局員工消費合作社印製 582152 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明說明(>〇 ) 縱性能所建立的◦因此,匯流排特有資料訊號DP(在40B 中是DN)的上升時間TRP和下降時間TFP,是隨電晶體 MN2〜MN9,MP2〜MP9,和電容器CA〜CD的電容量的操 縱性能而定的。 當CA的電容量與CC的電容量相等,以及CB的電容 量與CD的電容量相等時,匯流排特有資料訊號DP的上 升時間TRP就可以與下降時間TFP相符合。 如果在節點N3和N4的電壓位準會以不同速度互相變 動,有可能會對交互電壓Vers,匯流排特有資料訊號DP 的上升時間TRP和下降時間TFP,以及所有在通用序列匯 流排標準VI. 1中所定義的部分,造成不想要的結果。這 些由製造參數所引起的在節點N3和N4的不想要的電壓 位準的變動,可以藉由如在第8圖中所繪示方式所架構的 複數個反向器所避免,在這些反向器中,反向器50和51 形成一對,而反向器52和53形成另一對。 在本實施例中,電晶體ΜΡ0,MP1,ΜΝ0,和MN1被 設計成具有足夠能力,以驅動一個200〜400pF的負載電 容。在輸出端點OUT4a所呈現,大約是幾十個pF的內部 電容器CI,有助於減少匯流排特有資料訊號(DP或DN)的 負載電容量。 本發明提供一種通用序列匯流排低速輸出驅動器,該 通用序列匯流排低速輸出驅動器不會受到不同的製造參數 所影響,並且符合通用序列匯流排標準V1.1。此外,匯流 排特有資料訊號DP和DN,與其他例如像是交互電壓, 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -------------Aw----1---^---------^ —Awl (請先閱讀背面之注意事項再填寫本頁) 582152 A7 五、發明說明(叫) 上升和下降斜率等,都是符合通用序列匯流排標準VI.1。 雖然本發明已以較佳實施例揭露如上,然其並非用以 限定本發明,任何熟習此技藝者,在不脫離本發明之精神 與範圍內,當可作少許之變動與潤飾,因此本發明之保護 範圍當視後附之申請專利範圍所界定者爲準。 (請先閱讀背面之注意事項再填寫本頁) ·--------訂 i 經濟部智慧財產局員工消費合作社印製 線----I------------------ 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐)

Claims (1)

  1. 582152 經濟部智慧財產局員工消費合作社印製 A8 B8 C8 9327pif.doc/008 D8 六、申請專利範圍 1. 一種資料傳輸電路,用來將一第一資料訊號和一第 二資好訊號,分別傳遞到一第一和一第二資料線,該電路 包括: 一第一裝置,響應複數個控制訊號,藉由延遲一資料 輸入訊號的一'上升或一'下降邊緣的其中之一',產生一‘第一‘ 驅動訊號和一第二驅動訊號; 一第二裝置,響應該第一驅動訊號和該第二驅動訊號, 產生該第一資料訊號; 一第三裝置,響應該些控制訊號,藉由延遲該資料輸 入訊號的該上升或該下降邊緣的其中之一,產生一第三驅 動訊號和一第四驅動訊號;以及 一第四裝置,響應該第三驅動訊號和該第四驅動訊號, 產生該第二資料訊號; 其中該第二裝置和該第四裝置,建立該第一資料訊號 和該第二資料訊號的邊緣斜率。 2. 如申請專利範圍第1項所述之資料傳輸電路,其中 該些控制訊號包括一輸出致能訊號,一第一和一第二延遲 時間選擇訊號,和一第一和一第二脈衝寬度控制選擇訊 號,該些脈衝寬度控制選擇訊號,決定選取該資料輸入訊 號的上升或下降邊緣的其中之一。 3. 如申請專利範圍第2項所述之資料傳輸電路,其中 該第一裝置包括: 一第一脈衝寬度控制電路,響應該第一延遲時間選擇 訊號和該第一脈衝寬度控制選擇訊號,延遲該資料輸入訊 (請先閱讀背面之注意事項再填寫本頁) - 訂: 線· 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 582152 A8 B8 C8 9327pif.d〇c/〇〇8 D8 六、申請專利範圍 號的上升或下降邊緣的其中之一;以及 (請先閱讀背面之注意事項再填寫本頁) 二第一驅動訊號產生器,響應該輸出致能訊號,產生 該第一和該第二驅動訊號,當來自該第一脈衝寬度控制電 路的一輸出訊號被啓動時,該輸出致能訊號和該第二驅動 訊號都會被啓動,該第二驅動訊號,從該第一脈衝寬度控 制電路的該輸出訊號,被延遲一預定的時間。 4·如申請專利範圍第3項所述之資料傳輸電路,其中 該第一脈衝寬度控制電路包括: 一第一延遲電路,將該資料輸入訊號延遲一時間,以 與該第一延遲時間選擇訊號相一致; 一或閘,用來對該資料輸入訊號和來自該第一延遲電 路的一輸出訊號,執行一或運算(OR operation); 一及閘,用來對該資料輸入訊號和來自該第一延遲電 路的該輸出訊號,執行一及運算(AND operation);以及 一選擇器,響應該第一脈衝寬度控制選擇訊號,將來 自該或閘或該及閘的該些輸出訊號的其中一訊號,轉向到 該第一資料訊號。 經濟部智慧財產局員工消費合作社印製 5·如申請專利範圍第3項所述之資料傳輸電路,其中 該第一驅動訊號產生器包括: 一 NAND閘,用來對該輸出致能訊號,來自該第一脈 衝寬度控制電路的該輸出訊號,和該第二驅動訊號,執行 一 NAND運算; 一第一反向電路,用來輸出被來自該NAND閘的一輸 出訊號所反向和延遲的該第一驅動訊號; 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 582152 9327pif.doc/008 A8 B8 C8 D8 六、申請專利範圍 一反向器,用來將該輸出致能訊號反向; 一,NOR閘,用來對該反向器的一輸出,來自該第一脈 衝寬度控制電路的該輸出訊號,和該第一驅動訊號,執行 一 NOR運算;以及 一第二反向電路,用來輸出被來自該NOR閘的一輸出 訊號所反向和延遲的該第二驅動訊號。 6.如申請專利範圍第2項所述之資料傳輸電路,其中 該第三裝置包括·· 一第二脈衝寬度控制電路,響應該第一延遲時間選擇 訊號和該第二脈衝寬度控制選擇訊號,延遲該資料輸入訊 號的上升或下降邊緣的其中之一;以及 一第二驅動訊號產生器,響應該輸出致能訊號,產生 該第三和該第四驅動訊號,當來自該第二脈衝寬度控制電 路的一輸出訊號被啓動時,該輸出致能訊號和該第四驅動 訊號都會被啓動,該第四驅動訊號,從該第二脈衝寬度控 制電路的該輸出訊號,被延遲一預定的時間。 7·如申請專利範圍第6項所述之資料傳輸電路,其中 該第二脈衝寬度控制電路包括: 一反向器’用來將該資料輸入訊號反向; 一延遲電路,將該反向器的一輸出訊號延遲一時間, 以與該第二延遲時間選擇訊號相一致; 一或聞’用來對該資料輸入訊號和來自該延遲電路的 一輸出訊號,執行一或運算; 一及閘’用來對該資料輸入訊號和來自該延遲電路的 本紙張尺度適用中國國家標準(CNS)A4規格(21〇 X 297公爱) (請先閱讀背面之注意事項再填寫本頁) P Γ 經濟部智慧財產局員工消費合作社印製 582152 A8 B8 C8 9327pif.doc/008 D8 夂、申請專利範圍 該輸出訊號,執行一及運算;以及 一選擇器,響應該第二脈衝寬度控制選擇訊號,將來 自該或閘或該及閘的該些輸出訊號的其中一訊號,轉向到 該第二資料訊號。 8.如申請專利範圍第6項所述之資料傳輸電路,其中 該第二驅動訊號產生器包括: 一 NAND閘,用來對該輸出致能訊號,來自該第二脈 衝寬度控制電路的該輸出訊號,和該第四驅動訊號,執行 一 NAND運算; 一第一反向電路,用來輸出被來自該NAND閘的一輸 出訊號所反向和延遲的該第三驅動訊號; 一反向器,用來將該輸出致能訊號反向; 一 NOR閘,用來對該反向器的一輸出,來自該第二脈 衝寬度控制電路的該輸出訊號,和該第三驅動訊號,執行 一 NOR運算;以及 一第二反向電路,用來輸出被來自該NOR閘的一輸出 訊號所反向和延遲的該第四驅動訊號。 9·如申請專利範圍第1項所述之資料傳輸電路,其中 該第二裝置包括·· 一第一延遲電路,用來將該第一驅動訊號,延遲一預 疋時間; 一第一電路,具有複數個輸入和輸出端點,接收該第 一延遲電路的一輸出訊號; 一第二電路,具有複數個輸入和輸出端點,接收該第 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) 訂---------線· 經濟部智慧財產局員工消費合作社印製 582152 9327pif.doc/008 A8 B8 C8 D8 、 經濟部智慧財產局員工消費合作社印製 申請專利範圍 一延遲電路的一輸出訊號; 二第一電晶體,具有一第一傳導性,連接在一電源供 應器電壓和該第一資料線之間,該第一電晶體的一柵極連 接到該第一電路的該輸出端點; 一第二電晶體,具有一第二傳導性,連接在該電源供 應器電壓和該第一資料線之間,該第二電晶體的一栅極連 接到該第二電路的該輸出端點; 一第二延遲電路,用來將該第二驅動訊號,延遲一預 定時間;、 一第三電路,具有複數個輸入和輸出端點,接收該第 二延遲電路的一輸出訊號; 一第四電路,具有複數個輸入和輸出端點,接收該第 二延遲電路的一輸出訊號; 一第三電晶體,具有一第一傳導性,連接在該第一資 料線和一接地電壓之間,該第三電晶體的一柵極連接到該 第三電路的該輸出端點; 一第四電晶體,具有一第二傳導性,連接在該第一資 料線和該接地電壓之間,該第四電晶體的一柵極連接到該 第四電路的該輸出端點;以及 一電容器,連接到該第一資料線和該接地電壓之間。 10.如申請專利範圍第9項所述之資料傳輸電路,其中 該第一電路包括: 一第一反向器,用來將該第一延遲電路的該輸出訊號 反向; (請先閱讀背面之注意事項再填寫本頁) --線· 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 582152 經濟部智慧財產局員工消費合作社印製 A8 B8 C8 9327pif.doc/008 D8 六、申請專利範圍 一第二反向器,用來將該第一反向器的一輸出訊號反 向; 一緩衝器,用來延遲該第一延遲電路的該輸出訊號; 以及 一電容器,連接到該接地電壓和該第二反向器和該緩 衝器的該些輸出之間; 其中δ亥弟—^反向器和該緩衝器的該些輸出,連接到該 第一電路的該輸出端點。 11·如申請專利範圍第9項所述之資料傳輸電路,其中 該第二電路包括: 一第一反向器,用來將該第一延遲電路的該輸出訊號 反向; 一弟一反向器’用來將該第一反向器的一輸出訊號反 向; 一緩衝器,用來延遲該第一延遲電路的該輸出訊號; 以及 一電容器,連接到該接地電壓和該第二反向器和該緩 衝器的該些輸出之間; 其中該第二反向器和該緩衝器的該些輸出,連接到該 第二電路的該輸出端點。 12.如申請專利範圍第9項所述之資料傳輸電路,其中 該第三電路包括: 一第一反向器,用來將該第二延遲電路的該輸出訊號 反向; (請先閱讀背面之注意事項再填寫本頁) -# tr---------線L > H ϋ ϋ ϋ ϋ — ϋ n I I n n ϋ ϋ ϋ I ϋ I 1 ϋ I - 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 582152 A8 B8 Qg 93 2 7pif . doc/ 0 0 8 D8 六、申請專利範圍 一弟一反向器’用來將該第一反向器的一輸出訊號反 向; r 一緩衝器,用來延遲該第二延遲電路的該輸出訊號; 以及 一電谷器’連接到該接地電壓和該第二反向器和該緩 衝器的該些輸出之間; 其中該第二反向器和該緩衝器的該些輸出,連接到該 第三電路的該輸出端點。 13. 如申請專利範圍第9項所述之資料傳輸電路,其中 該第四電路包括: 一第一反向器,用來將該第二延遲電路的該輸出訊號 反向; 一第二反向器,用來將該第一反向器的一輸出訊號反 向; 一緩衝器,用來延遲該第二延遲電路的該輸出訊號; 以及 一電容器,連接到該接地電壓和該第二反向器和該緩 衝器的該些輸出之間; 其中該第二反向器和該緩衝器的該些輸出,連接到該 第四電路的該輸出端點。 14. 如申請專利範圍第1項所述之資料傳輸電路,其中 該第四裝置包括: 一第一延遲電路,用來將該第三驅動訊號,延遲一預 定時間; 本紙張尺度適用中國國家標準(CNS)A4規格(210 x 297公髮) (請先閱讀背面之注意事項再填寫本頁) ;# 經濟部智慧財產局員工消費合作社印製 I n n «^1 n n ϋ Hi ϋ ϋ ea— I n ϋ ϋ n ϋ ϋ I in ϋ I n ϋ ϋ ϋ ϋ n ϋ ϋ I 582152 A8 B8 C8 9327pif.doc/008 D8 六、申請專利範圍 一第一電路,具有複數個輸入和輸出端點,接收該第 一延遲電路的一輸出訊號; 一第二電路,具有複數個輸入和輸出端點,接收該第 一延遲電路的一輸出訊號; 一第一電晶體,具有一第一傳導性,連接在一電源供 應器電壓和該第二資料線之間,該第一電晶體的一柵極連 接到該第一電路的該輸出端點; 一第二電晶體,具有一第二傳導性,連接在該電源供 應器電壓和該第二資料線之間,該第二電晶體的一柵極連 接到該第二電路的該輸出端點; 一第二延遲電路,用來將該第四驅動訊號,延遲一預 定時間; 一第三電路,具有複數個輸入和輸出端點,接收該第 二延遲電路的一輸出訊號; 一第四電路,具有複數個輸入和輸出端點,接收該第 二延遲電路的一輸出訊號; 一第三電晶體,具有一第一傳導性,連接在該第二資 料線和一接地電壓之間,該第三電晶體的一柵極連接到該 第三電路的該輸出端點; 一第四電晶體,具有一第二傳導性,連接在該第二資 料線和該接地電壓之間,該第四電晶體的一柵極連接到該 第四電路的該輸出端點;以及 一電容器,連接到該第二資料線和該接地電壓之間。 15.如申請專利範圍第14項所述之資料傳輸電路,其 (請先閱讀背面之注意事項再填寫本頁) 訂---------線. 經濟部智慧財產局員工消費合作社印M. 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 582152 9327pif.doc/008 A8 B8 C8 D8 六、申請專利範圍 中該第一電路包括: (請先閱讀背面之注意事項再填寫本頁) 一第一反向器,用來將該第一延遲電路的該輸出訊號 反向; 一第二反向器,用來將該第一反向器的一輸出訊號反 向; 一緩衝器,用來延遲該第一延遲電路的該輸出訊號; 以及 一電容器,連接到該接地電壓和該第二反向器和該緩 衝器的該些輸出之間; 其中該第二反向器和該緩衝器的該些輸出,連接到該 第一電路的該輸出端點。 16. 如申請專利範圍第14項所述之資料傳輸電路,其 中該第二電路包括: 一第一反向器,用來將該第一延遲電路的該輸出訊號 反向; --線· 一第二反向器,用來將該第一反向器的一輸出訊號反 向; 經濟部智慧財產局員工消費合作社印製 一緩衝器,用來延遲該第一延遲電路的該輸出訊號; 以及 一電容器,連接到該接地電壓和該第二反向器和該緩 衝器的該些輸出之間; 其中該第二反向器和該緩衝器的該些輸出,連接到該 第二電路的該輸出端點。 17. 如申請專利範圍第14項所述之資料傳輸電路,其 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 582152 A8 B8 C8 9327pif.doc/008 D8 六、申請專利範圍 中該第二電路包括: 二第一反向器,用來將該第二延遲電路的該輸出訊號 反向; 一第二反向器,用來將該第一反向器的一輸出訊號反 向; 一緩衝器,用來延遲該第二延遲電路的該輸出訊號; 以及 一電容器,連接到該接地電壓和該第二反向器和該緩 衝器的該些輸出之間; 其中該第二反向器和該緩衝器的該些輸出,連接到該 第三電路的該輸出端點。 18·如申請專利範圍第14項所述之資料傳輸電路,其 中該第四電路包括: 一第一反向器,用來將該第二延遲電路的該輸出訊號 反向; 一第二反向器,用來將該第一反向器的一輸出訊號反 向; 一緩衝器,用來延遲該第二延遲電路的該輸出訊號; 以及 一^電谷器,連接到該接地電壓和該第_^*反向器和該緩 衝器的該些輸出之間; 其中該第二反向器和該緩衝器的該些輸出,連接到該 第四電路的該輸出端點。 19_如申請專利範圍第1項所述之資料傳輸電路,其中 (請先閱讀背面之注意事項再填寫本頁) 訂---------線」 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 582152 A8 B8 C8 9327pif . doc/008 D8 六、申請專利範圍 該些資料線適用在一通用序列匯流排電纜。 20·如申請專利範圍第1項所述之資料傳輸電路,更加 包括: 一第一負載電容,連接到該第一資料線和一接地電壓 之間;以及 一第二負載電容,連接到該第二資料線和該接地電壓 之間。 (請先閱讀背面之注意事項再填寫本頁) # 人一ά -I線- 經濟部智慧財產局員工消費合作社印製 35 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐)
TW091108646A 2001-06-16 2002-04-26 Data transmission circuit for universal serial bus system TW582152B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2001-0034184A KR100423898B1 (ko) 2001-06-16 2001-06-16 크로스오버 성능이 개선된 유니버셜 시리얼 버스 저속트랜시버

Publications (1)

Publication Number Publication Date
TW582152B true TW582152B (en) 2004-04-01

Family

ID=19710946

Family Applications (1)

Application Number Title Priority Date Filing Date
TW091108646A TW582152B (en) 2001-06-16 2002-04-26 Data transmission circuit for universal serial bus system

Country Status (5)

Country Link
US (1) US7005891B2 (zh)
KR (1) KR100423898B1 (zh)
DE (1) DE10223144B4 (zh)
GB (1) GB2377102B (zh)
TW (1) TW582152B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI581106B (zh) * 2015-03-06 2017-05-01 威盛電子股份有限公司 Usb晶片組
US10061735B2 (en) 2015-03-06 2018-08-28 Via Technologies, Inc. USB chipset

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100431526B1 (ko) * 2002-04-02 2004-05-13 주식회사 하이닉스반도체 크로스오버 전압 자동 조정 usb 송수신기
US7051127B2 (en) 2002-05-10 2006-05-23 Hewlett-Packard Development Company, L.P. Method and apparatus for selectively providing data pre-emphasis based upon data content history
US7274361B2 (en) * 2003-09-26 2007-09-25 Mstar Semiconductor, Inc. Display control device with multipurpose output driver
KR100587168B1 (ko) * 2004-09-23 2006-06-08 삼성전자주식회사 스택뱅크 구조를 갖는 반도체 메모리 장치 및 그것의워드라인 구동 방법
FR2879321B1 (fr) * 2004-12-09 2007-03-02 St Microelectronics Sa Circuit de pilotage de bus
US20070024338A1 (en) * 2005-07-28 2007-02-01 Altera Corporation, A Corporation Of Delaware Circuitry and methods for programmably adjusting the duty cycles of serial data signals
US8081706B2 (en) * 2005-08-24 2011-12-20 Altera Corporation Lane-to-lane skew reduction in multi-channel, high-speed, transceiver circuitry
TWI309009B (en) * 2006-03-22 2009-04-21 Quanta Comp Inc System for detecting usb device
US7538593B2 (en) * 2007-02-23 2009-05-26 Infineon Technologies Ag Circuit and method to convert a single ended signal to duplicated signals
US8385461B1 (en) * 2009-04-20 2013-02-26 Vubiq, Inc. On-off keying using vector modulation
JP5629219B2 (ja) * 2011-01-13 2014-11-19 スパンション エルエルシー 通信装置、通信システム、及び通信方法
US9964832B2 (en) 2015-05-28 2018-05-08 Futurewei Technologies, Inc. Distributed mach-zehnder modulator (MZM) driver delay compensation
TWI773968B (zh) * 2020-03-02 2022-08-11 瑞昱半導體股份有限公司 發射電路以及運作方法
KR20210149543A (ko) * 2020-06-02 2021-12-09 삼성전자주식회사 메모리 장치 및 이를 포함하는 메모리 시스템

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5424657A (en) 1993-03-19 1995-06-13 Apple Computer, Inc. Method and apparatus for implementing a common mode level shift in a bus transceiver incorporating a high speed binary data transfer mode with a ternary control transfer mode
US5724361A (en) 1996-03-12 1998-03-03 Lsi Logic Corporation High performance n:1 multiplexer with overlap control of multi-phase clocks
JPH10303715A (ja) 1997-04-24 1998-11-13 Nec Corp パルスデューティ調整装置
US5940448A (en) * 1997-09-03 1999-08-17 National Semiconductor Corporation Universal serial bus receiver having input signal skew compensation
US5912569A (en) * 1997-09-22 1999-06-15 Cypress Semiconductor Corp. Methods, circuits and devices for improving crossover performance and/or monotonicity, and applications of the same in a universal serial bus (USB) low speed output driver
KR100272671B1 (ko) * 1998-03-09 2000-11-15 윤종용 데이터 트랜시버 및 그것을 갖는 버스 인터페이스
TR200002649T2 (tr) 1998-03-16 2000-11-21 Jazio Inc. VLSI CMOS arayüz devreleri için yüksek hızlı sinyal üretimi.
US6237107B1 (en) 1998-10-07 2001-05-22 Cypress Semiconductor Corp. Dynamic slew rate control output buffer
US6172542B1 (en) 1998-11-16 2001-01-09 Cypress Semiconductor Corp. Selectable single ended-to differential output adjustment scheme
KR20010026926A (ko) * 1999-09-09 2001-04-06 윤종용 컴퓨터 시스템의 유에스비 전송기
KR20010027765A (ko) 1999-09-15 2001-04-06 윤종용 딜레이 회로를 구비하는 범용 직렬 버스 트랜시버
KR100423902B1 (ko) 2001-06-16 2004-03-22 삼성전자주식회사 크로스오버 전압을 조절할 수 있는 유니버셜 시리얼 버스저속 트랜시버

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI581106B (zh) * 2015-03-06 2017-05-01 威盛電子股份有限公司 Usb晶片組
US10061735B2 (en) 2015-03-06 2018-08-28 Via Technologies, Inc. USB chipset
TWI638267B (zh) * 2015-03-06 2018-10-11 威盛電子股份有限公司 Usb晶片組
US10606788B2 (en) 2015-03-06 2020-03-31 Via Labs, Inc. USB chipset

Also Published As

Publication number Publication date
GB2377102B (en) 2003-08-06
GB2377102A (en) 2002-12-31
DE10223144A1 (de) 2003-01-02
GB0211147D0 (en) 2002-06-26
KR100423898B1 (ko) 2004-03-22
DE10223144B4 (de) 2006-05-04
US7005891B2 (en) 2006-02-28
KR20020095872A (ko) 2002-12-28
US20020191707A1 (en) 2002-12-19

Similar Documents

Publication Publication Date Title
TW582152B (en) Data transmission circuit for universal serial bus system
TW518856B (en) Integrated data transceiver circuit for use with a serial bus and bus interface with the same
TW316959B (en) Circuit and method of low-power-consumption binary signal transmission interface
TW385441B (en) Synchronous semiconductor memory device with less power consumed in a standby mode
JP3346999B2 (ja) 入出力装置
TW563025B (en) Data transmission control device and electronic machine
TWI443497B (zh) 主機裝置、usb的接口模組與其電源管理方法
TW558866B (en) Squelch detection circuit
TWI226985B (en) Data transmission circuit for universal serial bus
JP4722907B2 (ja) ユニバーサル・シリアル・バス送信機
CN103562898A (zh) 用于便携式电子设备的接口扩展器
TW546816B (en) Input/output interface and semiconductor integrated circuit having input/output interface
TW417283B (en) Voltage level shifting circuit
JP7368076B2 (ja) リップル補償器とそれを含むデータ駆動回路及び半導体装置
JP2005183513A (ja) マクロセル、集積回路装置、及び電子機器
TW466395B (en) Signal conversion circuit having dynamically adjusted reference voltage and chipset using the same
US6853221B1 (en) Power-up detection circuit with low current draw for dual power supply circuits
TW381218B (en) I/O buffer for improving ring back effect
JP5217946B2 (ja) 半導体回路及び信号伝送システム
CN109557846B (zh) 检测识别电路、其检测识别方法及电子设备
WO1996031038A1 (fr) Technique de transmission de donnees, circuit emetteur/recepteur correspondant et unite de traitement de signaux
JP6127759B2 (ja) 伝送回路および出力回路
TW319846B (en) Interface selection circuit for high speed dynamic random access memory
US20240048132A1 (en) Dual-edge-triggered flip-flop
TW466414B (en) I/O buffer supporting multiple transmission logic bus

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees