TWI773968B - 發射電路以及運作方法 - Google Patents
發射電路以及運作方法 Download PDFInfo
- Publication number
- TWI773968B TWI773968B TW109106774A TW109106774A TWI773968B TW I773968 B TWI773968 B TW I773968B TW 109106774 A TW109106774 A TW 109106774A TW 109106774 A TW109106774 A TW 109106774A TW I773968 B TWI773968 B TW I773968B
- Authority
- TW
- Taiwan
- Prior art keywords
- signal
- circuit
- control signal
- control
- output signal
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims description 11
- 238000005516 engineering process Methods 0.000 description 9
- 230000005540 biological transmission Effects 0.000 description 8
- 238000010586 diagram Methods 0.000 description 8
- 239000003990 capacitor Substances 0.000 description 5
- 230000006870 function Effects 0.000 description 4
- 230000007423 decrease Effects 0.000 description 3
- 238000013515 script Methods 0.000 description 2
- 238000012546 transfer Methods 0.000 description 2
- 230000003321 amplification Effects 0.000 description 1
- 238000012938 design process Methods 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000003199 nucleic acid amplification method Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/02—Generators characterised by the type of circuit or by the means used for producing pulses
- H03K3/027—Generators characterised by the type of circuit or by the means used for producing pulses by the use of logic circuits, with internal or external positive feedback
- H03K3/037—Bistable circuits
- H03K3/0377—Bistables with hysteresis, e.g. Schmitt trigger
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/20—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
- H03F3/21—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
- H03F3/217—Class D power amplifiers; Switching amplifiers
- H03F3/2173—Class D power amplifiers; Switching amplifiers of the bridge type
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/20—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
- H03F3/24—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers of transmitter output stages
- H03F3/245—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers of transmitter output stages with semiconductor devices only
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45076—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
- H03F3/45179—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using MOSFET transistors as the active amplifying circuit
- H03F3/45183—Long tailed pairs
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03G—CONTROL OF AMPLIFICATION
- H03G3/00—Gain control in amplifiers or frequency changers
- H03G3/20—Automatic control
- H03G3/30—Automatic control in amplifiers having semiconductor devices
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0175—Coupling arrangements; Interface arrangements
- H03K19/0185—Coupling arrangements; Interface arrangements using field effect transistors only
- H03K19/018507—Interface arrangements
- H03K19/018521—Interface arrangements of complementary type, e.g. CMOS
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/20—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45248—Indexing scheme relating to differential amplifiers the dif amp being designed for improving the slew rate
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Electrophonic Musical Instruments (AREA)
- Transmitters (AREA)
- Selective Calling Equipment (AREA)
- Amplifiers (AREA)
- Logic Circuits (AREA)
Abstract
一種發射電路包含一迴轉率控制電路、一遲滯電路、一邏輯控制電路以及一放大電路。迴轉率控制電路用以控制一輸入訊號的一迴轉率,以產生一第一輸出訊號。遲滯電路用以依據第一輸出訊號產生一第一控制訊號。邏輯控制電路用以依據輸入訊號以及第一控制訊號產生一第二控制訊號以及一第三控制訊號。放大電路用以依據第一輸出訊號、一第二輸出訊號、第二控制訊號以及第三控制訊號產生第二輸出訊號。
Description
本案中所述實施例內容是有關於一種電路技術,特別關於一種發射電路以及運作方法。
隨著科技的發展,需要訊號/資料傳輸功能的應用越來越多。任兩電子裝置間可透過相同協定或相同技術的接口進行訊號/資料傳輸。舉例而言,一電子裝置可透過Type-C接口與另一電子裝置的Type-C接口連接,以進行訊號/資料傳輸。
本案之一些實施方式是關於一種發射電路。發射電路包含一迴轉率控制電路、一遲滯電路、一邏輯控制電路以及一放大電路。迴轉率控制電路用以控制一輸入訊號的一迴轉率,以產生一第一輸出訊號。遲滯電路用以依據第一輸出訊號產生一第一控制訊號。邏輯控制電路用以依據輸入訊號以及第一控制訊號產生一第二控制訊號以及一第
三控制訊號。放大電路用以依據第一輸出訊號、一第二輸出訊號、第二控制訊號以及第三控制訊號產生第二輸出訊號。
本案之一些實施方式是關於一種運作方法用於一發射電路。運作方法包含:藉由一迴轉率控制電路控制一輸入訊號的一迴轉率,以產生一第一輸出訊號;藉由一遲滯電路依據第一輸出訊號產生一第一控制訊號;藉由一邏輯控制電路依據輸入訊號以及第一控制訊號產生一第二控制訊號以及一第三控制訊號;以及藉由一放大電路依據第一輸出訊號、一第二輸出訊號、第二控制訊號以及第三控制訊號產生第二輸出訊號。
綜上所述,本案的發射電路具有低功耗的優點。
100:電子系統
210:迴轉率控制電路
220:遲滯電路
2201,2202:比較器
2203,2204,2205:反及閘
2206:反或閘
2207:反相器
230:邏輯控制電路
2301:及閘
2302:或閘
240:放大電路
241:增益級
242:控制級
243:輸出級
500:運作方法
D1,D2:電子裝置
Tx:發射電路
Rx:接收電路
CAB:走線
P1,P2:接腳
L1:電感
C1,C2,C3,C4:電容
DIN:輸入訊號
SRO,OUT:輸出訊號
OHYS,YP,YN:控制訊號
VH,VL:門檻值
MB,MH1-MH5,MH6A-MH6B,ML7,ML8A-ML5B,ML9-ML10,SWP,SWN:電晶體
IS:電流源電路
Ib:定電流
Vb:偏壓
GA,GB:閘極訊號
VDDH,VDDL:電源電壓
GND:地電壓
N1,N2,N3:節點
V1,V2,V3,V4:電壓值
T1,T2,T3,T4:時間區間
S510,S520,S530,S540:操作
為讓本案之上述和其他目的、特徵、優點與實施例能夠更明顯易懂,所附圖式之說明如下:
第1圖是依照本案一些實施例所繪示的一電子系統的示意圖;
第2圖是依照本案一些實施例所繪示的第1圖中的傳輸電路的示意圖;
第3圖是依照本案一些實施例所繪示的第2圖中的放大電路的示意圖;
第4圖是依照本案一些實施例所繪示的第2圖以及第3圖中的多個訊號的波形圖;以及
第5圖是依照本案一些實施例所繪示的一運作方法的流程圖。
在本文中所使用的用詞『耦接』亦可指『電性耦接』,且用詞『連接』亦可指『電性連接』。『耦接』及『連接』亦可指二個或多個元件相互配合或相互互動。
參考第1圖。第1圖是依照本案一些實施例所繪示的電子系統100的示意圖。
以第1圖示例而言,電子系統100包含電子裝置D1、電子裝置D2以及走線(cable)CAB。電子裝置D1以及電子裝置D2分別耦接走線CAB。在一些實施例中,電子裝置D1包含發射電路Tx以及電容C1。電子裝置D2包含接收電路Rx以及電容C2。走線CAB包含電感L1、電容C3以及電容C4。電子裝置D1的發射電路Tx可透過接腳(pin)P1耦接走線CAB,且電子裝置D2的接收電路Rx可透過接腳P2耦接走線CAB。如此一來,發射電路Tx與接收電路Rx可透過走線CAB進行訊號/資料傳輸。
在一些實施例中,電子系統100應用於Type-C技術。也就是說,電子裝置D1、電子裝置D2、接腳P1以及接腳P2是採用Type-C技術。
上述電子系統100的配置僅用於示例的目的,電子系統100的各種適用的配置皆在本案的範圍中。
參考第2圖。第2圖是依照本案一些實施例所繪示的第1圖中的傳輸電路Tx的示意圖。以第2圖示例而言,傳輸電路Tx包含迴轉率(slew rate)控制電路210、遲滯電路220、邏輯控制電路230以及放大電路240。迴轉率控制電路210耦接遲滯電路220以及放大電路240。邏輯控制電路230耦接遲滯電路220以及放大電路240。
在運作上,迴轉率控制電路210用以接收輸入訊號DIN。迴轉率控制電路210控制輸入訊號DIN的迴轉率,以產生輸出訊號SRO。以第2圖示例而言,輸入訊號DIN為方波。由迴轉率控制電路210輸出的輸出訊號SRO為梯形波(迴轉率變小)。也就是說,輸出訊號SRO的單位時間內的電壓變化幅度較小。遲滯電路220用以接收輸出訊號SRO且依據輸出訊號SRO產生控制訊號OHYS。邏輯控制電路230用以接收輸入訊號DIN以及控制訊號OHYS。邏輯控制電路230依據輸入訊號DIN以及控制訊號OHYS產生控制訊號YP以及控制訊號YN。放大電路240用以接收輸出訊號SRO、回授的輸出訊號OUT且受控制訊號YP以及控制訊號YN控制,以產生輸出訊號OUT。在一些實施例中,放大電路240為單增益緩衝器(unit gain buffer)。如此,放大電路240可忠實地依據輸出訊號SRO產生輸出訊號OUT,且將輸出訊號OUT傳送至第1圖的走線CAB以及接收電路Rx,以完成訊號/資料傳輸。
以第2圖示例而言,遲滯電路220包含比較器2201-2202、反及閘(NAND gate)2203-2205、反或閘(NOR gate)2206以及反相器2207。比較器2201-2202用以接收輸出訊號SRO。比較器2201將輸出訊號SRO與門檻值VH進行比較。比較器2202將輸出訊號SRO與門檻值VL進行比較。反及閘2203以及反或閘2206耦接比較器2201-2202的該些輸出端。反相器2207耦接反或閘2206的輸出端。反及閘2204耦接反相器2207的輸出端以及反及閘2205的輸出端。反及閘2205耦接反及閘2203的輸出端以及反及閘2204的輸出端。反及閘2204-2205用以輸出控制訊號OHYS。
上述遲滯電路220的配置僅用於示例的目的,遲滯電路220的各種適用的配置皆在本案的範圍中。
另外,以第2圖示例而言,邏輯控制電路230包含及閘(AND gate)2301以及或閘(OR gate)2302。及閘2301以及或閘2302用以接收輸入訊號DIN以及控制訊號OHYS,以依據輸入訊號DIN以及控制訊號OHYS分別輸出控制訊號YP以及控制訊號YN。
上述邏輯控制電路230的配置僅用於示例的目的,邏輯控制電路230的各種適用的配置皆在本案的範圍中。
參考第3圖。第3圖是依照本案一些實施例所繪示的第2圖中的放大電路240的示意圖。以第3圖示例而言,放大電路240包含增益級241、控制級242以及輸出級243。增益級241用以提供單位增益(unit gain)。控
制級242則依據控制訊號YN以及控制訊號YP控制輸出級243將輸出訊號OUT輸出。
增益級241用以接收來自迴轉率控制電路210的輸出訊號SRO以及來自輸出級243的輸出訊號OUT。以第3圖示例而言,增益級241包含電晶體MB、電晶體MH1-MH5、電晶體MH6A-MH6B、電晶體ML7、電晶體ML8A-ML8B。電晶體MB用以接收電源電壓VDDH以及偏壓Vb以產生定電流Ib。等效而言,電晶體MB運作為電流源電路IS。電晶體MH1-MH2用以接收定電流Ib且分別受輸出訊號SRO以及輸出訊號OUT控制。電晶體ML7以及電晶體ML8A-ML8B用以接收電源電壓VDDL。電晶體MH3-MH5以及電晶體MH6A-MH6B用以接收地電壓GND。電晶體MH6A以及電晶體ML8A耦接於節點N1。電晶體MH6B以及電晶體ML8B耦接於節點N2。
在一些實施例中,電源電壓VDDH高於電源電壓VDDL。舉例而言,電源電壓VDDL可為1.05-1.2伏特,而電源電壓VDDH可為兩倍或三倍的電源電壓VDDL。另外,電源電壓VDDH可為輸入輸出裝置(I/O device)的供應電壓。
上述電源電壓VDDH以及電源電壓VDDL的數值的配置僅用於示例的目的,電源電壓VDDH以及電源電壓VDDL的各種適用的數值皆在本案的範圍中。
在一些相關技術中,電流源電路IS的電源電壓與部分電晶體所接收的電源電壓相同(例如:皆為電源電壓VDDL)。在這個情況下,增益級241的頭部空間(head room)不夠大,會使得增益級241無法正常運作而無法提供正確的增益。舉例而言,若電流源電路IS的電晶體MB以及用以產生輸出訊號OUT(輸入至電晶體MH2的閘極端)的電晶體ML9皆接收電源電壓VDDL,當輸出訊號OUT為電源電壓VDDL時,電晶體MH2將無法正常運作,使得增益級241無法提供正確的增益。基於上述,在另一些相關技術中,會設置額外的強化級電路以確保增益級241可正常運作。然而,額外的強化級電路將會增加電路面積以及成本。
相較於上述相關技術,在本案的增益級241中,電流源電路IS的電晶體MB用以接收電源電壓VDDH,且電源電壓VDDH高於電源電壓VDDL。在這個情況下,增益級241的頭部空間夠大,因此不會有上述問題。據此,增益級241可在不需設置額外強化級電路的情況下,正常運作以提供正確的單位增益。
上述增益級241的配置僅用於示例的目的,增益級241的各種適用的配置皆在本案的範圍中。
控制級242用以依據控制訊號YN以及控制訊號YP,分別產生閘極訊號GA以及閘極訊號GB。以第3圖示例而言,控制級242包含電晶體SWP以及電晶體SWN。電晶體SWP用以接收電源電壓VDDL且受控制訊號YN
控制以於節點N1產生閘極訊號GA。電晶體SWN用以接收地電壓GND且受控制訊號YP控制以於節點N2產生閘極訊號GB。
輸出級243用以依據閘極訊號GA以及閘極訊號GB產生輸出訊號OUT。以第3圖示例而言,輸出級243包含電晶體ML9以及電晶體ML10。電晶體ML9以及電晶體ML10耦接於節點N3,以於節點N3產生輸出訊號OUT。具體而言,電晶體ML9用以接收電源電壓VDDL且耦接於節點N1以受閘極訊號GA控制。電晶體ML10用以接收地電壓GND且耦接於節點N2以受閘極訊號GB控制。
一併參考第2圖、第3圖以及第4圖。第4圖是依照本案一些實施例所繪示的第2圖以及第3圖中的多個訊號的波形圖。第4圖繪示輸入訊號DIN、輸出訊號SRO、控制訊號OHYS、控制訊號YP以及控制訊號YN的波形。
以第4圖示例而言,輸入訊號DIN為方波。由迴轉率控制電路210輸出的輸出訊號SRO為梯形波(迴轉率變小)。輸出訊號SRO定義有電壓值V1、電壓值V2、電壓值V3以及電壓值V4,其依序對應於0%、10%、90%以及100%。在一些實施例中,控制訊號OHYS以及控制訊號YP可預設為低邏輯位準。控制訊號YN可預設為高邏輯位準。據此,控制級242的電晶體SWN以及電晶體SWP預設為截止。
基於遲滯電路220的運作,當輸出訊號SRO自電壓值V3升至電壓值V4、維持為電壓值V4一段時間以及自電壓值V4降至電壓值V2時(即,時間區間T1以及時間區間T2),控制訊號OHYS具有高邏輯位準。當輸出訊號SRO自電壓值V2降至電壓值V1、維持為電壓值V1一段時間以及自電壓值V1升至電壓值V3時(即,時間區間T3以及時間區間T4),控制訊號OHYS具有低邏輯位準。
在時間區間T1,由於輸入訊號DIN具有高邏輯位準且控制訊號OHYS具有高邏輯位準,因此由及閘2301輸出的控制訊號YP具有高邏輯位準。在這個情況下,第3圖的電晶體SWN導通。由於電晶體SWN導通,位於節點N2的閘極訊號GB被拉至地電壓GND。據此,電晶體ML10完全截止。
在時間區間T3,由於輸入訊號DIN具有低邏輯位準且控制訊號OHYS具有低邏輯位準,因此由或閘2302輸出的控制訊號YN具有低邏輯位準。在這個情況下,第3圖的電晶體SWP導通。由於電晶體SWP導通,位於節點N1的閘極訊號GA被拉至電源電壓VDDL。據此,電晶體ML9完全截止。
在一些相關技術中,電晶體ML9以及電晶體ML10可能會在時間區間T1或在時間區間T3同時導通,使得一直流電流流經電晶體ML9以及電晶體ML10。相較於此些相關技術,本案的電晶體ML9以及電晶體ML10
是分別受不同的閘極訊號(閘極訊號GA/閘極訊號GB)控制。另外,本案的電晶體ML10在時間區間T1可完全截止且本案的電晶體ML9在時間區間T3可完全地截止。據此,可避免電晶體ML10以及電晶體ML9同時導通,以避免直流電流流經電晶體ML9以及電晶體ML10,進而降低功耗。再者,由於發射電路Tx的耗電幾乎占了整個晶片的大部分耗電,因此藉由配置本案的發射電路Tx可大幅降低整個晶片的耗電。
另外,本案的發射電路Tx是採用前授系統,因此可避免電路的輸出被鎖住(lock)的風險。另一方面,輸入至比較器2201或比較器2202的門檻值VH或門檻值VL可依系統需求設計,以確保訊號的完整性,進而符合技術標準(spec)。舉例而言,可符合Type-C的相關技術標準。
上述該些訊號的導通位準或截止位準僅用以示例的目的,該些訊號的導通位準或截止位準可對應電路中的該些元件(例如:電晶體)的形式相應設計。
參考第5圖。第5圖是依照本案一些實施例所繪示的運作方法500的流程圖。運作方法500包含操作S510、操作S520、操作S530以及操作S540。在一些實施例中,運作方法500是應用於第2圖的發射電路Tx,但本案不以此為限。為易於理解,運作方法500將搭配第1-4圖進行討論。
在操作S510中,藉由迴轉率控制電路210控制輸入訊號DIN的迴轉率,以產生輸出訊號SRO。在一些實施例中,輸入訊號DIN為方波。迴轉率控制電路210控制輸入訊號DIN的迴轉率,以產生出期望的訊號(例如:輸出訊號SRO)(梯形波)。
在操作S520中,藉由遲滯電路220依據輸出訊號SRO產生控制訊號OHYS。遲滯電路220可利用各種邏輯閘實現,本案不以第2圖所繪示的遲滯電路220為限。
在操作S530中,藉由邏輯控制電路230依據輸入訊號DIN以及控制訊號OHYS產生控制訊號YP以及控制訊號YN。同樣地,邏輯控制電路230可利用各種邏輯閘實現,本案不以第2圖所繪示的邏輯控制電路230為限。
在操作S540中,藉由放大電路240依據輸出訊號SRO、回授的輸出訊號OUT、控制訊號YP以及控制訊號YN產生輸出訊號OUT。在一些實施例中,控制訊號YP用以控制放大電路240的控制級242的電晶體SWN,且控制訊號YN用以控制放大電路240的控制級242的電晶體SWP,進而控制閘極訊號GA以及閘極訊號GB。而閘極訊號GA以及閘極訊號GB用以控制電晶體ML9以及電晶體ML10,以避免電晶體ML9以及電晶體ML10同時導通。如此,可達到降低功耗的功效。
綜上所述,本案的發射電路具有低功耗的優點。
各種功能性元件和方塊已於此公開。對於本技術領域具通常知識者而言,功能方塊可由電路(不論是專用電路,或是於一或多個處理器及編碼指令控制下操作的通用電路)實現,其一般而言包含用以相應於此處描述的功能及操作對電氣迴路的操作進行控制之電晶體或其他電路元件。如將進一步理解地,一般而言電路元件的具體結構與互連,可由編譯器(compiler),例如暫存器傳遞語言(Register Transfer Language,RTL)編譯器決定。暫存器傳遞語言編譯器對與組合語言代碼(assembly language code)相當相似的指令碼(script)進行操作,將指令碼編譯為用於佈局或製作最終電路的形式。確實地,暫存器傳遞語言以其促進電子和數位系統設計過程中的所扮演的角色和用途而聞名。
雖然本案已以實施方式揭示如上,然其並非用以限定本案,任何本領域具通常知識者,在不脫離本案之精神和範圍內,當可作各種之更動與潤飾,因此本案之保護範圍當視後附之申請專利範圍所界定者為準。
210:迴轉率控制電路
220:遲滯電路
2201,2202:比較器
2203,2204,2205:反及閘
2206:反或閘
2207:反相器
230:邏輯控制電路
2301:及閘
2302:或閘
240:放大電路
Tx:發射電路
DIN:輸入訊號
SRO,OUT:輸出訊號
OHYS,YP,YN:控制訊號
VH,VL:門檻值
Claims (10)
- 一種發射電路,包含:一迴轉率(slew rate)控制電路,用以控制一輸入訊號的一迴轉率,以產生一第一輸出訊號;一遲滯電路,用以依據該第一輸出訊號產生一第一控制訊號;一邏輯控制電路,用以接收該輸入訊號以及該第一控制訊號,且依據該輸入訊號以及該第一控制訊號產生一第二控制訊號以及一第三控制訊號;以及一放大電路,用以依據該第一輸出訊號、一第二輸出訊號、該第二控制訊號以及該第三控制訊號產生該第二輸出訊號。
- 如請求項1所述的發射電路,其中當該第一輸出訊號自一第一電壓值升至一第二電壓值時、為該第二電壓值時以及自該第二電壓值降至一第三電壓值時,該第一控制訊號具有一第一邏輯位準。
- 如請求項2所述的發射電路,其中當該第一輸出訊號自該第三電壓值降至一第四電壓值時、為該第四電壓值時以及自該第四電壓值升至該第一電壓值時,該第一控制訊號具有一第二邏輯位準。
- 如請求項1所述的發射電路,其中當該輸入 訊號以及該第一控制訊號具有一第一邏輯位準時,該第二控制訊號具有該第一邏輯位準。
- 如請求項4所述的發射電路,其中當該輸入訊號以及該第一控制訊號具有一第二邏輯位準時,該第三控制訊號具有該第二邏輯位準。
- 如請求項1所述的發射電路,其中該放大電路包含:一增益級,用以接收該第一輸出訊號以及該第二輸出訊號;一控制級,用以依據該第二控制訊號以及該第三控制訊號,分別產生一第一閘極訊號以及一第二閘極訊號;以及一輸出級,用以依據該第一閘極訊號以及該第二閘極訊號產生該第二輸出訊號。
- 如請求項6所述的發射電路,其中該控制級包含:一第一電晶體,用以接收一第一電源電壓且受該第三控制訊號控制,以產生該第一閘極訊號;以及一第二電晶體,用以接收一地電壓且受該第二控制訊號控制,以產生該第二閘極訊號,其中該輸出級包含: 一第三電晶體,用以接收該第一電源電壓且受該第一閘極訊號控制;以及一第四電晶體,用以接收該地電壓且受該第二閘極訊號控制,其中該第四電晶體耦接該第三電晶體於一節點,且該第二輸出電壓於該節點產生。
- 如請求項7所述的發射電路,其中該增益級的一電流源電路用以接收一第二電源電壓以及一偏壓電壓以運作,其中該第二電源電壓大於該第一電源電壓。
- 如請求項1所述的發射電路,其中該發射電路包含於一Type-C裝置中。
- 一種運作方法,用於一發射電路,該運作方法包含:藉由一迴轉率控制電路控制一輸入訊號的一迴轉率,以產生一第一輸出訊號;藉由一遲滯電路依據該第一輸出訊號產生一第一控制訊號;藉由一邏輯控制電路接收該輸入訊號以及該第一控制訊號,且依據該輸入訊號以及該第一控制訊號產生一第二控制訊號以及一第三控制訊號;以及藉由一放大電路依據該第一輸出訊號、一第二輸出訊 號、該第二控制訊號以及該第三控制訊號產生該第二輸出訊號。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW109106774A TWI773968B (zh) | 2020-03-02 | 2020-03-02 | 發射電路以及運作方法 |
US16/931,645 US10855260B1 (en) | 2020-03-02 | 2020-07-17 | Transmitter circuit and operation method |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW109106774A TWI773968B (zh) | 2020-03-02 | 2020-03-02 | 發射電路以及運作方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW202135466A TW202135466A (zh) | 2021-09-16 |
TWI773968B true TWI773968B (zh) | 2022-08-11 |
Family
ID=73554723
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW109106774A TWI773968B (zh) | 2020-03-02 | 2020-03-02 | 發射電路以及運作方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US10855260B1 (zh) |
TW (1) | TWI773968B (zh) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6570414B1 (en) * | 2001-09-27 | 2003-05-27 | Applied Micro Circuits Corporation | Methods and apparatus for reducing the crowbar current in a driver circuit |
US7449913B1 (en) * | 2007-06-20 | 2008-11-11 | Smartech Worldwide Limited | Pre-driver having slew-rate and crowbar-current controls for a CMOS output buffer |
US8410827B2 (en) * | 2010-05-31 | 2013-04-02 | Rohm Co., Ltd. | Transmitter, interface device, and car mounted communication system |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100272671B1 (ko) * | 1998-03-09 | 2000-11-15 | 윤종용 | 데이터 트랜시버 및 그것을 갖는 버스 인터페이스 |
KR100423898B1 (ko) * | 2001-06-16 | 2004-03-22 | 삼성전자주식회사 | 크로스오버 성능이 개선된 유니버셜 시리얼 버스 저속트랜시버 |
US7352815B2 (en) * | 2003-06-23 | 2008-04-01 | International Business Machines Corporation | Data transceiver and method for equalizing the data eye of a differential input data signal |
TWI296753B (en) * | 2004-10-26 | 2008-05-11 | Via Tech Inc | Usb control circuit for saving power and the method thereof |
US7522659B2 (en) * | 2005-09-19 | 2009-04-21 | Synopsys, Inc. | Universal serial bus (USB) 2.0 legacy full speed and low speed (FS/LS) mode driver |
-
2020
- 2020-03-02 TW TW109106774A patent/TWI773968B/zh active
- 2020-07-17 US US16/931,645 patent/US10855260B1/en active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6570414B1 (en) * | 2001-09-27 | 2003-05-27 | Applied Micro Circuits Corporation | Methods and apparatus for reducing the crowbar current in a driver circuit |
US7449913B1 (en) * | 2007-06-20 | 2008-11-11 | Smartech Worldwide Limited | Pre-driver having slew-rate and crowbar-current controls for a CMOS output buffer |
US8410827B2 (en) * | 2010-05-31 | 2013-04-02 | Rohm Co., Ltd. | Transmitter, interface device, and car mounted communication system |
Also Published As
Publication number | Publication date |
---|---|
TW202135466A (zh) | 2021-09-16 |
US10855260B1 (en) | 2020-12-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI491180B (zh) | 具高輸出電壓的低電壓傳輸裝置 | |
US6791391B2 (en) | Level shifting circuit | |
US11295789B2 (en) | Latching sense amplifier | |
KR101699033B1 (ko) | 출력 드라이버 | |
US10367505B2 (en) | Low power general purpose input/output level shifting driver | |
CN110098830B (zh) | 一种晶体管的衬底切换电路和电平转换电路 | |
CN111817694A (zh) | 电源开关电路 | |
US20220052673A1 (en) | High-speed regenerative comparator circuit | |
TWI773968B (zh) | 發射電路以及運作方法 | |
TW201431290A (zh) | 輸出緩衝器 | |
WO2019033340A1 (zh) | 一种可输出正负电压的电平转换器 | |
US9705315B2 (en) | Protection circuit for preventing an over-current from an output stage | |
CN113381774B (zh) | 发射电路及其工作方法 | |
US6563342B1 (en) | CMOS ECL output buffer | |
CN210168022U (zh) | 多输入的开漏输出电路 | |
US20160241233A1 (en) | Driver circuit for single wire protocol slave unit | |
EP3859972A3 (en) | Multivoltage high voltage io in low voltage technology | |
KR20110011988A (ko) | 레벨 시프터 및 이를 이용한 표시 장치 | |
US11063580B2 (en) | Input buffer with wide range of I/O voltage level | |
CN101123431B (zh) | 电流型逻辑-cmos转换器 | |
TWI634407B (zh) | 上電控制電路及控制電路 | |
TWM627595U (zh) | 降低功耗之電位轉換電路 | |
TWM626307U (zh) | 減少競爭之電位轉換電路 | |
TWM628475U (zh) | 低功耗高性能電位轉換電路 | |
TWM531694U (zh) | 電壓位準轉換器 |