TW571514B - Level shifter - Google Patents

Level shifter Download PDF

Info

Publication number
TW571514B
TW571514B TW091124129A TW91124129A TW571514B TW 571514 B TW571514 B TW 571514B TW 091124129 A TW091124129 A TW 091124129A TW 91124129 A TW91124129 A TW 91124129A TW 571514 B TW571514 B TW 571514B
Authority
TW
Taiwan
Prior art keywords
voltage
switch
signal
level
conversion circuit
Prior art date
Application number
TW091124129A
Other languages
English (en)
Inventor
Hiroyoshi Tsuboi
Yoshiaki Okuyama
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Application granted granted Critical
Publication of TW571514B publication Critical patent/TW571514B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/08Word line control circuits, e.g. drivers, boosters, pull-up circuits, pull-down circuits, precharging circuits, for word lines
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/003Modifications for increasing the reliability for protection
    • H03K19/00369Modifications for compensating variations of temperature, supply voltage or other physical parameters
    • H03K19/00384Modifications for compensating variations of temperature, supply voltage or other physical parameters in field effect transistor circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/01Modifications for accelerating switching
    • H03K19/017Modifications for accelerating switching in field-effect transistor circuits
    • H03K19/01728Modifications for accelerating switching in field-effect transistor circuits in synchronous circuits, i.e. by using clock signals
    • H03K19/01742Modifications for accelerating switching in field-effect transistor circuits in synchronous circuits, i.e. by using clock signals by means of a pull-up or down element
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0175Coupling arrangements; Interface arrangements
    • H03K19/0185Coupling arrangements; Interface arrangements using field effect transistors only
    • H03K19/018507Interface arrangements
    • H03K19/01855Interface arrangements synchronous, i.e. using clock signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Dram (AREA)
  • Logic Circuits (AREA)

Description

571514 五、發明說明 本發明係有關於在-半導體積體電路内被形成之位準 移變器,用於變換具有電壓之輸入信號成為具有來自該輸 入信號之電壓的不同電壓之輸出信號。 一在如DRAM之類的半導體記憶體中,用於選擇記憶體 胞兀之句組線路被連接至該等記憶體胞S之轉移電晶體。 -般而言,該等句組線路之高位準電壓(升議設定為高 於電源電壓之值而增加可被寫入該等記憶體胞元之資料量 且改良該等記憶體胞元之資料保存特徵。 在這種dram中,用於選擇各別預設句組線路之每一 句組解碼H具有:-位址解碼器用於將dram外部被供應 之位址信號解碼;以及一位準移變器用於將自位址解碼哭 被輸出之解碼後信號的電壓變換為一升壓。然後,如該位 準移變器所變換的升壓被使用作為相關句組線路之高位準 電壓。 例 第1圖在一句組解碼器内被形成之位準移變器的 、/亥位準移變器具有:一開關10由- nMOS電晶體組 -二接收解碼後仏滅DEC J ; 一電壓變換電路! 2接收經 2開關1G被供應之解碼後信號DEC丨;以及_ cM〇s反相 已被電壓變換電路η變換之該解碼後 信號DEC1作為句組線路信號MWL。 、開關1 〇之閘極被一控制信號CN丁控制。控制信號CNT 、生以便被數個句組解碼器共用。控制信號由上位 戒之解碼後^说被產生並作用成一區塊選擇信號用於 4 571514 五、發明說明(2) 選擇該等數個句組解碼器。控制信號CNT之高位準被設定 為該電源電壓,而控制信號CNT之低位準被設定為其接地 電壓。被輸入開關10之解碼後信號DEC1為被句組解碼器 輸出之低位址信號的解碼後信號。 電壓變換電路12被CMOS反相器12a與12b組配, 而以其輸入與輸出被連接在一起。電壓變換電路之pMOS 電晶體具有其源極被連接至升壓線路VPP。電壓變換電路 12之nMOS電晶體具有其源極被連接至負電壓線路 VNML。 CMOS反相器14之pMOS電晶體具有其源極被連接至 升壓線路VPPcCMOS反相器14之nMOS電晶體在其源極 接收一解碼後信號DEC2,其展現與解碼後信號DEC1相 同的邏輯並於其相同時間變化。CMOS反相器14輸出與解 碼後信號DEC1相同的邏輯之句組線路信號MWL至相關 的句組線路。 在上述的位準移變器中,當解碼後信號DEC1展現低 位準(-0.5V)時,CMOS反相器12a之pMOS電晶體被接通 且CMOS反相器14之nMOS電晶體被接通。在此片刻, CMOS反相器14之nMOS電晶體在其源極接收解碼後信號 DEC2之低位準(-0.5V)。因之,CMOS反相器14輸出低位 準(-0.5V)之句組線路信號MWL至該句組線路。 相反地,當解碼後信號DEC1展現高位準(電源電壓) 時,CMOS反相器12a之nMOS電晶體被接通且CMOS反 相器14之pMOS電晶體被接通。在此片刻,CMOS反相器 571514 五、發明說明 14之pMOS電晶體在其源極接收輸入信號。因之,cM〇s 反相器14輸出一句組線路信號mwL至該句組線路,其電 壓(VPP)比解碼後信號DEC 1之高位準電壓高。 其應注意到’負電壓VNML正被施用至CMOS反相器 12a之nMOS電晶體的閘極,且CM〇s反相器14之源極對 閘極電壓因而被提高。因之,CM〇s反相器14之 電晶體的接通電阻被降低,且被供應至句組線路之電流因 而被提高。 如DRAM之類的半導體積體電路有被設計成使用較 少電源電壓而降低耗電之逐年增加的趨勢。在第丨圖顯示 之位準移變器中,用於傳輸解碼後信號DEC1至電壓變換 電路12的低位準電壓1G係由副s電晶體被組配。開關 10在其間極接受高位準之控制信號CNT(電源電壓)時被接 通,以傳輸解碼後信號DEC1之電壓至電壓變換電路。 在此刻’電壓變換電路12於其輸人接收具有藉由自電源電 壓減去_s電晶體之門播電壓所獲得值的高位準電壓。 、當電源電壓為低的且DEC1之高位準電塵為低的時, 被供應至CMOS反相器12a之高位準電壓亦為低的。當被 供應至CMOS反相器、12a之高位準電壓比c_反才田目哭 m之電晶體的門檻電壓低時,此_s電晶體^ ^被接通。後果為該位準移變器無法輸出正常的句組線路 4吕號’形成DRAM故障之結果。 „…本Γ明之—目標為要提供—種可靠地操作之位準移變 裔’就异電源電壓為低的時亦然。 6 依據本毛明之位準移變器的一層面,一第一開關依照 CNT柄作並接收_輸人信號。—電壓變換電路 、、有甩£且I由,亥第一開關被傳輸之該輸入信號變換為 具有不同電壓之輸出信號,並輸出該信號。—第二開關連 H出即點至被具有該電壓變換電路應依照該輸入信號 :出之電壓的一電壓線路。所以,就算該輸入信號之電壓 6在.亥私壓㈣電路會正常操作之範圍内,該電壓變換電 路本貝上應輸出之電壓經由該第二開關被供應至該輸出節 點二因而,輸入信號之電壓可不致失敗地被變換。結果為 就异電源電壓為低的,該位準移變器仍可靠地操作。此外, 、、内有此類位準移變器之半導體積體電路可被防止故障。 依據本發明之位準移變器的另一層面,該等第一開 關電壓麦換電路與第二開關包括至少一 pMOS電晶體與 nMOS電晶體。pM〇s電晶體之門檻電壓彼此相等,且 (或)nMOS電晶體之門檻電壓彼此相等。在某些慣常情形 中/、有不同門彳監電壓之電晶體被形成而提高電壓變換電 路之操作容限’使得電壓變換電路不致失敗地操作,就算 電源電壓為低的時亦然。在這類情形中,離子量必須依照 為等電晶體之不同門檻電壓被改變,此增加光罩之數目。 二而本發明貫現輸入信號之輸入信號的確實變換而不致 改變該等電晶體之門檻電壓,促進位準移變器之配置設計 (光罩設計)。 依據本發明之位準移變器的另一層面,該電壓變換電 路具有一對CMOS反相器以其輸入與輸出彼此被連結。該 571514 五、發明說明( 弟二開關具有~ nMOS 雷曰雕 .. 劇S⑨曰曰體。在接收該輸入信號的 CMOS 反相器之一的 nM〇s 電 ^ ^ ^ 弘日日體應接通時該電壓接通以 —-低位準電壓至輸出節點。當電源電壓為低的時,輸 入㈣之南位準電壓因之為低的。在輸入信號之高位準電 f接收輸人信號之CMQS反相器的錢電晶體門裡 ,該nM〇s電晶體無法接通。後果為,電壓變換電 =法輸出低位準電壓至輸出節點。然而依據本發明,就 异在此情形,該第二„之接通可設定輸出節點為具有該 =準電壓。此即,該位準移變器之操作電壓的容限可被 依據本發明之位準移變器的另一層面,該電壓變換電 料有-對CMOS反相器以其輸入與輸出彼此被連結。該 弟開關具有—p聰電晶體。在接收該輸入信號的 反相器之—的P聰電晶體應接通時,該㈣接通 ㈣m準電Μ至輸出節點。因而其能藉由不僅使用 變換電路亦使用第二開關來產生該輸出節點之高位準 電,而可靠地使輸出節點轉變為高位準。此即,該位準移 變為之操作電壓的容限可被改善。 本發明之性質、原理與效用將由下列詳細描述配合附 圖被讀取而變得更明白的,其中類似的元件以相同元件編 號代表,其中: f 1圖顯示慣用之位準移變器的電路圖。 斤^圖為a路圖’顯示依據本發明之位準移變器的 第一實施例。 五、發明說明(6) f 3圖為-時間圖,顯示第2圖之位準移變器的操作。 第4圖為一電路圖,顯示一 DRAM之輪廓,本發明之 位準移變器已被應用於此。 ^第5圖為一電路圖,顯示依據本發明之位準移變器的 弟—貫施例。 第6圖為一時間圖,顯示第5圖之位準移變器的操作。 本發明之實施例將在下面參照這些圖被描述。 第2圖顯示依據本發明之一第一實施例。詳細的描述 針對前面習知技藝相同電路所對應之電路被省略。一位準 移變器18被設於一 DRAM之每一句組解碼器中。該dram 使用CMOS處理被設於一矽基體上。每一句組解碼器除了 位準移變器18外具有一解碼器用於將由DRAM外部被供 應之位址信號解碼。該句組解碼器使用位準移變器18將該 解碼器所產生之解碼後信號的電壓位準變換,並供應變換 後之電壓至相關的句組解碼器。 位準移變器18具有:一第一開關2〇由一 nM〇s電晶 體被組配並接收該解碼後信號DEC1(輸入信號);一電壓變 換電路22經由一節點ND1接收經由該第一開關2〇被供應 之解碼後信號DEC1 ; — CMOS反相器24輸出其電壓位準 已被電壓變換電路22變換之解碼後信號DEC1作為一句組 線路k號MWL ;以及一第二開關26。 该等第一開關20、電壓變換電路22與CMOS反相器 24分別具有第1圖顯示之開關1〇、電壓變換電路12與 CMOS反相14相同的構造。此即,電壓變換電路22具 9 571514 五、發明說明(7) 有一對CMOS反相器,其具有輸入與輸出彼此被連接並接 收低位準電壓。 在本實施例中,電壓變換電路22與nMOS電晶體24 之pMOS電晶體具有彼此相同的門檻電壓值,第一開關 20、電壓變換電路22、CMOS反相器24與第二開關26之 nMOS電晶體具有彼此相同的門檻電壓值。因此理由,為 離子植入以設定該等門播電壓值被使用之光罩數目可被最 小化,且位準移變器18之配置設計(光罩設計)可被簡化。 一内部電源電壓VII藉由使用一内部電壓產生器(未書 出)以降低由DRAM外部被供應之外部電源電壓(2V)。該 解碼後信號DEC1與控制信號CNT之高位準電壓被設定為 内部電源電壓VII(1.2V)。該解碼後信號DEC1之低位準電 壓被設定為負電壓(-〇·5ν),而控制信號CN丁之低位準電壓 被設定為接地電壓(〇V)。 控制信號CNT被產生以讓數個句組解碼器共用。控制 信號CNT係由上位址信號之解碼後信號被產生並作用成 一區塊選擇信號用於選擇該等數個句組解碼ϋ。被輸人第 開關20之解碼後信號DEC1為由句組解碼器被輸出之下 位址信號的解碼後信號。控制信號CNT被句組解碼器内之 位址解碼器所產生。 阳 電壓變換電路22之每- pM0S電晶體具有其源極被 連接至各別的升壓線路(3V),而電壓變換電路電源電壓之 每- nMOS電晶體具有其源極被連接至各別的負電壓線路 VNWL(-〇.5L)。 571514 五、發明說明(8) CMOS反相器24之nMOS電晶體在其源極接收一解碼 後信號DEC2,其展現與解碼後信號DEC1之相同邏輯並 於其相同的時間變化。CMOS反相器24如稍後將被描述地 輸出與解碼後信號DEC1相同邏輯位準之句組線路信號 MWL至句組線路。 第二開關26係由一 nMOS電晶體26a被組配。nMOS 電晶體26a之排極被連接至電壓變換電路電源電壓之一輸 出節點ND2,而其源極被連接至一負電壓線路VNWL。 nMOS電晶體26a在其閘極接收該解碼後信號DEC2。當 CMOS反相器22a之nMOS電晶體應被接通時,nMOS電 晶體26a如稍後將被描述地被接通以供應一低位準(VNWL) 至節點ND2。此即,供應解碼後信號DEC2至第二開關26 之信號線路作用成一電壓線路用於供應與應被電壓變換電 路22輸出之低位準電壓VNWL相同的電壓。 第3圖顯示第2圖之位準移變器18的操作。在此例 中,與預設記憶體胞元相關之句組解碼器已被起動,且控 制每一句組解碼器中每一第一開關20的控制信號CNT被 保持為高位準(VII)(第3(a)圖)。 在句組解碼器開始解碼作業前,解碼後信號DEC1與 DEC2二者均展現高位準(VII)(第3(b)與(c)圖)。此刻,節 點ND1展現高位準(第3(d)圖),而節點ND2展現低位準 (VNWL)(第3(e)圖)。在習知技藝的位準移變器案例中,節 點ND1之高位準電壓必須為以第一開關20之nMOS電晶 體的門檻電壓(VTH)低於解碼後信號DEC1之高位準電壓 11 571514 五、發明說明(9) VII(即VII-VTH)。因此,當内部電源電壓VII為低的時, 電壓變換電路22之CMOS反相器22a的nM〇S電晶體有 可能未充分地被接通。然而依據本發明,由於節點ND2之 低位準不僅用CMOS反相器22a之nMOS電晶體的接通, 亦用弟^一開關26之nMOS電晶體26a的接通被設定,節點 ND1之高位準可為該升壓VPP而不致有失敗地接通CMOS 反相器22a之nMOS電晶體。因之,解碼後信號DEC1之 高位準電壓VII以不致有失敗地被變換為升壓VPP。 此後,一位址信號由DRAM外部被供應,且與將被選 擇之句組線路相關的解碼後信號DEC1由高位準(VII)改變 為低位準(VNML)(第3(f)圖)。解碼後信號DEC2以與解碼 後信號DEC1同步地由高位準(VII)改變為低位準 (VNML)(第3(g)圖)。節點ND1依照解碼後信號DEC1中之 變化改變為低位準(第3(h)圖)。 電壓變換電路22中CMOS反相器22a之pMOS電晶 體被節點ND1之低位準接通,且節點ND2變為高位準 (VPP)(第3⑴圖)。CMOS反相器24之nMOS電晶體被節點 ND2之高位準接通並輸出句組線路信號MWL之低位準(負 電壓)(第3(j)圖)。另一方面,第二開關依據解碼後信號 DEC2之變化被接通。句組線路信號MWL之低位準被一控 制電路(未畫出)反相,使得高位準電壓(VPP)被供應至句組 線路。此即,與位址信號相關之句組線路被選擇來執行記 憶體操作。 接著,句組解碼器中之位址解碼器完成其操作,且解 12 571514 五、發明說明(ίο) 碼後信號DEC1與DEC2變為高位準(VII)(第3(h)與(1) 圖)。節點ND1依照解碼後信號DEC1之變化變為高位準 (VPP)(第3(m)圖)。電壓變換電路22中之CMOS反相器22a 的nMOS電晶體被節點ND1之高位準再被接通以使節點 ND2變為低位準(VNWL)(第3(n)圖)。句組線路信號MWL 在回應於節點ND2變為低位準下變為高位準(VPP)(第3(〇) 圖)。 第二開關26之CMOS反相器26a依照解碼後信號 DEC2之變化亦再次接通以使節點ND2變為低位準。解碼 後信號DEC2之高位準比節點ND1之高位準電壓(VII-VTH) 高。因此,第二開關26之nMOS電晶體26 a的接通電阻 變得比CMOS反相器24之nMOS電晶體的接通電阻低。 因之節點ND2之電壓位準在回應於解碼後信號DEC2之變 化為高位準下迅速地變為低位準。換言之,句組線路信號 MWL變為高位準的時機(句組線路之重置時機)比習知技 藝者早。結果為,DRAM記憶體操作後之預先充電作業可 比習知技藝早地被進行,且其存取時間因而可被縮短。此 處所指的預先充電作業係為設定資料在記憶體胞元輸入與 輸出所經由之位元線路的預設電壓的作業。 用於選擇句組線路之升壓VPP的使用可增加被寫入記 憶體胞元的資料量,並可如習知技藝般地改進記憶體胞元 的保存特性。 第4圖顯示本發明之位準移變器已被應用之DRAM的 輪廓。該DRAM具有一位址緩衝器28接收一位址信號 13 571514 五、發明說明(11 ) ADD ; —預解碼器30將位址信號ADD預先解碼;一高電 壓泵32產生升壓VPP ; 一負電壓產生器產生負電壓 VNML ;以及一記憶體心36。 ' 記憶體心36具有一句組解碼器陣列38與一對記憶體 胞兀陣列40。句組解碼器列38具有數個句組解碼器42, 其由預解碼器30接收一預解碼後信號並產生一解碼後信 號,並具有與圮憶體胞元陣列4〇相關之第2圖的位準移變 杰18。每一位準移變器18變換來自相關句組解碼器42之 · 解碼後信號的高位準電壓(内部電源電壓νπ)為升壓 VPP,並輸出此升壓VPP作為句組線路信號mwl。 記憶體心36依照上位址信號啟動該等記憶體胞元陣 列40之一。此刻,記憶體胞元陣列4〇相關之未被啟動的 每一位準移變器18具有其第2圖之第一開關2〇被關掉, 因此未實施電壓變換作業。 記憶體胞元陣列40相關之已被啟動的每一位準移變 器]8具有其第2圖之第一開關被接通,且因而實施解碼: _ 信號之電壓變換,並輸出電壓已變換之解碼後信號作為句 組線路信號MWL。 ^ a 在上述的本實施例中,當電壓變換電路22應輪出低位 . 準電墨(VNML)至節,點腦時,節點ND2經由第二開關· % — 被連接至負電壓線路(VBML)。因此,就算内部電源電_ . 低的且解碼後信號DEC1之高位準電屡因而為低的,節點 圆可不致失敗地展現負電壓vnml,使位準移變器即a 以不致失敗地操作。 扣 14 五、發明說明(12) 位準移變器18中之PM0S電晶體的門檻電壓被設定 為彼此相同的值,且其中之nM〇s電晶體者亦被設定為彼 此相同的值。在此情形中,輸入信號之電壓亦可不致失敗 地被變換,原因在於第二開關26之功能。結果為不需使用 任何光罩以便調整該等門檻電壓,且其配置設計(光罩設計) 可被簡化。 第5圖顯示依據本發明之位準移變器的第二實施例。 在第二實施例中,對應於第一實施例相同元件之元件用相 同的元件編號表示,且其詳細描述被省略。位準移變器44 如第一實施例般地被設於DRAM之每一句組解碼器内。每 一句組解碼器除了位準移變器44外具有一位址解碼器用 於將DRAM夕卜部被供應之位址信號解碼。該句組解碼器使 用位準移變器44變換位址解碼器所產生之解碼後信號的 電壓位準並產生變換後之電壓至相關的句組線路。 位準移變器44具有一第一開關46由一 pM〇s電晶體 被組配並接收解碼後信號DEC1(輸入信號);一電壓變換電 路22經由節點ND1接收經由第一開關牝被供應之解碼後 信號DEC1; — CM0S反相器48輸出其電壓位準已被電壓 變換電路22變換之解碼後信號DEC1作為一句組線路信號 MWL ;以及一第二開關5〇由pM〇s電晶體5如被組配。 在本實施例中,電壓變換電路22之nM〇s電晶體與 CMOS反相為48具有彼此相同的門禮電壓值,第一開關 46、電壓變換電路22、CM〇s反相器48與第二開關5〇^ pMOS電晶體具有彼此相同的門檻電壓值。因此理由, 五、發明說明(l3) 離子植入以設定該等門檻電壓值被使用之光罩數目可被最 小化,且位準移變器44之配置設計(光罩設計)可被簡化。 在本實施例中,解碼後信號DEC1與DEC2二者之高 位準電壓均被設定為升壓VPP(3V),而控制信號CNT之高 位準電壓被設定為内部電源電壓VII(1.2V)。解碼後信號 DEC1與DEC2及控制信號CNT之低位準電壓被設定為接 地電壓VSS(OV)。 控制信號CNT被產生以讓數個句組解碼器共用。控制 信號CNT係由上位址信號之解碼後信號被產生並作用成 一區塊選擇信號用於選擇該等數個句組解碼器。被輸入第 一開關46之解碼後信號DEC1為由句組解碼器被輸出之下 位址信號的解碼後信號。控制信號CNT被句組解碼器内之 位址解碼器所產生。 CMOS反相器48之pMOS電晶體在其源極接收解碼後 信號DEC2。解碼後信號DEC2展現與解碼後信號DECi 相同之邏輯並在其相同時間改變。CMOS反相器48如將稍 後被描述地輸出與解碼後信號DEC 1相同邏輯位準之一句 組線路信號MWL(輸出信號)至該句組線路。 第二開關50之pMOS電晶體50a具有其排極被連接至 電壓變換電路22之輸出節點ND2且具有其源極被連接至 升壓線路VPP(3V)。pMOS電晶體50a在其閘極接收解碼 後h號DEC2。當CMOS反相器22a之pMOS電晶體應被 接通時,pMOS電晶體50a如稍後將被描述地被接通以供 應升壓VPP至節點ND2。此即,供應解碼後信號DEC2至 16 571514 五、發明說明(l4) 第二開關50之信號線路作用成一電壓線路用於供應與應 被電壓變換電路22輸出之升壓VPP相同的電壓。 第6圖顯示第5圖之位準移變器44的操作。詳細的描 述針對於第一實施例(第3圖)中對應的相同操作之操作被 省略。此例中,與預設記憶體胞元相關之句組解碼器已被 起動,且控制每一句組解碼器中每一第一開關46的控制信 號CNT被保持為低位準(VSS)(第6(a)圖)。 在句組解碼器開始解碼作業前,解碼後信號DEC 1與 DEC2二者均展現高位準(VPP)且節點ND1展現高位準,而 節點ND2展現低位準(VNWL)。 此後,一位址信號由DRAM外部被供應,且與將被選 擇之句組線路相關的解碼後信號DEC1由高位準(VPP)改 變為低位準(VSS)。解碼後信號DEC2亦由高位準(VPP)改 變為低位準(VSS)(第6(b)圖)。電壓變換電路22中CMOS 反相器22a之pMOS電晶體被節點ND1之低位準接通。同 時,第二開關50之pMOS電晶體50a被解碼後信號DEC2 之低位準接通。此即,在本發明中,由於節點ND2之高位 準不僅被CMOS反相器22a之pMOS電晶體的接通亦被第 二開關50之pMOS電晶體50a的接通所設定,節點ND2 之高位準以高速且不致失敗地變成升壓VPP(第6(c)圖)。 接著,CMOS反相器48之nMOS電晶體被節點ND2 之高位準接通以輸出句組線路信號MWL之低位準(負電 壓)(第6(d)圖)。句組線路信號MWL之低位準被一控制電 路(未晝出)反相,使得高位準電壓(VPP)被供應至句組線 17 571514 五、發明說明(is) 路。此即,與位址信號相關之句組線路被選擇來執行記憶 體操作。 接著,句組解碼器中之位址解碼器完成其操作,且解 碼後信號DEC1與DEC2變為高位準(VPP)。節點ND1與 ND2分別變為高位準(VPP)與低位準(VNWL)(第6(e)圖)。 在回應於節點ND2中變為低位準下,句組線路信號MWL 變為高位準(VPP)(第6(f)圖)。 本實施例可與該第一實施例提供相同的效果。 前面的實施例被描述成本發明被應用於DRAM之句 組解碼器的例子。然而,本發明不受限於這類例子,而是 例如可被應用於如SRAM之類的其他半導體記憶體。 本發明不受限於上面的實施例且各種修改可不偏離本 發明之精神與領域地被做成。任何改良可在其部分或全部 成份元件中被完成。 元件標號對照表 元件編號 譯 名 元件編號 譯 名 10 開關 22a 電壓變換電路 12 電壓變換電路 22b 電壓變換電路 12a CMOS反相器 24 CMOS反相器 12b CMOS反相器 26 第二開關 14 CMOS反相器 26a nMOS電晶體 18 位準移變器 28 位址緩衝器 20 第一開關 30 預解碼器 22 電壓變換電路 32 高電壓泵 18 571514 五、發明說明(l6) 元件標 元件編號 譯 名 34 負電壓產生器 36 記憶體心 38 句組解碼器列 40 記憶體胞元陣列 42 句組解碼器 44 位準移變器 46 第一開關 48 CMOS反相器 50 第二開關 50a pMOS電晶體 號對照表 元件編號 譯 名 19

Claims (1)

  1. 六、申請專利範圍 I · 一種位準移變器,包含: 收一輸入 一第一開關依照一控制信M c Ν τ操作並接 信號; 一電Μ變換電路將具有 輸之該輸入信號變換為具有 出該信號;以及 電壓且經由該第一開關被傳 不同電壓之輸出信號,並輸 -第二開關連接其輸出節點至被具有該電壓變換電 路應依照該輸入信號輸出之電壓的一電壓線路。 2·如申請專利範圍第1項所述之位準移變器,其中·· 該第-開關、該電壓變換電路、與該第二開關每一 均包括至少—pMOS電晶體與nM〇s電晶體;以及 4等pMOS⑨晶體之門播電壓彼此相等且(或)該等 nMOS電晶體之門檻電壓彼此相等。 3·如申請專利範圍第丨項所述之位準移變器,其中: 該電壓變換電路具有—對CMOS反相器以其輸入與 輸出彼此被連接且依照其各別邏輯位準被供應—高位準 電壓與一低位準電壓; 該第二開關具有iM〇S電晶體,其在該等CM0S反 相-之的nMOS電晶體應接通時接通,且其供應該低位 準私£至^亥輸出即點,該等CM〇s反相器之一接收該輸入 信號。 4·如申明專利範圍第1項所述之位準移變器,其中: _該電壓變換電路具有一對CM0S反相器以其輸入與 ]出彼此被連接且依照其各別邏輯位準被供應一高位準 571514 六、申請專利範圍 電壓與一低位準電壓; 該第二開關具有一pMOS電晶體,其在該等CMOS反 相器之一的pMOS電晶體應接通時接通,且其供應該高位 準電壓至該輸出節點,該等CMOS反相器之一接收該輸入 信號。 21
TW091124129A 2001-11-28 2002-10-18 Level shifter TW571514B (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2001362490 2001-11-28
JP2002145080A JP3813538B2 (ja) 2001-11-28 2002-05-20 レベルシフタ

Publications (1)

Publication Number Publication Date
TW571514B true TW571514B (en) 2004-01-11

Family

ID=26624736

Family Applications (1)

Application Number Title Priority Date Filing Date
TW091124129A TW571514B (en) 2001-11-28 2002-10-18 Level shifter

Country Status (7)

Country Link
US (1) US6774673B2 (zh)
EP (1) EP1317066B1 (zh)
JP (1) JP3813538B2 (zh)
KR (1) KR100839551B1 (zh)
CN (1) CN1242475C (zh)
DE (1) DE60233377D1 (zh)
TW (1) TW571514B (zh)

Families Citing this family (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6683486B2 (en) * 2002-04-02 2004-01-27 Infineon Technologies Ag Low voltage shifter with latching function
US6954100B2 (en) * 2003-09-12 2005-10-11 Freescale Semiconductor, Inc. Level shifter
US7276953B1 (en) 2003-11-12 2007-10-02 Cypress Semiconductor Corporation Level shifting input buffer circuit
JP4113491B2 (ja) * 2003-12-15 2008-07-09 三菱電機株式会社 半導体装置
US20050174158A1 (en) * 2004-02-06 2005-08-11 Khan Qadeer A. Bidirectional level shifter
JP4356836B2 (ja) * 2004-02-13 2009-11-04 川崎マイクロエレクトロニクス株式会社 レベルシフト回路
US7227383B2 (en) 2004-02-19 2007-06-05 Mosaid Delaware, Inc. Low leakage and data retention circuitry
JP4127232B2 (ja) * 2004-04-01 2008-07-30 セイコーエプソン株式会社 レベルシフタ、レベルシフト回路、電気光学装置、及び電子機器
US7009424B2 (en) * 2004-06-10 2006-03-07 Freescale Semiconductor, Inc Single supply level shifter
US7102410B2 (en) * 2004-06-10 2006-09-05 Freescale Semiconductor, Inc. High voltage level converter using low voltage devices
US20050285658A1 (en) * 2004-06-29 2005-12-29 Schulmeyer Kyle C Level shifter with reduced duty cycle variation
US7151400B2 (en) * 2004-07-13 2006-12-19 Taiwan Semiconductor Manufacturing Company, Ltd. Boost-biased level shifter
US7956641B1 (en) 2005-04-28 2011-06-07 Cypress Semiconductor Corporation Low voltage interface circuit
US7286417B2 (en) * 2005-06-21 2007-10-23 Micron Technology, Inc. Low power dissipation voltage generator
US7312636B2 (en) * 2006-02-06 2007-12-25 Mosaid Technologies Incorporated Voltage level shifter circuit
KR100780769B1 (ko) * 2006-06-29 2007-11-30 주식회사 하이닉스반도체 듀얼 패스 레벨 시프터회로
KR101230313B1 (ko) * 2006-07-05 2013-02-06 재단법인서울대학교산학협력재단 레벨 시프터 및 그의 구동 방법
JP2008152845A (ja) * 2006-12-15 2008-07-03 Toshiba Corp 半導体記憶装置
TWI346453B (en) 2007-12-17 2011-08-01 Richtek Technology Corp Level shift circuit and method for the same
US7683668B1 (en) 2008-11-05 2010-03-23 Freescale Semiconductor, Inc. Level shifter
US8427888B2 (en) * 2010-02-09 2013-04-23 Taiwan Semiconductor Manufacturing Co., Ltd. Word-line driver using level shifter at local control circuit
US8860461B2 (en) * 2010-04-22 2014-10-14 Freescale Semiconductor, Inc. Voltage level shifter, decoupler for a voltage level shifter, and voltage shifting method
US8299725B2 (en) * 2010-07-06 2012-10-30 Himax Technologies Limited Driver for driving light emitting device
US8847870B2 (en) * 2011-10-27 2014-09-30 Citizen Finetech Miyota Co., Ltd. Voltage conversion apparatus suitable for a pixel driver and methods
US8787109B2 (en) * 2012-05-08 2014-07-22 Taiwan Semiconductor Manufacturing Company, Ltd. Word line driver having a control switch
KR101745753B1 (ko) * 2013-06-21 2017-06-13 매그나칩 반도체 유한회사 다중 전원용 레벨 시프터
CN105981300B (zh) 2015-01-13 2019-07-26 硅工厂股份有限公司 具有改善的时间响应特性的电平移位电路及其控制方法

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0209805B1 (en) * 1985-07-22 1993-04-07 Hitachi, Ltd. Semiconductor device having bipolar transistor and insulated gate field effect transistor
KR950004745B1 (ko) * 1990-01-23 1995-05-06 니뽄 덴끼 가부시끼가이샤 반도체 디지탈 회로
US5467038A (en) * 1994-02-15 1995-11-14 Hewlett-Packard Company Quick resolving latch
US5825225A (en) * 1996-02-09 1998-10-20 Intel Corporation Boosted differential latch
JP3859766B2 (ja) * 1996-05-24 2006-12-20 株式会社ルネサステクノロジ 半導体記憶装置の入力回路

Also Published As

Publication number Publication date
KR20030043626A (ko) 2003-06-02
EP1317066A1 (en) 2003-06-04
JP2003229756A (ja) 2003-08-15
US20030098711A1 (en) 2003-05-29
CN1423332A (zh) 2003-06-11
JP3813538B2 (ja) 2006-08-23
US6774673B2 (en) 2004-08-10
KR100839551B1 (ko) 2008-06-20
CN1242475C (zh) 2006-02-15
DE60233377D1 (de) 2009-10-01
EP1317066B1 (en) 2009-08-19

Similar Documents

Publication Publication Date Title
TW571514B (en) Level shifter
US9786340B2 (en) Driving circuit for non-volatile memory
US7646653B2 (en) Driver circuits for integrated circuit devices that are operable to reduce gate induced drain leakage (GIDL) current in a transistor and methods of operating the same
US6269047B1 (en) Semiconductor memory device
US5541885A (en) High speed memory with low standby current
US6842382B2 (en) Internal voltage generating circuit for periphery, semiconductor memory device having the circuit and method thereof
US7317335B2 (en) Level shifter with low leakage current
US4678941A (en) Boost word-line clock and decoder-driver circuits in semiconductor memories
US20070008807A1 (en) Wordline driver
US7606106B2 (en) Semiconductor memory device
US20070018710A1 (en) Level shifter circuit of semiconductor memory device
TW202038560A (zh) 多位元位準轉換器、位準轉換器致能電路及位準轉換器致能方法
US7961548B2 (en) Semiconductor memory device having column decoder
US20050128858A1 (en) Negative word line driver
US6064623A (en) Row decoder having global and local decoders in flash memory devices
US6529439B2 (en) Semiconductor memory device
JP3182120B2 (ja) サブロウデコーダ回路
US5652731A (en) Semiconductor memory device including divisional decoder circuit composed of NMOS transistors
JP3148454B2 (ja) 半導体装置の電源切換回路
KR100250928B1 (ko) 서브 로오 디코더 회로
JP2003151292A (ja) データシフト回路

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees