TW556340B - Memory device having dual tunnel junction memory cells - Google Patents

Memory device having dual tunnel junction memory cells Download PDF

Info

Publication number
TW556340B
TW556340B TW091118171A TW91118171A TW556340B TW 556340 B TW556340 B TW 556340B TW 091118171 A TW091118171 A TW 091118171A TW 91118171 A TW91118171 A TW 91118171A TW 556340 B TW556340 B TW 556340B
Authority
TW
Taiwan
Prior art keywords
tunnel junction
memory cell
dielectric
memory
tunnel
Prior art date
Application number
TW091118171A
Other languages
English (en)
Inventor
Lung T Tran
Heon Lee
Original Assignee
Hewlett Packard Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hewlett Packard Co filed Critical Hewlett Packard Co
Application granted granted Critical
Publication of TW556340B publication Critical patent/TW556340B/zh

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B20/00Read-only memory [ROM] devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/10Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration
    • H01L27/101Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration including resistors or capacitors only
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C17/00Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
    • G11C17/14Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM
    • G11C17/16Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM using electrically-fusible links

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Semiconductor Memories (AREA)

Description

556340 五、發明說明(1) 發明之技術領域 此技術領域係關於儲存資料之記憶體裝置。更特別地 此技術領域係關於具有串聯隧道接面之記憶體晶胞的記憶 體裝置。 5 發明背景 吕己憶體裝置係一種利用來儲存諸如產品使用之指令 資料的消耗性電子產品。非依電性記憶體裝 置之所以令人 滿意係因其不需電力即可保存資料。因此,存在非依電性 圮憶體裝置之資料在電源供應耗盡或與記憶體裝置不連接 10時仍被保存。消耗品亦被期望具備體積小、價格低之條件, 而非依電性、高密度、以及低價之需求係記憶體裝置設計 上之主要推動因子。由於可以使用較小之電源來減少消耗 性電子產品之尺寸,低功率消耗亦為所欲的。 • 非依電性記憶體裝置典型上具有一次可規劃式(OTP) 15或者可再規劃式記憶體晶胞。一個可再規劃記憶體晶胞可 在二進位狀態間切換。一旦一個οτρ記憶體晶胞被規劃則 該晶胞之狀態便恆定^ 0ΤΡ記憶體裝置一般可被歸類為熔 絲、反溶絲(anti-fuse)、電荷充電器、或者遮罩唯讀記憶體 (遮罩ROM)之一種。 20 一個熔絲記憶體晶胞係藉由施以一個大的跨於電壓使 得該晶胞在規劃期間,,熔斷,,因而晶胞被規劃。熔絲記憶體 晶胞之二進位狀態可在讀取步驟期間測量跨於晶胞之電阻 時被檢測。由於在規劃熔絲記憶體晶胞時需要較大電流, 、溶絲記憶體裝置並不普遍。大的規劃電流需求具有較大驅 4 556340 五、發明說明(2) 動電晶體之南電壓電源供應、或者一個電荷抽系電路。由 於每個熔絲元件需要接觸區因此熔絲記憶體晶胞亦佔據大 部份的飽和區。大的晶元尺寸減少陣列密度並增加熔絲記 憶體裝置之尺寸。 5 熔絲記憶體晶胞通常包括一個諸如二極體或電晶體之 絕緣元件,而其更是增加晶胞的尺寸。絕緣二極體和電晶 體用於具有限流能力之熔絲記憶體晶胞,並可能被規劃記 憶體晶胞需求之大的寫入電流所毀損。另外,絕緣二極體 和電晶體典型上作用在最快形成於矽晶基體上之矽基元 10 件。此型絕緣元件防止多層熔絲OTP陣列之堆疊,減少可 能之陣列密度。其他矽基隔離元件諸如微晶態及非晶型的 二極體和電晶底使能堆疊,但增加製造上的複雜度與價 格。最後,熔絲記憶體晶胞具有寬的崩潰臨界分佈。一個 寬的崩潰臨界分佈表示規劃一晶胞所需之寫入電流有較大 15的變化。典型上必須增加寫入電流以應付廣大的崩潰臨界 分佈。 傳統的反熔絲記憶體晶胞典型地包括一金屬介電金屬 堆疊。傳統的反熔絲記憶體晶胞藉由施加一個大的寫入電 位跨於晶胞上來規劃。寫入電位激發反熔絲並減少跨於被 20規劃之記憶體晶胞的電阻。傳統反熔絲記憶體晶胞遭受許 多如同熔絲/電晶體晶胞所一樣遭受的缺點。譬如,傳統反 熔絲記憶體晶胞需要一個大的寫入電位,並且可能需求到 主動矽基隔離元件。 常見的電荷儲存記憶體如EPROM。EPROM記憶體利 556340 五、發明說明(3) 用弗勒諾德海(Fowler-Nordheim)穿隧作用將電荷從記憶體 晶胞之基體傳輸至浮動閘。EPROM記憶體需求大的寫入電 壓,且在EPROM裝置内之寫入速度受到穿隧電流密度之限 制。 遮罩ROM記憶體在製造時即被規劃,而非在使用者階 層(“現場規劃”)。因此,每批遮罩ROM裝置是專用的。在 大多數製程中以增加體積來節約成本。因此,為了使遮罩 ROM產品具成本效益,對專用記憶體有很大的需求。此大 規模製程之需求使得遮罩ROM在許多應用上過於浪費。 因此需要一種具有足以高密度置列之低浪費記憶體裝 置。亦需要一種足以高速處理而又不需過度處理電力之記 憶體裝置。 發明概要 依據第一層面,雙重隧道接面記憶體裝置包含有第一 15 隧道接面和與第一隧道接面相聯之第二隧道接面。第一隧 道接面可從第一電阻狀態轉變成第二電阻狀態。此記憶體 晶胞係此記憶體裝置之資料儲存元件,而兩電組狀態表示 記憶體晶胞之二進位狀態。第一和第二隧道接面具有相異 反炼絲特性,且此記憶體晶胞可被規劃因而在第二隨道接 20 面電阻大致上保持不變時,第一隧道接面被短路。 依據第一層面,若第一隧道接面被短路,第二隨道接 面則對規劃記憶體晶胞提供一種絕緣之功能。因此主動石夕 基隔離二極體且/或電晶體在記憶體裝置内便不需要與記 憶體晶胞隔離。記憶體裝置因此可包括堆疊記憶體元件而 6 五、發明說明(4) 增加陣列密度。 亦依據第-種層面,隨道接面記憶體晶胞小於傳統具 有二極體/電晶體元件之記憶體晶胞。此層面更增加陣列密 度。缺少二極體/電晶體元件亦簡化記憶體裝置之製造。 5 |據第二種層面’ m憶體晶胞可藉施以一寫入 電流至記憶體晶胞而被規劃。第一隧道接面之電阻可比第 二隧道接面之電阻高,因此當施加寫入電流時產生較高電 壓跨於第一隧道接面。 依據第二種層面,跨於第一隧道接面之較高電壓可達 10到第一隧道接面之崩潰電壓,且可用於規劃選定晶胞。第 一隧道接面之電阻可藉減少第一隧道接面之穿隧區而增 加,其更有利地減少介電材料可能缺陷之區域。減少可能 缺陷可減少記憶體裝置之電壓/電流規劃分佈(崩潰臨界分 佈),其依次減少記憶體裝置之電力需求。 15 依據第本發明之三種層面,雙重隧道接面記憶體晶胞 可藉施以一達到第一隧道接面之崩潰電壓的寫入電壓而被 規劃。第一隨道接面之崩潰電壓可由厚度以及形成第一隧 道接面中之介電材料所定義。 依據第三種層面,隧道接面之規劃電壓可藉減低介電 20層之崩潰電壓而減低。規劃電壓可因此小於傳統反熔絲中 <規畫彳電壓。低規劃電壓允許記憶體裝置内有更低更小之 電力寫入電路。 依據第四種層面,第一隧道接之崩潰臨界分佈可藉對 具有不均勻厚度之第一隧道接面裝備一介電材料而減少。 556340
不均勻厚度可藉在介電材料中形成一形貌部而建立,其中 穿隧作用在寫入程序期間發生於該形貌部。 依據第四種層面,此形貌部可為在介電層中減少之厚 度的區域,其減少第一隨道接面之崩潰電屋。此形貌部亦 對第-隧道接面備有__相對較小之穿随區,以減少記憶體 裝置之崩潰臨界分佈。 · 其他種層面和優點將隨之後伴隨附圖之詳細描述而更 使人明瞭。 圖式之簡易描述 詳細描述將會參考到隨後之圖,而其中相似之標數對 照相似之元件,且其中: 第1圖係具有雙重隧道接面記憶體晶胞之記憶體陣列 的概要透視圖式。 第2圖係包括一個如第一圖所示且連接讀/寫電路之記 5 憶體陣列的記憶體裝置之概要圖式。 第3 A圖係第1圖中繪示之部分記憶體陣列的斷面圖。 第3B圖係第3 A圖中緣示之部分記憶體陣列的頂部平 面圖。 第3C圖係第3A圖中繪示之記憶體陣列具體例的正視 20 圖0 第4A圖係另一種記憶體晶胞實施例的透視圖。 第4B圖係第4A圖中繪示記憶體晶胞之斷面圖,形成線 4B-4B。 第5A圖係介電層之具體例的平面圖。 556340
五、發明說明(Ο 第5Β圖係第5Α圖所形成之線5Β-5Β之斷面圖。 第6Α圖係介電層之另一具體例的平面圖。 第6Β圖係第6Α圖所形成之線6Β-6Β之斷面圖。 第7圖係介電層之另一具體例的平面圖。 5 第8圖係第7圖所形成之線7-7之斷面圖。 第9(Α)(Β)-20(Α)(Β)圖繪示一種製造第i圖中緣示之記 憶體陣列的方法。
第21(A)(B)-22(A)(B)圖緣示另一種製造第1圖中緣示 之記憶體陣列的方法。 10 發明之詳細描述 一個具有雙重隧道接面記憶體晶胞之記憶體裝置將藉 由較佳實施例和圖式之方法來討論。
第1圖係具有雙重隧道接面記憶體晶胞130之記憶體陣 列100的概要透視圖式。在記憶體陣列1〇〇中,字組線11〇 15 延伸於水平列,且位元線120延伸於垂直行。字組線110與 位元線120在記憶體晶胞130交叉。每個記憶體晶胞130可儲 存一個位元狀態:’’ 1 ’’或。在第一圖中。雙重随道接面 記憶體晶胞130象徵性地繪示如兩個阻抗式元件。每個阻抗 式元件對應記憶體晶胞130内之隧道接面。 2〇 第2圖係包括一個如第一圖所示且連接讀/寫電路之記 憶體陣列100的記憶體裝置10之概要圖式。記憶體裝置1〇 包含記憶體陣列100、一個耦接至記憶體陣列100之列 的列解碼器300、一個耦接至記憶體陣列1〇〇行丨_7之行解碼 器400、以及一個用以檢測寫入過程中記憶體晶胞13〇之二 9 556340
五、發明說明(7) 元狀態的感測放大器500。在第2圖中繪示相交於42個記憶 體晶胞130的字組線11 〇之6列和位元線12〇之7行。現實上, 可使用例如1024x1024以及更大之記憶體晶胞陣列。 列解碼器3 0 0包括多數個開關以選擇性地對在寫入過 5程期間包含被選定記憶體晶胞130之列施以一寫入電位Vw 或一寫入電流Iw或者是在讀取過程期間施以一讀取電位 Vr。相同地,行解碼器4〇〇可包括多術個開關以在寫入過程 期間輕接含有選定記憶體晶胞13〇之行至地端,或是在讀取 過程其間耦接選定行之感測放大器5〇〇。 10 為了規劃,或是’’寫至”一個選定記憶體晶胞130,列解 碼器300關閉一個介於寫入電壓¥〜或寫入電流…以及選定 行内列線110之間的開關,且行解碼器4〇〇關閉一個介於地 端以及選定行内位元線120之間的開關。選擇寫入電壓vw 或寫入電流Iw可視包括在記憶體陣列1〇〇内之雙重隧道接 15面記憶體晶胞130是何種類型而定。施於選定記憶體晶胞 130之寫入電壓Vw或寫入電流iw有效地崩潰,或,,熔,,掉一 個選定記憶體晶胞130之第一隧道接面,改變跨於選定記憶 體晶胞130之電阻。寫入電壓Vw或寫入電流Iw有效地熔掉 記憶體晶胞130内之第二隧道接面。被規劃記憶體晶胞13〇 20内之第二隧道接面大體上可保持其預寫電阻,且可當做被 規劃記憶體晶胞130之絕緣元件。記憶體晶胞13〇以及寫入 過程之具體例詳細討論如下。 第3A圖係第1圖中繪示之部分記憶體陣列1〇〇之具體例 的斷面圖,其包括一個記憶體晶胞13〇之具體例。第犯圖 10 556340 五、發明說明(8) 係部分記憶體陣列100的頂部平面圖。第3C圖係第3A圖中 繪示之記憶體陣列具體例的正視圖。 參考第3 A、3B圖,所繪示之部分記憶體陣列100包含 多數個位於字組線110和位元線120之交叉點的記憶體晶胞 5 130。位元線120設置於一個設置於記憶體陣列100之基體 132之上的絕緣體層128之上。絕緣體層可為諸如SiOx、 SiNx、SiOxNY、A10x、TaOx、TiOx、A1NX、以及其他非 導體材料。基體材料可為例如半導體基體。基體132可包含 電子電路,且絕佳體層128在電路與記憶體晶胞130間提供 10 絕緣作用。另外可選擇地,位元線120可直接設置於基體132 上。一絕緣體124被設置於絕緣體層128且介於記憶體晶胞 130間。絕緣體125未示於第3Β圖中。絕緣體125可為諸如 SiOx、SiNx、SiOxNY、A10x、TaOx、TiOx、Α1ΝΧ、以及 其他非導體材料。 15 參考第3C圖,記憶體晶胞130包含一個第一隧道接面 134以及一個與第一隧道接面134相連之第二隧道接面 136。第一隧道接面134具有一個與第二隧道接面136相異之 反熔絲特性。記憶體晶胞130被規劃或是寫入,藉由對記憶 體晶胞130施以足以崩潰、或者熔掉第一隧道接面而改變記 20 憶體晶胞130電阻狀態之一寫入電流Iw。結果,第二電阻 狀態可對第一隧道接面134呈短路狀態。設計第二隧道接面 136如此當寫入電流Iw施於記憶體晶胞130時Iw有效地短 路第二隧道接面136。第二隧道接面136因此在第一隧道接 面134熔掉之後在記憶體晶胞130内提供絕緣功能,而消除 11 556340 五、發明說明(9) 對主動矽基隔離元件之需要。第一和第二隧道接面134和 136之相異反熔絲特性使能寫入規劃,其後將描述。 第一隧道接面134包含一第一電極142、一介電體144、 以及一第二電極146。第一隧道接面134之穿隧區係部份接 5 觸第一電極142之介電體144。第二電極146電氣式地與介電 體144耦接至字組線110。另外地,第二電極146可省略,且 字組線110可直接地耦接至介電體144。介電材料可由諸如 Si〇x、SiNx、Si〇xNy、ΑΙΟχ、Ta〇x、Ti〇x、ΑΙΝχ、以及 其他介電材料所組成。介電體144可具有例如5 nm至50 nm 10 之厚度。第一和第二電極142、146可為任何導體材料,諸 如鋁、銅、銀、金、或其他導體。第一隧道接面134亦包括 空間139。空間139用於記憶體晶胞130之製程以減少介電體 144與第一電極142之接觸區域,藉此減少第一隧道接面130 之穿隧區。 15 第二隧道接面136與第一隧道接面134相連,形成雙重 隧道接面記憶體晶胞130。第二隧道接面136和第一隧道接 面134平分第一電極142,且亦包含一介電體148和一個第三 電極150。介電體148可由一些材料諸如SiOx、SiNx、 SiOxNY、A10x、TaOx、TiOx、A1NX、以及其他介電材料 20 所製成。介電體148可具有例如5 nm至50 nm之厚度。第三 電極150電氣式地與介電體148耦接至位元線120。另外地, 介電體144可直接設置於位元線120之上,且第三電極150 可被省略。 設計第一隧道接面13 4當施以一寫入電流I w時在第二 12 556340
五、發明說明(ίο) 隧道接面崩潰前崩潰。隧道接面之崩潰基於許多種因素, 包括電極材料、介電體材料、介電體之製造技術、以及介 電體之厚度。一般,跨於隧道接面之電阻與隧道接面區域 成反比例。在第3A_3C圖中繪示之實施例中,隧道接面134 5 跨越之發生穿隧的區域係介電體144介於第二電極146之底 部與第一電極142之頂部間之區域。此區域藉由在形成介電 .體144前形成空間139於記憶體陣列1〇〇製造過程期間而達 到相對地小。第二隧道接面136之此區係介電體ι48與第一 和第三電極142、150接觸之區域,且其大於第一隨道接面 10 134發生穿隧作用之區域。若介電體144、148之厚度和材 料相似,第一隧道接面134會有較第二隧道接面之電阻& 為高之電阻Ri,而使第一隧道接面134產生較小之穿隨作用 區〇 隧道接面之崩潰視用於形成隧道接面之介電體障壁層 15的厚度和材料兒定。在記憶體晶胞13〇内,第一和第二随道 接面134、136之崩潰電壓可逼近相等。 寫入過程可藉參考在施加寫入電流時產生的電壓來解 釋: V · Rj 20 v2=lw · r2 其中:
Vi係跨於第一隧道接面134之電壓; V2係跨於第二隧道接面136之電壓 Ri係第一隧道接面134之電阻;且 13 、發明說明(11) R2係第二隧道接面136之電阻。 如VjaV2之等式所示,因為第一隨道接面134之電阻 Ri尚於第二隧道接面13 6之電阻R2,跨於第一隨道接面134 之電壓V!會高於V2。反熔絲裝置藉金屬擴散作用以及其他 當隨道接面曝露於其自身崩潰電壓以下之電位時穿過介電 體的導體元件。擴散作用由跨於反熔絲之電呀所驅動。因 此’流過第一隧道接面134之電流Iw可導致電壓v〗達到第 —隧道接面之崩潰電壓,而電壓%不達到第二隧道接面 U6之崩潰電壓。第一隧道接面134之崩潰導致導體元件從 第二電極146擴散穿越介電體144,藉此使第一隧道接面134 短路。寫入電流Iw之方向亦可被反向以致使導體元件從第 一電極142擴散穿越介電體144。 第3A-3C圖中繪示之具體例中,於第二隧道接面136和 第一隨道接面134間之區域比例約可為: 1。若用來形成 ;丨電體144、147之厚度和材料相近,心和&之電阻比約可 為1.5 : 1。因此,%係%之15倍大,而%可低得不會在寫 入過程間在第二隧道接面發生明顯的改變。可增加隧道接 面136、134間之區域比以確保寫入過程期間第一隧道接面 134在第二隧道接面136改變前熔掉。區域比可小於15; i, 視那一個s己憶體晶胞應用而定。 雖然介電體厚度繪示等如第3八和邛圖,此結構並不需 具備相異反溶絲特性。譬如,任何一介電體可具有較小的 厚度且具有高崩潰場(例如:A12〇3有逼近27xl〇+7v/cm2 崩潰場)之介電材料、或較大的厚度以及具有較低崩潰場 556340 五、發明說明(l2) (例如:Si02有逼近0.6xl0+6V/cm之崩潰場而ZnS具有逼近 1.7X10+6之崩潰場)之介電材料。亦不需要使隧道接面之崩 潰電壓相等。以上實施例,重要的設計因子係寫入電流Iw 改變第一隧道接面134之電阻狀態··從第一狀態變至第二狀 5 態而同時第二隧道接面136維持非短路。 第4A和4B圖繪示另一種可選擇之具有以相連排置之 隧道接面的雙重隧道接面記憶體晶胞230之實施例。第4A 圖係記憶體晶胞230之透視圖,而第4B圖係第四圖中組成 線4B-4B之斷面圖。記憶體晶胞230可被利用於如第2圖所 10 繪示之記憶體陣列100。 記憶體晶胞230包含夾在一條字組線110和一條位元線 之間的一個第一隧道接面234以及一個第二隧道接面236。 第一隧道接面234具有不均勻厚度介電體244(以分解形式 顯示),且具有與第二隧道接面236相異之反熔絲特性。第 15 一隧道接面包含一個第一電極242、一介電體244、以及一 第二電極246。第二隧道接面236和第二隧道接面234平分第 二電極246,且亦包含一個介電體240(以分解形式顯示)和 一個第三電極250。 如第4A和4B圖所繪示,介電體244具有不均勻厚度, 20 且包括一個形貌部、或延伸穿過介電體244之溝槽248。第 一隧道接面234之穿隧作用區實質上等於溝槽248之底部 區。溝槽248因而減少第一隧道接面234之崩潰電壓。介電 體244之崩潰電壓可簡單地藉改變溝槽248下之介電體244 之厚度以及改變介電體244之材料而調整。 15 556340 五、發明說明(l3) 記憶體晶胞230藉由對記憶體晶胞230施以一寫入電流 Iw或一寫入電壓Vw兒規劃。溝槽248下之介電體244之相對 薄的區域係當施加一寫入電流Iw或一寫入電壓Vw時第一 隧道接面234之崩潰位置,其中金屬自其中一個電極242、 5 244擴散穿越溝槽248下之介電體244。溝槽248下之相對小 穿隧作用區域具有一個區域化擴散區,其導致記憶體晶胞 230之一個小的崩潰臨界分佈。一個小的崩潰臨界分佈減少 會對記憶體晶胞230產生第一隧道接面234之崩潰電壓變異 性的缺陷之機率。用於規劃記憶體晶胞230之寫入電流Iw 10 或寫入電壓Vw可因此而減低。此形貌部亦減低第二隧道接 面236在寫入期間不慎被改變之可能性。 第二隧道接面236之厚度和材料可被選擇因而第二隧 道接面236之電阻可近乎等於第一隧道接面234之電阻(在 規劃前)。在此實施例中,一旦第一隧道接面234在寫入期 15 間被短路,記憶體晶胞130之總電阻可降低約一半。 第4B圖中,第二和第三電極246、250為隨意的,且介 電體可代替它們直接耦接至字組及位元線。 第5A、5B、6A、6B、7、及8圖繪示另一可選擇之適 用於此記憶體晶胞230的介電體實施例。各個實施例具有相 20 異形貌部以提供降低的崩潰電壓和穿隧面積。 第5 A圖繪示一個具有一個形成一點之凹坑348的介電 體344。如第5B圖所示,凹坑348在其最低點具有相對小的 厚度以及對介電體344提供一個小的穿隧面積。第6A和6B 圖繪示一具有V形凹槽之凹坑448的介電體444。第7圖和第 16 、發明說明(14) 8圖緣不一具有圓錐形凹槽之凹坑的介電體544。這些形貌 部全都提供降低之崩潰電壓以及m責臨界分佈。第 圖中、會不之形貌部248、348、448、548可藉由例如壓印 技術步驟形成介電體。 並不一定要具有不固定之介電體、或者減少介電體之 表:區域來獲得減少之崩塌電壓。亦可利用諸如減少厚度 之介電體、或藉利用低崩潰場之介電材料、或藉著材料與 幾何之排列組合而獲得減少之崩潰電壓。另—可選擇之記 憶體晶胞實施例(為繪示)可包括一個具有相對較小厚度介 電體之第-1¾道接面、以及_個具有較薄介電體之第二随 道接面。兩電體可有相似形狀(如:平行六面體)以及可由 相似材料所組成。第一隧道接面234内之較薄介電體提供相 異反熔絲特性(此實施例中係較低崩潰電壓)兒使得施加一 寫入電流或一寫入電壓Vw時第一隧道接面在第二隧道接 面236溶化前溶化。 依據前面之實施例,記憶體裝置1〇不需要諸如二極體 或電晶體之主動矽基隔離元件來絕緣記憶體陣列1〇〇内之 記憶體晶胞。記憶體裝置10可因而括堆疊記憶體元件來增 加陣列密度。隧道接面可被做得相對較小,其更增加陣列 100之可能陣列密度。另外,隧道接面之崩潰電壓藉著調整 介電體厚度、材料、以及幾何形狀而易於操控。寫入電流 Iw或寫入電壓Vw可藉選擇所欲隧道接面特性而被減低。 關於前述實施例之另一優勢係第一隧道接面内之介電 體提供了小的崩潰臨界分佈。由於對介電體之崩潰電壓有 556340 五、發明說明(is) 減低之變異性,因而可以控制用於規劃記憶體晶胞之寫入 電壓V w或寫入電流IW之分佈(電壓/電流規劃分佈)。此層面 減少記憶體裝置10之電力需求,並減少一個記憶體裝置1〇 中非選定元件於寫入過程期間不慎被改變之機會。 5 現在將討論一對記憶體裝置10寫入之過程,參考第2 圖和第3A-3C圖所繪示之實施例。在此實施例中,施以一 寫入電流Iw來規劃記憶體晶胞130。 參考第2圖,為了寫入至選定記憶體晶胞130,一寫入 電流Iw施於一與選定記憶體晶胞130交叉之字組線。此寫 10 入電流Iw可藉關上連接選定字組線11〇至^之列解碼器 300之開關而施加。連接至未選定字組線110之列解碼器3〇〇 之開關係開啟的。同時,行解碼器400將連接與選定記憶體 晶胞130交叉之位元線120至地端。寫入電流iw因而流過選 定字組線110、流過選定記憶體晶胞、以及流過選定位元線 15 120至地端。連至為選定位元線12〇之開關係開啟。 參考第3C圖,寫入電流lw被選作產生一穿越介電體 144使能熔掉選定記憶體晶胞130内之第一隧道接面134之 電壓V!,以及一穿越介電體148使能熔掉第二隧道接面136 之電壓V2。電壓Vi驅動導體元件從第二電極146擴散至介 20電體144,電氣式地連接第二電極146(及位元線11〇)至第一 電極142<>第二電極146至第一電極142之耗合改變了記憶體 晶胞130之電阻從第一狀態到第二狀態,其可在讀取過程中 被檢測。在第一隧道接面134被熔掉後,反熔絲作用可減少 跨於第一隧道接面134之電阻至零(即:短路)。因此,在寫
556340 五、發明說明(l6) 入過程之後,穿越記憶體晶胞130之電阻近於第二隧道接面 136的電阻。 繪示於第4-8圖之寫入程序實施例相似於前述實施 例。第4-8圖實施例可藉施加一寫入電流Iw或一寫入電壓 5 Vw而被規劃。第2圖繪示一具有記憶體晶胞130之陣列 100,然而,諸如第4A、4B圖繪示之晶胞的記憶體晶胞230 亦可利用於記憶體裝置10中。規劃一記挺晶胞230之寫入過 程在以下敘述。 參考第2和4B圖,一選定記憶體晶胞230藉由對與選定 10 記憶體晶胞230交叉之字組線110施加寫入電壓Vw或寫入 電流Iw而規劃。寫入Vw或寫入電流Iw可藉關閉連接選定字 組線110至Vw或Iw之列解碼器的開關而施加。列解碼器300 内連接至未選定字阻線110之開關係開啟。同時,行解碼器 400連接與選定記憶體晶胞230交叉之位元線至地端。寫入 15 電壓Vw或寫入電流Iw因此施於選定記憶體晶胞230。連至 剩下之位元線的開關係開啟。 參考第4B圖,穿越選定記憶體晶胞之寫入電壓Vw分 佈在第一隧道接面234為Vi而分佈在第二隧道接面236為 V2,其中Vw= V! +V2。寫入電壓Vw可直接地施於選定記 20 憶體晶胞230,或者寫入電壓Vw可為寫入電流Iw施於選定 記憶體晶胞230之結果。Vi可以熔掉選定記憶體晶胞230内 之第一隧道接面234,但V2不足以熔掉選定記憶體晶胞230 内之第二隧道接面236。可藉一種電流限制功能來應用寫入 電壓Vw,因而當第一隧道接面234短路時第二隧道接面236 19 556340 五、發明說明(l7) 並不會遭受重大的電流增加。電壓v2驅動導體元件之擴散 從第二電極246穿過介電體244,電氣式地連接第二電極 246(及位元線110)至第一電極242。第二電極246與第一電 極242之耦合改變了記憶體晶胞230之電阻,其可被讀取過 5 程所檢測。在第一隧道接面234熔掉後,反熔絲作用可減少 跨於第一隧道接面234之電阻至零(即,短路)。 令一可選擇之前述電壓寫入程序,列解碼器300和行解 碼器400可響應至回授感測器(未繪出)則感測電流流經選 定記憶體晶胞。回授感測器可指示何時選定記憶體晶胞之 10 第一隧道接面熔掉且可即時終止寫入程序因而第二隧道接 面不會不慎被熔掉。 現在將對一記憶體裝置10之讀取程序伴隨參考第2圖 作討論。記憶體裝置10可更具優勢地使用一個等電位讀取 程序,如揭露於頒予傳(Tran)等人之第6,259,644號美國專 15 利。藉結合此技術内容以為參考。一等電位讀取程序繪於 記憶體晶胞13 0下方以為參考,然而所描述之程序係適用於 使用本發明所描述之另一可選擇記憶體晶胞實施例的記憶 體裝置。 為了判斷一選定記憶體130之二元狀態(即,讀取),施 20 加一個讀取電位Vr至對應於選定記憶體晶胞130之列的字 組線110上,且對應至選定記憶體晶胞130之行的位元線120 經行解碼器400耦接至感測放大器500。一等效電位可施於 所有其他記憶體陣列1〇〇内之位元線120。感測放大器500 感測來自選定位元線120之電流以判斷選定記憶體晶胞130 20 556340 五、發明說明(is) 之二元狀態。二元狀態可藉耦接至一感測放大器500之輸出 的處理裝置(未示出)而檢測,感測放大器500之輸出指示選 定記憶體晶胞130之電阻狀態。另外地,感測放大器500可 包括判斷二元狀態之電路並輸入二元狀態至處理裝置。 5 選定記憶體晶胞130之二元狀態可在選定記憶體晶胞 130之電阻經寫入過程後從高的第一值轉變至低的第二值 而判斷。譬如,在低電流情況下流經記憶體晶胞130之高的 第一電阻狀態結果可表示為二元狀態之”0”。在高電流情況 下流經記憶體晶胞13 0之低的第二電阻狀態(第一隧道接面 10 134熔掉後)可表示為二元狀態之”1”。 在寫入過程後,記憶體晶胞130維持在第二隧道接面 136不短路之狀態。因此,規劃選定記憶體晶胞13〇之後記 憶體陣列100中沒有短路現象。此絕緣功能使得多數個晶胞 130被規劃且不會對記憶體陣列1〇〇内之讀、寫程度造成不 15 利的影響。 依據前述實施例,二元狀態”1”、,,0,,可存在記憶體晶 胞内。第一,寫入前之記憶體晶胞之高電阻狀態可對應至 記憶體晶胞之二元狀態”〇,’,第二,減少可對應至二元狀 態”1”之電阻狀態。然而這些約定是任意的,且可指定二元 20 狀態〇為1 ,或任何其他象徵值。 現在將參考第9-20圖來討論製造記憶體陣列100之方 法。 第9-20圖中,具有a標號的圖為延被製記憶體陣列之 列的斷面圖,且具有B標號的圖為平面圖。第9·20圖繪示如 21 556340 五、發明說明(l9) 第3A、3B圖所繪示之具有記憶體晶胞之記憶體陣列100之 製造。 參考第9A和9B圖,製造過程伴隨基體132。基體132 可為諸如單晶矽晶元之半導體基體。 5 一絕緣體層128形成於基體132上。絕緣體層128可為諸 如化學汽相沉積(CVD)、等離子體增強化學汽相沉積 (PECVD)、及其他沉積程序之二氧化矽沉積。其他適於絕 緣體層 128之材料包括 SiOx、SiNx、SiOxNY、A10x、TaOx、 Ti〇x、Α1ΝΧ、以及其他介電材料。二氧化矽可藉如沉積一 10 層矽然後氧化該矽層而形成。 第一導體層700接下來形成於絕緣體層128上。第一導 體層將形成位元線120。第一導體層700可為諸如銀、金、 銅、鋁、及其他金屬。第一導體層700可藉譬如DC或RF濺 鍍程序及其他濺鍍程序而形成。第一導體層700亦可為例如 15 掺雜半導體層。 一介電體層704形成於第二導體層702之上。介電層704 可為諸如 SiOx、SiNx、SiOxNY、ΑΙΟχ、TaOx、TiOx、A1NX、 以及其他介電材料。介電層704可藉如CVD、PECVD、及 其他沉積程序來沉積,且可具有例如5 nm至50 nm之厚度。 20 可藉著如沉積矽層並氧化該矽層來形成二氧化矽。 一第三導體層706形成於介電體層704之上。第三導體 層706可為諸如銀、金、銅、鋁、及其他導體。第三導體層 706可藉諸如DC或RF濺鍍程序及其他濺鍍程序而形成。濺 鍍700、702、704、706層之後,一光電阻遮罩708置於被製 22 556340 五、發明說明(2〇) 造之記憶體陣列上。 參考第10A、10B圖,層體700、702、704、706於蝕刻 製程中圖案化。蝕刻製程結果在列710中。遮罩708於是在 灰化製程中移去。 5 參考第11A和第11B圖,頂部兩導體層與介電層利用光 電阻遮罩712圖案化。列710之底部導體層不圖案化,留給 位元線120。圖案化步驟導致導體/介電體/導體沉積物714 在位元線120上沉積。沉積物714對應第二隧道接面136。光 電阻遮罩712於是藉灰化製程移除,如第12A和12B圖所示。 10 參考第13A和13B圖,一絕緣體716形成於被製記憶體 陣列之上。絕緣體716可為諸如SiOx、SiNx、SiOxNY、A10x、 TaOx、TiOx、Α1ΝΧ、以及其他絕緣體。絕緣體716可藉諸 如CVD、PECVD、及其他沉積製程來沉積。絕緣體716之 表面於是可利用例如化學機械研磨(CMP)之製程來平面 15 化。 參考第14Α和14Β圖,一光電阻遮罩置於絕緣體716之 上,於沉積物714上之絕緣體710之區域係暴露的。於沉積 物714上之絕緣體710於是被蝕刻掉。 參考第15Α和15Β圖,光電阻遮罩718藉灰化製程移 20 除。一空間層720於是形成於陣列上。空間層720可為譬如 氮化矽。空間層720可藉諸如CVD、PECVD、及其他沉積 製程來沉積。 參考第16Α和16Β圖,空間層720形成在空間722内。空 間722可藉如各向異性蝕刻來形成。空間體722留下一個相 23 556340 五、發明說明(21) 對較小暴露表面於沉積物714之上。 參考第17A和17B圖,一介電體層724形成於陣列上。 介電體層724可為諸如諸如SiOx、SiNx、SiOxNY、ΑΙΟχ、 TaOx、TiOx、Α1ΝΧ、以及其他介電材料。介電層724可藉 5 如CVD、PECVD、及其他沉積製程來沉積。 第四導體層726形成於介電層724。第四導體層726可為 諸如銀、金、銅、鋁、及其他金屬。第四導體層可藉諸如 DC或RF濺鍍沉積製程或其他沉積製程來沉積。 參考第18A和第18B圖,電極146由光蝕刻/蝕刻製程所 10 形成。光電阻遮罩可為第14B圖中繪示之遮罩718。第一隧 道接面必須此時形成於沉積物714之上。 參考第19A和19B圖,光電阻遮罩718在灰化製程中移 去。第五導體層730於是形成於陣列上。第五導體層730可 為銀、金、銅、鋁、和其他導體。第五導體層730可藉諸如 15 DC或RF濺鍍沉積製程或其他沉積製程來沉積。第五導體 層亦可為譬如掺雜半導體層。 參考第20A和20B圖,第五導體層730利用光蝕刻法/蝕 刻製程圖案化至字組線110。第20A和20B圖繪示整個記憶 體陣列之一部分。第20A和20B圖中,位元線120可覆以絕 20 緣體。絕緣體在第20B圖中被略去以繪示位元線120之位 置。 另一種可選擇之製造具有如第4至8圖所繪之另一種可 選擇的記憶體晶胞之記憶體陣列100的方法現在將參考第9 至14圖及第21至22圖來討論。 24 556340 五、發明說明(22) 前述製程一般適於生產具有如第3A至3C圖所繪示之 記憶體晶胞130之記憶體陣列100。一具有如第4至7圖繪示 晶胞的記憶體陣列100需求一種不同的製造方法。用於製造 此類記憶體陣列之方法一般對照繪於第9至14圖之方法。此 5 方法在此點分歧。另一種可選擇之方法的步驟跟隨繪於第 14A和14B圖之步驟,以下描述。 參考第21A和21B圖,在覆於沉積物714上之絕緣體區 域暴露後,如第14A和14B圖所示,一個第二介電體層802 形成於陣列上。介電層802可為諸如SiOx、SiNx、SiOxNY、 10 A10x、TaOx、TiOx、A1NX、以及其他介電材料。二氧化 矽可藉沉積一層矽然後氧化它來形成。各個記憶體晶胞之 各個介電體於是可利用使用相似於第14Β圖所繪之遮罩 718的光蝕刻法/蝕刻製程來形成。 參考第22Α和22Β圖,介電體844可對應繪於第4至7圖 15 之任何介電體244、344、444、及544。形貌部248、348、 4M、548可藉諸如影印製程而形成於介電體244、344、444、 544之内。 在選定之一個介電體244、344、444、及544形成後, 一導體層(未繪出)沉積在陣列上,且電極236從導體層圖案 20 化至電極844上。字組線110於是可被形成於第19圖、第20 圖所繪之陣列上。另外可選擇地,一單一層體可被沉積以 填入下至介電體844之通道且形成字組線110。絕緣體在第 22Β圖中被省略以繪示位元線120之位置。 前述製程產生一個具有如第4Α和4Β所繪之記憶體晶 25 556340 五、發明說明(23 ) " 胞230的記憶體陣列。任何電極244、344、44、544可被包 括於此記憶體晶胞23〇中。 在此說明書中,電流流通以寫入狀態,,0,,和”1”至記憶 體陣列之方式是隨意的,且可被指定為應用於適合任何所 5 欲之記憶體裝置10。 月J述實施例依序討論短路第一隧道接面以改變記憶體 晶胞之電阻從高的第一狀態變至低的第二狀態。記憶體晶 胞之電阻亦可藉部分擴散導體元件穿越第一随道接面介電 體來改變。這可視如,,部分熔掉,,。隧道接面部份熔掉減少 10穿越隧道接面之電阻而不短路該隨道接面。導體元件擴散 穿越介電體之作用顯然降低記憶體晶胞之電阻,且改變之 電阻在讀取過程中可被檢測。 在本發明說明書中,項目,,列”、,,行,,並不意味著記憶 體陣列内之固定定向。另外,項目,,列”、,,行,,並不一定意 15味著一種正交的關係。 繪示於第2圖之感測放大器500係一種感測裝置之例 子’其用以檢測記憶體裝置10内記憶體晶胞之二元狀態。 現實上’可使用其他感測裝置,諸如一個轉阻感測放大器、 一個充電注入感測放大器、一個差動感測放大器、或一個 20 數位差動感測放大器。 記憶體陣列100可用於廣泛的應用中。其中一種應用即 可做為具有儲存模組之記算機裝置。儲存模組可包括一個 或更多記憶體陣列100做為長期記憶體。儲存模組可用於諸 如膝上型輕便電腦、個人電腦、祠服器等之裝置内。 26 556340 五、發明說明(24) 儘管記憶體裝置1 〇已藉許多範式性之實施例之參考而 說明,尚有許多變化可被熟於此技者所明暸,而本揭露意 圖涵蓋這些變化。 5 元件標號對照表 10……記憶體裝置 240……介電體 100……記憶體陣列 242……第一電極 110……字組線 244……介電體 120……位元線 246……第二電極 125……記憶體晶胞 248……溝槽 128……絕緣體層 344……介電體 130……記憶體晶胞 348……凹坑 132……基體 444……介電體 134……第一隧道接面 448……凹坑 136……第二隧道接面 544……介電體 139……空間 548……形貌部 142……第一電極 700……第一導體層 144……介電體 702……第二導體層 146……第二電極 704……介電體層 148……介電體 706……第三導體層 150……第三電極 708……光電阻遮罩 230……記憶體晶胞 710……絕緣體 234……第一隧道接面 712……光電阻遮罩 236……第二隧道接面 714……沉積物 27 556340 五、發明說明(25) 716……絕緣體 726……第四導體層 718……光電阻遮罩 730……第五導體層 720……空間層 802……第二介電體層 722……空間 844……介電體 724……介電體層 28

Claims (1)

  1. 556340 六、申請專利範圍 1. 一種記憶體晶胞(130、230),包含: 一個第一隧道接面(134、234);及 一個與該第一隧道接面(134、234)串聯之第二隧道接 面(136、236),其中該第一隧道接面(134、234)可從第一 5 電阻狀態改變至第二電阻狀態,且該第一隧道接面 (134、234)與該第二隧道接面(136、236)具有不同的反熔 絲特性。 2. 如申請專利範圍第1項之記憶體晶胞(130、230),其中該 第二電阻狀態係短路狀態。 10 3.如申請專利範圍第1項之記憶體晶胞(130、230),其中該 反熔絲特性係一崩潰電壓,且該第一隧道接面(134、234) 具有一低於該第二隧道接面(136、236)之崩潰電壓。 4. 如申請專利範圍第3項之記憶體晶胞(130、230),其中該 第一隧道接面(134、234)包含一介電體(144、244、344、 15 444、544),且其中該第二隧道接面(136、236)包含一介 電體(148、240)。 5. 如申請專利範圍第4項之記憶體晶胞(130、230),其中該 第一隧道接面(134、234)之穿隧面積小於該第二隧道接 面(136、236)之穿隧面積。 20 6.如申請專利範圍第4項之記憶體晶胞(230),其中該第一 隧道接面(234)之介電體(244、344、444、544)具有不均 勻厚度。 7.如申請專利範圍第6項之記憶體晶胞(230),其中該第一 隧道接面(234)之該介電體(244、344、444、544)包括一 29 556340
    六、申請專利範圍 個形貌部(248),該形貌部(248)決定出該第一 哎逼接面 (234)之穿隧面積。 8·如申請專利範圍第1項之記憶體晶胞(13〇),其中兮反溶 絲特性係一種電阻,且在寫入過程前該第一隧道接面 5 (134)具有較該第二隧道接面(136)高之電阻。 9·如申請專利範圍第8項之記憶體晶胞(13〇),其中該第一 隧道接面(134)包含一介電體(144),且其中該第二隧道 接面(136)包含一介電體(丨48)。 10.如申請專利範圍第9項之記憶體晶胞(13〇),其中該第一 1〇 隧道接面(134)之穿隧面積小於該第二隧道接面(136) 之穿隨面積。 15 30
TW091118171A 2001-09-14 2002-08-13 Memory device having dual tunnel junction memory cells TW556340B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US09/951,378 US6541792B1 (en) 2001-09-14 2001-09-14 Memory device having dual tunnel junction memory cells

Publications (1)

Publication Number Publication Date
TW556340B true TW556340B (en) 2003-10-01

Family

ID=25491622

Family Applications (1)

Application Number Title Priority Date Filing Date
TW091118171A TW556340B (en) 2001-09-14 2002-08-13 Memory device having dual tunnel junction memory cells

Country Status (6)

Country Link
US (1) US6541792B1 (zh)
EP (1) EP1293988A3 (zh)
JP (1) JP4140886B2 (zh)
KR (1) KR20030023556A (zh)
CN (1) CN1409397A (zh)
TW (1) TW556340B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11854774B2 (en) 2021-03-17 2023-12-26 Psk Holdings Inc. Plasma detecting device

Families Citing this family (41)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6473337B1 (en) * 2001-10-24 2002-10-29 Hewlett-Packard Company Memory device having memory cells with magnetic tunnel junction and tunnel junction in series
JP2003249553A (ja) * 2002-02-26 2003-09-05 Fujitsu Ltd アンチヒューズ及びその書き込み方法
US6940085B2 (en) * 2002-04-02 2005-09-06 Hewlett-Packard Development Company, I.P. Memory structures
US6821848B2 (en) * 2002-04-02 2004-11-23 Hewlett-Packard Development Company, L.P. Tunnel-junction structures and methods
US6836145B2 (en) * 2002-06-06 2004-12-28 Micron Technology, Inc. Programming circuit and method having extended duration programming capabilities
CN1577832A (zh) * 2003-07-07 2005-02-09 松下电器产业株式会社 半导体器件及其制造方法
US7132350B2 (en) * 2003-07-21 2006-11-07 Macronix International Co., Ltd. Method for manufacturing a programmable eraseless memory
US20050035429A1 (en) * 2003-08-15 2005-02-17 Yeh Chih Chieh Programmable eraseless memory
JP5015420B2 (ja) * 2003-08-15 2012-08-29 旺宏電子股▲ふん▼有限公司 プログラマブル消去不要メモリに対するプログラミング方法
US7057258B2 (en) * 2003-10-29 2006-06-06 Hewlett-Packard Development Company, L.P. Resistive memory device and method for making the same
US9123572B2 (en) 2004-05-06 2015-09-01 Sidense Corporation Anti-fuse memory cell
US8767433B2 (en) 2004-05-06 2014-07-01 Sidense Corp. Methods for testing unprogrammed OTP memory
CA2520140C (en) 2004-05-06 2007-05-15 Sidense Corp. Split-channel antifuse array architecture
US7511982B2 (en) * 2004-05-06 2009-03-31 Sidense Corp. High speed OTP sensing scheme
US7755162B2 (en) 2004-05-06 2010-07-13 Sidense Corp. Anti-fuse memory cell
US8735297B2 (en) 2004-05-06 2014-05-27 Sidense Corporation Reverse optical proximity correction method
US7812404B2 (en) * 2005-05-09 2010-10-12 Sandisk 3D Llc Nonvolatile memory cell comprising a diode and a resistance-switching material
US7834338B2 (en) * 2005-11-23 2010-11-16 Sandisk 3D Llc Memory cell comprising nickel-cobalt oxide switching element
US7816659B2 (en) * 2005-11-23 2010-10-19 Sandisk 3D Llc Devices having reversible resistivity-switching metal oxide or nitride layer with added metal
US7808810B2 (en) * 2006-03-31 2010-10-05 Sandisk 3D Llc Multilevel nonvolatile memory cell comprising a resistivity-switching oxide or nitride and an antifuse
US7829875B2 (en) * 2006-03-31 2010-11-09 Sandisk 3D Llc Nonvolatile rewritable memory cell comprising a resistivity-switching oxide or nitride and an antifuse
US7875871B2 (en) * 2006-03-31 2011-01-25 Sandisk 3D Llc Heterojunction device comprising a semiconductor and a resistivity-switching oxide or nitride
FI122011B (fi) * 2007-06-08 2011-07-15 Teknologian Tutkimuskeskus Vtt Menetelmä elektroniikkamoduulin tuottamiseksi, välituote elektroniikkamoduulin valmistamiseksi, muistielementti, painettu elektroniikkatuote, anturilaite sekä RFID-tunniste
US7742328B2 (en) * 2007-06-15 2010-06-22 Grandis, Inc. Method and system for providing spin transfer tunneling magnetic memories utilizing non-planar transistors
US7902537B2 (en) * 2007-06-29 2011-03-08 Sandisk 3D Llc Memory cell that employs a selectively grown reversible resistance-switching element and methods of forming the same
US7846785B2 (en) * 2007-06-29 2010-12-07 Sandisk 3D Llc Memory cell that employs a selectively deposited reversible resistance-switching element and methods of forming the same
US8233308B2 (en) 2007-06-29 2012-07-31 Sandisk 3D Llc Memory cell that employs a selectively deposited reversible resistance-switching element and methods of forming the same
US7824956B2 (en) 2007-06-29 2010-11-02 Sandisk 3D Llc Memory cell that employs a selectively grown reversible resistance-switching element and methods of forming the same
US20090034156A1 (en) * 2007-07-30 2009-02-05 Takuya Yamamoto Composite sheet
JP5503876B2 (ja) * 2008-01-24 2014-05-28 株式会社半導体エネルギー研究所 半導体基板の製造方法
DE102008024078A1 (de) * 2008-05-17 2009-12-17 Forschungszentrum Jülich GmbH Speicher sowie Verfahren zum Schreiben und Auslesen von Information in einem Speicher
US7842969B2 (en) * 2008-07-10 2010-11-30 Semiconductor Components Industries, Llc Low clamp voltage ESD device and method therefor
KR20110054088A (ko) 2009-11-17 2011-05-25 삼성전자주식회사 비휘발성 메모리 소자
US8124426B2 (en) * 2010-01-06 2012-02-28 International Business Machines Corporation Tunnel junction via
US8610243B2 (en) * 2011-12-09 2013-12-17 Globalfoundries Inc. Metal e-fuse with intermetallic compound programming mechanism and methods of making same
US9093149B2 (en) 2012-09-04 2015-07-28 Qualcomm Incorporated Low cost programmable multi-state device
FR3073075B1 (fr) * 2017-10-27 2020-09-04 St Microelectronics Crolles 2 Sas Point memoire a materiau a changement de phase
FR3084520B1 (fr) 2018-07-25 2020-08-14 Stmicroelectronics Rousset Procede de protection d'un circuit integre, et dispositif correspondant
FR3084521B1 (fr) * 2018-07-25 2020-08-14 Stmicroelectronics Rousset Procede de protection d'un module de circuit integre et dispositif correspondant
FR3084492A1 (fr) 2018-07-30 2020-01-31 Stmicroelectronics (Rousset) Sas Procede de detection d'une attaque par un faisceau de particules electriquement chargees sur un circuit integre, et circuit integre correspondant
FR3099259B1 (fr) 2019-07-24 2021-08-13 St Microelectronics Rousset Procédé de protection de données stockées dans une mémoire, et circuit intégré correspondant

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3643237A (en) * 1969-12-30 1972-02-15 Ibm Multiple-junction tunnel devices
US5096846A (en) * 1990-11-02 1992-03-17 Texas Instruments Incorporated Method of forming a quantum effect switching device
US5200652A (en) * 1991-11-13 1993-04-06 Micron Technology, Inc. Programmable/reprogrammable structure combining both antifuse and fuse elements
US5248632A (en) * 1992-09-29 1993-09-28 Texas Instruments Incorporated Method of forming an antifuse
US5701222A (en) 1995-09-11 1997-12-23 International Business Machines Corporation Spin valve sensor with antiparallel magnetization of pinned layers
US5640343A (en) 1996-03-18 1997-06-17 International Business Machines Corporation Magnetic memory array using magnetic tunnel junction devices in the memory cells
US5757056A (en) * 1996-11-12 1998-05-26 University Of Delaware Multiple magnetic tunnel structures
US6259644B1 (en) 1997-11-20 2001-07-10 Hewlett-Packard Co Equipotential sense methods for resistive cross point memory cell arrays
US6169686B1 (en) 1997-11-20 2001-01-02 Hewlett-Packard Company Solid-state memory with magnetic storage cells
US5991193A (en) 1997-12-02 1999-11-23 International Business Machines Corporation Voltage biasing for magnetic ram with magnetic tunnel memory cells
US5930164A (en) * 1998-02-26 1999-07-27 Motorola, Inc. Magnetic memory unit having four states and operating method thereof
EP0959475A3 (en) 1998-05-18 2000-11-08 Canon Kabushiki Kaisha Magnetic thin film memory and recording and reproducing method and apparatus using such a memory
US6351406B1 (en) 1998-11-16 2002-02-26 Matrix Semiconductor, Inc. Vertically stacked field programmable nonvolatile memory and method of fabrication
US6034882A (en) 1998-11-16 2000-03-07 Matrix Semiconductor, Inc. Vertically stacked field programmable nonvolatile memory and method of fabrication
US6269018B1 (en) 2000-04-13 2001-07-31 International Business Machines Corporation Magnetic random access memory using current through MTJ write mechanism
US6331944B1 (en) 2000-04-13 2001-12-18 International Business Machines Corporation Magnetic random access memory using a series tunnel element select mechanism
US6271088B1 (en) * 2001-01-05 2001-08-07 United Microelectronics Corp. Method for fabricating a buried vertical split gate memory device with high coupling ratio

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11854774B2 (en) 2021-03-17 2023-12-26 Psk Holdings Inc. Plasma detecting device

Also Published As

Publication number Publication date
US20030052320A1 (en) 2003-03-20
US6541792B1 (en) 2003-04-01
JP2003142654A (ja) 2003-05-16
EP1293988A3 (en) 2004-07-14
JP4140886B2 (ja) 2008-08-27
KR20030023556A (ko) 2003-03-19
CN1409397A (zh) 2003-04-09
EP1293988A2 (en) 2003-03-19

Similar Documents

Publication Publication Date Title
TW556340B (en) Memory device having dual tunnel junction memory cells
TWI275096B (en) One-time programmable memory using fuse/anti-fuse and vertically oriented fuse unit memory cells
US9209196B2 (en) Memory circuit, method of driving the same, nonvolatile storage device using the same, and liquid crystal display device
US7489551B2 (en) Memory architecture and method of manufacture and operation thereof
TW580707B (en) Memory device having memory cells capable of four states
US6051851A (en) Semiconductor devices utilizing silicide reaction
CN101783390B (zh) 具有改善结构稳定性的存储单元及其制造方法
TWI445137B (zh) 單次性可編程記憶體、電子系統、電性熔絲記憶體、可編程電阻式記憶體及其方法
US8174877B2 (en) Electric device comprising phase change material and heating element
US20210035612A1 (en) Memory array decoding and interconnects
US20210288050A1 (en) Thin film transistors and related fabrication techniques
US7372714B2 (en) Methods and memory structures using tunnel-junction device as control element
US7233515B2 (en) Integrated memory arrangement based on resistive memory cells and production method
TW200426827A (en) Memory cell, memory device and manufacturing method of memory cell
JP2002530850A (ja) 垂直スタック型フィールド・プログラマブル不揮発性メモリおよびその製造方法
WO2010109803A1 (ja) 抵抗変化型不揮発性記憶装置
US6711045B2 (en) Methods and memory structures using tunnel-junction device as control element
CN101488502A (zh) 非易失性半导体存储装置
US20210366529A1 (en) Transistorless memory cell
JP2015076556A (ja) メモリ装置、書込方法、読出方法
TWI240273B (en) Thin film transistor memory device
TW202135285A (zh) 用於記憶體裝置中之線之可組態電阻率
JP2002334928A (ja) 半導体装置およびその製造方法
TW202230635A (zh) 記憶體裝置及其製造方法
TW202236279A (zh) 半導體記憶體元件及其製作方法

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent