TW546568B - Method and apparatus for detecting the type of interface to which a peripheral device is connected - Google Patents

Method and apparatus for detecting the type of interface to which a peripheral device is connected Download PDF

Info

Publication number
TW546568B
TW546568B TW089120368A TW89120368A TW546568B TW 546568 B TW546568 B TW 546568B TW 089120368 A TW089120368 A TW 089120368A TW 89120368 A TW89120368 A TW 89120368A TW 546568 B TW546568 B TW 546568B
Authority
TW
Taiwan
Prior art keywords
interface
peripheral device
conductor
communication
data
Prior art date
Application number
TW089120368A
Other languages
English (en)
Inventor
Mark T Hanson
Original Assignee
Microsoft Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Microsoft Corp filed Critical Microsoft Corp
Application granted granted Critical
Publication of TW546568B publication Critical patent/TW546568B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • G06F13/4072Drivers or receivers

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Information Transfer Systems (AREA)
  • Arrangements For Transmission Of Measured Signals (AREA)

Description

546568 A7 _______B7 五、發明説明(彳) 發明背景 本發明說明一種可連接至一個電腦上的週邊裝置。本發 明更明確地說明一種配置成偵測該週邊裝置所連接之介面 型式的週邊裝置。 目前有很多種週邊裝置均配置成可連接至電腦上。該等 週邊裝置一般包括使用者輸入裝置,像是鍵盤、指向和按 下裝置(傳統上意指一個電腦滑鼠)及其它類似的裝置型 式。 該等裝置所連接的該電腦係經由若干介面的其中一種介 面與該等裝置通訊。一般用以連接至該等週邊裝置上的介 面包括一個序列介面(像是一個RS232介面)及一個PS2介 面。長久以來’該PS2介面確實為用以將键盤和滑鼠連接 至電腦上的一種標準。 然而,最近已提出另一種意指為一個萬用序列匯流排 (USB)介面的序列介面。該USB介面供應很多種電腦週邊 裝置,包括鍵盤和滑鼠。然而,一個傳統的電腦典型地僅 供以一種介面(像是一個PS24 USB介面)與週邊裝置通訊。 因此,如提供該電腦一個PS2介面,則必須將該鍵盤或滑 鼠配置成根據該PS2介面所定義的一個協定、以支援與該 電腦的通訊。同樣地,如提供該電腦該USB介面,則必須 將該鍵盤或滑鼠配置成根據該USB介面所定義的一個協定 作通訊。 為了實行此,一個傳統的電腦週邊裝置包含一個微處理 器,該微處理器執行一個軟體程式以實行該特殊週邊裝置 _____-5- 本紙張尺度適用中國國豕標準(CNS) Α4規格(210 X 297公爱) 546568 A7 B7 五、發明説明(2 ) 的該等功能。於該裝置中(像是一個鍵盤或滑鼠),該軟體 程式包括一個界於該週邊裝置和該主電腦之間的介面,其 中該週邊裝置經由該介面與該主電腦通訊。該通訊通常包 括自該主電腦中接收命令,及將數據和狀態資訊傳輸給該 主電腦。 如上所討論,該等PS2和USB介面包括不同的硬體和軟 體需求,其中該週邊裝置中的該微處理器必須符合該等需 求,以便該週邊裝置可與該主電腦通訊。該PS2介面利用 兩個導體,該等兩個導體包括一個獨立的時鐘導體和一個 獨立的數據導體。該等導體係由該電腦或該週邊裝置藉由 一個開放集電器電路或一個開放汲極電路而驅動的,且該 等導體包括一個上拉式電阻(其範圍典型地界於2k〜10k歐 姆之間)。將該導體拉成該主電腦内的一個軌道電壓(像是 VCC)。典型地在該微處理器内部實施該開放集電器或開 放汲極電路(通常為一個電晶體)。該週邊裝置内部亦需要 另一個上拉式電阻器。該藉由一個PS2介面通訊的週邊裝 置負貴在該時鐘導體上提供一個時鐘信號,而不管該數據 導體上該數據流程的方向該主電腦將該時鐘導體拉成一個 邏輯低等級,以禁止來自該週邊裝置的通訊,且該主電腦 亦可將該數據導體拉低成信號以給該週邊裝置,其中該主 電腦意欲將數據傳輸給該週邊裝置。 該USB介面亦利用兩個導體,該等兩個導體包括微分數 據信號導體D+和D-。該USB埠(即該主電腦上或USB插座) 上的該USB介面中,係經由一 15k歐姆的電阻將該等兩個 -6- 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) 裝 訂
546568 A7 B7 五、發明説明(3
導體拉成一個邏輯低寺級。於該週邊裝置中,如該週邊裳 置為'一個高速USB週邊裝置’則經由一 1.5k歐姆的電阻將 該D+導體拉成接近3.3伏特。如該週邊裝置為一個低速 USB週邊裝置,則經由一 1.5k歐姆的電阻將該D_導體拉成 3.3伏特。當一個週邊裝置接附在該USB埠上時,則該主 USB藉由判定該等D+或D-導體中哪一個導體被拉成該邏 輯南寺級’以判定該週邊裝置是否為一個低速亦或一個高 速裝置。 如是,可察知該等兩種介面具有不同的硬體結構,及利 用不同的軟體協定通訊。傳統上,已提供獨立的週邊裝 置’其中一個週邊裝置配置成與一個USB介面通訊,且另 一個週邊裝置配置成與一個PS2介面通訊。此要求該等週 邊裝置的製造商提供兩種不同型式的週邊裝置,以便支援 遠寺兩種不同的介面。 發明概述 本發明對該週邊裝置定義一種方法及裝置,使該週邊裝 置可判定其所連接的介面型式,並如是配置該週邊裝置本 身。 該週邊裝置可連接至一個電腦上,其中該電腦包括一第 一個介面和一第二個介面中的其中一個介面。該第一個介 面藉由一個微分數據連接與一個週邊裝置通訊,其中該微 分數據連接包括一第一個數據導體和一第二個數據導體。 汶第一個介面藉由一個時鐘導體和一個單端之數據連接與 孩週邊裝置通訊,其中該單端之數據連接包括一個數據導 L_____ -7- 本紙張尺度適用中S s家標準(CNS) A4規格(摩297公爱)--------—
線 五、發明説明(4 ) 體。#亥週邊裝置包括第一個和第_ 訊導體配置成連接至該微分數: 二個數據導體上,及連接至該單端之 個數據導體上和連接至該時鐘㈣上。 =弟二 個介面偵測元件,其中έ “邊裝置包括一 #"垃5丄 測70件配置成偵測該週邊 ,週邊Ϊ置孩::—個和第二個介面中的哪-個介面上。 =ΐΐ 控制器元件,其中將該控制器元件 1=1 :對應至該偵測之介面的協定、以在該週 邊裝置和m電腦之間作通訊。 1_示簡單說i 圖1為-個代表性環境之方塊圖,其中可於該環境中利 用一個根據本發明的輸入裝置; 圖2A-2C例證說明與—細合之傳統的高速和 $速USB週邊裝置,及一個與一 pS2介面耦合之ps2週邊裝 圖3A和3B例證說明一個根據本發明而分別與一usb介面 和一 PS2介面耦合之週邊裝置; 圖4為一個流程圖,根據本發明的一個觀點例證說明一 個週邊裝置的操作; 圖5為一個方塊圖,例證說明根據本發明之一個觀點的 另一個具體實施例; 圖6為一個流程圖,例證說明根據本發明的另一個具體 實施例之一個週邊裝置的操作。 例證性具體督施例詳述 546568 五、發明説明( 本發明包括-種在-個週邊裝置时施之方法及裝置, 其中該週邊裝置藉由該方法及裝置偵測其是否與一個ps2 介面或-個USB介面搞合。根據本發明的—個觀點,一個 週邊裝置感應該介面的狀態,經由軟體控制改變該介面的 -個硬體配置,及觀察該配置變更對該介面狀態的影響。 孩介面變更的性質允許該週邊裝置判定其所連接的介面型 式,且如是允許該週邊裝置適當地配置其本身。 圖1和該相關的討論意欲對一個可實施本發明之適合的 計^境提供-個簡潔概要的說明。雖然未要求,但將就 該等由-個個人電腦或其它計算裝置所執行之電腦可執行 2令(像是程式模組)其概括性的觀點說明本發明。一般而 言,程式模組包括執行特殊工作或實施特殊摘要數據型式 的常式程式、物件、元件、數據結構等等。此外 些熟知此技藝的人將察知,可以其它的電腦系統配置實行 型裝置、多處理器系統、植基於微處理 4㈣費者电子或可程式化的消費者電子、網路個人咖 腦、迷你電腦、大型主機電腦..···等等。本發明亦可適^ 於分散式計算環境中,其中在該分散式計算環境中, 由遠端處理裝置執行工作的,且其中係藉由 ς :該等遠端處理裝置鍵結在十於-個分散式 ’可將私式模組設在區域和遠端記憶體儲存裝 參考圖i,本發明-個代表性的環境包括一個; 裝置,該通用計算裝置以-個傳統個人電腦20的來;: 示,其包括處理單元21、一個系統記憶體22、固= 1__-9-
f紙張尺度適财® ®家鮮(CNS) A4規格(21GX297^^J 546568 A7 B7 五、發明説明(6 ) 不同系統元件之系統匯流排23(包括該系統記憶體耦合至 處理單元21中)。系統匯流排23可為數種匯流排結構型式 (包括一個記憶體匯流排或記憶體控制器、一個週邊裝置 匯流排、及一個利用多種匯流排配置中任何一種配置的區 域匯流排)的任何一種型式。該系統記憶體包括唯讀記憶 體(ROM) 24、及一個隨機存取記憶體(RAM) 25。一個基本 輸入/輸出26 (BIOS)儲存在ROM 24中,其中該基本輸入/ 輸出26包含該基本常式、以輔助轉移個人電腦2〇内其元件 之間的資訊(像是在啟動期間)。個人電腦20更進一步包括 一個硬碟機27,用以在一個硬式磁碟(未顯示)中讀取和窝 入;一個磁碟機28,用以在一個可移式磁碟29中讀取或寫 入;及一個光碟機30,用以在一個可移式光碟31(像是一 個唯讀光碟或其它的光學媒體)中讀取或寫入。藉由一個 硬碟機介面32、磁碟機介面33及一個光碟機介面34分別將 硬碟機27、磁碟機28及光碟機30連接至系統匯流排23上。 該等drive和該相關的電腦可讀取媒體將電腦可讀取指令 的非揮發性儲存體、數據結構、程式模組及其它的數據提 供給個人電腦20。 雖然此處所述之該代表性的環境使用一個硬碟、一個可 移式磁碟29及一個可移式光碟31,但那些熟知此技藝的人 應察知’亦可在該代表性的作業環境中利用其它型式的電 腦可讀取媒體(像是磁性卡帶、快閃記憶卡、數位影音光 碟、白努力匣、隨機存取記憶體(RAM)、唯讀記憶體、 (R〇M)…··等等),其中該等電腦可讀取媒體可儲存一個電 ___"1 0- 本紙張尺度適用中國國家標準(CNS) Α4规格(210X297公董_)----- 546568
腦可存取的數據。 可將若干程式模組儲存在該硬式磁碟、磁碟29、光碟 、醜24或副25上。該等程式模組包括一個作業系 统35、-個或多個應用程式36、其它的程式模㈣、及程 式數據38。-個使用者可經由輸人裝置(像是—個鍵盤4〇 和指向裝置(或滑鼠)42)將命令和資訊輸入個人電腦2〇中。 其它的輸入裝置(未顯示)可包括—個麥克風、搖桿、遊戲 踏板、衛星盤、掃描器…等等。通常經由多個埠中的其 中一個埠將該等輸入裝置和其它的輸入裝置連接至處理單 元21上。例如,經由一個PS2或USB介面“連接鍵盤4〇和 滑鼠42。於該例證說明的具體實施例中,介面(或埠丨“與 系統匯流排23耦合。亦可由其它的介面連接使用者輸入裝 置,像是一個音效卡、一個並列埠或—個遊戲埠。亦經由 一個介面將一個監督器47或其它型式的顯示元件連接到系 統匯机排23上,像是一個視訊介面卡μ。除了監督器ο之 外,個人電腦典型地可包括其它的週邊輸出裝置,像是喇 叭和印表機(未顯示)。 個人電腦20可利用邏輯連接至一個或多個遠端電腦上 (像是一個遠端電腦49),以於一個網路式環境中操作。遠 端電腦49可為另一個個人電腦、一個伺服器、一個路由 器、一個網路PC 、一個同層裝置或其它的網路節點,其 典型地包括上面就個人電腦20所述之該等其中許多元件或 該等全部的元件,雖然在圖i中僅例證說明一個記憶體儲 存裝置50。圖1中所描述的該等邏輯連接包括一個區域網 ______ -11· &張尺度it财,冢標準(CNS) A4規格(21GX297公幻 546568 A7 B7 五、發明説明(8 ) 路(LAN) 51和一個廣域網路(WAN) 52。該等網路化環境在 辦公室、企業廣泛的電腦網路内部網路和網際網路中係非 常平凡的。 當用於一個LAN網路化環境中時,則個人電腦20經由一 個網路介面或介面卡53連接至區域網路51上。當用於一個 WAN網路化環境中時,則個人電腦20典型地包括一個數 據機54或其它用以在廣域網路52(像是網際網路)上設立通 訊的裝置。數據機54可為内部的或外部的,其經由序列埠 介面46連接至系統匯流排23上。於一個網路環境中,可將 就個人電腦20所描述的程式模組或有關該等程式模組的部 分儲存在該等遠端記憶體儲存裝置中。將察知,該等所示 的網路連接係代表性的,可利用其它的裝置在該等電腦之 間設立一個通訊鏈結。 圖2A- 2C例證說明與傳統介面耦合之傳統的週邊裝置。 圖2A例證說明一個經由USB介面102連接至主電腦20其中 央處理單元(CPU) 21上的高速USB週邊裝置100。應注意, 高速USB週邊裝置100可為任何適合的週邊裝置,像是鍵 盤40、或滑鼠42、或另一個適合的週邊裝置。週邊裝置 100藉由兩個導體104和106連接至USB介面102上,並隨即 通訊。導體104和106經由USB接頭112連接至相對應的導 體108和110上。導體104和106傳送一個高速USB裝置中表 示為D+和D-的信號。信號D+和D-為微分數位數據信號, 其中週邊裝置100藉由D+和D-與電腦20通訊。 於一個高速USB配置中,藉由一個上拉式電阻114將傳 -12- 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) 546568 A7 B7 五、發明説明(9 ) 送信號D+的導體104拉成一個邏輯高等級(像是VCC)。最 好定訂電阻114,致使將導體104拉成接近3.3伏特的電壓 電位。因此,電阻器114可為一個例如連接至一 5伏特VCC 軌道上之7.5k歐姆的電阻。 於電腦20上的USB介面102中,藉由兩個15k歐姆的電阻 116和118將兩個導體108和110(相對應至該等D+和D-信號) 拉成一個邏輯低等級。當最初經由USB介面102而將週邊 裝置1〇〇接附在電腦20上時,則電腦20可判定週邊裝置100 為一個高速USB週邊裝置,因將相對應至信號D+的導體 104拉成一個邏輯高等級,但同時未將相對應至信號D-的 導體106拉成一個邏輯高等級。 圖2B例證說明一個低速USB週邊裝置120與電腦20的連 接。其中某些項目與圖2A中所示的該等項目類似,並將 該等項目編以同樣的號碼。然而,未藉由電阻114將導體 1〇4(相對應至信號D+)拉成一個邏輯高等級,而是藉由電 阻.122將導體106(相對應至信號D-)拉成一個邏輯高等級。 如是,電腦20判定週邊裝置120為一個低速USB裝置。 圖2C例證說明另一個連接至電腦20上的週邊裝置124。 將週邊裝置124配置成經由一個PS2介面126與電腦20通 訊。PS2週邊裝置124藉由一對導體104和106與電腦20通 訊,其中導體104和106相對應至一個數據信號和一個時鐘 信號。導體104和106連接至電晶體131和133上,其中將導 體104和106配置成由週邊裝置124中的該微處理器所控制 之開放集電器或開放汲極的切換。導體104和106經由PS2 -13- 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) 546568 A7 B7 五、發明説明(1〇 ) 接頭128連接至導體108和110上。在週邊裝置124上藉由電 阻130和132將導體104和106拉成一個邏輯高等級,其中電 阻130和132的範圍典型地界於2k〜10k歐姆之間。 於PS2介面126中,亦藉由電阻134和136將導體108和110 拉成一個邏輯高等級,其中電阻134和136的範圍亦典型地 界於2k〜10k歐姆之間。導體108和110亦藉由電晶體138和 140與地面耦合,其中導體108和110典型地為開放汲極或 開放集電器,並由處理器21内適當的電路驅動導體108和 110。亦應注意,可典型地在處理器21内部實施電晶體138 和140,或分開地實施電晶體138和140。 藉由該開放集電器配置之介面,則當一個邏輯1窝入導 體108亦或110中時,不會將該導體動態地驅動成高的。反 之,經由上拉式電阻134和136將該導體拉高成接近該軌道 電壓VCC。以此方式,主處理器21亦或週邊裝置124可將 該導體驅動成低的,而不管是否已將該導體動態地驅動成 高的。 週邊裝置124負貴藉由導體106和110將該時鐘信號提供 給主處理器21,而不管導體104和108上該數據流程的方 向。主處理器21可藉由適當地控制電晶體140以將傳送該 時鐘信號的導體110拉低。此禁止來自週邊裝置124的通 訊。主處理器21亦可藉由操縱電晶體138以將數據導體108 拉低,以便以信號通知週邊裝置124"主處理器21意欲傳輸數 據,,。 圖3 A根據本發明一個觀點例證說明耦合至一週邊裝置 -14- 本紙張尺度適用中國國家標準(CNS) A4規格(210X 297公釐) 裝 訂
546568 A7 B7 五、發明説明(11 ) 142上的主電腦20。其中有若干項目與圖2A-2C中所示的 該等項目類似,並將該等項目編以同樣的號碼。同時,於 圖3A中,提供電腦20 USB介面102,而非提供PS2介面126 給電腦20。 週邊裝置142包括通訊控制器144,切換控制器146,及 信號等級偵測器148。週邊裝置142亦與第一個切換150和 第二個切換152耦合。切換150和152與一個軌道電壓 VCC、及上拉式電阻154和156耦合,其中上拉式電阻154 和156依次與導體158和160耦合。將導體158和160提供給 接頭112,以連接至電腦20上的導體108和110。 圖3B說明耦合至主電腦20上的週邊裝置142。於圖3B 中,提供主電腦20 PS2介面126,而非提供USB介面102給 主電腦20。應注意,不管提供給主電腦20該特殊的介面 102或126,週邊裝置142均係相同的。 根據本發明的一個觀點,在切換控制器146的控制下開 和關上拉式電阻154和156,其中最好在週邊裝置142的微 處理器中實施該等開和關的切換。當電晶體150和152顯示 成分開的切換電晶體時,則亦可在週邊裝置142的微處理 器内實施電晶體150和152,以便電阻154其耦合至切換150 上的該方可直接連接到週邊裝置142内該微處理器的一個 输入接腳上,就如電阻156其耦合至切換152上的該方可直 接連接到週邊裝置142内該微處理器的一個輸入接腳上一 樣。此外當將切換150和152例證說明成雙極聯接電晶體 時,則亦可利用其它的切換裝置,像是場效電晶體、繼電 -15- 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) 546568 A7 B7 五、發明説明(12 ) 器.....等等。 亦應注意,PS2介面126的該數據信號和USB介面102的該 D+信號與導體158耦合,且該PS2時鐘信號和該D-信號與 導體160耦合。如是,週邊裝置142可如一個高速USB週邊 裝置或如一個PS2裝置一樣地操作。當將週邊裝置142配置 成如一個低速USB週邊裝置或如一個PS2裝置一樣地操作 時,則保留該等信號之間的該關聯性(即就該等PS2時鐘和 數據信號保留該等D+和D-信號)。此外,可保留該等關聯 性。最好在接頭112中提供一個介面卡,以供應用於該PS2 介面和該等兩種USB介面型式之不同的連接。 圖4為一個流程圖,例證說明週邊裝置142的操作。一旦 週邊裝置142連接到電腦20上時,則週邊裝置142即自電腦 20中接收電源。由區塊180例證說明啟動週邊裝置142。接 著,週邊裝置142中的切換控制器146關閉切換150和152。 此抑制上拉式電阻154和156將導體158和160拉成一個邏輯 高的電壓電位,以有效地將電阻154和156與該軌道電壓 VCC切斷。由圖4中的區塊182表示抑制該等上拉。 接著,信號等級偵測器148偵測在導體158亦或160上的 該信號等級是否為一個邏輯高等級。信號等級偵測器148 可為任何適合的信號等級偵測器。由區塊184表示此。 如導體158或160中的任一個導體或兩個導體正在傳送一 個邏輯高的信號時,則週邊裝置142推斷其連接至一個PS2 介面126上,而非連接至一個USB介面102上。此係因藉由 抑制上拉式電阻154和156,則USB介面102中的下拉式電 -16- 本紙張尺度適用中國國家標準(CNS) A4規格(210X 297公釐) 546568 A7 B7 五、發明説明(13 ) 阻116和118將傾向將導體108和110(且因此導體158和160) 拉成一個邏輯低等級。因此,如該任一個導體為一個邏輯 高等級時,則該PS2介面126中的電阻134和136將該等導體 拉高。 然而,如兩個導體均為低的時,則週邊裝置142尚無法 判定其所連接之介面型式。例如,在USB介面102中,下 拉式電阻116和118可能正在將該等導體拉成一個邏輯低等 級。然而,當1PS2介面126供以切換138和140能量、以如是 將傳送該等數據和時鐘信號的該等導體驅動成一個邏輯低 等級時,其亦係有效的。因此,一旦啟動和抑制上拉式電 阻154和156時,如導體158和160上的該等信號均為一個邏 輯低等級時,則週邊裝置142必須採取附加的步驟以判定 其所連接之介面型式。 接著,切換控制器146打開切換150,以致能上拉式電阻 154。應注意,在該點上致能之該特殊的上拉式電阻為連 接至一個高速USB裝置該PS2數據導體和該USB D+導體上 的該上拉式電阻,或為連接至一個低速USB裝置該PS2數 據導體和該USB D-導體上的該上拉式電阻。圖4中所例證 說明的該流程圖例說該PS2/高速USB週邊裝置的操作。 於任何事例中,一旦切換控制器146致能上拉式電阻 154、而打開切換150時,則信號等級偵測器148將再次察 看導體158上的該信號等級。如該信號保持在一個邏輯低 等級上時,則週邊裝置142可安全地推斷其連接至PS2埠 126上,而非連接至一個USB埠102上。此係因藉由致能上 -17- 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) 546568 A7 B7 五、發明説明(14 ) 拉式電阻154,則如為了使導體158上有一個邏輯低等級信 號,必須由PS2介面126中的電晶體138將導體158確實地驅 動成一個低等級。如該致能之上拉式電阻154已連接至 USB介面102上時,則該致能之上拉式電阻154將導體158 拉成一個邏輯高等級。 由圖4中的區塊186和188表示'’致能上拉式電阻154”和 ”偵測導體158上的該信號等級”。 另一方面,如在致能上拉式電阻154之後,該相關的導 體未在一個邏輯低的等級上時,則週邊裝置142或許連接 至一個USB介面102上。大部分的時候均可假定此,且如 是週邊裝置142可選擇性地停止該點上的該偵測通則,及 執行該USB軟體。由圖4中的破折號箭頭190表示此。 然而,當切換控制器146致能上拉式電阻器154的瞬間、 主處理器21即一致地允許該數據信號走向一個邏輯高等級 時,則週邊裝置142可有些微的機會連接至一個PS2介面 126上。如是,週邊裝置142可採取附加的步騾,以更進一 步確保其所判定的該介面型式為正確的。在該事例下,切 換控制器146抑制上拉式電阻154,且信號等級偵測器148 接著判定導體158亦或導體160上的該信號等級為一個邏輯 高等級。由圖4中的區塊192和194表示此。 如任一個導體為一個邏輯高等級時,則週邊裝置142可 安全地假定其連接至一個PS2介面126上,而非連接至一個 USB介面102上。另一方面,如該等兩個導體都不是一個 邏輯高等級時,則週邊裝置142可假定其連接至USB介面 -18- 本紙張尺度適用中國國家標準(CNS) A4規格(210X 297公釐) 裝 訂
線 546568 A7 B7 五、發明説明(15 ) 102上,而非連接至一個PS2介面126。此外,如無論何時 均判定該PS2時鐘信號已假定一個邏輯高等級時,則週邊 ' 裝置142可安全地推斷其連接至一個PS2裝置上。 當切換控制器146抑制上拉式電阻146的瞬間、該主處理 器21即第二次一致地將該數據信號切換回一個邏輯低等級 的機率係非常低的。因當該時鐘信號仍維持低的時,則該 一種逆向(即數據信號從低到高、再到低)係達反該PS2協 定的。 一旦週邊裝置142判定出其所連接的介面型式時,則其 分支成”其軟體碼中支援該介面型式的一部分”和”執行以 打開適合該偵測之介面之電阻的該碼”。由圖4中的區塊 196和198表示此。 應注意,當已就測試傳送該PS2數據信號的該導體而說 明了圖4時,則可藉由測試傳送該PS2時鐘信號的該導體 (取代測試傳送該PS2數據信號的該導體)來實行本發明。 其中該處理係相同的。 圖5為根據本發明其另一個觀點之另一個週邊裝置200之 方塊圖。週邊裝置200包括USB微控制器202,其中USB微 控制器202包括USB控制器元件204 ;連接型式判定元件 205 ;及PS2控制器元件206。週邊裝置200亦包括上拉式電 阻208,電阻210和212,及切換214。微控制器200亦包括 多個輸入/輸出(I/O)接腳216、218、220、222和224。 微控制器202亦包括接腳226和228上所提供的USB微分數 據輸出D+和D-。該等D+和D-接腳226和228與導體耦合, -19- 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 546568 A7 ___B7 五、發明説明(16 ) 其中該等導體分別代表一個高速USB裝置的USB D+信號 和USB D-信號,及一個PS2裝置的PS2數據信號和PS2時鐘 信號。 當週邊裝置200經由PS2介面126亦或USB介面102接附在 主處理器2 1上時,則連接型式判定元件205判定週邊裝置 200所連接的介面型式。啟動微控制器202,且微控制器 202最初在I/O接腳224上提供一個信號,使切換214保持 π開的”。元件205首先檢查接腳218,以判定接腳218上該 信號的等級。如該信號等級為一個邏輯壹(或邏輯高等 級),則元件205判定週邊裝置200連接至一個PS/2介面126 上。此係因藉由使切換214為開的,且當接腳218為一個邏 輯高等級時,則必須由該PS2介面中的該上拉式電阻將該 信號等級拉高。 另一方面,如接腳218上的該信號等級仍為一個邏輯零 (或一個邏輯低等級)時,則元件205在接腳216上提供一個 邏輯高輸出。此在本質上致能上拉式電阻210。接著,元 件205再次檢查接腳218上的該信號等級。如該信號為一個 邏輯低等級,則該主系統的該介面正將該信號動態地驅動 成低的。如是,該介面必須為一個PS2介面。然而,如將 該信號上拉成一個邏輯高等級時,則判定該介面為一個 USB介面。 如判定週邊裝置200所連接的該介面為一個USB介面 時,則USB控制器204在接腳224上提供一個信號,使切換 214被關閉。此外,微控制器202在一個高阻抗狀態下提供 -20- 本紙張尺度適用中國國家標準(CNS) A4規格(210X 297公釐) 546568 A7 B7 五、發明説明(17 ) 接腳216、218、220及222。接著,USB控制器元件204僅利 用微分數據D+和D_、並根據一個USB協定控制與該主系 統的通訊。 另一方面,如判定該介面為一個PS2介面時,則切換214 維持在開的狀態,且微控制器202在接腳216和220上提供 邏輯高等級的信號,以如是致能上拉式電阻210和212(以 2.2k歐姆例證說明該等兩個電阻)。接著,PS2控制器元件 206分別利用接腳218和222作為該PS2數據線和該PS2時鐘 線,以控制通訊。 應注意,某些USB裝置具有一個永久致能的序列介面引 擎。其中一種狀況為微分數據信號D+和D-均走向一個邏 輯零,而導致該部分重設其本身。藉由提供切換214,並 藉由上拉式電阻208,則當切換214為開的時,本發明確保 至USB控制器204中的該D+信號將永遠維持在一個邏輯高 等級上。 此外,當PS2控制器206正在控制與該PS2介面間的通訊 時,則其它的USB控制器204可要求該等微分數據信號D+ 和D-為未連接的。於該事例中,將一個附加的切換置放 在該D-導體中,同時在判定該連接型式期間將該附加的 切換維持在開的狀態下;及如判定該介面型式為一個PS2 介面時,則於通訊期間將該附加的切換維持在開的狀態 下。另一方面,如判定該介面型式為一個USB介面時,則 該等切換均為關的,且USB控制器204根據該USB協定控制 通訊。 -21- 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 546568 A7 B7 五、發明説明(18 ) 於遠標準USB規格其最近一次的修訂中,其中有一個變 更要求一個USB插座裝置。於接收一個匯流排重設之後和 在配置之前,先在其下向流埠上驅動一個邏輯低(SE〇)。 在實施電源切換的插座上,該變更未呈現出一個問題,此 係因直到配置了該插座裝置之後,才將電源提供給該插座 裝置的下向流。 然而,不需要自動供給動力插座(特別是根插座)以實施 電源切換。因此有下面的可能性…·電源存在,且在沒有 裝置接附下、將一個USB埠上的D+和D-驅動成〇。當引動 本偵測通則時(即一旦開機或接附時),則此可能為該埠的 狀態。因此,如該通則在該等狀況下不假定該裝置接附在 一個PS2埠上將係較可取的。 如是,圖6例證說明一個流程圖,顯示在一種與圖4中所 說明之方式略為不同的方式下、該偵測通則的操作。圖4 和圖6中有部分為類似的,並將該等部分編以同樣的號 碼。然而,在致能PS2數據/USB D+上拉式電阻154之後 (區塊186) ’則判定是否有任一條線為高的。由區塊24〇表 示此。如是,則處理繼績至區塊192,如就圖4所說明的。 然而,如在區塊240中判定兩條線都不是高的時,則該 系統僅可等待、直到該其中一個導體走向高的為止,且該 系統可在區塊192或242上繼續進行。選擇性地,一旦在區 塊240中偵測出兩條線都不是高的時,則抑制pS2數據 /USB D+上拉式電阻154。此由區塊242表示此,且處理回 到區塊184中。如是,將一個USB埠上的一個強迫SE0或一 -22-
546568 A7 B7
條強迫低PS2數據線視為一個不確定狀態,且該通則僅等 待、直到S特殊的狀怨或狀況結束為止。相信該延遲只4 持續約10微秒,故該使用者多半不會注意到該延遲。" 於一個例證說明的具體實施例中,僅在開機時才可執行 判定該介面連接的型式;或可於軟體一旦異常時,即重複 判定該介面連接的型式(像是當一個看守人的時間用完 時,則可發生軟體異常);或可於正規的操作期間、定時 地重複判定該介面連接的型式。 就如圖4一樣,可將圖6中提及的該等信號作不同的組 合,以便該等PS2數據信號或PS2時鐘信號可與該等uSB D+或USB D-信號相關。預期該系統型式在本發明其一個 例證說明具體實施例的範圍内。 如是,可察知本發明提供一種方法及裝置,其中一個週 邊裝置可藉由該方法及裝置判定其是否連接至一個USB介 面或一個PS2介面上。該等週邊裝置的製造商僅需支援一 種產品’而不需支援兩種獨立的產品,但仍將供應兩種介 面型式與電腦連接。 雖然已就較可取的具體實施例說明了本發明,但熟知此 技藝的工作者將察知,可在未偏離本發明的精髓和範疇 下,在形式上和細節上作變更。 -23-

Claims (1)

  1. 546568 六、申請專利範圍 該第-個介面時,則該電腦内該微分數據連接中的該 等第一個和第二個數據導體分別藉由第一個和第二個 電阻性元件搞合至-第-個電壓電位上;及當該電腦 包括該第二個介面時,則分別由第三個和第四個電阻 性元件將該單端之數據連接中的該第一個數據導體和 孩時鐘導體拉成一第二個電壓電位,其中該介面偵測 元件包括: ,:耦合至該等第一個和第二個通訊導體上之信號偵 測器,其中將該信號偵測器配置成偵測該等第一個和 第一個通訊導體上的信號等級,及根據該等偵測之信 號等級提供該連接輸出。 3.如申請專利範圍第2項之週邊裝置,其中該介面偵測元 件包括: 一第五個電阻性元件; 一第六個電阻性元件; 一第一個可選擇的連接元件,其選擇性地藉由該第 五個電阻性元件將該第一個通訊導體連接至一第三個 電壓電位上;及 一第二個可選擇的連接元件,其選擇性地藉由該第 六個私阻性元件將該第二個通訊導體連接至該第三個 電壓電位上。 4·如申請專利範圍第3項之週邊裝置,其中該等第二個和 第三個電壓電位與一第一個邏輯等級相關。 5·如申請專利範圍第4項之週邊裝置,其中將該介面連接 -25- 本紙張尺度適用中國國家標準(CNS) Α4規格(210 X 297公釐) 546568 A8 B8
    裝 訂
    546568 ABCD 、申請專利範圍 器配置成:當相對應至該第一個通訊導體的該信號等 級為該第一個邏輯等級時,則提供該連接輸出、指出 連接至該第一個介面上。 11·如申請專利範圍第9項之週邊裝置,其中將該介面偵測 元件配置成·放棄選擇該第一個可選擇的連接元件, 及放棄選擇該第二個連接元件;及其中將該信號偵測 器配置成:當相對應至該第一個通訊導體的該信號等 級為該第二個邏輯等級時,則提供該連接輸出、指出 ,接至孩第一個介面上,及當相對應至該等第一個和 第一個通訊導組中忒其中至少一個通説導體的該信號 等級為該第一個邏輯等級時,則提供該連接輸出、指 出連接至該第二個介面上。 12.如申請專利範圍第U項之週邊裝置,其中該第一個邏 輯等級相對應至一個邏輯壹,且其中該第二個邏輯等 級相對應至一個邏輯零。 13_如申請專利範圍第i項之週邊裝置,其中該控制器元件 包括: 一第一個控制器,配置成根據—相對應至該第一個 介面之第一個協定控制通訊;及 第一個控制器,配置成根據一相對應至該第二個 介面之第二個協定控制通訊。 14·如申請專利範圍第13項之週邊裝置,其中該第一個控 制器耦合至微分數據接腳上,以提供微分=據信號, 其中該等微分數據接腳耦合至該等第—個和第二個通 -27- ;紙張尺度適用巾g a家標準(CNS) 44規格(21GX297公笼] ---------- 、申請專利範圍 訊導體上。 15·如申請專利範圍第14項之週邊裝置,其中該第二個控 制器耦合至第一個和第二個輸入/輸出(〗/ 〇)接腳上,以 提供一第一個數據信號和一個時鐘信號,其中該等第 一個和第二個I/O接腳耦合至該等第一個和第二個通訊 導體上。 16·如申請專利範圍第15項之週邊裝置,更進一步包括: 一第一個切換,於該等微分數據接腳中的一第一個 微分數據接腳和該第一個通訊導體之間輕合,其中將 忒控制器元件配置成:當該介面偵測元件提供該連接 輸出、指出該偵測之界面為該第一個介面時,則該控 制器元件選擇性地關閉該第一個切換。 〇·如申請專利範園第16項之週邊裝置,其中將該控制器 冗件配置成:當該介面偵測元件提供該連接輸出、指 出该偵測之界面為該第二個介面時,則該控制器元件 打開該第一個切換。 18·如申請專利範圍第17項之週邊裝置,更進一步包括: 一第二個切換,於該等微分數據接腳中的一第二個 微分數據接腳和該第二個通訊導體之間糕合,其中將 咸控制器元件配置成:當該介面偵測元件提供該連接 輸出、指出該偵測之界面為該第一個介面時,則該控 制器元件選擇性地關閉該第二個切換。 19·如申請專利範圍第18項之週邊裝置,其中將該控制器 元件配置成:當該介面偵測元件提供該連接輸出、指 -28- 本紙張尺度適用中國國家標準(CNS) Α4規格(210X297公釐) 546568 A8 B8 C8
    出3债測之界面為該第二個介面時,則該控制器 打開該第二個切換。 f 2〇·如申請專利範園第16項之週邊裝置,其中將該第二個 $制器配置成··當該介㈣測元件提供該連接輸出、 才曰,孩偵测之界面為該第一個介面時,則該第二個控 制器在孩等第一個和第二個I/O接腳上提供一個高阻抗 信號。 21·如=請專利範圍第2〇項之週邊裝置,更進一步包括: 第個和第二個電阻性元件,分別於該等第一個/第 一個通訊導體和第三個/第四個1/ 0接腳之間耦合,其 中將孩控制器元件配置成:當該介面偵測元件提供該 連接輸出、指出該偵測之界面為該第一個介面時,則 该控制器元件在該等高阻抗狀態下之第三個和第四個 I/O接腳上提供一個信號;及當該介面偵測元件提供該 連接輸出、指出該偵測之界面為該第二個介面時,則 該控制器元件在該等電壓等級的第三個和第四個I/c>接 腳上提供一個信號。 22.—種用於一可連接至一電腦上之週邊裝置中的電腦可 謂取媒體,該電腦包括一第一個介面和一第二個介面 中的其中一個介面,該第一個介面藉由一個微分數據 連接與該週邊裝置通訊,其中該微分數據連接包括一 ‘第一個數據導體和一第二個數據導體,及該第二個介 面藉由一個單端之數據連接和一個時鐘導體與該週邊 裝置通訊,其中該單端之數據連接包括一第一個數據 -29- 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐)
    訂 •線 546568 A8 B8 C8 D8 、申請專利範圍 導體,該週邊裝置包括第一個和第二個通訊導體,當 該電腦包括該第一個介面時,則將該等第一個和第二 個通訊導體配置成連接至該微分數據連接中的該等第 一個和第二個數據導體上,及當該電腦包括該第二個 介面時,則將該等第一個和第二個通訊導體配置成連 接至該單端之數據連接中的該第一個數據導體上和連 接至該時鐘導體上,該電腦可讀取媒體包括儲存在其 上的指令,其中當該週邊裝置執行該等指令時,則導 致該週邊裝置執行以下的步騾: 藉由在該等第一個和第二個通訊導體上的信號位準而 偵測該週邊裝置連接至該等第一個和第二個介面中的 哪一個介面上;及 根據一對應至該偵測之介面的協定經由該等第一個 和第二個通訊導體與該電腦進行通訊。 23. —種由一個週邊裝置所實施之方法,用以偵測該週邊 裝置是否連接至一個電腦中的一第一個界面或一第二 個介面上,該第一個介面藉由一個微分數據連接與該 週邊裝置通訊,其中該微分數據連接包括一第一個數 據導體和一第二個數據導體,及該第二個介面藉由一 個單端之數據連接和一個時鐘導體與該週邊裝置通 訊,其中該單端之數據連接包括一第一個數據導體, 該週邊裝置包括第一個和第二個通訊導體,當該電腦 包括該第一個介面時,則將該等第一個和第二個通訊 導體配置成連接至該微分數據連接中的該等第一個和 -30- 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐)
    訂 第二個數據導體上,及當該電腦包括該第二個介面 時’則將該等第一個和第二個通訊導體配置成連接至 ▲單端之數據連接中的該第一個數據導體上和連接至 該時鐘導體上,該方法包括: 藉由嘗試施加一信號位準至該第一個和第二個通訊導體 的至少一個以及偵測該至少一個通訊導體上的信號位 準而偵測該週邊裝置連接至該等第一個和第二個介面 中的哪一個介面上;及 根據一對應至該偵測之介面的協定經由該等第一個 和第二個通訊導體與該電腦進行通訊。 •如申請專利範圍第23項之方法,其中偵測(a)包括: (a)(i)將該等第一個和第二個通訊導體與一預定之電 壓電位切斷; (a)(2)判定該等第一個和第二個通訊導體中是否有任 何一個通訊導體為一第一個邏輯等級,其中該第一個 邏輯等級與一第一個電壓電位相關;及 如疋’則(a)(3)判定該週邊裝置連接至該第二個介面 上。 如申請專利範圍第24項之方法,其中偵測⑷更進一步 包括: 體都 ."一,丨,〜〜相叫一禾一個電 性7C件將該第一個通訊導體連接至該第一個電壓電 π八〜如於少騾(a)(2)中,該等第一個和第二個通訊 不為該第一個邏輯等級時,則藉由一第一個電 杜航Sr哲 ⑽、七^ —..... 々、申請專利範圍 (a)(5)判定該等第一個和第二個通訊導體中是否有任 何一個通訊導體為該第一個邏輯Lo v e 1 an d,如是,則 (a)(6)折返至步驟(a)(1)中。 26. 如申請專利範圍第25項之方法,其中偵測(a)更進一步 包括: (a)(7)如該第一個通訊導體為該第一個邏輯等級時, 則判定該週邊裝置連接至該第一個介面上。 27. 如申請專利範圍第25項之方法,其中偵測(a)更進一步 包括: (a)(8)如該第一個通訊'導體亦或該第二個通訊導體為 該第一個邏輯等級時,則將該第一個通訊導體與該第 一個電壓電位切斷;及 (a)(9)判定該等第一個和第二個通訊導體中是否有任 何一個通訊導體為該第一個電壓電位。 28. 如申請專利範圍第27項之方法,其中偵測⑷更進一步 包括: 如於步騾(a)(9)中,該等第一個和第二個通訊導體中 任一個通訊導體為該第一個邏輯等級時,則(a)(10)判 定該週邊裝置連接至該第二個介面上;及 否則,(a)(ll)判定該週邊裝置連接至該第一個介面 上。 29. —種可連接至一個電腦上的週邊裝置,其中該電腦包 括一第一個介面和一第二個介面中的其中一個介面, 該第一個介面藉由一個微分數據連接與該週邊裝置通 -32- 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) 546568 A8 B8 C8 D8 六、申請專利範圍 訊’其中該微分數據連接包括一第一個數據導體和一 第二個數據導體,及該第二個介面藉由一個單端之數 據連接和一個時鐘導體與該週邊裝置通訊,其中該單 端 < 數據連接包括一第一個數據導體,該週邊裝置包 括: 第一個和第二個通訊導體,當該電腦包括該第一個 介面時’則將該等第一個和第二個通訊導體配置成連 接至該微分數據連接中的該等第一個和第二個數據導 體上’及當該電腦包括該第二個介面時,則將該等第 一個和第二個通訊導體配置成連接至該時鐘導體上和 連接至遠單端之數據連接中的該第一個數據導體上; 一耦合至該等第一個和第二個通訊導體上之介面偵 測70件,其中將該介面偵測元件配置成藉由偵測在該等 通訊導體的至少一個上的信號位準而偵測該週邊裝置 連接至戒等第一個和第二個介面中的哪一個介面上, 及配置成提供一連接輸出,以指出該偵測之介面;及 一耦合至該介面偵測元件上之控制器元件,其中將 該控制器元件配置成根據一相對應至該偵測之介面的 協定:、藉由該等第一個和第二個通訊導體在該週邊襞 置和孩電腦之間作通訊,其中該偵測之介面係以 接輸出為根據的。 -33-
TW089120368A 1999-10-01 2000-11-18 Method and apparatus for detecting the type of interface to which a peripheral device is connected TW546568B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US09/410,413 US6442734B1 (en) 1998-07-08 1999-10-01 Method and apparatus for detecting the type of interface to which a peripheral device is connected

Publications (1)

Publication Number Publication Date
TW546568B true TW546568B (en) 2003-08-11

Family

ID=23624614

Family Applications (1)

Application Number Title Priority Date Filing Date
TW089120368A TW546568B (en) 1999-10-01 2000-11-18 Method and apparatus for detecting the type of interface to which a peripheral device is connected

Country Status (7)

Country Link
US (1) US6442734B1 (zh)
EP (1) EP1224559B1 (zh)
JP (1) JP4126178B2 (zh)
CN (1) CN1168022C (zh)
AU (1) AU1072201A (zh)
TW (1) TW546568B (zh)
WO (1) WO2001025943A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI410807B (zh) * 2010-05-20 2013-10-01 Mstar Semiconductor Inc 資料傳輸介面、資料傳輸方法以及使用此資料傳輸介面的電子裝置

Families Citing this family (48)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6460094B1 (en) * 1998-07-08 2002-10-01 Microsoft Corporation Peripheral device configured to detect the type of interface to which it is connected and configuring itself accordingly
US6813650B1 (en) * 1999-10-26 2004-11-02 International Business Machines Corporation Multimode non-standard universal serial bus computer input device
US6725318B1 (en) 2000-02-29 2004-04-20 Microsoft Corporation Automated selection between a USB and PS/2 interface for connecting a keyboard to a computer
US6691201B1 (en) * 2000-06-21 2004-02-10 Cypress Semiconductor Corp. Dual mode USB-PS/2 device
US6438638B1 (en) 2000-07-06 2002-08-20 Onspec Electronic, Inc. Flashtoaster for reading several types of flash-memory cards with or without a PC
US7295443B2 (en) 2000-07-06 2007-11-13 Onspec Electronic, Inc. Smartconnect universal flash media card adapters
DE10042633C2 (de) * 2000-08-30 2002-06-20 Infineon Technologies Ag Erkennung eines Geräte-Anschlußzustands beim USB
US7007117B2 (en) * 2000-11-29 2006-02-28 Palmone, Incorporated Identifying a type of connection and selecting a corresponding form of an application
GB2375273B (en) * 2001-04-30 2004-07-07 Nokia Mobile Phones Ltd Communication interface for an electronic device
TWI243986B (en) * 2001-06-01 2005-11-21 Winbond Electronics Corp Data transmission method
JP2003058488A (ja) * 2001-08-20 2003-02-28 Teac Corp 周辺装置
US7689724B1 (en) 2002-08-16 2010-03-30 Cypress Semiconductor Corporation Apparatus, system and method for sharing data from a device between multiple computers
US7293118B1 (en) 2002-09-27 2007-11-06 Cypress Semiconductor Corporation Apparatus and method for dynamically providing hub or host operations
US6903727B2 (en) * 2002-10-04 2005-06-07 Onspec Electronic Inc. Integrated virtual hub chip
KR20040074491A (ko) * 2003-02-19 2004-08-25 삼성전자주식회사 핫 플러그 신호 생성장치 및 생성방법
DE10344852B4 (de) * 2003-09-26 2007-12-13 Infineon Technologies Ag Verfahren zum Betreiben einer leitungsgebundenen Chipkarten-Schnittstellenanordnung zwischen einem Kartenlesegerät und einer Chipkarte
US7380145B2 (en) 2003-11-25 2008-05-27 Microsoft Corporation Modifying a power management algorithm based on wireless communication parameters
US7127533B2 (en) * 2003-12-19 2006-10-24 Motorola, Inc. Interrupt driven expanded option select interface for portable device
US7191263B2 (en) * 2004-03-31 2007-03-13 Microsoft Corporation Enhanced input using packet switching over a PS/2 or other interface
US7653123B1 (en) 2004-09-24 2010-01-26 Cypress Semiconductor Corporation Dynamic data rate using multiplicative PN-codes
JP4463658B2 (ja) * 2004-10-28 2010-05-19 日本電産サンキョー株式会社 情報処理システムの下位装置、下位装置用動作制御プログラムおよび下位装置用動作制御方法
US20060176290A1 (en) * 2005-02-09 2006-08-10 Dell Products L.P. Display device featuring a reduced amount of time for detecting video input signals
TWI266193B (en) * 2005-06-03 2006-11-11 Transpacific Plasm Llc Peripheral equipment of computer system
TWI296376B (en) * 2005-10-06 2008-05-01 Holtek Semiconductor Inc Method and apparatus for detecting the type of interface to which a peripheral device is connetced
CN100397379C (zh) * 2005-10-12 2008-06-25 盛群半导体股份有限公司 计算机外设装置接口形式的连接判断方法及装置
SG134232A1 (en) 2006-01-05 2007-08-29 Telechips Inc Audio system, and usb/uart common communication system for the same
US8024491B1 (en) 2007-08-20 2011-09-20 Cypress Semiconductor Corporation Detecting a connection to an unpowered host
JP4999738B2 (ja) * 2008-03-14 2012-08-15 株式会社リコー 電子機器、プログラム及び記録媒体
CN101547123B (zh) * 2008-03-24 2013-08-14 戴尔产品有限公司 用于在信息处理系统内启用网络通信的网络接口和检测模块
TWI459204B (zh) * 2009-03-03 2014-11-01 Htc Corp 電子裝置、電子系統以及周邊裝置自動偵測與辨識方法
US20110054058A1 (en) * 2009-08-31 2011-03-03 William Crooker Emulsified polyol and resultant foam therefrom
CN102098475A (zh) * 2009-12-11 2011-06-15 鸿富锦精密工业(深圳)有限公司 电子设备及其获知接口与外部设备连接关系的方法
JP5515919B2 (ja) * 2010-02-12 2014-06-11 ソニー株式会社 電子機器および接続外部機器のデジタルインタフェース判別方法
CN102479133B (zh) * 2010-11-24 2014-02-12 炬力集成电路设计有限公司 一种usb设备及其检测方法
CN102034403A (zh) * 2010-12-21 2011-04-27 鸿富锦精密工业(深圳)有限公司 电子阅读设备的遥控装置及其遥控方法
US9094767B2 (en) 2011-08-18 2015-07-28 Logitech Europe S.A. Headset plug universal auto switcher
US11755510B2 (en) 2011-11-08 2023-09-12 Seagate Technology Llc Data detection and device optimization
TW201329731A (zh) * 2012-01-06 2013-07-16 Ite Tech Inc 用於識別通用串列匯流排(usb)和移動高解析度鏈接(mhl)設備的一種裝置和其方法
US8850097B2 (en) * 2012-07-16 2014-09-30 Verifone, Inc. USB apparatus and embedded system incorporating same
US9602101B2 (en) * 2013-10-07 2017-03-21 Microchip Technology Incorporated Integrated device with auto configuration
US10111099B2 (en) 2014-05-12 2018-10-23 Microsoft Technology Licensing, Llc Distributing content in managed wireless distribution networks
US9874914B2 (en) 2014-05-19 2018-01-23 Microsoft Technology Licensing, Llc Power management contracts for accessory devices
US10037202B2 (en) 2014-06-03 2018-07-31 Microsoft Technology Licensing, Llc Techniques to isolating a portion of an online computing service
US9367490B2 (en) * 2014-06-13 2016-06-14 Microsoft Technology Licensing, Llc Reversible connector for accessory devices
US9717006B2 (en) 2014-06-23 2017-07-25 Microsoft Technology Licensing, Llc Device quarantine in a wireless network
CN108390433B (zh) * 2015-05-13 2022-01-11 Oppo广东移动通信有限公司 快速充电方法、电源适配器和移动终端
TWI571746B (zh) * 2015-05-13 2017-02-21 聯陽半導體股份有限公司 資料傳輸系統及其傳輸方法
US11372462B2 (en) * 2020-03-24 2022-06-28 Hitachi Energy Switzerland Ag Protected power and data bus connection of peripheral device and host device

Family Cites Families (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4500933A (en) * 1982-04-02 1985-02-19 Ampex Corporation Universal interface unit
US4785469A (en) * 1987-02-12 1988-11-15 Advanced Micro Devices, Inc. Processor to peripheral interface for asynchronous or synchronous applications
JPH0273444A (ja) * 1988-09-09 1990-03-13 Canon Inc コンピュータ装置
US5043938A (en) * 1988-12-29 1991-08-27 Intel Corporation Node controller for a local area network
WO1992011593A1 (en) * 1990-12-17 1992-07-09 Codex Corporation Communication apparatus operative to switch dynamically between different communication configurations
JPH0651881A (ja) * 1992-07-28 1994-02-25 Matsushita Electric Works Ltd 通信ユニット
US5857112A (en) * 1992-09-09 1999-01-05 Hashemi; Ebrahim System for achieving enhanced performance and data availability in a unified redundant array of disk drives by using user defined partitioning and level of redundancy
US5473264A (en) * 1992-11-13 1995-12-05 Apple Computer, Inc. Methods and apparatus for electrically terminating a high speed communications pathway
JPH06224977A (ja) * 1993-01-26 1994-08-12 Matsushita Electric Works Ltd 外部インターフェイス選択装置
US5548782A (en) * 1993-05-07 1996-08-20 National Semiconductor Corporation Apparatus for preventing transferring of data with peripheral device for period of time in response to connection or disconnection of the device with the apparatus
US5644790A (en) * 1994-02-16 1997-07-01 Ati Technologies, Inc. Universal CD ROM interface using single interface connection
US5577213A (en) * 1994-06-03 1996-11-19 At&T Global Information Solutions Company Multi-device adapter card for computer
US5612634A (en) 1994-09-26 1997-03-18 Zilog, Inc. Circuit for sensing whether or not an add-in board is inserted into a bus connector of a mother board
JP3115820B2 (ja) * 1995-05-17 2000-12-11 松下電器産業株式会社 インターフェース装置、及びこれを用いたコンピュータ装置
SE9503972L (sv) 1995-11-10 1996-11-25 Perstorp Ab Ytbeläggningsförfarande
US5828905A (en) * 1995-11-13 1998-10-27 Mitsubishi Chemical America, Inc. Adapter and method of connecting devices associated with at least three different protocols
US5754890A (en) * 1996-02-01 1998-05-19 Microsoft Corporation System for automatic identification of a computer data entry device interface type using a transistor to sense the voltage generated by the interface and output a matching voltage level
US5832244A (en) * 1996-02-20 1998-11-03 Iomega Corporation Multiple interface input/output port for a peripheral device
JPH09282058A (ja) * 1996-04-10 1997-10-31 Fuji Xerox Co Ltd インタフェース装置
US5920731A (en) 1997-02-21 1999-07-06 Vlsi Technology, Inc. Single-housing electrical device self-configurable to connect to PCMCIA compliant or non-PCMCIA compliant host interfaces
JP3610424B2 (ja) * 1997-04-23 2005-01-12 カシオ計算機株式会社 電子機器及びインタフェース回路
US5935224A (en) 1997-04-24 1999-08-10 Microsoft Corporation Method and apparatus for adaptively coupling an external peripheral device to either a universal serial bus port on a computer or hub or a game port on a computer
US6006295A (en) * 1997-06-05 1999-12-21 On Spec Electronic, Inc. Translator with selectable FIFO for universal hub cables for connecting a PC's PCMCIA or parallel ports to various peripherals using IDE/ATAPI, SCSI, or general I/O
EP0890905A2 (en) * 1997-07-08 1999-01-13 Shuttle Technology Limited Computer interface apparatus
TW381221B (en) * 1997-08-12 2000-02-01 Koninkl Philips Electronics Nv Bus communication system
US5978861A (en) * 1997-09-30 1999-11-02 Iomega Corporation Device and method for continuously polling for communication bus type and termination
US5928347A (en) * 1997-11-18 1999-07-27 Shuttle Technology Group Ltd. Universal memory card interface apparatus
JPH11237936A (ja) * 1998-02-19 1999-08-31 Canon Inc インターフェース制御装置と方法及び印刷装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI410807B (zh) * 2010-05-20 2013-10-01 Mstar Semiconductor Inc 資料傳輸介面、資料傳輸方法以及使用此資料傳輸介面的電子裝置

Also Published As

Publication number Publication date
JP2003511757A (ja) 2003-03-25
AU1072201A (en) 2001-05-10
CN1402850A (zh) 2003-03-12
CN1168022C (zh) 2004-09-22
EP1224559B1 (en) 2003-07-02
JP4126178B2 (ja) 2008-07-30
WO2001025943A1 (en) 2001-04-12
EP1224559A1 (en) 2002-07-24
US6442734B1 (en) 2002-08-27
WO2001025943A8 (en) 2001-07-19

Similar Documents

Publication Publication Date Title
TW546568B (en) Method and apparatus for detecting the type of interface to which a peripheral device is connected
TW514789B (en) Method and apparatus for detecting the type of interface to which a peripheral device is connected
US7085876B2 (en) USB controlling apparatus for data transfer between computers and method for the same
US6460094B1 (en) Peripheral device configured to detect the type of interface to which it is connected and configuring itself accordingly
US5586271A (en) In-line SCSI bus circuit for providing isolation and bi-directional communication between two portions of a SCSI bus
TWI358665B (zh)
US7185132B2 (en) USB controller with intelligent transmission mode switching function and the operating method thereof
US7268561B2 (en) USB attach detection for USB 1.1 and USB OTG devices
US6415342B1 (en) Universal serial bus controlled connect and disconnect
US5935224A (en) Method and apparatus for adaptively coupling an external peripheral device to either a universal serial bus port on a computer or hub or a game port on a computer
JP3610424B2 (ja) 電子機器及びインタフェース回路
US20030038177A1 (en) Passive flash media adapter system
TW571196B (en) I2C self bus switching device
WO2021227635A1 (zh) Usb接口切换装置、切换方法及终端设备
US10678739B1 (en) Electronic system, host device and control method
WO2015013428A1 (en) Using usb signaling on a usb host to trigger a usb device to enter a mode of operation
TWM328091U (en) Transmission cable capable of transmitting E-SATA signals and electricity
TW202424750A (zh) 電腦組件及其控制方法
JP2001222359A (ja) インタフェース識別装置
JP2001177543A (ja) バス接続機器および機器接続システム
TWI447589B (zh) 電子支付終端與維護工具間經由usb連結之資料交換
KR101592591B1 (ko) Usb 호스트 및 usb 디바이스 간의 전환이 가능한 멀티미디어 시스템
US20040039858A1 (en) Automatic status assignment logic circuit apparatus for bay devices

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees
MM4A Annulment or lapse of patent due to non-payment of fees