JP3115820B2 - インターフェース装置、及びこれを用いたコンピュータ装置 - Google Patents

インターフェース装置、及びこれを用いたコンピュータ装置

Info

Publication number
JP3115820B2
JP3115820B2 JP08081740A JP8174096A JP3115820B2 JP 3115820 B2 JP3115820 B2 JP 3115820B2 JP 08081740 A JP08081740 A JP 08081740A JP 8174096 A JP8174096 A JP 8174096A JP 3115820 B2 JP3115820 B2 JP 3115820B2
Authority
JP
Japan
Prior art keywords
port
information data
ports
block
cell block
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP08081740A
Other languages
English (en)
Other versions
JPH0934603A (ja
Inventor
康浩 森
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Corp
Panasonic Holdings Corp
Original Assignee
Panasonic Corp
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Corp, Matsushita Electric Industrial Co Ltd filed Critical Panasonic Corp
Priority to JP08081740A priority Critical patent/JP3115820B2/ja
Priority to US08/647,680 priority patent/US5793999A/en
Publication of JPH0934603A publication Critical patent/JPH0934603A/ja
Application granted granted Critical
Publication of JP3115820B2 publication Critical patent/JP3115820B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/76Architectures of general purpose stored program computers
    • G06F15/78Architectures of general purpose stored program computers comprising a single central processing unit
    • G06F15/7867Architectures of general purpose stored program computers comprising a single central processing unit with reconfigurable architecture

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、CPUとプリンタ
などの周辺機器との間で論理的な接続を行うインターフ
ェース装置、及びこれを用いたコンピュータ装置に関す
る。
【0002】
【従来の技術】近年、パーソナルコンピュータ(以下、
PCと呼ぶ)の軽量小型化とともに、ユーザーがPCを
携帯して移動するモーバイルコンピューティングが普及
しつつある。具体的には、ノートブックタイプのPCで
は、A4サイズのものに代わり、携帯性に優れたB5サ
イズのものが主力製品として製造されている。また、パ
ームトップPC、PDA(Personal Digital Assistant
s)などの携帯情報端末機が、さらに携帯性に優れたコ
ンピュータ装置として実用化されている。そして、ユー
ザーが携帯したコンピュータ装置をプリンタ、インター
ネットなどの周辺機器に接続することにより、モーバイ
ルコンピューティングが行われる。また、周知のよう
に、インターフェース装置が、コンピュータ装置と周辺
機器との間に設けられ、当該コンピュータ装置のCPU
と周辺機器とを論理的に接続している。すなわち、イン
ターフェース装置が、データの転送速度、電気的なレベ
ル等のデータの転送様態を所定のプロトコルに沿って変
換し、CPUと周辺機器とを論理的に接続している。さ
らに、携帯性に優れた上述のコンピュータ装置では、従
来のインターフェース装置として、カード状のインター
フェース装置(以下、インターフェースカードと呼ぶ)
が用いられている。このインターフェースカードは、P
CMCIA(Personal Computer Memory Card Internat
ional Association)と呼ばれる規格により、標準化さ
れたものであり、1つの転送様態を変換するプロトコル
を実現する論理回路で構成されている。また、コンピュ
ータ装置には、上記規格に準拠したインターフェースカ
ード用のカードスロットが、標準的に装備されている。
尚、モデム、LAN、SCSI等の周辺機器の1つに対
応した多種類のインターフェースカードが、様々なベン
ダーから発売されている。ユーザーは、これらのインタ
ーフェースカードのうち、接続する周辺機器に対応した
インターフェースカードを選択し、同インターフェース
カードをカードスロットに挿入することにより、コンピ
ュータ装置と当該周辺機器とを接続することができる。
【0003】
【発明が解決しようとする課題】上記のような従来のイ
ンターフェースカード(装置)では、コンピュータ装置
にカードスロットを設ける必要があった。ところが、コ
ンピュータ装置を軽量小型化した場合、カードスロット
をコンピュータ装置の表面に設けることができない恐れ
があった。このため、カードスロットをコンピュータ装
置に標準装備することができないという問題点を生じ
た。また、プロトコルが異なる複数の周辺機器をコンピ
ュータ装置に接続するためには、それらの各周辺機器に
対応した多数のインターフェースカードを用意する必要
があった。特に、モーバイルコンピューティングを行う
場合には、それら多数のインターフェースカードを持ち
歩く必要があるという問題点を生じた。
【0004】この発明は、以上のような問題点を解決す
るためになされたものであり、コンピュータ装置と接続
することができる周辺機器の種類をユーザーの要求に応
えて柔軟に変更することができるインターフェース装
置、及びこれを用いたコンピュータ装置を提供すること
を目的とする。また、この発明は、コンピュータ装置に
容易に標準装備することができるインターフェース装
置、及びこれを用いたコンピュータ装置を提供すること
を目的とする。
【0005】
【課題を解決するための手段】本発明のインターフェー
ス装置またはコンピュータ装置は、データの転送様態を
変換するハードウェアをロジックセルブロック、ディス
クリートブロック及び配線セルブロックで構成し、それ
らのハードウェアの動作機能を定義する複数組の論理情
報データ及び複数組の配線情報データをコンフィギュレ
ーションブロックに記憶している。このように構成する
ことにより、コンピュータ装置と接続する周辺機器に対
応して論理情報データ及び配線情報データを選択するこ
とができ、コンピュータ装置とプロトコルが異なる複数
の周辺機器とを論理的に接続することができる。
【0006】
【発明の実施の形態】本発明のインターフェース装置で
は、論理情報データと接続情報データを1組とするデー
タを複数組記憶するコンフィギュレーションブロック、
外部接続用の第1のポート外部接続用の第2のポー
、第3のポート、及び第4のポートに接続され、前記
第3のポートから入力される前記論理情報データに基づ
いて前記第1、第2、及び第4のポートとの間の機能的
な関係がプログラム可能であるロジックセルブロック、
第5のポートに接続された複数の電子素子で構成され、
前記ロジックセルブロックの動作機能を補助するディス
クリートブロック、前記第4及び第5のポートと第6の
ポートとに接続され、前記第6のポートから入力される
前記接続情報データに基づいて前記第4及び第5のポー
トとの間の接続関係がプログラム可能である配線セルブ
ロック、及び前記論理情報データ及び接続情報データを
前記第3及び第6のポートを介して前記ロジックセルブ
ロック及び前記配線セルブロックにそれぞれ転送する制
御ブロックを有し、前記第1のポートと前記第2のポー
トとの間でデータの転送態様を変換してデータ転送を行
う。上記のように構成されたインターフェース装置は、
複数組の論理情報データ及び複数組の配線情報データを
コンフィギュレーションブロックに記憶し、1組の論理
情報データ及び配線情報データに基づいてロジックセル
ブロック、ディスクリートブロック及び配線セルブロッ
クがデータの転送態様を変換する。このため、コンピュ
ータ装置と接続する周辺機器に対応して論理情報データ
及び配線情報データを選択することができ、コンピュー
タ装置とプロトコルが異なる複数の周辺機器とを論理的
に接続することができる。
【0007】さらに、他の発明のインターフェース装置
は、外部接続用の第1のポート外部接続用の第2のポ
ート、第3のポート、及び第4のポートに接続され、前
記第3のポートから入力される論理情報データに基づい
て前記第1、第2、及び第4のポートとの間の機能的な
関係がプログラム可能であるロジックセルブロック、第
5のポートに接続された複数の電子素子で構成され、前
記ロジックセルブロックの動作機能を補助するディスク
リートブロック、前記第4及び第5のポートと第6のポ
ートとに接続され、前記第6のポートから入力される接
続情報データに基づいて前記第4及び第5のポートとの
間の接続関係がプログラム可能である配線セルブロッ
ク、及び前記第1及び前記第2のポートのいずれか一方
のポートに接続され、前記一方のポートから入力される
前記論理情報データ及び接続情報データを前記第3及び
第6のポートを介して前記ロジックセルブロック及び前
記配線セルブロックにそれぞれ転送する制御ブロックを
有し、前記第1のポートと前記第2のポートとの間でデ
ータの転送態様を変換してデータ転送を行う。上記のよ
うに構成されたインターフェース装置では、外部の記憶
装置に記憶した複数組の論理情報データ及び複数組の配
線情報データを選択することができるので、コンピュー
タ装置と接続することができる周辺機器の数を増加する
ことができる。また、論理情報データや配線情報データ
を変更する場合、例えばバグなどの異常の発生、あるい
はバージョンアップを行う場合でも、インターフェース
装置を変更することなく、外部の記憶装置で容易に変更
できる。
【0008】
【0009】
【0010】本発明のコンピュータ装置では、論理情報
データと接続情報データを1組とするデータを複数組記
憶するコンフィギュレーションブロック、外部接続用の
第1のポート外部接続用の第2のポート、第3のポー
、及び第4のポートに接続され、前記第3のポートか
ら入力される前記論理情報データに基づいて前記第1、
第2、及び第4のポートとの間の機能的な関係がプログ
ラム可能であるロジックセルブロック、第5のポートに
接続された複数の電子素子で構成され、前記ロジックセ
ルブロックの動作機能を補助するディスクリートブロッ
ク、前記第4及び第5のポートと第6のポートとに接続
され、前記第6のポートから入力される前記接続情報デ
ータに基づいて前記第4及び第5のポートとの間の接続
関係がプログラム可能である配線セルブロック、及び前
記論理情報データ及び接続情報データを前記第3及び第
6のポートを介して前記ロジックセルブロック及び前記
配線セルブロックにそれぞれ転送する制御ブロックを備
えたインターフェース装置、及び前記第1及び第2のポ
ートのいずれか一方のポートに接続され、前記制御ブロ
ックを制御するCPUを有し、前記第1のポートと前記
第2のポートとの間でデータの転送態様を変換してデー
タ転送を行う。上記のように構成されたコンピュータ装
置では、内蔵したインターフェース装置において、デー
タの転送態様を変換するハードウェアをロジックセルブ
ロック、ディスクリートブロック及び配線セルブロック
で構成し、それらのハードウェアの動作機能を定義する
複数組の論理情報データ及び複数組の配線情報データを
コンフィギュレーションブロックに記憶している。この
ことにより、CPUとプロトコルが異なる複数の周辺機
器とを論理的に接続することができる。
【0011】さらに、他の発明のコンピュータ装置は、
外部接続用の第1のポート外部接続用の第2のポー
、第3のポート、及び第4のポートに接続され、前記
第3のポートから入力される論理情報データに基づいて
前記第1、第2、及び第4のポートとの間の機能的な関
係がプログラム可能であるロジックセルブロック、第5
のポートに接続された複数の電子素子で構成され、前記
ロジックセルブロックの動作機能を補助するディスクリ
ートブロック、前記第4及び第5のポートと第6のポー
トとに接続され、前記第6のポートから入力される接続
情報データに基づいて前記第4及び第5のポートとの間
の接続関係がプログラム可能である配線セルブロック、
及び前記第1及び前記第2のポートのいずれか一方のポ
ートに接続され、前記一方のポートから入力される前記
論理情報データ及び接続情報データを前記第3及び第6
のポートを介して前記ロジックセルブロック及び前記配
線セルブロックにそれぞれ転送する制御ブロックを備え
たインターフェース装置、前記第1及び第2のポートの
いずれか一方のポートに接続され、前記制御ブロックを
制御するCPU、及び前記一方のポートに接続され、前
記論理情報データと前記接続情報データを1組とするデ
ータを複数組記憶する外部記憶装置を有し、前記第1の
ポートと前記第2のポートとの間でデータの転送態様
変換してデータ転送を行う。上記のように構成されたコ
ンピュータ装置では、複数組の論理情報データ及び複数
組の配線情報データを外部記憶装置に記憶するので、C
PUと接続することができる周辺機器の数を増加するこ
とができる。また、論理情報データや配線情報データを
変更する場合、例えばバグなどの異常の発生、あるいは
バージョンアップを行う場合でも、インターフェース装
置を変更することなく、外部記憶装置で容易に変更でき
る。
【0012】
【0013】
【0014】
【実施例】以下、本発明のインターフェース装置、及び
これを用いたコンピュータ装置の好ましい実施例につい
て図面を参照して説明する。
【0015】《実施例1》図1は、本発明の実施例1で
あるインターフェース装置の構成を示すブロック図であ
る。図1において、インターフェース装置51は、第
1、第2、第3、及び第4のポート6、7、8、及び9
に接続されたロジックセルブロック1、第5のポート1
0に接続されたディスクリートブロック2、及び第4、
第5、及び第6のポート9、10、及び11に接続され
た配線セルブロック3を有する。さらに、インターフェ
ース装置51には、1組の論理情報データ及び配線情報
データを複数組記憶しているコンフィギュレーションブ
ロック4、及び1組の論理情報データ及び配線情報デー
タを第3及び第6のポート8及び11を経てロジックセ
ルブロック1及び配線セルブロック3にそれぞれダウン
ロードする制御ブロック5が設けられている。尚、この
インターフェース装置51は、例えば150mm×10
0mmのプリント基板(図示せず)上に構成したもので
あり、第1及び第2のポート6及び7の一方にはコンピ
ュータ装置(図示せず)が接続され、他方にはモデム、
LAN、プリンタ等の1つの周辺機器(図示せず)が接
続される。
【0016】ロジックセルブロック1は、論理情報デー
タに基づいて当該インターフェース装置50の動作機能
を実質的に定義するブロックであり、例えばXILIN
X社、LCAシリーズのLSI(タイプXC−3000
またはXC−4000)が用いられている。このLSI
には、メモリセル、及びマルチプレクサ回路、フリップ
フロップ回路などの複数の論理回路が集積されている。
また、メモリセルは第3のポート8に接続され、論理情
報データが制御ブロック5から第3のポート8を経てメ
モリセルに書き込まれる。複数の各論理回路は、第1、
第2、及び第4のポート6、7、及び9に接続されてい
る。これらの論理回路は、論理情報データに基づいてL
SIの内部で結線され、その論理が定義される。すなわ
ち、第1、第2、及び第4のポート6、7、及び9との
間の機能的な関係が、論理情報データに基づいてプログ
ラム可能となり、ロジックセルブロック1の動作機能が
決定される。ディスクリートブロック2は、ロジックセ
ルブロック1の動作機能を補助するブロックであり、抵
抗、コンデンサ、LED等の複数の電子素子21が設け
られている。また、これらの電子素子21の各端子は、
第5のポート10に接続されている。配線セルブロック
3は、メモリセルを有するLSIで構成されている。ま
た、配線セルブロック3は、メモリセルに書き込まれる
配線情報データに基づいて第4のポート9と第5のポー
ト10との間を接続する。すなわち、第4のポート9と
第5のポート10との間の接続関係が、配線情報データ
に基づいてプログラム可能となり、ロジックセルブロッ
ク1内の所定の論理回路とディスクリートブロック2内
の所定の電子素子とが接続される。コンフィギュレーシ
ョンブロック4は、例えばROMにより構成されたブロ
ックであり、コンピュータ装置と周辺機器とを論理的に
接続するための手順、すなわちプロトコルである論理情
報データ及び配線情報データを複数組ROM内の複数の
アドレスに記憶している。制御ブロック5は、例えばT
TL回路を有するブロックであり、1つのアドレス内に
書き込まれた1組の論理情報データ及び配線情報データ
を読み出して、上記TTL回路により論理情報データと
配線情報データとを分離する。そして、上述したよう
に、論理情報データ及び配線情報データをロジックセル
ブロック1及び配線セルブロック3にそれぞれダウンロ
ードする。
【0017】次に、このインターフェース装置51の動
作について説明する。ユーザーが、コンピュータ装置と
接続する周辺機器に応じて、例えば制御ブロック5から
コンフィギュレーションブロック4内のROMに対して
ソフト的に1つのアドレスを指定し、当該アドレス内に
記憶された1組の論理情報データ及び配線情報データを
選択する。このことにより、論理情報データ及び配線情
報データが、ロジックセルブロック1及び配線セルブロ
ック3にそれぞれダウンロードされる。そして、配線セ
ルブロック3では、第4及び第5のポート9及び10と
の間の接続関係がプログラム可能となり、ロジックセル
ブロック1では、第1、第2、及び第4のポート6、
7、及び9との間の機能的な関係がプログラム可能とな
る。その結果、データの転送速度、電気的なレベル等の
データの転送様態が、ロジックセルブロック1及びディ
スクリートブロック2で変換されて、コンピュータ装置
のCPUと周辺機器とが論理的に接続される。
【0018】以上のように、本実施例のインターフェー
ス装置51では、データの転送様態を変換するハードウ
ェアをロジックセルブロック1、ディスクリートブロッ
ク2及び配線セルブロック3で構成し、それらのハード
ウェアの動作機能を定義する複数組の論理情報データ及
び複数組の配線情報データをコンフィギュレーションブ
ロック4に記憶している。このことにより、従来例のイ
ンターフェースカードのように、複数のインターフェー
スカードを用いることなしに、コンピュータ装置とプロ
トコルが異なる複数の周辺機器とを論理的に接続するこ
とができる。
【0019】尚、制御ブロック5からコンフィギュレー
ションブロック4内のROMに対してソフト的に1つの
アドレスを指定し、1組の論理情報データ及び配線情報
データを選択するという上記の構成以外に、制御ブロッ
ク5内に論理情報データ及び配線情報データを選択する
ためのディップスイッチを設け、これを切り換えるよう
にしてハード的に1組の論理情報データ及び配線情報デ
ータを選択する構成としても良い。
【0020】《実施例2》図2は、本発明の実施例2で
あるインターフェース装置の構成を示すブロック図であ
る。この実施例では、インターフェース装置52の構成
において、実施例1のコンフィギュレーションブロック
の代わりに、制御ブロック5に第1のポート6とのイン
ターフェース機能を設けた。それ以外は、実施例1のも
のと同様であるのでそれらの説明は省略する。実施例1
との主な違いは、制御ブロック5と第1のポート6とを
論理的に接続し、外部の記憶装置から第1のポート6及
び制御ブロック5を介して、論理情報データ及び配線情
報データをロジックセルブロック1及び配線セルブロッ
ク3にそれぞれダウンロードすることである。すなわ
ち、図2に示すように、この実施例のインターフェース
装置52では、制御ブロック5が、第1、第3、及び第
6のポート6、8、及び11に接続されている。そし
て、ユーザーが、このインターフェース装置52を使用
する際は、まず図示しないハードディスク等の外部の記
憶装置を第1のポート6に接続し、当該記憶装置から第
1のポート6を介して制御ブロック5に必要な論理情報
データ及び配線情報データとを読み出す。続いて、実施
例1のものと同様に、論理情報データ及び配線情報デー
タを制御ブロック5から第3及び第6のポート8及び1
1を介してロジックセルブロック1及び配線セルブロッ
ク3にそれぞれダウンロードする。このように、この実
施例のインターフェース装置52では、外部の記憶装置
に記憶した複数組の論理情報データ及び複数組の配線情
報データを選択することができるので、実施例1に示し
たものに比べて、コンピュータ装置と接続することがで
きる周辺機器の数を増加することができる。また、論理
情報データや配線情報データを変更する場合、例えばバ
グなどの異常の発生、あるいはバージョンアップを行う
場合でも、インターフェース装置52を変更することな
く、外部の記憶装置で容易に変更できる。
【0021】尚、制御ブロック5と第1のポート6とを
接続して、外部の記憶装置から第1のポート6を介して
制御ブロック5に論理情報データ及び配線情報データと
を読み出すという上記の構成以外に、制御ブロック5と
第2のポート7とを接続し、外部の記憶装置から第2の
ポート7を介して制御ブロック5に論理情報データ及び
配線情報データとを読み出す構成としても良い。
【0022】《実施例3》図3は、本発明の実施例3で
あるインターフェース装置の構成を示すブロック図であ
る。この実施例では、インターフェース装置53の構成
において、実施例1の第1及び第2のポートの代わり
に、配線セルブロック3’に第7のポート12aから第
Nのポート12n(Nは8以上の整数)を接続した。そ
れ以外は、実施例1のものと同様であるのでそれらの説
明は省略する。実施例1との主な違いは、配線セルブロ
ック3’に第4〜第6のポート9〜11と、コンピュー
タ装置と周辺機器が接続される第7のポート12aから
第Nのポート12nとを接続したことである。すなわ
ち、図3に示すように、配線セルブロック3’には、第
4〜第6のポート9〜11と、第7のポート12aから
第Nのポート12nとが接続されている。これらの第7
のポート12aから第Nのポート12nには、ユーザー
が接続したいコンピュータ装置と周辺機器とが接続され
る。また、ユーザーがこのインターフェース装置53を
使用する場合は、実施例1のものと同様に、接続する周
辺機器に対応した1組の論理情報データ及び配線情報デ
ータを選択する。そのことにより、論理情報データ及び
配線情報データが、ロジックセルブロック1及び配線セ
ルブロック3にそれぞれダウンロードされる。そして、
配線セルブロック3’では、第4及び第5のポート9及
び10と第7〜第Nのポート12a〜12nとの間の接
続関係がプログラム可能となり、ロジックセルブロック
1では、第4のポート9との間の機能的な関係がプログ
ラム可能となる。その結果、データの転送速度、電気的
なレベル等のデータの転送様態が、ロジックセルブロッ
ク1及びディスクリートブロック2で変換されて、コン
ピュータ装置のCPUと周辺機器とが論理的に接続され
る。このように構成することにより、実施例1のものに
比べて、ロジックセルブロック1の独立性を高め、かつ
マルチプラットフォームへの対応を柔軟に行うことがで
きる。すなわち、コンピュータ装置や周辺機器におい
て、それらとインターフェース装置とを接続するための
コネクタは、コンピュータ装置や周辺機器の仕様の違い
により、そのピン配置が異なるものである。これに対し
て、本実施例のインターフェース装置53では、複数の
第7のポート12aから第Nのポート12nを配線セル
ブロック3’に接続している。このことにより、ロジッ
クセルブロック1を変更することなく、配線セルブロッ
ク3’でピン配置の違いを吸収でき、仕様の異なる複数
のコンピュータ装置や周辺機器を接続することができ
る。また、配線セルブロック3’内で複数のコンピュー
タ装置や周辺機器を接続しているので、コンピュータ装
置や周辺機器同士の直接的なデータ転送を行うことがで
きる。
【0023】《実施例4》図4は、本発明の実施例4で
あるインターフェース装置の構成を示すブロック図であ
る。この実施例では、インターフェース装置54の構成
において、実施例3のコンフィギュレーションブロック
の代わりに、制御ブロック5に第7のポート12aとの
インターフェース機能を設けた。それ以外は、実施例3
のものと同様であるのでそれらの説明は省略する。実施
例3との主な違いは、論理情報データ及び配線情報デー
タを、ハードディスク等の外部の記憶装置から第7のポ
ート12a及び制御ブロック5を介して、ロジックセル
ブロック1及び配線セルブロック3’にそれぞれダウン
ロードすることである。すなわち、図4に示すように、
制御ブロック5が、第3、第6、及び第7のポート8、
11、及び12aに接続されている。そして、ユーザー
が、このインターフェース装置54を使用する際は、ま
ず図示しない外部の記憶装置を第7のポート12aに接
続し、当該記憶装置から第7のポート12aを介して制
御ブロック5に必要な論理情報データ及び配線情報デー
タとを読み出す。続いて、実施例3のものと同様に、論
理情報データ及び配線情報データを制御ブロック5から
第3及び第6のポート8及び11を介してロジックセル
ブロック1及び配線セルブロック3’にそれぞれダウン
ロードする。このように、この実施例のインターフェー
ス装置54では、外部の記憶装置に記憶した複数組の論
理情報データ及び複数組の配線情報データを選択するこ
とができるので、実施例3に示したものに比べて、コン
ピュータ装置と接続することができる周辺機器の数を増
加することができる。また、論理情報データや配線情報
データを変更する場合、例えばバグなどの異常の発生、
あるいはバージョンアップを行う場合でも、インターフ
ェース装置54を変更することなく、外部の記憶装置で
容易に変更できる。
【0024】《実施例5》図5は、本発明の実施例5で
あるコンピュータ装置の構成を示すブロック図である。
図5に示すように、コンピュータ装置71は、実施例1
に示したインターフェース装置51とCPU61とを有
する。このコンピュータ装置71では、上記インターフ
ェス装置51を少なくとも一つ内蔵し、また周辺機器8
1と接続するためのコネクタ(図示せず)を備えてい
る。また、CPU61は、インターフェース装置の第1
及び第2のポート6及び7(図1)のいずれか一方に接
続され、上記コネクタは、第1及び第2のポート6及び
7のいずれか他方に接続されている。ユーザーは、CP
U61を用いて制御ブロック5(図1)を制御すること
により、CPU61と接続する周辺機器81に対応した
1組の論理情報データ及び配線情報データを選択しコン
フィギュレーションブロック4(図1)から読み出す。
このことにより、論理情報データ及び配線情報データ
が、ロジックセルブロック1(図1)及び配線セルブロ
ック3(図1)にそれぞれダウンロードされる。そし
て、データの転送速度、電気的なレベル等のデータの転
送様態が、ロジックセルブロック1及びディスクリート
ブロック2(図1)で変換されて、コンピュータ装置7
1のCPU61と周辺機器81とが論理的に接続され
る。また、周辺機器81は、モデム、LAN、プリンタ
等であり、周辺機器81の仕様によりコネクタの形状が
異なるので、コンピュータ装置71のコネクタとの接続
を行う場合は、変換コネクタを介してコンピュータ装置
71のコネクタと接続する。このように、本実施例のコ
ンピュータ装置71では、内蔵したインターフェース装
置51において、データの転送様態を変換するハードウ
ェアをロジックセルブロック1、ディスクリートブロッ
ク2及び配線セルブロック3で構成し、それらのハード
ウェアの動作機能を定義する複数組の論理情報データ及
び複数組の配線情報データをコンフィギュレーションブ
ロック4に記憶している。このことにより、従来例のイ
ンターフェースカードのように、複数のインターフェー
スカードを用いることなしに、CPU61とプロトコル
が異なる複数の周辺機器81とを論理的に接続すること
ができる。さらに、インターフェース装置51と周辺機
器81との接続は、コネクタでを用いているので、コン
ピュータ装置71を大きくすることなく、インターフェ
ース装置51を内蔵することができる。
【0025】《実施例6》図6は、本発明の実施例6で
あるコンピュータ装置の構成を示すブロック図である。
この実施例では、コンピュータ装置72の構成におい
て、実施例5のインターフェース装置の代わりに、実施
例2に示したインターフェース装置52を設け、I/O
バス91によりインターフェース装置52、CPU6
1、及び外部記憶装置92を接続した。それ以外は、実
施例5のものと同様であるのでそれらの説明は省略す
る。実施例5との主な違いは、I/Oバス91によりイ
ンターフェース装置52、CPU61、及び外部記憶装
置92を接続し、CPU61を用いて外部記憶装置92
に記憶している論理情報データ及び配線情報データをイ
ンターフェース装置52の第1のポート6(図2)に読
み出すことである。すなわち、図6に示すように、CP
U61が、I/Oバス91によりインターフェース装置
52と外部記憶装置92とに接続されている。外部記憶
装置92には、複数組の論理情報データ及び複数組の配
線情報データが記憶されている。ユーザーが、CPU6
1と周辺機器81との接続を行う際は、周辺機器81に
対応した1組の論理情報データ及び配線情報データとを
外部記憶装置92からI/Oバス91及び第1のポート
6(図2)を介して制御ブロック5(図2)に読み出
す。続いて、論理情報データ及び配線情報データを制御
ブロック5から第3及び第6のポート8及び11を介し
てロジックセルブロック1及び配線セルブロック3にそ
れぞれダウンロードする。このように、この実施例のコ
ンピュータ装置72では、複数組の論理情報データ及び
複数組の配線情報データを外部記憶装置92に記憶する
ので、実施例5に示したものに比べて、CPU61と接
続することができる周辺機器81の数を増加することが
できる。また、論理情報データや配線情報データを変更
する場合、例えばバグなどの異常の発生、あるいはバー
ジョンアップを行う場合でも、インターフェース装置5
2を変更することなく、外部記憶装置92で容易に変更
できる。
【0026】《実施例7》図7は、本発明の実施例7で
あるコンピュータ装置の構成を示すブロック図である。
この実施例では、コンピュータ装置73の構成におい
て、実施例5のインターフェース装置の代わりに、実施
例3に示したインターフェース装置53を設け、インタ
ーフェース装置53とCPU61とを接続した。それ以
外は、実施例5のものと同様であるのでそれらの説明は
省略する。実施例5との主な違いは、実施例3に示した
インターフェース装置53にCPU61及び複数の周辺
機器81b〜81nを接続したことである。すなわち、
図7に示すように、コンピュータ装置73は、CPU6
1とCPU61に接続されるインターフェース装置53
とを内蔵している。尚、CPU61は、インターフェー
ス装置53の配線セルブロック3’(図3)に、第7〜
第Nのポート12a〜12n(図3)のいずれか1つの
ポートを介して接続されている。また、複数の周辺機器
81b〜81nは、図示しないコネクタにより第7〜第
Nのポート12a〜12nに接続される。このように構
成することにより、複数の周辺機器81b〜81nをC
PU61に接続することができる。また、配線セルブロ
ック3’内でCPU61や複数の周辺機器81b〜81
nを接続しているので、CPU61や複数の周辺機器8
1b〜81n同士の直接的なデータ転送を行うことがで
きる。
【0027】《実施例8》図8は、本発明の実施例8で
あるコンピュータ装置の構成を示すブロック図である。
この実施例では、コンピュータ装置74の構成におい
て、実施例7のインターフェース装置の代わりに、実施
例4に示したインターフェース装置54を設け、I/O
バス91によりインターフェース装置54、CPU6
1、及び外部記憶装置92を接続した。それ以外は、実
施例7のものと同様であるのでそれらの説明は省略す
る。実施例7との主な違いは、I/Oバス91によりイ
ンターフェース装置54、CPU61、及び外部記憶装
置92を接続し、CPU61を用いて外部記憶装置92
に記憶している論理情報データ及び配線情報データをイ
ンターフェース装置54の第7のポート12a(図4)
に読み出すことである。すなわち、図8に示すように、
CPU61が、I/Oバス91によりインターフェース
装置54と外部記憶装置92とに接続されている。外部
記憶装置92には、複数組の論理情報データ及び複数組
の配線情報データが記憶されている。このように、この
実施例のコンピュータ装置74では、複数組の論理情報
データ及び複数組の配線情報データを外部記憶装置92
に記憶するので、実施例7に示したものに比べて、CP
U61と接続することができる周辺機器81b〜81n
の数を増加することができる。また、論理情報データや
配線情報データを変更する場合、例えばバグなどの異常
の発生、あるいはバージョンアップを行う場合でも、イ
ンターフェース装置54を変更することなく、外部記憶
装置92で容易に変更できる。
【0028】
【発明の効果】本発明のインターフェース装置によれ
ば、複数組の論理情報データ及び複数組の配線情報デー
タをコンフィギュレーションブロックに記憶し、1組の
論理情報データ及び配線情報データに基づいてロジック
セルブロック、ディスクリートブロック及び配線セルブ
ロックがデータの転送様態を変換する。このため、コン
ピュータ装置と接続する周辺機器に対応して論理情報デ
ータ及び配線情報データを選択することができ、コンピ
ュータ装置とプロトコルが異なる複数の周辺機器とを論
理的に接続することができる。
【0029】さらに、他の発明のインターフェース装置
によれば、外部の記憶装置に記憶した複数組の論理情報
データ及び複数組の配線情報データを選択することがで
きるので、コンピュータ装置と接続することができる周
辺機器の数を増加することができる。また、論理情報デ
ータや配線情報データを変更する場合、例えばバグなど
の異常の発生、あるいはバージョンアップを行う場合で
も、インターフェース装置を変更することなく、外部の
記憶装置で容易に変更できる。
【0030】さらに、他の発明のインターフェース装置
によれば、配線セルブロックに接続された複数の第7の
ポートから第Nのポートにコンピュータ装置や周辺機器
を接続することができる。このことにより、ロジックセ
ルブロックを変更することなく、配線セルブロックでピ
ン配置の違いを吸収できる。また、配線セルブロック内
で複数のコンピュータ装置や周辺機器を接続しているの
で、コンピュータ装置や周辺機器同士の直接的なデータ
転送を行うことができる。
【0031】さらに、他の発明のインターフェース装置
によれば、外部の記憶装置に記憶した複数組の論理情報
データ及び複数組の配線情報データを選択することがで
きるので、コンピュータ装置と接続することができる周
辺機器の数を増加することができる。また、論理情報デ
ータや配線情報データを変更する場合、例えばバグなど
の異常の発生、あるいはバージョンアップを行う場合で
も、インターフェース装置を変更することなく、外部の
記憶装置で容易に変更できる。
【0032】本発明のコンピュータ装置によれば、内蔵
したインターフェース装置において、データの転送様態
を変換するハードウェアをロジックセルブロック、ディ
スクリートブロック及び配線セルブロックで構成し、そ
れらのハードウェアの動作機能を定義する複数組の論理
情報データ及び複数組の配線情報データをコンフィギュ
レーションブロックに記憶している。このことにより、
CPUとプロトコルが異なる複数の周辺機器とを論理的
に接続することができる。
【0033】さらに、他の発明のコンピュータ装置によ
れば、複数組の論理情報データ及び複数組の配線情報デ
ータを外部記憶装置に記憶するので、CPUと接続する
ことができる周辺機器の数を増加することができる。ま
た、論理情報データや配線情報データを変更する場合、
例えばバグなどの異常の発生、あるいはバージョンアッ
プを行う場合でも、インターフェース装置を変更するこ
となく、外部記憶装置で容易に変更できる。
【0034】さらに、他の発明のコンピュータ装置によ
れば、複数の周辺機器をCPUに接続することができ
る。また、配線セルブロック内でCPUや複数の周辺機
器を接続しているので、CPUや複数の周辺機器同士の
直接的なデータ転送を行うことができる。
【0035】さらに、他の発明のコンピュータ装置によ
れば、論理情報データ及び配線情報データを外部記憶装
置に記憶するので、CPUと接続することができる周辺
機器の数を増加することができる。また、論理情報デー
タや配線情報データを変更する場合、例えばバグなどの
異常の発生、あるいはバージョンアップを行う場合で
も、インターフェース装置を変更することなく、外部記
憶装置で容易に変更できる。
【図面の簡単な説明】
【図1】本発明の実施例1であるインターフェース装置
の構成を示すブロック図。
【図2】本発明の実施例2であるインターフェース装置
の構成を示すブロック図。
【図3】本発明の実施例3であるインターフェース装置
の構成を示すブロック図。
【図4】本発明の実施例4であるインターフェース装置
の構成を示すブロック図。
【図5】本発明の実施例5であるコンピュータ装置の構
成を示すブロック図。
【図6】本発明の実施例6であるコンピュータ装置の構
成を示すブロック図。
【図7】本発明の実施例7であるコンピュータ装置の構
成を示すブロック図。
【図8】本発明の実施例8であるコンピュータ装置の構
成を示すブロック図。
【符号の説明】
1 ロジックセルブロック 2 ディスクリートブロック 3 配線セルブロック 4 コンフィギュレーションブロック 5 制御ブロック 6 第1のポート 7 第2のポート 8 第3のポート 9 第4のポート 10 第5のポート 11 第6のポート 21 電子素子 51、52、53、54 インターフェース装置 61 CPU 71、72、73、74 コンピュータ装置 92 外部記憶装置
───────────────────────────────────────────────────── フロントページの続き (58)調査した分野(Int.Cl.7,DB名) G06F 3/00 G06F 13/14

Claims (4)

    (57)【特許請求の範囲】
  1. 【請求項1】 論理情報データと接続情報データを1組
    とするデータを複数組記憶するコンフィギュレーション
    ブロック、外部接続用の 第1のポート外部接続用の第2のポー
    、第3のポート、及び第4のポートに接続され、前記
    第3のポートから入力される前記論理情報データに基づ
    いて前記第1、第2、及び第4のポートとの間の機能的
    な関係がプログラム可能であるロジックセルブロック、 第5のポートに接続された複数の電子素子で構成され、
    前記ロジックセルブロックの動作機能を補助するディス
    クリートブロック、 前記第4及び第5のポートと第6のポートとに接続さ
    れ、前記第6のポートから入力される前記接続情報デー
    タに基づいて前記第4及び第5のポートとの間の接続関
    係がプログラム可能である配線セルブロック、及び前記
    論理情報データ及び接続情報データを前記第3及び第6
    のポートを介して前記ロジックセルブロック及び前記配
    線セルブロックにそれぞれ転送する制御ブロックを有
    し、 前記第1のポートと前記第2のポートとの間でデータの
    転送態様を変換してデータ転送を行うことを特徴とする
    インターフェース装置。
  2. 【請求項2】 外部接続用の第1のポート外部接続用
    第2のポート、第3のポート、及び第4のポートに接
    続され、前記第3のポートから入力される論理情報デー
    タに基づいて前記第1、第2、及び第4のポートとの間
    の機能的な関係がプログラム可能であるロジックセルブ
    ロック、 第5のポートに接続された複数の電子素子で構成され、
    前記ロジックセルブロックの動作機能を補助するディス
    クリートブロック、 前記第4及び第5のポートと第6のポートとに接続さ
    れ、前記第6のポートから入力される接続情報データに
    基づいて前記第4及び第5のポートとの間の接続関係が
    プログラム可能である配線セルブロック、及び前記第1
    及び前記第2のポートのいずれか一方のポートに接続さ
    れ、前記一方のポートから入力される前記論理情報デー
    タ及び接続情報データを前記第3及び第6のポートを介
    して前記ロジックセルブロック及び前記配線セルブロッ
    クにそれぞれ転送する制御ブロックを有し、 前記第1のポートと前記第2のポートとの間でデータの
    転送態様を変換してデータ転送を行うことを特徴とする
    インターフェース装置。
  3. 【請求項3】 論理情報データと接続情報データを1組
    とするデータを複数組記憶するコンフィギュレーション
    ブロック、外部接続用の 第1のポート外部接続用の第2のポー
    、第3のポート、及び第4のポートに接続され、前記
    第3のポートから入力される前記論理情報データに基づ
    いて前記第1、第2、及び第4のポートとの間の機能的
    な関係がプログラム可能であるロジックセルブロック、 第5のポートに接続された複数の電子素子で構成され、
    前記ロジックセルブロックの動作機能を補助するディス
    クリートブロック、 前記第4及び第5のポートと第6のポートとに接続さ
    れ、前記第6のポートから入力される前記接続情報デー
    タに基づいて前記第4及び第5のポートとの間の接続関
    係がプログラム可能である配線セルブロック、及び前記
    論理情報データ及び接続情報データを前記第3及び第6
    のポートを介して前記ロジックセルブロック及び前記配
    線セルブロックにそれぞれ転送する制御ブロックを備え
    たインターフェース装置、及び前記第1及び第2のポー
    トのいずれか一方のポートに接続され、前記制御ブロッ
    クを制御するCPUを有し、 前記第1のポートと前記第2のポートとの間でデータの
    転送態様を変換してデータ転送を行うことを特徴とする
    コンピュータ装置。
  4. 【請求項4】 外部接続用の第1のポート外部接続用
    第2のポート、第3のポート、及び第4のポートに接
    続され、前記第3のポートから入力される論理情報デー
    タに基づいて前記第1、第2、及び第4のポートとの間
    の機能的な関係がプログラム可能であるロジックセルブ
    ロック、 第5のポートに接続された複数の電子素子で構成され、
    前記ロジックセルブロックの動作機能を補助するディス
    クリートブロック、 前記第4及び第5のポートと第6のポートとに接続さ
    れ、前記第6のポートから入力される接続情報データに
    基づいて前記第4及び第5のポートとの間の接続関係が
    プログラム可能である配線セルブロック、及び前記第1
    及び前記第2のポートのいずれか一方のポートに接続さ
    れ、前記一方のポートから入力される前記論理情報デー
    タ及び接続情報データを前記第3及び第6のポートを介
    して前記ロジックセルブロック及び前記配線セルブロッ
    クにそれぞれ転送する制御ブロックを備えたインターフ
    ェース装置、 前記第1及び第2のポートのいずれか一方のポートに接
    続され、前記制御ブロックを制御するCPU、及び前記
    一方のポートに接続され、前記論理情報データと前記接
    続情報データを1組とするデータを複数組記憶する外部
    記憶装置を有し、 前記第1のポートと前記第2のポートとの間でデータの
    転送態様を変換してデータ転送を行うことを特徴とする
    コンピュータ装置。
JP08081740A 1995-05-17 1996-04-03 インターフェース装置、及びこれを用いたコンピュータ装置 Expired - Fee Related JP3115820B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP08081740A JP3115820B2 (ja) 1995-05-17 1996-04-03 インターフェース装置、及びこれを用いたコンピュータ装置
US08/647,680 US5793999A (en) 1995-05-17 1996-05-15 Interface unit and a computer using the interface unit

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP7-118182 1995-05-17
JP11818295 1995-05-17
JP08081740A JP3115820B2 (ja) 1995-05-17 1996-04-03 インターフェース装置、及びこれを用いたコンピュータ装置

Publications (2)

Publication Number Publication Date
JPH0934603A JPH0934603A (ja) 1997-02-07
JP3115820B2 true JP3115820B2 (ja) 2000-12-11

Family

ID=26422741

Family Applications (1)

Application Number Title Priority Date Filing Date
JP08081740A Expired - Fee Related JP3115820B2 (ja) 1995-05-17 1996-04-03 インターフェース装置、及びこれを用いたコンピュータ装置

Country Status (2)

Country Link
US (1) US5793999A (ja)
JP (1) JP3115820B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7162763B2 (ja) 2020-01-27 2022-10-28 三菱電機株式会社 温度特定システム

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6557170B1 (en) * 1997-05-05 2003-04-29 Cybex Computer Products Corp. Keyboard, mouse, video and power switching apparatus and method
US6625790B1 (en) 1998-07-08 2003-09-23 Microsoft Corporation Method and apparatus for detecting the type of interface to which a peripheral device is connected
US6460094B1 (en) * 1998-07-08 2002-10-01 Microsoft Corporation Peripheral device configured to detect the type of interface to which it is connected and configuring itself accordingly
US6442734B1 (en) * 1998-07-08 2002-08-27 Microsoft Corporation Method and apparatus for detecting the type of interface to which a peripheral device is connected
US6386979B1 (en) * 1998-11-04 2002-05-14 Std Manufacturing Ltd. Methods and systems for transferring game saves between a game system memory card and a computer
US6590986B1 (en) * 1999-11-12 2003-07-08 Siemens Hearing Instruments, Inc. Patient-isolating programming interface for programming hearing aids
CA2480181A1 (en) * 2002-04-04 2003-10-16 Grass Valley (U.S.), Inc. Modular broadcast television products
JP2008511900A (ja) * 2004-09-02 2008-04-17 トムソン ライセンシング 可変の入出力信号を用いて電子システムの動的なコンフィギュレーションを行うための方法
US20090177901A1 (en) * 2008-01-08 2009-07-09 Aten International Co., Ltd. Kvm management system capable of controlling computer power
CN102265582A (zh) * 2008-12-26 2011-11-30 汤姆森特许公司 配置设备的方法及装置
JP6290653B2 (ja) * 2014-03-03 2018-03-07 セイコーソリューションズ株式会社 中継装置、プログラムおよび中継方法

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5111423A (en) * 1988-07-21 1992-05-05 Altera Corporation Programmable interface for computer system peripheral circuit card
GB2246494B (en) * 1990-05-25 1994-08-31 Silicon Systems Inc Method and apparatus for serial communications
US5335338A (en) * 1991-05-31 1994-08-02 Micro Solutions, Inc. General purpose parallel port interface
US5440752A (en) * 1991-07-08 1995-08-08 Seiko Epson Corporation Microprocessor architecture with a switch network for data transfer between cache, memory port, and IOU
WO1993009501A1 (en) * 1991-11-01 1993-05-13 Yeh Keming W Portable device having data storage capability for transferring data between a portable computer and a desktop computer
US5499344A (en) * 1992-10-07 1996-03-12 Texas Instruments Incorporated Programmable dual port data unit for interfacing between multiple buses
US5696993A (en) * 1993-12-03 1997-12-09 Intel Corporation Apparatus for decoding and providing the decoded addresses to industry standard PCMCIA card through the data lines of the parallel port
JPH08101751A (ja) * 1994-09-30 1996-04-16 Mitsubishi Electric Corp Pcカード及びpcカードシステム
US5671400A (en) * 1995-08-16 1997-09-23 Unisys Corporation Programmable bus interface unit data path

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7162763B2 (ja) 2020-01-27 2022-10-28 三菱電機株式会社 温度特定システム

Also Published As

Publication number Publication date
US5793999A (en) 1998-08-11
JPH0934603A (ja) 1997-02-07

Similar Documents

Publication Publication Date Title
US5619659A (en) System for extending ISA bus without using dedicated device driver software by using E2 P2 interface which provides multiplexed bus signal through standard parallel port connector
TW393608B (en) A flash memory system providing both BIOS and user storage capability, an integrated circuit package, and a memory system for computer
KR970004523B1 (ko) 퍼스널 컴퓨터 시스템
US5835784A (en) System for booting processor from remote memory by preventing host processor from configuring an environment of processor while configuring an interface unit between processor and remote memory
US5615344A (en) Apparatus used to interface a peripheral device to a computer employing a reconfigurable interface circuit
KR970006391B1 (ko) 동적구성이 가능한 휴대용 컴퓨터 시스템
JP3115820B2 (ja) インターフェース装置、及びこれを用いたコンピュータ装置
US5613074A (en) Automatic disabling of SCSI bus terminators
US4375665A (en) Eight bit standard connector bus for sixteen bit microcomputer using mirrored memory boards
US5761460A (en) Reconfigurable dual master IDE interface
US4213177A (en) Eight bit standard connector bus for sixteen bit microcomputer using mirrored memory boards
EP0672987A2 (en) Portable PCMCIA interface for a host computer
EP0628908A1 (en) PCMCIA interface using shared memory
US5291609A (en) Computer interface circuit
WO1998048356A1 (en) A single chip microcontroller having down-loadable memory organization supporting 'shadow' personality, optimized for bi-directional data transfers over a communication channel
EP1244973A2 (en) System and method for providing hot swap capability using existing circuits and drivers with minimal changes
EP1406178A2 (en) Simplifying integrated circuits with a common communication bus
US5077683A (en) Expansion slot adapter with embedded data device interface
US20050060490A1 (en) Apparatus for multiple host access to storage medium
US6438624B1 (en) Configurable I/O expander addressing for I/O drawers in a multi-drawer rack server system
US6970964B2 (en) Using PCMCIA/PCI drivers to control USB ports
US20010042150A1 (en) Universal docking station
AU2324101A (en) Operating system for a dynamically re-configurable PC
WO2008094632A1 (en) System comprising a slot configurable to receive a device having an interface type that differs from the interface type of the slot
US20060095626A1 (en) Multifunction adapter

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees