TW508744B - Bit line landing pad and borderless contact on bit line stud with localized etch stop layer formed in void region, and manufacturing method thereof - Google Patents

Bit line landing pad and borderless contact on bit line stud with localized etch stop layer formed in void region, and manufacturing method thereof Download PDF

Info

Publication number
TW508744B
TW508744B TW090122698A TW90122698A TW508744B TW 508744 B TW508744 B TW 508744B TW 090122698 A TW090122698 A TW 090122698A TW 90122698 A TW90122698 A TW 90122698A TW 508744 B TW508744 B TW 508744B
Authority
TW
Taiwan
Prior art keywords
dielectric layer
plug
etch stop
layer
scope
Prior art date
Application number
TW090122698A
Other languages
English (en)
Inventor
Genseki Yana
Sang-Ho Song
Hong-Sik Jeong
Kinan Kim
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Application granted granted Critical
Publication of TW508744B publication Critical patent/TW508744B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/10Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76829Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
    • H01L21/76834Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers formation of thin insulating films on the sidewalls or on top of conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • H01L21/76804Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics by forming tapered via holes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76829Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
    • H01L21/76831Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers in via holes or trenches, e.g. non-conductive sidewall liners
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76829Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
    • H01L21/76832Multiple layers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/01Manufacture or treatment
    • H10B12/09Manufacture or treatment with simultaneous manufacture of the peripheral circuit region and memory cells
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/31DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells having a storage electrode stacked over the transistor
    • H10B12/315DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells having a storage electrode stacked over the transistor with the capacitor higher than a bit line
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/48Data lines or contacts therefor
    • H10B12/482Bit lines

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Semiconductor Memories (AREA)

Description

/\7508744 8228pif.doc/〇〇9 B7 經濟部智慧財產局員工消費合作社印製 五、發明說明(/ ) 爲了更有效率的使用積體電路的表面積’係發展出習 知的二度空間半導體技術,所以當時的電路係在三度空間 的架構上,形成於多層結構上。在這樣的結構中’主動元 件與內連線會形成層疊的關係,在形成這樣的連續層中, 會有一個稱作爲,,插塞(plug 〇r stud)”內層路徑被電性耦接 於各種主動元件與不同層之傳導電之間。爲了準確的對準 插塞,,,接著墊(ianding Pad)”或是”電線接處(tap)”會形成 在下層,以作爲由上層經過的插塞的一個標的,此接著墊 會與下層的電路或是內連線耦接,且會產生一個較內連線 或電路大的表面積,以提供插塞一個有較大裕度的標的。 這樣的多層技術可以用於高積集度的記憶體元件,比 如具有超高電容,像是超過lgiga位元組的DRAM元件, 這樣的DRAM元件包括多層記憶胞陣列,在嚴格的設計 限制下密集且有效的分布,在記憶胞區域之間的是週邊區 域,包括記憶胞之間的支援電路以及內連線電路,就像輸 入/週邊等。 在垂直的插塞與水平的內連線位置之間有任何的對不 準都會造成缺陷與可靠度的問題,爲了確保插塞有對準位 置,位置會比如透過使用接著墊的方式作的比需要的大一 點,用來製作較大位置的區域在習知裡被稱爲,,邊界”,圍 繞在垂直的接觸窗開口。任何過度的邊界區域會對電路密 度造成反效果。 過去一直致力於提供多層內連線,藉以減少或省略邊 接面積,這些努力包括揭露於美國專利第6,083,824號, 4 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) ·11111 線丨· -ϋ ϋ ϋ ϋ H 1 ϋ ϋ ϋ ϋ I _ 508744 Λ7 B7 8228pif.doc/009 五、發明說明(7/) 第5,612,254號以及第4,966,870號的電路與製作過程。 爲了有較大的範圍,電路的封裝密度會受限於形成於 電路之間的連線金屬如何可以很接近但又不彼此接觸的條 件,這樣的限制是來自於與另一層分離之某一層接觸窗的 規格控制的設計規則,以及層疊的容許度或是使用於接觸 窗周圍的邊界之設計規則。 i 另外有其他的硏究則致力於縮小用來作爲內層連線的 開口之高寬比,其中高寬比表示開口的高比上其寬。通常, 開口越深,開口的製作就越難。以一個下層電路之導線, 比如以一個DRAM記憶體元件的位元線,作爲接著墊, 連線開口的高寬比可以明顯的縮短。 一種典型的多層DRAM記憶體元件包括一個記憶胞區 域以及一個周邊區域,記憶胞區域包括耦接垂直方向電容 器之主動轉換元件,用以作爲資料儲存元件;有一條記憶 胞位元線作爲內連線以在周邊的電路區域以及記憶胞區域 之間傳遞資料;周邊區域包括一系列的位元線,用以作爲 區域內連線或插塞,電性耦接於各種主動元線與不同層的 導線之間;有一層絕緣的氧化層會形成在位元線上,而內 連線插塞會被打開穿過氧化層,並與位元線相連接。
當位元線被用於局部內連線時,比如特別是在感應放 大器的區域內,爲了自上層進入位元線,位於位元線之間 的區域必須被準確的蝕刻,以形成一個插塞內連線開口, 在側面方向上要避免相鄰的位元線相連接,而在垂直的方 向上要確保開口有適當的深度。因爲周邊區域比如DRAM 5 , 本紙張尺度適用中國國家標準(CNS)A4規格(2]0 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製
一:0、 ^1 ϋ ϋ n ϋ ϋ I ϋ ϋ ϋ. ^1 ^1 ϋ H ϋ ϋ ϋ ϋ ϋ ϋ ί I I ϋ I ϋ I ϋ ϋ I I 8228pif.d〇c/〇〇9 五 經濟部智慧財產局員工消費合作社印製 508744 8228pif .d〇c/〇〇9 ’V? ------- 發明說明($ ) 元件的感讎大㈣域—會___腿路徑放置 在起,任-個垂直插塞内連線交錯的區域會被縮小,因 此上述情黯使得用習—程方式要接續㈣高的高寬比 插塞的製作變的困難。 、二習知形成內連線插塞的技術會遭遇到幾個製程限制, m些包括在側向水平的纣不準,其中在形成插塞開口的期 間,插塞開口會沿者側邊方向對不準下層的位元線,另外 也可敁發生垂直的對不準,其中插塞開口被蝕刻的不夠 深,所以插塞開口無法與下層的位元線接觸,或是插塞開 口被蝕刻的太深,而蝕刻穿過位元,線。 爲了改善對準的問題,美國專利第5,895,239號的專 利即揭露一種將位元線接著墊用於位元線插塞的技術,但 是這種方式不管是在包括接著墊的位元線頂端部分,或是 在上內連線插塞的底部,對容忍力(tolerance)的要求都很 嚴謹,所以會在位元線頂端提供一個最小寬度,而在上層 內連線插塞底部有一個最大寬度,寬的插塞頂端會限制到 電路密度,此時窄的插塞底部會導致接觸電阻以及高寬比 的增加,其中高寬比的增加會造成製程的困難。另外此方 法對插塞垂直方向的對不準並沒有提供解決的方案’所以 假如插塞開口與下層的位元線有輕微的對不準’在相鄰插 塞的下層內層介電質內會產生空隙。 另一個在多層內連線中使用的方式係揭露於美國專利 第5,891,799號專利中,請參照第1圖,在此方式中,會 在內層介電層(SiO2)202上形成一層比如爲氮化矽遮蔽層 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) 一· w «IV a···· KM KM 最 I ϋ I ϋ ϋ I I I ϋ ϋ ϋ I I n ϋ I— in n I I ϋ in ϋ · 508744 五 經濟部智慧財產局員工消費合作社印製 8228pif.doc/009 B7 --------- ------------------------------------------------------------- 、發明說明(f) (Si3N4)的蝕刻終止層206,其中內層介電層202則是形成 於位於基底200上之金屬層210上方。而插塞開口 213A, 213B則是被定義穿過遮蔽層206以及下層介電層202,藉 以使沈積的插塞212A,212B可以連接在上下層之間。一 旦形成插塞212A,212B,遮蔽層206隨後會被作爲一個蝕 刻參考,用於穿過上層的遮蔽層208以及上層的介電層 204,而形成插塞214A,2MB。不過此技術會遇到一些限 制,因爲氮化砍的遮蔽層206,208是一種會產生高應力的 材料,而且不具選擇性的全面覆蓋在整個電路上,此種結 構會在各種結構層上造成過度的應力,而可能使電路扭 曲。另外,因爲高密度的關係,遮蔽層會阻止內層介電層 中像是碳、氟與氯等摻質,在後續的高溫製程中排出,而 在一般的合金過程中,剩餘的氮化矽遮蔽層會阻止氫氣或 氧氣導入,而嚴重影響到上層與下層金屬之間的導電附著 力。 此外,因爲氮化矽遮蔽層備用於位元線之間,此製程 與習知的記憶體製程不相容,形成在記憶胞位元線側邊的 介電層間隙壁會避免記憶胞位元線與鄰近電容器之間的短 路發生,爲了形成這樣的間隙壁’必須移除位於相鄰位元 線之間,將位元線與電容器隔離開的任何介電層’此動作 也會一倂將周邊區域位元線的任何遮蔽層一倂移除,而妨 礙到在第一部份形成遮蔽層的目的。 本發明是有關於一種處理習知技術的限制之製程與電 路,舉例來說,本發明提供一個蝕刻終止層,此層會被選 7 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁)
• ϋ ϋ ϋ i^i ϋ i.— ϋ-· 一-0、 ·ϋ ϋ I n I I ϋ n ϋ ϋ ϋ —a— in ϋ ϋ I —ϋ ϋ I —>i ·ϋ ϋ 1> I 1 mmmtm I 508744 A7. B7 8228pif.d〇c/〇〇9 五、發明說明(< ) 擇性的定義,僅形成在下層內層介電質的部分區域上,藉 以允許在後續的製程中可以排氣,剩餘的蝕刻終止層僅分 布在介於上下接觸窗開口之間連接媒介周圍的區域,比如 插塞周圍,此剩餘蝕刻終止層的表面積最好要夠大,藉以 在上層結構中形成上層插塞期間,提供一個適當的對準標 的’但也要夠小藉以不產生過度的排氣,且藉以不會干擾 到鄰近的接觸窗開口,比如鄰近位元線接著墊的接觸窗開 □。 在另一方面,本發明是有關於一種半導體元件,包括 第一介電層形成於基底上,在第一層介電層上有一層第二 介電層,插塞會穿過第一與第二介電層,且有一層第三介 電層會形成覆蓋於插塞上方,再插塞頂端表面上以及在第 三介電層下方會有一個用第一蝕刻終止材料形成的第一焊 塾〇 此焊墊較佳是形成在移除一部份的第二介電層以後留 下的一個空隙區域內,而第三介電層與第一蝕刻終止材料 爲相同材質。 此半導體元件可以進一步包括一個第一電路區域,形 成於第一介電層中,此第一電路區域包括插塞,且還包括 一個第二電路區域也在第一介電層中,此第二電路區域包 括至少一個導線以及至少在該導線一側的間隙壁,此間隙 壁與用第一蝕刻終止材料形成的第一焊墊爲相同材質。 也可以在插塞與用第一蝕刻終止材料形成的第一焊墊 上方覆蓋形成一個用第二蝕刻終止材料形成之第二焊墊, 8 (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製
I ϋ I [ - ϋ I n ϋ ϋ ϋ I 一-0,· I ϋ ϋ ϋ ϋ ϋ ϋ 1 ϋ ϋ I ϋ n 1 I I ϋ ϋ ϋ ϋ I 1 ^1 I ϋ I ϋ n I ϋ I 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 508744 8228pif.doc/009 A7 B7 五 ________ 經濟部智慧財產局員工消費合作社印製 下 發明說明(V) 用第二終止材料構成的第二焊墊會被選擇性的定義,以僅 覆蓋包括插塞的半導體元件之一部份,其中第三介電層與 第一、第二蝕刻終止材料爲相同材質。 半導體元件可以進一步包括一個第一電路區域,形成 於第一介電層中,此第一電路區域包括插塞,且還包括一 個第二電路區域也在第一介電層中,此第二電路區域包括 至少一個導線以及至少在該導線一側的間隙壁,此間隙壁 與用第一蝕刻終止材料形成的第一焊墊爲相同材質,藉以 同時形成第一焊墊與間隙壁。 相對於第二介電層,第三介電層最好與其具有触刻選 擇比,且包括蝕刻終止材料。 ^ 在另一方面,本發明包括一種形成半導體元件的方法, 在基底上形成一層第一介電層,並在第一介電層上形成 層第二介電層,提供一個插塞穿過第一與第二介電層〜 在插塞頂端與第案介電層上形成一層第三介電^电移除$ 於插塞頂端的一部份第二介電層’以在插塞頂端以及第f 介電層下方的第二介電層中產生i空隙區域, 二 空隙區域中塡入具有第一蝕刻終止材料的第—焊執、 爲讓本發明之上述目的、特徵、和傷 目匕更明顯易懂 下文特舉一較佳實施例,並配合所附圖,_ s 丨」鬭式,作詳細說明如 圖式之簡單說明 弟1圖繪不爲習知的一^種多層內連纟自》士秘 連線結構之剖面圖,
說明蝕刻終止層的運用; U (請先閱讀背面之注意事項再填寫本頁} I I ϋ ϋ ϋ I I I n l ϋ ϋ I- n n I ϋ ϋ 1 I ϋ I I ϋ ϋ I ϋ 本紙張尺度適用中國國家標準(CNS)A4規格(2】0 X 297公釐) 508744 Λ7 B7 8228pif.doc/009 五、發明說明(ο ) 第2圖繪示爲根據本發明一較佳實施例,使用選擇性 定義的蝕刻終止層之結構剖面圖; 第3A圖至第3F圖繪示根據本發明一較佳實施例,說 明在包括記憶胞與周邊電路的多層記憶體元件內於連接插 塞上方的空隙中形成蝕刻終止焊墊的使用方式,圖示的左 右兩行係分別沿著垂直軸之結構剖面圖;以及 第4A圖至第4F圖繪示根據本發明另一個較佳實施 例,說明在包括記憶胞與周邊電路的多層記憶體元件內於 連接插塞上方的空隙中形成蝕刻終止焊墊的使用方式,圖 示的左右兩行係分別沿著垂直軸之結構剖面圖。 圖示標記說明: 2〇〇 基底 210, 252 金屬層 202, 204, 203, 302, 266 介電層 206, 224A,224B,304, 308, 250, 324A,324B 蝕刻終止層 213A,213B, 370 插塞開口 206, 208, 322 遮蔽層 212A,212B,214A,214B 插塞 210 導電層圖案 258 蓋層 219A,219B,229A,229B,268 接觸窗開口 220A,220B,230A,230B,270 接觸窗插塞 222, 254, 308, 324 導線(接著墊) 226, 306, 308B 間隙壁 308A 凹陷開口 232A, 232B 金屬線 240 記憶胞 242 記憶胞區域 244 周邊區域 (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 >^ϋ ^^1 11 11 1 —ϋ 一口,> ϋ 1> tmme ί H —ϋ ϋ I ϋ Βϋ ϋ_ι Βϋ ϋ 1_1 ^1« n iBi ^1« —Ki ^^1 I— 1^1 ϋ ^^1 11 a·^ i··— Hi 10
508744 Λ7 B7 8228pif.d〇c/009 五、發明說明( ΜΜΆ 透過詳細的說明,可以用一個具有記憶胞與周邊區域 的記憶體元件來將本發明之重點載明,對孰習此技藝者來 說本發明在此揭露的製程與電路同樣可以用在其他的多層 電路的例子中。 第2 Η繪不爲根據本發明一較佳實施例,使用選擇性 定義的蝕刻終止層之結構剖面圖。在基底2〇〇上有一層導 電層圖案210,而在導電層圖案21〇上方則覆蓋有一層第 內層力_貞202,在弟一內層介電質202上有一層第二 力电層203’在第一內層介電質2〇2中形成接觸窗開 □ 219Α, 219Β,且在接觸窗開口 219Α,219Β中塡入內層接觸窗插 塞220Α,220Β,在插塞220Α上覆蓋有一層導線222,比 如在後續用以作爲上層插塞230Β的一個接著塾。 在下層插塞220Α的頂端表面以及圍繞在下層插塞 220Α兄囡的 Wfe弟一'內層介電質2〇2上,選擇性定義 初一層第一蝕刻終止材料層224A,進—步在導線222上 定義出第一触刻終止材料層224B。在結果表面上定義並 运擇性的移除一層弟一蝕刻終止材料層,藉以在導線222 的側壁上提供一個側向的間隙壁226,其中第一與第二触 刻終止材料層可以包括相同或不同的材料,比如氮化砂、 氧化鉅或氧化鋁。 在結果的結構上形成一層第二內層介電質204,且在 其中形成上層的接觸窗開口 229A,229B,以在後續形成上 層接觸窗插塞230A,230B。在形成開口 229A, 229B的過 11 本紙張尺度適用中國國家標準(CNS)A4規格(2.10 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 · -ϋ -ϋ I 一:OJI -"*!** "***!着 ϋ i^i ϋ ϋ ϋ ϋ ϋ ϋ n I ϋ ϋ n n ϋ ϋ I 1_1 MmmMm ·ϋ ϋ ·ϋ 508744 8228pif.doc/009 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明說明(°| ) 程中,蝕刻終止層224A,224B會被用來作爲一個對準的 標的,以防止圍繞在插塞220A周圍的下層第一內層介電 質202被過度的蝕刻,且可以避免接著墊222被過度的蝕 刻。接著在結果結構上形成上層的插塞230A, 230B,以及 金屬線232A,232B ’以完成電路結構。 本發明之架構的運用範例將配合第3A圖至第3F圖與 第4A圖至第4F圖作詳細的說明。第3A圖至第3F圖與 第4A圖至第4F圖繪示分別根據本發明之二較佳實施例, 說明在包括記憶胞與周邊電路的多層記憶體元件內於連接 插塞上方的空隙中形成蝕刻終止焊墊的使用方式,其中,,χ” 與” Υ”軸方向的圖示分別表示沿著元件的垂直軸之結構剖 面圖,比如沿著位元線與字元線的方向。 請參照第3Α圖,主動記憶胞240會形成在一個用於 記憶體元件的基底200中,此記憶體元件包括一個記憶胞 區域242以及一個周邊區域244,記憶胞區域242包括密 集排列的記憶胞240與資料線,而週邊區域244包括內連 線與周邊電路,比如服務記憶胞區域242的輸入/輸出電 路。整體來說,在記憶體元件應用的內容中,資料線與周 邊內連線在此被稱爲”位元線”,本發明之說明如上,但是 本發明同樣可以應用於需要層與層內連線之其他例子上。 第一介電層202比如爲高密度電槳氧化物,係形成於 記憶胞區域242與周邊區域244以及基底200上,第二介 電層302會形成在第一介電層上,第二介電層302可以包 括比如較低介電常數的材料,具有比如相對於第一介電層 12 (請先閱讀背面之注意事項再填寫本頁) ϋ ϋ ϋ ϋ ϋ^OJ> ϋ ϋ ^1 —.1 ϋ H ϋ I ϋ n I ϋ ϋ ϋ I I ϋ I ϋ ϋ ϋ ϋ ϋ ϋ ϋ I ^1 ϋ I ·1 ϋ - 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公爱) 508744 Λ7 B7 8228pif.doc/009 五、發明說明(t〇)
202有較快的蝕刻率,像是BPSG、TOSZ、PE氧化物、S0G 或FOX。比如包括氮化砍的第一蝕刻終止層304會形成在 第二介電層上方。 在第一蝕刻阻擋層304與第一及第二介電層202, 302 中形成有接觸窗開口 219,形成方式比如利用蝕刻法形成, 在開口 219中則塡有接觸窗插塞220A,220B,如第3B圖 所示,其中接觸窗插塞220A, 220B較佳爲鎢,其厚度約 爲500-2000埃,進行沈基的氣體反應如下: WF6 + SiH4 + H2 W + SiF4 + H2 壓力爲40Torr,溫度爲攝氏415度。對一般n+/p+接觸電 阻値來說,假設位元線的寬度爲〇·15μιη時,n+接觸會落 在300-1000歐姆之間;而假設位元線的寬度爲〇.23μιη時, Ρ+接觸的値會落在1.5-5仟歐姆之間。 假設採用鎢插塞,插塞220Α,220Β的形成可以透過先 形成一層鈦層,比如利用化學氣相沈積法(CVD)沈積厚度 約爲1〇〇埃的鈦層,接著比如用原子層沈積法(ALD)沈積 一層厚度約爲300埃的氮化鈦層,然後再形成一層厚度約 爲2000埃的鎢層,然後再以化學機械硏磨法或是回蝕刻 製程硏磨產生的結構。 假設使用氮化鈦插塞,插塞220Α,220Β的形成可以透 過,比如利用化學氣相沈積法沈積厚度約爲100埃的鈦層, 接著比如用化學氣相沈積法沈積厚度約爲1500埃的氮化 鈦層,接著進行化學機械硏磨法。 在第3C圖中,在插塞220Β上形成一層比如爲鎢的位 13 (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 m e^i ·ϋ n n ϋ Βϋ 一一口、 mm mm μ·· · a·» ϋ I 1_1 i i— an n ϋ ·ϋ >ϋ ϋ ammt ϋ ·ϋ ϋ n ϋ -ϋ ϋ ϋ ι 本紙張尺度適用中國國家標準(CNS)A4規格(2〗0 X 297公釐) 508744 8228pif.doc/〇〇9
五、發明說明u \) 兀線金屬層252,以及形成在此用以作爲第二蝕刻終止層 的層位兀線蓋層258,比如氮化砂層,用以連接位元線, 在疋我位兀線材料期間,插塞220A的頂端區域會被暴露 出來,且因此會被部分蝕刻而暴露出第二介電層3〇2。因 爲相較於第一蝕刻終止層3〇4,第二介電層302具有較高 的蝕刻率,位於第一飩刻終止層304下方的一部份第二介 電層302會被等向性蝕刻給移除,而在第一蝕刻終止層304 下方約爲插塞220A頂部的區域形成一個凹陷開口。 在第3D圖中,在產生的結構上形成一層比如爲氮化 矽的第三蝕刻終止層,然後加以移除,藉以在位元線側邊 形成間隙壁,且用第三蝕刻終止材料塡滿凹陷開口處 308A,並且在位於插塞2〇8A上方的凹陷開口區域的壁上 形成側邊的間隙壁220B。本發明之目的是將塡入凹陷開 口處的弟一触刻終止材料用以作爲一^個”焊塾”,爲達此目 的,第二蝕刻終止層的厚度爲200-700埃,較佳小於500 埃,然後被等向性的蝕刻以形成位元線間隙壁3〇6與插塞 開口間隙壁308B,第三蝕刻終止層可以包括氮化矽、氧 化鉅或氧化鋁,根據其應用而採用不同的材料。在凹陷開 口中的第二蝕刻終止層308A之最終厚度較佳爲側壁間隙 壁306, 308B厚度的兩倍,因此第二內層介電質3〇2的厚 度會被選則與此蝕刻終止層之最終厚度相符。 在第3E圖中,在產生的結構上會覆蓋一層第三內層 介電層204,而且會以習知的技術形成儲存終端接觸窗開 □ 262。 14 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公爱) (請先閱讀背面之注意事項再填寫本頁) 訂---------線! 經濟部智慧財產局員工消費合作社印製 508744 8228pif. doc/QQ9 ' ^__B7 _ 五、發明說明(〔V) 在第3F圖中,在第三內層介電層204中形成儲存終端 接觸窗264,並在第三內層介電層204上形成一層第四介 電層266。在內層介電層266, 204中以比如氧化物蝕刻的 方法,在其中形成一個上層接觸窗開口 268,直到暴露出 第三蝕刻阻擋層308A, 308B。第三蝕刻阻擋層308A,308B 會被用來作爲垂直指標以確保開口 268會準確的暴露出下 層的插塞220A之頂端,而不會過度蝕刻位於下層插塞220A 週邊的下層第一內層介電層202,這個過程需要兩步驟之 餓刻製程來實現,首先以1500瓦、400mTorr、C4F6+〇2+Ar 的條件,蝕刻穿過第三與第四內層介電層204,206 ;接著 在第二道蝕刻步驟中,以下層的內層介電質202作爲蝕刻 終止,在 600 瓦、500mTorr、CHF3+H2+Ar、105 秒的條件 下,進行蝕刻終止層的蝕刻以暴露出下層插塞220A頂端 表面,爲了進行上述的製程,第三蝕刻終止層材料308a, 308B較佳是選擇相對於下層的內層介電質202有触刻選 擇比的材料。 在此方式中,連接插塞220A會被用來作爲後續的無 邊界接觸窗,結果電路內連線圖案可以以較密集的架構實 現,比如在半導體記憶體元件的周邊區域244會有緊密的 周邊區域244。 爲了確保準確的垂直對準以及分別連接上下插塞27〇 與220A,相較於下層的第一內層介電層202,第三蝕刻終 止層308A,308B材料會被選擇具有不同蝕刻選擇比之材 料,在此方法中,當形成上層插塞開口 268時,第一蝕刻 15 本纸張尺度適用中國國家標準(CNS)A4規格(2]0 X 297公爱) (請先閱讀背面之注意事項再填寫本頁) --------訂---------· 經濟部智慧財產局員工消費合作社印製 508744 8228pif. doc/009 A7 B7 經濟部智慧財產局員工消費合作社印製
五、發明說明(ο ) 步驟可以被用來準確的蝕刻第三與第二介電層266, 204, 直到弟一蝕刻終止層2 5 0之上表面爲止。接著,第一蝕刻 終止層2 5 0會在弟一道触刻步驟中被準確的餓刻,直到下 層插塞220A的上表面爲止。 形成連接週邊區域的其他位元線之內層插塞的相似過 程可以同時被進行,也可以分別被進行,其中位元線比如 包括位元線接著墊254。 在第3圖系列中所繪示的本發明實施例的優點在於凹 陷開口開口會自然的形成,因此不需要進行對準插塞的触 刻終止區之微影製程。 第4A圖至第4F圖介紹本發明的另一個實施例,在第 4A圖、第4B圖與第4C圖中,內層插塞220A,220B會穿 過第二與第一內層介電層202,302,且會有一層第一蝕刻 終止層304,其架構如第3A至3C圖所示相同。第二介電 層320中的凹陷開口區域會形成在第一蝕刻終止層304下 方,如上所述。 在第4D圖中,在形成第三蝕刻終止層以作爲位元線 間隙壁306以後,移除第三蝕刻終止層以前,會提供一層 罩幕322覆蓋在插塞220A上方的開口上,藉以避免移除 掉此區域324中的第三蝕刻終止層,因此當移除插塞區域 以及位元線區域之間的任何蝕刻終止材料304時,在區域 324A上方與324B下方仍會有第三蝕刻終止層被留下來。 接著,在第4E圖與第4F圖中,以上述的方式依序形 成第三與第四介電層、電容器以及接觸窗,在此當時刻上 16 本纸張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐T (請先閱讀背面之注意事項再填寫本頁) 0
訂---------線L -ϋ I I I ϋ ϋ I ϋ I I ^ I ϋ I ϋ - 508744 A7 B7 經濟部智慧財產局員工消費合作社印製 8228pif.doc/009 五、發明說明(1^) 層插塞開口 37〇時,剩餘的第三蝕刻終止層會被用來作爲 蝕刻終止,開口蝕刻步驟與上面的第3圖中提到的過程相 似。 因爲在第3圖與第4圖所示的結構之插塞220A上方 區域中會有蝕刻終止層接著墊308,324存在,過度蝕刻、 效果退化、以及階梯覆蓋效果差的問題都可以在本發明中 被避免,因此接觸導致的位元線錯誤可以被明顯的減少。 此外,因爲蝕刻終止層308,324會侷限在插塞220A 的頂端’在後續過程中因爲合金造成的排氣現象也可以同 時被改善。 雖然本發明已以較佳實施例揭露如上,然其並非用以 限定本發明,任何熟習此技藝者,在不脫離本發明之精神 和範圍內’當可作各種之更動與潤飾,因此本發明之保護 範圍當視後附之申請專利範圍所界定者爲準。 舉例來說,在另一個實施例中,除了使用一道單一的 金屬沈積步驟’也可以使用個別的微影製程以在位元線圖 案上形成金屬接觸窗,以及在位元線插塞上形成金屬接觸 窗。 17 本紙張尺度適用中國國家標準(CNS)A4規格⑵〇了 (請先閱讀背面之注意事項再填寫本頁)

Claims (1)

  1. 508744 8228pif.d〇c/〇〇9 g -----— ___ 六、申請專利範圍 1 一種半導體元件,包括: 第一介電層,形成於一基底上; 第一力電層,形成於該第一介電層上; 插塞,牙過該第一介電層與該第二介電層; 一^三介電層,形成於該插塞之上;以及 第焊塾’以一第一蝕刻終止材料形成,覆蓋於該 插塞頂端表面上,且位於該第三介電層下方。 j 2·如申請專利範圍第1項所述之半導體元件,其中該 焊墊在移除邰分的該第二介電層以後,形成殘留的一空隙 區域中。 3·如申請專利範圍第1項所述之半導體元件,進一步 包括: 一第一電路區域,形成於該第一介電層中,該第一電 路區域包括該插塞;以及 一第一電路區域,形成於該第一介電層中,該第二電 路區域包括至少一導線以及至少形成於該導線側壁之一間 隙壁,該間隙壁採用與作爲該第一接著墊相同之該第一蝕 刻終止材料。 4·如申請專利範圍第1項所述之半導體元件,其中該 第三介電層與該第一蝕刻終止材料爲相同材質。 5·如申請專利範圍第1項所述之半導體元件,進一步 包括由一第二蝕刻終止材料形成之一第二焊墊,覆蓋於該 插塞與該第一終止材料組成之該第一焊墊之上,選擇性的 定義該第二蝕刻終止材料形成之該第二焊墊,使其僅覆蓋 18 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) 訂: 線· 經濟部智慧財產局員工消費合作社印製 508744 Α8 8228pif.d〇c/〇〇9 C8 _____ D8 六、申請專利範圍 包括該插塞之該半導體元件之一區域。 6.如申請專利範圍第5項所述之半導體元件,其中該 第二介電層與該第一、第按蝕刻終止材料爲相同材質。 7·如申請專利範圍第1項所述之半導體元件,進一步 包括: 第一電路區域,形成於該第一介電層中,該第一電 路區域包括該插塞:以及 第一電路區域,形成於該第一介電層中,該第二電 路區域包栝至少一導線以及至少形成於該導線側壁之一間 隙壁,Μ間隙壁採用與作爲該第一接著墊相同之該第一餓 刻終止材料,藉以使該間隙壁與該第一焊墊同時形成。 8·如申請專利範圍第1項所述之半導體元件,其中該 第三介電層相對於該第二介電層具有一蝕刻選擇比。 9·如申請專利範圍第1項所述之半導體元件,其中該 弟一丨_層包括触刻終止材料。 10.一種製造半導體元件的方法,包括: 开夕成一弟一介電層於一基底上; 形成一第二介電層於該第一介電層上; 經濟部智慧財產局員工消費合作社印製 (請先閲讀背面之注意事項再填寫本頁) -•線_ 形成一插塞穿過該第一介電層與該第二介電層; 形成一第二介電層,覆蓋於該插塞與該第二介電層上 方; 移除位於該插塞頂端之部分該第二介電層,藉以在位 於該插塞頂端之該第二介電層內與該第三介電層下形成一 空隙區域;以及 19 本紙張尺度適用中國國家標準(CNS)A4規袼(210 X 297公釐) 508744 A8 B8 8228Pif.d〇c/009_§_ 六、申請專利範圍 於該空隙區域中形成用一第一蝕刻終止材料構成之一 第一焊墊。 11. 如申請專利範圍第10項所述之方法,進一步包括: 在該第一介電層中形成一第一電路區域,該第一電路 區域包括該插塞;以及 在該第一介電層中形成一第二電路區域,該第二電路 區域包括至少一導線。 12. 如申請專利範圍第11項所述之方法,進一步包括 於當在該空隙區域中形成由該第一蝕刻終止材料構成之該 焊墊時,在該導線之側壁形成由第一蝕刻終止材料構成之 一間隙壁。 13. 如申請專利範圍第1〇項所述之方法,其中該第Η 介電層與該第一蝕刻終止材料爲相同材質。 14. 如申請專利範圍第10項所述之方法,進一步包括 在該插塞之頂端表面以及由該第一蝕刻終止材料構成之該 第一焊墊上形成由一第二蝕刻終止材料構成之一第二焊 塾° 15. 如申請專利範圍第14項所述之方法,其中該第三 介電層與該第一及該第二蝕刻終止材料爲相同材質。 16. 如申請專利範圍第14項所述之方法,其中形成該 第二蝕刻終止材料構成之該第二焊墊的步驟包括: 形成一第二蝕刻終止材料層於該元件上;以及 選擇性移除該第二蝕刻終止材料層,以在該插塞上方 留下由該第二蝕刻終止材料構成之該第二焊墊。 20 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) -------訂-----I---線! 經濟部智慧財產局員工消費合作社印製 508744 A8 B8 C8 D8 8228pif. doc/009 六、申請專利範圍 17.如申請專利範圍第10項所述之方法,其中該移除步 驟移除了該插塞之一頂端區域,以進一步暴露出位於該插 塞頂端之該第二介電層。 (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印制衣 21 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐)
TW090122698A 2000-10-30 2001-09-13 Bit line landing pad and borderless contact on bit line stud with localized etch stop layer formed in void region, and manufacturing method thereof TW508744B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US09/699,589 US6787906B1 (en) 2000-10-30 2000-10-30 Bit line pad and borderless contact on bit line stud with localized etch stop layer formed in an undermined region

Publications (1)

Publication Number Publication Date
TW508744B true TW508744B (en) 2002-11-01

Family

ID=24809996

Family Applications (1)

Application Number Title Priority Date Filing Date
TW090122698A TW508744B (en) 2000-10-30 2001-09-13 Bit line landing pad and borderless contact on bit line stud with localized etch stop layer formed in void region, and manufacturing method thereof

Country Status (4)

Country Link
US (2) US6787906B1 (zh)
JP (1) JP4846946B2 (zh)
KR (1) KR100389924B1 (zh)
TW (1) TW508744B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11930633B2 (en) 2020-09-29 2024-03-12 Changxin Memory Technologies, Inc. Semiconductor device and method for preparing semiconductor device

Families Citing this family (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6373740B1 (en) * 1999-07-30 2002-04-16 Micron Technology, Inc. Transmission lines for CMOS integrated circuits
US7554829B2 (en) 1999-07-30 2009-06-30 Micron Technology, Inc. Transmission lines for CMOS integrated circuits
KR100400319B1 (ko) * 2001-11-01 2003-10-01 주식회사 하이닉스반도체 반도체 소자의 콘택 제조방법
US7101770B2 (en) 2002-01-30 2006-09-05 Micron Technology, Inc. Capacitive techniques to reduce noise in high speed interconnections
US7235457B2 (en) 2002-03-13 2007-06-26 Micron Technology, Inc. High permeability layered films to reduce noise in high speed interconnects
US6846738B2 (en) * 2002-03-13 2005-01-25 Micron Technology, Inc. High permeability composite films to reduce noise in high speed interconnects
US7160577B2 (en) 2002-05-02 2007-01-09 Micron Technology, Inc. Methods for atomic-layer deposition of aluminum oxides in integrated circuits
US6970053B2 (en) * 2003-05-22 2005-11-29 Micron Technology, Inc. Atomic layer deposition (ALD) high permeability layered magnetic films to reduce noise in high speed interconnection
TW200507171A (en) * 2003-08-05 2005-02-16 Nanya Technology Corp Method for preventing short-circuits of conducting wires
KR100527673B1 (ko) * 2004-02-24 2005-11-28 삼성전자주식회사 반도체 소자의 금속배선 형성방법
KR100549014B1 (ko) * 2004-07-21 2006-02-02 삼성전자주식회사 스페이서 패턴을 갖는 반도체 장치들 및 그 형성방법들
KR100585181B1 (ko) * 2005-02-24 2006-05-30 삼성전자주식회사 국부 에치 스톱퍼를 갖는 반도체 메모리 소자 및 그 제조방법
US7927948B2 (en) 2005-07-20 2011-04-19 Micron Technology, Inc. Devices with nanocrystals and methods of formation
KR100673117B1 (ko) * 2005-07-29 2007-01-22 주식회사 하이닉스반도체 반도체 소자의 제조 방법
JP4334558B2 (ja) * 2006-09-20 2009-09-30 株式会社東芝 パターン形成方法
JP2009176819A (ja) * 2008-01-22 2009-08-06 Elpida Memory Inc 半導体装置及びその製造方法
KR20090084124A (ko) * 2008-01-31 2009-08-05 주식회사 하이닉스반도체 반도체 소자 및 그 제조 방법
US9972633B2 (en) * 2016-01-27 2018-05-15 United Microelectronics Corp. Semiconductor device and method for fabricating the same
US10134754B2 (en) 2017-03-13 2018-11-20 Macronix International Co., Ltd. Method for forming a 3-D memory device and the 3-D memory device formed thereby
US10090250B1 (en) 2017-03-31 2018-10-02 Macronix International Co., Ltd. Memory structure and method for manufacturing the same
US20200161128A1 (en) * 2018-11-20 2020-05-21 Nanya Technology Corporation Semiconductor device and manufacturing method thereof
US10734400B1 (en) 2019-02-18 2020-08-04 Sandisk Technologies Llc Three-dimensional memory device including bit lines between memory elements and an underlying peripheral circuit and methods of making the same
US11011209B2 (en) * 2019-10-01 2021-05-18 Sandisk Technologies Llc Three-dimensional memory device including contact-level bit-line-connection structures and methods of making the same

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4966870A (en) 1988-04-14 1990-10-30 International Business Machines Corporation Method for making borderless contacts
US5612254A (en) 1992-06-29 1997-03-18 Intel Corporation Methods of forming an interconnect on a semiconductor substrate
US5466636A (en) 1992-09-17 1995-11-14 International Business Machines Corporation Method of forming borderless contacts using a removable mandrel
US5472913A (en) * 1994-08-05 1995-12-05 Texas Instruments Incorporated Method of fabricating porous dielectric material with a passivation layer for electronics applications
JPH0997833A (ja) * 1995-07-22 1997-04-08 Ricoh Co Ltd 半導体装置とその製造方法
US5808335A (en) 1996-06-13 1998-09-15 Vanguard International Semiconductor Corporation Reduced mask DRAM process
TW408433B (en) * 1997-06-30 2000-10-11 Hitachi Ltd Method for fabricating semiconductor integrated circuit
US5891799A (en) 1997-08-18 1999-04-06 Industrial Technology Research Institute Method for making stacked and borderless via structures for multilevel metal interconnections on semiconductor substrates
US6083824A (en) 1998-07-13 2000-07-04 Taiwan Semiconductor Manufacturing Company Borderless contact
US5918120A (en) 1998-07-24 1999-06-29 Taiwan Semiconductor Manufacturing Company, Ltd. Method for fabricating capacitor-over-bit line (COB) dynamic random access memory (DRAM) using tungsten landing plug contacts and Ti/TiN bit lines
US5895239A (en) 1998-09-14 1999-04-20 Vanguard International Semiconductor Corporation Method for fabricating dynamic random access memory (DRAM) by simultaneous formation of tungsten bit lines and tungsten landing plug contacts
US6221713B1 (en) * 1999-03-05 2001-04-24 Taiwan Semiconductor Manufacturing Company Approach for self-aligned contact and pedestal
US6022776A (en) 1999-04-07 2000-02-08 Worldwide Semiconductor Manufacturing Corporation Method of using silicon oxynitride to improve fabricating of DRAM contacts and landing pads
JP3317399B2 (ja) * 1999-07-14 2002-08-26 日本電気株式会社 半導体装置の製造方法
US6518671B1 (en) * 2000-10-30 2003-02-11 Samsung Electronics Co. Ltd. Bit line landing pad and borderless contact on bit line stud with localized etch stop layer and manufacturing method thereof
US6350649B1 (en) * 2000-10-30 2002-02-26 Samsung Electronics Co., Ltd. Bit line landing pad and borderless contact on bit line stud with etch stop layer and manufacturing method thereof

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11930633B2 (en) 2020-09-29 2024-03-12 Changxin Memory Technologies, Inc. Semiconductor device and method for preparing semiconductor device

Also Published As

Publication number Publication date
US6812572B2 (en) 2004-11-02
JP2002184868A (ja) 2002-06-28
US20030214022A1 (en) 2003-11-20
US6787906B1 (en) 2004-09-07
KR20020033486A (ko) 2002-05-07
KR100389924B1 (ko) 2003-07-04
JP4846946B2 (ja) 2011-12-28

Similar Documents

Publication Publication Date Title
TW508744B (en) Bit line landing pad and borderless contact on bit line stud with localized etch stop layer formed in void region, and manufacturing method thereof
US6836019B2 (en) Semiconductor device having multilayer interconnection structure and manufacturing method thereof
TW386292B (en) Dual in-laid integrated circuit structure with selectively positioned low-k dielectric isolation and method of formation
TW573340B (en) Bit line landing pad and borderless contact on bit line stud with etch stop layer and manufacturing method thereof
US6518671B1 (en) Bit line landing pad and borderless contact on bit line stud with localized etch stop layer and manufacturing method thereof
US5714804A (en) Semiconductor contact structure in integrated semiconductor devices
US5543360A (en) Method of making a semiconductor device with sidewall etch stopper and wide through-hole having multilayered wiring structure
TW439202B (en) Method for forming a self aligned contact in a semiconductor device
TWI231564B (en) Cu damascene process and structure
US5786273A (en) Semiconductor device and associated fabrication method
TW502372B (en) Wiring of a semiconductor device for forming a self-aligned contact and method for manufacturing the same
JP2006100571A (ja) 半導体装置およびその製造方法
JPH11163143A (ja) デュアルダマシンエッチングの実施方法、バイアの形成方法、及び自己整合バイアの製造方法
KR20040074355A (ko) 다마신 공정을 이용한 배선 및 그 형성 방법, 이를포함하는 반도체 소자 및 그 제조 방법
TWI809359B (zh) 動態隨機存取記憶體的製造方法
JP3230512B2 (ja) Cob構造のdram及びその製造方法
JP2747025B2 (ja) 半導体装置の製造方法
TWI761223B (zh) 動態隨機存取記憶體及其製造方法
TW408441B (en) Method of forming multilevel interconnect
TW465038B (en) A method to form metal-insulator-metal capacitors by using copper inter-metal connection during mixed mode signal process
JP2002176098A (ja) 多層配線構造を有する半導体装置の製造方法
KR20060029299A (ko) 베리드 콘택 플러그와 비트라인의 쇼트를 방지할 수 있는반도체소자의 제조방법

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees