TW487996B - Wiring substrate and semiconductor device - Google Patents

Wiring substrate and semiconductor device Download PDF

Info

Publication number
TW487996B
TW487996B TW089101644A TW89101644A TW487996B TW 487996 B TW487996 B TW 487996B TW 089101644 A TW089101644 A TW 089101644A TW 89101644 A TW89101644 A TW 89101644A TW 487996 B TW487996 B TW 487996B
Authority
TW
Taiwan
Prior art keywords
wiring
semiconductor wafer
pad
pattern
pads
Prior art date
Application number
TW089101644A
Other languages
English (en)
Inventor
Yoshiki Sota
Original Assignee
Sharp Kk
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Kk filed Critical Sharp Kk
Application granted granted Critical
Publication of TW487996B publication Critical patent/TW487996B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/02Containers; Seals
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • H01L23/49816Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49838Geometry or layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0555Shape
    • H01L2224/05552Shape in top view
    • H01L2224/05554Shape in top view being square
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45144Gold (Au) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/485Material
    • H01L2224/48505Material at the bonding interface
    • H01L2224/48599Principal constituent of the connecting portion of the wire connector being Gold (Au)
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4911Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4912Layout
    • H01L2224/49175Parallel arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/494Connecting portions
    • H01L2224/4943Connecting portions the connecting portions being staggered
    • H01L2224/49433Connecting portions the connecting portions being staggered outside the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • H01L2224/8538Bonding interfaces outside the semiconductor or solid-state body
    • H01L2224/85399Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L24/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01028Nickel [Ni]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01039Yttrium [Y]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/095Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00 with a principal constituent of the material being a combination of two or more materials provided in the groups H01L2924/013 - H01L2924/0715
    • H01L2924/097Glass-ceramics, e.g. devitrified glass
    • H01L2924/09701Low temperature co-fired ceramic [LTCC]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/191Disposition
    • H01L2924/19101Disposition of discrete passive components
    • H01L2924/19107Disposition of discrete passive components off-chip wires

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Geometry (AREA)
  • Wire Bonding (AREA)

Description

487996 案號 89101644 曰 修正 五、發明說明(1) 發明領域 本發明係關於半導體裝置之封裝,尤關於用以珠柵陣列 (Ball Grid Array; BGA)型之半導體裝置封裝之配線基板 其具備該配線基板之半導體裝置。 發明背景 如第8 ( a )圖及第8 ( b )圖所示,以往之使用焊接配線 (b ο n d i n g w i r e )之B G A型樹脂密封型半導體裝置,係於將 配線圖型(wiring pattern)72設於半導體晶片71裝載面側 之表面而成之基板7 3上,使半導體晶片7 1之電路形成面側 朝上而予以裝載。並且,將設於上述配線圖型7 2中之各配 線端部,作為與半導體晶片7 1連接用之電極端子,亦即金 屬細.線連接用電極焊墊(pad) 74,與半導體晶片71之輸出 端子7 1 a之間,用金屬製導線7 5 (細線)加以連接。藉此, 基板7 3上之配線圖型7 2與半導體晶片7 1之間即得以電性連 接,然後,施予樹脂密封,覆蓋這些半導體晶片7 1、配線 圖型.72、及導線75等。 上述樹脂密封型半導體裝置具有形成於與基板7 3之樹脂 密封面成相反面側之焊球7 6 (外部端子)。該焊球7 6係用以 經由上述基板73上所設之貫通孔73a(外部端子裝載用貫通 孔)將上述配線圖型7 2中之各配線連接至外部電路之信號 端子。上述樹脂密封型半導體裝置,將之按各個半導體晶 片切斷成個別的樹脂密封型半導體裝置之外形尺寸(封裝 尺寸),便可得目的之最後成品。 這樣的樹脂密封型半導體裝置,有一種係使用以一層金 屬層形成配線圖型7 2之配線基板者。此種樹脂密封型半導
O:\62\62506.ptc 第5頁 487996 案號 89101644 年 月 修正 五、發明說明(2) 體裝置,於外部端子數目,即,需要連接至外部之信號端 子數目多,且半導體晶片7 1之大小較之封裝尺寸為小之情 況下,自半導體晶片7 1至上述基板7 3上之金屬細線連接用 電極焊墊7 4之距離將變長,造成接合半導體晶片7 1與上述 金屬細線連接用電極焊墊7 4之間的導線7 5之長度(導線長 度)也有跟著增長之趨勢。此趨勢,例如於增加信號端子 數目等情況,致使外部端子數目增多,樹脂密封型半導體 裝置之外形尺寸增大時,或於信號端子數目相同而半導體 晶片7 1之尺寸(半導體晶片尺寸)縮小時,或其雙方因素同 時存在時,則將變得更顯著。 而且,因樹脂密封型半導體裝置之外形尺寸與半導體晶 片7 1.之外形尺寸之差異增大,使導線7 5之長度越長,則相 對於半導體晶片7 1之導線7 5之長度(導線角度)也會跟著變 小,致使導線7 5、7 5間之間隔變窄。因此,此種樹脂密封 型半導體裝置,則有於絲焊後之樹脂密封製程中容易造成 導線7 5彼此間互相接觸之問題。 如上述,外部端子數目乃是決定樹脂密封型半導體裝置 外形尺寸之最大因素,造成為樹脂密封型半導體裝置之外 形尺寸與半導體晶片7 1之尺寸不同所引起導線7 5彼此接觸 之原因。決定樹脂密封型半導體裝置外形尺寸之其他原 因,有例如金屬細線連接用電極焊墊之數目。 在上述金屬細線連接用電極焊墊多的情況下,則例如第 8 ( a )圖所示,如欲把金屬細線連接用電極焊7 4 ...排成一 行時,因這些金屬細線連接用電極焊墊7 4無法擺放於樹脂 密封型半導體裝置之外形尺寸之内,致有連樹脂密封型半
O:\62\62506.ptc 第6頁 487996 案號 89101644 年 月 曰 修正 五、發明說明(3) 導體裝置外形尺寸之外側區域也須配置這些金屬細線連接 用電極焊墊7 4 ...之情況發生。此種情形下,由於不得不 把樹脂密封型半導體裝置之外形尺寸本身予以增大,將導 致導線7 5彼此間互相接觸之問題。 另一方面,為了使上述金屬細線連接用電極焊墊7 4... 全部排列於樹脂密封型半導體裝置的預定外形尺寸之内, 可採取將設於相鄰配線的金屬細線連接用電極焊墊7 4... 之位置予以錯開形成,藉此將上述金屬細線連接用電極焊 墊7 4...排列成複數排,例如兩排之方法。然若採用此方 法,即將導致上述金屬細線連接用電極焊墊7 4、7 4間之間 距變小,造成該金屬細線連接用電極焊墊7 4附近的導線7 5 彼此.問互相接觸,或絲焊器之焊頭接觸等諸問題,所以還 無法解決經連接導線7 5之後的樹脂密封製程中之導線75彼 此間之接觸問題。特別係於自半導體晶片7 1至上述基板7 3 上之金屬細線連接用電極焊墊7 4之形成位置的導線角度變 小時,會使導線7 5、7 5間之線距(p i t c h )變得更短,導致 導線7 5彼此間之接觸或絲焊器之焊頭接觸之危險性增加之 傾向。 另外,在外部端子數目(信號端子數目)多的情況下,外 部端子間之間距若小,則例如因受導線長度或導線角度等 之限制,會發生只能把上述金屬細線連接用電極焊墊7 4配 置於無法自半導體晶片7 1直接施予絲焊之位置之情況。此 種情形下,配置在不可能自半導體晶片7 1直接進行絲焊的 位置上之金屬細線連接用電極焊墊7 4上所接合的外部端 子,是不可能當做信號端子使用。
O:\62\62506.ptc 第7頁 487996 案號 89101644 Λ_η 曰 修正 五、發明說明(4) 如上述,於半導體晶片尺寸較之封裝尺寸為相對較小 時,或於金屬細線連接用電極焊墊數目較多的情形等所再 三發生之導線彼此間之接觸等問題,乃起因於受到導線長 度或導線角度之限制。 再者,具有眾多金屬細線連接用電極焊墊之配線圖型, 例如曾於曰本專利實開平1 -8 44 6 0號公報(公開曰期.· 1989 年6月5日)中揭露一種不必改變配線圖型而可將形狀互異 之複數類型之半導體晶片排列於同一基板面裝載之配線圖 型。如第9圖所示,該配線圖型,係在裝載有半導體晶片 8 1、8 2、8 3 (晶片組件)之基板8 4上,形成複數之線L 1 ··. Lη,在各線L1 ... Ln之一端則按各自的線形成用以與上述 半導_體晶片81 、82、83之各輸出端子81a··. 、82a.··、 8 3 a間的絲焊用之複數個金屬細線連接用電極焊墊P 1〜Pn、 Q 1〜Q η (焊接用焊墊),藉此以使各線L 1 ... L η形成為以各金 屬細線連接用電極焊墊Ρ 1〜Pn為起點,以金屬細線連接用 電極焊墊Q1 ... Qn為中繼而向發熱體平行延伸之佈局。 藉此,上述配線圖型,即可視所裝載之半導體晶片8 1、 8 2、8 3之形狀,而例如,對於半導體晶片8 1 ,則將半導體 晶片8 1之輸入端子8 1 a ··.,與所露出之前兩排金屬細線連 接用電極焊墊Ρ 1、P 3 · · · P 2 m- 1及P 2、P 4 · · · P 2 m之間以絲焊 法予以連接,而對於比該半導體晶片組件8 1大的半導體晶 片8 2,則使該半導體晶片8 2重疊於前兩排之金屬細線連接 用電極焊墊排上而予以裝載,將該半導體晶片82之各輸出 端子8 2 a ···與後方兩排之金屬細線連接用電極焊墊 Q2a-1、Q2a + l···及Q2a、Q2a + 2··.之間藉絲焊法予以連
O:\62\62506.ptc 第8頁 487996 _案號 89101644_年月日__ 五、發明說明(5) 接,藉此,即可對於半導體晶片81 、82、83之各輸出端子 8 1 a ...、8 2 a ...、8 3 a ...與金屬細線連接用電極焊墊 P1〜Pn、Q1〜Qn間之焊接位置賦予自由度,對於尺寸互異之 半導體晶片81 、82、83可選擇最適當之金屬細線連接用電 極焊塾。 而且,如上述,就上述配線圖型來說,只要就尺寸互異 之各半導體晶片81、82、83選擇最適當之金屬細線連接用 電極焊墊P1〜Pn、Q卜Qn,便能縮短用以連接半導體晶片 81、82、83 之各輸出端子 81a... 、82a... 、83a···與配線 圖型之金屬細線連接用電極焊墊P1〜Pn、Q卜Qn之間的導線 長度。 另外,為了相應於隨著半導體晶片之高集體化之多插腳 化,而排除因導線長度引起之限制,於日本專利特開平 4 - 24929號公報(公開日期:1992年1月28日)中,如第10圖 所示,曾揭露一種於連接至外部引線的電路圖型9 1之焊接 部(金屬細線連接用電極焊墊)9 1 a與半導體晶片9 2之裝載 部之中間,設置將中繼電路圖型9 4設在上面之中繼基板9 5 之陶瓷型封裝。該中繼電路圖型9 4係用以使其一端側藉鏈 合線93連接於半導體晶片92之輸出端子92a,使其另一端 側以焊接線9 3連接於上述電路圖型9 1之焊接部9 1 a。 就上述陶瓷型封裝來說,由於半導體晶片92與電路圖型 9 1之間係經由設置於這些半導體晶片9 2與電路圖型9 1之間 的中繼基板95上所設之中繼電路圖型94而互連,因此,與 將半導體晶片9 2與電路圖型9 1之間以直接方式絲焊之情形 相較,可縮短焊接線9 3之長度,以對應多插腳化。
O:\62\62506.ptc 第9頁 487996 案號 89101644 年 月 曰 修正 五、發明說明(6) 然而,於BG A型樹脂密封型半導體裝置之場合,如上述 第8 ( a )圖及第8 ( b )圖所示,於其配線圖型7 2卻設有由覆蓋 外部端子裝載用貫穿孔73a...之焊盤(land)72a...所成之 焊接區圖型(land pattern)(焊盤72a···群)。 是以,如曰本專利實開平1〜8 4 4 6 0號公報所示,如欲在 各配線之一端,將形成由複數個金屬細線連接用電極焊墊 所成金屬細線連接用電極焊墊排之構成,適用於第8 ( a)圖 及第8 ( b )圖所示B G A型樹脂密封型半導體裝置所使用之配 線基板的配線圖型7 2時,則須把金屬細線連接用電極焊墊 74.··.排形成於自上述焊接區圖型(焊盤72a群)分離出之 區域。結果,將導致無法充分利用到焊接區圖型形成區域 外之區域而招致增大封裝尺寸之結果。 此夕卜,特開平4 - 2 4 9 2 9號公報所示陶瓷型封裝,如第1 0 圖所示,由於需要專用中繼基板9 5以為中繼焊接線9 3之 用,故會招致製程上之工序數增加及成本提高。 發明摘述 本發明之目的乃在於提供一種廉價而產品良率高之配線 基板及半導體裝置,其係在即使半導體晶片比封裝尺寸為 小之情形下,也能縮短導線長度,迴避導線彼此間之接觸 者。 為達成上述目的,本發明之配線基板係含有一種配線圖 型,其係於半導體晶片裝載面側,按每一條配線設有用以 覆蓋外部端子裝載用貫通孔之焊盤(land)者。 而以用以將各配線與半導體晶片之間以絲焊法加以電性 連接之電極端子(例如形成四角形或五角形之金屬細線連
O:\62\62506.ptc 第10頁 487996 案號 89101644 曰 修正 五、發明說明(7) 接用電極墊),係按每一條配線形成複數個且其中至少一 個係形成於上述焊盤之間為其特徵者。 依照上述構成,由於上述電極端子按每條配線設成複數 個,因此可彈性變更用以藉絲焊法將各配線與半導體晶片 予以電性連接之電極端子。而且使上述電極端子設於上述 焊盤之間,便能以不致招致半導體裝置外形尺寸(封裝尺 寸)增大下,予以增加電極端子數目,且容易變更於絲焊 時導彼此間易於接觸部分之配線布局,以防止導線彼此間 接觸等問題之發生。 是以,依照上述構成,例如外部端子數目多,或半導體 晶片尺寸相對於半導體裝置之外形尺寸(封裝尺寸)與小之 情形下,也能迴避進行將半導體晶片與設在配線基板之各 配線加以絲焊時之導線彼此間之接觸。又依照上述構成, 則可不必與配線圖型分開形成個別之等用中繼基板,得以 作成廉價構成。故可提供能實現廉價且高產品良率的半導 體裝置之配線基板。 為達成上述目的,本發明之另一配線基板係其備配線圖 型,其係於半導體晶片裝載面側,按每一條配線設有用以 覆蓋外部端子裝載用貫通孔之焊盤者,而用以將各配線與 半導體晶片之間以絲焊法加以電性連接之電極端子,係按 每一條配線形成複數個且其中至少一個係形成於上述焊盤 之間,且用以將上述電極端子與半導體晶片之間以絲焊法 加以電性連接之中繼用配線,係設在上述配線圖型與上述 半導體晶片裝載區域之間為其特徵者。 依照上述構成,即使處於例如外部端子數目多,半導體
O:\62\62506.ptc 第11頁 487996 案號 89101644 _η 曰 修正 五、發明說明(8) 晶片相對於半導體裝置之外形尺寸(封裝尺寸)為非常小之 情形,或於外部端子之間距窄,上述電極端子之配置上並 無自由度之情形,或於欲以單層金屬層形成所有配線圖型 之情形等下,進行半導體晶片與各配線之絲焊時,也可把 該絲焊所用之導線形成為較短,且可迴避導線彼此間之接 觸。因此,如依照上述構成,則可提供能實現廉價且高產 品良率之半導體裝置之配線基板。 本發明之半導體裝置,為了達成上述目的係以具備上述 配線基板為其特徵。 依照上述構成,由於半導體裝置具備上述配線基板,即 使半導體晶片比封裝尺寸為小之情形下,也能提供可縮短 導線長度,迴避導線彼此間之接觸且又廉價而高產品良率 之半導體裝置。 本發明之其他目的,特徵及優異之處,應可由以下之敘 述得以更加明瞭。又本發明之優點亦應可由配合所附圖面 之下列說明得以明瞭。 圖面之簡單說明. 第1圖係以·模式表示本發明之一實施例之半導體裝置配 線基板之配線圖型之圖。 第2圖係第1圖所示半導體裝置之Α-Α線剖面圖。 第3圖係以模式表示第1圖所示半導體裝置配線基板之配 線圖型之其他例子之圖。 第4 ( a )圖及第4 ( b )圖係用以說明於絲焊第一焊盤與第二 焊墊時,藉由替換欲連接之配線來更換自外部端子輸入半 導體晶片之信號之順序之圖。
O:\62\62506.ptc 第12頁 487996 _案號 89101644_年月日__ 五、發明說明(9) 第5圖係以模式表示本發明之其他實施例之半導體裝置 配線基板之配線圖型之圖。 第6圖係第5圖所示半導體裝置之B- B線剖面圖。 第7 ( a )圖及第7 ( b )圖係將設於第1圖或第5圖所示S己線圖 型之一部分之第二焊墊之形狀予以變更時之配置例。 第8 (a)圖係以模式表示依BAG型且使用導線之習知半導 體裝置之配線圖型之圖。 第8 (b )圖係第8 ( a )圖所示半導體裝置之C - C線剖面圖。 第9圖係表示以往之其他配線圖型之基板俯視圖。 第1 0圖係具有中繼電路之以往之陶瓷型封裝之概略構成 圖。 . 揭述實施例 茲就本發明之一實施例配合第1至4圖說明如下。 本實施例之半導體裝置,如第1及2圖所示,具備一配線 基板(電路基板),其包含配線圖型2,其係由用以於絕緣 性材料所製成而作為基材部之底座基板1 (絕緣基板)之半 導體晶片1 1裝載面側,將半導體晶片1 1與母板(mother b〇a d )等未圖·示之外部電路,經由供連接至該外部電路之 用的信號端子(以下稱為外部端子)予以電氣連接之複數條 配線2 a ·..。 於該配線基板,上述配線圖型2之構造係於底座基板1之 半導體晶片11裝載面側露出。又於上述底座基板1上按每 一條配線2 a形成用以裝載上述外部端子之外部端子裝載用 貫通孔3,這些外部端子裝載用貫通孔3 ...之係排列成區 域陣列(面格子)狀。於上述外部端子裝載用貫通孔3...之
O:\62\62506.ptc 第13頁 487996 _案號 89101644_年月日__ 五、發明說明(10) 配線圖型2形成面側端面,則以區域陣列狀形成由用以形 成外部端子之焊盤(land)4a...所構成焊接區圖型(land patten, 焊盤4 a...群)4,以作為將成為配線圖型2之一部 分的外部端子連接用配線圖型。上述焊盤4 a形成為比外部 端子裝載用貫通孔3為大,俾覆蓋各外部端子裝載用貫通 孔3。 此外,本實施例之上述半導體裝置之構造係於上述外部 端子裝載用貫通孔3 ...之配線圖型2形成面側端面,形成 經由於該外部端子裝載用貫通孔3...内所形成未圖示之電 極(例如内引線)而作為外部端子,例如焊球等導通用突起 8 ° 又_在上述配線圖型2之一部分按每一條配線2 a設有複數 個作為金屬細線連接用電極焊墊(p ad )之第二焊墊5 (電極 端子),以供藉絲焊法將上述配線圖型2之各配線2 a與半導 體晶片1 1的輸出端子之第一焊墊1 2之間予以電性連接之 用。上述第二焊墊5,係對於各配線2 a,形成於將排列成 區域陣列之外部端子裝載用貫通孔3的焊接區圖型4 (焊盤 4a. ··群)之外部,亦即,該焊接區圖型4(焊盤4a...群)之 最外侧(最外周)之焊盤4a...之外側,以及,該焊接區圖 型4内(亦即,構成該焊接區圖型4之各焊盤4a、4a間),且 無論設於何處皆具有可供進行絲焊之大小。 因此,於本實施例之半導體裝置,只要將上述第一焊墊 1 2與第二焊墊5各自以金屬製導線6 (金屬細線)施予絲焊, 便能使上述半導體晶片1 1與配線圖型2加以電性連接。 於第1圖所示之配線圖型之構造係為:上述第二焊墊5係
O:\62\62506.ptc 第14頁 487996 案號 89101644 Λ_η 曰 修正 五、發明說明(11) 按每條配線2 a在由用以覆蓋排列成區域陣列狀的外部端子 裝載用貫通孔3.··之焊盤4a...所成之焊接區圖型4外,形 成一個,而於焊接區圖型4之内則形成二個。而且,各配 線2 a係以導線6將上述第二焊墊5 ...中任一個第二焊墊5與 半導體晶片1 1之第一焊墊1 2予以絲焊焊接,藉此以獲得與 半導體晶片11之電氣導通。各配線2a之第二焊墊5與半導 體晶片1 1上的第一焊墊1 2間之絲焊,則以能減低導線6彼 此間的接觸危險性之方式考慮導線長度或導線角度下從設 於各配線2a之第二焊墊5...中自由選擇即可。 如上述,上述半導體裝置,因為對於各個配線2a,第二 焊墊5 ...係在上述焊接區圖型4外形成一個,在上述焊接 區圖..型4内形成複數個,所以能彈性變更用以確保各配線 2 a與半導體晶片1 1間的電性連接之絲焊所使用之焊墊位置 (電極端子位置)。因此,容易變更進行絲焊時導線6彼此 間易於接觸部分之配線2 a之布線方式,以防止組裝半導體 裝置時所發生之導線6彼此間接觸等之問題。 使用於上述底座基板1之材料,只要是優於耐熱性、絕 緣性、強度·、尺寸穩定性,則無須加以限定。具有此種性 質之材料;具體而言,可使用例如,聚醯亞胺樹脂,聚醯 胺樹脂、B T (雙馬來醯亞胺·三哄)樹脂、環氧樹脂、聚 酯、玻璃纖維環氧樹脂、玻璃纖維聚醯亞胺樹脂、陶瓷 等,惟基於成本方面及加工容易性之理由仍以使用聚醯亞 胺樹脂為宜。按聚醯亞胺之絕緣電阻為5 X 1 013 Ω (歐母)左 右。 又使用於上述配線圖型2之材料,只要具有導電性、耐
O:\62\62506.ptc 第15頁 487996 案號 89101644 Λ_η 曰 修正 五、發明說明(12) 熱性,則無須加以限定,惟一般乃使用金屬材料,就成本 方面來說,仍以銅(C u )為較佳。關於厚度方面,並無須特 定加以規定者,可設定為一般性的與配線圖型相同厚度, 例如1 2 // m (微米)、1 8 // m或2 5 // m左右。 另外,為確保半導體晶片1 1與配線圖型2之間的絕緣 性。於上述配線圖型2上,也可形成薄膜狀之絕緣片或阻 焊劑(solder resist)等。又本發明之半導體裝置,係如 第2圖所示,以覆蓋半導體晶片1 1 、配線圖型2、導線6等 之狀態,以透光性樹脂7對上述配線基板進行樹脂密封。 另外,為了方便於說明,第1圖係省略上述透光性樹脂7之 圖示。該透光性樹脂7使用例如以往使用於樹脂密封之具 有透..光性之經常使用之樹脂。 接著,說明上述構成之配線基板之製造方法。 上述底座基板1使用經予塗布優於耐熱性之聚醯亞胺系 黏合劑之聚醯亞胺基材,俾疊上配線圖型2形成用之銅箔 於配線圖型2側。該底座基板1之厚度並無特別限定,惟在 本實施例中則使用上述聚酿亞胺基材厚度為5 0 /z m〜7 5 // m 、黏合劑厚度為7 // m〜1 2 β in左右者。另外,黏合劑亦可將 之塗布於上述聚醯亞胺基材之雙面,以抑制配線基板翹 曲。 製造上述配線基板時,則首先於疊層銅箔之前,預先在 上述底座基板1上以區域陣列狀穿設外部端子裝載用貫通 孔3 .··,藉以形成自該底座基板1上所形成配線圖型2通到 底座基板1之背面之導通路。上述外部端子裝載用貫通孔 3...之穿孔,可使用例如雷射加工、鈷孔、或利用金屬模
O:\62\62506.ptc 第16頁 487996 案號 89101644 年 月 曰 修正 五、發明說明(13) 具之沖孔等方法。 接著,將配線圖型2形成用之銅箔予以疊層。於本實施 例中配線圖型2形成用之銅箔係使用厚度1 8 // m之電解銅 箔。 爾後,對準上述外部端子裝載用貫通孔3之位置,形成 配線圖型2。具體而言,係以區域陣列狀形成焊接區圖型 4(焊盤4a...群),俾覆蓋上述外部端子裝載用貫通孔3, 同時,於該焊接區圖型4之外側(外周)以及覆蓋上述外部 端子裝載用貫通孔3的各焊盤4 a. .·、4a. .·之間形成第二 焊墊5...。 構成上述焊接區圖型4之各焊盤4a,為了堵塞外部端子 裝载月貫通孔3,當然需要形成為大於外部端子裝載用貫 通孔3,但相對於外部端子裝載用貫通孔3之焊盤4a之大 小,會影響配線圖型2的焊盤4 a ...之黏合強度,且所必要 之大小又係取決於配線圖型2與焊接區圖4間之位置精度, 再加上現行製造技術等因素,以將自外部端子裝載用貫通 孔3之邊緣起至焊盤4 a之邊緣(端緣部)之距離設定於7 0 // m 以上為宜。亦即,若欲形成如本實施例所示般之圓形焊盤 時,設外部端子裝載用貫通孔3之孔徑為X時,焊盤4 a之孔 徑Y則以Y - ( X + 1 4 0 // m )為宜。 但上述焊盤4 a之形狀,並非限定於圓形焊盤,亦可為角 形焊盤等其他形狀,只要能覆蓋上述外部端子裝載用貫通 孔3,其形狀無須特別加以限定。本實施例係將自外部端 子裝載用貫通孔3之邊緣起自焊盤4a之邊緣之距離設定為 10 0 β m 〇
O:\62\62506.ptc 第17頁 487996 案號 89101644 年 月 曰 修正 五、發明說明(14) 又於本實施例中,係將上述焊盤4a、4a間之間距設計為 ◦ . 8 m m,第二焊墊5之形狀設計為寬度0 · 1 5 m m,長度0 · 2 0 mm之長方形狀。包括上述焊接區圖型4及第二焊墊5之配線 圖型2之形成方法,並無特別限定,例如可使用蝕刻法。 具體而言,可在上述銅箔上形成光阻,藉經施予可形成上 述配線圖型2之預定圖型之光罩(photo mask)進行曝光、 顯像,而以所得之抗蝕刻圖型作為蝕刻罩幕將銅箔加以蝕 刻,其後,去除抗蝕劑圖形,便可形成出上述配線圖型 2 ° 經形成配線圖型2後,為提高進行絲焊時之焊接性,於 其表面施加0. 6 // m左右之鍍金。該鍍金係施加於配線基板 之半筹體晶片1 1裝載面側全面(亦即,經形成配線圖型2後 之底座基板1上之配線圖型2形成面),與配線基板背面(與 配線圖型2形成面成相反之面)之外部端子裝載用貫通孔3 之銅箔露出部分(外部端子焊接區部分)。 此時,使厚度5 /zm左右之鍍鎳及厚度0.4em之鍍鈀介在 於銅和金之界面,俾於安裝焊錫之外部端子於外部端子裝 設面時,防止銅與焊錫料之互相擴散。 上述鍍膜之方法並無特別限定,非電解鍍膜法或電解鍍 膜法均可使用,惟採取電解鍍膜法,則另需鍍膜用之配 線。此配線係引出於最後所得半導體裝置成品之外部,因 此,最後需要加以切斷,惟經予切斷該配線後,配線切斷 面會露出。因此,本實施例則以非電解鍍膜法進行鍍膜。 於上述配線基板,若將外部端子配置於半導體晶片裝載 區域,為確保半導體晶片裝載區域之配線圖型2與半導體
O:\62\62506.ptc 第18頁 487996 _案號89101644_年月日__ 五、發明說明(15) 晶片1 1間之絕緣性,則在上述配線圖型2上貼付例如非導 電性之膜片(亦即薄膜狀之絕緣片)。惟此種情形下,也可 塗布液狀阻焊劑以替代上述絕緣片。 . 接著,就使用如上述形成之配線基板以組配樹脂密封型 半導體裝置之方法說明如下。 ' 首先,於上述配線基板之半導體晶片裝載區域,塗上絕 緣性之晶片黏膏,裝載半導體晶片1 1。之後,進行烤硬 化’以固定半導體晶片11(半導體晶片固定工序)。 按將半導體晶片1 1固定於上述配線基板上之方法,除使 用晶片黏膏法以外,也有使用對於貼付在上述配裝基板之 半導體晶片11裝載區域上之絕緣片具有黏著性之接合材料b 而予.以黏接固定之方法。又也可在半導體晶片1 1之背面塗 布黏著劑而用該黏著劑使半導體晶片1 1黏接固定於上述配 線基板上。 次之;藉由金等金屬細線所製成導線6 (金屬細線),以 絲焊法連接:第一焊墊1 2,其係形成於半導體晶片1 1電路 上作為輸出端子者;及第二焊墊5,其係形成於上述配線 基板上者(絲焊工序)。進行該絲焊時,於連接至一外部端 子之複數個第二焊墊5中選擇一能得最佳絲焊時之導線長 度或導線角度之第二焊墊5,即可使絲焊容易實施,且也 可防止樹脂密封製程等中所發生導線6之變形所引起導線6 癱 彼此間之接觸。 · 然後,經施予絲焊後,以覆蓋這些半導體晶片· 1 1及導線 6等之方式對上述配線基板之半導體晶片1 1裝載> 面進行樹 脂密封,以保護半導體晶片1 1之表面及絲焊面(樹脂密封
O:\62\62506.ptc 第19頁 487996 案號 89101644 年 月 修正 五、發明說明(16) 工序)。 接著,在上述配線基板背面側之外部端子裝載用貫通孔 3,以焊劑之助熔下配置例如球狀之焊錫,以回流 (r e f 1 ow )作用加以固定,藉以在上述配線基板背面側形成 使用焊錫之球狀導通用突起8 (焊球)作為外部端子。此 外,上述導通用突起8,亦可為如上述焊球之以焊錫作為 主成分者,亦可為以銅等金屬作為核而在其上面被覆焊錫 者。 接著,將此配線基板依照半導體裝置之外形尺寸加以切 斷分開成個別的晶粒而製得樹脂密封型半導體裝置。另 外,上述半導體裝置與外部電路之連接,係於回流爐熔融 該導通用突起8,並控制焊錫表面張力或黏度特性下進 行。 再者,於本實施例,如上述,對於各個配線2 a,係僅就 在焊接區圖型4外形成一個第二焊墊5...,並在焊接區圖 型4内形成複數個之例子加以說明,惟為達成本發明之目 的之構成並非限定於此,例如亦可為在焊接區圖型4外設 置複數個第二焊墊5而在焊接區圖型4内則不予設置第二焊 塾5之構成。 換言之,上述第二焊墊5,只要將此按每一條配線2 a設 置複數個,並使其中至少一個,較佳者為使其大半或全部 形成於構成上述焊接區圖型4之焊盤4a、4a之間,便可提 高絲焊之自由度,可將用以將各配線2 a與半導體晶片11之 間以絲焊法加以電性連接之第二焊墊5 ...變更為具可撓 性。而且,將上述第二焊墊5...設於構成上述焊接區圖型
O:\62\62506.ptc 第20頁 487996 _案號 89101644_年月日__ 五、發明說明(17) 4之焊盤4 a、4 a之間,便可不會招致封裝尺寸增大之下, 增加第二焊墊5之數目,且容易變更於絲焊時導線6彼此間 易於接觸之部分的配線2 a之佈線,以防止導線6彼此間接 . 觸之問題。 就是說,設有覆蓋外部端子裝載用貫通孔的焊接區圖型 1 之習知B G A型之樹脂密封型半導體裝置封裝,其用以確保 配線圖型與半導體晶片間的電性連接之金屬細線連接用焊 墊,係按每一條配線(為供連接至外部電路而連接於外部 端子之各配線)僅設置一處。因此,佈置導線之自由度僅 有金屬細線連接用焊墊之長度一項而已。 與此相對,於本實施例由於如第1圖所示,則將用以確 丨_ 保配..線圖型2與半導體晶片1 1間的電性連接之金屬細線連 接用焊墊,亦即第二焊墊5,對於各配線2 a (連揍於供連接 至外部電路的外部端子之各配線2 a)配置成複數個,即兩 處以上,使得導線6之佈置自由度高於習知方式。 再者,按第1圖所示之配線基板,係對各配線2 a,將第 二焊墊5佈置為在最外周焊盤4a之外側.一處,在各焊盤 4 a、4 a間各一處共二處’總共為三處’同時’該設於焊接 區圖型4之外周的第二焊墊5...則將之佈置於焊接區圖型4 之外周的一端,更詳言之,係將之佈置於焊接區圖型4之 與半導體晶片1 1側成相反側之外周部分,但如第3圖所 示,也可為將之佈置於焊接區圖型4與半導體晶片11之 ® 間,亦即,於構成該焊接區圖型4之焊盤4a...中位於半導 體晶片1 1側端緣排之焊盤4a...與半導體晶片1 1之間設有 第二焊墊5···之構成。於焊接區圖型4外配置第二焊墊5時
O:\62\62506.ptc 第21頁 487996 _案號 89101644_年月日__ 五、發明說明(18) 之該第二焊墊5之位置,可在不會造成半導體裝外形尺寸 顯著增大之範圍内酌量設定即可。 如上述於焊接區圖型4外,也形成第二焊墊5的話,可更 . 加以提高絲焊自由度,容易變更絲焊時易使導線6彼此間 接觸之部分的配線2 a之布線方式。而且,此種情形下,如 ' 第3圖所示,將第二焊墊5形成於焊接區圖型4與半導體晶 片1 1之間的話’,雖也受導線角度等之影響,但若能使用該 第二焊墊5進行絲焊時,則可將用以該絲焊之導線6之長度 形成為短。 此外,第3圖所示之半導體基板係顯示將設在構成焊接 區圖型4之焊盤4a...中位於半導體晶片1 1側端緣排之焊盤¥ 4a....與半導體晶片1 1之間之第二焊墊5. ·.,與半導體晶 片1 1之第一焊墊1 2之間係各別施予絲焊之例子,惟,各配 線2a之第二焊墊5與半導體晶片1 1之第一焊墊1 2間之絲 焊,並不限定於第3圖所示之連接方式,而如上述自設於 各配線2a的第二焊墊5...中自由選擇,俾降低導線6. 6彼 此間接觸之危險性即可。 如上述,本實施例之配線基板及半導體裝置,例如即使 外部端子數目多,半導體晶片尺寸相對於半導體裝置外形 尺寸(封裝尺寸)為小之情形下,也能迴避進行半導體晶片 1 1與配線基板上所設各配線2 a之絲焊時之導線6彼此之接 觸。又依照上述構成,不再需要與配線圖型2另外形成專 _ 用中繼基板,可做成廉價的構成。因此,如依照本實施 例,即可實現廉價且產品良率高之配線基板及半導體裝 置。又本實施例之上述配線基板,對於半導體晶片尺寸相
O:\62\62506.ptc 第22頁 487996 案號 89101644 年 月 修正 五、發明說明(19) 對於半導體裝置尺寸為小之情況下,更能發揮其效益。具 備上述配線基板之半導體裝置適合於供BGA型之樹脂密封 型半導體裝置之用。 再者,依照本實施例,將第二焊墊5設成複數個,即可 使半導體晶片11之電路上所形成第一焊墊12與第二焊墊5 之間的配線方法提高其自由度。因此,例如第4 ( a)圖所 示,假設第η排之配線2 a為配線2 an、第η + 1排之配線2 a為 2an+1,電氣連接於配線2a之第η排之第一焊墊12為第一焊 墊12η,第η+1排之第一焊墊12為第一焊墊12η+1時,則如第 4 ( b)圖所示,可使導線6彼此間不會接觸下,使第一焊墊 1 2n與配線2an+1之第二焊墊5進行絲焊,使第一焊墊1 2n+1與 配線.2 an之第二焊墊5進行絲焊。 因此,如上述,於進行第一焊墊1 2 ...與配線2 a ·.·之第 二焊墊5 ...之絲焊之際,將擬與第一焊墊1 2連接之配線2 a 彼此予以取換,即可不致使導線6彼此接觸下,可取換自 外部端子輸入半導體晶片1 1之輸入信號順序。 [實施例2 ] 以下,就本發明之其他實施例根據第5圖或第7 ( a)及 7 ( b)圖並參照第1及2圖加以說明。另外,為說明方便,關 於與上述實施例1之圖面所示構成要件有相同功能者則以 相同符號並省略其說明。 本實施例之半導體裝置,如第5及6圖所示具備配線基 板,為使焊盤4 a、4 a間所配置的第二焊墊5與半導體晶片 1 1之電路上所形成的第一焊墊1 2間之互連容易進行,係於 配線圖型2與半導體晶片1 1之間,亦即,於構成焊接區圖
O:\62\62506.ptc 第23頁 487996 案號 89101644 年 月 曰 修正 五、發明說明(20) 型4之焊盤4 a...中位於半導體晶片1 1側端緣排之焊盤 4 a ...與半導體1 1之間,設有配線圖型2 3。該配線圖型2 3 由用以將上述第二焊墊5與第一焊墊1 2間藉絲焊法予以電 性連接之中繼用配線2 3 a...所構成。 由此,上述半導體裝置,對於如上述實施例之第1圖所 示般於焊盤4a、4 a間設置複數個配線2 a以連接與該焊盤 4a、4a不同的焊盤4a之外部端子與半導體晶片11間有困難 之情況下,也能縮短各配線2 a與半導體晶片1 1間進行絲焊 所需要之導線長度,防止導線6、6間之接觸。 接著,使用第5圖就本發明之配線基板之製造方法說明 如下。另外,本實施例中,諸如底座基板1 (參照第2圖)、 配線.圖型2、導線6、透光性樹脂7、導通用突起8等,也使 用與實施例1者相同之材料,關於各構成要件之形成方 法,除非另有加註言及外,仍採用與實施例1者相同之方 法。又由於本實施例以一層金屬形成各配線圖型,中繼用 配線圖型2 3則使用與配線圖型2者相同材料。 首先,預先在底座基板1 (參照第2圖)將外部端子裝載用 貫通孔3 ...穿孔成區域陣列狀,以預先形成自該底座基板 1上所形成配線圖型2通至底座基板1之背面之導通路。接 著,在上述底座基板1上,以與實施例1同樣地把銅箔予以 疊層,並對準上述外部端子裝載用貫通孔3之位置形成配 線圖型2,同時,依照該配線圖型2與半導體晶片1 1裝載區 域之位置關係,形成中繼用配線圖型2 3中之中繼用焊墊 21…、22… 。 依第5圖所示半導體裝置之配線圖型,其係設計成自外
O:\62\62506.ptc 第24頁 487996 _案號89101644_年月日__ 五、發明說明(21) 部端子間隔(自外部端子裝載用貫通孔3之中心起至與該外 部端子裝載用貫通孔3相鄰之外部端子裝載用貫通孔3中心 之距離)為0 · 5 mm (毫米),外部端子裝載用貫通孔3之孔徑 · (0)為0.2 mm,自外部端子裝載用貫通孔3之邊緣至覆蓋 該外部端子裝載用貫通孔3之焊盤4a之邊緣(端)之距離為 ’ 9 0 // m,配線2 a之導線寬度為4 0 // m,配線2 a、2 a間之空間 為4 0 // m。因此,只能佈置一條配線2 a於上述焊墊4a、4 a 間。 另外,上述設定值乃應視配線基板製造廠商之製造技術 能力、外部端子數(信號端子數)、封裝尺寸等各種條件之 不同而適當地予以變更者,而絲毫不受上述值所限定。然 而,._無論如何,於焊盤4 a、4 a間可供配置之配線2 a之條數 仍有所限制。於是,在此,將就尤因各構成要件之設計上 未便形成如上述實施例1所示配線圖案結構時,例如,如 上述,即使於上述焊盤4 a、4 a間只能配置一條配線2 a之情 況下,也能解決上述向前之問題而達成本發明目的之配線 基板結構說明如下。 就第5圖所·示半導體裝置之配線基板而言,由於上述配 線定則,於外部端子間,gp,焊盤4a、4a間只能佈置一條 配線2 a。因此,外部端子之排列(焊盤4 a所形成焊盤排)若 達三排以上,則不可能於焊接區圖型4之外側將對應於所 有外部端子之第二焊㈣排列成-排。 ® 於是,第5圖所示配線基板,係將分別連接於外部端子 之第二焊墊5,配置成使其在沿著半導體晶片1 1之第一焊 墊1 2. ··之排列方向所並排的焊盤4a. . . 、4a. . ·間排成一
O:\62\62506.ptc 第25頁 487996 _案號89101644_年月日_«_ 五、發明說明(22) 排(自配線圖型2側向半導體晶片1 1之第一焊墊1 2側延伸之 方向則為複數排)。 並且,於上述焊接區圖型4(焊盤4a...群)與上述半導體 晶片1 1之裝載區域之間,設有用以形成中繼用配線圖型2 3 之中繼用焊墊2 1 ...、2 2 ...。該中繼用配線圖型2 3,具有 可供構成該中繼用配線圖型2 3之各配線2 3 a兩端絲焊焊接 之中繼用焊墊2 1 、2 2,其中一方之中繼用焊墊2 1則設成可 藉絲焊法與連接於覆蓋各外部端子裝載用貫通孔3之焊盤 4a之第二焊墊5成電性連接之狀態,另一方之中繼用焊墊 2 2則設於接近半導體晶片1 1之部分,並設成可藉絲焊法與 半導體晶片1 1成電性連接之狀態。 第.5圖所示具有配線基板之本實施例之半導體裝置,係 設計成使其設於中繼用配線圖型2 3之兩端之中繼用焊墊 21、22為150 /zm四方之正方形焊墊,連接中繼用焊墊21與 中繼用焊墊2 2之各配線2 3之線寬為4 0 /z m。至於,於前面 所提及尺寸以外之材料構成仍沿用於實施例1加以說明之 材料構成及設計尺寸。 再者,上述說明中,係針對配線2a只能於焊盤4a、4a間 佈置一條,及中繼用配線圖型2 3 a係就每一條配線2 a形成 之構成,惟上述中繼用配線圖型2 3,至少針對位於自半導 體晶片11遠離部分之第二焊墊5...(形成於與半導體晶片 1 1直接連接時會使得導線長度增長之位置之第二焊墊 5 .··)形成便可,也可針對所有將與半導體晶片1 1連接之 第二焊墊5而設。 依本實施例,如上述,外部端子間即使變成微小間距,
O:\62\62506.ptc 第26頁 487996 案號 89101644 年 月 曰 修正 五、發明說明(23) 使得焊盤4 a、4 a間只能佈設一條配線2 a之情形下,只要自 設於中繼用配線圖型2 3之可供絲焊之中繼用焊墊2 1...、 22.··越過焊盤4a...而配設導線6...至第二焊墊5..·即可 得電性連接。 至於使用上述配線基板之半導體裝置之組配方法,除絲 焊工序外,則按上述實施例1中所說明之方法實施。因此 ,以下之說明則僅就絲焊工序部分加以說明,其他工序則 予以省略。 第5圖所示具備配線基板之半導體裝置,由於將中繼用 配線圖形2 3配置至焊接區圖型4與半導體晶片1 1間之半導 體晶片1 1附近,因此,製造此種半導體裝置時,半導體晶 片1 1 .與配線圖型2 3間之絲焊,係先把半導體晶片1 1與中繼 用配線圖型2 3中位於半導體1 1側之中繼用焊墊2 2加以絲 焊,再將上述中繼用配線圖型2 3中位於焊接區圖型4側之 中繼用焊墊2 1與連接於外部端子之第二焊墊5加以絲焊所 實施。如此,將絲焊分兩次進行,以確保半導體晶片1 1與 各焊盤4a之外部端子間之導通而製作本實施例之半導體裝 置。 依照本實施例,對於例如外部端子數目多,半導體晶片 1 1相對於半導體裝置之外形尺寸(封裝尺寸)為非常少之情 況,或於外部端子間之間距窄而第二焊墊5 ...之配置上並 無自由度之情況,或於將所有配線圖型欲以單層金屬層形 成之情況下,將半導體晶片1 1與配線基板所設之各配線2 a 間加以絲焊時,也能於縮短導線6下形成,且可迴避導線6 彼此間之接觸。
O:\62\62506.ptc 第27頁 487996 案號 89101644 曰 修正 五、發明說明(24) 又,以往,若於金屬細線連接用電極焊墊數目多的情況 下,欲將該金屬細線連接用電極焊墊排成一排時,將導致 所得之半導體裝置外形尺寸增大,而欲將金屬細線連接用 電極焊墊排成兩排時,則將導致這些金屬細線連接用電極 焊墊間之間距變窄,而造成導線彼此會接觸等問題,但如 採用具有上述結構之配線基板,則可不必於相鄰焊盤4a、 4a間配置複數條配線2a,可確保半導體晶片1 1與外部端子 間之導通,並迴避導線6彼此之接觸,所以,能實現高產 品良率之配線基板及半導體裝置。 再者,依照本實施例,由於可以單層金屬層形成配線圖 型2及中繼用配線圖型2 3,故可以廉價製造具有上述構成 之配線基板及半導體裝置。 如上所述,本實施例之具備配線基板之半導體裝置,亦 同樣地可適用於BGA結構之樹脂密封型半導體裝置,而上 述配線基板於半導體晶片尺寸相對於半導體裝置外形尺寸 為小之情況下,更能發揮效益。 另外,本實施例中,上述第二焊墊5之形狀係構成為正 方形,惟如第7(a)圖所示,也可為長方形,或正方形及長 方形以外之四角形,且如第7(b)圖所示,使第二焊墊5之 形成作成五角形(於一端具有突起之形狀),而把各自第二 焊墊5···予以交替旋轉180度而並排配置也可。如上述構 成第二焊墊5···,與佔有相同區域之第二焊墊5...相較 下,可實質上的拓寬第二焊墊5之寬度,亦即,於與第一 焊墊12··.成平行方向之第二焊墊5之尺寸,因此,可更加 以迴避外形尺寸增大或導線6彼此接觸等問題。又,於上
O:\62\62506.ptc 第28頁 487996 _案號89101644_年月日__ 五、發明說明(25) 述實施例1中,藉著將上述第二焊墊5 ·· ·,尤其將配置於 焊接區,圖型外之第二焊墊5 ...顯示成圖7 ( b )所示之形 狀,更可避免外形尺寸增大或導線6間彼此接觸之問題。 本發明之第一配線基板具備於半導體晶片裝載面側表面 按每一條配線設有用以覆蓋外部端子裝載用貫通孔之焊盤 的配線圖型,而用以將各配線與半導體晶片之間以絲焊法 加以電性連接之電極端子(例如形成四角形或五角形之金 屬細線連接用電極焊墊),係按每一條配線形成複數個且 其中至少一個係形成於上述焊盤之間為其特徵。 依照上述構成,由於上述電極端子按每一條配線形成複 數個,可彈性變更用以將各配線與半導體晶片之間藉絲焊 法予以電性連接之電極端子。而且,將該電極端子設於上 述焊盤間,即可不致增大半導體裝置外形尺寸(封裝尺寸) 下,增加電極端子數目,同時進行絲焊時,可容易變更導 線彼此易於接觸部分之布線方式,可防止導線彼此接觸等 問題發生。 因而,依照上述構成,即使例如外部端子數目多,半導 體晶片尺寸相對於半導體裝置外形尺寸(封裝尺寸)為小之 情況下,也能迴避將半導體晶片與配線基板上所設各配線 之間予以絲焊互連時之導線彼此接觸。又依照上述構成, 不再需要形成與配線圖型個別之專用中繼基板等,可作成 廉價的構成。因此,可提供能實現既為廉價又高產品良率 之半導體裝置之配線基板。 本發明之第二配線基板具備於半導體晶片裝載面側表面 按每一條配線設有用以覆蓋外部端子連接用貫通孔之焊盤
O:\62\62506.ptc 第29頁 487996 案號 89101644 年 月 曰 修正 五、發明說明(26) 的配線圖型,而用以將各配線與半導體晶片以絲焊法加以 電性連接之中繼用配線(例如兩端具備中繼用金屬細線連 接用電極焊墊之配線),係設於上述配線圖型與上述半導 體晶片裝載區域之間為其特徵。 依照上述構成,即使例如外部端子數目多,半導體晶片 相對於半導體裝置外形尺寸(封裝尺寸)為非常小的情況, 或於外部端子間之間距狹窄,而上述電極端子之配置並無 自由度之情況,或於將所有配線圖型欲以單層金屬層形成 之情況下,將半導體晶片與各配線加以絲焊時,也能於縮 短導線下形成,且可迴避導線彼此間之接觸。因此,依照 上述構成,可提供能實現既為廉價又高產品良率之半導體 裝置.·。 本發明之半導體裝置以具備上述記載之第一或第二配線 基板為其特徵。 依照上述構成,由於半導體裝置具備上述配線基板,即 使半導體晶片較之封裝尺寸為小之情況下,也可提供能縮 短導線長度,迴避導線彼此接觸,且既為廉價又高產品良 率之半導體裝置。 於發明之詳細說明篇段所記載具體實施態樣或實施例乃 僅為用以說明本發明之技術内容,並非用以限制本發明, 當在本發明之精神範圍與下面所記載申請專利範圍内可作 各種變形而實施,乃至為明顯。 符號之說明 1 底座基板 2 配線圖型
O:\62\62506.ptc 第30頁 487996 案號 89101644 曰 修正 五、發明說明(27) 2a 配線 3 外部端子裝載用貫通孔 4 焊接區圖型 4 a 焊盤 5 第二焊墊 6 導線 8 導通用突起(外部端子) 11 半導體晶片 12 第一焊墊 2 1 中繼用焊墊 22 中繼用焊墊 23 .-中繼用配線圖型 2 3a 配線
O:\62\62506.ptc 第31頁 487996 _案號89101644_年月日 修正 圖式簡單說明
O:\62\62506.ptc 第32頁

Claims (1)

  1. 487996 案號 89101644 曰 修正 申請專利範圍 1, 一種配線基板 體晶 子裝 用 之電 係形 2. 線形 盤形 3· 線形 盤形. 4. 線形 盤形 5. 上述 6 . 晶片 裝載 用 之電 係形 7. 片裝載 載用貫 以將各 極端子 成於上 如申請 成複數 成區域 如申請 成複數 成區域 如申請 成複數 成區域 如申請 配線圖 其係含有配線圖型者,其係於半導 按每一條配線設有用以覆蓋外部端 徵在於: 體晶片之間以絲焊法予以電性連接 係按每一條配線形成複數個且其中至少一個 面側表面, 通孔者,特 配線與半導 述焊 專利 個之 之外 專利 個之 與配 專利 個之 與半 專利 型係 盤之間 範圍第 上述電 部者。 範圍第 上述電 線基板 範圍第 上述電 導體晶 1項之配線基板,其中按每一條配 極端子中之至少一個,係形成於焊 2項之配線基板 極端子中之至少 端部之間者。 2項之配線基板 極端子中之至少 片裝載區域之間 ,其中按每一條配 一個,係形成於焊 其中按每一條配 -個,係形成於焊 者 範圍第1至4項中任一項之配線基板,其中 由 一種配 裝載面 用貫通 以將各 極端子 成於半 一種配 線基板’其 側表面,按 孔者,特徵 配線與半導 ,係按每一 導體晶片裝 線基板,其 電性導電材料所 係含有配線圖型 每一條配線設有 在於: 體晶片之間以絲 條配線形成複數 載區域外所設之 係含有配線圖型 形成者。 者,甚係於半導體 用以覆蓋外部端子 焊法予以電性連接 個且其中至少一個 上述焊盤之間者。 者,其係於半導體
    O:\62\62506.ptc 第33頁 487996 _案號 89101644_年月日__ 六、申請專利範圍 晶片裝載面側表面,按每一條配線設有用以覆蓋外部端子 裝載用貫通孔,特徵在於: 用以將各配線與半導體晶片之間以絲焊法予以電性連接 之電極端子,係按每一條配線形成複數個且其中至少一個 係形成於上述焊盤之間,且用以將上述電極端子與半導體 晶片之間以絲焊法予以電性連接之中繼用配線,係設在上 述配線圖型與上述半導體晶片裝載區域之間者。 8 .如申請專利範圍第7項之配線基板,其中上述中繼用 配線包括有: 第一電極焊墊,係接近於上述配線圖型而設,用以供 絲焊之用者;以及 第二電極焊墊,係與上述第一電極焊塾成電性連接, 且接近於上述半導體晶片裝載區域而設,用以供絲焊之用 者。 9 ·如申請專利範圍第7或8項之配線基板,其中上述配線 圖型及中繼用配線,係由一層之電性導電材料所形成。 1 0 . —種半導體裝置,其特徵為具備:配線基板,其包含 配線圖型,其係於半導體晶片裝載面側表面,按每一條配 線設有用以覆蓋外部端子裝載用貫通孔之焊盤者,且用以 將各配線與半導體晶片之間以絲焊法加以電性連接之電極 端子,係按每一條配線形成複數個且其中至少一個係形成 於上述焊盤之間者。 1 1 . 一種半導體裝置,其特徵為具備:配線基板,其包含 配線圖型,其係於半導體晶片裝載面側,按每一條配線設
    O:\62\62506.ptc 第34頁 487996 案號 89101644 曰 修正 六、申請專利範圍 有用以覆蓋外部端子裝載用貫通孔之焊接區者’而用以將 各配線與半導體晶片之間以絲焊加以電性連接之電極端 子,係形成於上述焊接區間,且將上述電極端子與半導體 晶片之間以絲焊予以電性連接之中繼用配線,係設於上述 配線圖型與上述半導體晶片裝載區域之間者。
    O:\62\62506.ptc 第35頁
TW089101644A 1999-02-10 2000-01-31 Wiring substrate and semiconductor device TW487996B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP03296799A JP3437477B2 (ja) 1999-02-10 1999-02-10 配線基板および半導体装置

Publications (1)

Publication Number Publication Date
TW487996B true TW487996B (en) 2002-05-21

Family

ID=12373689

Family Applications (1)

Application Number Title Priority Date Filing Date
TW089101644A TW487996B (en) 1999-02-10 2000-01-31 Wiring substrate and semiconductor device

Country Status (4)

Country Link
US (1) US6403895B1 (zh)
JP (1) JP3437477B2 (zh)
KR (1) KR100411862B1 (zh)
TW (1) TW487996B (zh)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4493795B2 (ja) * 2000-03-23 2010-06-30 富士通マイクロエレクトロニクス株式会社 半導体装置
JP3631120B2 (ja) * 2000-09-28 2005-03-23 沖電気工業株式会社 半導体装置
JP2003338519A (ja) * 2002-05-21 2003-11-28 Renesas Technology Corp 半導体装置及びその製造方法
JP4615189B2 (ja) * 2003-01-29 2011-01-19 シャープ株式会社 半導体装置およびインターポーザチップ
JP2005101082A (ja) * 2003-09-22 2005-04-14 Sharp Corp ランドパターン構造
JP4006447B2 (ja) * 2004-04-16 2007-11-14 キヤノン株式会社 半導体装置およびプリント回路板
JP2008108890A (ja) * 2006-10-25 2008-05-08 Three M Innovative Properties Co 回路基板の接続方法及び接続構造体
US20110084374A1 (en) * 2009-10-08 2011-04-14 Jen-Chung Chen Semiconductor package with sectioned bonding wire scheme
US9881962B2 (en) * 2013-12-10 2018-01-30 Sony Corporation Semiconductor apparatus, solid state imaging device, imaging apparatus and electronic equipment, and manufacturing method thereof
CN105529339B (zh) * 2016-02-17 2018-12-28 京东方科技集团股份有限公司 阵列基板、覆晶薄膜及显示装置
CN109564918B (zh) * 2016-08-10 2023-09-29 三菱电机株式会社 半导体装置
JP2022006441A (ja) * 2020-06-24 2022-01-13 キヤノン株式会社 電子部品、画像形成装置及び実装方法
WO2023133874A1 (zh) * 2022-01-17 2023-07-20 京东方科技集团股份有限公司 显示模组及其制作方法、显示装置
CN115084345A (zh) * 2022-06-13 2022-09-20 合肥京东方瑞晟科技有限公司 一种布线基板、背板和电子装置

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6488460A (en) 1987-09-29 1989-04-03 Toshiba Corp Electrophotographic sensitive body
JPH0424929A (ja) 1990-05-15 1992-01-28 Shinko Electric Ind Co Ltd セラミックパッケージ
JP2872825B2 (ja) * 1991-05-13 1999-03-24 三菱電機株式会社 半導体装置用パッケージ
JP3432982B2 (ja) * 1995-12-13 2003-08-04 沖電気工業株式会社 表面実装型半導体装置の製造方法
JP3173410B2 (ja) * 1997-03-14 2001-06-04 松下電器産業株式会社 パッケージ基板およびその製造方法

Also Published As

Publication number Publication date
JP3437477B2 (ja) 2003-08-18
US6403895B1 (en) 2002-06-11
JP2000232180A (ja) 2000-08-22
KR20000057982A (ko) 2000-09-25
KR100411862B1 (ko) 2003-12-18

Similar Documents

Publication Publication Date Title
KR100441532B1 (ko) 반도체장치
KR100192760B1 (ko) 메탈 캐리어 프레임을 이용한 bag반도체 패키지의 제조방법 및 그반도체 패키지
US5530282A (en) Semiconductor device having a multilayer interconnection structure
TW487996B (en) Wiring substrate and semiconductor device
JPH11297889A (ja) 半導体パッケージおよび実装基板、ならびにこれらを用いた実装方法
JPH02285646A (ja) 半導体装置
TW200845350A (en) Dual or multiple row package
JPH11233684A (ja) 半導体装置用基板、半導体装置及びその製造方法並びに電子機器
TWI301652B (en) Semiconductor device and its manufacturing method
JP2606603B2 (ja) 半導体装置及びその製造方法及びその実装検査方法
US6573595B1 (en) Ball grid array semiconductor package with resin coated metal core
TW200901410A (en) A carrier for bonding a semiconductor chip onto and a method of contacting a semiconductor chip to a carrier
US20050098869A1 (en) Semiconductor device and method of manufacturing the same, circuit board, and electronic instrument
US5946195A (en) Semiconductor device, method of making the same and mounting the same, circuit board and flexible substrate
JPH09326450A (ja) 半導体装置およびその製造方法
EP0436126A2 (en) Resin-encapsulated semiconductor device
US20030080418A1 (en) Semiconductor device having power supply pads arranged between signal pads and substrate edge
JP2011222901A (ja) 半導体装置
JPH09330994A (ja) 半導体装置
KR100260996B1 (ko) 리드프레임을 이용한 어레이형 반도체패키지 및 그 제조 방법
JP2007141947A (ja) 半導体装置およびその製造方法
JPS58134450A (ja) 半導体装置およびその製造方法
US20070209830A1 (en) Semiconductor chip package having a slot type metal film carrying a wire-bonding chip
US20200402901A1 (en) Semiconductor device and mounting structure thereof
JPH0834282B2 (ja) 半導体装置用リードフレーム

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees