TW318240B - - Google Patents
Download PDFInfo
- Publication number
- TW318240B TW318240B TW086100637A TW86100637A TW318240B TW 318240 B TW318240 B TW 318240B TW 086100637 A TW086100637 A TW 086100637A TW 86100637 A TW86100637 A TW 86100637A TW 318240 B TW318240 B TW 318240B
- Authority
- TW
- Taiwan
- Prior art keywords
- data
- error correction
- decoded
- decoding
- code
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/18—Error detection or correction; Testing, e.g. of drop-outs
- G11B20/1866—Error detection or correction; Testing, e.g. of drop-outs by interleaving
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Signal Processing For Digital Recording And Reproducing (AREA)
- Error Detection And Correction (AREA)
Description
經濟部中央標準局員工消費合作社印製 °^824〇 A7 B7 五、發明説明(i ) 相關技藝說明 本發明係關於改錯碼(ECC)系統,用以修正及分析 發生於自光碟再生的數位資料中的錯誤。特別是,本發明 係關於用以分析改錯‘碼操作之裝置及方法。 包含影像及聲音之視頻資訊通常會被以可變速率數位 化、壓縮及記錄,作爲記錄介質上的數位資料。根據MPEG (動畫專家組)標準*視頻資訊會編碼成三種畫面(或框 ):內編碼畫面(I-畫面)、預測編碼畫面(P-畫面)、 及雙向預測編碼畫面(B-畫面)。I-畫面係藉由以框內方 式將視頻資料編碼而產生的。P-畫面係藉由以順向預測方 式將與諸如正在前方的框之另一框視頻資料有關的一框視 頻資料編碼而產生的。B-畫面係藉由以雙向預測方式將與 其它多重視頻資料框有關的視頻資料框編碼而產生的。I-畫面、P-畫面及B畫面組可以被組合成一組畫面(GOP)。 也可以根據MPEG標準將聲頻資料數位化、壓縮及記錄 。此外,也可以由諸如ATRAC (商標名)之附加轉換聲音 編碼將聲頻資料編碼。 圖1係說明資料再生裝置1 0 0,其會再生以可變速 率記錄於光碟1 0 4中的資料。裝置1 0 0包含循軌伺服 102、拾訊器106、環緩衝記憶體108、多工資料 分離器1 1 0、視頻碼緩衝器1 1 2、視頻解碼器1 1 4 、解碼系統1 1 6、軌道跳躍偵測器1 2 6、聲頻碼緩衝 器132、聲頻解碼器134、環緩衝器控制器136、 及系統控制器1 3 8。多工資料分離器1 1 0包含表頭分 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) ----------M.-I (請先閲讀背面之注意事項再填寫本頁) 訂 線 4 A7 B7 ^18240 五、發明説明(2 ) 離器120、切換開關122、及分離器控制器130。 解碼系統1 1 6包含解調變器1 1 8、扇區偵測器1 24 、及改錯碼(ECC)電路1 2 8。 在再生操作中,‘拾訊器會以雷射光照射光碟1 〇 4、 偵測碟片表面反射的光、及產生對應的再生訊號S1。再 生訊號S1會供應給解調變電路1 1 8以便解調變。經過 解調變的資料會供應給扇區偵測器12 4及ECC電路1 2 8。扇區偵測器1 2 4會偵測對應被再生資料儲存於碟片 上的位址之碟片1 0 4的扇區號碼。測得的扇區號碼會供 應給環緩衝器控制器1 3 6。ECC電路1 2 8會偵測並修 正已調變的資料中之錯誤。解碼系統116及環緩衝器控 制器1 3 β的操作會由系統控制器1 3 8所控制。 解調變器1 1 8會經由RF處理將再生訊號S1轉換成 二位元並偵測EFM+ ( 8,1 6轉換)sync樣式。根據固定 線性速度(CLV)系統,將視再生訊號S 1中所測得的sync 樣式而施決伺服粗調。之後,在扇區偵測器1 2 4偵測 sync表頭時,施加鎖相迴路伺服。假使成功地測得sync表 頭數次,則EFM +解調變資料S2會被解插入。將於下述段 落中,參考圖2,說明解碼系統1 1 6操作之進一步細節 〇 假使扇區偵測器1 2 4無法偵·測扇區號碼時,則扇區 號碼不正常訊號會被供應給軌道跳躍偵測器1 2 6。假使 解調變資料無法由ECC1 2 8修正時,則錯誤產生訊號會 供應給軌道跳躍偵測器1 2 6 "ECC1 2 8會將已改錯之 本紙浪尺度適用中國國家標準(CNS ) A4規格(210X297公釐) " ~~~ ----------4------ΐτ------線' — (請先閱讀背面之注意事項再填寫本頁) 經濟部中央標準局員工消費合作社印製 A7 A7 麵濟部中央祿準局員工消費合作社印製 木紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐 ^___—_B7_ 五、發明説明(3 ) 資料S1 0供應給環緩衝記憶體1 〇 8以便暫存》環緩衝 器控制器1 3 6會於環緩記憶體1 〇 8中指定寫入位址、 寫入指標WP’以對應扇區偵測器1 2 4所提供的測得的扇 區號碼之位址。 ‘ 爲回應來自多X資料分離器1 i 〇之碼請求訊號 R1 0 ’環緩衝器控制器1 3 6會指定讀取位址、讀取指 標RP予儲存於環緩衝記憶體1 〇 8中的對應資料。讀取指 標RP會被供應給環緩衝記憶體1 〇 8,該記憶體會供應對 應資料S1 2予多工資料分離器1 1 〇。 表頭分離器會將包裹表頭及包封表頭與環緩衝記億體 1 0 8所供應的資料分離。表頭資料會供應給分離器控制 器1 3 0 ’而其餘資料 '分時多工資料會供應給切換開關 1 2 2的輸入端G。根據包含於包封表頭資料中的串辨識 器資訊’分離器控制器1 3 0會控制切換開關1 2 2的操 作以便將分時多工資料解多工。特別的是,切換開關1 2 2會被控制以系統化地連接输入端g與輸出端hi及H2, 藉以使編碼的視頻資料通至視頻碼緩衝器112及使編碼 的聲頻資料通至聲頻碼緩衝器1 3 2。關於從視頻碼緩衝 器1 1 2及聲頻碼緩衝器1 3 2所接收的資料請求訊號, 多工資料分離器11〇會產生碼請求訊號Rl〇e 根據資料解碼操作,視頻解碼器1 1 4會產生被供應 至視頻碼緩衝器1 1 2之資料請求訊號R1。視頻碼緩衝 器1 1 2將取決於其儲存狀態,而將資料請求訊號ri傳 給多工資料分離器i 1 〇以請求額外資料。緩衝器1 1 2 ^------’訂------^ (請先閲讀背面之注意事項再填寫本頁) A7 B7 ^^8240 五、發明説明(4 ) 會暫時儲存接收自分離器1 1 0之編碼視頻資料。視頻解 碼器1 1 4會將編碼的視頻資料解碼並於輸出端OUT 1供 應已解碼的視頻資料》 根據另一資料解碼操作,聲頻解碼器1 3 4會產生被 供應至聲頻碼緩衝器1 3 2之資料請求訊號R2。聲頻碼 緩衝器1 3 2會視其儲存狀態而將資料請求訊號R2傳給 多工資料分離器1 1 0以請求額外資料。緩衝器1 3 2會 暫時儲存接收自分離器1 1 0的編碼聲頻資料。聲頻解碼 器1 3 4會將編碼音頻資料解碼並於輸出端out 2供應已 解碼的聲頻資料。 循軌伺服1 0 2及軌道跳躍偵測器1 2 6係習知裝置 〇 如圖2所示,ECC電路128包含RAM 202、206 、2 1 0 及 2 1 4 ;及 ECC解碼器 2 0 4、2 0 8、及 2 1 2。ECC電路1 2 8會根據C1/C2摺積李得所羅門 (Reed Solomon)方法(CIRCplus)處理EFM +解調變資料 S2。資料S2係從扇區偵測器1 2 4所接收、被儲存於 RAM 2 4、及在三系列處理中由ECC解碼器2 5、2 7及 2 9解碼。首先,執行cl解碼,然後,執行C2解碼,最 後,第二次執行C1解碼(C12)。 ECC電路1 2 8之ECC解碼處理之操作,說明於圖3中 °EFM +解調變資料S2會依00、01、. . .A8、A9 之次序被寫入RAM 2 0 2 (EFM +寫入)且二個框的EFM +解 調變資料會被儲存。資料S2會依00 > 、02 / 、·. 私紙張尺度適用中國國家標準(CNS ) A4規格(210X297公慶) ----------^------1T------^ (請先閱讀背面之注意事項再填寫本頁) 經濟部中央標準局員工消費合作杜印製 -7 - 經濟部中央標準局員工消費合作杜印製 A7 ______B7 __ 五、發明説明(5 ) A8 <、01、03 . . . 、A9次序被供應至ECC解碼器 2 0 4。ECC解碼器2 0 4會執行被插入的cl系列資料之 ECC解碼以產生C1的已解碼資料。如圖4所示C1已解碼 資料會被供應至RAM d〇6 (C1寫入)以便儲存。 從ECC解碼器2 0 4讀取錯誤位置及修正樣式、同時 從RAM2 0 2 (C1讀取)讀取對應的錯誤資料、及執行修 正樣式與錯誤資料之互斥邏輯加法,以便將錯誤修正。 ECC解碼器2 0 4會針對C2碼系列長度執行C1系列 解碼、允許C2系列解碼。ECC解碼器2 0 8會對依〇 0 -、〇1 一、〇2 一、03 一、·· .A9'次序自 RAM 20 6供應的Cl解碼資料(C2讀取)執行C2系列解碼,以 產生C2解碼資料》ECC解碼器2 0 8會對C1系列長度執 行C2系列解碼、允許C1系列解碼。如圖5所示,C2解 碼資料會被供應至RAM 2 1 1 (C2寫入)以便儲存。 與資料同步,傳送用於每一框之不可修正旗標至連續 層級的ECC解碼器’可以取得擦拭修正。爲了 c2系列之擦 拭修正,將使用C1不可修正旗檫。在此情形下,錯誤修 正操作與C 1相同。 ECC解碼器212會對依〇〇 -、〇1、02、03 、.· ·Α9次序自RAM2 10供應的C2解碼資料(C2讀 取)執行C1 2系列解碼,以產生cl 2解碼資料。爲了 C1 2系列之擦拭修正,將使用C2不可修正旗標。 當完成C1 2錯誤修正時,cl 2系列的ECC解碼結果 會依00、01、02、03、·· .Α9次序被寫入 本紙張尺度適用中關家標準(CNS ) Α4規格(210X297公釐)"' -8 - ----------裝------、玎------^ (請先閱讀背面之注意事項再填寫本頁} A7 B7 3文824〇 五、發明説明(6 ) RAM2 1 4。因此,RAM2 1 4會儲存C1的ECC解碼結果, 且C2及cl 2系列會被儲存並依〇〇、〇1 、〇2、03 、· · .A9次序被讀出(讀出)。解碼結果會被解碼處 理並輸出至環緩衝記‘憶體1 0 8。然後,必需的扇區資料 會被寫入。 由於ECC電路1 2 8中所處理的錯誤數目會取決於碟 片被切割的準確度,所以ECC電路1 2 8中的錯誤處理數 目之量測會作爲碟片品質評估。可藉由使用碟片上的位置 標不之扇區位址*決定錯誤的位置。 假使資料係於C1及C2系列中被摺積地編碼,則在 C 1 、C 2、C 1之ECC解碼的每一系列中重覆地執行ECC解 碼錯誤修正。舉例而言,在C1系列的ECC解碼之後,執行 C 2系列的ECC解碼。同樣地,在執行C2及C1系列解碼之 後,執行第二C1系列解碼。因此,假使在執行ECC解碼後 立即輸出結果,則相對於相同的C 1系列之ECC結果的偵測 時序會發生時間落後。 因此,ECC結果會由系統控制器1 3 8追蹤至碟片上 的位置,扇區偵測器1 2 4所測得的扇區位址會被記錄, 且ECC結果會被考慮。在分析ECC結果與記錄資料之前,必 須計算扇區位址與ECC結果之間的時間落後。此計算由於 其複雜性而形成問題。 此外,要被供應至ECC電路1 2 8之每單位時間的資 料量係正比於碟片旋轉速度。因此,用於ECC處理之控制 時序會受碟片速度影響。另外一問題爲,當髙速存取碟片 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) — 袭-- (請先閲讀背面之注意事項再填寫本頁) 訂 線 經濟部中央標準局員工消費合作社印裝 9 A7 B7 」28240 五、發明説明(7 ) 時,假使在執行ECC處理之後立即輸出錯誤結果,則難以 使Cl 1、C2、及C1 2系列的個別錯誤結果與碟片上的 特別扇區位址產生相互關係。 發明目的及概述 綜上所述,本發明之目的係是供錯誤修正資料解碼方 法及裝置,用於高速存取碟片時偵測碟片上的錯誤位置。 本發明的另一目的係提供方法及裝置,用於偵測高速 旋轉的碟片上之錯誤位置,而不使用有問題的複雜計算· 本發明的又另一目的係提供方法及裝置,用於偵測碟 片上的錯誤、使錯誤與其在碟片上的實體位址及錯誤修正 處理的結果產生相互關係。 本發明的又另一目的係提供方法及裝置,用以偵測記 錄介質上的錯誤以決定碟片記錄介質之條件。 根據本發明之觀點,提供一種資料解碼裝置,以錯誤 修正方式將自記錄介質再生的錯誤修正編碼資料解碼。裝 置包含錯誤修正解碼電路,以錯誤修正方式將錯誤修正編 碼資料解碼以便以框單位產生解碼資料,並用於以框單位 產生解碼資訊。記憶體裝置會儲存錯誤修正編碼資料、解 碼資料、及解碼資訊。記憶體控制電路,會耦合至錯誤修 正解碼電路及記億體裝置,控制記憶體裝置以便以框單位 儲存解碼資料及對應的解碼資訊,並於框與代表錯誤修正 編碼資料位於記錄介質上的實體區域之位址資料同步時, 從記億體裝置取出解碼資料及解碼資訊。 氏張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) — -10 - ---------M------1T------^ (請先閱讀背面之注意事項再填寫本頁) 經濟部中央標準局員工消費合作社印策 Μ Β7 ^18240 五、發明説明(8 ) (請先閲讀背面之注意事項再填寫本頁) 根據本發明之另一觀點,提供一種資料解碼方法,用 於以錯誤修正方式將從記錄介質再生的錯誤修正編碼資料 解碼。本方法包含下述步驟:以錯誤修正方式將錯誤修正 編碼資料解碼以便以單位產生解碼資料:以框單位產生 解碼資訊;儲存錯誤修正編碼資料、解碼資料、及解碼資 訊;以框單位將對應的解碼資料及解碼資訊儲存於記憶體 中;及當框與代表錯誤修正編碼資料位於記錄介質上的實 體區域之位址資料同步時,從記憶體中取出解碼資料及解 碼資訊。 根據本發明之其它目的、特點及優點將從配合附圖之 說明實施例之下述詳細說明中,更加清楚,在附圖中相同 的元件係以相同的參考數字代表。 圖式簡述 圖1係相關技藝中的資料再生及錯誤修正裝置的方塊 QEn 圖, 圖2係圖1的Ecdpf#之方塊圖; 經濟部中央標準局員工消費合作社印製 1® 圖3、4、5、及^^設計圖,作爲解釋習知技藝中 的ECC電路之資料解碼參考; 圖7係根據本發明的實施例之資料再生及錯誤修正裝 置的方塊圖; 圖8係圖7的ECC電路之方塊圖; 圖9係方塊圖,作爲解釋圓7的解調變器、扇區偵測 器及ECC電路操作之參考; 私紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -11 - S18240 A7 B7 克、發明説明(9 ) 圖1 0係資料圖,顯示儲存於圖8 圖1 1係資料圖,詳述圖8的ECCl| 資訊: 赜3
AM中的資料; 所產生的解碼 m 經濟部中央梯準扃負义消#合作社印繁 圖1 2A及1 2B·係時序圖,作爲解釋圖8的ECC電路 操作之參考; 圖1 3係資料圖,顯示圖8的ECC電路輸出之資料格 式; 圖1 4係資料格式圖,顯示扇區資料的結構; 〜圖1 5係資料格式圖,顯示ecC區塊的結構; 圖1 6係設計圖’顯示p〇同位插入(外部碼); 圖1 7係資料格式圖,顯示資料區塊的結構; 圖1 8係根據本發明的另一實施例之解調變電路系統 的方塊圖; 圖1 9係顯示實體扇區結構之設計圖; 圖2 0係顯示資料扇區的結構之設計圖; 圖2 1係設計圖,作爲解釋記億體中的資料儲存之參 考; 圖2 2 A至2 2 F係時序圖,作爲說明資料儲存操作之 參考; 圖2 3係流程圖,顯示鎖偵測處理; 圖2 4係流程圖,顯示SCSY訊號產生處理; 圖2 5係流程圖,顯示主FMSY訊號產生處理; 圖2 6 A至2 6 Η係時序圓,作爲說明區塊上端偵測操 作之參考: 本紙張尺度適用中國國家標準(CNS ) Α4規格(210X297公釐 ----------1--------、玎------i (請先閱讀背面之注意事項再填寫本頁) -12 - 318240 A7 B7 五、發明説明(10 ) 圖2 7A至2 7 Η係時序圖,作爲說明後區塊上端偵測 處理之參考; 圖2 8Α至2 8 F係時序圖,作爲說明次傳送處理; 圖2 9係設計圖‘,顯示扇區資訊之結構; 圖3 0係流程圖’顯示iED連續偵測及決定處理; -圖3 1係流程圖,顯示(位址)連續決定處理; 圖3 2係流程圖,顯示SALK產生處理; 圖3 3A至3 3D係時序圖,作爲說明根據本發明的觀 點之錯誤修正操作之參考;
圖3 4A至3 41係時序圖,作爲說明根據本發明的觀 點之錯誤修正操\瞧象參考; 圖3 5人至3_ ' 3 6 A至3 6 E及3 7 A至3 7 E係時 發明的觀點之ECC處理控制操作之 (請先閱讀背面之注意事項再填寫本頁) 序圖,作爲說明 參考; 圖3 8係流程圖,顯示ecc處理過程; 圖3 9係根據本發明的另一實施例之錯誤修正電路系 統的方塊圖; 經濟部中央標準局員工消費合作社印製 圖4 0係資料圖詳述圖3 9的ECC電路所產生的解碼 資訊; 圖4 1 A至4 1 G係時序圖,作爲說明匯流排仲裁之參 考; 圖4 2.係表格’作爲解釋根據本發明的觀點在一 ECC 區塊修正期間記憶體存取之參考; 圖4 3 A至4 3 F係時序圖,作爲說明錯誤修正結果之 私紙張尺度適用中國國家標準(CNS ) A4規格(21〇χ297公董 -13 - 經濟部中央榇準局員工消費合作社印製 A7 ________ B7_ __ 五、發明説明(u) 參考;及 圖4 4係流程圖’顯示資料输出處理。 @佳實施例詳述 圖7係說明根據本發明實施例之資料再生及資料解碼 裝置700。裝置700與裝置1〇〇具有相同功能的元 件會使用圖1中所用的相同參考數字。資料再生及資料解 碼裝置7 0 0會從光碟1 〇 4再生及解碼以可變速率記錄 的畫面資料及聲頻資料。 如同所示,裝置7 0 0包含循軌伺服i 〇 2、拾訊器 1 〇 6、環緩衝記憶體7 0 2、多工資料分離器7 0 4、 視頻碼緩衝器7 1 0、視頻解碼器7 1 2、解碼電路7 1 4、軌道跳躍偵測器724、環緩衝器控制器730、及 系統控制器7 3 2。解碼電路7 1 4包含解調變器7 1 6 、扇區偵測器7 1 8、及改錯碼(ECC)電路7 2 6。多 工資料分離器7 0 4包含表頭分離器7 0 6、切換開關 7 08、及分離器控制器728。解碼電路71 4及環緩 器控制器7 3 0係由系統控制器7 3 2、控制裝置所控制 〇 服1 0 2及拾訊器1 0 6會習知裝置。由循軌 伺服1 控制的拾訊器1 〇 6會以雷射光照射光碟 1 0 4並碟片表面所反射的光之圖樣。爲回應反射光 圖樣,拾訊器1 0 6會產生代表記錄於光碟1 0 4上的資 料之再生訊號S1。再生訊號S1會被供應至解調變器7 1 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) ----------M-------訂------^ (請先閲讀背面之注意事項再填寫本頁) -14 - S^S24〇 A7 B7 五、發明説明(12 解調變器716係用以使直接從記錄介質再生的調變 訊號解調變之裝置。解調變器7 1 6的較佳結構說明於圖 8中並於下述段落中諕明。再生訊號S1會由解調變器 7 1 6解調變且解調變訊號S2會供應至扇區偵測器 7 1 8 »扇區偵測器7 1 8係偵測器裝置,用以決定從光 碟再生的解調變資料之扇區位址》扇區偵測器7 1 8會偵 測記錄於解調變訊號S2所代表的每一扇區資料中的位址 並將位址,較佳的是扇區號碼,供應給環緩衝器控制器 7 3 0。扇區偵測器7 1 8也會將解調變訊號S2的其餘 資料內容供應給ECC電路7 士 8 ◊此資料傳送會於扇區同 :^ 步期間發生。 假使扇區偵測器718未偵測位址或假使測得的位址 並非連續時,則扇區偵測器7 1 8會產生扇區號碼不正常 訊號,該不正常訊號會經由環緩衝器控制器7 3 0而供應 至軌道跳躍偵測器7 2 4。 經濟部中央標準局員工消費合作社印裝 (請先聞讀背面之注意事項再填寫本頁) 環緩衝器控制器7 3 0係控制電路,用以控制環緩衝 記憶體7。2的讀取及寫入操作並用以監視代表多工資料分 離器7 0 4之資料請求的資料請求訊號R1 0。環緩衝器 控制器7 3 0會於環緩衝記憶體7 0 2中指定對應扇區偵 測器718所提供的被測得之扇區號碼的位址之寫入位址 、寫入指標WP。環緩衝記憶體7 0 2係具有先進先出( FIFO)功能之環緩衝記憶裝置。 ECC電路7 2 6係改錯碼電路,用以處理解調變資料 木紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 15 經濟部中央標準局貝工消費合作社印製 A7 —____B7_ 五、發明説明(13) 及執行錯誤修正。ECC電路7 2 6的詳述結構係說明於圖 8及9中,將於下述段落中說明》ECC電路7 2 6會偵測 解調變資料S2中的錯誤、使用與資料一起記錄的備份位 元修正資料錯誤、及‘將錯誤修正過的資料S1 0輸出至環 緩衝記憶體70 2。ECC電路7 2 6也會偵測解調變資料 S2中的扇區表頭資料並將此表頭資料經由扇區偵測器 7 2 6供應至系統控制器7 3 2。假使資料錯誤並無法由 ECC 7 2 6修正時,則ECC7 2 6會產生錯誤產生訊號 E1 0並將其供應至系統控制器7 3 2。 軌道跳躍偵測器7 2 4會監視環緩衝器控制器7 3 0 的輸出以偵測何時需要軌道跳躍。當需要軌道跳躍時,軌 道跳躍偵測器7 2 4會產生軌道跳躍訊號JP1,該訊號 JP1會被供應至循軌伺服1 0 2 »爲回應跳躍訊號JP1 , 循軌伺服1 0 2會控制拾訊器1 〇 6以光碟1 0 4上的一 軌跳躍其再生操作。 當系統控制器7 3 2測得來自扇區偵測器7 1 8的扇 區號碼不正常訊號或來自ECC7 2 6的錯誤產生訊號時, 其會控制軌道跳躍偵測器7 2 4以提供軌道跳躍訊號JP 1 予循軌伺服1 0 2,而在拾訊器1 〇 6的再生操作中產生 對應調整。儲存於環緩衝記憶體7 0 2中的錯誤已修正之 資料S1 0會根據環緩衝器控制器7 3 0所供應的控制訊 號而被供應給多工資料分離器7 0 4作爲資料S1 2。爲 回應來自多工資料分離器7 0 4之碼請求訊號R1 0,環 緩衝器控制器7 3 0會指定讀取位址、讀取指標rp予儲存 民張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) ----------^------.玎------^ (請先閱讀背面之注意事項再填寫本頁) -16 _ A7 B7 經濟部中央標率局員工消費合作社印製 五、發明説明(14 在環緩衝記憶體7 Ο 2中的對應資料。讀取指標RP會被供 應給環緩衝記憶體7 0 2,該環緩衝記億體7 0 2會將對 應資料S1 2供應給多工資料分離器7 0 4。 多工資料分離器‘7 〇 4係解多工裝置,用以將根據諸 如MPEG標準多工化的分時多工化數位資料解多工。多工資 料分離器7 0 4的操作係由分離器控制器(控制裝置)所 控制。表頭分離器7 0 6係表頭資料偵測及選取裝置。表 頭分離器7 0 6會將包裹表頭資料與包封表頭資料從資料 S1 2分離並將此表頭資料供應給分離器控制器7 2 8。 資料S1 2中的其餘者,分時多工資料,會被供應給切換 開關708的輸入端G。 切換開關7 0 8係具有輸入端G及輸出端Hi和H2之 切換裝置》切換開關7 0 8的切換狀態會由分離器控制器 7 2 8所控制。輸出端H1及H2會分別連接至視頻碼緩衝 器7 1 0的輸入端及聲頻碼緩衝器7 2 0的輸入端。爲回 應來自分離器控制器7 2 8的控制訊號,切換開關7 0 8 會使視頻資料通至視頻碼緩衝器710及聲頻緩衝器 7 2 0。 視頻碼緩衝器7 1 0及聲頻碼緩衝7 2 0係緩衝器儲 存記億體裝置。儲存在視頻碼緩衝器7 1 0中的 會被供應至視頻解碼器712以回應視頻解碼器712所 供應的視頻資料請求訊號R1。儲存於聲頻碼緩器7 2 0 中的聲頻資料會被供應至聲頻解碼器7 2 2以回應聲頻解 碼器7 2 2所供應的聲頻資料請求訊號R2。視頻碼緩衝 泰紙張尺度適用中國國家標準(CNS ) Μ規格(210X297公釐) ----------越 一I (請先閲讀背面之注意事項再填寫本頁) '訂 線— -17 - 經濟部中央標準局負工消費合作社印製 A7 _____B7__ 五、發明説明(15 ) 器7 1 0會取決於其操作狀態,而將視頻資料請求訊號 R1傳送給多工資料分離器7 0 4以請求額外資料。聲頻 碼緩衝器7 2 0也會視其操作狀態而將聲頻資料請求訊號 R2傳送給多工資料谷離器7 0 4以請求額外資料。 視頻解碼器7 1 2係視頻訊號解碼器,用以將解多工 化但爲編碼的視頻資料解碼。解碼器7 1 2會將解碼視頻 資料SV供應至輸出端ουτί。聲頻解碼器7 2 2係聲頻訊 號解碼器,用以將解多工化但爲編碼的聲頻資料解碼。解 碼器7 2 2會將解碼聲頻資料SA供應至輸出端ουτ 2。 由於解碼所需的每單位時間的資料量會因影像資料的 不同區段之壓縮量中的變化而變動,所以,視頻解碼器 7 1 2及聲頻解碼器7 2 2經由多工分離器7 0 4向環緩 衝器7 0 2請求資料之速率會改變。舉例而言,簡單影像 的處理將從環緩衝記憶體7 0 2要求較少的資料。 結果,當拾訊器1 〇 6繼續從碟片1 0 4再生資料時 ,環緩衝記憶體7 0 2可能會滿溢。爲避免滿溢條件,軌 道跳躍偵測器7 2 4會從寫入指標WP及讀取指標RP的區域 計算儲存於環緩衝記憶體7 0 2中的目前資料量。假使資 料量超過預定參考值,則環緩衝記憶體7 0 2會輸出軌道 跳躍命令予循軌伺服1 〇 2。以此方式,藉由使碟片於等 待操作期間轉動而確保從環緩衝記憶體7 0 2至多工資料 分離器7 0 4之適當資料流置所需的資料量。 當軌道跳躍偵測器7 2 4偵測扇區偵測器7 1 8所供 應的扇區號碼不正常訊號或ECC 7 2 6所供應的錯誤產生 氏張尺度適用中國國家標隼(CNS ) Α4規格(210X297公瘦) ---------^------1Τ------^ (請先閱讀背面之注意事項再填寫本頁) -18 - 經濟部中央標準局員工消費合作社印製 A7 _ B7 五、發明説明(16 ) 訊號時,則其會從寫入指標WP及讀取指標RP區中決定餘留 在環緩衝記憶體7 0 2中的資料量。假使環緩衝記憶體 7 0 2中的資料量大,以致於即使從記憶體7 0 2以最大 傳送速率讀取資料也可避免滿溢,則軌道跳躍偵測器 7 2 4會供應軌道跳躍命令(跳回)予循軌伺服1 0 2。 因此,循軌伺服1 0 2會使拾訊器1 0 6跳躍其再生位置 。碟片上對應錯誤的資料會再度由拾訊器1 0 6所再生。 環緩衝器控制器7 3 0會使新資料減緩寫入或完全停止寫 入環緩衝記憶體7 0 2,直至扇區偵測器7 1 8所測得的 扇區號碼等於軌道跳躍的扇區號碼。但是,假使儲存於環 緩衝記憶體7 0 2中的資料量超過預定參考值時,將不會 重新開始將資料寫入記憶體7 0 2且軌道跳躍操作會再度 執行。儲存於環緩衝記憶體7 0 2中的資料會於需要時被 傳送至多工資料分離器7 0 4。 圖8係說明改錯碼(ECC)電路7 2 6之較佳結構, 其會提供根據C1/C2摺積李得所羅門碼(CIRC PLUS )之ECC解碼。如同所示,ECC 7 2 6包含ECC解碼器 8 0 2、錯誤暫存器8 0 4、及RAM 8 0 6。ECC解碼器 5 2係解碼電路,用以改錯EFM +解調變資料並ECC解碼此 資料。錯誤暫存器8 0 4係記憶體裝置,用以儲存錯誤不 能修正旗標、錯誤修正樣式、及錯誤位置。RAM 8 0 6係 環緩衝記億體裝置。 示 1 所 7 同器 如測 。 偵 構區 結扇 佳 、 較 6 的 1 4 7 1 器 7 變 路調 電解 碼含 解包 明 4 說 1 係 7 9 路 圖電 碼 解 ----------症------、玎------千' (請先閲讀背面之注意事項再填寫本頁) 適 度 尺 張 紙 本
Ns C 準 標 家 規 釐 公 A7 B7 318240 五、發明説明(17 ) (請先閲讀背面之注意事項再填寫本頁) 、RAM介面(RMIF) 9 0 8、固定線速(CLV)控制器 9 1 2、及資料匯流排9 1 8。隨機記憶體介面(RMIF) 9 ◦ 8係記憶體介面裝置且固定線速(CLV )控制器 9 1 2係伺服控制器襞置。 如同圖9所示,解調變器7 1 6包含RF處理器9 0 2 及£?1« +解調變器,而£(:(:解碼器726包含1^1«806、 £(:(:解碼器8 0 2、及輸出控制電路(〇(:1^)9 16。1^ 處理器9 0 2係處理裝置且EFM +解調變器係用以使根據 EFM +方法所調變的訊號解調變之裝置。RAM8 0 6係框記 億體裝置且ECC解碼器8 0 2係解碼裝置。輸出控制電路 (OCTL )係資料輸出裝置。 ECC解碼器8 0 2根據顯示包含ECC解碼器9 0 4及 £(:(:控制器9 10。£(:(:解碼器9 0 4係解碼裝置。£(:(:控 制器9 1 0係控制器裝置。 經濟部中央標準局員工消費合作社印製 將參考圖8及9所示之結構,於下說明ECC解碼處理 。再生訊號S1會於RF處理器4 0 2中被RF處理及二進位 編碼而EFM+同步樣式會由解調變器7 1 6所偵測。假使 EFM同步樣式被測得,則CLV控制器9 1 2會提供伺服粗控 。之後,假使EFM +的同步樣式被解調變器7 1 6偵測時, 則提供鎖相控制迴路(PLL )伺服控制。在連續數次偵測 SYNC時,EFM +解調變資料S2會被解插入且經由RMIF 9 0 8以框單位被寫入RAM8 0 6。資料S2會被改錯,然 後經由OCTL 9 1 6輸出至環緩衝器記憶體7 0 2。 ECC電路7 2 6會將解碼資料S2的寫入位址經由受系 冬紙張尺度適用中國國家標準(CNS ) A4規格(2丨〇X297公釐) ' -20 - 經濟部中央標準局員工消費合作社印製 A7 B7 五、發明説明(18 ) 統控制器7 3 2所控制的RM I F 9 0 8供應至RAM 8 0 6。 從RAM 8 0 6讀取的資料會經由RMIF9 0 8而被傳送至ECC 控制區9 1 0及ECC解碼器9 0 4。 假使測得錯誤且爲可修正之錯誤,則錯誤位置及錯誤 的修正樣式會從ECC解碼區9 0 4輸出至ECC控制器8 0 2 。錯誤位置及錯誤修正樣式會以框單位輸出至RAM8 0 6 且被儲存於錯誤暫存器8 0 4。 從錯誤暫存器8 0 4取得錯誤位置及修正樣式、從 RAM 8 0 6取得對應錯誤位置之錯誤資料、及執行錯誤資 料與修正樣式SP的互斥邏輯總和(EXOR ),而將錯誤修正 。修正過的資料會被寫至RAM 8 0 6。 假使測得不可修正的錯誤,則用於框的不可修正旗標 會由錯誤暫存器8 0 4所儲存以便在後續層級中用於擦拭 修正操作。 以此方式,錯誤暫存器8 0 4會於需要時儲存用於每 一 Cl、C2、及C1 2系列之錯誤位置及修正樣式,用於 ECC處理》—但取得諸如錯誤位置及修正樣式SP之所需資 料時,儲存於RAM 8 0 6中的資料S2會被改錯。 在錯誤修正及ECC解碼之後,解碼資料S1 0及扇區表 頭資料SH會被分離並分別供應至環緩衝記憶體7 0 2及扇 區偵測器7 1 8。經由扇區偵測器7 1 8,扇區表頭資料 SH會被供應至環緩衝器控制器7 3 0。環緩衝器控制器 7 3 0會使解碼資料S1 0根據扇區表頭資料SH而被儲存 於環緩衝記憶體7 0 2。 九張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) ----------1------1T------于 (請先閱讀背面之注意事項再填寫本頁) -21 - 經濟部中央標準局員工消費合作社印製 A7 B7 五、發明説明(19 ) 資料的記憶體位址(RA)可由RMIF9 0 8藉由使用下 述方程式與根據圖1 0中所示的RAM8 0 6中的資料位址 之C1方向中的資料Dn次序及框輸出號碼Fn—起計算》在 下述中,數碼係爲十X進位。
Dn:資料號碼(00-A9)
Fn:框號碼(00-B9) RA : RAM位址(0 0 0 0 - 7 FFF)
Fna=Fn+ 6 4 + 0 1 IF ( ECC MODE = C 2 ) then Fna = Fna + Dn IF ( Fna > FF) then Fna = Fna+4 6 — 1 0 〇 ( 1 (Dn = 0 0 ) and (00 <Dn< 80) RA=[ (Fna)X8 0 ]+Dn[ 6 : 0 ] ( 2 ) (Dn= 8 0 ) AND ( 8 0 <Dn<A 0 ) RA=[(Fna+1 8 )X2 0 ]+Dn[4 : 0 ] ( 3 ) (Dn = A 0 ) AND ( A0<Dn<AF ) RA=[(Fna+BA-1 0 0 )X1 0 ]+Dn[3 :0] ( 4 ) RMIF9 0 8會將針對包含領先每一系列的資料之框的 第A A 、AB、AC、AD、AE及AF位址的三系列Cl、C2及 C 1 2之ECC解碼結果寫至RAM 8 0 6。當ECC結果被寫至諸 如八八、入8、人(:時,對應三系_列(:1、〇2及(:12的£(:(:解碼 結果之RAM8 0 6中的記憶體位址RA可以藉由使用框號碼 Fn及資料號碼AA、AB及AC而輕易地產生· 本紙張尺度適用中國國家標準(CNS ) A4規格(2丨0X297公釐) ----------<--------1T------# {請先閲讀背面之注意事項再填寫本頁) -22 - 318240 A7 B7 五、發明説明(20 ) ECC結果ER,亦即對應記錄在光碟1 〇 4上的編碼資 料之錯誤資訊,會以圖1 1中所示的8位元資料格式代表 。根據此用於ER之格式,ECC修正的數目會設定在此位元 〇、1 、2及3中,-誤是否存在會被設定在位元4 ; C 1 2系列的ECC結果會被設定在位元.5 ;從C1系列至C2 系列的ECC結果之標示會被設定在位元6 ;及錯誤不可修 正的標示會設定在位元7。使用上述格式將能監視錯誤是 否是存在及ECC錯誤的數目及型式。 圖1 2A及1 2B係顯示ECC結果ER的輸出時序之實施 例。圖1 2 B係圖1 2 A中的一框週期之放大。在執行ECC 解碼之後,三系列Cl、C2及C3的ECC解碼結果ER會以框 單位與扇區位址資料一起被输出。使用者資料DAT (例如 視頻資料及/或聲頻資料)、從RAM8 0 6經由RMIF 9 0 8讀出的扇區位址資料ADD及ECC結果ER會經由OCTL 9 1 6而輸出至匯流排9 1 8。探測訊號(ASTB、DSTB、 ESTB )會被加至每一資料以決定資料內容。 在裝置7 0 0中,爲提供用於解碼處理之適當資料量 ,在RFCK中將再生頻道位元速率會被設定成大於碟片記錄 (切割)之2 6 · 6 Μ位元/S之參考頻道位元速率之值, 將是較佳的。 當由ECC電路7 2 6所執行的ECC解碼完成時,提供
ECC結果ER的輸出時序之錯誤探測訊號ESTB通常會從OCTL 9 1 6輸出至框ECC解碼。舉例而言,如圖1 2 Β所示,對 於因插入長度中的差異而僅有C1系列可以被解碼之框而 :氏張尺度適用中國國家標準(CNS ) Α4規格(210Χ297公釐> I---------^------1Τ------^ (請先閲讀背面之注意事項再填寫本頁) 經濟部中央標準局員工消費合作社印製 -23 - 經濟部中央標準局貝工消費合作社印製 A7 B7 五、發明説明(21 ) 言,C 1系列的ER會被輸出爲ESTB = 1。 提供碟片10 4上的扇區位址ADD之輸出時序的位址 探測訊號ASTB會連續地被輸出。在位址探測訊號ASTB = 1 的期間,藉由讀取資‘料,則對應讀取框的光碟1 0 4上的 位址可被確認。如圖1 2 A所示,由於扇區位址ADD定位於 多重框扇區的開頭框處,所以,ASTB= 1會用於具有扇區 位址ADD的框。因此,正好接續於後的資料探測訊號DSTB 會標示使用者資料DAT (圖12B)。 圖1 3係說明用於從匯流排9 1 8輸出的S1 0資料 之較佳扇區格式。在输出3位元組的錯誤結果ER之後, sync資料、表頭資料、及使用者資料會針對每一框輸出。 當框使使用者資料DAT與ECC結果ER同步時,由RMIF 9 0 8所解碼的使用者資料DAT及用於使用者資料DAT的每 一系列之ECC結果ER會從RAM 8 0 6讀出並被供應爲具有扇 區位址資料ADD之輸出資料S1 0 »藉由此處理,對應光碟 1 0 4的扇區位址ADD之ECC結果可輕易地被偵測到。因此 ,從碟片再生的資料中測得的錯誤及其ECC修正可輕易地 被分析。即使以高速存取碟片,也能以幾乎與資料從碟片 再生的時間相同之時間,分析ECC錯誤。 圖14至17係說明根據本發明另一實施例之資料格 式,其中資料係一簇記錄單位(32 K位元組)。如圖 1 4所示,二K位元組(2,0 6 0位元組)資料會被選作 —扇區並加入4位元組常務(overhead)。常務包含錯誤 偵測碼(EDC ),用以偵測錯誤。 、張尺度適用中國國家標準(€、3)八4規格(210父297公釐) ----------^------1T-------于 (請先閲讀背面之注意事項再填寫本頁) -24 - 經濟部中央標準局員工消費合作社印製 A7 B7 五、發明説明(22 ) 如圖15所示,對應於一扇區之2,0 6 4 (= 2,064 + 4)位元組資料會形成爲12X1 72 ( 2,064)位元組資料。十六個資料扇區會收集且構 造成192 ( = 12X16)X172位元組資料。16位 元組的外部碼(P0)會加至1 9 2X1 7 2位元組資料, 在垂直方向(行)之每—位元組會作爲同位。1 0位元組 內部碼(PI)會加至 208 ( = 192 + 16)X172 位元組資料且用於水平方向(列)之每一位元的P0同位會 作爲同位· 如圖 16 所示之 208 ( = 192X16)X182 ( = 172 + 10)位元組區塊資料,16X182位元 組的外碼(P0 )列,會被分割成1 6列1 X 1 8 2位元組 ,每一外碼列會插入於均包括1 2X1 8 2位元組之從0 至15的16扇區資料中的每一扇區資料之下並被插入空 白。因此,一扇區資料包括13 (12 + 1)X182位 元組。 圖1 6中所示之2 0 8X1 8 2位元組會垂直地分割 成圖1 7所示之二個框》9 1位元組的區塊會被視爲一框 。2位元組的框同步訊號(FS)會進一步被加至每9 1位 元組框資料的開端。結果,如圖17所示,一框中的資料 總數會達到9 3位元組,且整個資料結構會構造成 2 0 8X( 9 3X2 )位元組。這會被定義爲一族(一ECC 區塊)資料。排除常務區之真正的資料區之大小爲2k 位元組(=2,048X16/1,024 K位元組)。 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) ----------^-------ir------千 (請先閱讀背面之注意事項再填寫本頁) -25 - B7 B7 經濟部中央標準局員工消費合作社印製 五、發明説明(23 ) —簇(一 ECC區塊)係由1 6個扇區所構成,且一扇 區包含2 4個框。在另一實施例中,資料會成簇地記錄於 光碟1 0 4上。 圖1 8係說明根‘據裝置7 0 0之解調變裝置1 8 0 0 ,其可以與上述的另一資料格式並容。解調變裝置 1800包括解調變器716、固定線速(CLV)控制器 1806、驅動介面1808、扇區偵測器718、RAM 控制器1812、改錯碼(ECC)電路726 '及主CPU 18 14。 解調變器7 1 6係解調變裝置,其包含RF處理器 1 802及EFM +解調變器1804。RF處理器1 8 0 2係 處理器裝置》EFM +解調變器1 8 0 4係解調變電路用以使 EFM +編碼資料解碼。CLV控制器1 8 0 6係控制器裝置。 驅動介面1 8 0 8係介面裝置。扇區偵測器7 1 8係扇區 偵測器裝置,包含副碼(SBCD)電路1 8 1 0。SBCD 1 8 1 0會偵測EFM +解調變器1 8 0 4所輸出的解調變訊 號中的扇區。對應RMIF9 0 8 (圖9 )之RAM控制器 1 8 1 2係控制器裝置,用以控制從RAM 1 8 1 8讀取資 料及寫入資料至RAMI 8 1 8。對應系統控制器7 3 2 ( 圖9)之主CPU 1814會控制裝置1800的每一區。 ECC7 2 6係改錯碼裝置,包含ECC控制器1 8 1 6、 環緩衝記憶體1 8 1 7、ECC核心1 8 2 0、及輸出控制 (0CTL)電路1 8 2 2。ECC控制器1 8 1 6係控制器裝 置’其使用ECC核心電路1 8 2 0所供應的ECA、ECD、及 表紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) ----------V-----iir------手 (請先閲讀背面之注意事項再填寫本頁) -26 - 經濟部中央標準局員工消費合作社印製 ^18240 A7 B7 五、發明説明(24 ) SFLG以便真正地修正錯誤。 環緩衝記億體1 8 1 7係緩衝記億體裝置,包含RAM 1 8 1 8。RAMI 8 1 8係記憶體裝置,當ECC控制器 1 8 1 6修正金錯誤時,其會暫存資料。對應ECC解碼器 9 0 4 (圖9 )之ECC核心電路1 8 2 0會使用李得所羅 門碼(PI及P0)以產生ECA、ECD、及SFLG,以便供應給 ECC控制器1 8 1 6。輸出控制(OCTL)電路1 8 2 2會 執行解碼,EDCS,並控制資料輸出。 在下述說明中,會使用大量縮寫,爲方便讀者將其說 明如下。 Η :邏輯高訊號。 L :邏輯低訊號。 block-top:當SYLK訊號爲Η時在扇區開端爲Η之訊號 C11M:具有11·2896 MHZ頻率之系統操作時鐘 〇 DSTB :資料探測訊號,其於主資料正被輸出作爲串資 料SD時爲Η。 ECA :錯誤修址,標示錯誤的位置(位址)。 £(:(:1(:用於£_0心電路18 2〇之操作時鐘。 ECD:錯誤修料,當資料互斥邏輯地加至錯誤資 料時用以修正資料。 ECDE :標示輸入資料結束之控制訊號。 EC0D:當發現錯誤不可修正時,此訊號爲Η。 EC0R :標示具有可修正資料之資料輸出(ECA、ECD) 本紙張尺度適用中國國家標準(CNS ) Α4規格(210Χ297公釐) 袭 訂 線 (請先閱讀背面之注意事項再填寫本頁) -27 - A7 B7 318240 五、發明説明(25 ) 之探測訊號。 ECYE :標示輸入編碼資料週期結束的控制訊號》 (請先閲讀背面之注意事項再填寫本頁) EDT:自RAMI 8 1 8讀出並被傳送至ECC控制器電路 1816用以修正錯_之資料。 ESTB.:錯誤修正探測訊號,其於修正錯誤結果ER傳送 期間爲Η。 ESTT :標示輸入資料開端之控制訊號。 EFM + W Frame: (EFM +寫入框計數器)此訊號代表要 被寫至RAMI 8 1 8之主框。 HDEN :用於扇區表頭資料之探測訊號。 main-FMSY :(主框sync)此訊號在每一 PI列的主 sync (領先sync)時爲Η。 MWEN :(記憶體寫入致動)此訊號將使EFM +解調變資 料可以被寫至RAM 1 8 1 8。 MWRQ :(記憶體寫入請求)此訊號標示將EFM +解調變 資料寫至RAMI 8 1 8之請求。 OUTE :內插(輸出)旗標。 經濟部中央標準局員工消費合作社印製 OSTT : ( ECC輸出開始)此訊號會在4 7 7 ECCKS在指 定碼序列之後,輸出ESTT。 RDT:通至RAMI 8 1 8之讀取資料匯流排上的資料。 SALK:(扇區位址鎖)此訊號標示扇區位址(IDS) 已被正確地修正。 SAUL:(扇區位址解鎖)具有與SALK訊號相對極性之 訊號。 Μ氏張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -28 - 經濟部中央標準局員工消費合作社印製 A7 B7 五、發明説明(26 ) SCSY:(扇區sync)此訊號於SYO框時會變成H’以 標示扇區開端。 SD:串資料(解碼輸出資料)。 SDCK :串資料時鐘。 SFLG:扇區旗標’標示用於PI1修正之不可修正錯誤 〇 SINF:扇區資訊探測訊號,其會於扇區開端變成Η。 SUB:會被傳送至SBCD電路1 8 1 0並包含ID及IED之 資料。 SYLK: (sync鎖)當三sync碼被連續偵測時’此訊 號會變成Η。 SYUL: (sync解鎖)此訊號具有與SYLK訊號相反之 極性》 WDT:通至RAMI 8 1 8之寫入資料匯流排上的資料》 XHWE:(扇區表頭寫入致動)此訊號會致動要從SBCD 電路1 8 1 0供應至RAMI 8 1 8之扇區資訊輸出。 RF處理器1 8 0 2會接收拾訊器1 0 6從光碟1 0 4 所再生的RF訊號(圖7所示)並將RF訊號轉換成二進位訊 號。二進位訊號會被供應至EFM +解調變器1 8 0 4。EFM + 解調變器1 8 0 4會將EFM +解調變施加於二進位訊號並偵 測訊號中的同步樣式。根據EFM +解調變器1 8 0 4所供應 的同步樣式,CLV控制器1 8 0 6會控制驅動介面(驅動 IF) 1 8 0 8以使光碟伺服機構(未顯示)之粗調可以偵 各紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) I---------^------1T------ (請先閣讀背面之注意事項再填寫本頁) -29 - 經濟部中央標準局員工消費合作社印製 °^S24〇 at ___B7_ 五、發明説明(27 ) 測其中的sync碼(圖2 2A至2 2F中的SYO至SY7)並允許 鎖相迴路(PLL)相位伺服機構(未顯示)進一步調整光 碟1 0 4的旋轉。 圖1 9係顯示光0 4的實體扇區結構之實施例。 如同所示,實體扇區包括2 6個sync框;二水平sync框及 1 3個垂直sync框。每一 sync框包含3 2頻道位元sync碼 (SYO至SY7)(在調變前資料位元中表示之16位元(= 2位元組)及1,4 5 6頻道位元之資料區(在調變前資 料位元中表示之728位元(=91位元組))。領先的 sync框之資料區包含ID資訊(扇區號碼)、IED資訊(用 於ID之偵錯碼)、及諸如聲頻和視頻資料之主資料。 較佳的是,3 2頻道位元之sync樣式之較低2 2位元 會設定爲「00010000000000000100 01」,其係被定義爲未出現在資料中的單一樣式。 如圖1 9所示,圖形左側上的每一sync框之資料區具 有記錄於其上的主資料,且圖形左側上的最後sync框之資 料區具有記錄於其上之P0 (同位)資訊。圖1 9的右側上 之sync框具有記錄於其上的主資料及PI資訊,圖形右側上 的最後但僅爲一sync框具有記錄於其上之EDC及PI (同位 )資訊,且圖形右側上的最後sync框具有記錄於其上之P0 及PI資訊。 圖2 0係進一步詳細說明排除PI及P0資訊之每一扇區 中的資料。一扇區中的資料包括ID (扇區號碼)、IED( 用於ID之偵測碼(2位元組))、RSV(反轉區)(6位 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) ----------Μ-------tT------^ (請先閲讀背面之注意事項再填寫本頁) -30 - 經濟部中央標準局員工消費合作社印製 A7 __B7_ 五、發明説明(28) 元組)、主資料、及EDC ( 4位元組)。主資料會被較佳 地編碼。 十六個此種資料扇區會被聚集,且1 6位元組之p〇碼 及1 0位元組的PI碼'會被加至如圖1 5所示之資料扇區。 P0碼會被插入於1 6個列之中,以便位於每一資料扇區中 。如圖1 7所示,所取得的資料會加至之以sync碼SYx ( X =0、1、2 · · · 7)所表示之框同步(FS)碼,然後 ,EFM +解調變。如圖1 9所示,這將使得ECC區塊中的實 體扇區包含1 3 X2 8711〇框。 由於一 ECC區塊係由1 6個扇區所構成,所以實體扇 區位址的較低4位元爲〇〇00至1111之任一者。 藉由互斥邏輯地將主資料及編碼資料相加,而將主資 料較佳地編碼,該編碼資料係利用實體扇區位址之較低4 至7位元所指定的值作爲初始值而產生的。 由EFM +解調變器1 8 0 4所解調變的資料(圖1 8 ) 會在RAM控制器1 8 1 2的控制下儲存於RAMI 8 1 8中。 圖2 1係顯示一 ECC區塊資料。如同所示,在讀取儲存於 RAM 1 8 1 8中的資料時,RAM控制器1 8 1 2會藉由以列 及行指定其位址而較佳地取得所需資料。舉例而言,可以 藉由指定二值(Μ,N )而從RAM 1 8 1 8中讀取第Μ列中的 第Ν個位元組中的資料「X」。 當SBCD電路1 8 1 0根據sync碼的型式及連續性辨識 記錄於光碟1 0 4上的扇區資料的開端時,由EFM +解調變 器1 8 0 4所調變的資料會依續地儲存於領先資料爲始之 本紙张尺度適财關家標準(CNS ) A4規格(21GX297公趁) ----------劫------^-I1T------千 (請先閲讀背面之注意事項再填寫本頁) -31 - A7 B7 ^8240 五、發明説明(29 ) RAMI 8 1 8中。圖2 2A至2 2F係說明對應的訊號時序 且於下述中詳述。 圖2 3係說明偵測sync鎖狀態之EFM +解調變器1 8 0 4的處理之流程圖。^步驟SP1中,會決定圖1 9中所示 的sync碼(SYO至SY7 )是否於每一sync框中參偵測。假 使爲是,則處理會繼續進行至步驟SP2以使變數SC lock加 —並將變數SCunlock設定於零。變數SClock會標示連續被 偵測的sync碼之數目,而變數SCunlock係標示偵測sync碼 連續失敗之次數。 接著,會於步驟SP3中決定變數SClock是否等於3, 代表已連續測得三sync碼之條件。假使變數SClock小於3 ,則處理會回至步驟SP1 ,否則處理會繼續進行步驟SP 4 。在步驟SP4中,會決定sync鎖狀態是否已被標示且SYLK 訊號會被設定爲Η。在步驟SP5中,變數SClock會被設定 於2且處理會返回至步驟SP1以進一步決定是否已連續偵 測到三個sync碼。 但是,假使在步驟SP1中判定未偵測到sync碼,則處 理會進行至步驟SP6。在步驟SP6中,變數SCunlock會被 加一且變數SClock會被設定零。處理會繼續進行至步驟SP 7,於其中判定變數SCunlock是否等於3,標示sync碼的 偵測已連續失敗三次。假使sync碼的偵測已連續失敗二次 ,則處理會返回至步驟SP1。假使sync碼的偵測已連續失 敗三次,則處理會繼續進行至步驟SP 8以便將SYLK訊號設 定成等於L。 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) ----------裝------訂------線— ' (請先閱讀背面之注意事項再填寫本頁) 經濟部中央標準局貝工消費合作社印製 -32 - 經濟部中央標準局員工消費合作社印製 A7 ____B7 _ 五、發明説明(3〇 ) 處理會從步驟SP 8進行至步驟SP 9以便將變數 SCunlock設定於2。假使於下一sync碼產生點未測得sync 碼,則變數SCunlock會被設定爲2以使SYLK訊號保持於L 。然後,處理會返回至步驟SP1。 以此方式,EFM +解調變器1 8 0 4會偵測sync碼以監 視sync是否被鎖住。雖然上述實施例較佳地將偵測失敗的 參考數目設定於3,但是連續偵測次數NL0CK的參考數目 及連續失敗次數NUNL0CK的參考數目均可設定於其它值。 如上所述,當SYLK訊號變成Η時,亦即鎖狀態啓動時 ,則EFM +解調變器1 8 0 4會執行圖2 4的流程圖中所示 之處理。在步驟SP 2 1中會決定位於每一扇區開端之Sync 碼SY0是否被偵測》假使是,則處理會前進至步驟SP 2 2 以將標示扇區開端的SCSY訊號設定於Η—指定時間週期。 然後,處理會繼續前進至步驟SP2 3以決定SYLK訊號是否 已變成L,且假使爲否(亦即訊號保持H),則處理會返回 至步驟SP2 1以重覆類似處理。假使在步驟SP2 1中判定 未偵測到sync碼SY 0時,則處理會繼續步驟SP 2 3。 如上所示,如圖2 2 A所示,EFM +解調變器1 8 0 4 會於每一扇區的開端產生SCSY訊號。 此外,當SYLK訊號變成Η時,EFM +解調變器1 8 0 4 會執行圖2 5的流程圖中所示的處理。在步驟SP3 1中, 會判斷是否已偵測主框中的sync碼,其中圖19中所示之 兩個水平sync框係一起被稱爲「主框」。顯示於圖19的 左側上的sync碼稱爲「主框sync」。假使爲是,則處理會 氏張尺度適财關家縣(〔叫八4規格(210\297公楚) 一 -33 - ----------<------ir------^ (請先閱讀背面之注意事項再填寫本頁) A7 B7 ^18240 五、發明説明(31 ) 前進至步驟SP 3 2以使EFM +解調器產生圖2 2 B中所示之 main-FMSY訊號且處理會繼續步驟SP3 3。假使步驟 SP 3 1中判定未測得主框sync,則跳過步驟SP 3 2中的處 理且處理會繼續步驟SP 3 3。/ 在步驟SP3 3中,會判斷SYLK是否變成L,且假使爲 否(亦即,訊號保持H),則處理會返回步驟SP3 1。否 則放棄產生main-FMSY訊號。以此方式,EFM +解調變器 1 8 0 4會於每一main-sync週期(圖1 9中的二水平 sync框之週期)產生main-FMSY訊號。 當SCSY訊號由EFM +解調變器1804輸入時,RAM控 制器1 8 1 2會如圖2 2 D所示將MWEN訊號設定成Η,並允 許目前測得的扇區資料寫至RAMI 8 1 8。RAM控制器 1 8 1 2會使用EFM + ff Frame計數器(未顯示)以計數圖 1 9中所示之主框。此操作之時序係顯示於圖2 2E中。 此計數值係標示圖1 9中所示從主框頂端開始之漸減主框 號碼。 經濟部中央標準局員工消費合作社印製 RAM控制器1 8 1 2也會使用PI1框計數器(未顯示 )以管理傳送至RAMI 8 1 8之主框號碼。此操作之時序 顯示於圖2 2『中。 當圖1 9中所示之第一主框(編號〇)中的資料被寫 至RAM 1 8 1 8時,ECC控制器1 8 1 6在RAM控制器1 8 1 8之控制下會被供予此主框中的資料。ECC控制器1 8 1 6會傳送資料予ECC核心電路1 8 2 0以便改錯。ECC核 心1 8 2 0會執行pil處理及修正·一旦被修正後,資料 本紙張尺度適用中國國家標準(CNS〉A4規格(210X297公釐) -34 - A7 B7 318240 五、發明説明(32 ) 會被寫回RAM 1818。 在PI1修正之後(PI修正之第一處理),RAM控制器 1 8 1 2會從儲存於RAMI 8 1 8中旳編號0主框中的資 料中讀取ID及IED資# (SUB)並根據圖2 2C中的編號0 .之SUB訊號時序,將此資料經由資料匯流排傳送給SBCD電 路1810»如圖19所示,ID及IED資料會僅位於每一 扇區的開端,以致於此傳送僅會從編號0主框執行。然後 ,SBCD電路1 8 1 0會偵測對應的實體扇區之位址(ID) 〇 測得的實體扇區之位址的較低4位元會允許ECC區塊 的領先扇區被偵測。 圖2 6 A至2 6 Η係顯示ID傳送之後的區塊頂端偵測之 時序圖,且圖2 7 A王2 7 Η係顯示接續於區塊頂端偵測之 處理的時序圖。將於下述中進一步說明這些時序圖。 圖2 8 Α至2 8F係時序圖,顯示用於傳送ID之時序。 如圖2 8 A所示,RAM控制器1 8 1 2會將標示ID及IED資 料從RAMI 8 1 8被讀取的時序之HDEN訊號供給SBCD電路 1 8 1 0。ID資料(4位元組)及IDE資料(2位元組) 會被當作包括8位元(位π7 — 0)之讀取資料RDT (圖 28C) ’與 11· 2896 MHz 之時序 Cl 1M (圖 2 8F 同步’從RAMI 8 1 8傳送至SBCD 1 8 1 0。已由ECC核心 1 8 2 0供應至ECC控制器1 8 1 6之SFLG訊號(=1 ) 會檩示ID及IED資料已由PI1修正處理修正(假使不可修 正’則SFLG訊號爲H) ·在接收到ID (扇區位址)時, 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐 ---------私衣------、玎------0 (請先閱讀背面之注意事項再填寫本頁) 經濟部中央橾準局員工消費合作社印裝 -35 - A7 B7 五、發明説明(33 ) SBCD電路1 8 1 0會根據來自主CPU1 8 1 4之諸如用於 插入旗標之產生模式、啓始扇區、及結束扇區等指令,而 產生將對應此ID (扇區)之扇區資訊S1。舉例而言,對於 具有由主CPU1 8 1 4指定爲要被輸出的資料之ID之扇區 而言,扇區資訊位元5會被設定爲1 ,且位元4會被設定 爲0。 圖2 9係顯示扇區資訊(SI)之結構。如同此圖所示 ,扇區資訊SI的每一位元代表下述資訊: 位元7 :插入旗標(OUTF)產生模式之設定。(1 : 插入旗標產生模式) 位元6 : ECC區塊之導先扇區(當實體扇區位址的較 低4位元爲0時爲1)(1:領先扇區)。 位元5 :啓始扇區(當實體扇區位址與主CPU4 0所 指定的啓始扇區位址符合時爲1)(1:啓始扇區)。 位元4 :結束扇區(當實體扇區位址與主CPU4 0所 指定的結束扇區位址符合時爲1)(1:結束扇區)。 位元3 :解碼初始位址的位元3 (實體扇區位址的第 ^1T------^ — I (請先閲讀背面之注意事項再填寫本頁) 經濟部中央標準局員工消費合作社印褽 七位元)。 位元2 六位元)。 位元1 五位元)。 位元0 四位元)。 解碼初始位址的位元2 (實體扇區位址的第 解碼初始位址的位元1 (實體扇區位址的第 解碼初始位址的位元0 (實體扇區位址的第 私紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -36 - A7 B7 318240 五、發明説明(34 ) 在4位元組的ID及2位元組的IED如同參考圖3 0至 3 2之下述般被用於檢査時,圖2 8D中所示的XHWE訊號 會由ECC控制器1 8 1 6設定於L。扇區資訊SI會從SBCD電 路1 8 1 0傳送至並‘寫入RAMI 8 1 8以作爲8位元之寫 入資料WDT。如圖2 1所示,用於1 6扇區之扇區資訊會 被儲存以便對應位於上方之1 6個PI列。因此’藉由指定 特定的PI列之數目,可取得對應的扇區資訊。 將參考圖3 0至3 2所示之流程圖,說明SBCD電路 1 8 1 0檢査ID及IED之處理。SBCD電路1 8 1 0會執行 顯示於圖3 0的流程圖之處理以決定是否有N (在本實施 例中較佳者爲3 )個連續扇,其係被判定爲諸如ID中無錯 誤之正常IED檢查結果。 在步驟SP 4 1中,會判定所取得的IED檢查是否爲正 常。假使爲是,則處理繼續步行步驟SP4 2以使標示具有 正常ID扇區數目之變數SA lock增加一。標示諸如ID中無錯 誤之具有不正常ID的連續扇區數目之變數SAun lock會被設 定爲零。 在步驟SP 4 2之後,處理會繼續進行至步驟SP4 3以 決定變數SAlock是否等於3。假使在步驟SP4 2中增量之 變數SA lock被判定爲不等於3,則處理會返回至步驟 SP4 1。假使變數SAlock被判定爲等於3,亦即,具有正 常ID之三扇區己被連續地再生,則處理會前進至步驟 SP4 4以便將旗標IEC0K設定爲H。在步驟SP4 4之後,在 步驟SP55中,變數SAlock會被設定於2且處理會返回 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) ----------1------tT------.^- (請先閣讀背面之注意事項再填寫本頁) 經濟部中央標準局員工消費合作社印裝 -37 - 經濟部中央標準局員工消費合作社印製 A7 B7 五、發明説明(35 ) 至步驟SP4 1以偵測來自後續IED檢查之連續正常結果。 假使在步驟SP4 1中,IED被判定爲不正常,則處理 會前進至步驟SP4 6以使變數SAunlock增加一並將變數 SA lock設定爲零。然’後,會於步驟SP4 7中判定變數 SAunlock是否等於3,且假使爲否,則處理會返回至步驟 SP 4 1 0 假使在步驟SP4 7中,判定變數SAunlock等於3,亦 即,已連續測得三個具有不正常IED檢査結果之扇區,則 處理會繼續進行至步驟SP4 8,在步驟SP4 8中,旗標 IEC0K會被設定於L。在後續的步驟SP4 9中,假使後續的 IED檢査產生不正常結果,則變數SAunlock會被設定於2 且處理會返回至步驟SP4 1以偵測三個具有不正常IED檢 查結果的連續扇區。 如上所述,假使三或更多連續IED檢查產生正常結果 ,則SBCD電路1 8 1 0會將旗標IEC0K設定於H,而假使三 或更多連續IED檢査產生不正常結果時,則其會將旗標 IEC0K設定於L。SBCD電路1 8 1 0會進一步執行圖3 1中 所示的處理以決定IDs (位址)的連績性。一ECC區塊中的 扇區之IDs較佳者係爲應依序增加。
首先,在步驟SP 6 1中決定ID (扇區位址)是否已被 測得。假使爲是,則處理會進行至步驟SP6 2以儲存ID以 便與後續的ID比較。在後續的步驟SP6 3中,會判斷目前 ID是否比最後被偵測及儲存的ID大一。假使爲是,則處理 會進行至步驟SP6 4以使標示連續測得的正確ID之變數NS 本紙張尺度適用中國國家標準(CNS ) A4規格(210X29*7公釐) 裝 ^ITm— (請先閲讀背面之注意事項再填寫本頁j _ 38 - ^18240 Α7 Β7 五、 發明説明 (36 ) 增 加 —- 〇 標 示 未 測 得 ID或 測 得 的 I D不爲 連續 之變 數 NNS會 被 設 定 爲 零 0 在 步 驟 SF 6 4 之 後 > 在 步 驟 SP 6 5 中, 會判 斷 變數NS 是 否 等 於 3 1 假 使 爲 .否 ( 亦 即 > 針對均 增加 一之 二 個連續 ID的 偵 測 失 敗 ) 1 則 處 理 會 返 回 至步驟 SP 6 1 ° 假 使變數 NS 被 判 定 爲 等 於 3 時 } 則 處 理 會 前進至 步驟 SP 6 6 以便將 標 示 連 續 I Ε 處 於 正 常 條 件 之 旗 標 AS設定 於Η >假使後續ID 在 步 驟 SP 6 7 中 被 偵 測 時 » 則 變 數NS會 被設 定於 2 且處理 會 返 回 至 步 驟 SP 6 1 以 進 一 步 偵 測已被 偵測 的三 連 續修正 ID 〇 假 使 在 步 驟 SP 6 1 中 未 測 得 ID,或 假使 在步 驟 SP 6 3 中 巨 刖 被 測 得 的 I D不 比 先 、r- 刖 ID大 一(ID會被 判定 爲 不連續 ) 則 處 理 會 繼 續 步 驟 SP 6 8 以 決定旗 標SALK是 否 爲Η。 將 參 考 圖 3 2 於 下 說 明 旗 •few» 榻 SALK ,當三 或更 多連 續 IED檢 査 產 生 正 常 結 果 時 且 維 持 三 或 更 多ID的 連續 性時 其會被 設 定 於 Η 假 使 在 步 驟 SP 6 8 中 旗 標 SALK 被 判定 爲要 被 設定於 Η時 則處理會進行步驟SP 6 9以插入IDS * 由於 未 測得ID 或 測 得 的 ID並 不 連 績 9 所 以 會 將先前 ID加 -以 產 生新I D » 用 以 取 代 測 得 的 ID 〇 在 步 驟 SP 6 9之 後, 處理 會 進行步 驟 SP 7 0 0 假 使 在 步 驟 SP 6 8 中 ,測得 旗標 SALK 爲 L時, 則 處 理 會 進 行 步 驟 SP 7 0 〇 在 步 驟 SP 7 0 中 > 變 數 NNS會增加- -且變數NS會被設 定 爲 零 0 在 步 驟 SP 7 1 中 會 判 斷 變數NNS是否等於ί !,且 本紙張尺度適用中國國家標準(CNS ) Α4規格(210Χ297公釐) -39 - A7 B7 經濟部中央標準局員工消費合作社印製 五、發明説明(37 ) 假使爲否,則處理會返回步驟SP6 1。但是,假使變數 NNS被判定爲等於3,則處理會前進至步驟SP7 2,於其 中旗標AS會設定爲L。假使在步驟SP 7 3中未測得後續ID ,則處理會將變數NNS設定於2並返回至步驟SP6 1以進 一步偵測三個連續失敗而偵測ID。 如上所述,當ID爲連續時,SBCD電路1810會將旗 標AS設定於Η,因此當ID不連續時,其會將此旗標設定於L e SBCD電路3 4會使用以上述方式產生的二旗標IEC0K及 AS,以便產生旗標SALK。 如圖3 2之流程圖所示,在步驟SP81中會判斷旗標 IEC0K是否爲Η,且假使爲是,則處理會進行至步驟SP8 2 以判斷旗標AS是否爲Η。假使在步驟SP8 2中判定旗標AS 爲Η,則處理會前進至步驟SP8 3,於其中旗標纟SLK會被 設定爲Η » 假使在步驟SP8 1中判定旗標IEC0K爲L或在步驟 SP 8 2中判定旗標AS爲L,則處理會前進至步驟SP8 4, 於其中旗標SALK會設定於L。 如上所述,假使三或更多連續IED爲正常且假使三或 更多連續ID均增加一,則SBCD電路1 8 3 0會將旗標SALK 設定於Η。假使三或更多連續IED爲不正常或假使針對三連 續ID的偵測失敗,則旗標SALK會被設定於L。 主CPU1 8 1 4會藉由參考上述SALK旗標的狀態及ID 資料而偵測拾訊器1 0 6於光碟1 0 4上的存取位置。 PI1修正的結果可以被加至用於圖3 3 A至3 3D中所 本紙張尺度通用中國國家標準(CNS ) A4規格(210X297公釐) -------^-----裝〗-----訂------線--- (請先閲讀背面之注意事項再填寫本頁) -40 - 經濟部中央標準局員工消費合作社印製 A7 ___B7_ 五、發明説明(38 ) 示的SAlock或SAunlock之條件。此外,雖然用於SAlock或 SAunlock之參考數目會較佳地設定於3,但是,也可由主 CPU1 8 1 4設定於不同值。 假使當 SALK = L(SALK = H)時 SYLK 變成 L(SYUL = H), 則由EFM +解調變器1 804將EFM +解調變資料寫入RAM 1 8 1 8及ECC控制器1 8 1 6之操作會被重設。解鎖狀 態會接著被取消(SAUL = L)且SYLK變成H°EFM +解調變資 料會繼續寫入RAMI 8 1 8。 主CPU 1 8 1 4會強制執行解鎖。舉例而言,主CPU 1 8 1 4可以在軌道跳躍之後啓動解鎖狀態以便重設ECC 控制器1 8 1 6。解鎖狀態可以由主CPU1 8 1 4取消或 簡單地自動取消無需主CPU1 8 1 4之指令。 如圖2 6 A至2 7 Η所示,假使SYLK = H (被鎖狀態)且 標示扇區開端之扇區資訊的位元6爲1時,則SBCD電路 1 8 1 0會將block-top保持於Η直至SYLK變成標示鎖被釋 放之L爲止。假使block-top = L,則一旦標示扇區開端之 SCSY及main-FMSY均變成Η時,EFM + M框的值會從1 2變成 零。EFM + W框的值會對於每一主框重覆地從0變化至1 2 〇 但是,如圖2 7Α至2 7Η所示,假使block-top = H, 則EFM + W框的值即使在到達1 3時也可以連續地增加。結 果,如圖2 1所示,每一ECC區塊的主框中的資料會依序 地儲存於RAMI 8 1 8的不同位址中。 當執行PI 1修正時,EFM +解調變資料會依序地及類似 氏張尺度適用中國ΐ家標準fcNS ) A4規格(210X297公釐) " -41 - 裝 訂 線 (請先閲讀背面之注意事項再填寫本頁) 經濟部中央標準局員工消費合作社印裝 A7 B7 五、發明説明(39 ) 地被寫至RAMI 8 1 8。一旦完成一 ECC區塊(2 0 8列資 料)中的資料PI1修正時,則會執行P0欄方向上的ECC處 理(P0修正)。 爲讀取P0欄方向士資料,P0列必須被解插入(圖1 6 )。因此,假使對應圖2 1所示之第N個位元組之攔被讀 取時,則當跳過被插入的P0列時在此欄中的資料會被讀取 ,且對應第N個位元組的相同欄中僅有P0列中的碼會被讀 取且被供應至ECC核心電路1 8 2 0。 一旦ECC核心電路1820完成P0修正時(除了圖 2 1右側之(1 0)ΡΙ欄之外的所有欄,亦即1 72個欄 ,會被處理),則執行PI2修正(PI修正之第二處理)。 在P I列方向的ECC處理會被執行兩次以便改進錯誤修正功 效。 在P0修正中,擦拭修正會取決於根據PI1修正結果而 產生的錯誤旗標(PI1旗標),而執行擦拭修正。在P2 修正中,也會使用根據P0修正結果所產生的錯誤旗標(P0 旗標)執行擦拭修正。這些擦拭修正會被執行以便如上述 般改進錯誤修正功效。 已完成PI2修正的PI序列資料會從RAMI 8 1 8傳送 至0CTL電路1 8 2 2,於其中會針對扇區使用圖2 9所示 的扇區資訊之位元3至0而將主資料解碼。此外,0CTL電 路1 8 2 2會執行與EDC有關的計算。根據這些計算的結 果及加至主資料的錯誤旗標之出現,而判斷所需的扇區中 是否有任何錯誤。根據此判斷,主CPU1 8 1 4 0會決定 氏張尺度適用中國國家標隼(CNS ) A4規格(210X297公釐) I 批衣 、訂^ (請先閱讀背面之注意事項再填寫本頁) -42 - 318240 經濟部中央標準局員工消費合作社印袈 A7 B7 五、發明説明(40 ) 資料是否應再度從光碟1 0 4中被讀取。假使爲是,主 CPU 1814會再度嘗試存取光碟1〇4。否則,含有錯 誤之扇區中的資料會被輸出至多工資料分離器7 0 4 (圖 7 )。 ECC核心電路1 8 2 0會較佳地包括一般李得所羅門 碼錯誤修正LSI ’碼長度、組數目、及修正模式(正常修 正或正常及擦拭修正二者)會被程式化於該LSI中。ECC核 心1 8 2 0也會較佳地使多重編碼及連續編碼資料(眾多 不同碼長度之碼序列)可被即時解碼。李得所羅門碼錯誤 修正LSI包含諸如可從SONY (商標名)購得之CXD3 0 7 — 1 1 1G,且使用這些LSI所形成的特定應用積體電路( ASIC )可作爲ECC核心。此ECC核心可選擇性地併入於ECC 核心電路1 8 2 0中。 圖3 3 A至3 3 D係顯示錯誤修正操作期間之訊號時序 。在此圖中’ ESTT (圖3 3A)係標示碼(PI或p〇列)開 端之控制訊號,而ECDE (圖3 3B)係標示碼結束(PI或 P0列)之控制訊號。ECYE (圖3 3C)係標示碼(PI或p〇 列)週期結束之控制訊號。這些訊號會經由ECC控制器 1 8 1 6從RAM控制器1 8 1 2供應至ECC核心電路 1 8 2 0。ECC核心電路1 8 2 0會使用這些控制訊號以 辨識RAM 1 8 1 8所供應的資料。 轉:興3 3 A至3 3 D所示,PI碼會於ESTT與EEJCE之間的 1 8 2$|【撕間被傳送。P0碼也會於ESTT及ECDE之間的 Ψψλ 2 0 8 期間被傳送。 表紙張尺度適用中國國家標準(CNS ) Α4規格(210X 297公釐) ----------¾------1T------0 (請先閱讀背面之注意事項再填寫本頁) -43 - B7 B7 經濟部中央標準局貝工消費合作社印製 五、發明説明(41 ) 假使PI列中的碼及P0欄中的碼具有不同的碼長度時, 如圖3 3 A至3 3 D所示,藉由使碼週期長度適應PI列及P0 欄碼長度之較長者(在本實施例中,P0欄碼的2 0 8 )而 使要被修正的資料(EDT)及用於擦拭修正之錯誤旗標( PI 1、PI 2及P0旗標)可以與相同時序被輸入而不管碼序 列。可針對諸如碼長度及組的數目等參數設定值。可藉由 供應新的設定資料給ECC核心電路1 8 2 0而改變設定, 以使此電路可根據ESTT變爲Η時所供應的資料而自動地改 變其內部設定。 使用4 7 7 ECCK週期將資料修正的結果如同下述方程 式所示般輸出: 工作量=2 X NCYC + 3 X PCYC + 1 3 =2 X 2 0 8 + 3 X 1 6 + 1 3 =477( ECCK) · · · ( 5 ) 在上述方程式,NCYC代表PI列及P0欄碼長度的較長者 ,而?0¥0代表較大的組數。如圖3 6八至3 6£所示,051^ (圖3 3D)會比ESTT的時序(圖3 3A)慢一資料輸出週 期所需的時間(當修正結果被輸出時)而從ECC核心電路 1 8 2 0輸出至ECC控制器1816。在本實施例中, OSTT會相對於ESTT延遲4 7 7 ECCK。 假使已執行錯誤偵測且發現測得的錯誤爲可修正時, 則當OSTT (圖3 4 E )變成Η時,ECC核心電路1 8 2 0會 將0. CODBEERR (圖3 4G) =L輸出給ECC控制器1 8 1 6 氏張尺度適用中國國家標準(CNS ) A4規格(210 X 29?公釐) — -44 - -----------t.-----IT------^-- (請先閱讀背面之注意事項再填寫本頁) 經濟部中央標準局員工消費合作社印製 A7 ____B7 五、發明説明(42 ) 。然後’當ECOR (圖3 4F)爲Η時,標示錯誤樣式之8位 元資料(錯誤資料會互斥邏輯地被加至資料以取得正確資 料)ECD〔 7 : 0〕(圖3 4H)及錯誤位置(標示發生錯 誤之位置(位址)的8位元資料)ECA〔 7 : 0〕(圖 3 4 I )會被輸出。 在擦拭修正模式中,會確定對應錯誤旗標EFLG (圖 3 4C)輸入之位置的錯誤位置ECA〔 7 : 0〕資料能被輸 出’但是,假使在該位置中的資料爲正確,則錯誤樣式 ECD 〔 7 : 0 〕 = 0 0 ° 假使錯誤爲不可修正,則OSTT (圖3 4E)會切換至 Η,0. CODEERR (圖3 4G)會同時切換至H,且接著防止 EC0R (圖3 4F)變成Η (未顯示於此時序圖)。此外, 0· CODEERR (圖3 4G)的輸出會被佇鎖直至0STT (圖 34E)再變成 H,而 EC0R (圖 34F) 、ECD〔7:0〕( 圖34H)、及ECA〔7:0〕(圖3. 4 I)會繼續被輸出 直至0STT (圖3 4E)再變成H。 圖3 5A-E、3 6A-E、及3 7A-E係時序圖,顯示ECC 處理期間所提供的控制。顯示於圖3 5B、3 6 B及3 7B 中的PIl-R、P0-R、及PI2-R均表示時序,根據此時序, PI1 (PI修正之第一處理)、P〇(P〇修正)、各PI2 (PI 修正之第二處理)序列資料EDT〔 7 : 0〕及錯誤會被修 正之EFLG (圖3 4C)等會經由ECC控制器1 8 1 6電路 1816從RAM 1818傳送至ECC核心電路1 8 2 0。 如圖35人、36八、及37八所示,^^1^訊號會被供 氏張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) ----------^------、訂------于 (請先閱讀背面之注意事項再填寫本頁) -45 - 經濟部中央標準局員工消費合作社印製 A 7 ___B7_ 五、發明説明(43 ) 應1 8 2次以便將一PI列中的資料EFM + W ( 1 8 2位元組 資料)從EFM +解調變器1 804寫至RAM1818,以致 於一PI列中的EFM +解調變資料會被寫至RAMI 8 1 8。當 —PI列中的資料正被‘寫入時,已被寫至RAM 1 8 1 8之ECC 區塊中的資料會被讀取並經由ECC控制器1 8 1 6傳送至 ECC核心電路1 8 2 0。亦即,當一 PI列中的資料正以低 速寫至RAMI 8 1 8時,已被寫入之另一PI列或P0列中的 資料會被以高速讀取三次。假使扇區開頭之PI列中的資料 被傳送時,副碼資料(ID及IED)也會被讀取》寫入及讀 取會被執行成當一者執行時,另一者會停止。 舉例而言,假使ECC區塊的PI 1修正被執行時,則一 PI列中的資料會於執行一PI列中的資料寫入期間被讀取。 在一 PI列中的資料會從RAMI 8 1 8中被讀取並經由ECC控 制器1 8 1 6傳送至ECC核心電路1 820。雖然在圖 35B、36 B及37 B中,會使用208 ECCK以讀取用於 PI1修正之資料PI1 -R,此ECCK數目適用於最長的資料長 度之P0櫊長度,且僅有1 8 2ECCK會被真正地用於資料傳 送以便傳送PI列中的資料。 圖3 8係流程圖,說明RAM控制器1 8 1 2用以將資 料寫入RAMI 8 1 8中及從RAMI 8 1 8中讀取資料之流程 圖,以便執行ECC修正。在步驟SP1 0 1,RAM控制器 1 8 1 2會將一PI列中的資料從RAMI 8 1 8傳送至ECC核 心電路1 820。在本實施例中,PI碼(同位)及P0碼( 同位)會被加至每一ECC區塊。直至完成來自第一ECC區塊 參紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) ----------跋------1T-------于 (請先閲讀背面之注意事項再填寫本頁) -46 - 經濟部中央標準局貝工消費合作社印製 ^8240 A7 一 ____B7_ 五、發明説明(44 ) 的第一PI序列資料之修正及寫回爲止,來自相同ECC區塊 的P0序列資料PO-R或PI 2序列讀取資料PI2 -R不能被傳送 。在此情形下,沒有資料會於後續的2X2 0 8 ECCK期間 被傳送。假使有副資‘料(SUB)跟在上述資料之後,則其 會於步驟SP1 0 2中被傳送*因此,RAM控制器1 8 1 2 會依序傳送第一 ECC區塊的一 PI列中的資料,且於需要時 傳送副碼資料》 在步驟SP1 0 3中會判斷第一ECC區塊2 0 8列中的 PI 1 -R資料是已被傳送,並因此判斷第一ECC區塊的 2 Ο 8PI列中的所有資料之傳送是否完成。假使爲否,則 處理會返回步驟SP1 〇 1 ;否則,處理會繼續步驟 SP 1 0 4。 在步驟SP1 0 4中,RAM控制器1 8 1 2會於後續的 1 8 2MMQ期間,開始傳送來自第一ECC區塊之後的第二 ECC區塊之PI1 -R及來自第一ECC區塊之PO-R。亦即,在後 續的1 8 2 MWRQ期間,來自第一ECC區塊之後的第二ECC區 塊之PI1 -R會首先被傳送,接著,來自第一 ECC區塊的 PO-R會被傳送二次(二欄中的P0資料會被傳送)。 這些操作係於每1 8 2 MWRQ週期期間執行》—旦第一 ECC區塊的172欄中的P0資料已被傳送時,則RAM控制器 1 8 1 2會於步驟SP1 0 5中取得肯定的結果並於後續步 驟SP1 0 6中傅送來自第一 ECC區塊的PI 2序列資料 PI2-R。以同於圖3 6B所示的第一 ECC區塊之資料PO-R被 傳送時的時序傳文資料PI2-R。此時,資料PI1-R靥於下 氏張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -------------Μ------、訂------0, (請先閱讀背面之注意事項再填寫本頁) -47 - 經濟部中央標準局員工消費合作社印製 A7 _B7_ 五、發明説明(45 ) —ECC區塊(第二ECC區塊)。以同樣方式傳送第一 ECC區 塊的2 Ο 8PI列中的PI2-R,且當完成第一 ECC區塊之 PI1 -R、PO-R、及PI2-R的處理時,RAM控制器1 8 1 2 會於步驟SP1 〇 7中私得肯定結果且返回至步驟SP1 0 1 以連續處理下一 ECC區塊。 ECCK (圖3 4 A)僅會於資料傳送期間從RAM控制器 1 8 1 2輸出至ECC核心電路1820。此外,如同上述 ,被傳送的資料之修正結果會在它們輸入之後被輸出 4 7 7時序(ECCK )。因此,當來自序列資料之下一但爲 兩者被傳送時(圖3 5B、3 6B及3 7B),則此序列資 料是否含有錯誤之判斷結果(圖3 5C、3 6 C及3 7C) 會被輸出。此輸出會被儲存於下述之ERR FIFO電路 3904 中(圖 39)。 當要被修正錯誤的資料如上述般從RAMI 8 1 8輸入 至ECC控制器1 8 1 6時,控制器1 8 1 6會執行一PI列 中的資料之PI1修正並於稍後輸出結果4 7 7ECCK (圖 3 5C、3 6C及3 7C)。結果會被傳送至下述之作爲ECC 控制器1 8 1 6之緩衝器的ERR FIF0 3 9 0 4並被儲存於 其中。此資料會進一步從ERP FIF03 9 0 4中被讀取、被 傳回RAMI 8 1 8作爲已完成錯誤修正之資料、且如圖 3 6 D及3 7 D所示被寫入於此作爲資料PI 1 -W。已完成P0 或PI2修正之資料也會被寫至RAMI 8 1 8分別作爲資料 P0-W或 PI 2 -W ° 如圖35E、36E及37E所示,使用182 SDCK週 本紙張尺度適用中國國家標準(CNS ) A4規格(210 X 297公釐) ------------------勘'------1T------乎 (請先閲讀背面之注意事項再填寫本頁) B7 五、發明説明(46 ) 期針對每一 PI列進一步讀取己完成錯誤修正之資料並從 OCTL電路1 8 2 2輸出· 在圖3 9中與圖1 8相同的元件會以相同參考數字表 示’圖3 9係方塊圖說明錯誤修正處理期間之較佳訊號 流程。ECC控制器1 8 1 6會較佳地包括記億體裝置(ERR COUNT) 3 9 0 2、另一記憶體裝置(ERR FIFO) 3 9 04、旗標記憶體(FLAG RAM) 3906、及邏輯加 法(EX-0R)電路 3 9 0 8。 錯誤記憶體裝置3 9 0 4係具有先進先出資料儲存能 力之記憶體裝置》旗檫記億體3 9 0 6係另一記憶體裝置 。邏輯加法電路3 9 0 8係用以互斥邏輯地將二數量總和 之裝置。 經濟部中央標準局員工消費合作社印製 (請先閲讀背面之注意事項再填寫本頁) 來自EFM +解調變器1 8 0 4之解調變資料輸出會在 RAM控制器1 8 1 2控制之下被寫至RAM 1 8 1 8。從RAM 1 8 1 8讀取儲存於每一扇區開端的SUB資料(ID及I ED) 並將其傳送至SBCD電路1 8 1 0。SBCD電路1 8 1 0會產 生如圖2 9中所示之扇區資訊SI。扇區資訊SI會從SBCD電 路1 8 1 0傳送並被寫至RAMI 8 1 8。 RAM控制器1 8 1 2會將被寫至RAM 1 8 1 8之一 PI列 中的資料經由ECC控制器1 8 1 6供應給ECC核心電路 1820 (爲便於說明,在圖39中係顯示EDT資料被直 接地供應至ECC核心電路1 8 2 0 )作爲包含8位元組群 之錯誤修正資料EDT。當一 PI列中的資料被供應至ECC核心 電路1 8 2 0時,電路1 8 2 0會使用PI碼以產生8位元 本紙張尺度適用中國國家標準(CNS ) A4規格(2丨0X297公釐) -49 - A7 B7 ^18240 五、發明説明(47 ) 的錯誤修正資料ECD (圖3 4H)及8位元的錯誤修正位址 ECA (圖341)。錯誤修正資料ECD及錯誤修正位址ECA 會從ECC核心電路1 8 2 0傳送至並寫入ERR FIFO 3 9 0 4。 爲真正地修正錯誤,RAM控制器1 8 1 2會讀取該PI 列中的資料EDT並將其供應給EX-0R電路3 9 0 8。EX-0R 電路3 9 0 8會被供給來自ERR FIF03 9 0 4之錯誤修正 資料ECD及錯誤修正位址ECA。EX-0R電路3 9 0 8會藉由 以互斥邏輯方式將錯誤修正位址ECA所指定的位元處之讀 自RAM控制器1 8 1 2之錯誤修正資料ECD與資料EDT相加 而修正錯誤。 此外,ECC核心電路1 8 2 0會從ECD及ECA中產生包 括如圖4 0所示的8位元資料之錯誤修正結果ER,並將結 果ER供應給ERR COUNT 3 9 0 2以便儲存。一位元組的錯 誤修正結果ER會經由RAM控制器1 8 1 2寫入RAM 1 8 1 8 ,以對應圖2 1所示的該P I列。 顯示於圖4 0中的錯誤修正結果ER之8位元資料代表 下述資訊: 位元7:錯誤不可修正(〇:可修正,1:不可修正 )(假使發現系列中的錯誤爲不可修正則爲1) 位元6 : P0 ( 0 : PI,1 : p〇)(標示系列係來自Pi 列或P0欄) 位元5 :ΡΙ2 (0 :PI1 ,1:PI2)(標示系列係 來自P I 1或P I 2系列) 各紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) I-^--------控-------IT------千 (請先閱讀背面之注意事項再填寫本頁) 經濟部中央標準局員工消費合作社印製 -50 #議(錯誤修正結果ER的部份並儲存於 mm 示之2 0 8PI列執行此PI1修正處理 經濟部中央標準局員工消費合作社印製 A7 _____B7_ 五、發明説明(48 ) 位元4 :修正數目(錯誤修正數目之第五位元(MSB )的值) 位元3 :修正數目(標示錯誤修正數目的四個位元之 第四位元的值) 位元2 :修正數目(標示錯誤修正數目的四個位元之 第三位元的值) 位元1 :修正數目(標示錯誤修正數目的四個位元之 第二位元的值) 位元0 :修正數目(標示錯誤修正數目的四個位元之 第一位元的值) 標示資料是否已由PI1修正處理所修正之錯誤旗標( PI1旗標及錯誤修正結果ER的位元7 )會被儲存於ERR COUNT 3 9 0 2 中 FLAG RAM 3 9 0 6 針對圖2 1
RAM控制器1 8 1 2會從RAM1 8 18中讀取第一 P0欄 中的2 0 8位元組資料並將此資料經由ECC控制器 1 8 1 6供應給ECC核心電路1 8 2 0作爲EDT。已被寫至 FLAG RAM 3 9 0 6之PI1旗標也會被取回並供應給ECC核 心電路1 8 2 0。ECC核心電路1 8 2 0會使用樣式P0及 PI1旗標以產生用於正常修正或擦拭修正之ECD及ECA。 ECD及ECA會從ECC核心電路1 8 2 0供應至ERR FIFO 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) ----------f------IT------^ (請先閱讀背面之注意事項再填寫本頁) -51 - 經濟部中央標準局員工消費合作社印製 A7 B7 五、發明説明(49 ) 3904並被儲存於其中。由ECC核心電路1 8 2 0根據 ECD及ECA所產生的用於此P0欄之錯誤修正結果ER也會被 傳送至並儲存於ERR C0UNT 3 9 0 2中。對應錯誤修正結 果ER之位元7的P0旗標也會被寫至FLAG RAM 3 9 0 6。 從RAMI 8 1 8讀取的P0欄中之此資料EDT會被供應給 EX-0R電路3 9 0 8。EX-0R電路3 9 0 8也會被供給來自 ERR FIF03 9 0 4 之ECD 及 ECA。EX-0R 電路 3 9 0 8 會藉 由以互斥邏輯方式將ECD及EDT相加以對應ECA所指定的位 址之位元而修正錯誤。錯誤已修正的資料會被寫回RAM 18 18» 此外,用於此P0欄的錯誤修正結果ER係從ERR COUNT 3 9 0 2讀出並被寫回RAMI 8 1 8。用於此P0欄的錯誤 修正結果ER會依序地被寫至對應1 7 2PI列之位置(自頂 端開始)》 會針對1 7 2 P0欄執行此P0修正。 假使,在PI及P0修正處理之後,執行PI2修正處理, 則從RAM 1 8 1 8中讀出第一PI列中的資料作爲EDT並將其 供應給ECC核心電路1 8 2 0。已被寫至FLAG RAM 3 9 0 6之P0旗標也會被讀取並被供應至ECC核心電路 1 8 2 0。ECC核心電路1 8 2 0會使用此P0旗標及同位 以產生ECD及ECA並將二者供應給ERR FIF0 3 9 0 4。 已被寫至ERR FIF03 9 0 4之ECD和ECA與被供應至 ϋΧ-OR電路3 9 0 8且從RAMI 8 1 8讀出的PI欄中的資料
C 等二者會以互斥邏輯方式相加而修正錯誤。錯誤已被修正 冬紙張尺度適用中國國家標準(CNS ) A4規格(2丨OX297公釐) I---------M------1T------ii— (請先閲讀背面之注意事項再填寫本頁) -52 - A7 B7 ^8240 五、發明説明(50 ) 之資料會由EX-OR電路3 9 0 8經由RAM控制器1 8 1 2寫 至 RAM 1 8 1 8。 ECC核心電路1 8 2 0也會從ECD及ECA產生錯誤修正 結果ER並將它們供應M ERR COUNT 3 9 0 2以便儲存。對 應位元7之PI2旗標也會被寫至FLAG RAM 3 9 0 6。 已被寫至ERR COUNT 3 9 0 2之用於PI 2列的錯誤修 正結果ER會從其中被讀出並被寫至RAMI 8 1 8。用於 PI2列之錯誤修正結果ER會被寫至均對應ECC區塊中 2 0 8PI列之每一列的位置。 圖4 1 A至4 1 G係時序圖,顯示匯流排仲裁RAM 1 8 1 8之存取。在此圖中,EFMREG^ (圖4 1A)係由 EFM +解調變器1 804輸出至RAM控制器1 8 1 2以請求 將EFM +解調變資料寫至RAM 1 8 1 8之訊號。0UTREQ (圖 4 1 B )係由0CTL電路1822輸出至RAM控制器1 8 1 2 以請求從RAMI 8 1 8讀取ECC處理過的資料。ECCREQ( 圖4 1 C )係由ECC控制器1 8 1 6輸出至RAM控制器 1 8 1 2之訊號,以存取RAM 1 8 1 8,以便傳送資料至 ECC核心電路1 8 2 0而使其修正錯誤或以便取得錯誤已 修正的資料、或請求從SBCD電路1 8 1 0傳送SUB(ID及 IED)。 RAM控制器1 8 1 2會預先設定此三個訊號的優先權 程級,且假使這些請求同時提出時,會根據優先權程級而 依序地輸出確認(ACK)訊號至RAMI 8 1 8。EFMACK (圖 4 1 D) 、0UTACK (圖 4 1 E)、及 ECCACK (圖 4 1 F )分 表紙張尺度適用中國國家標準(CNS ) A4規格(210X29*7公釐) ---------裝------1T------于一 (請先閱讀背面之注意事項再填寫本頁) 經濟部中央標準局員工消費合作社印製 53 - 經濟部中央標準局員工消費合作社印製 A7 _____B7 五、發明説明(51 ) 別爲EFMREQ、OUTREQ及ECCACK之確認訊號。較佳的是,優 先權程級會依OUTREQ、EFMREQ、及ECCREQ之次序而設定。 因此,如圖4 4所示,RAM控制器1 8 1 2會根據優先權 程級而輸出對應的RE‘Q訊號之ACK訊號◊這些訊號會與作爲 系統時鐘之Cl 1M (圖4 1G)同步被接收。 如上所述,根據本發明,爲回應每一特定週期之 £?»!1^^|、£(^1^〇或01^1?£〇,會允許對1^1^18 18存取。 但是,此週期可以根據RAMI 8 1 8的規劃或型式或存取 速度而被改變。 圖4 2係顯示執行一ECC區塊中的資料PIl、PI2及 P0修正所需之存取RAMI 8 1 8的數目。如同所示,執行 PIl、PI2及P0修正所需之存取RAMI 8 1 8的數目爲每 —ECC區塊2 1 4,7 1 6,而每一主框的平均值爲 1 ’ 0 3 3。舉例而言,在EFM +解調變資料寫入期間對 RAMI 8 1 8之存取數目爲每主框1 8 2,且ECC執行週期 長度爲208位元組(208主框),所以,每一區塊需 要37,856 ( = 182X208)存取。藉由計算每 一運算所需之存取數目及將所有取得的值相加而取得上述 值。 圖4 3 A至4 3 F係時序圖,顯示用於經由〇CTL電路 1 8 2 2來自RAMI 8 1 8之錯誤修正結果資料ER輸出之 時序。在此圖中,用於圖3 5E、3 6 E及3 7E中所示的 1 8 2SDCK之前的部份之時基會延長。SDCK (圖3 4A) 係代表用以輸出ER作爲串資料之時鐘訊號。SINF (圖 氏張尺度適闲中國國家標準(CNS ) Α4規格(210X297公釐} ----------1------IT------千' (請先閱讀背面之注意事項再填寫本頁) -54 - 經濟部中央標準局員工消費合作社印製 A7 ______B7 _^ 五、發明説明(52 ) 4 3 B)係扇區資訊探測訊號,其會於扇區開端變成η並 標示被傳送的資料係扇區資訊(SI) 。ESTB (圖4 3 C) 係錯誤修正結果探測訊號,其於變成Η時係標示錯誤修正 結果會被傳送。在每一 ΡΙ列中,一位元組會被指定給用於 ΡΙ1、Ρ0、及ΡΙ2系列之錯誤修正結果ER中的每一者,以 致於資料結果總共會佔據三位元組。由於此資料會依儲存 次序(圖21)而被輸出,所以,可藉由檢查資料之位元 5及6 (圖4 0 )而辨識與特定結果有關之系列。對於Ρ0 修正結果未被輸出之ΡΙ列而言,當此結果被輸出時,ESTB 會變成L。 DSTB (圖4 3D)係資料探測訊號,其於訊號SD〔 7 :〇〕(圖4 3E)爲主資料時爲Η。這些訊號中的三者 SINF、ESTB、及DSTB係由OCTL電路1 822所產生。如圖 4 3Ε所示,扇區資訊S丨及錯誤修正結果ER會正好在ΡΙ列 方向中的資料使用1 8 2 SDCK輸出之前被輸出。 OUTF (內插旗標)(圓4 3F)係用於主資料之錯誤 旗標,其會於輸出之前,根據儲存於FLAG RAM 3 9 0 6中 PI及P0不可修正錯誤旗標而被加至主資料。 OCTL電路1 8 2 2會從SBCD電路1 8 1 0所產生的扇 區資訊之位元4及5 (圖2 9)中判斷已完成解碼之扇區 中的資料應否被輸出。如圖2 9所示,扇區資訊的位元4 及5係分別標示結束及啓始扇區。OCTL電路1 8 1 2會將 位元4 = 〇及位元5 = 1之扇區資料輸出作爲爲指定扇區 中的資料(在其中之資料應被輸出)。 九張尺度適用中國國家標準(CNS ) A4规格(210X297公釐) I---------.^------、玎------^1 - - (請先閲讀背面之注意事項再填寫本頁) -55 - 經濟部中央標準局員工消費合作社印製 A7 __ B7 五、發明説明(53 ) 舉例而言,OCTL電路1 8 2 2也會判斷用於主資料之 錯誤旗標是否存在或EDC結果是否符合主CPU1 8 1 4所預 設之條件,且假使爲是’則將解碼資料輸出。否則,其會 放棄输出解碼資料並蔣錯誤通知主CPU1 8 1 4。 舉例而言,資料輸出條件可較佳地設定如下: (1)資料應被指定爲輸出 (2 )從ECC結果中應未測得錯誤 (3)應無錯誤旗標被加至主資料 假使已設定這些輸出條件,則符合所有這些條件之資 料最後會被輸出。此外,儘管有這些條件,主CPU也可以 強制地禁止資料輸出。 OCTL電路1 8 2 2會依圖4 4所示之扇區資料的輸出 出序列之次序,依序地輸出主資料、扇區資訊SI、及錯誤 修正結果ER。 在步驟SP1 1 1中,OCTL電路1 8 2 2會首先分析儲 存於扇區資訊SI中的位元4之結束扇區偵測結果及儲存於 位元5的啓始扇區偵測結果。結果,會判定位元4爲0且 位元5爲1之資料是爲要被輸出之資料》 處理會繼續步驟SP1 1 2,於其中判斷解碼資料是否 應被輸出。假使爲否,則處理會繼續進行步驟SP1 1 4以 放棄資料輸出操作。舉例而言,可藉由結束OCTL電路 1 8 2 2所產生之資料探測訊號,而取得放棄。另一方面 ,假使判定解碼資料符合输出條件且爲要被輸出,則處理 會前進至步驟SP1 1 3。 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) I _--------^------1T------0! I (請先閱讀背面之注意事項再填寫本頁) -56 - s^S24〇 A/ B7 五、發明説明(54 ) 在步驟SP1 1 3中,OCTL電路1 8 2 2會產生輸出資
料的每一 號SINF ( _Y3 B)、用於錯誤修正結果ER之探測訊號 ESTB (圖腸C)、灰用於主資料之探測訊號DSTB (圖 4 3D)。處理會繼續進行步驟SP1 1 5。在步驟SP 1 1 5中,0CTL電路1 8 2 2會依序輸出扇區資訊SI、錯 誤修正結果ER、及主資料(D〇、D1 'D2 ...)。一 旦所有扇區資料被輸出時,則終止扇區資料的輸出。 在上述實施例中,在1 8 2 MWRQ資料傳送週期期間, 從RAMI 8 1 8傳送至ECC核心電路1 8 2 0之資料( 號並依序輸出:用於扇區資訊31之探測訊
PI1-R' PO-R' XPl2-R(ffl3 5 AM 3 5 E 6 A至 經濟部中央標準局員工消費合作社印製 3 6E、及3 7A至3 7E)會根據傳送時鐘(ECCK)而從 RAM中被讀出。在此情形下,藉由使傳送時鐘(ECCK )在 資料傳送週期(PI1-R、P0-R及PI2-R)之間停止一特定 週期,則在此停止週期期間,會停止資料傳送(P11-R、 P0-R、及PI2-R)。亦良P ,可在系歹!J資料(PIl -R、 P0-R 、及PI2-R)之間形成不傳送資料的週期時間。 在此停止週期期間,RAM控制器1 8 1 2會藉由經ECC 核心電路1 8 2 0傳送主資料至ECC控制器1 8 1 6,使 用ERR FIFO (錯誤暫存器)3 0 4中的錯誤位置資訊及修 正樣式,而從RAMI 8 1 8中讀取對應資料,並藉由EX-0R 電路3 9 0 8執行互斥邏輯加法而修正錯誤且將修正過的 資料寫回RAMI 8 1 8以執行ECC處理· 在執行PI1修正(PI1-W)之後,RAM控制器 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) _ -57 - -------------矣------,订------^1 (請先閱讀背面之注意事項再填寫本頁) ^^S24〇 A7 B7 經濟部中央標準局員工消費合作社印製 五、發明説明(55 ) 1 8 1 2會於SUB時序(圖35B、36B、及37B)讀取 儲存在RAM1818中對應儲存在編號0主框中的扇區位 址資訊ID之錯誤偵測碼IED,並將它們傳送至SBCD電路 1 8 1 0。假使SBCD_路1 8 1 0偵測實體扇區位址ID時 ,則其會根據主CPU1 4 0所指定的內插旗標產生模式、 啓始扇區、及結束扇區而產生扇區資訊SI,且將此資訊寫 至RAM18 18以對應預定的PI列。 當EFM +解調變資料寫至RAMI 8 1 8時,RAM控制器 1 8 1 2會根據OUTREQ (圖4 1B)與扇區資訊SI和錯誤 修正結果ER,從RAMI 8 1 8讀取錯誤已修正的主資料, 並將此資訊傳送至OCTL電路1 8 2 2。 假使OCTL電路1 8 2 2根據扇區資訊SI判定已解碼的 扇區資料要被輸出,則其會產生扇區資訊SI的探測訊號 SINF、錯誤修正結果ER的探測訊號ESTB、及主資料的探測 訊號DSTB,並依上述次序將每一者輸出。因此,如圖 4 3 A至4 3F所示,會依序輸出扇區資訊SI、錯誤修正結 果 ER、及主資料(D0、D1、D2···)。 如上所述,於_輸出扇區資料時,包含3位元組的PI、 P0、及PI2修正之錯誤修正結果ER與主資料會在扇區資訊 SI之後被輸出。此刻,藉由分析錯誤修正結果ER中的位元 5及6,可輕易地判定錯誤修正結果是否爲PI或P0 (位元 6 )及 PI 1 或 PI 2。 此外,領先扇區資料之主資料DO包含扇區位址資訊 ID,以致於可輕易地判定對應錯誤修正結果ER的實體位址 氏張尺度適用中國國家標芈(CNS ) A4規格(210X297公釐) ----------^------tr------I (請先閱讀背面之注意事項再填寫本頁) -58 - A7 B7 經濟部中央標準局貝工消費合作杜印製 五、發明説明(56 ) (光碟104上的位址)。 根據上述規劃,藉由正好在解碼的ECC區塊資料之主 資料被輸出之前將扇區資訊SI及扇區修正結果ER輸出,則 可以與主資料的輸出‘乎同時取得主資料的扇區單元中的 錯誤修正結果ER及光碟1 0 4上的扇區位址資訊。 因此,可以輕易地執行對應於扇區位址資訊之ECC錯 誤分析。 如上所述,根據本發明,可實現資料解碼裝置及其方 法,以致於當記錄於記錄介質上的編碼資料從其中被讀取 並被解碼時,對應於記錄在記錄介質上的編碼資料的位址 資料之解碼資料的解碼資訊可以被讀取。因此,藉由考慮 對應該位址資料的解碼資訊,可輕易地分析記錄介質的條 件。 此外,根據本發明,在用於再生.視頻訊號及/或聲頻 訊號的資料再生裝置中,可將資料再生裝置實現成當編碼 資料從記錄介質中被讀取及解碼時,對應記錄於記錄介質 上的編碼資料之位址資料的解碼資料的解碼資訊可以被讀 取。因此,藉由考慮對應該位址資料的解碼資訊*可以輕 易地分析記錄介質的條件。 雖然,已於此詳述本發發之實施例及其修改,但必須 瞭解本發明並非侷限於這些實施例及修改,且習於此技藝 者可在不背離申請專利範圍所界定的發明範圍及精神之下 ,產生不同的修改及變化。 --------------^------1T------于 (請先閲讀背面之注意事項再填寫本頁) (〇叫八4規格(210'乂297公釐) -59 -
Claims (1)
- 該修正WI.於.··<·#明書之後fο 4 2 8 8 8 8 8 ABCD c fr 經濟部中央梯準局員工消費合作社印裝 ^、申請專利範圍 1 . 一種資料解碼裝置,以錯誤修正方式將從記錄介 質再生的錯誤修正編碼資料解碼,該裝置包括: 錯誤修正解碼機構,以錯誤修正方式將該錯誤修正編 碼資料解碼以便以框單位產生解碼資料並用於以框單位產 生解碼資訊; 記憶體記構,用於儲存該錯誤修正編碼資料、該解碼 資料、及該解碼資訊;及 記憶體控制機構,耦合至該錯誤修正解碼機構及該記 憶體機構,用以控制該記憶體機構以便依據框單位儲存該 解碼資料及該解碼資訊,並於框與代表該記錄介質上的該 錯誤修正編碼資料之實體區域之位址資料同步時,從記憶 體機構取回該解碼資料及該解碼資訊》 2 .如申請專利範圍第1項之資料解碼裝置,其中該 錯誤修正編碼資料係根據Cl / C2摺積李得所羅門碼而編 碼。 3 .如申請專利範圍第2項之資料解碼裝置,其中該 記憶體控制機構會將依據該Cl / C2摺積李得所羅門碼之 每一錯誤修正碼系列之該解碼資料及該解碼資訊儲存於該 記憶體機構。 4 .如申請專利範圍第1項之資料解碼裝置,其中該 記錄介質係碟狀儲存介質,於其上該錯誤修正編碼資料會 儲存於扇區中。 5 ·如申請專利範圍第4項之資料解碼裝置,其中該 記億體控制機構在與儲存於該碟片儲存介質上的該錯誤修 本紙張尺度適用中國國家標準(CNS ) Α4Μ ( 210X297公釐) (請先閲讀背面之注意事項再填寫本頁) -60 - 經濟部中央標準局員工消費合作社印製 A8 B8 C8 D8 六、申請專利範圍 正編碼資料的扇區位址同步時,會從該記億體機構取回該 解碼資料及該解碼資訊。 6.如申請專利範圍第1項之資料解碼裝置,其中藉 由使使用者資料框與該框的欄方向中的錯誤修正內碼一起 編碼而產生欄編碼框並藉由使該欄編碼框與該框列方向中 的錯誤修正外碼一起編碼,則可產生該錯誤修正編碼資料 〇 7 .如申請專利範圍第6項之資料解碼裝置,其中該 錯誤修正解碼機構會使該錯誤修正編碼資料以欄單位中的 區塊之方式解碼; 其中該錯誤修正解碼機構會使該錯誤修正編碼資料以 列單位中的區塊之方式解碼;及 其中該錯誤修正解碼機構會使在該欄單位中的該錯誤 修正編碼資料再度解碼。 8 .如申請專利範圍第7項之資料解碼裝置,其中該 錯誤修正解碼機構包括錯誤修正機構,用以將該錯誤修正 編碼資料改錯成錯誤位置及錯誤樣式的函數。 9 · 一種資料解碼方法,以錯誤修正方式將從記錄介 質再生的錯誤修正編碼資料解碼,該方法包括下列步驟: 以錯誤修正方式將該錯誤修正編碼資料解碼以便以框 單位產生解碼資料; 以框單位產生解碼資訊; 儲存該錯誤修正編碼資料、該解碼資料、及該解碼資 訊;______ 本紙張尺度適用中國國家梂準(CNS ) A4規格(210><297公釐) ---------驻-------,訂------手 (請先閱讀背面之注意事項再填寫本頁) -61 - ^8240 A8 B8 C8 D8 六、申請專利範圍 根據框單位儲存該解碼資料及該解碼資訊於記憶體中 :及 於框與代表該記錄介質上的該錯誤修正編碼資料之實 "體區域之位址資料同步時,從記'[跨憶體取回該解碼資料及 該解碼資訊。 1 0 .如申請專利範圍第9項之資料解碼方法,其中 該錯誤修正編碼資料係根據C1/C2摺積李得所羅門碼而 編碼。 1 1.如申請專利範圍第1 〇項之資料解碼方法,進 一步包括一步驟,將依據該C1/C2摺積李得所羅門碼之 每一錯誤修正碼系列之該解碼資料及該解碼資訊儲存之。 1 2 .如申請專利範圍第9項之資料解碼方法,其中 該記錄介質係碟狀儲存介質,於其上該錯誤修正編碼資料 會儲存於扇區中。 1 3 ·如申請專利範圍第1 2項之資料解碼方法,進 一步包括一步驟,當與儲存於該碟片儲存介質上的該錯誤 修正編碼資料的扇區位址同步時,取回該解碼資料及該解 碼資訊。 1 4 .如申請專利範圍第9項之資料解碼方法,其中 藉由使使用者資料框與該框的欄方向中的錯誤修正內碼一 起編碼而產生欄編碼框並藉由使該欄編碼框與該框列方向 中的錯誤修正外碼一起編碼,則可產生該錯誤修正編碼資 料。 1 5 ·如申請專利範圔第1 4項之資料解碼方法,其 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公產) -----------驻-------、訂------0, (請先閱讀背面之注意事項再填寫本炅) 經濟部中央標準局員工消費合作社印製 -62 - 經濟部中央標準局舅工消費合作社印製 A8 Βδ C8 D8々、申請專利範圍 中該錯誤修正解碼步驟包括下列步驟: 將該錯誤修正編碼資料以欄單位中的區塊之方式解碼 t 將該錯誤修正編碼資料以列單位中的區塊之方式解碼 :及 將該欄單位中的該錯誤修正編碼資料再度解碼。 1 6 .如申請專利範圍第1 5項之資料解碼方法,其 中該錯誤修正解碼步驟包括一步驟,將該錯誤修正編碼資 料改錯成錯誤位置及錯誤樣式的函數。- 1 7 .—種資料再生裝置,用以從記錄介質再生錯誤 已修正之編碼資料,包括: 再生機構,用以從該記錄介質再生該錯誤已修正的編 碼資料; 錯誤修正解碼機構,藉合至該再生機構,以錯誤修正 怖 之方式將該錯誤修正編碼資料解碼以便以框單位產生解碼 資料並以框單位產生解碼資訊; 記憶體記構,用於儲存該錯誤修正編碼資料、該解碼 資料、及該解碼資訊;及 記億體控制機構,耦合至該錯誤修正解碼機構及該記 憶體機構,用以控制該記憶體機構以儲存根據框單位之該 解碼資料及該解碼資訊,並於框與代表該記錄介質上的該 錯誤修正編碼資料之實體區域之位址資料同步時,從記憶 體機構取回該解碼資料及該解碼資訊。 1 8 .如申請專利範圍第1 7項之資料再生裝置,其 本紙張尺度適用中國國家標準(CNS )八4規格(210X297公釐) ' -63 - —Γ- 梦 II 訂 線— (請先閱讀背面之注意事項再填寫本頁) ^^8240 經濟部中央榡準局員工消費合作社印製 A8 B8 C8 D8六、申請專利範圍 中該錯誤修正編碼資料係根據Cl / C2摺積李得所羅門碼 而編碼。 1 9 .如申請專利範圍第1 8項之資料再生裝置,其 中該記憶體控制機構會將依據該Cl / C2摺積李得所羅門 碼之每一錯誤修正碼系列之該解碼資料及該解碼資訊儲存 於該記憶體機構。 2 0 .如申請專利範圍第1 7項之資料再生裝置,其 中該記錄介質係碟狀儲存介質,於其上該錯誤修正編碼資 料會儲存於扇區中9 2 1 .如申請專利範圍第2 0項之資料再生裝置,其 中該記億體控制機構在與儲存於該碟片儲存介質上的該錯 誤修正編碼資料的扇區位址同步時,會從該記憶體機構取 回該解碼資料及該解碼資訊。 2 2 .如申請專利範圍第1 7項之資料再生裝置,其 中藉由使使用者資料框與該框的欄方向中的錯誤修正內碼 一起編碼而產生欄編碼框並藉由使該檷編碼框與該框列方 向中的錯誤修正外碼一起編碼,則可產生該錯誤修正編碼 資料· 2 3 .如申請專利範圍第2 2項之資料再生裝置,其 中該錯誤修正解碼機構會使該錯誤修正編碼資料以欄單位 中的區塊之方式解碼; 其中該錯誤修正解碼機構會使該錯誤修正編碼資料以 列單位中的區塊之方式解碼;及 其中該錯誤修正解碼機構會使在該欄單位中的該錯誤 ---------------装------訂------線— I (請先閲讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家橾準(CNS ) A4規格(210X297公釐} -64 - 31S240 g D8 六、申請專利範圍 修正編碼資料再度解碼。 2 4 .如申請專利範圍第2 3項之資料再生裝置,其 中該錯誤修正解碼機構包括錯誤修正機構,用以將該錯誤 修正編碼資料改錯成錯誤位置及錯誤樣式的函數。 -----------裝------訂------線— (請先間讀背面之注意事項再填寫本頁) 經濟部中央標準局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS ) Α4規格(210Χ297公釐) -65 - fn 民國8碎9 4修正丨仏: 六、申請專利範圍 … 1 · 一種資料解碼裝置,以錯誤修正方式將從記錄介-質S生的錯誤修正編碼資料解碼,該裝置包括: _誤修正解碼機構,以錯誤修正方式將該錯誤修正編 胃碼以便以框單位產生解碼資料並用於以框單位產 生解碼資訊; ifi憶體機構,用於儲存該錯誤修正編碼資料、該解碼 資料、及該解碼資訊;及 SB憶體控制機構,耦合至該錯誤修正解碼機構及該記 憶體機構,用以控制該記憶體機構以便依據框單位儲存該 解碼資料及該解碼資訊,並於框與代表該記錄介質上的該 錯誤修正編碼資料之實體區域之位址資料同步時,從記億 體機構取回該解碼資料及該解碼資訊。 2 .如申請專利範圍第1項之資料解碼裝置,其中該 錯誤修正編碼資料係根據Cl / C2摺積李得所羅門碼而編 碼。 3 .如申請專利範圍第2項之資料解碼裝置,其中該 記憶體控制機構會將依據該Cl / C2摺積李得所羅門碼之 每一錯誤修正碼系列之該解碼資料及該解碼資訊儲存於該 記憶體機構。 4 .如申請專利範圍第1項之資料解碼裝置,其中該 記錄介質係碟狀儲存介質,於其上該錯誤修正編碼資料會 儲存於扇區中。 5 .如申請專利範圍第4項之資料解碼裝置,其中該 記億體控制機構在與儲存於該碟片儲存介質上的該錯誤修 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) ---------装------1T------^ 1 I (請先閣讀背面之注意事項再填寫本頁) 經濟部中央標準局員工消費合作社印製 經濟部中央標準局員工消費合作社印装 A8 B8 C8 D8 六、申請專利範圍 正編碼資料的扇區位址同步時,會從該記億體機構取回該-解碼資料及該解碼資訊。 6 .如申請專利範圍第1項之資料解碼裝置,其中藉 由使使用者資料框與該框的欄方向中的錯誤修正內碼一起 編碼而產生欄編碼框並藉由使該欄編碼框與該框列方向中 的錯誤修正外碼一起編碼,則可產生該錯誤修正編碼資料 〇 7 ·如申請專利範圍第6項之資料解碼裝置,其中該 錯誤修正解碼機構會使該錯誤修正編碼資料以欄單位中的 區塊之方式解碼; ’ 其中該錯誤修正解碼機構會使該錯誤修正編碼資料以 列單位中的區塊之方式解碼;及 其中該錯誤修正解碼機構會使在該欄單位中的該錯誤 修正編碼資料再度解碼。 8 .如申請專利範圍第7項之資料解碼裝置,其中該 錯誤修正解碼機構包括錯誤修正機構,用以將該錯誤修正 編碼資料改錯成錯誤位置及錯誤樣式的函數。 9 . 一種資料解碼方法,以錯誤修正方式將從記錄介 質再生的錯誤修正編碼資料解碼,該方法包括下列步驟: 以錯誤修正方式將該錯誤修正編碼資料解碼以便以框 單位產生解碼資料; 以框單位產生解碼資訊; 儲存該錯誤修正編碼資料、該解碼資料、及該解碼資 訊; 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) (請先閱讀背面之注意事項再填f本頁) T -2 - A8 B8 C8 D8 經濟部中央標準局員工消費合作社印装 六、申請專利範圍 根據框單位儲存該解碼資料及該解碼資訊於記憶體中- :及 於框與代表該記錄介質上的該錯誤修正編碼資料之實 體區域之位址資料同步時,從該記憶體取回該解碼資料及 該解碼資訊。 1 0 .如申請專利範圍第9項之資料解碼方法,其中 該錯誤修正編碼資料係根據Cl / C2摺積李得所羅門碼而 編碼。 1 1 .如申請專利範圍第1 0項之資料解碼方法,進 一步包括一步驟,將依據該Cl /’C 2摺積李得所羅門碼之 每一錯誤修正碼系列之該解碼資料及該解碼資訊儲存之。 1 2 ·如申請專利範圍第9項之資料解碼方法,其中 該記錄介質係碟狀儲存介質,於其上該錯誤修正編碼資料 會儲存於扇區中》 1 3 .如申請專利範圍第1 2項之資料解碼方法,進 一步包括一步驟,當與儲存於該碟片儲存介質上的該錯誤 修正編碼資料的扇區位址同步時,取回該解碼資料及該解 碼資訊》 1 4 .如申請專利範圍第9項之資料解碼方法,其中 藉由使使用者資料框與該框的欄方向中的錯誤修正內碼一 起編碼而產生欄編碼框並藉由使該欄編碼框與該框列方向 中的錯誤修正外碼一起編碼,則可產生該錯誤修正編碼資 料。 1 5 .如申請專利範圍第1 4項之資料解碼方法,其 (請先閲讀背面之注意事項再填寫本頁) 裝· 訂 線 本紙張尺度適用中國國家標準(CNS)八4说格(210X297公釐) -3 - A8 B8 C8 D8 經濟部中央標準局貝工消費合作社印製 六、申請專利範圍 中該錯誤修正解碼步驟包括下列步驟: 將該錯誤修正編碼資料以欄單位中的區塊之方式解碼 » 將該錯誤修正編碼資料以列單位中的區塊之方式解碼 :及 將該欄單位中的該錯誤修正編碼資料再度解碼。 1 6 .如申請專利範圍第1 5項之資料解碼方法,其 中該錯誤修正解碼步驟包括一步驟,將該錯誤修正編碼資 料改錯成錯誤位置及錯誤樣式的函數》 1 7 . —種資料再生裝置,用以從記錄介質再生錯誤 已修正之編碼資料,包括: 再生機構,用以從該記錄介質再生該錯誤已修正的編 碼資料; 錯誤修正解碼機構,耦合至該再生機構,以錯誤修正 之方式將該錯誤修正編碼資料解碼以便以框單位產生解碼 資料並以框單位產生解碼資訊; 記憶體機構,用於儲存該錯誤修正編碼資料、該解碼 資料、及該解碼資訊;及 記憶體控制機構,耦合至該錯誤修正解碼機構及該記 憶體機構,用以控制該記憶體機構以儲存根據框單位之該 解碼資料及該解碼資訊,並於框與代表該記錄介質上的該 錯誤修正編碼資料之實體區域之位址資料同步時,從記憶 體機構取回該解碼資料及該解碼資訊。 1 8 .如申請專利範圔第1 7項之資料再生裝置,其 (請先閲讀背面之注意事項再填寫本頁) •裝· 訂 本紙張尺度適用中國國家標準(CNS ) A4現格(210X297公釐) A8 B8 C8 D8 經濟部中央榡準局員工消費合作社印$L 六、申請專利範圍 中該錯誤修正編碼資料係根據Cl / C2摺積李得所羅門碼 而編碼。 1 9 .如申請專利範圍第1 8項之資料再生裝置,其 中該記憶體控制機構會將依據該Cl / C2摺積李得所羅門 碼之每一錯誤修正碼系列之該解碼資料及該解碼資訊儲存 於該記憶體機構。 2 0 .如申請專利範圍第1 7項之資料再生裝置,其 中該記錄介質係碟狀儲存介質,於其上該錯誤修正編碼資 料會儲存於扇區中。 2 1 .如申請專利範圍第2 Q項之資料再生裝置,其 中該記憶體控制機構在與儲存於該碟片儲存介質上的該錯 誤修正編碼資料的扇區位址同步時,會從該記億體機構取 回該解碼資料及該解碼資訊。 2 2 .如申請專利範圍第1 7項之資料再生裝置,其 中藉由使使用者資料框與該框的欄方向中的錯誤修正內碼 ~起編碼而產生欄編碼框並藉由使該欄編碼框與該框列方 向中的錯誤修正外碼一起編碼,則可產生該錯誤修正編碼 資料》 2 3 .如申請專利範圍第2 2項之資料再生裝置,其 中該錯誤修正解碼機構會使該錯誤修正編碼資料以欄單位 中的區塊之方式解碼; 其中該錯誤修正解碼機構會使該錯誤修正編碼資料以 列單位中的區塊之方式解碼;及 其中該錯誤修正解碼機構會使在該欄單位中的該錯誤 ---------1------tr------i 一 ^ (請先閲讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家梯準(CNS ) A4規格(210X297公釐) -5 - A8 B8 C8 D8 六、申請專利範圍 修正編碼資料再度解碼。 2 4 .如申請專利範圍第2 3項之資料再生裝置,其 中該錯誤修正解碼機構包括錯誤修正機構,用以將該錯誤 修正編碼資料改錯成錯誤位置及錯誤樣式的函數。 ---------1------、訂------^ (請先閱讀背面之注意事項再填黨本頁) 經濟部中央標準局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 6
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2863096 | 1996-01-22 |
Publications (1)
Publication Number | Publication Date |
---|---|
TW318240B true TW318240B (zh) | 1997-10-21 |
Family
ID=12253879
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW086100637A TW318240B (zh) | 1996-01-22 | 1997-01-21 |
Country Status (5)
Country | Link |
---|---|
US (1) | US5793724A (zh) |
EP (1) | EP0785551A3 (zh) |
CN (1) | CN1123003C (zh) |
MY (1) | MY129975A (zh) |
TW (1) | TW318240B (zh) |
Families Citing this family (23)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3113200B2 (ja) * | 1996-03-25 | 2000-11-27 | 株式会社東芝 | 交替処理方法 |
KR100217745B1 (ko) * | 1996-05-31 | 1999-09-01 | 윤종용 | 디지탈 비디오 디스크 재생장치의 시스템 디코더 |
JP3430193B2 (ja) * | 1997-01-20 | 2003-07-28 | 株式会社日立製作所 | ディジタル信号再生装置及びディジタル信号再生方法 |
JP3462031B2 (ja) * | 1997-02-15 | 2003-11-05 | 株式会社東芝 | ディスク再生装置 |
TW359811B (en) * | 1997-09-23 | 1999-06-01 | Mediatek Inc | CD playback system with synchronous and anti-vibration functions |
JPH11110140A (ja) * | 1997-10-03 | 1999-04-23 | Matsushita Electric Ind Co Ltd | データ記録装置および方法 |
JP3910736B2 (ja) * | 1998-07-27 | 2007-04-25 | 株式会社東芝 | ディスク記憶装置及び同装置におけるサーボセクタアドレスエラー検出方法 |
HUP0103967A3 (en) * | 1999-06-10 | 2003-07-28 | Koninkl Philips Electronics Nv | Error correction encoding a data stream of information |
JP4074029B2 (ja) | 1999-06-28 | 2008-04-09 | 株式会社東芝 | フラッシュメモリ |
KR100685360B1 (ko) * | 2000-01-31 | 2007-02-22 | 산요덴키가부시키가이샤 | 회로 규모를 억제하며 고속의 오류 정정을 행하는 것이 가능한 오류 정정 장치 및 복호 장치 |
JP3459225B2 (ja) * | 2000-06-08 | 2003-10-20 | 松下電器産業株式会社 | バッファメモリアドレス変換装置、光ディスク再生装置、及び媒体 |
US7079458B2 (en) * | 2000-06-08 | 2006-07-18 | Matsushita Electric Industrial Co., Ltd. | Buffer memory address translation device |
JP2002260336A (ja) * | 2001-02-28 | 2002-09-13 | Pioneer Electronic Corp | 情報記録再生方法及び情報記録再生装置 |
TWI227869B (en) * | 2002-11-04 | 2005-02-11 | Mediatek Inc | Data coding method and system |
US7277368B2 (en) * | 2002-11-11 | 2007-10-02 | Matsushita Electric Industrial Co., Ltd. | Playback method, playback control circuit and playback apparatus for a recording medium |
KR100677106B1 (ko) * | 2002-12-10 | 2007-02-01 | 삼성전자주식회사 | 정보저장매체 및 그 기록/재생방법 |
KR100936033B1 (ko) * | 2003-07-04 | 2010-01-11 | 삼성전자주식회사 | 광 기록/재생 기기의 주소 정보의 효율적인 검출/정정방법 및 장치 |
JP2005222626A (ja) * | 2004-02-06 | 2005-08-18 | Hitachi Ltd | 記録再生装置 |
JP2006127635A (ja) * | 2004-10-28 | 2006-05-18 | Fujitsu Ltd | 情報記憶装置 |
TWI292866B (en) * | 2005-09-09 | 2008-01-21 | Via Tech Inc | Method for calculatng an error detection code |
JP2007080368A (ja) * | 2005-09-13 | 2007-03-29 | Sony Corp | データ記録方法、データ記録装置及びデータ記録プログラム |
CN100458718C (zh) * | 2006-12-29 | 2009-02-04 | 福昭科技(深圳)有限公司 | 一种闪存存储装置及其数据读取和写入方法 |
US9098105B2 (en) * | 2012-08-24 | 2015-08-04 | Avago Technologies General Ip (Singapore) Pte. Ltd. | Dynamic Y-buffer size adjustment for retained sector reprocessing |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0136882B1 (en) * | 1983-10-05 | 1988-03-30 | Nippon Gakki Seizo Kabushiki Kaisha | Data processing circuit for digital audio system |
NL8601437A (nl) * | 1986-06-04 | 1988-01-04 | Philips Nv | Sequentiele bufferinrichting. |
US5255272A (en) * | 1991-02-25 | 1993-10-19 | Storage Technology Corporation | Predictive tape drive error correction apparatus |
JP3259323B2 (ja) * | 1992-04-13 | 2002-02-25 | ソニー株式会社 | デ・インターリーブ回路 |
JPH06111495A (ja) * | 1992-09-30 | 1994-04-22 | Sony Corp | データ再生装置 |
JPH06180948A (ja) * | 1992-12-11 | 1994-06-28 | Sony Corp | ディジタル信号処理装置又は方法、及び記録媒体 |
JP3508168B2 (ja) * | 1993-07-07 | 2004-03-22 | ソニー株式会社 | 再生装置 |
JP2927648B2 (ja) * | 1993-07-16 | 1999-07-28 | シャープ株式会社 | 情報再生方法及び情報記録再生方法 |
-
1997
- 1997-01-21 TW TW086100637A patent/TW318240B/zh active
- 1997-01-21 US US08/785,395 patent/US5793724A/en not_active Expired - Fee Related
- 1997-01-22 EP EP97300391A patent/EP0785551A3/en not_active Withdrawn
- 1997-01-22 CN CN97101290A patent/CN1123003C/zh not_active Expired - Fee Related
- 1997-01-22 MY MYPI97000225A patent/MY129975A/en unknown
Also Published As
Publication number | Publication date |
---|---|
EP0785551A2 (en) | 1997-07-23 |
CN1123003C (zh) | 2003-10-01 |
CN1163459A (zh) | 1997-10-29 |
EP0785551A3 (en) | 1999-06-30 |
MY129975A (en) | 2007-05-31 |
US5793724A (en) | 1998-08-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TW318240B (zh) | ||
JP3305966B2 (ja) | データ復号装置及びその方法並びにデータ再生装置 | |
KR100321268B1 (ko) | 광학디스크와데이타기록/재생방법및장치 | |
CA1255771A (en) | Error correction system with cross-interleaved reed-solomon code | |
JP3562544B2 (ja) | 復号化装置および復号化方法 | |
KR100496211B1 (ko) | 데이터복호장치및그방법및데이터재생장치 | |
TW298699B (zh) | ||
US5966182A (en) | Recording data production apparatus and method, recording medium reproducing apparatus and method, and recording medium | |
JPS62217468A (ja) | デイジタル情報の記録/再生方法及び装置 | |
US7277368B2 (en) | Playback method, playback control circuit and playback apparatus for a recording medium | |
US6804182B2 (en) | Optical disc reproducing apparatus and semiconductor integrated circuit and therefor | |
JP4140344B2 (ja) | 復号化装置及びコンピュータプログラム | |
JP3564910B2 (ja) | データ再生装置及びデータ再生方法 | |
JPH09265730A (ja) | データ再生装置、再生方法 | |
JP3301695B2 (ja) | 符号化信号復号装置 | |
JP2004178789A (ja) | 記録媒体の再生方法、再生制御回路及び再生装置 | |
JP3759992B2 (ja) | 記録情報再生装置 | |
JP3259359B2 (ja) | データ再生装置及び方法 | |
JP3672139B2 (ja) | データ復号装置及びその方法並びにデータ再生装置 | |
JP3700885B2 (ja) | データ復号装置及びその方法並びにデータ再生装置 | |
JP2001357628A (ja) | 情報記録方法、情報記録媒体、情報記録装置、及び情報再生装置 | |
JP4411800B2 (ja) | 符号化方法、符号化装置、復号方法及び復号装置 | |
KR19980066264A (ko) | 데이터 디코딩 장치와 방법 및 데이터 재생 장치 | |
KR20080019694A (ko) | 데이터 오류 정정 방법 및 장치와, 디스크 재생 방법 및장치 | |
JPH11162105A (ja) | 光ディスク再生装置のデータ転送回路 |