TW301738B - - Google Patents
Download PDFInfo
- Publication number
- TW301738B TW301738B TW085108646A TW85108646A TW301738B TW 301738 B TW301738 B TW 301738B TW 085108646 A TW085108646 A TW 085108646A TW 85108646 A TW85108646 A TW 85108646A TW 301738 B TW301738 B TW 301738B
- Authority
- TW
- Taiwan
- Prior art keywords
- signal
- circuit
- voltage
- input
- level
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3692—Details of drivers for data electrodes suitable for passive matrices only
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
- Liquid Crystal (AREA)
Description
301738 五、發明説明(
經濟部中央標準局員工消費合作社印製 發明之背景 1 ·發明之領域 本發月係關#種根據所輸人的信號而從多數電壓選擇 2輸出一個電壓之多値電壓輸出電路及藉由施加所選擇的 電壓而在液晶顯示面板上進行顯示之液晶驅動電路。 2 ·先前技術説明 驅動液晶進行顯示之際,係隔著臨限電壓決定接通電平 截止%,的電壓作爲對於液晶材料施加的電壓。在液晶 顯π面板等方面’由於進行交流驅動或所謂的負載驅動, 所以需要選擇地輸出多値電壓的驅動電路。 圖19爲典型習知例的驅動電路1〇1的電路構成圖,圖2〇 爲以電晶體電平記述驅動電路101的更詳細電路構成圖3 驅動電路101係包含控制電路102、輸出緩衝器103及輸出 端子m所構成。㈣電路1〇2係包含2個反及(财剛問 106、107及2個反或(N0R)閘1〇8、1〇9所構成。 輸出緩衝係包含爲P通道型M〇SFET(㈣氧化物半 導體場效電晶體X以下有時也稱爲「?型黯」或「p通道 電晶體」)的電晶體110、lu及爲N通道SM〇sfet(以下有 時也稱爲「N型服」或「⑽道電晶雜」)的電晶禮112、 113所構成。又,以下有時也將FET只稱爲「電晶體」。 資料信號DA'交流化信號FR&反轉資料信號DAR輸入 驅動電路101之控制電路102。資料信號〇八係規定由輸出 端子104所輸出的電壓的信號。〜使資料信號Da的信號電平 反轉的信號成爲反轉資料信號DAR。此外,交流化信號fr (請先聞讀背面之注意事項再填寫本頁) 裝. 、-6 ^I I I- I -I If- - »1 I I I -I . 本紙張尺度適用中國国家標準(CNS ) 規格(.;M〇x:!97公变) 經濟部中央標準局員工消費合作社印製
本紙浃尺度適用中國國家標準 301738 A7 _____ B7 五、發明説明(2 ) 係使由輸出端子104所輸出的電壓各預定的期間反轉的信 號。輸入控制電路102的各信號利用不圖示的電平移動器 ,於前述各信號的電平爲高電平時移動到後述定在電壓 VO以上的電壓VEE,於爲低電平時移動到接地電壓或不滿 電壓VEE的預定基準電壓。 在控制電路102方面,資料信號DA輸入反及閘1〇6一方的 輸入,父流化信號FR輸入他方的輸入。反及閘1〇6的輸出 P1連接於電晶體no之閉極G。反轉資料信號DAR輸入反或 閘108—方的輸入,交流化信號1?尺輸入他方的輸入。反或 閘108的輸出P2連接於電晶體113之閘極G。 此外,反轉資料信號DAR輸入反及開1〇7一方的輸入, 資料信號DA輸入反或閘109—方的輸入。交流化信號⑼輸 入反及問107及反或問109他方的輸入。反及閘ι〇7的輸出 P3輸入電晶體ηι之閘極G,反或閘ι〇9的輸出?4輸入電晶 體112之閉極G。 在輸出緩衝器103方面,給與電晶體n〇之源極s電壓v〇 ,施加於閘極G的輸出^爲低電平,就供給透過輸出端子 連接於輸出端子刚的例如液晶顯示面板之電極電壓 °給與電晶禮111之源極S電壓V2,施#於問極G的輸出 爲低電平’就由輸出端子104輸出電壓V2。給與電晶體⑴ 《源極S電壓V3 ’施加於閘接G的輸出?4爲高電平,就由 輸出端子104輸出電壓V3e給與電晶體⑴之源極S電極V5 ,施加於閘極G的輸出以爲高電平,⑪由輸出端子 出電壓V5。纟電壓若包含爲接地電壓的電壓VG和電壓 5- (CNS Μ峨格(210 --- I II -* 钟衣―—--II--- - * (請先閱讀背面之注意事項再填寫本頁) 經濟部中央標準局員工消費合作社印製 A7 B7 五、發明説明(3 ) VEE而表示,則定爲 VEE δ V0>V2>V3>5 2 VG。 如圖20所示,控制電路102之各閘元件分別爲4個電晶體 所構成。反及閘106由爲P型FET的電晶體121、122和爲N 型FET的電晶體123、124構成。電晶體121、122係給與源 極S電壓VEE,共同連接汲極D。電晶體123、124係梯級連 接,使電晶體124之源極S接地。電晶體123之汲極D共同連 接於電晶體121、122。 電晶體121、122和電晶體123的連接點電壓輸出作爲輸 出P1。資料信號DA輸入電晶體122、124之閘極G,交流化 信號FR輸入電晶體121、123之閘極G。 反或閘108由爲P型FET的電晶體125、126和爲N型FET的 電晶體127、128構成。電晶體125、126係梯級連接,給與 電晶體125之源極S電壓VEE。電晶體127、128係共同連接 汲極D,使源極S都接地。 共同連接電晶體126之汲極D和電晶體127、128之汲極D ,連接點電壓輸出作爲輸出Ρ2»反轉資料信號DAR輸入電 晶體125、128之閘極G,交流化信號FR輸入電晶體126、 127之閘極G 3 反及閘107由爲P型FET的電晶體129、130和爲N型FET的 電晶體131、132構成。電晶體129〜132與電晶體121〜124 分別對應,和電晶體121〜124同樣地分別連接。電晶體 129、130之汲極D和電晶體131之汲極D的連接點電壓輸出 作爲輸出P3。反轉資料信號DA—R輸入電晶體130、132之閘 極G,交流化信號FR輸入電晶體129、13 1之閘極G。 -6- --------、裝------訂------- i -~ 一 一 . (請先閔讀背面之注意事項再填寫本頁) ‘ 本紙張尺度適用中國國家標华(CNS ) Λ4規格(210X 297公釐) A7 B7 五、發明説明(4 :閘109由爲p型FET的電晶體⑴、⑼和爲㈣pH· 電日0 趙 135、136M 4 ^ 攝成。电晶體133〜136與電晶體125〜128 分別對應,和雷a轉,1 r , 书00體125〜128同樣地分別連接。電晶體 134之没極D和雷品赫 ^ 电阳體135、136之汲極D的連接點電壓輸出 =爲輸出P4 *資料信號D A輸人電晶趙133、136之閘極G, 交流化信號FR輸入電晶趙134、135之問極g。 以下所示的表1爲驅動電路101的眞値表。 【表1】
DA FR PI Ρ2 Ρ4 TrllO Trill Trll2 Trll3 輸出電壓 L L Η L Η Η OFF OFF ON ORF V3 . L Η Η L L L OFF ON OFF OFF V2 Η L Η Η Η L OFF OFF OFF ON V5 Η Η L L Η L ON OFF OFF OFF VO 號FR爲高「H」電平時,輸出ρι、p2、?4都成爲低「乙」 電平,輸出P3成爲高「H」電平。因此,在表丄中表示成 TrllO〜113的各電晶體11〇〜113之中,僅電晶體η〇成爲 ON狀態’由輸出端子1 〇4輸出電壓v〇。 根據資料輸入信號DA和交流化信號FR的信號電平,電 晶體110〜113之任一電晶體成爲〇N狀態,而由輸出端子 104輸出供給該電晶體的電壓。 如上述之要在液晶顯示面板進行顯示,爲了驅動液晶, 必須施加大約30〜50V的驅動電-壓。爲此,輸出多値電壓 的驅動電路101必須是高耐壓電路,以便即使施加高的電 木紙乐尺度適用中國國家標华(CNS ) Λ4現格ί. 210X297公;t I 裝 訂 \·^ - * * (請先閲讀背面之注意事項再填寫本頁) h 經濟部中央梂注局員工消f合作社印製 經濟部中央螵孪局員工消費合作社印袈 3o^38 a7 —------------- 五、發明説明(5 ) 壓也不會受到破壞。爲了即使施加高的電壓也不會受到破 壞,必須將電路内的各電晶體構造製成例如雙重擴散構造 ,形,所需的面積變寬。因此,在形成液晶驅動裝置的半 體曰Ef片方面’爲高耐壓電路的部分所占的比率變大。 近幾年要求削減液晶顯示面板及包含驅動液晶顯示面板 疋裝置的面板裝置的製造成本。爲了降低製造成本,考慮 縮小則述半導體晶片全體的面積。爲了縮小前述半導體晶 片的面積,縮小高耐壓電路部分所占的面積就成爲課題。 此外,就其他課題而言,可舉出前述面板裝置的消耗電 力大。在包含如前述之驅動電路1〇1的驅動IC方面,輸入 控制電路102的信號DA、FR上升、下降變化時,輸出緩衝 器103的電晶體110〜113之中的2個電晶體瞬間同時成爲 ON狀態,所謂的貫通電流流動。例如從資料信號爲高 電平且夂流化信號FR爲高電平的狀態,交流化信號FR下 降到低電平,電晶體110和電晶禮113就同時成爲〇N狀態 ,電流從電壓V0側流到電壓乂5側。 、 防止因貫通電流而消耗電力增加的技術揭示於特開平5· 46113號公報《在前述先前技術中,藉由設置由反相閘和 電容器等構成的延遲電路,防止貫通電流流動,以免使所 輸入的信號具有相位差,輪出緩衝器内的電晶體同時成爲 ON狀態。在前述先前技術中,由於以許多電路元件構成 驅動用1C的輸出電路部,所以半導體晶片的面積變大,有 製造成本增加的可能性。 〜 ~ 8 - 本纸伕尺度適用中國困家標準(CNS ) Λ·!規格(210-^297/^,¾ ) n HI In. —^n -- - - : I -- i «.*良 I —i- —- I -!— I--- f 为 、v5 (請先閔讀背面之注意事項再填寫本頁) 五、發明説明(6 ) 發明之概述 本發明之目的係提供—種藉由減少作爲高耐壓 成的電晶趙數,可縮小半導體晶片面積之多^ 路及液晶驅動電路。 登輸出電 此外’本發明之其他目的# 任炫丄 打係抚供—種藉由以少的電路亓 件數防止貫通電流流動,抑制雪六省 π剌電力消耗I多値電壓輪 路及液晶驅動電路。 电公衔出電 本發明係一種多値電壓輸出電路,其特徵在於: 係根據每預定時間從第—電源電位電平轉換爲第二電源 電位或從第二電源電位電平轉換爲第一電源電位的第—輸 入信號和比前述預定期間短的每預定基準時間將該電平定 爲前述第-及第二電源電位之任一方的第二輸入信號,選 擇地輸出多數電壓之中的一電壓之多値電壓輸出電路, 在具有一端分別連接於前述多數電壓之中的對應電壓, 他端共同連接於輸出端子的多數第一開關元件;及, 輸出使前述多數第一開關元件中之一開關元件成爲導通 狀%、使其他開關元件成爲切斷狀態的控制信號的控制電 路者方面, 前述控制電路具有遲輯電路,該邏輯電路係前述各第一 開關元件由所梯級連接的2個第二開關元件構成,根據前 述罘一輸入信號,任何一方成爲導通狀態,同時給與其一 端前述第一或第二電源電位,給與他端前述第一輸入信號 ,其連接點電位成爲該第一開關元件的控制信號者。 按照本發明,在多値電壓輸出電路方面,第二輸入信號 輸入邏輯電路,2個第二開關元件的任何一方就成爲導通 -9 - 表纸乐尺度適用中圉圉家榡车(CNS ) Λ4規格(210'/297公釐> (請先閲讀背面之注意事項再填寫本頁) 裝. •-Β 經濟部中央標進局員工消費合作社印製 A7 _____ B7 五、發明説明(7 ) 狀態’而给與各第一開關元件作爲控制信號。各第一開關 元件根據控制信號,僅1個開關元件成爲導通狀態,由輸 出端子輸出供給成爲導通狀態的開關元件的電壓。因此, 控制第一開關元件導通/切斷的控制信號爲邏輯電路的2個 第二開關元件的連接點電壓,所以藉由選擇地給與第一開 關元件給與邏輯電路的第一或第二電源電位,可使第—開 關元件導通。 例如圖1所示,多値電壓輸出電路1係包含控制電路2及 第一開關元件3a ' 3b所構成。控制電路2由2個邏輯電路4a 、4b構成。在邏輯電路4a方面,梯級連接第二開關元件5a ' 5b ’給與第二開關元件5a第一電源電位VA1,給與第二 開關元件5b第一輸入信號S1。在邏輯電路4b方面,梯級連 接第二開關電路5c、5d,給與第二開關元件5c第一輸入信 號S1,給與第二開關元件5d第二電源電位VA2。第一輸入 信號S1每預定期間交互電平轉換第一電源電位VA1和第二 電源電位VA2。 經濟部中央標準局員工消費合作社印製 n I I 1 - - I - -I (*^ I m n n I I \—, t 二 U3 ,ve -- (請先閱讀背面之注意事項再填寫本頁) 梯級連接的第二開關元件5a、5b的連接點電位輸入第一 開關元件3 a作爲控制信號,根據電位電平控制導通/切斷 。此外,第二開關元件5c、5d的連接點電位輸入第一開關 元件3b作爲控制信號’根據電位電平控制導通/切斷。第 二輸入信號S2輸入各第二開關元件5a〜5(1作爲控制信號, 根據第二輸入信號S2’各運輯電路4a、4b的一方第二開關 元件5成爲導通狀態。第二輸厂信號S2比預定期間短的每 預定基準時間交互電平轉換第一電源電位VA1和第二電源 -10- 本紙張尺度適用中國S家標辛:CNiT) .\4^格(2 ίο y 297公釐; "~~' A7 B7 輕濟部中夬捃準局員工消費合作it%製 五、發明説明(8 電位VA2。 回應由各邏輯電路4所輸出的控制信號,任何—個 開關疋件3成爲導通狀態,由輸出端子6輸出給與該第— 關元件3的電壓VB。 、V ^ 此外’本發明之特徵在㈣由第—邏輯電路構成,該 弟-邏輯電路㈣接於預定値以上的轉的前述第一開關 元件由P通道電晶趙溝成’並且將控制信號輸出到該p通道 電晶體的前述邏輯電路由給與其一端使?通道電晶體成爲 切斷狀態的電源電位的P通道電晶體之梯級連接電路構成 , 係由第二邏輯電路構成,該第二邏輯電路係連接於不滿 前述預定値的電壓的前述第一開關元件由N通道電晶體構 成,並且將控制信號輸出到該N通道電晶體的前述邏輯電 路由給與其一端使N通道電晶體成爲切斷狀態的電源電位 的N通道電晶鱧之梯級連接電路構成者。 按照本發明,爲P通道電晶體的第一開關元件根據控制 信號控制導通/切斷,該控制信號係由給與一端使p通道 電晶體成爲切斷狀態的電源電位的第一邏輯電路輸出。此 外’爲N通道電晶體的第一開關元件根據控制信號控制導 通/切斷,該控制信號由给與—端使N通道電晶體成爲切 斷狀%的電源電位的第一邏輯電路輸出。因此,給與第一 邏輯電路的使ρ通道電晶體成爲切斷狀態的電源電位或第 —輸入信號會輸入爲Ρ通道電晶體的第一開關元件,根據 第一輸入信號的電壓電平而導通時以外,該第一開關元件 11 - 丨一 .~ -'装-- ♦ · ' (請先-"讀背面之:ix意事項再填寫木頁) --3 么織伕尺度適用中 國國家橾孪(0\'$';.-\4規格(210/_297公.变) A7 B7 經濟部中央標準局員工消費合作仕印製 五、發明説明(9 被切斷。此外,給與第二邏輯電路的使N通道電晶體成爲 切斷狀態的電源電位或第一輸入信號會輸入爲N通道電晶 體的第一開關元件,根據第一輸入信號的電壓電平而導通 時以外,該第一開關元件被切斷。各邏輯電路給與一端使 連接於各邏輯電路的電晶體成爲切斷狀態的電源電位,所 以可完全斷開對應的第一開關元件。 此外,本發明之特徵在於:在前述第一及第二電源電位 間梯級連接前述第一邏輯電路和第二邏輯電路,給與其連 接點前述弟一輸入信號而成者。 按照本發明,在第一及第二電源電位間梯級連接第一邏 輯電路和第二邏輯電路,給與連接點第一輸入信號。因此 ,第一輸入信號及第一、第二電源電位透過根據第二輸入 信號而成爲導通狀態的邏輯電路給與第一開關元件。 如圖2所不,梯級連接由爲p通道電晶體的第二開關元 件5e、5f構成的第一邏輯電路7和由爲N通道電晶體的第二 開關凡件5g、5h構成的第二邏輯電路8,第一輸入信號“ 輸入第一邏輯電路7和第二邏輯電路8的連接點。 此外_,本發明之特徵在於:使給與前述第一邏輯電路他 端的第一輸入信號和給與前述第二邏輯電路他端的第—輪 入信號之相位不同,於前述第—輸入信號的電平轉換時, 設置全部邏輯電路的兩$電壓互相相φ的期間者。 按照本發明’輸入第—邏輯電路和第二邏輯電路的第一 輸入信號設定成互相相位不同的-信號。因此, 號的電平轉換時會發生全邱 生全郅邏輯電路的兩端電壓互相相等 ^ 种衣 訂 1 > *' (請先閱讀背面之注意事項再填寫本頁) -12- 301738 Μ Β7 五、發明説明(1〇 ) "—' 的期間。 如圖3所示’給與第一邏輯電路7a一端第一電源電位vai ’給與他端第—輸入信號S11。此外,給與第二邏輯電路 8a—端第二電源電位vA2,給與他端和第一輸入信號sii 相位不同的第一輸入信號s】2。 於第一輸入信號Sll、S12的電平轉換之際,由第—邏輯 電路7a及第二邏輯電路8a供給使與各邏輯電路對應的開關 元件3成爲切斷狀態的電位。因此,藉由2個第一開關元件 3成爲導通狀態,可防止流動的貫通電流流動,可減低多 値電壓輸出電路的消耗電力。 此外,本發明之特徵在於:在前述多値電壓輸出電路方 面,使前述第一輸入信號成爲每框電平轉換的交流化信號 ,使前述第二輸入信號成爲根據顯示資料決定電平的資料 信號者。 按照本發明,第一輸入信號爲每框電平轉換的交流化信 號,第二輸入信號爲根據顯示資料決定電平的資料信號。 因此,可由輸出端子輸出供給爲資料信號所決定的第一開 關元件的電源電壓。 經濟部中央標準局員工消費合作社印製 此外,本發明之特徵在於:在前述多値電壓輸出電路方 面,使則述第一輸入信號成爲每框電平轉換的交流化信號 ,使前述第二輸入信號成爲掃描定時信號者。 按照本發明,第一輸入信號爲每框電平轉換的交流化信 號,第二輸入信號爲掃描定時信號。因此,可由輸出端子 輸出供給爲掃描定時信號所決定的第一開關元件的電源電 -13- 本紙杀尺度刺㈣S家標準(CN'S ) Λ4規格(17^7^公趁) 經濟部中央標孳局負工消費合作社印裝 A7 ___ B7 _________ 五、發明説明(11) I。 如以上,根據本發明,由於控制第一開關元件導通/切 斷的控制信號爲邏輯電路的2個第二開關元件的連接點電 壓’所以藉由選擇地給與第一開關元件給與邏輯電路的第 —或第二電源電壓,可使第一開關元件導通。此外,给與 第一開關元件的第一或第二電源電位爲高電位,邏輯電路 需形成作爲高電壓的電路,但因輸入邏輯電路的第一輸入 信號不是輸入專用開關元件,而是透過根據第二輸入信號 控制導通/切斷的第二開關元件輸入第一開關元件作爲控 制k號’所以可減少包含於邏輯電路内的開關元件數, 可縮小多値電壓輸出電路的面積。 此外,根據本發明,由於各邏輯電路給與一端使連接於 各邏輯電路的電晶體成爲切斷狀態的電源電位,所以可完 全斷開對應的第一開關元件。 再者,根據本發明,由於在第一及第二電源電壓間梯級 連接第一邏輯電路和第二邏輯電路,給與連接點第一輸入 仏號,所以可由根據第二輸入信號而成爲導通狀態的邏輯 电路輸出第一及第二電源電位和第一輸入信號,可控制第 一開關元件的導通/切斷。 再者,根據本發明,由於輸入第一邏輯電路和第二邏輯 電路的第一輸入信號設定成互相相位不同的信號,所以第 一輸入信號的電平轉換時會發生全部邏輯電路的兩端電壓 互相相等的期間,可阻止通過t個第一開關元件而言通電 流流動。 -14- _本紙張尺度適規格( (請先閱讀背面之注意事項再填寫本頁) 袈. A7 B7 、發明説明(12 ; .1 装-- (請先閱讀背面之注意事項再填寫木頁) 的交流化::本:明’由於第—輸入信號爲每框電平轉換 資科户號,',第二輸入信號爲根據顯示資料決定電平的 的電^電i所以可輸出根據資料信號和交流化信號所選擇 。 r 可以父流驅動時所施加的電源電位驅動液晶 再者 的交&化本發明,由於第—輸入信號爲每框電平轉換 出根墟^號,第二輸入信號爲掃描定時信號,所以可輸 以六、.掃描疋時信號和交流化信號所選擇的電源電位,可 、巟驅動時所施加的電源電位驅動器。 月 ' .1. 本發明〈此等目的和此以外的目的、特色、優點由下述 4細説明和圖面當可更加明確。 圖1爲顯示本發明實施第一形態的基本觀點之圖。 圖2爲顯示本發明實施第一形態的基本觀點之囷。 圖3爲顯不本發明實施第二形態的基本觀點之圏。 圖4爲本發明實施第一形態的信號電極驅動電路丨丨的電 路圖。 圖5爲顯示液晶顯示裝置5 1的基本結構的方塊囷。 經濟部中央標準局—工消費合作社印製 圖ό爲從圖5之切斷面線ΙΠ_ΙΠ看的液晶顯示面板52的概 略截面圖。 圖7爲輸入液晶顯示面板52的各信號的定時囷。 圖8爲顯示液晶顯示面板52的顯示例之圖。 圖9爲圖8所示之液晶顯示面招^2的各顯示信號的波形圖 〇 ------ - 私紙張尺度適用中國国家標毕 -15 CNS ) Α4規格(2l〇X:!97公;$ ) 經濟部中央標準局負工消費合作社印製 A7 -------B7 五、發明説明(13 ) 圖10A爲合成變成亮燈狀態的在正交點的信號的波形圖 〇 圖10B爲合成變成非亮燈狀態的在正交點的信號的波形 圖。 圖11爲驅動電路u的各信號的定時圖。 圖12爲顯示共用驅動器53結構的方塊圖。 圖13爲本發明實施第一形態其他結構例的驅動電路na 的電路圖β 圖14爲驅動電路Ua的各信號的定時圖。 圖15爲發明實施第二形態的信號電極驅動電路81的電路 圖。 圖16爲义流化信號製成電路91的電路圖。 圖17爲交流化信號製成電路91的各信號的定時圖。 圖18爲信號電極驅動電路81的各信號的定時囷。 圖19爲典型習知例的驅動電路ι〇1的電路構成圖。 圖20爲以電晶體電平記述驅動電路101的更詳細電路圖 0 較佳實施例之詳細説明 以下’參考圖面詳細説明本發明之較佳實施例。 圖4爲本發明實施第一形態的信號電極驅動電路11的電 路圖。此外,將本發明實施的此形態基本觀點顯示於前述 圖1及圖2。信號電極驅動電路η係包含第一開關電路12、 第二開關電路13、輸出緩衝器Ν及輸出端子15所構成。從 後述電源電路56給與信號電極驅動電路11預定的電壓。供 -16- 本纸ft尺度適用中國囷家標準(CNS ) Λ4規格(:丨〇>< 297公楚) I - - - - - —-in I —-'-I | -I - - —1!----- 爾 * (請先閱讀背面之注意事項再填寫本頁) A7 經濟部中央標準局員工消費合作杜印製 B7五、發明説明(14 ) 給第一開關電路12和第二開關電路13電壓VE,供給輸出 緩衝器14電壓VO、V2、V3、V5。各電壓設接地電壓爲電 壓 VG,則定爲 VE S V0>V2>V3>V5 S VG。 此外,資料信號DA、反轉資料信號DA之信號電平的信 號DAR及反轉交流化信號FR之信號電平的信號FRR輸入控 制輸出緩衝器14的各電晶體導通/切斷的各開關電路12、 13。前述各信號係利用後述電平移動器68移動電平的信號 〇 第一開關電路12係包含爲P通道型FET的電晶體21、22和 爲N通道型FET的電晶體23、24所構成。在第一開關電路 12中,電晶體21、22、23、24按此順序梯級連接。給與電 晶體21之源極S電壓VE,電晶體24之源極S接地。 資料信號DA輸入電晶體21、23之閘極G,信號DAR輸入 電晶體22、24之閘極G。信號FRR輸入電晶體22和電晶體 23的連接點25。設電晶體21和電晶體22的連接點電平爲信 號A1,設電晶體23和電晶體24的連接點電平爲信號A2。 以下所示的表2爲第一開關控制電路12的眞値表。 【表2】 |_「 一装— _ ~ ' (請先閲讀背面之注意事項再填寫本Ϊ)
DA FR Tr21 Tr22 Tr23 Tr24 A1 A2 L L ON OFF OFF ON H L L Η ON OFF OFF ON H L Η L OFF ON ON OFF H H Η Η OFF ON ON OFF L L 在表2中,資料信號DA爲低「L」電平時,即使交流化 -17- 本紙張尺度適用中國國家標隼(CNS ) Λ4規洛(2l〇X 297公釐) 經濟部中央標準局員工消費合作社印裂 A 7 B7五、發明説明(15 ) 信號FR爲任一電平,信號A1也成爲高電平,信號A2成爲 低電平。資料信號DA爲高電平時,交流化信號FR爲低電 平時,信號Al、A2都成爲高電平。此外,資料信號DA爲 高電平時,交流化信號FR爲高電平時,信號Al、A2都成 爲低電平。 第二開關電路13係電晶體3 1〜34與第一開關電路12之電 晶體21〜24分別對應,和電晶體21〜24同樣地梯級連接。 信號DAR輸入電晶體31、33之閘極G,資料信號DA輸入 電晶體32、34之閘極G。信號FRR輸入電晶體32和電晶體 33的連接點35。設電晶體31和電晶體32的連接點信號電平 爲信號A3,設電晶體33和電晶體34的連接點信號電平爲信 號A4 〇 以下所示的表3爲第二開關控制電路13的眞値表。 【表3】 (請先聞讀背面之注意事項再填寫本頁 *\=0
DA FR Tr31 Tr32 Tr33 Tr34 A3 A4 L L OFF ON ON OFF H H L Η OFF ON ON OFF L L Η L ON OFF OFF ON H L Η Η ON OFF OFF ON H L 在表3中,資料信號DA爲高電平時,即使交流化信號FR 爲任一電平,信號A3也成爲高電平,信號A4成爲低電平 。資料信號DA爲低電平時,交流化信號FR爲低電平時, 信號A3、A4都成爲高電平。此=外,交流化信號FR爲高電 平時,信號Al ' A2都成爲低電平。 -18- 本紙張尺度適用中國國家標孪(CNS ) Λ4規格(2丨OX297公釐) 301738 Α7 Β7 五、發明説明(16 輸出緩衝器14係包含爲p通道型fET的電晶體41、42和爲 N通道型FET的電晶體43、44所構成。供給輸出端子15輸 出緩衝器14的爲第一開關元件的各電晶體41〜44輸出。供 給電晶趙41電壓V0,根據信號…控制導通/切斷。電晶體 41根據信號A1的信號電平將電壓v〇輸出到輸出端子15。 供給電晶體42電壓V2,根據信號八3控制導通/切斷。供 給電晶體43電壓V3,根據信號A4控制導通/切斷。供給電 晶體44電壓V5,根據信號A2控制導通/切斷。
以下所示的表4爲輸出緩衝器14的眞値表。 【表4】 A1 A2 A3 A4 Tr41 Tr42 Tr43 Tr44 輸出電壓 Η L H H OFF OFF ON OFF V3 Η L L L OFF ON OFF OFF V2 Η H H L OFF OFF OFF ON V5 L L H L ON OFF OFF OFF VO 請 先 讀 背 之 * 事 項 再 填 寫 本 頁 装 訂 經濟部中央標準局員工消费合作仕印装 如表4所示,根據表2、3所示的信號Α1〜Μ電平導通或 切斷電晶體(Tr)41〜44。在輸出緩衝器14中,電晶趙41〜 44之任一電晶體成爲導通狀態,由輸出端子15輸出供給該 電晶體的電壓。爲導通狀態的電晶體以外的3個電晶體被 切斷。 又,在驅動電路11方面’各電晶體成爲高耐壓的結構, 所以爲使電晶禮導通而施加於閘極的信號及由電晶體所輸 出的信號的電壓電平變高。在j 1〜4中,使信號FR、DA 、A4的js號電平只成爲高及低電平,但可定爲可導 通/切斷各電晶體的信號電平。 -19- 本纸弦尺度適用中國國家標準(〇;5)八4規格(2丨〇><297公釐) 之 A 7 B7 經濟部中央標洚局員工消費合作社印製 五、發明説明(17 ) 圖5爲顯示液晶顯示裝置51的基本結構的方塊圖,圖6爲 從圖5之切斷面線in-πι看的液晶顯示面板52的概略截面圖 。液晶顯示裝置51係包含液晶顯示面板52、共用驅動器53 、段驅動器54及驅動控制電路55所構成。 液晶顯示面板52如圖6所示,係包含一對透光性基板57 ' 58 ’隔開預定間隔而貼合基板57、58的密封構件59及介 於基板57、58間的液晶層6〇所構成。共用電極c〇以一定 間隔互相平行地設於基板57上。此外,對於共用電極c〇 正交般地,段電極SE以一定間隔設於基板58上。在液晶顯 示面板52方面,共用電極c〇分別連接於共用驅動器53, 段電極SE分別連接於段驅動器54。在液晶顯示裝置51方面 ,共用驅動器53和段驅動器54根據由驅動控制電路乃所供 給的控制信號等,對於各電極c〇、SE選擇地施加電壓而 進行顯示。 與各段電極SE對應,資料閂鎖電路66 '線路閂鎖電路” 、電平移動器68及驅動電路u設於段驅動器54上。由驅動 控制電路55所供給的資料信號DB爲資料閂鎖電路%所閂 鎖,與段電極SE1〜SEm對應的一水平掃描期間分的資料 信號DB—爲各資料閂鎖電路66所閂鎖,就轉移到線路閂 鎖67。線路閂鎖67將一水平掃描期間分的資料信號 出到電平移動器68。電平移動器68於所輸入的信號的 爲低電平時,變換到接地電壓VG或電mvE以下的 =壓’於爲高電平時,放大,電壓卿輸出資料信號 -20- -Hi —I- In - I rn I -i Λ 士^< HI -1 - - - I - - I. . . , I T^i _ . (請先$讀背面之注意事項再填寫本頁) 本紙張尺度適用中國S家橾準(CXS ) Λ4規格 t 21 Οχ 297公釐) 經濟部中央標準局員工消費合作社印製 A7 B7 五、發明説明(18 ) 爲電平移動器68所變換電壓電平的資料信號DA輸入驅 動電路11。此外,交流化信號FRB由驅動控制電路55輸入 電平移動器68 »電平移動器68將交流化信號FRB和資料信 號DB同樣地電平變換,輸出作爲交流化信號FR。 圖7爲輸入液晶顯示面板52的各信號的定時圖。又,在 本定時圖中,以同一符號顯示電極和給與電極的信號。垂 直同步信號Vsyn的各周期與共用電極C01〜COn分別對應 發生水平同步信號Hsyn。在垂直同步信號Hsyn顯示的期間 T1,根據垂直同步信號Hsyn,僅和共同電極CO同數決定 水平掃描期間T2。在各水平掃描期間T2,共用電極驅動 信號C0M1、COM2、COMn依次成爲高電平,該共用電極 驅動信號COM1、COM2、COMn係顯示施加成爲後述選擇 狀態的電壓之共用電極CO的信號。在共用電極驅動信號 CO爲高電平的期間,段電極驅動信號SEG1、SEG2、 SEGm成爲高電平,該段電極驅動信號SEG1、SEG2、 SEGm係顯示施加成爲後述選擇狀態的電壓之段電極SE的 信號,爲資料信號D A所規定的電壓施加於各段電極SE。 在圖8所示的3行x3列液晶顯示面板52方面,施以斜線的 斜線部分70顯示非亮燈狀態,白部分71顯示亮燈狀態。圖 9和交流化信號FR共同顯示從共用驅動器53到共用電極 C01、共用電極C02及共用電極C03的輸出波形、從段驅 動器54到段電極SE1、段電極SE2及段電極SE3的輸出波形 。共用電極C01和段電極SE2的一正交點爲亮燈狀態,共用 電極C02和段電極SE2的正交點爲非亮燈。 -21 - 本纸張尺度適用中國g家標隼(CNS ) A4規格(210X 297公釐) I - - mu - .1 · - -It - - - J.r^·〆 - - I n^i 1^1 11 1^1^1 fm . f 5 r - (請先閱讀背面之注意事項再填寫太頁) 經濟部中央標準局員工消費合作社印製 301738 at Β7五、發明説明(19 ) 圖10A顯示合成變成亮燈狀態時的對於各電極的輸出波 形的電壓波形,圖10B顯示合成變成非亮燈狀態時的對於 各電極的輸出波形的電壓波形。在圖10A及圖10B中,以 實線顯示的共用的輸出電壓係VO及V5的情況爲選擇狀態 ,VI及V4的情況爲非選擇狀態。此外,以虛線顯示的段 的輸出電壓係V0及V5的情況爲選擇狀態,V2及V3的情況 爲非選擇狀態。即,電壓V0施加於共用電極CO時,電壓 V5施加於段電極SE的正交點亮燈及電壓V5施加於共用電 極CO時,電壓VO施加於段電極SE的正交點亮燈。電壓V0 施加於共用電極CO時,電壓V3施加於段電極SE的正交點 成爲非亮燈狀態及電壓V5施加於共用電極CO時,電壓V2 施加於段電極SE的正交點成爲非亮燈狀態。 圖11爲驅動電路11的各信號的定時圖。在時刻t41〜t42 ,交流化信號FR爲低「L」電平,資料信號DA爲高「Η」 電平,所以輸出電壓成爲V5。在時刻t42〜t43,交流化信 號FR爲低電平,資料信號DA也爲低電平,所以輸出電壓 成爲V3。 在時刻t44〜t45,交流化信號FR成爲高電平,資料信號 DA爲高電平,所以輸出電壓成爲VO。設電壓VO和電壓V5 的中間電壓爲電壓VC。在時刻t45〜t46,交流化信號FR爲 高電平,但資料信號DA爲低電平,所以輸出電壓成爲V2 。電壓V2對於電蜃VC具有和電壓V3相等的電壓差。 在時刻t45,交流化信號FR成·=爲低電平,資料信號DA爲 高電平,所以輸出電壓成爲V5。交流化信號FR例如從時 -22- (請先閱讀背面之注意事項再填寫本頁) 本纸任·尺度適用中國國家標準f CNS ) Λ4規格(210X297公釐) A7 B7 經濟部中央標羋局員工消費合作社印製 五、發明説明(2〇) 刻t44到時刻t47的各期間W41交互變成高電平和低電平。 上述驅動电路11雖然在段堪動器5 4使用,但藉由變更供 給輪出緩衝器14的電壓及進入第一開關電路12的交流化信 號FR’可用於液晶顯示裝置51的共用驅動器53。 囷12爲共用驅動器53的方塊圖。共用驅動器53係包含移 位暫存器61、電平移動器62及驅動電路lla所構成。移位 暫存器61根據垂直同步信號Vsyn和水平同步信號Hsyn輸出 掃描定時信號ST。電平移動器62將由移位暫存器61所輸出 的信號電平移動而輸出。驅動電路113根據電平移動器62 的輸出(電平移動後的掃描定時信號ST)、交流化信號fr及 電源電壓VO ' VI、V4、V5輸出共用電極驅動信號c〇Ml、 • _、COMn 0 圏13爲共用驅動器53的驅動電路na的電路圖。驅動電 路11 a爲和驅動電路π同一的構成元件所構成,所以附上 同一的參照符號而省略關於結構的説明。驅動電路11&和 驅動電路11不同之點的第一點係在第—開關電路丨2中供給 連接點25的信號在驅動電路11係反轉交流化信號frr,但 在驅動電路11 a則成爲交流化信號FR。此外,第二點係供 給第一及第二開關電路12、13之各電晶體之閘極g的信號 在樞動電路11係資料信號DA及反轉資料信號DAR,但在 驅動電路11 a則成爲掃描定時信號ST及反轉掃描定時信號 STR。再者,第三點係給與輸出緩衝器14之電晶體42定爲 V0> Vl> V2的電壓VI,給與晶體43定爲V3> V4> V5的 電壓V4。 -23- 良紙張尺度適用中國g家標準(CNS ) Λ4規袼(2丨0,,< 297公釐) — -,·-------:一装------訂 '« (請先閱讀背面之注意事項再填寫木頁) B7 五、發明説明(21 圖w爲驅動電路lla的各信號的定時在 流化信號牯古φ 1 在時刻t5 1,交
矹m從阿電平下降到低電平, X 低電平,所以弘 蹄描疋時k號ST爲 號ST上升,交产仆产 2掃撝疋時信 V0。在時刻t5:媒 平,所以輸出電壓成爲 ,〜在時❿53,掃描定時信號ST從高電平下降到低 =化k號FR爲低電平,所以輸出電壓成爲^。· :刻t54’交流化信號臟低電平 ==爲低電平,所以輸出電壓成…在時: ❹二二 ST從低電平上升到高電平,交流化信 f爲间電平,所以輸出電壓成爲V5。在時刻⑼,掃描 = '號ST從高電平下降到低電平,交流化信號fr爲高 電平’所以輸出電壓成爲VI。 + 、上根擄;本發明實施之此形態,由於將爲能輸出高 電壓而形成高耐壓的電晶體數在習知開關電路需要8個者 在第一開關電路〖2及第二開關電路13分別以4個電晶體構 成,所以可縮小形成高耐壓的電路部分,可縮小形成驅動 電路11、11a的面積,該驅動電路n、lla係選擇輸出驅動 液晶的電壓。該結果,可謀求伴隨液晶顯示面板大型化、 經濟部中央標隼局員工消費合作社印裝 高精密化、彩色化的潮流的多輸出化及形成液晶顯示面板 周邊段驅動器54及共用驅動器53的框緣領域縮小、與封裝 小型化對應的超細晶片化。 圖15爲顯示本發明實施第二形態的信號電極驅動電路81 結構的電路圖。此外,將本發明實施的此形態基本觀念顯 示於前述圖3。在驅動電路81方面,在和驅動電路^同一 -24 本紙张尺度適用中SS家標隼(CN-S > Λ4規格;21IKX 29·?公慶 經濟部中央標隼局員工消費合作社印製 A7 B7五、發明説明(22 ) 的構成元件附上同一的參照符號而省略説明。 本實施例的驅動電路81之特徵,係供給驅動電路81分別 反轉互相相位不同的第一交流化信號FS及第二交流化信號 FT的信號FSR、FTR以取代交流化信號FR者。在驅動電路 81方面,第一開關電路82和第一開關電路12同樣,係包含 電晶體21〜24所構成,但電晶體22和電晶體23則未連接。 此外,供給電晶體22信號FSR,供給電晶體23信號FTR。 至於其他構成元件的連接狀態及所供給的信號、電壓,和 第一開關電路12相同。 反轉第一交流化信號FSR於反轉資料信號DAR爲低電平 時給與電晶體41之閘極G。此外,反轉第二交流化信號 FTR於資料信號DA爲高電平時給與電晶體44之閘極G。 第二開關電路83和第二開關電路13同樣,係包含電晶體 3 1〜34所構成,但電晶體32和電晶體33則未連接。供給電 晶體32信號FSR,供給電晶體33信號FTR。信號FSR於資料 信號DA爲低電平時給與電晶體42之閘極G。此外,信號 FTR於反轉資料信號DAR爲高電平時給與電晶體43之閘極 G。 圖16爲交流化信號製成電路91的電路圖,圖17爲交流化 信號製成電路91的各信號的定時圖。交流化信號製成電路 91係包含反相器92、95〜99和反及閘93、94所構成。 輸入交流化信號製成電路91的交流化信號FR輸入反及閘 94 一方的輸入。此外,交流化信_號FR透過反相器92輸入反 及閘93 —方的輸入。反相器98的輸出輸入反及閘93他方的 -25- 本纸乐尺度適用中國國家標率(CNS ) .\4堤格(210X 297公後) .. ^裝-- (請先閔讀背面L注意事項再填寫本頁) 經濟部中央標準局員工消費合作社印製 A 7 B7 五、發明説明(23 ) 輸入。爲反及閘93輸出的信號FR2輸入反相器99,輸出作 爲信號FTR。此外,信號FR2透過反相器95、96輸入反及 閘94他方的輸入。爲反及閘94輸出的信號FR1輸出作爲信 號FSR。此外,信號FR1透過反相器97、98輸入反及閘93 他方的輸入。 在圖17中,在時刻t81,交流化信號FR從低電平上升到 高電平,信號FR2就從低電平上升到高電平。此外,信號 FR1在延遲期間W8 1的時刻t82下降到低電平。在時刻t8 1, 因信號FR2上升而信號FTR下降。 如上述,交流化信號製成電路91根據交流化信號FR將互 相相位不同的信號FSR及信號FTR製成而輸出。 圖18爲信號電極羅動電路81的各信號的定時圖。在本定 時圖中,資料信號DA經常爲高電平。因此,根據交流化 信號FTR、FSR的信號電平,電晶體41、44的任何一方成 爲ON狀態,從輸出端子15輸出電壓V0或V5。 從時刻t90起信號FSR開始上升,成爲高電平。到時刻t91 爲止,輸出電壓爲V0。在時刻t91,信號FSR成爲高電平, 所以電晶體41成爲OFF狀態。在時刻t91,雖然信號FTR開 始上升,但電晶體44爲OFF狀態。在時刻t92,藉由信號 FTR變成高電平,電晶體44成爲ON狀態,輸出電壓成爲 V5。 因此,在期間W91,該期間W91係在時刻t91電晶體41成 爲OFF狀態之後在時刻t92電晶难44成爲ON狀態的期間, 電晶體41、44都成爲OFF狀態,可防止貫通電流流動。此 I -I- - .!1» -1 - - - - ! ·- - - I^I - i I I— . fΛ^T® . 气 (請先閱讀背面之注意事項再填寫本頁) -26- 本纸崁尺度適用中國國家樣华(CNS M4規格(210X 297公釐) 301738 A7 B7 經濟部中央標準局員工消費合作社印製 五、發明説明(24) 外,在時刻t93,信號FTR變成低電平,電晶體44成爲〇FF 狀態’但電晶體41到信號FSR在時刻t94變成低電平爲止係 OFF狀態’所以在從時刻t93到時刻t94的期間W92,電晶體 41、44都成爲OFF狀態《在從時刻t95到時刻t96的期間W93 ’對於信號FSR變成高電平的時刻,信號FTr變成高電平 的時刻延遲,所以電晶體41、44也都成爲〇汀狀態。 因此’由於輸出電壓切換之際設置輸出切換前的電壓的 電晶體和輸出切換後的電壓的電晶體都成爲〇 F f狀態的 期間,所以在驅動電路8丨可防止貫通電流流動,可減低 具備驅動電路81之顯示裝置的消耗電力。 又,在期間W91、92、93,因輸出電壓不是哪個電壓 而成爲高阻抗狀態’但不會因連接於輸出端子15的電極 、與此電極對向的電接及爲介電層所形成的容量而對顯示 面板的顯示發生影響。 如以上,根據本發明實施的此形態,由於分別供給各開 關電路8 2、8 3相位不同的信號F T R、F s R,所以輸出緩 =奋14的2個電晶體不會同時成爲〇N狀態,可防止貫通 电机机動此外,由於可防止貫通電流流動,所以可減低 驅動電路8 1的消耗電力。 本發明不從其精神或主要特徵脱離,可用其他各種形式 實施,因& ’前述實施例在所有之點只不過是例示’本發 月(範圍顯TF於申請專利範固,一點也不受説明書本文拘 束。 再者,屬於申諸束别益阁、 丄〜 育寻⑴和*圍疋均等範圍的變形或變更全係 本發明範圍内者。 (請先聞讀背面之注意事項再填寫本頁) 装· '11 本紙張尺度適用中國國家榇準 (C\.s ) Λ4%格( -27- UU'X 297公釐
Claims (1)
- A8 B8 C8 ^---------^___ &、申請專利~~' L —種多値電壓輸出電路,其係根據每預定時間從第—電 源電位電平轉換爲第二電源電位或從第二電源電位電平 轉換爲第一電源電位的第—輸入信號和比前述預定期間 短的每預定基準時間將該電平定爲前述第一及第二電源 電位之任一方的第二輸入信號,選擇地輸出多數電壓之 中的一電壓, 其具有一端分別連接於前述多數電壓之中的對應電壓, 他端共同連接於輸出端子的多數第一開關元件;及, 輸出使前述多數第一開關元件中之一開關元件成爲導通 狀,t、、使其他開關元件成爲切斷狀態的控制信號的控制 電路;其特徵爲: 前述控制電路具有邏輯電路,該邏輯電路係前述各第一 開,元件由所梯級連接的2個第二開關元件構成,根據前 迷第二輸入信號,任何一方成爲導通狀態,同時給與其 ,幻述第或第一電源電位,给與他端前述第一輸入 號其連接點電位成爲該第一開關元件的控制信號者 〇 Z根據申請專利範圍第1項之多値電壓輸出電路,其中: a係由第一邏輯電路構成,該第一邏輯電路係連接於預 疋値以上的電壓的前述第一開關元件由p通道電晶體構 成’並且將控制信號輸出到該P通道電晶體的前述邏輯 2路由給與其一端使p通道電晶體成爲切斷狀態的電源 %位的p通道電晶體之梯級連·=接電路構成, 係由第二邏輯電路構成,該第二邏輯電路係連接於不 ----28- 本纸張尺冗 I -- .1 —^1 1 - i 1 (請先閲讀背面之i意事項再填寫本頁) 訂 經濟部中央標準局貞工消費合作社印製 申請專利範圍 ABCD 經濟部中央標隼局員工消費合作社印製 滿前述預定値的電壓的前述第一開關元件由N通道電晶 體構成’並且將控制信號輸出到該N通道電晶體的前述 遲輯電路由給與其一端使N通道電晶體成爲切斷狀態的 電源電位的N通道電晶體之梯級連接電路構成。 3·根據申請專利範圍第2項之多値電壓輸出電路,其中在 前述第一及第二電源電位間梯級連接前述第一邏輯電路 和第二邏輯電路,給與其連接點前述第一輸入信號而成 〇 4_根據申請專利範園第2項之多値電壓輸出電路,其中使 給與前述第一邏輯電路他端的第一輸入信號和給與前述 第二邏輯電路他端的第一輸入信號之相位不同,於前述 第輸入L號的電平轉換時,設置全部邏輯電路的兩端 電壓互相相等的期間。 5.-種液晶段㈣電路,其係根據中請專利範固第!項之多 2壓輸出電路’其特徵在於·使前述第—輸入信號成爲 平轉換的交流化信號’使前述第二輸入信號成 根據顯示資料決定電平的資料信號者。 6· 用堪動電路,其係根據申請專利範圍第1項I 其特徵在於:使前述第-輸人信號成 二:r的交流化信號,使前述第二輸入信號成 爲掃描定時信號者。 請 先 閱 讀 背― ώ 之 注. 意 事 項 再 填 寫 本 頁. 訂 爲 之 L------ -29- 本纸狀度適用(CNS)
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP23432295 | 1995-09-12 | ||
JP24951295A JP3208296B2 (ja) | 1995-09-12 | 1995-09-27 | 多値電圧出力回路および液晶駆動回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
TW301738B true TW301738B (zh) | 1997-04-01 |
Family
ID=26531499
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW085108646A TW301738B (zh) | 1995-09-12 | 1996-07-15 |
Country Status (4)
Country | Link |
---|---|
US (1) | US5747979A (zh) |
JP (1) | JP3208296B2 (zh) |
KR (1) | KR0181641B1 (zh) |
TW (1) | TW301738B (zh) |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6137339A (en) * | 1997-08-28 | 2000-10-24 | Lucent Technologies Inc. | High voltage integrated CMOS driver circuit |
KR100532390B1 (ko) * | 1998-08-10 | 2006-01-27 | 삼성전자주식회사 | 안정되게 디스플레이할 수 있는 액정표시장치및 방법 |
US6341083B1 (en) | 2000-11-13 | 2002-01-22 | International Business Machines Corporation | CMOS SRAM cell with PFET passgate devices |
US6563339B2 (en) * | 2001-01-31 | 2003-05-13 | Micron Technology, Inc. | Multiple voltage supply switch |
KR100602350B1 (ko) * | 2004-03-31 | 2006-07-14 | 매그나칩 반도체 유한회사 | 다중 전압 출력 회로 및 다중 전압 출력 회로용 논리게이트 회로 |
US7469016B2 (en) | 2004-12-03 | 2008-12-23 | Panasonic Corporation | Circuit for generating ternary signal |
JP4803711B2 (ja) * | 2005-08-25 | 2011-10-26 | オンセミコンダクター・トレーディング・リミテッド | Stn−lcdパネル用の駆動回路 |
KR102555509B1 (ko) * | 2015-09-22 | 2023-07-17 | 삼성디스플레이 주식회사 | 게이트 구동회로 및 그것을 포함하는 표시 장치 |
KR20170064632A (ko) * | 2015-12-01 | 2017-06-12 | 삼성디스플레이 주식회사 | 게이트 구동회로 및 그것을 포함하는 표시 장치 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6471325A (en) * | 1987-09-11 | 1989-03-16 | Fujitsu Ltd | Bipolar cmos inverter |
US5265003A (en) * | 1990-07-25 | 1993-11-23 | Power Trends | Miniaturized switching power supply with programmed level gate drive |
JPH0546113A (ja) * | 1991-08-16 | 1993-02-26 | Nec Corp | 半導体集積回路 |
US5506493A (en) * | 1992-11-10 | 1996-04-09 | Motorola, Inc. | Switching regulator and amplifier system |
JP3038094B2 (ja) * | 1992-12-24 | 2000-05-08 | 三菱電機株式会社 | 半導体集積回路装置の出力回路 |
JP2814905B2 (ja) * | 1993-12-28 | 1998-10-27 | 日本電気株式会社 | ドライバ/レシーバ回路 |
-
1995
- 1995-09-27 JP JP24951295A patent/JP3208296B2/ja not_active Expired - Fee Related
-
1996
- 1996-07-11 US US08/678,329 patent/US5747979A/en not_active Expired - Fee Related
- 1996-07-15 TW TW085108646A patent/TW301738B/zh active
- 1996-07-23 KR KR1019960029673A patent/KR0181641B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR970017149A (ko) | 1997-04-30 |
JP3208296B2 (ja) | 2001-09-10 |
US5747979A (en) | 1998-05-05 |
KR0181641B1 (ko) | 1999-04-15 |
JPH09138669A (ja) | 1997-05-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR102288621B1 (ko) | 반도체 장치 및 전자 기기 | |
TWI285857B (en) | Pulse output circuit, shift register and display device | |
TW448626B (en) | Two-way shift register and image display device using the same | |
TW294808B (zh) | ||
TW582005B (en) | Pulse output circuit, shift register, and display device | |
TW594632B (en) | Level converter circuit and a liquid crystal display device employing the same | |
TW459158B (en) | A liquid crystal display | |
JP5057828B2 (ja) | 表示装置 | |
TW552451B (en) | Display driving device and manufacturing method thereof and liquid crystal module employing the same | |
JP4866623B2 (ja) | 表示装置及びその制御方法 | |
TW301738B (zh) | ||
JP4179194B2 (ja) | データドライバ、表示装置及びデータドライバの制御方法 | |
TWI415083B (zh) | A semiconductor integrated circuit and a semiconductor integrated circuit for driving a liquid crystal display | |
TWI227864B (en) | Level shifter and electro-optical apparatus incorporating the same | |
JP2005210780A (ja) | 昇圧回路、電源回路及び液晶駆動装置 | |
JP3922261B2 (ja) | データドライバ及び表示装置 | |
KR100614489B1 (ko) | 라인 구동 회로, 전기 광학 장치 및 표시 장치 | |
TW449732B (en) | Image display device | |
JP2007037191A (ja) | 電圧生成回路、データドライバ及び表示装置 | |
WO2014141687A1 (ja) | レベルシフト回路、電気光学装置、及び電子機器 | |
KR20020096918A (ko) | 라인 구동 회로, 전기 광학 장치 및 표시 장치 | |
JP3846478B2 (ja) | 昇圧回路、電源回路及び液晶駆動装置 | |
WO2014050719A1 (ja) | 液晶表示装置 | |
TWI249632B (en) | Display device and driving method therefor | |
JP2002328390A (ja) | 液晶表示装置および走査電極駆動ic |