TW202205596A - 半導體裝置 - Google Patents

半導體裝置 Download PDF

Info

Publication number
TW202205596A
TW202205596A TW110124756A TW110124756A TW202205596A TW 202205596 A TW202205596 A TW 202205596A TW 110124756 A TW110124756 A TW 110124756A TW 110124756 A TW110124756 A TW 110124756A TW 202205596 A TW202205596 A TW 202205596A
Authority
TW
Taiwan
Prior art keywords
layer
source
spacer layer
drain
dummy
Prior art date
Application number
TW110124756A
Other languages
English (en)
Inventor
張家豪
黃麟淯
王聖璁
莊正吉
林佑明
王志豪
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202205596A publication Critical patent/TW202205596A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/7682Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing the dielectric comprising air gaps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76897Formation of self-aligned vias or contact plugs, i.e. involving a lithographically uncritical step
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823468MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the gate sidewall spacers, e.g. double spacers, particular spacer material or shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0642Isolation within the component, i.e. internal isolation
    • H01L29/0649Dielectric regions, e.g. SiO2 regions, air gaps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41725Source or drain electrodes for field effect devices
    • H01L29/41775Source or drain electrodes for field effect devices characterised by the proximity or the relative position of the source or drain electrode and the gate electrode, e.g. the source or drain electrode separated from the gate electrode by side-walls or spreading around or above the gate electrode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41725Source or drain electrodes for field effect devices
    • H01L29/41791Source or drain electrodes for field effect devices for transistors with a horizontal current flow in a vertical sidewall, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/4983Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET with a lateral structure, e.g. a Polysilicon gate with a lateral doping variation or with a lateral composition variation or characterised by the sidewalls being composed of conductive, resistive or dielectric material
    • H01L29/4991Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET with a lateral structure, e.g. a Polysilicon gate with a lateral doping variation or with a lateral composition variation or characterised by the sidewalls being composed of conductive, resistive or dielectric material comprising an air gap
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/6653Unipolar field-effect transistors with an insulated gate, i.e. MISFET using the removal of at least part of spacer, e.g. disposable spacer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66545Unipolar field-effect transistors with an insulated gate, i.e. MISFET using a dummy, i.e. replacement gate in a process wherein at least a part of the final gate is self aligned to the dummy gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/6656Unipolar field-effect transistors with an insulated gate, i.e. MISFET using multiple spacer layers, e.g. multiple sidewall spacers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7831Field effect transistors with field effect produced by an insulated gate with multiple gate structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76829Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
    • H01L21/76834Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers formation of thin insulating films on the sidewalls or on top of conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0642Isolation within the component, i.e. internal isolation
    • H01L29/0649Dielectric regions, e.g. SiO2 regions, air gaps
    • H01L29/0653Dielectric regions, e.g. SiO2 regions, air gaps adjoining the input or output region of a field-effect device, e.g. the source or drain region
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic System
    • H01L29/161Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic System including two or more of the elements provided for in group H01L29/16, e.g. alloys
    • H01L29/165Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic System including two or more of the elements provided for in group H01L29/16, e.g. alloys in different semiconductor regions, e.g. heterojunctions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66787Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel
    • H01L29/66795Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7842Field effect transistors with field effect produced by an insulated gate means for exerting mechanical stress on the crystal lattice of the channel region, e.g. using a flexible substrate
    • H01L29/7848Field effect transistors with field effect produced by an insulated gate means for exerting mechanical stress on the crystal lattice of the channel region, e.g. using a flexible substrate the means being located in the source/drain region, e.g. SiGe source and drain
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/785Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET

Abstract

提供半導體裝置與其形成方法。一實施例的半導體裝置包括主動區,包括通道區以及與通道區相鄰的源極/汲極區;閘極結構,位於主動區的通道區上;源極/汲極接點,位於源極/汲極區上;介電結構,位於閘極結構上,且介電結構包括與閘極結構相鄰的下側部分,以及遠離閘極結構的上側部分;以及氣隙,位於閘極結構與源極/汲極接點之間。介電結構的上側部分沿著第一方向的第一寬度,大於介電結構的下側部分沿著第一方向的第二寬度。氣隙位於介電結構的上側部分之下。

Description

半導體裝置
本發明實施例一般關於半導體裝置與其製作方法,更特別關於形成氣隙於源極/汲極接點與相鄰的閘極結構之間的方法。
半導體產業已經歷快速成長。半導體材料與設計的技術進展,使每一代的積體電路比前一代具有更小且更複雜的電路。在積體電路演進中,功能密度(比如單位晶片面積的內連線裝置數目)通常隨著幾何尺寸(比如採用的製作製程所能產生的最小構件或線路)縮小而增加。尺寸縮小的製程通常有利於增加產能並降低相關成本。然而這些進展亦增加處理與製造半導體裝置的複雜度。
舉例來說,隨著積體電路技術朝更小的技術節點進展,已導入多閘極裝置以增加閘極-通道耦合、減少關閉狀態電流、並減少短通道效應以改善閘極控制。多閘極裝置通常指的是閘極結構或其部分位於通道區的多側上的裝置。鰭狀場效電晶體與全繞式閘極電晶體(亦視作非平面電晶體)為多閘極裝置的例子,其越來越普及且為高效能及低漏電流應用的有力候選。鰭狀場效電晶體具有隆起的通道區,而閘極包覆通道區的多側。舉例來說,閘極包覆自基板延伸的半導體材料之鰭狀物的頂部與側壁。全繞式閘極電晶體的閘極結構可部分或完全延伸於通道區周圍,以接觸通道區的兩側或多側。可自奈米線、奈米片、其他奈米結構、及/或其他合適結構形成全繞式閘極電晶體的通道區。
隨著多閘極裝置的閘極結構與源極/汲極接點之間的介電層越來越薄,閘極結構與源極/汲極接點之間的寄生電容會影響裝置效能。已提出多種措施減少寄生電容。一些措施會劣化閘極結構周圍的介電結構,造成製程容許範圍減少。雖然習知的多閘極裝置與方法通常適用於預期目的,但無法符合所有方面的需求。
在一實施例中,提供半導體裝置。半導體裝置包括主動區,包括通道區以及與通道區相鄰的源極/汲極區;閘極結構,位於主動區的通道區上;源極/汲極接點,位於源極/汲極區上;介電結構,位於閘極結構上,且介電結構包括與閘極結構相鄰的下側部分,以及遠離閘極結構的上側部分;以及氣隙,位於閘極結構與源極/汲極接點之間。介電結構的上側部分沿著第一方向的第一寬度,大於介電結構的下側部分沿著第一方向的第二寬度。氣隙位於介電結構的上側部分之下。
在另一實施例中,提供半導體裝置。半導體裝置包括閘極結構;第一閘極間隔物層,沿著閘極結構的側壁延伸;源極/汲極結構,與閘極結構相鄰;密封層,位於源極/汲極結構上;介電結構,位於閘極結構上,且介電結構包括與閘極結構相鄰的下側部分以及遠離閘極結構的上側部分;以及氣隙,位於介電結構的上側部分之下。介電結構的上側部分沿著第一方向的第一寬度,大於介電結構的下側部分沿著第一方向的第二寬度。氣隙沿著第一方向位於密封層與第一閘極間隔物層之間。
在又一實施例中,提供半導體裝置的形成方法。方法包括接收工件,且工件包括主動區,主動區包括通道區以及與通道區相鄰的源極/汲極結構;形成虛置閘極堆疊於通道區上;形成第一虛置間隔物層於虛置閘極堆疊與源極/汲極結構上;形成第二虛置間隔物層於第一虛置間隔物層與源極/汲極結構上;使第二虛置間隔物層凹陷以露出第一虛置間隔物層的頂面表面,而第二虛置間隔物層維持覆蓋第一虛置間隔物層的側壁;沉積蝕刻停止層於第一虛置間隔物層與第二虛置間隔物層上;沉積層間介電層於蝕刻停止層上;將虛置閘極堆疊置換成閘極結構;使閘極結構、第一虛置間隔物層、第二虛置間隔物層、與蝕刻停止層凹陷,以形成自對準接點開口;形成介電結構於自對準接點開口中;形成接點結構延伸穿過蝕刻停止層、層間介電層、與第一虛置間隔物層,以接觸源極/汲極結構;使層間介電層與蝕刻停止層選擇性凹陷,而實質上不蝕刻介電結構與接點結構,以形成與接點結構相鄰的開口並露出第二虛置間隔物層的一部分;以及選擇性移除第二虛置間隔物層以形成氣隙。
下述詳細描述可搭配圖式說明,以利理解本發明的各方面。值得注意的是,各種結構僅用於說明目的而未按比例繪製,如本業常態。實際上為了清楚說明,可任意增加或減少各種結構的尺寸。
下述內容提供的不同實施例或例子可實施本發明實施例的不同結構。特定構件與排列的實施例係用以簡化本揭露而非侷限本發明。舉例來說,形成第一構件於第二構件上的敘述包含兩者直接接觸,或兩者之間隔有其他額外構件而非直接接觸。
此外,本發明之多種實例可重複採用相同標號以求簡潔,但多種實施例及/或設置中具有相同標號的元件並不必然具有相同的對應關係。此外,本發明實施例之結構形成於另一結構上、連接至另一結構、及/或耦接至另一結構中,結構可直接接觸另一結構,或可形成額外結構於結構及另一結構之間(即結構未接觸另一結構)。此外,空間性的相對用語如「下方」、「其下」、「下側」、「上方」、「上側」、或類似用語可用於簡化說明某一元件與另一元件在圖示中的相對關係。空間性的相對用語可延伸至以其他方向使用之元件,而非侷限於圖示方向。設備亦可轉動90˚或其他角度,因此方向性用語僅用以說明圖示中的方向。此外,當數值或數值範圍的描述有「約」、「近似」、或類似用語時,除非特別說明否則其包含所述數值的+/-10%。舉例來說,用語「約5 nm」包含的尺寸範圍為4.5 nm至5.5 nm。
本發明實施例一般關於半導體裝置與其製作方法,更特別關於形成氣隙於源極/汲極接點與相鄰的閘極結構之間的方法。隨著多閘極技術朝更小的技術節點進展,減少主動區間距會明顯限制閘極結構與相鄰的源極/汲極接點之間可用的材料。為了降低或最小化寄生電容,可將較低介電常數的絕緣或介電材料(如低介電常數介電層及/或氣體)整合至半導體裝置中的多種導電結構之間,比如形成氣隙。在一些例子中,可侵入閘極結構與閘極間隔物層上的自對準接點介電結構或蓋層,以形成低介電常數的介電結構或氣隙。然而侵入自對準接點介電結構或蓋層時,形成源極/汲極接點開口所用的蝕刻製程時對閘極結構與閘極間隔物層的保護會變小。
本發明實施例提供形成氣隙於閘極結構與源極/汲極接點之間的方法,而不形成垂直開口穿過閘極結構與閘極間隔物層上的自對準接點介電結構或蓋層。在本發明一例的製程中,第一虛置間隔物層與第二虛置間隔物層可形成於虛置閘極堆疊與源極/汲極結構上。在回蝕刻第二虛置間隔物層的頂面部分之後,可沉積蝕刻停止層與層間介電層於第一虛置間隔物層與第二虛置間隔物層上。移除虛置閘極堆疊並置換成功能閘極結構。接著形成自對準接點介電結構或蓋層於閘極結構、第一虛置間隔物層、與第二虛置間隔物層上。源極/汲極接點延伸穿過源極/汲極結構上的蝕刻停止層與層間介電層。採用源極/汲極接點與自對準接點介電結構作為蝕刻遮罩,並使與源極/汲極接點的末端相鄰的層間介電層的一部分凹陷以露出蝕刻停止層的側壁。接著形成橫向開口穿過蝕刻停止層的露出側壁,以露出第二虛置層。接著橫向移除自對準接點介電結構之下的第二虛置層,以形成氣隙。接著沉積密封層以密封氣隙。由於密封層的組成材料與之後沉積於自對準接點介電結構(或蓋層)上的層間介電層的組成材料不同,可選擇性移除後續的層間介電層以形成槽狀的源極/汲極接點通孔。藉由橫向移除第二虛置間隔物層以形成氣隙,自對準接點介電層(或蓋層)維持位於蝕刻停止層與第一虛置間隔物層上,可提供保護以免於對不準的源極/汲極接點通孔影響。
本發明多種實施例將搭配圖式詳細說明。圖1顯示形成半導體裝置於工件200上的方法100之流程圖,其未圖示於圖1但圖示於圖2A至17。圖18顯示形成半導體裝置於工件200上的方法300之流程圖,其未圖示於圖18但圖示於圖19A至34。方法100與300僅用於舉例而非侷限本發明實施例至請求項未實際記載處。在方法100或方法300之前、之中、或之後可提供額外步驟,且方法的額外實施例可置換、省略、或調換一些所述步驟。方法100將搭配圖2A、2B、3A、3B、4A、4B、5A、5B、6A、6B、7A、7B、8A、8B、9A、9B、10A、10B、11A、11B、12A、12B、13A、13B、及14至17說明如下,且這些圖式各自顯示工件200在方法100的多種步驟時的部分剖視圖或上視圖。方法300將搭配圖19A、19B、20A、20B、21A、21B、22A、22B、23A、23B、24A、24B、25A、25B、26A、26B、27A、27B、28A、28B、29A、29B、30A、30B、及31至34說明如下,且這些圖式各自顯示工件200在方法300的多種步驟時的部分剖視圖或上視圖。工件200可為處理積體電路或其部分時製作的中間裝置,其可包含靜態隨機存取記憶體及/或其他邏輯電路、被動構件(如電阻、電容器、或電感)、與主動構件(如p型場效電晶體、n型場效電晶體、鰭狀場效電晶體、金氧半場效電晶體、互補式金氧半電晶體、雙極性電晶體、高電壓電晶體、高頻電晶體、及/或其他記憶體單元)。本發明實施例不限於任何特定數目的裝置或裝置區,或任何特定的裝置設置。舉例來說,雖然圖示的工件200包含三維鰭狀場效電晶體裝置,本發明的實施例亦可製作全繞式閘極裝置。可添加額外結構到製作於工件200上的半導體裝置中,且製作於工件200上的半導體裝置的其他實施例可置換、調整、或省略一些下述結構。由於本發明所述的製程結果係由工件200形成半導體裝置,工件200亦可隨內容需求而視為半導體裝置。
為了方便說明本發明多種實施例,圖2至13各自包含末尾為A的圖式與末尾為B的圖式。末尾為A的圖式如圖2A至13A係工件200沿著剖面I-I’的部分剖視圖,其沿著穿過主動區204的X方向延伸。末尾為B的圖式如圖2B至13B係工件200沿著剖面II-II’的部分剖視圖,其沿著X方向延伸但不穿過主動區204。共用相同號碼但末尾不同的圖式,可一起視作特定號碼的圖式。舉例來說,圖9A及9B可一起視作圖9。
如圖1、2A、及2B所示,方法100的步驟102接收工件200。工件200包括虛置閘極堆疊206於主動區204的通道區10上、第一間隔物層212位於虛置閘極堆疊206上、第二間隔物層214位於第一間隔物層212上、與源極/汲極結構216位於主動區204的源極/汲極區20上。工件200包含主動區204 (或鰭狀區)連接至基板202並自基板202隆起。主動區204可包含多閘極裝置的一或多個通道區。舉例來說,主動區204可為鰭狀場效電晶體的鰭狀結構,或全繞式閘極電晶體的交錯磊晶層的堆疊。主動區204包括通道區10,以及與通道區10相鄰的源極/汲極區20。通道區10可位於兩個源極/汲極區20之間。工件200包括虛置閘極堆疊206,其具有虛置閘極208與硬遮罩210。第一閘極間隔物如第一間隔物層212位於虛置閘極堆疊206的側壁上,而第二閘極間隔物如第二間隔物層214位於第一閘極間隔物如第一間隔物層212的側壁上。雖然圖2A未圖示,虛置閘極堆疊206亦可包含虛置閘極介電層位於虛置閘極208與主動區204的通道區10之間。
主動區204形成於基板202上。基板202可包含半導體元素(單一元素)如矽、鍺、及/或其他合適材料;半導體化合物如碳化矽、砷化鎵、磷化鎵、磷化銦、砷化銦、銻化銦、及/或其他合適材料;半導體合金如矽鍺、磷砷化鎵、砷化鋁銦、砷化鋁鎵、砷化鎵銦、磷化鎵銦、磷砷化鎵銦、及/或其他合適材料。基板202可為組成一致的單層材料。在其他實施例中,基板202可包含多個材料層,其具有類似或不同的組成以適用於製造積體電路裝置。在一例中,基板202可為絕緣層上矽基板,其具有矽層形成於氧化矽層上。在另一例中,基板202可包含導電層、半導體層、介電層、其他層、或上述之組合。在一些實施例中,基板202包含場效電晶體,而多種摻雜區如源極/汲極區位於基板202之中或之上。摻雜區可摻雜n型摻質如磷或砷,及/或p型摻質如硼或二氟化硼,端視設計需求而定。摻雜區可直接形成於基板202上、形成於p型井結構中、形成於n型井結構中、或採用隆起結構。摻雜區的形成方法可為佈植摻質原子、原位摻雜的磊晶成長、及/或其他合適技術。
主動區204的製作方法可採用合適製程,包括光微影與蝕刻製程。光微影製程可包含形成光阻層於基板202上、曝光光阻至一圖案、進行曝光後烘烤製程、並顯影光阻以形成含光阻的遮罩單元(未圖示)。接著採用遮罩單元並蝕刻凹陷至基板202中,以保留主動區204於基板202上。蝕刻製程可包含乾蝕刻、濕蝕刻、反應性離子蝕刻、及/或其他合適製程。多種其他實施例中形成主動區204的方法亦適用。舉例來說,圖案化主動區204的方法可採用雙重圖案化或多重圖案化製程。一般而言,雙重圖案化或多重圖案化製程結合光微影與自對準製程,其產生的圖案間距小於採用單一的直接光微影製程所得的圖案間距。舉例來說,一實施例形成犧牲層於基板上,並採用光微影製程圖案化犧牲層。採用自對準製程沿著圖案化的犧牲層側部形成間隔物。接著移除犧牲層,之後以保留的間隔物或芯圖案化主動區204。
雖然圖2A未圖示,相鄰的主動區204可隔有隔離結構,其可包含氧化矽、氮化矽、氮氧化矽、氟矽酸鹽玻璃、低介電常數的介電材料、及/或其他合適材料。隔離結構可包含淺溝槽隔離結構。在一實施例中,隔離結構的形成方法可為在形成鰭狀結構如主動區204時,蝕刻溝槽於基板202中,接著可沉積上述的隔離材料以填入溝槽,再進行化學機械研磨製程。亦可實施其他隔離結構如場氧化物、局部氧化矽、及/或其他合適結構以作為隔離結構。在其他實施例中,隔離結構可包含多層結構,比如具有一或多個熱氧化物襯墊層。隔離結構的沉積方法可為任何合適方法,比如化學氣相沉積、可流動的化學氣相沉積、旋轉塗佈玻璃、其他合適方法、或上述之組合。
在一些實施例中,虛置閘極208的組成可為多晶矽。硬遮罩210可為單層或多層,其組成可為氧化矽、氮化矽、氮氧化矽、或上述之組合。第一間隔物層212與第二間隔物層214的組成可各自為介電材料如氮化矽、鉿矽化物、氮氧化鋁、氧化鉿、氧化鑭、氧化鋁、氮化鋯、碳化矽、氧化鋅、碳氮氧化矽、矽、氧化釔、碳氮化鉭、鋯矽化物、碳氮化矽、氧化鋯鋁、氧化鈦、氧化鉭、或氧化鋯。在一些實施方式中,第一間隔物層212與第二間隔物層214的組成可為不同的介電材料。如圖2A所示的一些實施例,虛置閘極堆疊206與第一間隔物層212位於主動區204的通道區10上。虛置閘極堆疊206不只位於主動區204的通道區10的上表面上,亦沿著主動區204的側壁延伸。如圖2B所示,主動區204之外的第一間隔物層212與第二間隔物層214沿著虛置閘極堆疊206的側壁。
源極/汲極結構216的形成方法可為任何合適技術,比如在源極/汲極區中進行蝕刻製程之後進行一或多道磊晶製程。在一例中,採用虛置閘極堆疊206、第一間隔物層212、與第二間隔物層214作為蝕刻遮罩,並進行一或多道蝕刻製程以移除源極/汲極區20中的主動區204的部分而形成凹陷(未圖示)於其中。可進行清潔製程,比如以氫氟酸溶液或其他合適溶液清潔凹陷。之後可進行一或多道磊晶成長製程,以成長磊晶結構於凹陷中。每一源極/汲極結構可適用於p型金氧半裝置(含p型磊晶材料),或改用於n型金氧半裝置(含n型磊晶材料)。p型磊晶材料可包含一或多個矽鍺的磊晶層,而矽鍺可摻雜p型摻質如硼、鍺、銦、及/或其他p型摻質。n型磊晶材料可包含一或多個矽或碳化矽的磊晶層,而矽或碳化矽可摻雜n型摻質如砷、磷、及/或其他n型摻質。在一些實施方式中,每一磊晶成長製程可包含合適摻質的不同原位摻雜等級。形成源極/汲極結構216的磊晶成長製程可包含氣相磊晶、超高真空化學氣相沉積、循環沉積與蝕刻製程、分子束磊晶、及/或其他合適製程。如圖2A所示,源極/汲極結構216接觸主動區204的通道區10。在圖2B中,主動區204之外的區域中的源極/汲極結構216接觸第二間隔物層214。
如圖1、3A、及3B所示,方法100的步驟104移除虛置閘極堆疊206的側壁上的第一間隔物層212與第二間隔物層214。步驟104為了製造第一虛置間隔物層218與第二虛置間隔物層220所用的空間(形成於之後的步驟106),實質上移除高於源極/汲極結構216的第一間隔物層212與第二間隔物層214。步驟104可進行合適的乾蝕刻製程或合適的濕蝕刻製程以移除第一間隔物層212與第二間隔物層214,且上述蝕刻製程對第一間隔物層212與第二間隔物層214具有選擇性。
如圖1、4A、及4B所示,方法100的步驟106沉積第一虛置間隔物層218與第二虛置間隔物層220於虛置閘極堆疊206上。在一些實施例中,第一虛置間隔物層218與第二虛置間隔物層220的每一者之組成可為氮化矽、鉿矽化物、氮氧化鋁、氧化鉿、氧化鑭、氧化鋁、氮化鋯、碳化矽、氧化鋅、碳氮氧化矽、矽、氧化釔、碳氮化鉭、鋯矽化物、碳氮化矽、氧化鋯鋁、氧化鈦、氧化鉭、或氧化鋯。如圖4A所示,第一虛置間隔物層218可沿著主動區204位於源極/汲極結構216、主動區204的通道區10的一部分、虛置閘極堆疊206的側壁、與硬遮罩210的上表面上。如圖4B所示,主動區204之外的第一虛置間隔物層218可位於源極/汲極結構216、第一間隔物層212與第二間隔物層214的上表面、虛置閘極堆疊206的側壁、與硬遮罩210的上表面上。如圖4A及4B所示,第二虛置間隔物層220位於第一虛置間隔物層218上。值得注意的是,雖然第一虛置間隔物層218與第二虛置間隔物層220的組成材料選擇與前述的介電材料類似,第一虛置間隔物層218與第二虛置間隔物層220具有不同組成。第一虛置間隔物層218與第二虛置間隔物層220的組成不同,可選擇性蝕刻第二虛置間隔物層220而實質上不蝕刻第一虛置間隔物層218。由圖4A及4B所示的上視圖可知,第二虛置間隔物層220可毯覆性地沉積於工件200上。在一些實施例中,第一虛置間隔物層218的厚度可介於約1 nm至約10 nm,而第二虛置間隔物層220的厚度可介於約1 nm至約10 nm。
如圖1、5A、及5B所示,方法100的步驟108移除第二虛置間隔物層220的頂面部分。在步驟108中,可進行選擇性與非等向的蝕刻製程以自工件200的頂面表面移除第二虛置間隔物層220。如圖5A及5B所示,步驟108的選擇性蝕刻可沿著第一虛置間隔物層218的側壁保留第二虛置間隔物層220的垂直部分,且第一虛置間隔物層218沿著虛置閘極堆疊206的側壁。步驟108的蝕刻製程亦可減少工件200的頂面表面上的第一虛置間隔物層218的厚度。
如圖1、6A、及6B所示,方法100的步驟110沉積第一蝕刻停止層222與第一層間介電層224於工件200上。第一蝕刻停止層222與第一層間介電層224毯覆性地沉積於工件200上,包括沉積於源極/汲極結構216上的第一虛置間隔物層218上與保留的第二虛置間隔物層220的側壁上。在一些實施例中,第一蝕刻停止層222可包含半導體氮化物,比如氮化矽。在一些實施方式中,第一層間介電層224可為介電材料如四乙氧基矽烷的氧化物、未摻雜的矽酸鹽玻璃、摻雜氧化矽(如硼磷矽酸鹽玻璃、氟矽酸鹽玻璃、磷矽酸鹽玻璃、或硼矽酸鹽玻璃)、其他合適的介電材料、或上述之組合。在所述實施例中,第一層間介電層224包括含氧化物的介電材料。第一層間介電層224可包含多層結構或單層結構,且其形成方法可為沉積製程如化學氣相沉積、可流動的化學氣相沉積、旋轉塗佈玻璃、其他合適方法、或上述之組合。
如圖1、6A、及6B所示,方法100的步驟112平坦化工件200以露出虛置閘極堆疊206。步驟112可對工件200進行平坦化製程如化學機械研磨,以移除虛置閘極208上的多餘第一蝕刻停止層222、多餘第一層間介電層224、與硬遮罩210。如圖6A及6B所示,步驟110造成工件200包括平坦上表面,比如第一層間介電層224、第一蝕刻停止層222、第一虛置間隔物層218、第二虛置間隔物層220、與虛置閘極208的上表面共平面。
如圖1、7A、及7B所示,方法100的步驟114將虛置閘極堆疊206置換成閘極結構232。在一些實施例中,虛置閘極堆疊206作為功能的閘極結構232所用的占位物,且步驟114可選擇性蝕刻移除虛置閘極堆疊206。在虛置閘極208的組成為多晶矽的例子中,可採用對虛置閘極208具有選擇性的蝕刻製程,以移除虛置閘極208而露出主動區204的通道區10。在一些實施例中,閘極結構232包括閘極介電層228與閘極230。閘極介電層228可包含界面層於主動區204的通道區10上,以及一或多個高介電常數(比如介電常數大於氧化矽的介電常數如約3.9)的介電層於界面層上。在一些實施方式中,界面層可包含氧化矽,而高介電常數的介電層可包含氧化鉿、氧化鋯、氧化鋁、氧化鉿-氧化鋁合金、氧化鉿矽、氮氧化鉿矽、氧化鉿鉭、氧化鉿鈦、氧化鉿鋯、類似物、或上述之組合。界面層可增進高介電常數的介電層對主動區204的通道區10的黏著性。閘極230可包含至少一功函數金屬層與位於其上的金屬填充層。依據半導體裝置如工件200的導電形態,功函數金屬層可為p型或n型的功函數金屬層。例示性的功函數材料包含氮化鈦、氮化鉭、釕、鉬、鋁、氮化鎢、鋯矽化物、鉬矽化物、鉭矽化物、鎳矽化物、鈦、銀、鉭鋁、碳化鉭鋁、氮化鈦鋁、碳化鉭、碳氮化鉭、氮化鉭矽、錳、鋯、其他合適功函數材料、或上述之組合。金屬填充層可包含銅、鎢、鋁、鈷、其他合適材料、或上述之組合,且其沉積方法可採用物理氣相沉積、化學氣相沉積、原子層沉積、或其他合適製程。在一些實施例中,閘極結構232可更包含襯墊層、阻障層、其他合適層、或上述之組合。
如圖1、8A、及8B所示,方法100的步驟116形成第一自對準接點結構226於閘極結構232上。在一些實施例中,選擇性蝕刻第一蝕刻停止層222、第二虛置間隔物層220、第一虛置間隔物層218、與閘極結構232,以形成自對準接點開口(未圖示於圖7A及7B)。在一些實施方式中,選擇性蝕刻功能的閘極結構232的速率較快,造成沿著Y方向的視角的T形自對準接點開口。接著沉積介電材料至T形的自對準接點開口中,以形成第一自對準接點結構226,其於沿著Y方向的視角亦為T形。在一些實施例中,介電層可包含氮化矽、鉿矽化物、鉭氧化鋁、氧化鉿、氧化鑭、氧化鋁、氮化鋯、碳化矽、氧化鋅、碳氮氧化矽、矽、氧化釔、碳氮化鉭、鋯矽化物、碳氮化矽、氧化鋯鋁、氧化鈦、氧化鉭、或氧化鋯。在一些例子中,T形的第一自對準接點結構226可包含與閘極結構232相鄰的下側部分226L,以及下側部分226L上的上側部分226U。在圖8A及8B所示的一些實施方式中,上側部分226U位於下側部分226L以及第一蝕刻停止層222、第二虛置間隔物層220、與第一虛置間隔物層218的上表面上。第一自對準接點結構226的下側部分226L位於第一虛置間隔物層218之間。在一些例子中,上側部分226U沿著Z方向的厚度可介於約1 nm至約30 nm之間,而下側部分226L沿著Z方向的厚度可介於約1 nm至約30 nm之間。第一自對準接點結構226亦可視作蓋層。
如圖1、8A、及8B所示,方法100的步驟118形成源極/汲極接點236於源極/汲極結構216上。雖然未圖示,源極/汲極接點開口形成於源極/汲極結構216的一部分上,以露出源極/汲極結構216的這些部分。接著沉積金屬材料於源極/汲極結構216上,並退火工件200以產生金屬材料與源極/汲極結構216之間的矽化反應,而形成矽化物結構234於源極/汲極結構216上。在一些例子中,金屬材料可包含鈦、鎳、鈷、鉭、或鎢,而矽化物結構234可包含鈦矽化物、鎳矽化物、鈷矽化物、鉭矽化物、或鎢矽化物。矽化物結構234可降低接點電阻。在形成源極/汲極接點開口之後,可沉積源極/汲極接點236於源極/汲極接點開口中。每一源極/汲極接點236的組成可為金屬如銅、鎢、鋁、鈷、釕、鎳、其他合適材料、或上述之組合,且其沉積方法可採用物理氣相沉積、化學氣相沉積、原子層沉積、或其他合適製程。在沉積源極/汲極接點236之後,可平坦化工件200以移除第一層間介電層224上的源極/汲極接點236的多餘金屬,使源極/汲極接點236與第一層間介電層224的上表面共平面。
如圖1、9A、及9B所示,方法100的步驟120使第一層間介電層224凹陷以露出第一蝕刻停止層222的一部分。在一些實施例中,步驟120進行選擇性蝕刻製程使第一層間介電層224部分凹陷。在這些實施例中,可採用第一自對準接點結構226與源極/汲極接點236作為蝕刻遮罩並選擇性蝕刻第一層間介電層224,以形成凹陷的第一層間介電層224’。在圖9A及9B所示的一些實施方式中,使第一層間介電層224凹陷以露出第一蝕刻停止層222的側壁的一部分。在一些例子中,由於第一蝕刻停止層222與第一層間介電層224的組成材料不同,步驟120可選擇性地使第一層間介電層224凹陷,而實質上不損傷第一蝕刻停止層222。在一些實施例中,第一蝕刻停止層222的厚度可介於約1 nm至約10 nm之間。
如圖1、10A、及10B所示,方法100的步驟122蝕刻第一蝕刻停止層222的露出部分以形成橫向開口237而露出第二虛置間隔物層220。在一些實施例中,可選擇步驟122的蝕刻製程之蝕刻化學劑,以橫向蝕刻第一蝕刻停止層222的露出側壁而實質上不損傷第一自對準接點結構226與凹陷的第一層間介電層224。值得注意的是,開口237不沿著Z方向垂直延伸,但沿著X方向水平延伸。如圖10B所示,開口237位於第一自對準接點結構226的上側部分226U之下。橫向開口237可露出第二虛置間隔物層220,使步驟124可選擇性移除第二虛置間隔物層220。
如圖1、11A、及11B所示,方法100的步驟124選擇性移除第二虛置間隔物層220以形成氣隙238。經由步驟122形成的開口237,可選擇性移除第二虛置間隔物層220以形成氣隙238。如上所述,可選擇第一虛置間隔物層218與第二虛置間隔物層220的材料,以選擇性移除第二虛置間隔物層220而實質上不蝕刻第一虛置間隔物層218。依據本發明實施例,亦可選擇第一蝕刻停止層222與第一自對準接點結構226的材料以與第二虛置間隔物層220的材料不同,因此可移除第二虛置間隔物層220以形成氣隙238。如圖11A及11B所示,上側部分226U、第一蝕刻停止層222、與第一虛置間隔物層218所定義的氣隙238可沿著Y方向延伸於上側部分226U之下。如圖所示,每一閘極結構232沿著X方向位於兩個氣隙238之間,且每一氣隙238沿著Y方向位於兩個開口237之間。每一氣隙238與兩個開口237經由流體連通。
如圖1、12A、12B、13A、及13B所示,方法100的步驟126沉積密封層240以密封氣隙238。在一些實施例中,密封層240可包含氮化矽、鉿矽化物、氮氧化鋁、氧化鉿、氧化鑭、氧化鋁、氮化鋯、碳化矽、氧化鋅、碳氮氧化矽、矽、氧化釔、碳氮化鉭、鋯矽化物、碳氮化矽、氧化鋯鋁、氧化鈦、氧化鉭、或氧化鋯。在一些實施方式中,密封層240的沉積方法可採用化學氣相沉積或合適的沉積技術。值得注意的是,可選擇密封層240所用的材料,因此可選擇性蝕刻第一層間介電層224與第一自對準接點結構226而實質上不蝕刻密封層240。如下所述,密封層240可形成槽狀的源極/汲極接點通孔。如圖12A及12B所示,密封層240可封住氣隙238。即使一些密封層240進入開口237,開口237的至少一部分在沉積密封層240之後仍可轉變為氣隙238。
如圖12A所示,氣隙238沿著X方向位於第一蝕刻停止層222與第一虛置間隔物層218的垂直部分之間,且位於第一自對準接點結構226的上側部分226U與第一虛置間隔物層218的水平部分之間。第一虛置間隔物層218的垂直部分沿著閘極結構232的側壁與第一自對準接點結構226的下側部分226L的側壁延伸。第一虛置間隔物層218的水平部分位於主動區204的通道區10與源極/汲極結構216上。如圖12A所示,氣隙238亦位於源極/汲極接點236與閘極結構232之間,並位於源極/汲極接點236與第一自對準接點結構226的下側部分226L之間。氣隙238沿著Y方向延伸越過源極/汲極接點236的兩端。如圖12B所示的剖面II-II’,氣隙238可包含開口237的一部分且可具有沿著Y方向的倒L形。此外,剖面II-II’中的氣隙238由第一虛置間隔物層218、第一蝕刻停止層222、密封層240、與上側部分226U所定義。
如圖13A及13B所示的一些其他實施例,襯墊層242襯墊源極/汲極接點236的側壁。如圖13A所示,襯墊層242可位於源極/汲極接點236與密封層240之間、位於源極/汲極接點236與第一自對準接點結構226的上側部分226U之間、位於源極/汲極接點236與第一蝕刻停止層222之間、並位於源極/汲極接點236與第一虛置間隔物層218的水平部分之間。由於襯墊層242未圖示於剖面II-II’中,襯墊層242未圖示於沿著Y方向的視角。在一些實施方式中,襯墊層242可包含氮化矽、鉿矽化物、氮氧化鋁、氧化鉿、氧化鑭、氧化鋁、氮化鋯、碳化矽、氧化鋅、碳氮氧化矽、矽、氧化釔、碳氮化鉭、鋯矽化物、碳氮化矽、氧化鋯鋁、氧化鈦、氧化鉭、或氧化鋯。在一些例子中,襯墊層242的厚度可介於約1 nm至約10 nm之間。在一些例子中,可完全省略襯墊層242。在襯墊層242存在的例子中,襯墊層242的厚度可介於約1 nm至約10 nm之間。
以方法100形成氣隙238的製程變化可能造成多種結構。一些例子如圖14所示。在一些實施方式中,步驟116形成自對準接點開口的方法會使第一虛置間隔物層218的頂部邊緣圓潤化。步驟120使第一層間介電層224凹陷的步驟,可能形成第一自對準接點結構226的上側部分226U之圓潤邊緣。此外,第一層間介電層224的凹陷可形成下陷241於第一層間介電層224中,使密封層240的一部分可位於第一層間介電層224的下陷241中。下陷241的深度可介於約0.1 nm至約20 nm之間。在沉積密封層240的方法採用化學氣相沉積的實施例中,可形成孔洞244於密封層240中。如圖14所示,氣隙238可具有第一寬度W1於第一蝕刻停止層222與第一虛置間隔物層218的垂直部分之間,具有第二寬度W2於密封層240與第一虛置間隔物層218之間,並具有第一高度H1於上側部分226U與第一虛置間隔物層218的水平部分之間。氣隙238位於第一蝕刻停止層222與第一虛置間隔物層218的垂直部分之間的部分可視作底部。氣隙238位於密封層240與第一虛置間隔物層218之間的部分可視作頂部。在一些例子中,第一寬度W1可介於約1 nm至約10 nm之間,第二寬度W2可介於約2 nm至約15 nm之間,而第一高度H1可介於約2 nm至約80 nm之間。第一蝕刻停止層222上的第一層間介電層224可具有第二高度H2。在一些實施方式中,第二高度H2可使第一層間介電層224高於或低於相鄰的第一蝕刻停止層222。在這些實施方式中,第一層間介電層224與第一蝕刻停止層222之間的差異可為約10 nm。在一些例子中,第二高度H2可介於約2 nm至約40 nm之間。第一層間介電層224上的密封層240可具有第三高度H3。在一些例子中,第三高度H3可介於約2 nm至約30 nm之間。密封層240中的孔洞244的第四高度H4可介於約0.1 nm至約10 nm之間。
如圖1、15、16、及17所示,方法100的步驟128進行額外製程。這些額外製程可包含沉積第二蝕刻停止層246、沉積第二層間介電層248、與形成源極/汲極接點通孔250 (包含圖15中的第一源極/汲極接點通孔250-1、圖16中的第二源極/汲極接點通孔250-2、與圖17中的第三源極/汲極接點通孔250-3)。如圖15所示,形成第一源極/汲極接點通孔250-1。在一些實施例中,在形成密封層240以密封氣隙238之後,沉積第二蝕刻停止層246於工件200上,並沉積第二層間介電層248於第二蝕刻停止層246上。接著形成源極/汲極接點通孔穿過第二蝕刻停止層246與第二層間介電層248,以露出源極/汲極接點236。之後可沉積導電材料如銅、鎢、鋁、鈷、釕、或鎳於源極/汲極接點通孔開口中,以形成第一源極/汲極接點通孔250-1,其接觸源極/汲極接點236。第二蝕刻停止層246與第二層間介電層248的組成及形成製程,可分別與第一蝕刻停止層222與第一層間介電層224的組成及形成製程類似。圖35A及35B分別顯示工件200的上視圖及剖視圖,其中形成第一源極/汲極接點通孔250-1。如圖所示,相鄰的源極/汲極接點236沿著Y方向隔有第一層間介電層224與密封層240。接著形成多個第一源極/汲極接點通孔250-1穿過第二層間介電層248與第二蝕刻停止層246,以接觸源極/汲極接點。如圖35B所示的一些實施方式,無額外自對準接點層形成於源極/汲極接點236上。
第二源極/汲極接點通孔250-2如圖16所示。與圖15所示的第一源極/汲極接點通孔250-1不同,源極/汲極接點236的頂部凹陷以形成自對準接點凹陷與第二自對準接點結構(未圖示於圖16,但圖示於圖36B)。圖36A及36B分別顯示工件200的上視圖與剖視圖,其中形成第二源極/汲極接點通孔250-2。如圖36B所示,第二自對準接點結構252形成於源極/汲極接點236中的自對準接點凹陷中,使第二自對準接點結構252位於密封層240之間。因此第二源極/汲極接點通孔250-2延伸穿過第二層間介電層248、第二蝕刻停止層246、與第二自對準接點結構252,以接觸源極/汲極接點236。
如圖17所示,形成第三源極/汲極接點通孔250-3。在一些實施方式中,第三源極/汲極接點通孔250-3為槽狀通孔,且在槽狀通孔處同時形成多個接點通孔至不同的源極/汲極接點236。與形成第二源極/汲極接點通孔250-2的方法類似,沉積第二蝕刻停止層246於工件200上,並沉積第二層間介電層248於第二蝕刻停止層246上。接著蝕刻穿過第二蝕刻停止層246與第二層間介電層248以形成槽狀開口而露出至少兩個相鄰的源極/汲極接點236。接著沉積導電材料如銅、鎢、鋁、鈷、釕、或鎳於槽狀開口中。接著採用平坦化製程如化學機械研磨製程以移除第二蝕刻停止層246與第二層間介電層248。在一些實施方式中,可選擇密封層240的材料使形成槽狀開口的蝕刻製程對第二蝕刻停止層246與第二層間介電層248具有選擇性。若無密封層240,則蝕刻製程可無差別地蝕刻第一層間介電層224與第二層間介電層248,而不可能形成槽狀通孔如第三源極/汲極接點通孔250-3。由於本發明實施例具有密封層240,蝕刻製程實質上不蝕刻密封層240,可分開相鄰的第三源極/汲極接點通孔250-3,如圖37B所示。由於槽狀開口跨過兩個相鄰的源極/汲極接點236,密封層240只分開相鄰的第三源極/汲極接點通孔250-3,而形成槽狀開口的製程實質上移除相鄰的第三源極/汲極接點通孔250-3之間的第二自對準接點結構252。形成槽狀通孔的步驟為形成超出微影解析度極限的裝置結構或開口的措施之一。本發明實施例的密封層所提供的蝕刻選擇性,有助於對準源極/汲極接點通孔開口至個別的源極/汲極接點236。在此考量下,槽狀通孔的形成製程可視作自對準的通孔形成製程。
圖15、16、及17顯示本發明實施例的一些優點。形成第一源極/汲極接點通孔250-1、第二源極/汲極接點通孔250-2、與第三源極/汲極接點通孔250-3的方法,需形成源極/汲極接點通孔開口於源極/汲極接點236上。由於難以完全避免遮罩對不準的問題,源極/汲極接點通孔開口不一定總是正好位於源極/汲極接點236上。藉由橫向移除第二虛置間隔物層220,可保留第一自對準接點結構226的上側部分226U以提供所需的蝕刻選擇性,並避免源極/汲極接點通孔開口進入氣隙239或朝閘極230擴展地更遠。如此一來,本發明實施例的方法可改善製程容許範圍、減少寄生電容、並增加良率。
接著以圖18所示的方法300說明。方法300將搭配圖19A、19B、20A、20B、21A、21B、22A、22B、23A、23B、24A、24B、25A、25B、26A、26B、27A、27B、28A、28B、29A、29B、30A、30B、及31至34說明如下,且這些圖式各自為工件200在方法300的多種步驟時的部分剖視圖或上視圖。
如圖18、19A、及19B所示,方法300的步驟302接收工件200。工件200包含虛置閘極堆疊206於主動區204的通道區10上、第一間隔物層212位於虛置閘極堆疊206上、第二間隔物層214位於第一間隔物層212上、與源極/汲極結構216位於主動區204的源極/汲極區20上。工件200包括主動區204 (或鰭狀區)連接至基板202並自基板202隆起。主動區204可包含多閘極裝置的一或多個通道區。舉例來說,主動區204可為鰭狀場效電晶體的鰭狀結構,或全繞式閘極電晶體的交錯磊晶層的堆疊。主動區204可包含通道區10,以及與通道區10相鄰的源極/汲極區20。通道區10可位於兩個源極/汲極區20之間。工件200包括虛置閘極堆疊206,其包括虛置閘極208與硬遮罩210。第一閘極間隔物如第一間隔物層212位於虛置閘極堆疊206的側壁上,而第二閘極間隔物如第二間隔物層214位於第一閘極間隔物如第一間隔物層212的側壁上。雖然圖19A未圖示,虛置閘極堆疊206亦可包含虛置閘極介電層位於虛置閘極208與主動區204的通道區10之間。
在本發明實施例的說明中,類似標號用於標示類似結構。工件200上的大部分結構已搭配方法100大致說明如上,因此可省略詳細說明以簡化內容。
如圖18、20A、及20B所示,方法300的步驟304移除虛置閘極堆疊206的側壁上的第一間隔物層212與第二間隔物層214的一部分。步驟304為了製造第三虛置間隔物層219與第二虛置間隔物層220所用的空間(其將形成於步驟306如下),實質上移除第一間隔物層212與第二間隔物層214高於源極/汲極結構216的一部分,以留下薄化的第一間隔物層212’。步驟304可進行合適的乾蝕刻製程或合適的濕蝕刻製程,其蝕刻第二間隔物層214的速率大於蝕刻第一間隔物層212的速率,以完全移除第二間隔物層214並部分地移除第一間隔物層212。薄化的第一間隔物層212'的厚度可介於約1 nm至約10 nm之間。
如圖18、21A、及21B所示,方法300的步驟306沉積第三虛置間隔物層219與第二虛置間隔物層220於虛置閘極堆疊206上。在一些實施例中,每一第三虛置間隔物層219與第二虛置間隔物層220的組成可為氮化矽、鉿矽化物、氮氧化鋁、氧化鉿、氧化鑭、氧化鋁、氮化鋯、碳化矽、氧化鋅、碳氮氧化矽、矽、氧化釔、碳氮化鉭、鋯矽化物、碳氮化矽、氧化鋯鋁、氧化鈦、氧化鉭、或氧化鋯。如圖21A所示,主動區204中的第三虛置間隔物層219可位於源極/汲極結構216、薄化的第一間隔物層212’、與硬遮罩210的上表面上。如圖21B所示,主動區204之外的第三虛置間隔物層219可位於源極/汲極結構216、第二間隔物層214的上表面、薄化的第一間隔物層212’、與硬遮罩210的上表面上。如圖21A及21B所示,第二虛置間隔物層220位於第三虛置間隔物層219上。值得注意的是,雖然第三虛置間隔物層219與第二虛置間隔物層220的材料選擇與前述的介電材料類似,第三虛置間隔物層219與第二虛置間隔物層220具有不同組成。第三虛置間隔物層219與第二虛置間隔物層220的組成不同,可選擇性蝕刻第二虛置間隔物層220而實質上不蝕刻第三虛置間隔物層219。由圖21A及21B的上視圖可知,第二虛置間隔物層220毯覆性地沉積於工件200上。在一些實施例中,第三虛置間隔物層219的厚度可介於約0.5 nm至約5 nm之間,而第二虛置間隔物層220的厚度可介於約1 nm至約10 nm之間。由於薄化的第一間隔物層212'與第三虛置間隔物層219均可保護虛置閘極堆疊206,薄化的第一間隔物層212’的存在可減少第三虛置間隔物層219的厚度。相反地,依據方法100形成的第一虛置間隔物層218需單獨保護虛置閘極堆疊206。因此第三虛置間隔物層219的厚度小於第一虛置間隔物層218的厚度。
如圖18、22A、及22B所示,方法300的步驟308移除第二虛置間隔物層220的頂面部分。步驟308可進行選擇性的非等向蝕刻製程,以自工件200的頂面表面移除第二虛置間隔物層220。如圖22A及22B所示,步驟308的選擇性蝕刻可留下沿著第三虛置間隔物層219的側壁之第二虛置間隔物層220的垂直部分,而第三虛置間隔物層219沿著薄化的第一間隔物層212’的側壁。步驟308的蝕刻製程亦可減少工件200的頂面表面上的第三虛置間隔物層219的厚度。
如圖18、23A、及23B所示,方法300的步驟310沉積第一蝕刻停止層222與第一層間介電層224於工件200上。第一蝕刻停止層222與第一層間介電層224毯覆性地沉積於工件200上,包括源極/汲極結構216上的第三虛置間隔物層219上以及保留的第二虛置間隔物層220的側壁上。在一些實施例中,第一蝕刻停止層222可包含半導體氮化物,比如氮化矽。在一些實施方式中,第一層間介電層224可為介電材料如四乙氧基矽烷的氧化物、未摻雜的矽酸鹽玻璃、摻雜氧化矽(如硼磷矽酸鹽玻璃、氟矽酸鹽玻璃、磷矽酸鹽玻璃、或硼矽酸鹽玻璃)、其他合適的介電材料、或上述之組合。在所述實施例中,第一層間介電層224包括含氧的介電材料。第一層間介電層224可包含多層結構或單層結構,且其形成方法可為沉積製程如化學氣相沉積、可流動的化學氣相沉積、旋轉塗佈玻璃、其他合適方法、或上述之組合。
如圖18、23A、及23B所示,方法300的步驟312平坦化工件200以露出虛置閘極堆疊206。步驟312可對工件200進行平坦化製程如化學機械研磨,以移除虛置閘極208上的多餘第一蝕刻停止層222、多餘第一層間介電層224、與硬遮罩210。如圖23A及23B所示,步驟310造成工件200包括平坦的上表面,比如第一層間介電層224、第一蝕刻停止層222、第三虛置間隔物層219、第二虛置間隔物層220、薄化的第一間隔物層212’、與虛置閘極208的上表面共平面。
如圖18、24A、及24B所示,方法300的步驟314將虛置閘極堆疊206置換成閘極結構232。在一些實施例中,虛置閘極堆疊206可作為功能的閘極結構232的占位物,且步驟314可選擇性蝕刻移除虛置閘極堆疊206。在虛置閘極208的組成為多晶矽的例子中,可採用對虛置閘極208具有選擇性的蝕刻製程以移除虛置閘極208而露出主動區204的通道區10。在一些實施例中,閘極結構232包括閘極介電層228與閘極230。閘極介電層228可包含界面層於主動區204的通道區10上,以及一或多個高介電常數(比如介電常數大於氧化矽的介電常數如約3.9)的介電層位於界面層上。在一些實施例中,界面層可包含氧化矽,而高介電常數的介電層可包含氧化鉿、氧化鋯、氧化鋁、氧化鉿-氧化鋁合金、氧化鉿矽、氮氧化鉿矽、氧化鉿鉭、氧化鉿鈦、氧化鉿鋯、類似物、或上述之組合。界面層可增進高介電常數的介電層對主動區204的通道區10的黏著性。閘極230可包含至少一功函數金屬層與位於其上的金屬填充層。依據半導體裝置如工件200的導電型態,功函數金屬層可為p型或n型的功函數金屬層。例示性功函數材料包含氮化鈦、氮化鉭、釕、鉬、鋁、氮化鎢、鋯矽化物、鉬矽化物、鉭矽化物、鎳矽化物、鈦、銀、鉭鋁、碳化鉭鋁、氮化鈦鋁、碳化鉭、碳氮化鉭、氮化鉭矽、錳、鋯、其他合適的功函數材料、或上述之組合。金屬填充層可包含銅、鎢、鋁、鈷、其他合適材料、或上述之組合,且其沉積方法可採用物理氣相沉積、化學氣相沉積、原子層沉積、或其他合適製程。在一些實施例中,閘極結構232可進一步包含襯墊層、阻障層、其他合適層、或上述之組合。
如圖18、24A、及24B所示,方法300的步驟316形成第一自對準接點結構226於閘極結構232上。在一些實施例中,選擇性蝕刻第一蝕刻停止層222、第二虛置間隔物層220、第三虛置間隔物層219、與閘極結構232以形成自對準接點開口(未圖示於圖24A及24B)。在一些實施方式中,選擇性蝕刻功能的閘極結構232的速率較快,造成沿著Y方向的視角之T形自對準接點開口。接著沉積介電材料於T形自對準接點開口中以形成第一自對準接點結構226,其沿著Y方向的視角亦為T形。在一些實施例中,介電層可包含氮化矽、鉿矽化物、氮氧化鋁、氧化鉿、氧化鑭、氧化鋁、氮化鋯、碳化矽、氧化鋅、碳氮氧化矽、矽、氧化釔、碳氮化鉭、鋯矽化物、碳氮化矽、氧化鋯鋁、氧化鈦、氧化鉭、或氧化鋯。在一些例子中,T形的第一自對準接點結構226可包含與閘極結構232相鄰的下側部分226L,以及下側部分226L上的上側部分226U。在圖25A及25B所示的一些實施方式中,上側部分226U位於下側部分226L以及第一蝕刻停止層222、第二虛置間隔物層220、薄化的第一間隔物層212’、與第三虛置間隔物層219的上表面上。第一自對準接點結構226的下側部分226L位於薄化的第一間隔物層212’之間。在一些例子中,上側部分226U沿著Z方向的厚度可介於約1 nm至約30 nm之間,而下側部分226L沿著Z方向的厚度可介於約1 nm至約30 nm之間。第一自對準接點結構226亦可視作蓋層。
如圖1、25A、及25B所示,方法300的步驟318形成源極/汲極接點236於源極/汲極結構216上。雖然未圖示,可形成源極/汲極接點開口於源極/汲極結構216的一部分上,以露出源極/汲極結構216的此部分。接著沉積金屬材料於源極/汲極結構216上,並退火工件200以產生金屬材料與源極/汲極結構216之間的矽化反應,而形成矽化物結構234於源極/汲極結構216上。在一些例子中,金屬材料可包含鈦、鎳、鈷、鉭、或鎢,且矽化物結構234可包含鈦矽化物、鎳矽化物、鈷矽化物、鉭矽化物、或鎢矽化物。矽化物結構234可減少接點電阻。在形成源極/汲極接點開口之後,可沉積源極/汲極接點236於源極/汲極接點開口中。每一源極/汲極接點236的組成可為金屬如銅、鎢、鋁、鈷、釕、鎳、其他合適材料、或上述之組合,且其沉積方法可採用物理氣相沉積、化學氣相沉積、原子層沉積、或其他合適製程。在沉積源極/汲極接點236之後,可平坦化工件200以移除第一層間介電層224上的源極/汲極接點236的多餘金屬,使源極/汲極接點236與第一層間介電層224的上表面共平面。
如圖18、26A、及26B所示,方法300的步驟320使第一層間介電層224凹陷,以露出第一蝕刻停止層222的一部分。在一些實施例中,步驟320進行選擇性蝕刻製程使第一層間介電層224部分凹陷。在這些實施例中,採用第一自對準接點結構226與源極/汲極接點236作為蝕刻遮罩,並選擇性蝕刻第一層間介電層224以形成凹陷的第一層間介電層224’。在圖26A及26B所示的一些實施方式中,使第一層間介電層224凹陷以露出第一蝕刻停止層222的側壁的一部分。在一些例子中,由於第一蝕刻停止層222與第一層間介電層224的組成材料不同,步驟320可使第一層間介電層224選擇性地凹陷,而實質上不損傷第一蝕刻停止層222。在一些例子中,第一蝕刻停止層222的厚度可介於約1 nm至約10 nm之間。
如圖18、27A、及27B所示,方法300的步驟322蝕刻第一蝕刻停止層222的露出部分,以形成橫向開口237而露出第二虛置間隔物層220。在一些實施例中,選擇步驟322的蝕刻製程的蝕刻化學劑以橫向蝕刻第一蝕刻停止層222的露出側壁,而實質上不損傷第一自對準接點結構226與凹陷的第一層間介電層224。值得注意的是,開口237不沿著Z方向垂直延伸,但沿著X方向水平延伸。如圖27B所示,開口237位於第一自對準接點結構226的上側部分226U之下。橫向開口237可露出第二虛置間隔物層220,使步驟324可選擇性移除第二虛置間隔物層220。
如圖18、28A、及28B所示,方法300的步驟324選擇性移除第二虛置間隔物層220以形成氣隙239。經由步驟322形成的開口237,可選擇性移除第二虛置間隔物層220以形成氣隙239。如上所述,選擇第三虛置間隔物層219與第二虛置間隔物層220的材料,以選擇性移除第二虛置間隔物層220而實質上不蝕刻第三虛置間隔物層219。依據本發明實施例,亦選擇第一蝕刻停止層222與第一自對準接點結構226的材料以與第二虛置間隔物層220的材料不同,因此可移除第二虛置間隔物層220以形成氣隙239。如圖28A及28B所示,由上側部分226U、第一蝕刻停止層222、與第三虛置間隔物層219所定義的氣隙239,沿著Y方向延伸於上側部分226U之下。如圖所示,每一閘極結構232沿著X方向位於兩個氣隙239之間,且每一氣隙239沿著Y方向位於兩個開口237之間。每一氣隙239可與兩個開口237經由流體連通。
如圖18、29A、29B、30A、及30B所示,方法300的步驟326沉積密封層240以密封氣隙239。在一些實施例中,密封層240可包含氮化矽、鉿矽化物、氮氧化鋁、氧化鉿、氧化鑭、氧化鋁、氮化鋯、碳化矽、氧化鋅、碳氮氧化矽、矽、氧化釔、碳氮化鉭、鋯矽化物、碳氮化矽、氧化鋯鋁、氧化鈦、氧化鉭、或氧化鋯。在一些實施方式中,密封層240的沉積方法可採用化學氣象沉積或合適的沉積技術。值得注意的是選擇密封層240所用的材料,可選擇性蝕刻第一層間介電層224與第一自對準接點結構226而實質上不蝕刻密封層240。如下所述,密封層240可用於形成槽狀源極/汲極接點通孔。如圖29A及29B所示,密封層240密封氣隙239。即使一些密封層240可能進入開口237,沉積密封層240之後的開口237的至少一部分仍可轉變為氣隙239的一部分。
如圖29A所示,氣隙239沿著X方向位於第一蝕刻停止層222與第三虛置間隔物層219的垂直部分之間,並沿著Z方向位於第一自對準接點結構226的上側部分226U與第三虛置間隔物層219的水平部分之間。第三虛置間隔物層219的垂直部分沿著薄化的第一間隔物層212’的側壁延伸。第三虛置間隔物層219的水平部分位於薄化的第一間隔物層212’的水平部分與源極/汲極結構216上。第三虛置間隔物層219的垂直部分沿著X方向位於薄化的第一間隔物層212’與氣隙239之間。如圖29A所示,氣隙239亦位於源極/汲極接點236與閘極結構232之間,以及源極/汲極接點236與第一自對準接點結構226的下側部分226L之間。氣隙239沿著Y方向延伸越過源極/汲極接點236的兩端。如圖29B所示的剖面II-II’,氣隙239可包含開口237的一部分,且可具有沿著Y方向的倒L形。此外,剖面II-II’中的氣隙239由第三虛置間隔物層219、第一蝕刻停止層222、密封層240、與上側部分226U所定義。
如圖30A及30B所示的一些其他實施例中,襯墊層242襯墊源極/汲極接點236的側壁。如圖30A所示,襯墊層242可位於源極/汲極接點236與密封層240之間、位於源極/汲極接點236與第一自對準接點結構226的上側部分之間、位於源極/汲極接點236與第一蝕刻停止層222之間、並位於源極/汲極接點236與第三虛置間隔物層219的水平部分之間。由於襯墊層242未圖示於剖面II-II’,襯墊層242亦未圖示於圖30B中沿著Y方向的視角。在一些實施方式中,襯墊層242可包含氮化矽、鉿矽化物、氮氧化鋁、氧化鉿、氧化鑭、氧化鋁、氮化鋯、碳化矽、氧化鋅、碳氮氧化矽、矽、氧化釔、碳氮化鉭、鋯矽化物、碳氮化矽、氧化鋯鋁、氧化鈦、氧化鉭、或氧化鋯。在一些例子中,襯墊層242的厚度可介於約1 nm至約10 nm之間。在一些例子中,可完全省略襯墊層242。在襯墊層242存在的例子中,襯墊層242的厚度可介於約1 nm至約10 nm之間。
方法300形成氣隙239的製程變化可能會造成不同結構。一些例子如圖31所示。在一些實施方式中,形成自對準接點開口的步驟316可能使薄化的第一間隔物層212’與第三虛置間隔物層219的頂部邊緣圓潤化。由於形成自對準接點開口的蝕刻製程對薄化的第一間隔物層212'與第三虛置間隔物層219的蝕刻速率不同,薄化的第一間隔物層212'與第三虛置間隔物層219的上表面可不平滑與連續。步驟320使第一層間介電層224凹陷,可形成第一自對準接點結構226的上側部分的圓潤邊緣。此外,第一層間介電層224的凹陷可形成下陷241於第一層間介電層224中,使密封層240的一部分可位於第一層間介電層224的下陷241中。下陷241的深度可介於約0.1 nm至約20 nm之間。在一些實施例中,採用化學氣相沉積沉積密封層240,且可形成孔洞244於密封層240中。如圖31所示,氣隙239在第一蝕刻停止層222與第三虛置間隔物層219的垂直部分之間具有第一寬度W1,在密封層240與第三虛置間隔物層219之間具有第二寬度W2,且在上側部分226U與第三虛置間隔物層219的水平部分之間具有第五高度H5。氣隙239位於第一蝕刻停止層222與第三虛置間隔物層219的垂直部分之間的部分可視作底部。氣隙238位於密封層240與第三虛置間隔物層219之間的部分可視作頂部。在一些例子中,第一寬度W1可介於約1 nm至約10 nm之間,第二寬度W2可介於約2 nm至約15 nm之間,而第五高度H5可介於約12 nm至約60 nm之間。由於第一虛置間隔物層218與第三虛置間隔物層219之間的厚度差異,氣隙239的第五高度H5可與氣隙238的第一高度H1不同。在一些例子中,第五高度H5大於第一高度H1。第一蝕刻停止層222上的第一層間介電層224可具有第二高度H2。在一些實施方式中,第二高度H2可使第一層間介電層224高於或低於相鄰的第一蝕刻停止層222。在這些實施方式中,第一層間介電層224與第一蝕刻停止層222之間的差異可為約10 nm。在一些例子中,第二高度H2可介於約2 nm至約40 nm之間。第一層間介電層224上的密封層240可具有第三高度H3。在一些例子中,第三高度H3可介於約2 nm至約30 nm之間。密封層240中的孔洞244的第四高度H4介於約0.1 nm至約10 nm之間。
如圖18、32、33、及34所示,方法300的步驟328進行額外製程。這些額外製程可包含沉積第二蝕刻停止層246、沉積第二層間介電層248、與形成源極/汲極接點通孔250 (包括圖32中的第一源極/汲極接點通孔250-1、圖33中的第二源極/汲極接點通孔250-2、與圖34中的第三源極/汲極接點通孔250-3)。首先如圖32所示,其中形成第一源極/汲極接點通孔250-1。在一些實施例中,形成密封層240以密封氣隙239之後,沉積第二蝕刻停止層246於工件200上,並沉積第二層間介電層248於第二蝕刻停止層246上。接著形成源極/汲極接點通孔開口穿過第二蝕刻停止層246與第二層間介電層248,以露出源極/汲極接點236。之後可沉積導電材料如銅、鎢、鋁、鈷、釕、或鎳於源極/汲極接點通孔開口中,以形成第一源極/汲極接點通孔250-1,其接觸源極/汲極接點236。第二蝕刻停止層246與第二層間介電層248的組成及形成製程,可分別與第一蝕刻停止層222與第一層間介電層224的組成及形成製程實質上類似。圖35A及35B分別顯示工件200的上視圖與與剖視圖,其中形成第一源極/汲極接點通孔250-1。如圖所示,相鄰的源極/汲極接點236沿著Y方向隔有第一層間介電層224與密封層240。接著形成多個第一源極/汲極接點通孔250-1穿過第二層間介電層248與第二蝕刻停止層246,以接觸源極/汲極接點。如圖35B所示的一些實施方式,不形成額外的自對準接點層於源極/汲極接點236上。
第二源極/汲極接點通孔250-2如圖33所示。與圖32所示的第一源極/汲極接點通孔250-1不同,源極/汲極接點236的頂部凹陷以形成自對準接點凹陷與第二自對準接點結構(未圖示於圖33,但圖示於圖36B)。圖36A及36B分別顯示工件200的上視圖與剖視圖,其中形成第二源極/汲極接點通孔250-2。如圖36B所示,第二自對準接點結構252形成於延伸至源極/汲極接點236中的自對準接點凹陷中,使第二自對準接點結構252位於密封層240之間。因此第二源極/汲極接點通孔250-2延伸穿過第二層間介電層248、第二蝕刻停止層246、與第二自對準接點結構252,以接觸源極/汲極接點236。相鄰的第二源極/汲極接點通孔250-2隔有密封層240與第二自對準接點結構252。
如圖34所示,其中形成第三源極/汲極接點通孔250-3。在一些實施方式中,第三源極/汲極接點通孔250-3為槽狀通孔,且在槽狀通孔處同時形成多個接點通孔至不同的源極/汲極接點236。與第二源極/汲極接點通孔250-2的形成方法類似,可沉積第二蝕刻停止層246於工件200上,並沉積第二層間介電層248於第二蝕刻停止層246上。接著蝕刻穿過第二蝕刻停止層246與第二層間介電層248,以形成槽狀開口而露出至少兩個相鄰的源極/汲極接點236。接著可沉積導電材料如銅、鎢、鋁、鈷、釕、或鎳於槽狀開口中。接著可採用平坦化製程如化學機械研磨製程,以移除第二蝕刻停止層246與第二層間介電層248。在一些實施方式中,選擇密封層240的材料,使形成槽狀開口所用的蝕刻製程對第二蝕刻停止層246與第二層間介電層248具有選擇性。若無密封層240,蝕刻製程將無差別地蝕刻第一層間介電層224與第二層間介電層248,而不可能形成槽狀通孔如第三源極/汲極接點通孔250-3。由於本發明實施例具有密封層240,蝕刻製程實質上不蝕刻密封層240,可分開相鄰的第三源極/汲極接點通孔250-3,如圖37B所示。由於槽狀開口跨過兩個相鄰的源極/汲極接點236,密封層240只分開相鄰的第三源極/汲極接點通孔250-3,而形成槽狀開口的製程實質上移除相鄰的第三源極/汲極接點通孔250-3之間的第二自對準接點結構252。由於密封層240比第一層間介電層224緻密(孔洞較少),採用密封層240分開接點通孔的作法可避免時間相關的介電崩潰。形成槽狀通孔為超出微影解析度極限的裝置結構或開口的措施之一。本發明實施例的密封層240所提供的蝕刻選擇性,有助於對準源極/汲極接點通孔開口與個別的源極/汲極接點236。在此考量下,形成槽狀通孔的製程可視作自對準的通孔形成製程。
圖32、33、及34顯示本發明實施例的一些優點。形成第一源極/汲極接點通孔250-1、第二源極/汲極接點通孔250-2、與第三源極/汲極接點通孔250-3的方法,需形成源極/汲極接點通孔開口於源極/汲極接點236上。由於難以完全避免遮罩對不準的問題,源極/汲極接點通孔開口不一定總是正好位於源極/汲極接點236上。藉由橫向移除第二虛置間隔物層220,可保留第一自對準接點結構226的上側部分226U以提供所需的蝕刻選擇性,並避免源極/汲極接點通孔開口進入氣隙239或朝閘極230擴展地更遠。如此一來,本發明實施例的方法可改善製程容許範圍、減少寄生電容、並增加良率。
本發明一或多個實施例提供優點但不侷限於此。舉例來說,本發明實施例提供的半導體裝置中,可形成氣隙於閘極結構與源極/汲極接點之間,而不劣化閘極結構上的蓋層或自對準接點結構。在沿著閘極結構的長度方向的視角中,閘極結構上的自對準接點結構為實質上T形,且依據本發明實施例形成的氣隙至少部分地位於T形的自對準接點結構的一部分之下。此結構的可能性來自於形成橫向開口與橫向移除虛置間隔物層。以密封層密封氣隙,且密封層的材料及蝕刻選擇性與相鄰的層間介電層的材料及蝕刻選擇性不同。此密封層可用於形成槽狀通孔。由於形成槽狀通孔的製程容許範圍大於形成個別通孔的製程容許範圍,本發明實施例採用密封層的作法可改善製程容許範圍。
因此在一實施例中,提供半導體裝置。半導體裝置包括主動區,包括通道區以及與通道區相鄰的源極/汲極區;閘極結構,位於主動區的通道區上;源極/汲極接點,位於源極/汲極區上;介電結構,位於閘極結構上,且介電結構包括與閘極結構相鄰的下側部分,以及遠離閘極結構的上側部分;以及氣隙,位於閘極結構與源極/汲極接點之間。介電結構的上側部分沿著第一方向的第一寬度,大於介電結構的下側部分沿著第一方向的第二寬度。氣隙位於介電結構的上側部分之下。
在一些實施例中,半導體裝置更包括第一閘極間隔物層以及蝕刻停止層。氣隙沿著第一方向位於第一閘極間隔物層與蝕刻停止層之間,第一閘極間隔物層沿著第一方向位於閘極結構與氣隙之間,且蝕刻停止層沿著第一方向位於氣隙與源極/汲極接點之間。在一些實施例中,第一閘極間隔物層包括氮化矽、鉿矽化物、氮氧化鋁、氧化鉿、氧化鑭、氧化鋁、氧化鋯、碳化矽、氧化鋅、碳氮氧化矽、矽、氧化釔、碳氮化鉭、鋯矽化物、碳氮化矽、氧化鋯鋁、氧化鈦、氧化鉭、或氧化鋯。在一些例子中,閘極結構沿著第二方向自通道區延伸,且第二方向垂直於第一方向,其中氣隙沿著第二方向位於介電結構的上側部分與第一閘極間隔物層之間。在一些實施方式中,閘極結構沿著第二方向自通道區延伸,且第二方向垂直於第一方向,其中蝕刻停止層沿著第二方向位於介電結構的上側部分與第一閘極間隔物層之間。在一些實施例中,半導體裝置可更包括襯墊層沿著第一方向位於源極/汲極接點與蝕刻停止層之間。在一些實施方式中,半導體裝置更包括第二閘極間隔物層,沿著第一方向位於第一閘極間隔物層與閘極結構之間。在一些實施例中,第一閘極間隔物層的一部分位於第二閘極間隔物層上。
在另一實施例中,提供半導體裝置。半導體裝置包括閘極結構;第一閘極間隔物層,沿著閘極結構的側壁延伸;源極/汲極結構,與閘極結構相鄰;密封層,位於源極/汲極結構上;介電結構,位於閘極結構上,且介電結構包括與閘極結構相鄰的下側部分以及遠離閘極結構的上側部分;以及氣隙,位於介電結構的上側部分之下。介電結構的上側部分沿著第一方向的第一寬度,大於介電結構的下側部分沿著第一方向的第二寬度。氣隙沿著第一方向位於密封層與第一閘極間隔物層之間。
在一些實施例中,密封層接觸介電結構的上側部分。在一些實施方式中,半導體裝置可更包括:蝕刻停止層,位於源極/汲極結構上,且氣隙延伸於蝕刻停止層與第一閘極間隔物層之間。在一些實施例中,氣隙的一部分直接位於蝕刻停止層的一部分上。在一些例子中,第一閘極間隔物層包括水平部分位於源極/汲極結構上,且蝕刻停止層位於第一閘極間隔物層的水平部分上。在一些實施例中,半導體裝置可更包括層間介電層位於蝕刻停止層上,且密封層位於層間介電層上。
在又一實施例中,提供半導體裝置的形成方法。方法包括接收工件,且工件包括主動區,主動區包括通道區以及與通道區相鄰的源極/汲極結構;形成虛置閘極堆疊於通道區上;形成第一虛置間隔物層於虛置閘極堆疊與源極/汲極結構上;形成第二虛置間隔物層於第一虛置間隔物層與源極/汲極結構上;使第二虛置間隔物層凹陷以露出第一虛置間隔物層的頂面表面,而第二虛置間隔物層維持覆蓋第一虛置間隔物層的側壁;沉積蝕刻停止層於第一虛置間隔物層與第二虛置間隔物層上;沉積層間介電層於蝕刻停止層上;將虛置閘極堆疊置換成閘極結構;使閘極結構、第一虛置間隔物層、第二虛置間隔物層、與蝕刻停止層凹陷,以形成自對準接點開口;形成介電結構於自對準接點開口中;形成接點結構延伸穿過蝕刻停止層、層間介電層、與第一虛置間隔物層,以接觸源極/汲極結構;使層間介電層與蝕刻停止層選擇性凹陷,而實質上不蝕刻介電結構與接點結構,以形成與接點結構相鄰的開口並露出第二虛置間隔物層的一部分;以及選擇性移除第二虛置間隔物層以形成氣隙。
在一些實施例中,形成介電結構的步驟包括形成介電結構的下側部分於閘極結構上,並形成介電結構的上側部分於下側部分、第一虛置間隔物層、與第二虛置間隔物層上,其中氣隙位於介電結構的上側部分之下。在一些實施例中,方法更包括在選擇性移除第二虛置間隔物層之後,沉積密封層於層間介電層上。密封層接觸介電結構的上側部分。在一些實施方式中,主動區的長度方向沿著第一方向延伸,其中氣隙的底部沿著第一方向位於蝕刻停止層與第一虛置間隔物層之間,且氣隙的頂部沿著第一方向位於密封層與第一虛置間隔物層之間。在一些例子中,閘極結構的長度方向沿著第二方向延伸,且第二方向垂直於第一方向,其中氣隙沿著第二方向延伸越過接點結構的所有長度。在一些實施例中,閘極結構沿著第三方向自通道區延伸,且第三方向垂直於第一方向與第二方向,且氣隙沿著第三方向位於介電結構的上側部分與第一虛置間隔物層之間。
上述實施例之特徵有利於本技術領域中具有通常知識者理解本發明。本技術領域中具有通常知識者應理解可採用本發明作基礎,設計並變化其他製程與結構以完成上述實施例之相同目的及/或相同優點。本技術領域中具有通常知識者亦應理解,這些等效置換並未脫離本發明精神與範疇,並可在未脫離本發明之精神與範疇的前提下進行改變、替換、或更動。
H1:第一高度 H2:第二高度 H3:第三高度 H4:第四高度 H5:第五高度 I-I’,II-II’:剖面 W1:第一寬度 W2:第二寬度 10:通道區 20:源極/汲極區 100,300:方法 102,104,106,108,110,112,114,116,118,120,122,124,126,128,302,304,306,308,310,312,314,316,318,320,322, 324,326,328:步驟 200:工件 202:基板 204:主動區 206:虛置閘極堆疊 208:虛置閘極 210:硬遮罩 212:第一間隔物層 212’:薄化的第一間隔物層 214:第二間隔物層 216:源極/汲極結構 218:第一虛置間隔物層 219:第三虛置間隔物層 220:第二虛置間隔物層 222:第一蝕刻停止層 224:第一層間介電層 224’:凹陷的第一層間介電層 226:第一自對準接點結構 226L:下側部分 226U:上側部分 228:閘極介電層 230:閘極 232:閘極結構 234:矽化物結構 236:源極/汲極接點 237:開口 238,239:氣隙 240:密封層 241:下陷 242:襯墊層 244:孔洞 246:第二蝕刻停止層 248:第二層間停止層 250:源極/汲極接點通孔 250-1:第一源極/汲極接點通孔 250-2:第二源極/汲極接點通孔 250-3:第三源極/汲極接點通孔 252:第二自對準接點結構
圖1係本發明多種實施例中,製作半導體裝置的方法之流程圖。 圖2A、2B、3A、3B、4A、4B、5A、5B、6A、6B、7A、7B、8A、8B、9A、9B、10A、10B、11A、11B、12A、12B、13A、13B、及14至17係本發明多種實施例中,圖1的工件之部分剖視圖與上視圖。 圖18係本發明多種實施例中,製作半導體裝置的另一方法之流程圖。 圖19A、19B、20A、20B、21A、21B、22A、22B、23A、23B、24A、24B、25A、25B、26A、26B、27A、27B、28A、28B、29A、29B、30A、30B、及31至34係本發明多種實施例中,圖18的工件之部分剖視圖與上視圖。 圖35至37係本發明實施例中,形成源極/汲極接點通孔之後的半導體裝置的部分剖視圖與上視圖。
100:方法
102,104,106,108,110,112,114,116,118,120,122,124,126,128:步驟

Claims (1)

  1. 一種半導體裝置,包括: 一主動區,包括一通道區以及與該通道區相鄰的一源極/汲極區; 一閘極結構,位於該主動區的該通道區上; 一源極/汲極接點,位於該源極/汲極區上; 一介電結構,位於該閘極結構上,且該介電結構包括與該閘極結構相鄰的一下側部分,以及遠離該閘極結構的一上側部分;以及 一氣隙,位於該閘極結構與該源極/汲極接點之間; 其中該介電結構的該上側部分沿著一第一方向的一第一寬度,大於該介電結構的該下側部分沿著該第一方向的一第二寬度, 其中該氣隙位於該介電結構的該上側部分之下。
TW110124756A 2020-07-21 2021-07-06 半導體裝置 TW202205596A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US16/935,061 2020-07-21
US16/935,061 US11817491B2 (en) 2020-07-21 2020-07-21 Semiconductor device having an air gap along a gate spacer

Publications (1)

Publication Number Publication Date
TW202205596A true TW202205596A (zh) 2022-02-01

Family

ID=76999657

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110124756A TW202205596A (zh) 2020-07-21 2021-07-06 半導體裝置

Country Status (5)

Country Link
US (2) US11817491B2 (zh)
EP (1) EP3944333A1 (zh)
JP (1) JP2022021334A (zh)
CN (1) CN113725276A (zh)
TW (1) TW202205596A (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11437273B2 (en) * 2019-03-01 2022-09-06 Micromaterials Llc Self-aligned contact and contact over active gate structures

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9029260B2 (en) 2011-06-16 2015-05-12 Taiwan Semiconductor Manufacturing Company, Ltd. Gap filling method for dual damascene process
KR101887414B1 (ko) * 2012-03-20 2018-08-10 삼성전자 주식회사 반도체 장치 및 그 제조 방법
US8779592B2 (en) 2012-05-01 2014-07-15 Taiwan Semiconductor Manufacturing Company, Ltd. Via-free interconnect structure with self-aligned metal line interconnections
US9577067B2 (en) * 2014-08-20 2017-02-21 Taiwan Semiconductor Manufacturing Company Ltd. Metal gate and manufuacturing process thereof
US9613856B1 (en) 2015-09-18 2017-04-04 Taiwan Semiconductor Manufacturing Company, Ltd. Method of forming metal interconnection
US9972529B2 (en) 2015-09-28 2018-05-15 Taiwan Semiconductor Manufacturing Company, Ltd. Method of forming metal interconnection
US9716158B1 (en) * 2016-03-21 2017-07-25 International Business Machines Corporation Air gap spacer between contact and gate region
US9768061B1 (en) 2016-05-31 2017-09-19 Taiwan Semiconductor Manufacturing Co., Ltd. Low-k dielectric interconnect systems
KR102365108B1 (ko) * 2017-08-01 2022-02-18 삼성전자주식회사 집적회로 장치
US10170322B1 (en) 2017-11-16 2019-01-01 Taiwan Semiconductor Manufacturing Co., Ltd. Atomic layer deposition based process for contact barrier layer
US11011617B2 (en) * 2018-03-23 2021-05-18 International Business Machines Corporation Formation of a partial air-gap spacer
US10861953B2 (en) * 2018-04-30 2020-12-08 Taiwan Semiconductor Manufacturing Company, Ltd. Air spacers in transistors and methods forming same
US10700180B2 (en) * 2018-07-27 2020-06-30 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor structure and manufacturing method thereof
US11038059B2 (en) * 2018-07-31 2021-06-15 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device and method of forming the same
US10950692B2 (en) * 2018-09-04 2021-03-16 Globalfoundries U.S. Inc. Methods of forming air gaps between source/drain contacts and the resulting devices
US11101385B2 (en) * 2018-09-19 2021-08-24 Taiwan Semiconductor Manufacturing Co., Ltd. Fin field effect transistor (FinFET) device structure with air gap and method for forming the same
US10854506B2 (en) * 2018-09-27 2020-12-01 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor device and manufacturing method thereof
US10825721B2 (en) * 2018-10-23 2020-11-03 Taiwan Semiconductor Manufacturing Co., Ltd. Insulating cap on contact structure and method for forming the same
US10840351B2 (en) * 2019-01-03 2020-11-17 International Business Machines Corporation Transistor with airgap spacer and tight gate pitch
US10825910B1 (en) * 2019-04-17 2020-11-03 Globalfoundries Inc. Shaped gate caps in dielectric-lined openings
US11094794B2 (en) * 2019-09-27 2021-08-17 Globalfoundries U.S. Inc. Air spacer structures

Also Published As

Publication number Publication date
JP2022021334A (ja) 2022-02-02
US11955535B2 (en) 2024-04-09
CN113725276A (zh) 2021-11-30
EP3944333A1 (en) 2022-01-26
US11817491B2 (en) 2023-11-14
US20220028999A1 (en) 2022-01-27
US20220367669A1 (en) 2022-11-17

Similar Documents

Publication Publication Date Title
US10868001B2 (en) Semiconductor device and manufacturing method thereof
US10964798B2 (en) Semiconductor device and method of manufacturing the same
US10714592B2 (en) Method of manufacturing a semiconductor device and a semiconductor device
TWI641056B (zh) 半導體裝置的形成方法與n型通道之半導體場效電晶體
TWI749275B (zh) 半導體裝置及其製造方法
US8679925B2 (en) Methods of manufacturing semiconductor devices and transistors
TWI719615B (zh) 半導體裝置的形成方法
US8609480B2 (en) Methods of forming isolation structures on FinFET semiconductor devices
US10847513B2 (en) Buried interconnect conductor
TW201727898A (zh) 半導體元件
US11145749B2 (en) Method of fabricating a semiconductor device
TW202113942A (zh) 半導體結構
TW202117856A (zh) 半導體裝置的形成方法
TWI807067B (zh) 半導體結構與其形成方法、鰭狀場效電晶體裝置、與閘極結構
TW202205596A (zh) 半導體裝置
TW202209414A (zh) 半導體裝置
TW202145317A (zh) 半導體結構與其形成方法
CN220753435U (zh) 半导体结构
US20240096985A1 (en) Semiconductor device contact structures and methods of fabricating thereof
US20220352309A1 (en) Semiconductor device
US20220328359A1 (en) Semiconductor device and formation method thereof